--- /srv/rebuilderd/tmp/rebuilderd12VNFo/inputs/qemu-system-misc_10.0.2+ds-2+deb13u1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderd12VNFo/out/qemu-system-misc_10.0.2+ds-2+deb13u1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-08-15 09:54:40.000000 debian-binary │ -rw-r--r-- 0 0 0 1928 2025-08-15 09:54:40.000000 control.tar.xz │ --rw-r--r-- 0 0 0 21777052 2025-08-15 09:54:40.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 21771960 2025-08-15 09:54:40.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-avr │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 26c1bc7f82e8e1d13fa9f8a408d3d5878ea35a18 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8d85777cb48ec498d4f352a8ba8dce25b3dd3b69 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux.so.3 │ │ │ │ +;i/lib/ld-linux.so.3 │ │ │ │ K0`_FdQ5} │ │ │ │ &l~DRx41 │ │ │ │ yhhFtk,I │ │ │ │ bVa0h(hj/ │ │ │ │ ZYJ=ErXK │ │ │ │ -F`twW09y- │ │ │ │ qLEJ(Jf;Y │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -357222,66 +357222,66 @@ │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ beq 2943e4 │ │ │ │ bhi 2940e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2938a8 │ │ │ │ tst r4, #1024 @ 0x400 │ │ │ │ bne 295450 │ │ │ │ - lsr r3, r4, #8 │ │ │ │ - and r3, r3, #3 │ │ │ │ - and r2, r4, #7 │ │ │ │ - mov r1, #1 │ │ │ │ - lsr r4, r4, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - lsl r5, r1, r2 │ │ │ │ - and r4, r4, #31 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + and r3, r4, #7 │ │ │ │ + lsr r2, r4, #3 │ │ │ │ + lsr r4, r4, #8 │ │ │ │ + and r4, r4, #3 │ │ │ │ + and r6, r2, #31 │ │ │ │ + cmp r4, #2 │ │ │ │ + mov r2, #1 │ │ │ │ + lsl r5, r2, r3 │ │ │ │ + str r3, [sp, #24] │ │ │ │ beq 295180 │ │ │ │ - cmp r3, #3 │ │ │ │ + cmp r4, #3 │ │ │ │ beq 295220 │ │ │ │ - cmp r3, r1 │ │ │ │ + cmp r4, r2 │ │ │ │ beq 29510c │ │ │ │ bl 30d78c │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r6 │ │ │ │ bl 30e5d4 │ │ │ │ ldr r3, [pc, #3748] @ 294274 │ │ │ │ ldr r2, [pc, #4080] @ 2943c4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, r2] │ │ │ │ ldr r7, [pc, #3736] @ 294278 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r4, r0 │ │ │ │ + mov r6, r0 │ │ │ │ bl 56bdc0 │ │ │ │ ldr r2, [r0, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ - add r1, r2, r4 │ │ │ │ + add r1, r2, r6 │ │ │ │ add r3, r2, r3 │ │ │ │ mov r8, r0 │ │ │ │ - add r2, r2, r6 │ │ │ │ + add r2, r2, r4 │ │ │ │ ldr r0, [r7, #660] @ 0x294 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r7, #660 @ 0x294 │ │ │ │ bl 30ed24 │ │ │ │ mvn r2, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r4 │ │ │ │ bl 3140fc │ │ │ │ ldr r3, [pc, #3668] @ 29427c │ │ │ │ ldr r2, [r9] │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r1, r7, #792 @ 0x318 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - add r6, r3, r6 │ │ │ │ add r4, r3, r4 │ │ │ │ - str r6, [sp, #4] │ │ │ │ + add r6, r3, r6 │ │ │ │ + str r4, [sp, #4] │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r0, [r7, #792] @ 0x318 │ │ │ │ mov r2, #0 │ │ │ │ - str r4, [sp] │ │ │ │ + str r6, [sp] │ │ │ │ bl 30edb8 │ │ │ │ b 293648 │ │ │ │ and r3, r4, #11264 @ 0x2c00 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ beq 294704 │ │ │ │ bhi 293f94 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ @@ -357422,23 +357422,23 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ lsr r3, r4, #7 │ │ │ │ and r2, r4, #7 │ │ │ │ lsr r5, r4, #8 │ │ │ │ and r3, r3, #24 │ │ │ │ eor r3, r3, r2 │ │ │ │ and r5, r5, #32 │ │ │ │ + and r2, r4, #520 @ 0x208 │ │ │ │ eor r5, r5, r3 │ │ │ │ - and r3, r4, #520 @ 0x208 │ │ │ │ - cmp r3, #512 @ 0x200 │ │ │ │ lsr r4, r4, #4 │ │ │ │ + cmp r2, #512 @ 0x200 │ │ │ │ and r4, r4, #31 │ │ │ │ str r5, [sp, #24] │ │ │ │ beq 29422c │ │ │ │ bhi 2940a8 │ │ │ │ - cmp r3, #0 │ │ │ │ + cmp r2, #0 │ │ │ │ beq 293870 │ │ │ │ ldr r3, [pc, #3008] @ 294290 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r4, lsl #2 │ │ │ │ ldr r6, [r3, #36] @ 0x24 │ │ │ │ bl 29245c │ │ │ │ mov r2, r5 │ │ │ │ @@ -358064,15 +358064,15 @@ │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ bl 292110 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 291528 │ │ │ │ b 293648 │ │ │ │ - cmp r3, #520 @ 0x208 │ │ │ │ + cmp r2, #520 @ 0x208 │ │ │ │ bne 293908 │ │ │ │ ldr r3, [pc, #588] @ 294304 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r4, lsl #2 │ │ │ │ ldr r6, [r3, #36] @ 0x24 │ │ │ │ bl 29245c │ │ │ │ mov r2, r5 │ │ │ │ @@ -358948,19 +358948,19 @@ │ │ │ │ bl 3142a4 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 291de0 │ │ │ │ b 293648 │ │ │ │ lsr r3, r4, #4 │ │ │ │ - lsr r2, r4, #2 │ │ │ │ and r3, r3, #3 │ │ │ │ + lsr r2, r4, #2 │ │ │ │ and r0, r4, #15 │ │ │ │ - and r2, r2, #48 @ 0x30 │ │ │ │ add r3, r3, #12 │ │ │ │ + and r2, r2, #48 @ 0x30 │ │ │ │ eor r2, r2, r0 │ │ │ │ lsl r3, r3, #1 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ bne 2954f8 │ │ │ │ @@ -359114,110 +359114,110 @@ │ │ │ │ ldr r0, [r6, #16] │ │ │ │ bl 313cc8 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ ldr r0, [r6, #20] │ │ │ │ bl 313cc8 │ │ │ │ b 293648 │ │ │ │ bl 30d78c │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r6 │ │ │ │ bl 30e5d4 │ │ │ │ ldr r2, [pc, #-3436] @ 2943b8 │ │ │ │ ldr r3, [pc, #-3428] @ 2943c4 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [pc, #-3448] @ 2943bc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #660 @ 0x294 │ │ │ │ - mov r4, r0 │ │ │ │ + mov r6, r0 │ │ │ │ bl 56bdc0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - add r0, r2, r4 │ │ │ │ + add r0, r2, r6 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [sp] │ │ │ │ - add r2, r2, r6 │ │ │ │ + add r2, r2, r4 │ │ │ │ ldr r0, [r1] │ │ │ │ bl 30ed24 │ │ │ │ mov r2, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r4 │ │ │ │ bl 3140fc │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r8, #108] @ 0x6c │ │ │ │ - str r6, [r8, #100] @ 0x64 │ │ │ │ + str r4, [r8, #100] @ 0x64 │ │ │ │ b 293648 │ │ │ │ bl 30d78c │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r6 │ │ │ │ bl 30e5d4 │ │ │ │ ldr r3, [pc, #-3544] @ 2943c0 │ │ │ │ ldr r2, [pc, #-3544] @ 2943c4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, r2] │ │ │ │ ldr r7, [pc, #-3552] @ 2943c8 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r4, r0 │ │ │ │ + mov r6, r0 │ │ │ │ bl 56bdc0 │ │ │ │ ldr r2, [r0, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ - add r1, r2, r4 │ │ │ │ + add r1, r2, r6 │ │ │ │ add r3, r2, r3 │ │ │ │ mov r8, r0 │ │ │ │ - add r2, r2, r6 │ │ │ │ + add r2, r2, r4 │ │ │ │ ldr r0, [r7, #660] @ 0x294 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r7, #660 @ 0x294 │ │ │ │ bl 30ed24 │ │ │ │ mov r2, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r4 │ │ │ │ bl 3142a4 │ │ │ │ ldr r3, [pc, #-3620] @ 2943cc │ │ │ │ ldr r2, [r9] │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r1, r7, #792 @ 0x318 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - add r6, r3, r6 │ │ │ │ add r4, r3, r4 │ │ │ │ - str r6, [sp, #4] │ │ │ │ + add r6, r3, r6 │ │ │ │ + str r4, [sp, #4] │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r0, [r7, #792] @ 0x318 │ │ │ │ mov r2, #0 │ │ │ │ - str r4, [sp] │ │ │ │ + str r6, [sp] │ │ │ │ bl 30edb8 │ │ │ │ b 293648 │ │ │ │ bl 30d78c │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r6 │ │ │ │ bl 30e5d4 │ │ │ │ ldr r2, [pc, #-3688] @ 2943d0 │ │ │ │ ldr r3, [pc, #-3688] @ 2943d4 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [pc, #-3696] @ 2943d8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #660 @ 0x294 │ │ │ │ - mov r4, r0 │ │ │ │ + mov r6, r0 │ │ │ │ bl 56bdc0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - add r0, r2, r4 │ │ │ │ + add r0, r2, r6 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [sp] │ │ │ │ - add r2, r2, r6 │ │ │ │ + add r2, r2, r4 │ │ │ │ ldr r0, [r1] │ │ │ │ bl 30ed24 │ │ │ │ mov r2, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r4 │ │ │ │ bl 3140fc │ │ │ │ mov r3, #9 │ │ │ │ str r3, [r8, #108] @ 0x6c │ │ │ │ - str r6, [r8, #100] @ 0x64 │ │ │ │ + str r4, [r8, #100] @ 0x64 │ │ │ │ b 293648 │ │ │ │ and r3, r4, #7 │ │ │ │ lsr r2, r4, #4 │ │ │ │ and r4, r4, #136 @ 0x88 │ │ │ │ add r0, r3, #16 │ │ │ │ and r2, r2, #7 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ @@ -361616,151 +361616,151 @@ │ │ │ │ 00297778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #24 │ │ │ │ str r2, [sp] │ │ │ │ - mov r4, r2 │ │ │ │ + mov r5, r2 │ │ │ │ ldr r2, [pc, #4072] @ 298784 │ │ │ │ ldr r3, [pc, #4072] @ 298788 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r7, [r4, #44] @ 0x2c │ │ │ │ + ldr r4, [r5, #44] @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, #2 │ │ │ │ add r2, sp, #16 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r5, r1 │ │ │ │ - blx r7 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + blx r4 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 297fb4 │ │ │ │ - adds r6, r6, #2 │ │ │ │ - adc r5, r5, #0 │ │ │ │ + adds r7, r7, #2 │ │ │ │ + adc r6, r6, #0 │ │ │ │ add r2, sp, #18 │ │ │ │ - str r4, [sp] │ │ │ │ + str r5, [sp] │ │ │ │ mov r3, #2 │ │ │ │ - ldr r9, [r4, #44] @ 0x2c │ │ │ │ - mov r0, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - ldrh r7, [sp, #16] │ │ │ │ + ldr r9, [r5, #44] @ 0x2c │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldrh r4, [sp, #16] │ │ │ │ blx r9 │ │ │ │ - and r2, r7, #53248 @ 0xd000 │ │ │ │ - ldr sl, [r4] │ │ │ │ + and r2, r4, #53248 @ 0xd000 │ │ │ │ + ldr sl, [r5] │ │ │ │ subs r9, r0, #0 │ │ │ │ ldrheq r8, [sp, #18] │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ beq 297ab4 │ │ │ │ bhi 297894 │ │ │ │ cmp r2, #16384 @ 0x4000 │ │ │ │ beq 297a74 │ │ │ │ bhi 297a2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 297970 │ │ │ │ - lsr r2, r7, #13 │ │ │ │ + lsr r2, r4, #13 │ │ │ │ cmp r2, #1 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ - and r1, r7, #15 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ + and r1, r4, #15 │ │ │ │ beq 29806c │ │ │ │ - lsr r2, r7, #10 │ │ │ │ + lsr r2, r4, #10 │ │ │ │ and r2, r2, #3 │ │ │ │ - lsr r7, r7, #5 │ │ │ │ - and r7, r7, #16 │ │ │ │ + lsr r4, r4, #5 │ │ │ │ + and r4, r4, #16 │ │ │ │ cmp r2, #2 │ │ │ │ and r3, r3, #31 │ │ │ │ - eor r7, r7, r1 │ │ │ │ + eor r4, r4, r1 │ │ │ │ beq 297f28 │ │ │ │ cmp r2, #3 │ │ │ │ beq 297b38 │ │ │ │ cmp r2, #1 │ │ │ │ beq 297f44 │ │ │ │ ldr r2, [pc, #3852] @ 29878c │ │ │ │ ldr r1, [pc, #3852] @ 298790 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [sp] │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ cmp r2, #49152 @ 0xc000 │ │ │ │ beq 297b10 │ │ │ │ cmp r2, #53248 @ 0xd000 │ │ │ │ beq 297914 │ │ │ │ cmp r2, #36864 @ 0x9000 │ │ │ │ bne 2979c8 │ │ │ │ - and r3, r7, #10240 @ 0x2800 │ │ │ │ + and r3, r4, #10240 @ 0x2800 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ beq 297f60 │ │ │ │ bhi 297ec4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 297b54 │ │ │ │ - tst r7, #1024 @ 0x400 │ │ │ │ + tst r4, #1024 @ 0x400 │ │ │ │ bne 298644 │ │ │ │ - lsr r3, r7, #3 │ │ │ │ - and r1, r7, #7 │ │ │ │ - lsr r7, r7, #8 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ + lsr r2, r4, #8 │ │ │ │ + and r2, r2, #3 │ │ │ │ + lsr r3, r4, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + and r4, r4, #7 │ │ │ │ and r3, r3, #31 │ │ │ │ beq 298574 │ │ │ │ - cmp r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ beq 298558 │ │ │ │ - cmp r7, #1 │ │ │ │ + cmp r2, #1 │ │ │ │ beq 29853c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [pc, #3728] @ 298794 │ │ │ │ - ldr r1, [pc, #3728] @ 298798 │ │ │ │ + ldr r2, [pc, #3732] @ 298794 │ │ │ │ + ldr r1, [pc, #3732] @ 298798 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - tst r7, #8192 @ 0x2000 │ │ │ │ + tst r4, #8192 @ 0x2000 │ │ │ │ beq 297ea4 │ │ │ │ - lsr r3, r7, #10 │ │ │ │ + lsr r3, r4, #10 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - and r1, r7, #7 │ │ │ │ + and r1, r4, #7 │ │ │ │ beq 297ffc │ │ │ │ cmp r3, #3 │ │ │ │ beq 297bb8 │ │ │ │ cmp r3, #1 │ │ │ │ beq 297fcc │ │ │ │ ldr r2, [pc, #3668] @ 29879c │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ - lsl r3, r7, #22 │ │ │ │ + lsl r3, r4, #22 │ │ │ │ add r2, r2, r1 │ │ │ │ ldr r1, [pc, #3648] @ 2987a0 │ │ │ │ asr r3, r3, #25 │ │ │ │ lsl r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - and r3, r7, #11264 @ 0x2c00 │ │ │ │ + and r3, r4, #11264 @ 0x2c00 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ beq 29809c │ │ │ │ bhi 297dec │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 297bec │ │ │ │ bhi 298030 │ │ │ │ cmp r3, #0 │ │ │ │ beq 298138 │ │ │ │ - lsr r1, r7, #5 │ │ │ │ - and r2, r7, #15 │ │ │ │ + lsr r1, r4, #5 │ │ │ │ + and r2, r4, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #3572] @ 2987a4 │ │ │ │ ldr r1, [pc, #3572] @ 2987a8 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldrb r1, [sp, #17] │ │ │ │ ldr r2, [pc, #3544] @ 2987ac │ │ │ │ @@ -361785,96 +361785,96 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ cmp r2, #20480 @ 0x5000 │ │ │ │ bne 2979c8 │ │ │ │ - lsr r1, r7, #4 │ │ │ │ - mov r3, r1 │ │ │ │ - and r2, r7, #15 │ │ │ │ - and r1, r1, #240 @ 0xf0 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ + and r2, r4, #15 │ │ │ │ + tst r4, #8192 @ 0x2000 │ │ │ │ + lsr r4, r4, #4 │ │ │ │ and r3, r3, #15 │ │ │ │ - tst r7, #8192 @ 0x2000 │ │ │ │ - eor r1, r1, r2 │ │ │ │ + and r4, r4, #240 @ 0xf0 │ │ │ │ + eor r4, r4, r2 │ │ │ │ add r3, r3, #16 │ │ │ │ bne 297e88 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [pc, #3412] @ 2987b8 │ │ │ │ - ldr r1, [pc, #3412] @ 2987bc │ │ │ │ + ldr r2, [pc, #3416] @ 2987b8 │ │ │ │ + ldr r1, [pc, #3416] @ 2987bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r1, r7, #4 │ │ │ │ - mov r3, r1 │ │ │ │ - and r2, r7, #15 │ │ │ │ - and r1, r1, #240 @ 0xf0 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ + and r2, r4, #15 │ │ │ │ + tst r4, #8192 @ 0x2000 │ │ │ │ + lsr r4, r4, #4 │ │ │ │ and r3, r3, #15 │ │ │ │ - tst r7, #8192 @ 0x2000 │ │ │ │ - eor r1, r1, r2 │ │ │ │ + and r4, r4, #240 @ 0xf0 │ │ │ │ + eor r4, r4, r2 │ │ │ │ add r3, r3, #16 │ │ │ │ bne 297e6c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [pc, #3356] @ 2987c0 │ │ │ │ - ldr r1, [pc, #3356] @ 2987c4 │ │ │ │ + ldr r2, [pc, #3360] @ 2987c0 │ │ │ │ + ldr r1, [pc, #3360] @ 2987c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r3, r7, #7 │ │ │ │ - and r2, r7, #7 │ │ │ │ - and r3, r3, #24 │ │ │ │ - eor r3, r3, r2 │ │ │ │ - lsr r2, r7, #8 │ │ │ │ - and r2, r2, #32 │ │ │ │ - eor r1, r2, r3 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ - and r7, r7, #520 @ 0x208 │ │ │ │ - cmp r7, #512 @ 0x200 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ + lsr r2, r4, #7 │ │ │ │ + and r1, r4, #7 │ │ │ │ + and r2, r2, #24 │ │ │ │ and ip, r3, #31 │ │ │ │ + lsr r3, r4, #8 │ │ │ │ + and r4, r4, #520 @ 0x208 │ │ │ │ + eor r2, r2, r1 │ │ │ │ + and r3, r3, #32 │ │ │ │ + cmp r4, #512 @ 0x200 │ │ │ │ + eor r1, r3, r2 │ │ │ │ beq 297f94 │ │ │ │ bhi 297f00 │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r4, #0 │ │ │ │ beq 297b98 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #3276] @ 2987c8 │ │ │ │ ldr r1, [pc, #3276] @ 2987cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, ip │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - tst r7, #8192 @ 0x2000 │ │ │ │ + tst r4, #8192 @ 0x2000 │ │ │ │ bne 297e38 │ │ │ │ ldr r2, [pc, #3248] @ 2987d0 │ │ │ │ ldr r1, [pc, #3248] @ 2987d4 │ │ │ │ - lsl r3, r7, #20 │ │ │ │ + lsl r3, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ asr r3, r3, #19 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #3224] @ 2987d8 │ │ │ │ ldr r1, [pc, #3224] @ 2987dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [sp] │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r3, r7, #9 │ │ │ │ + lsr r3, r4, #9 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2981f8 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2981ac │ │ │ │ cmp r3, #1 │ │ │ │ beq 298370 │ │ │ │ ldr r3, [pc, #3172] @ 2987e0 │ │ │ │ - and r2, r7, #15 │ │ │ │ + and r2, r4, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 2979c8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -361882,374 +361882,374 @@ │ │ │ │ ldr r2, [pc, #3136] @ 2987e4 │ │ │ │ ldr r1, [pc, #3136] @ 2987e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, ip │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ - ands r7, r7, #520 @ 0x208 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ + ands r4, r4, #520 @ 0x208 │ │ │ │ and r3, r3, #31 │ │ │ │ beq 298190 │ │ │ │ - cmp r7, #512 @ 0x200 │ │ │ │ + cmp r4, #512 @ 0x200 │ │ │ │ bne 2979c8 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #3088] @ 2987ec │ │ │ │ ldr r1, [pc, #3088] @ 2987f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r1, r7, #5 │ │ │ │ - and r2, r7, #15 │ │ │ │ + lsr r1, r4, #5 │ │ │ │ + and r2, r4, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #3052] @ 2987f4 │ │ │ │ ldr r1, [pc, #3052] @ 2987f8 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #3028] @ 2987fc │ │ │ │ ldr r1, [pc, #3028] @ 298800 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #3004] @ 298804 │ │ │ │ ldr r1, [pc, #3004] @ 298808 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2980] @ 29880c │ │ │ │ ldr r1, [pc, #2980] @ 298810 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2956] @ 298814 │ │ │ │ ldr r1, [pc, #2956] @ 298818 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2932] @ 29881c │ │ │ │ ldr r1, [pc, #2932] @ 298820 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2908] @ 298824 │ │ │ │ ldr r1, [pc, #2908] @ 298828 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2884] @ 29882c │ │ │ │ ldr r1, [pc, #2884] @ 298830 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2860] @ 298834 │ │ │ │ ldr r1, [pc, #2860] @ 298838 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2836] @ 29883c │ │ │ │ ldr r1, [pc, #2836] @ 298840 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2812] @ 298844 │ │ │ │ ldr r1, [pc, #2812] @ 298848 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2788] @ 29884c │ │ │ │ ldr r1, [pc, #2788] @ 298850 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2764] @ 298854 │ │ │ │ ldr r1, [pc, #2764] @ 298858 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2740] @ 29885c │ │ │ │ ldr r1, [pc, #2740] @ 298860 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ and r3, r3, #31 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ blx sl │ │ │ │ cmp r9, #0 │ │ │ │ moveq r0, #4 │ │ │ │ beq 2979ec │ │ │ │ - ldr r1, [r4, #48] @ 0x30 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r1, [r5, #48] @ 0x30 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ mov r0, r9 │ │ │ │ - str r4, [sp] │ │ │ │ + str r5, [sp] │ │ │ │ blx r1 │ │ │ │ mvn r0, #0 │ │ │ │ b 2979ec │ │ │ │ cmp r3, #10240 @ 0x2800 │ │ │ │ beq 298104 │ │ │ │ cmp r3, #11264 @ 0x2c00 │ │ │ │ beq 2980d0 │ │ │ │ cmp r3, #9216 @ 0x2400 │ │ │ │ bne 2979c8 │ │ │ │ - lsr r1, r7, #5 │ │ │ │ - and r2, r7, #15 │ │ │ │ + lsr r1, r4, #5 │ │ │ │ + and r2, r4, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2628] @ 298864 │ │ │ │ ldr r1, [pc, #2628] @ 298868 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ - and r2, r7, #15 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ + and r2, r4, #15 │ │ │ │ and r1, r3, #240 @ 0xf0 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2584] @ 29886c │ │ │ │ ldr r1, [pc, #2584] @ 298870 │ │ │ │ and r3, r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [pc, #2556] @ 298874 │ │ │ │ - ldr r1, [pc, #2556] @ 298878 │ │ │ │ + ldr r2, [pc, #2560] @ 298874 │ │ │ │ + ldr r1, [pc, #2560] @ 298878 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [pc, #2536] @ 29887c │ │ │ │ - ldr r1, [pc, #2536] @ 298880 │ │ │ │ + ldr r2, [pc, #2540] @ 29887c │ │ │ │ + ldr r1, [pc, #2540] @ 298880 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2520] @ 298884 │ │ │ │ ldr r1, [pc, #2520] @ 298888 │ │ │ │ - lsl r3, r7, #20 │ │ │ │ + lsl r3, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ asr r3, r3, #19 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ cmp r3, #10240 @ 0x2800 │ │ │ │ bne 2979c8 │ │ │ │ - lsr r1, r7, #4 │ │ │ │ + lsr r1, r4, #4 │ │ │ │ and r1, r1, #31 │ │ │ │ - lsr r3, r7, #5 │ │ │ │ + lsr r3, r4, #5 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2472] @ 29888c │ │ │ │ ldr r1, [pc, #2472] @ 298890 │ │ │ │ - and r7, r7, #15 │ │ │ │ + and r4, r4, #15 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ - orr r3, r3, r7 │ │ │ │ + orr r3, r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - cmp r7, #520 @ 0x208 │ │ │ │ + cmp r4, #520 @ 0x208 │ │ │ │ bne 2979c8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [pc, #2432] @ 298894 │ │ │ │ ldr r1, [pc, #2432] @ 298898 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2412] @ 29889c │ │ │ │ ldr r1, [pc, #2412] @ 2988a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [sp] │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #2392] @ 2988a4 │ │ │ │ ldr r1, [pc, #2392] @ 2988a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [sp] │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r1, r7, #5 │ │ │ │ - and r2, r7, #15 │ │ │ │ + lsr r1, r4, #5 │ │ │ │ + and r2, r4, #15 │ │ │ │ and r1, r1, #48 @ 0x30 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2352] @ 2988ac │ │ │ │ ldr r1, [pc, #2352] @ 2988b0 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [pc, #2324] @ 2988b4 │ │ │ │ ldr r1, [pc, #2324] @ 2988b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - ldr r1, [r4, #48] @ 0x30 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - str r4, [sp] │ │ │ │ + ldr r1, [r5, #48] @ 0x30 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + str r5, [sp] │ │ │ │ blx r1 │ │ │ │ b 297de4 │ │ │ │ ldr r2, [pc, #2280] @ 2988bc │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ - lsl r3, r7, #22 │ │ │ │ + lsl r3, r4, #22 │ │ │ │ add r2, r2, r1 │ │ │ │ ldr r1, [pc, #2260] @ 2988c0 │ │ │ │ asr r3, r3, #25 │ │ │ │ lsl r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ - ands r7, r7, #520 @ 0x208 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ + ands r4, r4, #520 @ 0x208 │ │ │ │ and r3, r3, #31 │ │ │ │ beq 298174 │ │ │ │ - cmp r7, #512 @ 0x200 │ │ │ │ + cmp r4, #512 @ 0x200 │ │ │ │ bne 2979c8 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2212] @ 2988c4 │ │ │ │ ldr r1, [pc, #2212] @ 2988c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ cmp r3, #3072 @ 0xc00 │ │ │ │ bne 2979c8 │ │ │ │ - lsr r1, r7, #5 │ │ │ │ - and r2, r7, #15 │ │ │ │ + lsr r1, r4, #5 │ │ │ │ + and r2, r4, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2168] @ 2988cc │ │ │ │ ldr r1, [pc, #2168] @ 2988d0 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r2, r7, #4 │ │ │ │ + lsr r2, r4, #4 │ │ │ │ and r2, r2, #240 @ 0xf0 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2128] @ 2988d4 │ │ │ │ ldr r1, [pc, #2128] @ 2988d8 │ │ │ │ and r3, r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r1, r7, #5 │ │ │ │ - and r2, r7, #15 │ │ │ │ + lsr r1, r4, #5 │ │ │ │ + and r2, r4, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2084] @ 2988dc │ │ │ │ ldr r1, [pc, #2084] @ 2988e0 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r1, r7, #5 │ │ │ │ - and r2, r7, #15 │ │ │ │ + lsr r1, r4, #5 │ │ │ │ + and r2, r4, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2040] @ 2988e4 │ │ │ │ ldr r1, [pc, #2040] @ 2988e8 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r1, r7, #5 │ │ │ │ - and r2, r7, #15 │ │ │ │ + lsr r1, r4, #5 │ │ │ │ + and r2, r4, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1996] @ 2988ec │ │ │ │ ldr r1, [pc, #1996] @ 2988f0 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r3, r7, #8 │ │ │ │ + lsr r3, r4, #8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2985d8 │ │ │ │ cmp r3, #3 │ │ │ │ beq 298590 │ │ │ │ cmp r3, #1 │ │ │ │ beq 298608 │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r4, #0 │ │ │ │ bne 2979c8 │ │ │ │ ldr r2, [pc, #1936] @ 2988f4 │ │ │ │ ldr r1, [pc, #1936] @ 2988f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ @@ -362263,266 +362263,266 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1896] @ 298904 │ │ │ │ ldr r1, [pc, #1896] @ 298908 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r1, r7, #4 │ │ │ │ - lsr r3, r7, #2 │ │ │ │ + lsr r1, r4, #4 │ │ │ │ and r1, r1, #3 │ │ │ │ + lsr r3, r4, #2 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ add r1, r1, #12 │ │ │ │ - and r2, r7, #15 │ │ │ │ + and r2, r4, #15 │ │ │ │ eor r2, r2, r3 │ │ │ │ lsl r1, r1, #1 │ │ │ │ - tst r7, #256 @ 0x100 │ │ │ │ + tst r4, #256 @ 0x100 │ │ │ │ add r3, r1, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ bne 298678 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1828] @ 29890c │ │ │ │ ldr r1, [pc, #1828] @ 298910 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1812] @ 298914 │ │ │ │ - lsr r3, r7, #1 │ │ │ │ + lsr r3, r4, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 298c54 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - lsr r3, r7, #3 │ │ │ │ + lsr r3, r4, #3 │ │ │ │ and r3, r3, #62 @ 0x3e │ │ │ │ - and r7, r7, #1 │ │ │ │ - eor r3, r3, r7 │ │ │ │ + and r4, r4, #1 │ │ │ │ + eor r3, r3, r4 │ │ │ │ ldr r2, [pc, #1760] @ 298918 │ │ │ │ ldr r1, [pc, #1760] @ 29891c │ │ │ │ orr r3, r8, r3, lsl #16 │ │ │ │ lsl r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297dc0 │ │ │ │ - lsr r3, r7, #3 │ │ │ │ + lsr r3, r4, #3 │ │ │ │ and r3, r3, #62 @ 0x3e │ │ │ │ - and r7, r7, #1 │ │ │ │ - eor r3, r3, r7 │ │ │ │ + and r4, r4, #1 │ │ │ │ + eor r3, r3, r4 │ │ │ │ ldr r2, [pc, #1720] @ 298920 │ │ │ │ ldr r1, [pc, #1720] @ 298924 │ │ │ │ orr r3, r8, r3, lsl #16 │ │ │ │ lsl r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297dc0 │ │ │ │ - tst r7, #1 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + tst r4, #1 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ bne 2986f4 │ │ │ │ ldr r2, [pc, #1684] @ 298928 │ │ │ │ ldr r1, [pc, #1684] @ 29892c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r3, [pc, #1664] @ 298930 │ │ │ │ - and r3, r3, r7 │ │ │ │ + and r3, r3, r4 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ beq 298ab8 │ │ │ │ bhi 298748 │ │ │ │ cmp r3, #1 │ │ │ │ beq 298b0c │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ beq 298ae4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2979c8 │ │ │ │ ldr r2, [pc, #1624] @ 298934 │ │ │ │ - lsr r3, r7, #2 │ │ │ │ + lsr r3, r4, #2 │ │ │ │ ldr r1, [pc, #1620] @ 298938 │ │ │ │ and r3, r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r3 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ - tst r7, #1 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ + tst r4, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ bne 298718 │ │ │ │ ldr r2, [pc, #1580] @ 29893c │ │ │ │ ldr r1, [pc, #1580] @ 298940 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - tst r7, #1 │ │ │ │ + tst r4, #1 │ │ │ │ beq 2979c8 │ │ │ │ ldr r2, [pc, #1556] @ 298944 │ │ │ │ ldr r1, [pc, #1556] @ 298948 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ - tst r7, #1 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ + tst r4, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ bne 298730 │ │ │ │ ldr r2, [pc, #1516] @ 29894c │ │ │ │ ldr r1, [pc, #1516] @ 298950 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r3, [pc, #1500] @ 298954 │ │ │ │ - and r2, r7, #15 │ │ │ │ + and r2, r4, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 2979c8 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1468] @ 298958 │ │ │ │ ldr r1, [pc, #1468] @ 29895c │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1444] @ 298960 │ │ │ │ ldr r1, [pc, #1444] @ 298964 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1420] @ 298968 │ │ │ │ ldr r1, [pc, #1420] @ 29896c │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1396] @ 298970 │ │ │ │ ldr r1, [pc, #1396] @ 298974 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1372] @ 298978 │ │ │ │ ldr r1, [pc, #1372] @ 29897c │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1348] @ 298980 │ │ │ │ ldr r1, [pc, #1348] @ 298984 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1324] @ 298988 │ │ │ │ ldr r1, [pc, #1324] @ 29898c │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1300] @ 298990 │ │ │ │ ldr r1, [pc, #1300] @ 298994 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1276] @ 298998 │ │ │ │ ldr r1, [pc, #1276] @ 29899c │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1252] @ 2989a0 │ │ │ │ ldr r1, [pc, #1252] @ 2989a4 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1228] @ 2989a8 │ │ │ │ ldr r1, [pc, #1228] @ 2989ac │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #1204] @ 2989b0 │ │ │ │ ldr r1, [pc, #1204] @ 2989b4 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ ldr r2, [pc, #1176] @ 2989b8 │ │ │ │ ldr r1, [pc, #1176] @ 2989bc │ │ │ │ and r3, r3, #31 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297dc0 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [pc, #1144] @ 2989c0 │ │ │ │ - ldr r1, [pc, #1144] @ 2989c4 │ │ │ │ + ldr r2, [pc, #1148] @ 2989c0 │ │ │ │ + ldr r1, [pc, #1148] @ 2989c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [pc, #1124] @ 2989c8 │ │ │ │ - ldr r1, [pc, #1124] @ 2989cc │ │ │ │ + ldr r2, [pc, #1128] @ 2989c8 │ │ │ │ + ldr r1, [pc, #1128] @ 2989cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [pc, #1104] @ 2989d0 │ │ │ │ - ldr r1, [pc, #1104] @ 2989d4 │ │ │ │ + ldr r2, [pc, #1108] @ 2989d0 │ │ │ │ + ldr r1, [pc, #1108] @ 2989d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ + str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ - and r2, r7, #136 @ 0x88 │ │ │ │ - and r1, r7, #7 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ + and r2, r4, #136 @ 0x88 │ │ │ │ + and r1, r4, #7 │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ add r1, r1, #16 │ │ │ │ add r3, r3, #16 │ │ │ │ beq 2986b8 │ │ │ │ bhi 298694 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -362530,49 +362530,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1040] @ 2989d8 │ │ │ │ ldr r1, [pc, #1040] @ 2989dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - and r2, r7, #15 │ │ │ │ + and r2, r4, #15 │ │ │ │ add r2, r2, #16 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #1008] @ 2989e0 │ │ │ │ ldr r2, [pc, #1008] @ 2989e4 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - and r3, r7, #15 │ │ │ │ + and r3, r4, #15 │ │ │ │ lsl r3, r3, #1 │ │ │ │ - lsr ip, r7, #3 │ │ │ │ + lsr ip, r4, #3 │ │ │ │ ldr r2, [pc, #972] @ 2989e8 │ │ │ │ ldr r1, [pc, #972] @ 2989ec │ │ │ │ and ip, ip, #30 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, ip, #1 │ │ │ │ str ip, [sp] │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r1, r7, #5 │ │ │ │ - and r2, r7, #15 │ │ │ │ + lsr r1, r4, #5 │ │ │ │ + and r2, r4, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #912] @ 2989f0 │ │ │ │ ldr r1, [pc, #912] @ 2989f4 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #884] @ 2989f8 │ │ │ │ @@ -362601,15 +362601,15 @@ │ │ │ │ ldr r2, [pc, #816] @ 298a10 │ │ │ │ ldr r1, [pc, #816] @ 298a14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ bl 139134 <__stack_chk_fail@plt> │ │ │ │ - tst r7, #256 @ 0x100 │ │ │ │ + tst r4, #256 @ 0x100 │ │ │ │ bne 2979c8 │ │ │ │ ldr r2, [pc, #788] @ 298a18 │ │ │ │ ldr r1, [pc, #788] @ 298a1c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #15 │ │ │ │ blx sl │ │ │ │ @@ -362628,40 +362628,40 @@ │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #736] @ 298a30 │ │ │ │ cmp r3, r2 │ │ │ │ beq 298b38 │ │ │ │ cmp r3, #384 @ 0x180 │ │ │ │ bne 2979c8 │ │ │ │ ldr r2, [pc, #720] @ 298a34 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 2979c8 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ eorseq r5, pc, r8, lsl #10 │ │ │ │ andeq r2, r0, r4, lsl #18 │ │ │ │ eorseq r8, r0, r8, lsl sp │ │ │ │ eorseq r8, r0, ip, asr #25 │ │ │ │ - eorseq r8, r0, r4, asr #31 │ │ │ │ - eorseq r8, r0, r4, asr #31 │ │ │ │ + eorseq r8, r0, r8, asr #31 │ │ │ │ + eorseq r8, r0, r8, asr #31 │ │ │ │ ldrsbeq r8, [fp], -ip @ │ │ │ │ eorseq r8, r0, r4, asr #31 │ │ │ │ eorseq r8, r0, ip, asr #23 │ │ │ │ mlaseq r0, r4, fp, r8 │ │ │ │ eorseq r8, r0, ip, ror pc │ │ │ │ eorseq r8, r0, ip, ror pc │ │ │ │ @ instruction: 0x003f52b0 │ │ │ │ - eorseq r8, r0, r8, ror #22 │ │ │ │ - eorseq r8, r0, r8, asr #22 │ │ │ │ - eorseq r8, r0, ip, lsl fp │ │ │ │ - eorseq r8, r0, r8, lsl #22 │ │ │ │ + eorseq r8, r0, ip, ror #22 │ │ │ │ + eorseq r8, r0, ip, asr #22 │ │ │ │ + eorseq r8, r0, r0, lsr #22 │ │ │ │ + eorseq r8, r0, ip, lsl #22 │ │ │ │ @ instruction: 0x00308af8 │ │ │ │ @ instruction: 0x00308af8 │ │ │ │ @ instruction: 0x00308dfc │ │ │ │ eorseq r8, r0, r0, lsl #28 │ │ │ │ eorseq r8, r0, r8, ror #20 │ │ │ │ eorseq r8, r0, ip, lsl #20 │ │ │ │ eorseq r7, fp, r0, asr lr │ │ │ │ @@ -362697,18 +362697,18 @@ │ │ │ │ @ instruction: 0x003088b8 │ │ │ │ eorseq r8, r0, ip, lsl #17 │ │ │ │ @ instruction: 0x003087fc │ │ │ │ eorseq r8, r0, ip, ror #14 │ │ │ │ eorseq r8, r0, r4, lsr #14 │ │ │ │ @ instruction: 0x00308adc │ │ │ │ eorseq r8, r0, r0, asr r7 │ │ │ │ - eorseq r8, r0, r0, asr r7 │ │ │ │ - eorseq r8, r0, r4, lsr r7 │ │ │ │ - eorseq r8, r0, r0, asr #14 │ │ │ │ - eorseq r8, r0, r8, lsl r7 │ │ │ │ + eorseq r8, r0, r4, asr r7 │ │ │ │ + eorseq r8, r0, r8, lsr r7 │ │ │ │ + eorseq r8, r0, r4, asr #14 │ │ │ │ + eorseq r8, r0, ip, lsl r7 │ │ │ │ eorseq r8, r0, r8, lsl #21 │ │ │ │ eorseq r8, r0, r4, ror sl │ │ │ │ @ instruction: 0x0032ebbc │ │ │ │ eorseq r8, r0, ip, lsl sl │ │ │ │ eorseq r8, r0, r0, lsl r7 │ │ │ │ eorseq r8, r0, r4, lsl r7 │ │ │ │ eorseq r8, r0, r4, ror r6 │ │ │ │ @@ -362780,20 +362780,20 @@ │ │ │ │ eorseq r8, r0, r4, lsr #5 │ │ │ │ eorseq r8, r0, ip, ror #4 │ │ │ │ eorseq r8, r0, r0, ror r2 │ │ │ │ eorseq r8, r0, r4, lsr r2 │ │ │ │ eorseq r8, r0, r8, lsr r2 │ │ │ │ @ instruction: 0x003081f8 │ │ │ │ @ instruction: 0x003081f4 │ │ │ │ - mlaseq r0, r0, r3, r8 │ │ │ │ mlaseq r0, r4, r3, r8 │ │ │ │ - mlaseq r0, r0, r3, r8 │ │ │ │ - eorseq r8, r0, r8, ror r3 │ │ │ │ - eorseq r8, r0, r0, ror r3 │ │ │ │ - eorseq r8, r0, ip, asr r3 │ │ │ │ + mlaseq r0, r8, r3, r8 │ │ │ │ + mlaseq r0, r4, r3, r8 │ │ │ │ + eorseq r8, r0, ip, ror r3 │ │ │ │ + eorseq r8, r0, r4, ror r3 │ │ │ │ + eorseq r8, r0, r0, ror #6 │ │ │ │ eorseq r7, r0, r0, lsr #31 │ │ │ │ eorseq r7, r0, r4, lsl #31 │ │ │ │ eorseq r7, r0, r4, asr pc │ │ │ │ eorseq r7, r0, r0, asr pc │ │ │ │ @ instruction: 0x00307efc │ │ │ │ eorseq r7, r0, r0, lsl #30 │ │ │ │ mlaseq r0, r8, r2, r8 │ │ │ │ @@ -362842,50 +362842,50 @@ │ │ │ │ @ instruction: 0x003078f0 │ │ │ │ @ instruction: 0x00307bd4 │ │ │ │ @ instruction: 0x003078d8 │ │ │ │ mlaseq r0, r0, fp, r7 │ │ │ │ eorseq r7, r0, r4, lsr #21 │ │ │ │ eorseq r7, r0, ip, ror fp │ │ │ │ eorseq r7, r0, ip, lsl #21 │ │ │ │ - lsr r7, r7, #4 │ │ │ │ - ands r7, r7, #7 │ │ │ │ + lsr r4, r4, #4 │ │ │ │ + ands r4, r4, #7 │ │ │ │ beq 298b64 │ │ │ │ - cmp r7, #1 │ │ │ │ + cmp r4, #1 │ │ │ │ bne 2979c8 │ │ │ │ ldr r2, [pc, #-156] @ 298a38 │ │ │ │ ldr r1, [pc, #-156] @ 298a3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ ldr r3, [pc, #-172] @ 298a40 │ │ │ │ - lsr r2, r7, #2 │ │ │ │ + lsr r2, r4, #2 │ │ │ │ ldr r1, [pc, #-176] @ 298a44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ and r2, r2, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r7, r7, #4 │ │ │ │ - ands r7, r7, #7 │ │ │ │ + lsr r4, r4, #4 │ │ │ │ + ands r4, r4, #7 │ │ │ │ beq 298c3c │ │ │ │ - cmp r7, #1 │ │ │ │ + cmp r4, #1 │ │ │ │ bne 2979c8 │ │ │ │ ldr r2, [pc, #-224] @ 298a48 │ │ │ │ ldr r1, [pc, #-224] @ 298a4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r7, r7, #4 │ │ │ │ - ands r7, r7, #7 │ │ │ │ + lsr r4, r4, #4 │ │ │ │ + ands r4, r4, #7 │ │ │ │ beq 298b7c │ │ │ │ - cmp r7, #1 │ │ │ │ + cmp r4, #1 │ │ │ │ bne 2979c8 │ │ │ │ ldr r2, [pc, #-260] @ 298a50 │ │ │ │ ldr r1, [pc, #-260] @ 298a54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ @@ -362945,16 +362945,16 @@ │ │ │ │ b 2979e8 │ │ │ │ ldr r2, [pc, #-420] @ 298aa0 │ │ │ │ ldr r1, [pc, #-420] @ 298aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 2979e8 │ │ │ │ - lsr r3, r7, #4 │ │ │ │ - tst r7, #1 │ │ │ │ + lsr r3, r4, #4 │ │ │ │ + tst r4, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ bne 298c7c │ │ │ │ ldr r2, [pc, #-452] @ 298aa8 │ │ │ │ ldr r1, [pc, #-452] @ 298aac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 63316263 37663832 65386531 64313366 c1bc7f82e8e1d13f │ │ │ │ - 0x00000010 61396638 61343038 64336435 38373865 a9f8a408d3d5878e │ │ │ │ - 0x00000020 61333561 31382e64 65627567 00000000 a35a18.debug.... │ │ │ │ - 0x00000030 0077cb37 .w.7 │ │ │ │ + 0x00000000 38353737 37636234 38656334 39386434 85777cb48ec498d4 │ │ │ │ + 0x00000010 66333532 61386261 38646365 32356233 f352a8ba8dce25b3 │ │ │ │ + 0x00000020 64643362 36392e64 65627567 00000000 dd3b69.debug.... │ │ │ │ + 0x00000030 58bc6df5 X.m. │ │ ├── ./usr/bin/qemu-system-or1k │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x1e93f4 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x97354c 0x0097354c 0x0097354c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x97353c 0x0097353c 0x0097353c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x973578 0x973578 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x973568 0x973568 R E 0x10000 │ │ │ │ LOAD 0x97c2e8 0x0098c2e8 0x0098c2e8 0x12e788 0x154a54 RW 0x10000 │ │ │ │ DYNAMIC 0x9fb224 0x00a0b224 0x00a0b224 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x973558 0x00973558 0x00973558 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x973548 0x00973548 0x00973548 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x97c2e8 0x0098c2e8 0x0098c2e8 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x97c2e8 0x0098c2e8 0x0098c2e8 0x83d18 0x83d18 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0007a7f0 07a7f0 0966cd 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00110ebe 110ebe 00a564 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0011b424 11b424 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 0011b824 11b824 0c3590 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 001dedb4 1dedb4 001ec0 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 001e0c74 1e0c74 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 001e0c80 1e0c80 002e34 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 001e3ac0 1e3ac0 624f34 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 008089f4 8089f4 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00808a00 808a00 16ab4c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 0097354c 97354c 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00973554 973554 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00973558 973558 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 001e3ac0 1e3ac0 624f24 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 008089e4 8089e4 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 008089f0 8089f0 16ab4c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 0097353c 97353c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00973544 973544 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00973548 973548 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 0098c2e8 97c2e8 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 0098c2e8 97c2e8 00065c 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0098c944 97c944 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 0098c948 97c948 07e8dc 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00a0b224 9fb224 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00a0b404 9fb404 004bf8 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00a10000 a00000 0aaa70 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1040,241 +1040,241 @@ │ │ │ │ 1036: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1037: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1038: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1039: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1040: 00adf958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1041: 00468598 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1042: 00aadb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1043: 00648ebc 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1043: 00648eb4 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1044: 00a1e0f8 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1045: 0061b5c4 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1045: 0061b5bc 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1046: 00adfcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1047: 00ab5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1048: 00abac60 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1049: 00a16184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1050: 00ade5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1051: 00717494 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1052: 00611b34 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1053: 0079a1dc 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1051: 0071748c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1052: 00611b2c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1053: 0079a1d4 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1054: 00adf150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1055: 00ae021a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1056: 00aab600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1057: 009ead60 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1058: 00adf802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1059: 0071aea8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1059: 0071aea0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1060: 0021b0e0 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1061: 00ae0420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1062: 00adf384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1063: 00ab5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1064: 00781b2c 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1064: 00781b24 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1065: 00aa81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1066: 007776b0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1066: 007776a8 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1067: 00aded18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1068: 00354b84 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1069: 00727d78 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1069: 00727d70 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1070: 00aae08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1071: 007cab78 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1071: 007cab70 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1072: 00adec16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1073: 00adfffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1074: 00ab6f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1075: 00ade74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1076: 00572d64 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1077: 007ace94 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1076: 00572d5c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1077: 007ace8c 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1078: 00ab3414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1079: 00ab9930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1080: 007116a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1080: 007116a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1081: 009e802c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1082: 00ab84fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1083: 00adf144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1084: 00adf70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1085: 00aa77f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1086: 003ad29c 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ - 1087: 006529cc 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1087: 006529c4 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1088: 00ab18dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1089: 00adf344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1090: 00aa84c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1091: 00ab22c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1092: 0044fce4 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1093: 00aadbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1094: 00adf8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1095: 00701cb4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1096: 00572824 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1097: 00774da0 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1095: 00701cac 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1096: 0057281c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1097: 00774d98 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1098: 00adfc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1099: 0047b840 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1100: 00adec3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1101: 00aadddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1102: 0043ba08 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1103: 00715900 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1103: 007158f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1104: 00ade9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1105: 00ae01ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1106: 0027d914 60 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1107: 00791dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1107: 00791dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1108: 00ae01a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1109: 00adf2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1110: 00aa7174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1111: 00564460 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1111: 00564458 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1112: 00361220 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1113: 004d3474 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1114: 00755b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1115: 0051cb40 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1116: 006f053c 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1114: 00755af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1115: 0051cb38 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1116: 006f0534 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1117: 00aaf008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1118: 0066c098 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1118: 0066c090 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1119: 00aa9428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1120: 005a82fc 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1120: 005a82f4 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1121: 0023f360 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1122: 00adff3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1123: 00abc57c 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1124: 00542b18 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1125: 00788300 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1124: 00542b10 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1125: 007882f8 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1126: 00aa4778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1127: 00adef7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1128: 0077c874 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1128: 0077c86c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1129: 00ab180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1130: 005764cc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1130: 005764c4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1131: 00adfb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1132: 00ae0700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1133: 00ae018e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1134: 0074942c 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1135: 00793428 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1134: 00749424 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1135: 00793420 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1136: 00adf55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1137: 006eebbc 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1137: 006eebb4 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1138: 00ae0088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1139: 0048cdc4 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1140: 002f7d9c 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1141: 00ade722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1142: 00ab7638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1143: 0043b724 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1144: 00311e08 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1145: 00aaa62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1146: 00aa82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1147: 00299e34 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1148: 0064c268 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1148: 0064c260 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1149: 0047f0a8 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1150: 007c7f0c 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1150: 007c7f04 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1151: 00aa6600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1152: 00adf6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1153: 00adfc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1154: 00ab3bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1155: 0054c204 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1155: 0054c1fc 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1156: 00adee2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1157: 00994934 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1158: 00aaa72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1159: 002689a4 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1160: 00ae0610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1161: 00aabf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1162: 00ab5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1163: 001eb950 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 1164: 0076ddb4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1164: 0076ddac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1165: 00adf7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1166: 00aa9dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1167: 00aae2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1168: 00adf762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1169: 00adfeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1170: 00ab95a4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1171: 00a17624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1172: 00aded3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1173: 00428f80 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1174: 00ade4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1175: 007737f0 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1175: 007737e8 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1176: 00aa9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1177: 004d1c08 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1178: 007b3b70 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1179: 0075e438 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1178: 007b3b68 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1179: 0075e430 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1180: 00aa84f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1181: 002f5fa8 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1182: 007baa70 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1183: 00952ea8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1182: 007baa68 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1183: 00952e98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1184: 00adf2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1185: 00adfc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1186: 00624dc4 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1186: 00624dbc 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1187: 00ae00a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1188: 00ab9cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1189: 00713970 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1189: 00713968 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1190: 00292c18 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1191: 00775db4 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1192: 007077d4 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1191: 00775dac 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1192: 007077cc 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1193: 00ab8ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1194: 0054eba0 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1194: 0054eb98 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1195: 00adea9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1196: 00ae0286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1197: 005c8f1c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1197: 005c8f14 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1198: 00ade476 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1199: 00785144 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1199: 0078513c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1200: 004d2280 4 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1201: 00427bfc 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1202: 002204d0 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1203: 0021f3cc 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ - 1204: 005708b8 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1205: 0075d3d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1204: 005708b0 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1205: 0075d3d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1206: 00a15290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1207: 005e9eb4 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1207: 005e9eac 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1208: 00ade5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1209: 0069c614 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1209: 0069c60c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1210: 00ae015e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1211: 003d3fa4 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1212: 00adf0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1213: 00ab7698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1214: 002d9de0 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1215: 00aa8d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1216: 00aa9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1217: 00ade542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1218: 006fda90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1219: 0057ad94 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1220: 0078b610 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1218: 006fda88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1219: 0057ad8c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1220: 0078b608 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1221: 002a6290 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1222: 006fb924 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1222: 006fb91c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1223: 004c8064 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1224: 00aadaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1225: 00aba3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1226: 005e3b7c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1226: 005e3b74 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1227: 00456cc0 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1228: 00ade984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1229: 007df284 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1229: 007df27c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1230: 00ae033a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1231: 00aab920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1232: 0034c7d0 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1233: 007a5834 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1233: 007a582c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1234: 00ab419c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1235: 005b07a8 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1235: 005b07a0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1236: 00aa4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1237: 0075cfe0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1237: 0075cfd8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1238: 00ab5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1239: 00ade7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1240: 00ab17ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1241: 00652f64 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1241: 00652f5c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1242: 00aadc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1243: 0027da20 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1244: 00ade9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1245: 00aba064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1246: 006bbf6c 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1246: 006bbf64 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1247: 00aa9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1248: 00ab0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1249: 00adffa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1250: 00740558 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1250: 00740550 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1251: 00354a98 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1252: 00aa6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1253: 00aded56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1254: 0024bf34 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1255: 00adec68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1256: 00ab7ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1257: 00adf8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1258: 00628190 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1258: 00628188 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1259: 00ab6434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1260: 00aaa3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1261: 00763d9c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1261: 00763d94 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1262: 00adecb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1263: 0036a610 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1264: 009e9e60 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1265: 00adec78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1266: 0077ada4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1266: 0077ad9c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1267: 00aa6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1268: 00aa9e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1269: 0051ad30 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1269: 0051ad28 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1270: 00232c38 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1271: 00aa552c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1272: 00adfbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1273: 00aab430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1274: 009ea4e8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1275: 00aba190 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1276: 0029902c 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ @@ -1284,226 +1284,226 @@ │ │ │ │ 1280: 00adea52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1281: 00ae0d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1282: 00237270 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1283: 00adf88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1284: 00adede4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1285: 003ff6f8 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1286: 00311da0 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1287: 006209a4 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ - 1288: 007facd0 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1289: 006452b4 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1290: 00736d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1287: 0062099c 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1288: 007facc8 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1289: 006452ac 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1290: 00736d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1291: 009ea66c 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1292: 00ade437 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1293: 00ae039a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1294: 005c9274 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1295: 0055176c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1296: 0079dda0 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1294: 005c926c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1295: 00551764 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1296: 0079dd98 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1297: 00aabf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1298: 00230a18 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1299: 007cb5c8 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1299: 007cb5c0 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1300: 00ae00be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1301: 005c4008 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1302: 00649318 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1301: 005c4000 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1302: 00649310 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1303: 00232930 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1304: 00ae0028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1305: 0034af50 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1306: 00ae0cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1307: 0072e850 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1307: 0072e848 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1308: 00ade906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1309: 00755d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1309: 00755d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1310: 00adf100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1311: 00509b64 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1312: 007389d8 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1311: 00509b5c 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1312: 007389d0 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1313: 004cf344 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1314: 007446fc 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1314: 007446f4 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1315: 00472d70 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1316: 00ab13c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1317: 00ab2fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1318: 003ad22c 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ - 1319: 00543b04 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1319: 00543afc 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1320: 002f21b4 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1321: 00aa7404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1322: 00aba9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1323: 00adf9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1324: 0046f194 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1325: 007221a0 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1325: 00722198 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1326: 00aabb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1327: 00aba6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1328: 00aa5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1329: 00adf28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1330: 00adfc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1331: 0061e374 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1332: 00771114 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1331: 0061e36c 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1332: 0077110c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1333: 00aa8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1334: 00952f08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1334: 00952ef8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1335: 00aac2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1336: 00a1331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1337: 005b5604 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1337: 005b55fc 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1338: 00495698 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1339: 00ae0968 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1340: 003fe1c4 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1341: 00770e04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1342: 005d59c0 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1341: 00770dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1342: 005d59b8 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1343: 00aa6ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1344: 004df5d4 80 FUNC GLOBAL DEFAULT 12 helper_float_madd_d │ │ │ │ - 1345: 007f2660 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1346: 007ec3d8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1344: 004df5d0 80 FUNC GLOBAL DEFAULT 12 helper_float_madd_d │ │ │ │ + 1345: 007f2658 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1346: 007ec3d0 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1347: 00adfbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1348: 00ab1148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1349: 00adfb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1350: 00ae05ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1351: 00711ef8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1351: 00711ef0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1352: 00239274 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1353: 0058468c 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1353: 00584684 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1354: 00aded38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1355: 00ab50c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1356: 002d925c 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1357: 00796e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1357: 00796df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1358: 00aaf438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1359: 00aded22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1360: 00adfcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ - 1361: 004df624 64 FUNC GLOBAL DEFAULT 12 helper_float_madd_s │ │ │ │ + 1361: 004df620 64 FUNC GLOBAL DEFAULT 12 helper_float_madd_s │ │ │ │ 1362: 00adf1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1363: 00adf16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1364: 0077b638 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1364: 0077b630 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1365: 00adfc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1366: 00aab530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1367: 00ae0334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1368: 005b0168 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1369: 007e1a90 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1368: 005b0160 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1369: 007e1a88 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1370: 00ae064c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1371: 005e1a68 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1372: 007bacb4 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1371: 005e1a60 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1372: 007bacac 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1373: 00aa4698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1374: 00a117c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1375: 00ae0104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1376: 0062a34c 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1376: 0062a344 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1377: 00aa8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1378: 004d703c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1379: 005daa80 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1379: 005daa78 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1380: 00ae029e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1381: 00ae062c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1382: 00adf55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1383: 00aa68e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1384: 00a15188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1385: 00adf1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1386: 005ea208 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1386: 005ea200 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1387: 00aad1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1388: 00ade844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1389: 0064b608 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1390: 0080043c 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1391: 00733c94 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1389: 0064b600 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1390: 00800434 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1391: 00733c8c 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1392: 00ab5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1393: 00adecb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1394: 007ef344 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1395: 007bb7d0 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1396: 00652888 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1394: 007ef33c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1395: 007bb7c8 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1396: 00652880 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1397: 002e6b58 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1398: 00a19be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1399: 00ab3b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ - 1400: 0073efa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1400: 0073ef98 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1401: 00aa9558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1402: 0044fb4c 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1403: 0043c0c0 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1404: 00aaf078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1405: 00ae0098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1406: 00aa8a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1407: 003baa20 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1408: 00764d3c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1409: 007855f4 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1408: 00764d34 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1409: 007855ec 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1410: 00ab2f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1411: 00aa5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1412: 0078247c 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1412: 00782474 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1413: 00abc0a8 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1414: 00ade61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1415: 00adf456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1416: 005763a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1416: 005763a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1417: 004a4870 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1418: 00ae02ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1419: 00424ec0 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1420: 00adf362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1421: 00364c40 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1422: 0022ffbc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1423: 0069a184 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1424: 007336e0 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1423: 0069a17c 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1424: 007336d8 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1425: 00aaf9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1426: 002305d0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1427: 004d51b0 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1428: 009ea34c 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1429: 00ab5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1430: 00ab3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1431: 00aae1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1432: 007689d4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1432: 007689cc 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1433: 00ab9e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1434: 00652254 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1434: 0065224c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1435: 0043d7e4 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1436: 007c0444 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1436: 007c043c 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1437: 00ab29a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1438: 006377c4 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1439: 00572e50 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1440: 007236c0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1438: 006377bc 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1439: 00572e48 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1440: 007236b8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1441: 00ae06f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1442: 00574370 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1442: 00574368 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1443: 00ae0408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1444: 0043ebd8 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1445: 0021b1dc 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1446: 00714430 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1446: 00714428 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1447: 00aa4638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1448: 004d03a4 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1449: 00adf8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1450: 00adfcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1451: 0045520c 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1452: 00ae05e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1453: 00a13298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1454: 00311d40 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1455: 0070b034 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1455: 0070b02c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1456: 0029bc08 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1457: 00284be4 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1458: 0046dbe4 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1459: 00ab0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1460: 00ae072e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1461: 00ade463 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1462: 00719000 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1463: 007951d4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1462: 00718ff8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1463: 007951cc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1464: 002373ec 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1465: 00adf742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1466: 00ade7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1467: 00aab9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1468: 00ae0566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1469: 00466dcc 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1470: 00ae0592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1471: 00ae01b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1472: 006f8800 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1472: 006f87f8 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1473: 00ade54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1474: 00472944 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1475: 00adf390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1476: 00aa9dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1477: 00aa5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1478: 00adeafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1479: 009dc87c 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1480: 007279fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1480: 007279f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1481: 00aab860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1482: 005cae84 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1483: 00757688 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1482: 005cae7c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1483: 00757680 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1484: 00ae0186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1485: 00610d14 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1486: 006d8420 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ - 1487: 005b4d58 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1488: 007a9d1c 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1485: 00610d0c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1486: 006d8418 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1487: 005b4d50 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1488: 007a9d14 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1489: 00ab1168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1490: 00aa9dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1491: 00792b14 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1491: 00792b0c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1492: 00adf880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1493: 007b3e78 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1493: 007b3e70 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1494: 00aaa2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1495: 00aa8078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1496: 0021afd8 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1497: 00346d90 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1498: 00501c38 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1498: 00501c30 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1499: 00aa591c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1500: 002308d0 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1501: 00221990 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1502: 00ab48f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1503: 00adf7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1504: 00aae45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ 1505: 0042136c 840 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_element │ │ │ │ @@ -1511,294 +1511,294 @@ │ │ │ │ 1507: 00abaa70 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1508: 00ae0242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1509: 00ae021e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1510: 0035fb90 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1511: 002921ac 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1512: 0022123c 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1513: 00adfdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1514: 007b567c 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1514: 007b5674 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1515: 00341bf0 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1516: 00adfbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1517: 00ae05dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1518: 00aa8408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1519: 0031034c 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1520: 00ab3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1521: 00aae3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1522: 00aaa01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1523: 0022a5c4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1524: 00adf044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1525: 00ae0432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1526: 00560044 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1526: 0056003c 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1527: 0043cbdc 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1528: 00adf3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1529: 00adee6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1530: 00a1f744 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_d │ │ │ │ 1531: 00ab87cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1532: 00adf118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1533: 0058f5b8 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1534: 0073f110 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1533: 0058f5b0 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1534: 0073f108 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1535: 00ab9384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1536: 0022b12c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1537: 007a82c4 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1537: 007a82bc 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1538: 00ab6114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1539: 00aaf900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1540: 00786c1c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1540: 00786c14 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1541: 003134c8 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1542: 00aa9ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ 1543: 00a1f324 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_s │ │ │ │ - 1544: 0072dde4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1544: 0072dddc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1545: 00ae03e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1546: 00adfdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1547: 00adf652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1548: 006539c4 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1548: 006539bc 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1549: 00ab1438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1550: 005e4f20 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1551: 007ca61c 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1550: 005e4f18 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1551: 007ca614 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1552: 00adf0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1553: 0043d65c 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1554: 00adfc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1555: 00ae0518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1556: 00ab2604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1557: 00adfadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1558: 005719b8 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1558: 005719b0 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1559: 00a123a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1560: 0047b75c 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1561: 002189a4 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1562: 00aa8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1563: 00550dc4 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1563: 00550dbc 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1564: 00aad36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1565: 00adfb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1566: 00ab0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1567: 00ae01c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1568: 00aa8a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1569: 00adf386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1570: 00786840 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1570: 00786838 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1571: 00adff68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1572: 00a11b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1573: 00ab67a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1574: 00ab2a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1575: 00589784 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1575: 0058977c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1576: 00ab5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1577: 00adee34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1578: 00436e1c 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1579: 00783fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1579: 00783fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1580: 00ade9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1581: 00ade87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1582: 00adeb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1583: 0076ef54 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1583: 0076ef4c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1584: 00ab1a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1585: 007f13a8 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1585: 007f13a0 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1586: 0021c96c 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1587: 00aa89e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1588: 001eb8ec 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1589: 0079d3cc 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1589: 0079d3c4 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1590: 00adf582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1591: 009d9160 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1592: 00649920 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1592: 00649918 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1593: 00aa4ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1594: 00741ebc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1594: 00741eb4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1595: 00adecb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1596: 00aded78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1597: 00ab9cd4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1598: 00524a88 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1598: 00524a80 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1599: 00adf65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1600: 006e1e84 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1601: 005ac250 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1600: 006e1e7c 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1601: 005ac248 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1602: 00adf782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1603: 00adece4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1604: 006fad48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1604: 006fad40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1605: 00ade7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1606: 00adec2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1607: 0075c2a8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1607: 0075c2a0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1608: 0044a0a8 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1609: 00aaa6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1610: 00ade78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1611: 0076506c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1611: 00765064 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1612: 00adfc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1613: 00ab8d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1614: 00aabda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1615: 002951ac 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1616: 007d41a8 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1617: 00784fe0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1616: 007d41a0 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1617: 00784fd8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1618: 00adef88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1619: 007c2434 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1620: 0070d46c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1621: 00757de8 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1622: 0061a6ec 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1619: 007c242c 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1620: 0070d464 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1621: 00757de0 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1622: 0061a6e4 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1623: 00ab7438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1624: 00299ffc 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1625: 00adea94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1626: 00adead4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1627: 003526c8 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1628: 0021fd10 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1629: 0031323c 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ - 1630: 005d50a4 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1630: 005d509c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1631: 00adefc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1632: 00aae21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1633: 00ae02b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1634: 00218ac0 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1635: 0076e0fc 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1636: 00765434 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1635: 0076e0f4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1636: 0076542c 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1637: 00aa69a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1638: 00aa43b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1639: 00aaad8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1640: 006facec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1641: 005e21ac 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1640: 006face4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1641: 005e21a4 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1642: 00ae01dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1643: 007f921c 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1643: 007f9214 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1644: 003b6920 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1645: 00adec30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1646: 00adef24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1647: 00ab06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1648: 006c1258 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1648: 006c1250 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1649: 0023eec0 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1650: 009948e4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1651: 00adfff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1652: 00adee80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1653: 00aa93e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1654: 007ef05c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1655: 00683d74 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1656: 007806ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1654: 007ef054 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1655: 00683d6c 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1656: 007806e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1657: 0042b314 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1658: 00ae0336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1659: 00adfe14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1660: 009e5be0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1661: 0063c730 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1661: 0063c728 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1662: 004cc848 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1663: 0058a5bc 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1664: 00799260 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1665: 00738034 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1663: 0058a5b4 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1664: 00799258 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1665: 0073802c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1666: 00ab9698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1667: 00aab500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1668: 00aae4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1669: 00ab6294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1670: 00805b0c 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1671: 00544d80 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1670: 00805b04 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1671: 00544d78 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1672: 00aa8c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1673: 007ef80c 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1674: 006fdb48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1673: 007ef804 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1674: 006fdb40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1675: 001eb9a0 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1676: 00adfdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1677: 00424fa0 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1678: 007458c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1678: 007458c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1679: 00215484 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1680: 00ade9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1681: 00727bc8 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1682: 00628d10 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1681: 00727bc0 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1682: 00628d08 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1683: 00ae06e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1684: 00aaba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1685: 00773dc0 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1685: 00773db8 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1686: 0022ed2c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1687: 00ab6604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1688: 005c5510 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1688: 005c5508 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1689: 00aa6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1690: 00adf62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1691: 004b1c78 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1692: 004d9b1c 264 FUNC GLOBAL DEFAULT 12 openrisc_load_initrd │ │ │ │ 1693: 002a2c4c 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1694: 00ab3e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1695: 00aadd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1696: 0074a21c 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1696: 0074a214 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1697: 00abb1a4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1698: 003ba910 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1699: 0036af80 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1700: 00ade550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1701: 002376dc 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1702: 00501c58 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1702: 00501c50 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1703: 00aaf990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1704: 00adfd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1705: 00ab2d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ - 1706: 0071a21c 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1706: 0071a214 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1707: 00aab9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1708: 00ab1b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1709: 00adf930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1710: 009ee6f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1711: 00365824 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1712: 00214d14 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1713: 00adf8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1714: 00aa4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1715: 0079ac84 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1715: 0079ac7c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1716: 00aa90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1717: 002df60c 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1718: 0072fb94 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1719: 00582834 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1718: 0072fb8c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1719: 0058282c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1720: 004b267c 140 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1721: 00aa4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1722: 0056d0a8 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1722: 0056d0a0 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1723: 00aa6dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1724: 003b6244 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1725: 00653d94 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1725: 00653d8c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1726: 00aa5170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1727: 00ae01a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1728: 0022ffc4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1729: 0077e66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1730: 007774ac 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1731: 006296d8 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1732: 00623e98 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1729: 0077e664 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1730: 007774a4 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1731: 006296d0 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1732: 00623e90 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1733: 00ae026e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1734: 00248374 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1735: 00ab4894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1736: 00a14c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1737: 00aaad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1738: 008006b0 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1738: 008006a8 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1739: 00adf086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1740: 001eb9b8 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1741: 00ae01c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1742: 006ed038 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1742: 006ed030 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1743: 00ae0646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1744: 00448d38 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1745: 00aada1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1746: 00ae03c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1747: 00aaebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1748: 00952e30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1749: 00649990 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1748: 00952e20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1749: 00649988 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1750: 00aaa35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1751: 00ab817c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1752: 007b401c 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1752: 007b4014 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1753: 00ab15ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1754: 00adea2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1755: 00ab859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1756: 0022f8b8 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1757: 005bd7fc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1757: 005bd7f4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1758: 00a1f7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_d │ │ │ │ - 1759: 0055f500 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1759: 0055f4f8 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1760: 00ae00f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1761: 00adf35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1762: 0022edd8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1763: 00218bcc 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1764: 00ade81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1765: 00adf20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1766: 00764f54 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1767: 007cab70 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1766: 00764f4c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1767: 007cab68 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1768: 00adeedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1769: 00ab93f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1770: 0070af30 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1770: 0070af28 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1771: 00aa5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1772: 006158f8 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1772: 006158f0 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1773: 00adfca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1774: 00adf912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1775: 006fcac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1776: 0071639c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1775: 006fcab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1776: 00716394 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1777: 00aa9378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1778: 005af71c 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1778: 005af714 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ 1779: 00a1f3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_s │ │ │ │ - 1780: 00756528 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1780: 00756520 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1781: 00ae0392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1782: 00ab177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1783: 00adf1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1784: 00702870 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1784: 00702868 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1785: 00aded50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1786: 00804618 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1786: 00804610 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1787: 00ab0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1788: 00ade485 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1789: 00adff08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1790: 00ae012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1791: 009eb0c0 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1792: 00aaa31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1793: 007eed30 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1793: 007eed28 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1794: 00ae0452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1795: 004beb18 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1796: 00480a20 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1797: 00aa90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1798: 00adf9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ 1799: 00adf5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_DSTATE │ │ │ │ 1800: 002155d0 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float64 │ │ │ │ @@ -1807,3706 +1807,3706 @@ │ │ │ │ 1803: 00ab407c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1804: 00ae065e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1805: 00adfe2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1806: 00ae01cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1807: 00adefec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1808: 00ab3ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1809: 00ab42cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1810: 005c6c74 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1811: 006f7a38 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1810: 005c6c6c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1811: 006f7a30 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1812: 00aaaa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1813: 00a14bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1814: 00aba218 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1815: 00579764 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1815: 0057975c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1816: 00ab58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1817: 00aded70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1818: 00ae0328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1819: 0057adf4 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1820: 00619dc0 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1819: 0057adec 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1820: 00619db8 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1821: 00ade45e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1822: 00ade4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1823: 00ade9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1824: 00aaf508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ - 1825: 00586854 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1826: 005c70e8 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1825: 0058684c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1826: 005c70e0 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1827: 00ade4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1828: 00ab05a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1829: 00574cd4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1829: 00574ccc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1830: 0038670c 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1831: 0058caec 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1832: 00717c38 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1831: 0058cae4 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1832: 00717c30 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1833: 00ab9404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1834: 00aded2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1835: 00802d80 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1835: 00802d78 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1836: 00adf6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1837: 00aa63e8 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1838: 0076c3a4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1839: 00796f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1838: 0076c39c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1839: 00796f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1840: 00adfa48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1841: 002f724c 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1842: 00214e80 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1843: 00ae0402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1844: 0069a538 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 1845: 005c77bc 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 1844: 0069a530 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1845: 005c77b4 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1846: 00ab3d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1847: 00ade46c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1848: 00adfe56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1849: 00aba838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1850: 00652478 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1851: 007e59ec 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1850: 00652470 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1851: 007e59e4 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1852: 00adfb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1853: 00ab9234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1854: 009eb180 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1855: 00ab3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1856: 003febb8 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1857: 00ab2794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 1858: 0068ed60 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1859: 006a1f88 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1858: 0068ed58 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1859: 006a1f80 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1860: 00adfaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 1861: 005669e0 2572 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 1861: 005669d8 2572 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1862: 004d7050 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1863: 0070afa0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1864: 00646510 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1863: 0070af98 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1864: 00646508 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1865: 004cb6a0 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1866: 007daf78 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1867: 006ff5b0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ - 1868: 007dade0 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1866: 007daf70 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1867: 006ff5a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1868: 007dadd8 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1869: 00aaaa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1870: 00ae0442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1871: 002f23a4 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1872: 006450f4 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1872: 006450ec 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1873: 00ae062a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1874: 00adecc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 1875: 00adeddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1876: 0022ee88 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 1877: 0057955c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 1878: 00541ec8 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 1877: 00579554 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 1878: 00541ec0 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1879: 0048c6b8 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 1880: 0058db50 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1880: 0058db48 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1881: 00adfa84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 1882: 005c8038 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 1882: 005c8030 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1883: 00adf3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1884: 00aa4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1885: 00361ce4 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 1886: 00ab6e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 1887: 00aa5190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 1888: 00adf6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 1889: 00237ae0 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 1890: 0030f67c 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 1891: 00aad7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ - 1892: 00572644 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 1893: 00551220 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 1892: 0057263c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 1893: 00551218 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 1894: 002e90a8 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 1895: 0058c4d4 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 1895: 0058c4cc 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 1896: 00ab816c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1897: 00adfec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 1898: 00adfe8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 1899: 00aa94c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 1900: 00239228 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 1901: 005b39a0 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 1902: 00792070 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 1903: 006484e8 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 1904: 007f57dc 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 1905: 00647794 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 1901: 005b3998 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 1902: 00792068 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 1903: 006484e0 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 1904: 007f57d4 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 1905: 0064778c 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 1906: 00ab3b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 1907: 0078fca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 1908: 007caf68 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 1907: 0078fc9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 1908: 007caf60 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 1909: 00ab66e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 1910: 00ae042c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 1911: 0075a20c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 1911: 0075a204 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 1912: 00aa7094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 1913: 0035fe18 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 1914: 007e2edc 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 1915: 00658c18 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 1914: 007e2ed4 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 1915: 00658c10 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 1916: 00ae037a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 1917: 0078b7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 1917: 0078b7d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 1918: 00236c98 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 1919: 00ae0550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 1920: 00ab68a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 1921: 005e16a4 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 1921: 005e169c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 1922: 00254548 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 1923: 00abb158 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 1924: 00aa7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 1925: 00adf69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 1926: 00adec88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 1927: 00adf0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 1928: 00655c98 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 1928: 00655c90 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 1929: 00aadeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 1930: 00ae0cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ - 1931: 007e7670 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 1931: 007e7668 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 1932: 00a9e720 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 1933: 00aaa9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 1934: 00ab0288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 1935: 00a14b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 1936: 002374d4 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 1937: 0074432c 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 1938: 007e9980 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 1939: 005a8828 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 1940: 006281ec 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 1937: 00744324 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 1938: 007e9978 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 1939: 005a8820 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 1940: 006281e4 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 1941: 002290f8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 1942: 0057a360 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 1942: 0057a358 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 1943: 00ae065c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1944: 009ee798 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 1945: 00adf480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 1946: 00ab2474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 1947: 002a7404 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 1948: 00adfb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 1949: 00ade468 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 1950: 0035a1e0 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ - 1951: 0073de08 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 1952: 0070fa84 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 1951: 0073de00 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 1952: 0070fa7c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 1953: 00adff52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 1954: 00aadf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 1955: 00730134 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 1955: 0073012c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 1956: 0027b548 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 1957: 00adec5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 1958: 00adf414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 1959: 0046778c 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 1960: 00adeab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 1961: 004731a0 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 1962: 009ea9e4 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 1963: 00ade8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 1964: 00757a58 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 1964: 00757a50 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 1965: 00ab2e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 1966: 00abcf2c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 1967: 0027bbe0 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 1968: 00ade6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 1969: 00299b1c 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 1970: 00aa57bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 1971: 00ae0d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 1972: 00ae04a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 1973: 0070b33c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 1973: 0070b334 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 1974: 00adf2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 1975: 009ea314 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 1976: 00ae0cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 1977: 0058878c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 1977: 00588784 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 1978: 00ade58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 1979: 00ae06f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 1980: 006fca64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 1980: 006fca5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 1981: 00adf1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 1982: 007c7684 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 1983: 009178a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 1982: 007c767c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 1983: 00917890 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 1984: 00ae0cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 1985: 00adec6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 1986: 00ab84dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 1987: 006f5148 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 1988: 0079f7d0 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 1989: 007c0fa4 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 1987: 006f5140 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 1988: 0079f7c8 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 1989: 007c0f9c 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 1990: 00aae0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 1991: 00619dd8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 1992: 007ee510 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 1991: 00619dd0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 1992: 007ee508 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 1993: 002219c0 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 1994: 00ab6744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 1995: 00aa9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 1996: 0048174c 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 1997: 00a15314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 1998: 00ab33a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 1999: 00ab4b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2000: 00ade730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2001: 007cb298 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2001: 007cb290 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2002: 00adf3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2003: 00aaaaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2004: 00aaec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2005: 004d6ec0 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2006: 00647a30 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2006: 00647a28 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2007: 00aacb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2008: 0020b4f8 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2009: 00adf21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2010: 00adf1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2011: 00aa6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2012: 00ab67e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2013: 007af380 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2013: 007af378 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2014: 00aaffa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2015: 00652cf8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2015: 00652cf0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2016: 00adfb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2017: 0022919c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ - 2018: 0060e0a8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 2019: 00649434 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2018: 0060e0a0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2019: 0064942c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2020: 00464164 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2021: 00ab61c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2022: 00ae0628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2023: 007cd3ac 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2023: 007cd3a4 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2024: 00448e08 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2025: 0026aeb8 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2026: 00ab7918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2027: 00ade8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2028: 004d3174 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2029: 004a9518 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2030: 005773b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2030: 005773a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2031: 00ab48d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2032: 00ab0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2033: 00804620 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2034: 00576e64 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2033: 00804618 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2034: 00576e5c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2035: 00aba0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2036: 0021b8e0 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2037: 007696e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2037: 007696e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2038: 002323c4 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2039: 00adf714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2040: 00ade7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2041: 0079fea4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2041: 0079fe9c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2042: 00ae0016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2043: 00ab29b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2044: 007cf120 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2045: 0075a8f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2046: 0074ba74 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2044: 007cf118 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2045: 0075a8ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2046: 0074ba6c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2047: 00aaf3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2048: 00ade678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2049: 00ade898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2050: 00ab6474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2051: 007b40e4 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2051: 007b40dc 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2052: 00ab1288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2053: 00618bc4 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2054: 00648a3c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2055: 006181e0 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2053: 00618bbc 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2054: 00648a34 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2055: 006181d8 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2056: 00adf116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2057: 00ab5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2058: 00764480 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2058: 00764478 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2059: 00aa73f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2060: 00558228 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2060: 00558220 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2061: 00aabbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2062: 00ae02ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2063: 00ab7748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2064: 00adf074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2065: 004d04fc 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2066: 00adf176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2067: 0036cdc4 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2068: 00adf946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2069: 0064718c 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2069: 00647184 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2070: 003e49b0 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2071: 0079af90 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2071: 0079af88 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2072: 00ae034c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2073: 007382f8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2073: 007382f0 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2074: 00ab189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2075: 007c1848 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2076: 007817dc 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2077: 006fd8c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2078: 007fa878 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2075: 007c1840 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2076: 007817d4 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2077: 006fd8bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2078: 007fa870 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2079: 00aae39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2080: 0077a940 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2080: 0077a938 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2081: 002edc74 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2082: 00ae02aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2083: 002a1fb0 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2084: 00adeeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ - 2085: 005c9640 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2085: 005c9638 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2086: 00ae0490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2087: 0074ceac 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2087: 0074cea4 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2088: 00ade200 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2089: 00ae03a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2090: 00574de0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2090: 00574dd8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2091: 00aba2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2092: 005219e4 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2092: 005219dc 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2093: 0021d6fc 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2094: 00adf584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2095: 00adfa3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2096: 00aac280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2097: 00454960 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2098: 00adf8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2099: 005b0c68 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2099: 005b0c60 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2100: 00adef52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2101: 00aad0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2102: 00521bc8 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2103: 005e19d4 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2102: 00521bc0 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2103: 005e19cc 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2104: 00abb27c 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2105: 00aaa3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2106: 00aa7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2107: 00a19f1c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2108: 00adf7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2109: 00792c08 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2110: 005bc538 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2111: 0076aae8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2112: 00965b0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2113: 005735d8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2109: 00792c00 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2110: 005bc530 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2111: 0076aae0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2112: 00965afc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2113: 005735d0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2114: 00ab94a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2115: 002302f4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2116: 00adf50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2117: 0043b7e4 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2118: 003fdb1c 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2119: 00adfd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2120: 00ade89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2121: 00638fc0 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2122: 00521a90 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2121: 00638fb8 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2122: 00521a88 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2123: 00ade842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2124: 00adf832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2125: 0058ebb4 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2125: 0058ebac 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2126: 00adf164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2127: 007ef4c0 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2128: 0072ecbc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2127: 007ef4b8 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2128: 0072ecb4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2129: 00aae9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2130: 00ab5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2131: 007805d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2131: 007805d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2132: 00aade0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2133: 00ae00ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2134: 0036038c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2135: 00aa7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2136: 0043815c 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2137: 00aa7af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2138: 0035c44c 532 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_register_bar │ │ │ │ 2139: 00ab832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2140: 00ade8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2141: 005e9a74 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2141: 005e9a6c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2142: 00ab9cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2143: 00adfa92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2144: 00229240 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2145: 00ab5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2146: 0065ca2c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2147: 007ca2ac 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2146: 0065ca24 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2147: 007ca2a4 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2148: 00ab2514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2149: 00adeefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2150: 00adfcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2151: 00adf72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2152: 0075a910 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2152: 0075a908 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2153: 00ade89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2154: 007c9204 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2155: 00749e80 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2156: 007599b8 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2154: 007c91fc 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2155: 00749e78 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2156: 007599b0 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2157: 00ae05f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2158: 00ab6064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2159: 00ab60f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2160: 00ade7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2161: 00ab8a74 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2162: 00adf190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2163: 00adf642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2164: 00ae03a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2165: 00ab9df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2166: 00adf37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2167: 00783f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2168: 00774634 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2169: 00706c1c 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2170: 007be808 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2171: 007369a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2167: 00783f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2168: 0077462c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2169: 00706c14 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2170: 007be800 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2171: 007369a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2172: 00adf75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2173: 0039dd74 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2174: 00adf51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2175: 00ae05e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2176: 005a86a8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2176: 005a86a0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2177: 0041551c 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2178: 00481870 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2179: 005955e4 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2180: 006445b4 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2179: 005955dc 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2180: 006445ac 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2181: 009941f8 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2182: 00aac260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2183: 00ab7688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2184: 007bd174 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2184: 007bd16c 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2185: 00ae0c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2186: 003bbbbc 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2187: 00aa9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2188: 0029f948 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2189: 00adf26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2190: 00adf7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2191: 00639bdc 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2191: 00639bd4 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2192: 00aa8938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2193: 00ae064a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2194: 00aa7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ - 2195: 0056204c 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2196: 006f5a38 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2195: 00562044 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2196: 006f5a30 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2197: 0022ba0c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2198: 007a2370 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2198: 007a2368 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2199: 00ae0cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2200: 00ae06ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2201: 0043ec7c 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2202: 00adebe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2203: 0063d0d0 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2203: 0063d0c8 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2204: 003558e8 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2205: 00ae0ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2206: 005c5950 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2206: 005c5948 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2207: 00ab2434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2208: 0047232c 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2209: 00ae079c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2210: 00aba8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2211: 00ae0168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2212: 00ab2b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2213: 005782c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2213: 005782c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2214: 00ae00fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2215: 005943a8 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2216: 0057fee8 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2217: 0064566c 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2215: 005943a0 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2216: 0057fee0 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2217: 00645664 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2218: 00adec0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ - 2219: 004df310 80 FUNC GLOBAL DEFAULT 12 helper_ove_cyov │ │ │ │ + 2219: 004df30c 80 FUNC GLOBAL DEFAULT 12 helper_ove_cyov │ │ │ │ 2220: 00ab9788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2221: 0048b310 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2222: 00495704 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2223: 007f9c58 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2224: 005b5f14 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2223: 007f9c50 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2224: 005b5f0c 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2225: 00adf6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2226: 00aaea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2227: 00aa89b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2228: 00749428 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2228: 00749420 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2229: 004411b8 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2230: 002f0d00 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2231: 00ab9a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2232: 00adfaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2233: 00ab169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2234: 00544114 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2234: 0054410c 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2235: 00413df0 184 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2236: 00ab0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2237: 00ab5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2238: 007cfe94 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2238: 007cfe8c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2239: 00aac110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2240: 00aaeef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2241: 00adf5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2242: 00adf696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2243: 00ade9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2244: 006de204 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2245: 0072e32c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2246: 005edf60 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2244: 006de1fc 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2245: 0072e324 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2246: 005edf58 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2247: 00aa9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2248: 00adf63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2249: 00aa4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2250: 0074ba90 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2250: 0074ba88 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2251: 00ab7ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2252: 007624b4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2252: 007624ac 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2253: 00adfb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2254: 0060e268 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2254: 0060e260 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2255: 0029a004 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2256: 00adf010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2257: 00712ad4 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2258: 005cbc1c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2257: 00712acc 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2258: 005cbc14 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2259: 003970cc 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2260: 002261d8 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2261: 003210a8 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2262: 00ade52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2263: 00ade4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2264: 0056cdc4 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2264: 0056cdbc 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2265: 00a19e6c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2266: 007dcb5c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2266: 007dcb54 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2267: 00ae0228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2268: 00a19e8c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2269: 005934f8 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2270: 0079c7e0 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2269: 005934f0 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2270: 0079c7d8 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2271: 00a19ecc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2272: 0047b790 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2273: 00ab2f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2274: 007e9b8c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2274: 007e9b84 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2275: 00ab0158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2276: 0043b748 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2277: 00aaea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2278: 0070b870 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2278: 0070b868 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2279: 00ab6634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2280: 002314f8 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2281: 007f7e84 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2282: 00578004 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2281: 007f7e7c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2282: 00577ffc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2283: 0044a62c 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2284: 00aad41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2285: 00780970 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2285: 00780968 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2286: 00ade882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2287: 00adffd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2288: 002f196c 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ 2289: 004d9528 248 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_update │ │ │ │ - 2290: 00629f54 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2291: 007e9fbc 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2290: 00629f4c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2291: 007e9fb4 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2292: 00aad9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2293: 0068091c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2293: 00680914 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2294: 002f589c 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2295: 005b1878 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2296: 005511bc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2297: 00522878 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2298: 0071071c 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2295: 005b1870 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2296: 005511b4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2297: 00522870 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2298: 00710714 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2299: 002dec4c 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2300: 0074bbdc 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2300: 0074bbd4 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2301: 00ade481 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2302: 00951de8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2302: 00951dd8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2303: 00ade880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2304: 00aacb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2305: 00ae022c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2306: 00704fa8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2307: 0058c0c0 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2306: 00704fa0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2307: 0058c0b8 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2308: 00ab2af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2309: 00571150 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2309: 00571148 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2310: 00adfa08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2311: 00adfede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2312: 0053f60c 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2312: 0053f604 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2313: 00ab3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2314: 00adee60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2315: 00ae0348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2316: 00ab7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2317: 00770b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2317: 00770b1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2318: 004484c4 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2319: 00ab9a64 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2320: 003bb918 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2321: 0048b5ec 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2322: 00aded10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2323: 0079e1d8 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2324: 0078d860 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2323: 0079e1d0 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2324: 0078d858 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2325: 00227220 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2326: 00426a48 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2327: 007cc0e8 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2327: 007cc0e0 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2328: 00aa6910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2329: 00aaf378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2330: 0078e4fc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2330: 0078e4f4 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2331: 00ab1398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2332: 00ae0274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2333: 00aaef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2334: 00aa6ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2335: 00adf4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2336: 00ab7468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2337: 00adee96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2338: 00ab7758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2339: 005c5a18 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2339: 005c5a10 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2340: 00adf9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2341: 00adee1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2342: 00777a4c 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2343: 00501a18 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2342: 00777a44 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2343: 00501a10 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2344: 00adfc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2345: 0043a760 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2346: 007959e4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2347: 0077f1f0 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2346: 007959dc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2347: 0077f1e8 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2348: 00a189bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2349: 00ade9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2350: 0079d870 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2350: 0079d868 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2351: 00adf32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2352: 00716680 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2352: 00716678 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2353: 00adfd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2354: 0063cc2c 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2355: 005f7850 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2354: 0063cc24 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2355: 005f7848 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2356: 00adff42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2357: 00ae027e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2358: 00639744 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2359: 005803e0 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2358: 0063973c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2359: 005803d8 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2360: 009ea2d4 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2361: 0023c0e0 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2362: 00aba9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2363: 005bb638 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2364: 0061a9ac 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2363: 005bb630 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2364: 0061a9a4 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2365: 00254a48 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2366: 009eab14 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2367: 00770000 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2368: 005e13b0 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2367: 0076fff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2368: 005e13a8 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2369: 00ab0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2370: 00ab75f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2371: 00658c30 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2371: 00658c28 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2372: 00361f34 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2373: 00ae03e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2374: 009ee680 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2375: 00ab11c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2376: 00aa7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2377: 00793ef8 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2378: 007cc954 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2377: 00793ef0 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2378: 007cc94c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2379: 00aa92c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2380: 00adeea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2381: 00abbe64 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2382: 009eaec0 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2383: 00361554 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2384: 00ab3a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2385: 00a16208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2386: 00ae0130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2387: 00ae0374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2388: 0078690c 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2389: 0063a534 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2388: 00786904 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2389: 0063a52c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2390: 00adf4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2391: 001e88fc 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2392: 00adf1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2393: 0075b990 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2393: 0075b988 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2394: 00ab6a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2395: 00aa8418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2396: 00adee9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2397: 00adfeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2398: 00aad5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2399: 009ee860 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2400: 0044a614 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2401: 009eb2c8 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2402: 00aa4528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2403: 005725ac 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2403: 005725a4 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2404: 00ae073a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2405: 006480f4 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2405: 006480ec 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2406: 00adff28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2407: 00adfffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2408: 0023642c 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2409: 00adf0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2410: 0021ce48 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2411: 00ab9224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2412: 00adf54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2413: 00221a38 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2414: 00952e00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2415: 00576c94 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2414: 00952df0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2415: 00576c8c 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2416: 00ab5050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2417: 00510250 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2418: 007705c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2417: 00510248 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2418: 007705b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2419: 00adf502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2420: 005b6974 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2420: 005b696c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2421: 00ab10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2422: 00aa4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2423: 00adf8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2424: 00adfac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2425: 00ae0306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2426: 004156d0 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2427: 005c8b48 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2427: 005c8b40 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2428: 00aaa66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2429: 0069cef4 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2429: 0069ceec 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2430: 00ab84bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2431: 00adf27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2432: 00adfebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2433: 00adfd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2434: 003a8760 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2435: 00aaccac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2436: 0073083c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2436: 00730834 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2437: 002e0180 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2438: 00ade6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2439: 002a603c 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2440: 00adfd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2441: 00575c74 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2442: 00690a2c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2443: 007af230 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2441: 00575c6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2442: 00690a24 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2443: 007af228 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2444: 00ae0726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2445: 00adff38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2446: 00aa7908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2447: 007f9cf4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2448: 006dae0c 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2447: 007f9cec 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2448: 006dae04 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2449: 00ab7e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2450: 00ade8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2451: 005596c0 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2451: 005596b8 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2452: 00adf8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ - 2453: 00965ac8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2453: 00965ab8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2454: 00adef4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2455: 00aa7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2456: 005429fc 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2456: 005429f4 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2457: 003fe438 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2458: 0075318c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2458: 00753184 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2459: 00221940 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2460: 0058aa84 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2460: 0058aa7c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2461: 00ab6034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2462: 00aab840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2463: 00706874 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2463: 0070686c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2464: 00adfeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2465: 0042703c 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2466: 003600f0 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2467: 00abaa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2468: 007cad00 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2469: 0079987c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2468: 007cacf8 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2469: 00799874 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2470: 00aa6188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2471: 006d97a8 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2472: 0066a6b0 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2471: 006d97a0 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2472: 0066a6a8 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2473: 003ba3bc 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2474: 00aa5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2475: 00aaed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2476: 0072be14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2476: 0072be0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2477: 009ea32c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2478: 00ab5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2479: 005912cc 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2479: 005912c4 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2480: 00ae0138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2481: 00ae013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ - 2482: 00570d40 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2482: 00570d38 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2483: 00ab2bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2484: 00aad57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2485: 00aad6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2486: 004fe2a0 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2486: 004fe298 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2487: 004365c8 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2488: 005544e0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2489: 00626f58 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2488: 005544d8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2489: 00626f50 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2490: 0031cf38 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2491: 00a176a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2492: 00782218 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2492: 00782210 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2493: 009ea71c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2494: 00aaf278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2495: 00adff48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2496: 006dcf08 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2497: 005935d4 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2496: 006dcf00 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2497: 005935cc 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2498: 009eb10c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2499: 00aaa73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2500: 00ade968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2501: 00adeafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2502: 00ab5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2503: 0076570c 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2503: 00765704 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2504: 00adf432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2505: 00ab8c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2506: 00acdce0 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2507: 002d57d8 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2508: 0076b108 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2508: 0076b100 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2509: 00ab7568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2510: 00adf7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2511: 00adf936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2512: 00ab5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2513: 007a10cc 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2514: 00774f84 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2513: 007a10c4 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2514: 00774f7c 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2515: 00adfa4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2516: 00ab0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2517: 007f9260 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2518: 00734f60 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2517: 007f9258 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2518: 00734f58 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2519: 0044fc64 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2520: 00652d10 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2521: 006533b0 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2522: 0078b5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2520: 00652d08 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2521: 006533a8 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2522: 0078b5ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2523: 00ae008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2524: 003c6904 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2525: 00ae01e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2526: 00ab3ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2527: 0078b94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2527: 0078b944 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2528: 003b7fe8 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2529: 00416de8 856 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2530: 00aa6074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2531: 00aaaa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2532: 00aa83f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2533: 00adf328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2534: 007cc658 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2535: 0080304c 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2536: 0078f73c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2537: 007f1258 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2538: 00558030 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2534: 007cc650 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2535: 00803044 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2536: 0078f734 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2537: 007f1250 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2538: 00558028 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2539: 00adfc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2540: 00aacebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2541: 006f4e0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2542: 005bf4e4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2543: 00570ed8 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2541: 006f4e04 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2542: 005bf4dc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2543: 00570ed0 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2544: 00ade928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2545: 00aa565c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2546: 009ea654 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2547: 00220128 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2548: 00aa4418 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2549: 00adf2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2550: 00ab159c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2551: 00adf9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2552: 00abaa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2553: 00aaf960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2554: 00746164 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2554: 0074615c 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2555: 00ab9d58 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2556: 0045794c 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2557: 00572544 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2558: 007a4fc0 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2557: 0057253c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2558: 007a4fb8 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2559: 00ae0304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2560: 00755e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2560: 00755e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2561: 004487d0 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2562: 006f1658 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2562: 006f1650 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2563: 00ab6984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2564: 0029f07c 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2565: 00653108 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2566: 007d3074 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2565: 00653100 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2566: 007d306c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2567: 00ab59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2568: 009eb6cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2569: 00321124 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2570: 004b7be4 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2571: 00aaa5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2572: 0043cc10 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2573: 003f7088 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2574: 00aa76a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2575: 00ab5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2576: 00227dac 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2577: 00adf0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2578: 0027d998 8 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2579: 00aa4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2580: 00aa4688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2581: 007b43f8 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2581: 007b43f0 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2582: 00adfc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2583: 00ab9a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2584: 00adf98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2585: 00aa9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2586: 00aad64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2587: 00adf2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2588: 00aa60c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2589: 006f5480 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2589: 006f5478 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2590: 00ade530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2591: 00adfb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2592: 0043bed0 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2593: 00ab844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2594: 00aad1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2595: 007aa160 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2595: 007aa158 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2596: 00ab449c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2597: 00aa64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2598: 00ab3c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2599: 00adee22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2600: 006522e8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2601: 006fb4d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2600: 006522e0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2601: 006fb4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2602: 00aded08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2603: 00ade8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2604: 0048d2b4 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2605: 00adf738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 2606: 00774248 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2607: 0077e838 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2606: 00774240 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2607: 0077e830 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2608: 00adf014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2609: 00221b78 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2610: 0065611c 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2611: 00741ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2610: 00656114 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2611: 00741ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2612: 00ab31d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2613: 007bb770 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2613: 007bb768 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2614: 00aaaa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2615: 00237490 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2616: 002a6bc8 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2617: 00ab2304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2618: 00571354 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2618: 0057134c 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2619: 00aa88f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2620: 007736b4 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2620: 007736ac 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2621: 00ab5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2622: 00619b10 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2622: 00619b08 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2623: 00aaa1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2624: 00adea0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2625: 0077bf50 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2626: 007e47a8 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2625: 0077bf48 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2626: 007e47a0 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2627: 004d2270 8 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2628: 00ae061e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2629: 00ab2fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2630: 0053c5b8 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2630: 0053c5b0 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2631: 00aa64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2632: 00965b20 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2632: 00965b10 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2633: 00a12194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2634: 00adecde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2635: 006dd020 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2635: 006dd018 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2636: 0024de04 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2637: 0027d964 8 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2638: 004f1014 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2638: 004f100c 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2639: 0023d4ac 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2640: 0093760c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2641: 00644fa4 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2642: 005c855c 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2643: 00573a88 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2640: 009375fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2641: 00644f9c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2642: 005c8554 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2643: 00573a80 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2644: 004a5684 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2645: 00557dc4 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2646: 00625584 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2645: 00557dbc 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2646: 0062557c 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2647: 00ae0346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2648: 00ab7dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2649: 00a11954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2650: 00aad8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2651: 005cd2d4 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2652: 007c46b4 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2651: 005cd2cc 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2652: 007c46ac 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2653: 003bab30 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2654: 00adfcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2655: 007591f4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2655: 007591ec 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2656: 00202db8 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2657: 00354e58 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2658: 00ade672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2659: 00216d3c 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2660: 00adf2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2661: 00adf670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2662: 006155d4 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2662: 006155cc 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2663: 00ab7c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2664: 00ae0326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2665: 00adebcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2666: 00619fc8 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2666: 00619fc0 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2667: 00aa90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2668: 00ab9504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2669: 00748004 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2669: 00747ffc 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 2670: 003b8444 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2671: 00572cf0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ - 2672: 00794474 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2671: 00572ce8 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 2672: 0079446c 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2673: 003aee88 60 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2674: 00adf7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2675: 00aab630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2676: 00ae0722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2677: 00adfc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2678: 00ab0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2679: 007d0128 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2679: 007d0120 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2680: 00ae06a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2681: 00adf016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2682: 00ab8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2683: 004c22e0 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2684: 00adfda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2685: 00ae0154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2686: 00aaa74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2687: 0063c8a0 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2687: 0063c898 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2688: 00adea74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2689: 00adfd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2690: 00ab9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2691: 0025b920 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2692: 00787464 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2692: 0078745c 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2693: 00adec3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2694: 00ab0078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2695: 00abaa70 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2696: 00adfa6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2697: 005e2530 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2697: 005e2528 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2698: 00aacfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2699: 009ee630 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2700: 0023f1ac 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2701: 00adea12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2702: 00adea50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2703: 00ab2394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2704: 00adf316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2705: 00a1eb08 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2706: 00ab5cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2707: 00adf120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2708: 007cf628 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 2709: 005b7254 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2710: 0075c128 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2708: 007cf620 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2709: 005b724c 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 2710: 0075c120 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2711: 00adffac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2712: 00ab3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2713: 00351878 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2714: 00aa5090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2715: 0078839c 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2715: 00788394 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2716: 00aa5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2717: 00a19bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2718: 00ab2814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 2719: 007fcc8c 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 2720: 007f9214 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2721: 0051132c 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2719: 007fcc84 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2720: 007f920c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 2721: 00511324 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2722: 00ab431c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2723: 00aaf0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2724: 00aac230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2725: 007528e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2725: 007528dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2726: 00adf7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2727: 009e52e0 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ - 2728: 0055b934 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2728: 0055b92c 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2729: 00aadf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2730: 007056a8 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2731: 006d75f0 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2730: 007056a0 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2731: 006d75e8 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2732: 00aa5aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2733: 00438b20 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2734: 00795e88 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2734: 00795e80 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 2735: 0035242c 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2736: 0078cbd8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2736: 0078cbd0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2737: 00aaf258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 2738: 006f7334 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2739: 0058062c 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2740: 006f4390 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2738: 006f732c 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2739: 00580624 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2740: 006f4388 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2741: 00aaea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 2742: 00ab99f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 2743: 00aa51a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2744: 00ab0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2745: 00adf686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 2746: 00aafa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2747: 0072becc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2747: 0072bec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2748: 00adeba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2749: 00ae03f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2750: 00ab9494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2751: 00ab2d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 2752: 0077ffc0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2753: 005d53a0 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2752: 0077ffb8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2753: 005d5398 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2754: 00aa5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 2755: 007bb018 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 2755: 007bb010 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 2756: 00ab166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 2757: 00adf3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 2758: 00adfde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 2759: 00aba648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 2760: 00487a58 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 2761: 007c00fc 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 2762: 007df23c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 2761: 007c00f4 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 2762: 007df234 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 2763: 00ab0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 2764: 00aa6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 2765: 00ade482 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 2766: 00aa67e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 2767: 00adf1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 2768: 0078babc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 2769: 0058e4e4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 2768: 0078bab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 2769: 0058e4dc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 2770: 00adffc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 2771: 00ab9554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 2772: 002924f8 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 2773: 00aded7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 2774: 00573b60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 2775: 0079fb34 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 2776: 007cc8a4 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 2774: 00573b58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 2775: 0079fb2c 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 2776: 007cc89c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 2777: 00adee66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 2778: 00ab64f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 2779: 0035326c 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 2780: 006282e8 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 2780: 006282e0 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 2781: 00a1628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 2782: 0051ca18 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 2782: 0051ca10 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 2783: 00aad44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 2784: 00adf5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 2785: 00aa45a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 2786: 00ab3fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 2787: 001ecf00 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 2788: 00ae03d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 2789: 00705470 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 2790: 007c2374 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 2791: 00624844 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 2789: 00705468 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 2790: 007c236c 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 2791: 0062483c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 2792: 00adee24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 2793: 00adec84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 2794: 007ceb78 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 2795: 00567e58 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 2794: 007ceb70 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 2795: 00567e50 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 2796: 00ab5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 2797: 006f307c 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 2798: 005ee1c0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 2797: 006f3074 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 2798: 005ee1b8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 2799: 00ae0ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 2800: 00adf8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 2801: 005e0f28 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 2801: 005e0f20 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 2802: 00aae04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 2803: 007eea74 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 2803: 007eea6c 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 2804: 004d1074 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 2805: 00ad5d4c 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 2806: 00adec1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 2807: 0061b574 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 2807: 0061b56c 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 2808: 00adfa3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 2809: 0022b960 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 2810: 00ab02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 2811: 002652f0 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ - 2812: 005b03c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 2812: 005b03c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 2813: 00ab6894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 2814: 0023a118 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 2815: 00ade6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 2816: 00770d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 2816: 00770d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 2817: 00aaa90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 2818: 00adf908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 2819: 007a799c 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 2820: 007142ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 2821: 005bc6dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 2819: 007a7994 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 2820: 007142e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 2821: 005bc6d4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 2822: 00aae1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ - 2823: 00765340 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 2824: 00647bb4 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 2825: 007a06b8 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ - 2826: 00740cb4 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 2823: 00765338 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 2824: 00647bac 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 2825: 007a06b0 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 2826: 00740cac 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 2827: 00237034 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 2828: 004927bc 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 2829: 00aaf348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 2830: 00231ec8 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 2831: 00adeb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 2832: 00710bc8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 2833: 00794fb4 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 2834: 00744e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 2832: 00710bc0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 2833: 00794fac 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 2834: 00744df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 2835: 00997a60 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 2836: 00adfe12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 2837: 002ec9d8 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 2838: 00aa7184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 2839: 006d7d2c 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 2839: 006d7d24 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 2840: 00adeb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 2841: 00789490 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 2842: 006fbd74 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 2843: 0058f83c 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 2844: 006490d8 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 2841: 00789488 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 2842: 006fbd6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 2843: 0058f834 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 2844: 006490d0 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 2845: 009e7fb4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 2846: 00ab0bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 2847: 00ae049a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2848: 004a5260 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 2849: 00aa8978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 2850: 00ab2444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 2851: 0043c850 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ 2852: 00456bac 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 2853: 0025619c 52 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 2854: 00aa9098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 2855: 00aa8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 2856: 00ae0cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 2857: 00ade7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 2858: 00ade5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 2859: 006fb13c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 2860: 0052c78c 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 2859: 006fb134 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 2860: 0052c784 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 2861: 00ab2d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 2862: 00ae045c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 2863: 00aa57ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 2864: 00adff18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 2865: 00aa63d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 2866: 00ae050c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 2867: 00653168 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 2868: 0054cd70 2016 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 2869: 007069b8 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 2870: 0066b984 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 2867: 00653160 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 2868: 0054cd68 2016 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 2869: 007069b0 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 2870: 0066b97c 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 2871: 00aa6034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 2872: 00adf750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 2873: 00aad1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 2874: 00aba19c 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 2875: 0078672c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 2875: 00786724 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 2876: 0045be70 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 2877: 00adfc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 2878: 00adf14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 2879: 00adf426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 2880: 00ae076e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 2881: 00a2065c 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 2882: 00779020 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 2882: 00779018 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 2883: 00ab81ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 2884: 005e1318 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 2885: 007698b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 2884: 005e1310 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 2885: 007698ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 2886: 00ab5090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 2887: 00aaccbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 2888: 00644ecc 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 2888: 00644ec4 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 2889: 00ae0298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 2890: 009ea3e8 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 2891: 00aaa1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 2892: 00adf87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 2893: 002115b0 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 2894: 00769e48 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 2894: 00769e40 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 2895: 00aa96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 2896: 007c4378 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 2896: 007c4370 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 2897: 002387b8 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 2898: 00796e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 2899: 0078b444 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 2898: 00796e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 2899: 0078b43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 2900: 00a1772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 2901: 00474628 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 2902: 00adf794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 2903: 00adff0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 2904: 006f75d4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 2905: 005ee6b0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 2904: 006f75cc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 2905: 005ee6a8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 2906: 00adffec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 2907: 00ab8e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 2908: 00ae03c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 2909: 00ab0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 2910: 00404e34 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 2911: 00997188 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 2912: 007c9be4 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 2912: 007c9bdc 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 2913: 00aded7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 2914: 00aada0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 2915: 0078a28c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 2916: 005681ac 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 2915: 0078a284 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 2916: 005681a4 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 2917: 00abbe74 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 2918: 0046dbcc 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 2919: 00356754 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 2920: 005682b4 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 2920: 005682ac 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 2921: 00adf03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 2922: 006e4498 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 2922: 006e4490 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 2923: 00481728 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 2924: 00aaa09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 2925: 00ae0516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 2926: 00541160 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 2926: 00541158 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 2927: 009d9fe4 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 2928: 00428ab8 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 2929: 00772010 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 2930: 0077e724 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 2929: 00772008 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 2930: 0077e71c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 2931: 0027b3fc 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 2932: 007d5188 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 2932: 007d5180 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 2933: 0034d804 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 2934: 00349db4 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 2935: 00ae0736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 2936: 005b5194 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 2936: 005b518c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 2937: 00aa97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 2938: 0074b90c 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 2939: 00704e28 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 2940: 006df664 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 2941: 00578db4 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 2942: 00552c18 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 2943: 005b0248 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 2938: 0074b904 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 2939: 00704e20 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 2940: 006df65c 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 2941: 00578dac 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 2942: 00552c10 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 2943: 005b0240 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 2944: 00aded1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 2945: 006ec0f8 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 2945: 006ec0f0 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 2946: 00aba918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 2947: 00715620 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 2948: 007449b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 2949: 007e0850 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 2950: 005e3200 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 2951: 005b6dd8 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 2947: 00715618 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 2948: 007449a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 2949: 007e0848 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 2950: 005e31f8 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 2951: 005b6dd0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 2952: 004cda1c 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 2953: 007b5e80 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 2953: 007b5e78 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 2954: 0021f380 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 2955: 00ab41dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 2956: 00ae0cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 2957: 00adebb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 2958: 009e9fb8 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 2959: 00ae0446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 2960: 00ae0cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 2961: 00293f08 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 2962: 00ade770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 2963: 005aeb84 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 2963: 005aeb7c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 2964: 00ae0682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 2965: 00ade50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 2966: 00aab800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 2967: 00ab6e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 2968: 0060f254 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 2968: 0060f24c 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 2969: 00a196b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 2970: 0048bef8 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 2971: 007bb320 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 2971: 007bb318 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 2972: 003bb428 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 2973: 00217a1c 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 2974: 007e6aa4 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 2974: 007e6a9c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 2975: 00adeaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 2976: 007f99c8 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 2976: 007f99c0 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 2977: 00ab8f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 2978: 00adf058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 2979: 00ae018a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 2980: 003605e8 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 2981: 00ade720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 2982: 00655404 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 2982: 006553fc 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 2983: 00ae0498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2984: 004d6894 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 2985: 00adf3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 2986: 00adeeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 2987: 00adf6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 2988: 00ab96f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 2989: 00aa46d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 2990: 00adf952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 2991: 0079bc24 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 2992: 006ed0ec 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 2993: 006899e4 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 2991: 0079bc1c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 2992: 006ed0e4 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 2993: 006899dc 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 2994: 003fea00 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 2995: 00454b58 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 2996: 00ade444 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 2997: 00644a48 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 2998: 00769a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 2999: 007ca070 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3000: 0076e730 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 2997: 00644a40 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 2998: 00769a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 2999: 007ca068 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3000: 0076e728 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3001: 00adf8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3002: 007562c0 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3002: 007562b8 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3003: 00aa7d28 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3004: 0028f52c 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3005: 00ade7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3006: 007c9b68 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 3007: 00631ee0 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3008: 0078689c 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3006: 007c9b60 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3007: 00631ed8 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3008: 00786894 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3009: 00adff5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3010: 00ab2314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3011: 003fca54 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3012: 00aae11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3013: 0055fb64 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3013: 0055fb5c 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3014: 00adf682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3015: 00ae051a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3016: 00788f7c 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3017: 00566758 332 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3018: 00784204 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3019: 0074a384 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3016: 00788f74 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3017: 00566750 332 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3018: 007841fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3019: 0074a37c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3020: 004c82a0 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3021: 00adef66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3022: 00aa8818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3023: 006fb2ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3023: 006fb2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3024: 002a3244 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3025: 00aa65f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3026: 007cb534 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3026: 007cb52c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3027: 00aaf568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3028: 00adf628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3029: 00adf698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3030: 007cfa20 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3031: 0054efa4 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3030: 007cfa18 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3031: 0054ef9c 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3032: 0035e064 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3033: 00aa7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3034: 004fedc8 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3034: 004fedc0 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3035: 00adf8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3036: 00ab9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3037: 0054e0d8 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3038: 005717d8 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3037: 0054e0d0 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3038: 005717d0 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3039: 00aba5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3040: 006f2aec 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3040: 006f2ae4 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3041: 00aaf76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3042: 00adec4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3043: 009e3320 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3044: 00aae37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3045: 00a199c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3046: 005cc49c 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3046: 005cc494 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3047: 00adf208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3048: 006ed72c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3048: 006ed724 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3049: 003b6334 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3050: 00aa6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3051: 00aa7878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3052: 00ae0cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3053: 00adf236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3054: 007b3ce4 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3055: 0054aa68 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3054: 007b3cdc 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3055: 0054aa60 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3056: 00adf054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3057: 00adedfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3058: 0073f8b0 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3059: 005b4ee0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3058: 0073f8a8 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3059: 005b4ed8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3060: 00a1f63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_d │ │ │ │ 3061: 00ab7cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3062: 00ab7508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3063: 00adf732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3064: 00358614 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ - 3065: 005d59c8 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3065: 005d59c0 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3066: 00adf1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3067: 0060d598 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3067: 0060d590 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3068: 00adf124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3069: 002df3f8 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3070: 00473884 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3071: 00ade726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3072: 007dd4ec 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3072: 007dd4e4 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3073: 00aace8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3074: 007e533c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3075: 0078c380 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3074: 007e5334 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3075: 0078c378 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3076: 00adfb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3077: 004b3fa4 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3078: 006f50ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3078: 006f50e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3079: 00aded66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3080: 006d81f4 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3080: 006d81ec 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3081: 00aa79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3082: 00aad2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3083: 00aba188 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3084: 00ae02d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3085: 00a1f21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_s │ │ │ │ 3086: 00adee68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3087: 0074a92c 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3088: 0051b378 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3089: 0079c3bc 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3087: 0074a924 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3088: 0051b370 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3089: 0079c3b4 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3090: 001edd60 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3091: 00ab25c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3092: 005b3138 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3092: 005b3130 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3093: 00aa5230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3094: 00ae0d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3095: 00adfad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3096: 0078c768 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3096: 0078c760 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3097: 00aa5010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3098: 00adec2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3099: 00ab2874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3100: 0076c4e0 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3100: 0076c4d8 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3101: 001ede70 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3102: 0042fccc 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3103: 002a68a8 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3104: 0046857c 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3105: 007320e8 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3106: 005e3a18 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3107: 0070bf24 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3105: 007320e0 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3106: 005e3a10 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3107: 0070bf1c 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3108: 00adfdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3109: 00a14084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3110: 00ab1298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3111: 00aa77b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3112: 00adeb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3113: 009eb978 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3114: 007bcf18 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3114: 007bcf10 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3115: 004c3de0 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3116: 001ebbec 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3117: 003f2c50 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3118: 007bc15c 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3119: 007232c8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3118: 007bc154 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3119: 007232c0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3120: 00a13c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3121: 003453d4 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3122: 006fabd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3122: 006fabd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3123: 00487fcc 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3124: 00ae0172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3125: 007e993c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3125: 007e9934 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3126: 00ae0218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3127: 004809c0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3128: 00ab3b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3129: 001ec8cc 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3130: 005f0f10 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3130: 005f0f08 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3131: 00355768 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3132: 006fc0b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3132: 006fc0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3133: 00aa5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3134: 005765d8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3135: 00511858 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3136: 005e4de8 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3137: 00937644 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3134: 005765d0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3135: 00511850 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3136: 005e4de0 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3137: 00937634 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3138: 00adfa54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3139: 006f818c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3139: 006f8184 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3140: 00ae0cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3141: 00adeb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3142: 0058d434 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3143: 00585f48 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3142: 0058d42c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3143: 00585f40 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3144: 003f4db4 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3145: 0093763c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3145: 0093762c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3146: 00ae0014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3147: 00ab48e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3148: 00aa7b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3149: 005e3714 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3149: 005e370c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3150: 00aad18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3151: 0021f1f4 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3152: 0074f7e4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3152: 0074f7dc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3153: 00449224 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3154: 0022d8f4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3155: 003fbfa4 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3156: 00ab0aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3157: 00adef50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3158: 007b7794 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3158: 007b778c 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3159: 0041718c 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3160: 0026f384 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3161: 00ae0062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3162: 00ab6384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3163: 0070db04 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3163: 0070dafc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3164: 003b5a7c 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3165: 00458860 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3166: 00774108 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3166: 00774100 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3167: 00482738 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3168: 0058c648 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3168: 0058c640 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3169: 00ade4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3170: 00ad6f38 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3171: 00adeb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3172: 00793da4 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3173: 006034cc 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3172: 00793d9c 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3173: 006034c4 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3174: 00ab0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ - 3175: 00571004 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3176: 007803f0 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3175: 00570ffc 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3176: 007803e8 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3177: 00aa3cfc 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3178: 007d48b0 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3178: 007d48a8 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3179: 00ade70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3180: 00adfca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3181: 007cbfa8 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3181: 007cbfa0 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3182: 00ae0312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3183: 00ab73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3184: 00adf6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3185: 00561fbc 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3186: 007d65c0 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3185: 00561fb4 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3186: 007d65b8 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3187: 00adeebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3188: 00aa7134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3189: 00ade5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3190: 00adf8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3191: 005a0d40 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3191: 005a0d38 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3192: 00adfaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3193: 00ae0084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3194: 00aae4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3195: 00ade8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3196: 00adf928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3197: 00ae042a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3198: 00ab74c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3199: 00544520 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3200: 005737a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3201: 00680960 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3202: 007b5008 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3199: 00544518 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3200: 00573798 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3201: 00680958 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3202: 007b5000 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3203: 00a9edf8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3204: 00adfd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3205: 009eaf08 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3206: 00ab4d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3207: 00ade816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3208: 00ab6d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3209: 00ab79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3210: 00ade810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3211: 007bad5c 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3212: 005c4694 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3211: 007bad54 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3212: 005c468c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3213: 00adfa66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3214: 00adf25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3215: 00ab7578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3216: 00ab28c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3217: 00adfe20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3218: 002a7d34 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3219: 00aa53d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 3220: 007df604 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3220: 007df5fc 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3221: 00ab0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3222: 00616db4 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3222: 00616dac 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3223: 00ade6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3224: 006bd5f4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3224: 006bd5ec 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3225: 001e9988 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3226: 00aa8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3227: 00aaf3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3228: 0022d9bc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3229: 007be490 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3230: 0074bbf8 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3229: 007be488 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3230: 0074bbf0 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3231: 00ade82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3232: 0046f264 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3233: 005ee5f4 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3233: 005ee5ec 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3234: 00aa7798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3235: 00ae067a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3236: 00584f0c 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3237: 005711e8 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3236: 00584f04 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3237: 005711e0 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3238: 00adfcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3239: 005ccdec 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3240: 007f0074 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3239: 005ccde4 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3240: 007f006c 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3241: 00a1f954 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_lt_d │ │ │ │ 3242: 00236d80 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3243: 00ab5040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3244: 00adfcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3245: 00722640 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3245: 00722638 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3246: 00ade80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3247: 002a0770 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3248: 004219d8 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3249: 00adf23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3250: 0071eb28 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3250: 0071eb20 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3251: 00367018 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3252: 007d8c44 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3252: 007d8c3c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3253: 00aaa29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3254: 00755ef4 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3254: 00755eec 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3255: 0046f428 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3256: 00ab9344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3257: 007fb96c 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3257: 007fb964 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3258: 00adef4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3259: 0047d394 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3260: 001edf64 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3261: 00ae02da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3262: 007b506c 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3262: 007b5064 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3263: 002322e4 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3264: 0079b3c4 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3264: 0079b3bc 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3265: 0048e910 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3266: 00ae0c5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3267: 00ae0d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3268: 00a1f534 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_lt_s │ │ │ │ - 3269: 007901c8 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3269: 007901c0 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3270: 009e7fd8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3271: 00ab89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3272: 009e9ff0 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3273: 009e9ea0 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3274: 00adfa5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3275: 00203d24 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3276: 0073fbac 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3276: 0073fba4 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3277: 00aa7918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3278: 00adeeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3279: 006da990 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3280: 007200c8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3279: 006da988 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3280: 007200c0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3281: 00ab9fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3282: 00ab3604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3283: 00adfbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3284: 00770114 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3284: 0077010c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3285: 00ade88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3286: 002de424 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3287: 007e3fc4 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3288: 005c9b88 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3287: 007e3fbc 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3288: 005c9b80 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3289: 00adfb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3290: 00ab9658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3291: 00ab4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3292: 006fe224 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3292: 006fe21c 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3293: 00438390 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3294: 00aa553c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3295: 00780748 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3295: 00780740 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3296: 004d34e4 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3297: 00adf370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3298: 005c9b04 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3298: 005c9afc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3299: 009ea01c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3300: 00adf1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3301: 00aaec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3302: 00ab92d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3303: 00aa7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3304: 00ab27d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3305: 00ade92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3306: 00ab1b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3307: 00ae05c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3308: 0061214c 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3309: 00568b08 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3308: 00612144 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3309: 00568b00 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3310: 00aae0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3311: 00463630 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3312: 009ea084 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3313: 00ae0d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3314: 00ae03f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3315: 00ab413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3316: 007eea3c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3316: 007eea34 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3317: 00aa5320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3318: 004a413c 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3319: 00adf7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3320: 005111fc 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3320: 005111f4 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3321: 00ae0134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3322: 00adfdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3323: 00573d14 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3323: 00573d0c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3324: 00ae0698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3325: 006d6b44 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3325: 006d6b3c 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3326: 00ab1bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3327: 00aa84e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3328: 004242d8 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3329: 00adfb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3330: 00adfbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3331: 00ae00d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3332: 00ab68e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3333: 00ae070a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3334: 00a1f9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_le_d │ │ │ │ 3335: 00ade96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3336: 00adec52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3337: 0070fd58 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3337: 0070fd50 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3338: 004d7a54 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3339: 0034bea8 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3340: 00adffa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3341: 00ade9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3342: 00ab8c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3343: 00ab6754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3344: 00a15944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3345: 00ab8b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ - 3346: 0079a69c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3347: 005362f8 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3348: 00744a0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3346: 0079a694 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3347: 005362f0 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3348: 00744a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3349: 00adef0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3350: 00aaa9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3351: 007030c4 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3351: 007030bc 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3352: 00aa9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3353: 006f6168 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3353: 006f6160 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3354: 00a1f5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_le_s │ │ │ │ 3355: 00adf232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3356: 00adedaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3357: 0022da70 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ - 3358: 00543064 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3358: 0054305c 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3359: 00aaccec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3360: 00306f38 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3361: 00ab9be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3362: 00aaa26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3363: 00a14840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3364: 00ae004e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3365: 00ae058c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3366: 00aabc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3367: 00ab848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3368: 00755768 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3368: 00755760 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3369: 0023281c 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3370: 00adf1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3371: 00aa8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3372: 003203e4 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3373: 005644b4 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3373: 005644ac 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3374: 00adeb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3375: 00aa46e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3376: 00aab6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3377: 00aa57dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3378: 00adef58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3379: 0023eac8 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3380: 00ae04b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3381: 00359810 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3382: 00648f84 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3382: 00648f7c 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3383: 00adfc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3384: 00ab35d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3385: 0057ad80 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3385: 0057ad78 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3386: 00aad71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3387: 00aaeb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3388: 00a20654 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3389: 006e0e80 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3389: 006e0e78 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3390: 00ab0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3391: 00aab7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3392: 005bd48c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3392: 005bd484 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3393: 00abab84 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3394: 00adfb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3395: 00ab06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3396: 0058b18c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3397: 00653a9c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3398: 007e4780 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3396: 0058b184 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3397: 00653a94 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3398: 007e4778 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3399: 004ce118 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ - 3400: 00570f70 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3401: 006f4f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3400: 00570f68 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3401: 006f4f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3402: 00aa8a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3403: 00ab5fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3404: 005755e8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3405: 00596ba0 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3404: 005755e0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3405: 00596b98 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3406: 002ee230 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3407: 0076de5c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3407: 0076de54 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3408: 003132a0 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3409: 00ab6e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3410: 00aaabbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3411: 00ab6664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3412: 0021f39c 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3413: 00ab0118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3414: 00aad97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3415: 009eb01c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3416: 00ae00fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3417: 004c2088 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3418: 0075c554 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3418: 0075c54c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3419: 00235348 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3420: 00adfb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3421: 00adfe52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3422: 004d2268 8 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3423: 00adf264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3424: 00ab0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3425: 00ab446c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3426: 00aaa85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3427: 00aa7344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3428: 00adf90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3429: 00753578 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3429: 00753570 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3430: 00adff64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3431: 007e5a18 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3431: 007e5a10 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3432: 00ae02e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3433: 00ab0218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3434: 00ab4df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3435: 00a147bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3436: 00aa6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3437: 00ab22b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3438: 00ab401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3439: 00a19fec 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3440: 00adf0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3441: 00a1a06c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3442: 00aaa15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3443: 00a1a07c 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3444: 00aa8ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3445: 0067e1f8 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3445: 0067e1f0 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3446: 003e3a58 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3447: 005726b8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3448: 0070f5d4 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3449: 0073d0fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3450: 005ee814 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3451: 0073e6a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3447: 005726b0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3448: 0070f5cc 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3449: 0073d0f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3450: 005ee80c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3451: 0073e6a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3452: 003f714c 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3453: 00adf4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3454: 00557f4c 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3454: 00557f44 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3455: 00adf654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3456: 00aa8b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3457: 0046f328 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3458: 00a13634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3459: 0063d04c 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3459: 0063d044 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3460: 004cf3fc 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3461: 00adfdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3462: 003b6f50 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3463: 003f48bc 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3464: 00aab690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3465: 00237d7c 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3466: 00ab25b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3467: 006deb34 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3467: 006deb2c 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3468: 00ade750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3469: 00aacaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3470: 00639c60 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3470: 00639c58 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3471: 00ab7738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3472: 00aa45b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3473: 00aacb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3474: 00802c88 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3474: 00802c80 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3475: 00aa61a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3476: 00713b98 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3476: 00713b90 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3477: 0047e4c4 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3478: 0034d14c 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3479: 007b4d9c 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3479: 007b4d94 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3480: 00480858 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3481: 00ab1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3482: 00adea06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3483: 00aa8b78 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3484: 00a180f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3485: 004cddd0 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3486: 00788a90 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3487: 005cbfbc 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3488: 007bf8c0 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3489: 00501cc4 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3486: 00788a88 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3487: 005cbfb4 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3488: 007bf8b8 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3489: 00501cbc 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3490: 00ab64e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3491: 004703a4 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3492: 00ade67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3493: 00ade475 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3494: 009eb084 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3495: 00adfa34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3496: 00561484 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3496: 0056147c 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3497: 00aaac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3498: 00ae010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3499: 00adef4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3500: 0035e860 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3501: 00217090 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3502: 00adf76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3503: 00ab6c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ - 3504: 005246ec 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3504: 005246e4 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3505: 00404edc 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3506: 00adfcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3507: 00ae0080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3508: 009e9f40 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3509: 007cab5c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3509: 007cab54 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3510: 00ab4d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3511: 00abc5a0 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3512: 001eb6c8 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3513: 00adeba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3514: 007e4f00 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3514: 007e4ef8 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3515: 00a168bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 3516: 0056cbe8 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 3516: 0056cbe0 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3517: 0031188c 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3518: 00ab3d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 3519: 00adfd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 3520: 0022bd6c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3521: 00ab11e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3522: 00aa6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3523: 00adfcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3524: 002326f0 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3525: 004d43d8 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3526: 00ade53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3527: 00ae0532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 3528: 00aa9dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 3529: 0079708c 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3530: 007ef6e4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3529: 00797084 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3530: 007ef6dc 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3531: 00209f7c 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3532: 00adf83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3533: 0071af64 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3533: 0071af5c 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3534: 00ab442c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3535: 00ab0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3536: 0028b6c8 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3537: 00adf444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3538: 0070ba74 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3538: 0070ba6c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3539: 00221970 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3540: 003fa680 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3541: 007e0550 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3541: 007e0548 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3542: 00aae24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3543: 00ade5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3544: 00adf892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3545: 00aab2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3546: 001ea3a8 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3547: 00ae061c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3548: 00aaacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3549: 007310d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3549: 007310c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3550: 0043118c 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3551: 0031c060 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 3552: 0054c5bc 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 3552: 0054c5b4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3553: 00313ebc 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3554: 00a14738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3555: 00ab4b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3556: 00487f4c 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3557: 007f9234 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3558: 0060950c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3557: 007f922c 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3558: 00609504 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3559: 00adf8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3560: 0021a1e8 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3561: 0072c5fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3561: 0072c5f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3562: 00ab0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3563: 00ab2704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3564: 00ade7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3565: 00aad0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3566: 00adfe36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3567: 00ade8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3568: 00643dbc 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3569: 007ebfd4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3570: 00651678 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3568: 00643db4 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3569: 007ebfcc 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3570: 00651670 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3571: 00ae0676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3572: 0045bec0 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3573: 00aa6650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3574: 00aaeda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3575: 003102dc 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 3576: 005766cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 3576: 005766c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3577: 00ab6f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3578: 00adf036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3579: 00a107cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3580: 00adf33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3581: 00793a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3581: 00793a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3582: 00adea58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3583: 001ec828 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3584: 00ab0be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3585: 0074b7a8 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3585: 0074b7a0 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3586: 00ab89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3587: 00786280 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3587: 00786278 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3588: 00ab3dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 3589: 00ab8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3590: 002400ac 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3591: 00aad75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3592: 00aba5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3593: 0022c190 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3594: 007277d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3594: 007277cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3595: 00ab7e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3596: 00770e60 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3596: 00770e58 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3597: 00ab2dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3598: 00aa6d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3599: 00adf04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3600: 00aad4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 3601: 0070b188 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3601: 0070b180 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3602: 00adf9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3603: 007d2758 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3603: 007d2750 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3604: 00aded5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3605: 00ab6c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3606: 0075b690 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3606: 0075b688 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3607: 00ab4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3608: 0022be1c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3609: 004b21c0 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 3610: 0051c72c 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3610: 0051c724 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3611: 00ab1158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 3612: 00565c20 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3613: 00728694 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3612: 00565c18 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 3613: 0072868c 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3614: 00ab7f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ - 3615: 007b2440 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3616: 00741384 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3617: 005f8b38 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3615: 007b2438 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3616: 0074137c 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3617: 005f8b30 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3618: 00adf4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3619: 00ab26d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3620: 0043bfa0 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 3621: 00ad5d91 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 3622: 00584fb4 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3622: 00584fac 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3623: 00219f04 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3624: 00aba3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3625: 00adf28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 3626: 00551284 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 3626: 0055127c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3627: 00ade48c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3628: 00adecaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 3629: 00466fb0 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3630: 00ade4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3631: 00aa92e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 3632: 00ae05c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3633: 00ab7258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3634: 0047e804 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 3635: 00551158 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 3635: 00551150 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3636: 00adfe84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 3637: 007cf20c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 3638: 00765200 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 3639: 007db578 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 3640: 00551708 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 3637: 007cf204 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3638: 007651f8 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3639: 007db570 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3640: 00551700 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 3641: 004be76c 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3642: 00aa59ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 3643: 00733f94 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 3643: 00733f8c 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 3644: 00ade946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 3645: 00adfcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 3646: 00adebc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 3647: 009ea490 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 3648: 00ade4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 3649: 00adfac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 3650: 00adec14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 3651: 00adfbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 3652: 005764b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 3653: 005515dc 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 3652: 005764ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 3653: 005515d4 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 3654: 00adf898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 3655: 0053e0ec 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 3655: 0053e0e4 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 3656: 00aa8108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 3657: 00a10748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 3658: 006586c4 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 3659: 007fbae4 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 3658: 006586bc 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 3659: 007fbadc 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 3660: 00ab8fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 3661: 00ab818c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 3662: 00ab23e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 3663: 0076996c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 3663: 00769964 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 3664: 00a17834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 3665: 005516a4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 3665: 0055169c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 3666: 00ade63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 3667: 002edcb8 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 3668: 009ea150 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 3669: 00ab0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 3670: 0070ed50 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 3670: 0070ed48 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 3671: 004683ac 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 3672: 00ab7318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 3673: 00239ddc 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 3674: 0073dbf4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 3675: 0075cb8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 3674: 0073dbec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 3675: 0075cb84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 3676: 00aa6520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 3677: 00adeb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 3678: 006fce58 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 3678: 006fce50 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 3679: 00ab843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 3680: 00ab855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 3681: 00625904 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 3681: 006258fc 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 3682: 00adfd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 3683: 00ae0708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 3684: 00adeae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 3685: 00ab186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 3686: 00ab6fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 3687: 00adfd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 3688: 0022c244 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 3689: 007992bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 3689: 007992b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 3690: 00ab77d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 3691: 00adf636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 3692: 006ff224 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 3693: 0071527c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 3692: 006ff21c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 3693: 00715274 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 3694: 00ab2c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 3695: 006f6220 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 3695: 006f6218 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 3696: 00ab8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 3697: 00adf428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 3698: 00ab5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 3699: 00adf3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 3700: 00aac040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 3701: 006fea9c 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 3701: 006fea94 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 3702: 009ea784 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 3703: 003bb2a0 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 3704: 00ae0302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 3705: 006ed7ec 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 3705: 006ed7e4 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 3706: 00adfc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 3707: 00753964 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 3707: 0075395c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 3708: 00ab4854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 3709: 00736d9c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 3710: 0075dc34 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 3711: 00917610 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 3709: 00736d94 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 3710: 0075dc2c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 3711: 00917600 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 3712: 0034f6ac 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 3713: 003ff2ac 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 3714: 00ab69e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 3715: 0072bc48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 3715: 0072bc40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 3716: 00ab9e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 3717: 007d024c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 3717: 007d0244 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 3718: 0043b98c 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 3719: 00755540 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 3719: 00755538 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 3720: 00aac1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 3721: 00a11090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 3722: 00aaad9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 3723: 0046ba88 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 3724: 0079c5e0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 3724: 0079c5d8 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 3725: 0022c5ec 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 3726: 0047242c 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 3727: 0051bf60 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 3728: 007cbe94 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 3727: 0051bf58 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 3728: 007cbe8c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 3729: 00ab1248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 3730: 0072abd8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 3730: 0072abd0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 3731: 00adf542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 3732: 00aabe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 3733: 00537c04 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 3733: 00537bfc 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 3734: 00adf982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 3735: 0078085c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 3735: 00780854 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 3736: 00adf8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 3737: 00abc13c 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 3738: 00ae0472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 3739: 00adeb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 3740: 0043791c 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 3741: 007f1ef4 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 3741: 007f1eec 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 3742: 00ab02c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 3743: 00aae00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 3744: 00ade5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 3745: 00ab8a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 3746: 0029bb74 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 3747: 00aba788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 3748: 00a159c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 3749: 0077005c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 3750: 007c3afc 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 3749: 00770054 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 3750: 007c3af4 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 3751: 00adf0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 3752: 00ab0108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 3753: 00ae0c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 3754: 006f5668 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 3754: 006f5660 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 3755: 0044443c 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 3756: 0044981c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 3757: 00aaceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 3758: 00aab790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 3759: 00adfd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 3760: 0077e120 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 3760: 0077e118 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 3761: 00aa7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 3762: 00aa9388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 3763: 007a1a48 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 3764: 0093761c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 3763: 007a1a40 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 3764: 0093760c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 3765: 00aa561c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 3766: 00ab1138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 3767: 00237760 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 3768: 007e15f8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 3769: 005962d4 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 3768: 007e15f0 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 3769: 005962cc 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 3770: 00aa6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 3771: 007ded1c 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 3772: 006dbabc 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 3773: 0058d01c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 3771: 007ded14 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 3772: 006dbab4 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 3773: 0058d014 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 3774: 003558ec 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 3775: 00719cc8 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 3776: 00659d08 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 3777: 006266ec 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 3775: 00719cc0 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 3776: 00659d00 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 3777: 006266e4 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 3778: 00ae00a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 3779: 007e98ec 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 3780: 006447bc 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 3781: 00777e88 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 3782: 0079eb0c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ - 3783: 007cabc8 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 3779: 007e98e4 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 3780: 006447b4 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 3781: 00777e80 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 3782: 0079eb04 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 3783: 007cabc0 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 3784: 00ab97b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 3785: 004ac218 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 3786: 0077b114 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 3786: 0077b10c 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 3787: 00ab4d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 3788: 0076e944 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 3788: 0076e93c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 3789: 00ade496 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 3790: 00ad6e28 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 3791: 0035e2dc 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 3792: 00aad37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 3793: 005a0d38 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 3793: 005a0d30 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 3794: 00ad5d50 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 3795: 005364a8 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 3796: 007b3100 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 3795: 005364a0 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 3796: 007b30f8 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 3797: 00a106c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 3798: 00adf518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 3799: 00ade6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 3800: 00adeb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 3801: 00aba344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 3802: 00222ce0 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 3803: 0074d718 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 3804: 007f7f6c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 3803: 0074d710 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 3804: 007f7f64 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 3805: 00ab8ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 3806: 00803018 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 3806: 00803010 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 3807: 00aaf328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 3808: 00727a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 3808: 00727a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 3809: 00aada4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 3810: 00aaa8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 3811: 00644b48 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 3811: 00644b40 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 3812: 00423b20 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 3813: 004364f4 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 3814: 007f4c00 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 3815: 005cbf50 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 3814: 007f4bf8 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 3815: 005cbf48 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 3816: 00adf878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 3817: 00449550 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 3818: 00adf4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 3819: 00ade652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 3820: 00adf97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 3821: 00230374 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 3822: 009ea888 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 3823: 00ab7ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 3824: 00ae035a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 3825: 00ae077a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 3826: 00651a40 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 3826: 00651a38 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 3827: 00aacbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 3828: 0078b724 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 3828: 0078b71c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 3829: 00ab41cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 3830: 00aa4608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 3831: 0022c6b0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 3832: 005887b0 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 3832: 005887a8 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 3833: 00ab3d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ - 3834: 00647900 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 3834: 006478f8 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 3835: 00adf3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 3836: 00adfba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 3837: 0065d07c 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 3838: 00780914 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 3837: 0065d074 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 3838: 0078090c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 3839: 00ab92b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3840: 00ab81dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 3841: 007278e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 3842: 00737a54 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 3843: 007cbc84 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 3841: 007278e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 3842: 00737a4c 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 3843: 007cbc7c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 3844: 004d6abc 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 3845: 00ab3dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 3846: 00aa9478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 3847: 00adf062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 3848: 00746768 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 3849: 00651b94 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 3848: 00746760 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 3849: 00651b8c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 3850: 00481564 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 3851: 005cc9c0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 3851: 005cc9b8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 3852: 0035fa74 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 3853: 00404ebc 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 3854: 00965aa8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 3854: 00965a98 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 3855: 00adeace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 3856: 0027d100 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 3857: 00ae00d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 3858: 00542448 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 3859: 00543494 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 3858: 00542440 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 3859: 0054348c 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 3860: 00aacdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 3861: 00aa4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 3862: 006db654 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 3862: 006db64c 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 3863: 00aaa10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 3864: 006db868 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 3864: 006db860 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 3865: 00aacf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 3866: 00adf2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 3867: 00aa8808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 3868: 00adf814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 3869: 00aa53a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 3870: 007dff60 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 3870: 007dff58 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 3871: 00ae0734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3872: 004382d4 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 3873: 00adeee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 3874: 00ade638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 3875: 007e459c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 3876: 00644204 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 3877: 0077e780 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 3875: 007e4594 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 3876: 006441fc 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 3877: 0077e778 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 3878: 00aa59fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 3879: 00535f80 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 3879: 00535f78 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 3880: 00adeed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 3881: 00adfb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 3882: 00aabc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 3883: 006ed4fc 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 3883: 006ed4f4 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 3884: 00adfe86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 3885: 00ab9738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 3886: 0045cca8 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 3887: 00acdb94 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 3888: 007ab284 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 3889: 0074acf0 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 3890: 005cc898 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 3891: 005a0dc0 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 3888: 007ab27c 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 3889: 0074ace8 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 3890: 005cc890 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 3891: 005a0db8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 3892: 00aa9448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 3893: 00aaaccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 3894: 00ae0766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 3895: 00adf3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 3896: 006da0d0 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 3896: 006da0c8 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 3897: 00aa84d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 3898: 0068bdb8 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 3898: 0068bdb0 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 3899: 00a18074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 3900: 00ad6eb8 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 3901: 00ab93c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 3902: 00adf43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 3903: 00aaaa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 3904: 00adfaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 3905: 00aba004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 3906: 00adf0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 3907: 006fc784 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 3907: 006fc77c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 3908: 00aa4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 3909: 00aa93d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 3910: 007d94d8 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 3910: 007d94d0 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 3911: 00ab0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 3912: 00aa57fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 3913: 0072fbb0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 3913: 0072fba8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 3914: 00aae19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 3915: 00aab400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 3916: 00965aec 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 3917: 006fcf10 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 3916: 00965adc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 3917: 006fcf08 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 3918: 00ab861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 3919: 006129f0 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 3919: 006129e8 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 3920: 00ab8b48 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 3921: 0051cf18 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 3921: 0051cf10 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 3922: 00ade836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 3923: 0078fe1c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 3923: 0078fe14 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 3924: 0035cb18 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 3925: 00aba948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 3926: 0074d0ac 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ - 3927: 007b6d6c 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 3928: 0070f934 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 3929: 005dcfec 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 3930: 0079535c 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 3931: 0057155c 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 3926: 0074d0a4 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 3927: 007b6d64 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 3928: 0070f92c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 3929: 005dcfe4 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 3930: 00795354 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 3931: 00571554 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 3932: 00adfbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ - 3933: 00571ae0 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 3933: 00571ad8 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 3934: 00a16940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 3935: 00ab04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 3936: 00aa9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 3937: 00ae0d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 3938: 0021cd4c 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 3939: 005b7280 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 3939: 005b7278 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 3940: 00aad17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 3941: 00ade562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 3942: 00adef54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 3943: 00aa4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 3944: 009d92a0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 3945: 00ae00da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 3946: 00aaf2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 3947: 00adf61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 3948: 00adf5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 3949: 00ab58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 3950: 00797d0c 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 3950: 00797d04 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 3951: 00ab3ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 3952: 00a188b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 3953: 00472534 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 3954: 00adf78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 3955: 00ab48c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 3956: 00ab8b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 3957: 0030f764 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 3958: 00ae0100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 3959: 00aaeab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 3960: 002f5a28 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 3961: 007c2fd0 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 3961: 007c2fc8 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 3962: 00ae0120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 3963: 0073a734 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 3963: 0073a72c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 3964: 00adecf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 3965: 00ade5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 3966: 00adfea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 3967: 0071c0f0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 3968: 005e36d4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 3969: 00541bdc 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 3967: 0071c0e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 3968: 005e36cc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 3969: 00541bd4 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 3970: 00adef56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 3971: 0022797c 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 3972: 00ab4b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 3973: 005bcab4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 3973: 005bcaac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 3974: 0044451c 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 3975: 00abbe78 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 3976: 00adff4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 3977: 00adf6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 3978: 00ab7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 3979: 007c16bc 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 3980: 006e4294 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 3979: 007c16b4 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 3980: 006e428c 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 3981: 00ab9dd4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 3982: 00ae011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 3983: 00ae034e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 3984: 00a1efc8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 3985: 00aded44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 3986: 00adf4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 3987: 00ab23c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 3988: 00aab6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 3989: 00aa5210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 3990: 005750a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 3990: 0057509c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 3991: 0027c354 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 3992: 00aaeb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 3993: 00ab2f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 3994: 002340d4 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 3995: 002368f4 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 3996: 00771330 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 3997: 007a1d34 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 3996: 00771328 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 3997: 007a1d2c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 3998: 00aa8458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 3999: 00ab73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4000: 0078cd98 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4001: 00745f8c 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4002: 005b1c18 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4000: 0078cd90 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4001: 00745f84 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4002: 005b1c10 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4003: 00adef5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4004: 007fb40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4004: 007fb404 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4005: 00ab0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4006: 00adff1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4007: 0064be7c 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4007: 0064be74 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4008: 0027d270 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4009: 00573890 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4010: 00639e34 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4009: 00573888 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4010: 00639e2c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4011: 00203764 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4012: 00ae0690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4013: 0027bec8 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4014: 00ab0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4015: 006fdaec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4015: 006fdae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4016: 00ae0294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4017: 00ade66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ - 4018: 005413f8 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4018: 005413f0 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4019: 00ab9e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4020: 00629d24 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4020: 00629d1c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4021: 0023d260 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4022: 00579880 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4023: 00736b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4022: 00579878 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4023: 00736b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4024: 004beab8 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4025: 00ab30e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4026: 00a1f198 132 OBJECT GLOBAL DEFAULT 24 helper_info_ftoid │ │ │ │ 4027: 00493140 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4028: 0023e874 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4029: 004a3324 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4030: 0077fdc4 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4031: 007ef38c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4030: 0077fdbc 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4031: 007ef384 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4032: 00ab63a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4033: 002292f8 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4034: 00311e10 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4035: 0065dd00 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4036: 00616700 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4037: 007a939c 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4038: 00773b3c 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4035: 0065dcf8 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4036: 006166f8 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4037: 007a9394 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4038: 00773b34 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4039: 0020cba4 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4040: 00aabe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4041: 00448ff8 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4042: 0024b9e4 444 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4043: 00ae03b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4044: 0057ad78 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4044: 0057ad70 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4045: 009e80c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4046: 00ab57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4047: 004cf838 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4048: 00aabbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4049: 006528fc 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4049: 006528f4 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4050: 00ab7828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4051: 0077e8f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4051: 0077e8e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ 4052: 00a1f090 132 OBJECT GLOBAL DEFAULT 24 helper_info_ftois │ │ │ │ - 4053: 00745a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4053: 00745a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4054: 00ab2624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4055: 002f2b0c 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4056: 0042ba20 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4057: 0058b774 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4057: 0058b76c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4058: 00ae06cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4059: 007906fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4059: 007906f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4060: 00aa52c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4061: 00589640 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4061: 00589638 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4062: 004cf800 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4063: 0059e728 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4063: 0059e720 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4064: 00aabbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ - 4065: 006fceb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4065: 006fceac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4066: 00adfeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4067: 00ab6194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4068: 00238aa8 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4069: 00aad9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4070: 006faf70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4071: 007fc194 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4070: 006faf68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4071: 007fc18c 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4072: 00ae04c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4073: 00adf568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4074: 00ab8e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4075: 00a1562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4076: 0020344c 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4077: 00574dc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4077: 00574dc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4078: 00aa89c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4079: 00727ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4079: 00727aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4080: 00a187ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4081: 00ab0a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4082: 00aa6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4083: 00a178b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4084: 00551640 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4084: 00551638 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4085: 003b63e0 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4086: 00749bbc 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4086: 00749bb4 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4087: 00aaa59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4088: 00adf024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4089: 006d8334 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4090: 007cd908 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4089: 006d832c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4090: 007cd900 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4091: 00adea16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4092: 00ab4774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4093: 00215870 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4094: 00aa42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4095: 00491580 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4096: 009958d8 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4097: 00adeb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4098: 00adef90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4099: 00727b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4099: 00727b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4100: 00aaec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4101: 00764d74 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4102: 0074b580 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4101: 00764d6c 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4102: 0074b578 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4103: 00aa9208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4104: 0042b388 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4105: 004816e0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4106: 00aa42e8 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4107: 00227a98 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4108: 009ea8ec 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4109: 00ae0054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4110: 00aa44d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ 4111: 00ae0190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4112: 00ab4e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4113: 003fe6fc 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4114: 00aa7888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4115: 0074a10c 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4115: 0074a104 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4116: 00310204 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4117: 00aad6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4118: 00ade892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4119: 005af044 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4119: 005af03c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4120: 00ade526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4121: 007c49ac 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4121: 007c49a4 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4122: 00aa5a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4123: 006fe95c 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4124: 00710104 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4123: 006fe954 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4124: 007100fc 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4125: 00ab3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4126: 0060fddc 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4127: 005b4b44 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4128: 00780c78 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4129: 0061b054 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4130: 00652144 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4131: 007ee43c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4132: 00703624 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4126: 0060fdd4 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4127: 005b4b3c 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4128: 00780c70 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4129: 0061b04c 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4130: 0065213c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4131: 007ee434 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4132: 0070361c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4133: 001ea5f0 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4134: 007a1590 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4134: 007a1588 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4135: 00ab06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4136: 005cde20 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4137: 0071c958 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4138: 0051bee8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4136: 005cde18 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4137: 0071c950 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4138: 0051bee0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4139: 00354b04 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4140: 00ade5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4141: 002a74fc 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4142: 00aba6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4143: 00659d6c 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4143: 00659d64 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4144: 00ade60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4145: 008f63a4 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4146: 0075f3bc 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4147: 007804e4 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4145: 008f6394 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4146: 0075f3b4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4147: 007804dc 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4148: 00aaa06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4149: 00786d5c 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4149: 00786d54 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4150: 00aa7808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4151: 00adee8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4152: 0043d420 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4153: 007acd2c 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4153: 007acd24 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4154: 00368c30 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4155: 007a1650 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4156: 007d64c8 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4157: 005d3314 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4155: 007a1648 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4156: 007d64c0 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4157: 005d330c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4158: 0027ddd8 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4159: 0043c7e8 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4160: 00ade53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4161: 00adeff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4162: 00484cf8 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4163: 0045bea8 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4164: 00759b9c 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4164: 00759b94 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4165: 00ae0460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4166: 00adfd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4167: 003a89bc 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4168: 00abc148 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4169: 00ab6514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4170: 00ab2a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4171: 004402cc 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4172: 00aa73a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4173: 00791c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4173: 00791c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4174: 00466e90 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4175: 00aa58bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4176: 00adfd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4177: 00adea30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4178: 00aac090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4179: 00ab7bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4180: 00629098 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4181: 00772b60 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4180: 00629090 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4181: 00772b58 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4182: 001ea214 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4183: 00aa88a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4184: 00adec6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4185: 006f5c20 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4185: 006f5c18 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4186: 00aded8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4187: 006723dc 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4187: 006723d4 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4188: 003bd728 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4189: 00adf364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4190: 0071ba64 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4190: 0071ba5c 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4191: 00adf162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4192: 007f1a00 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4192: 007f19f8 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4193: 00aa70f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4194: 00657cd8 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4194: 00657cd0 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4195: 0027d974 28 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4196: 00adf53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4197: 00359704 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4198: 007babb8 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4199: 00612130 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4200: 00571e68 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4198: 007babb0 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4199: 00612128 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4200: 00571e60 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4201: 00aad12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4202: 00aab8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4203: 0045518c 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4204: 00adfca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4205: 00ab410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4206: 00aadd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4207: 007da624 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4207: 007da61c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4208: 00adf66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4209: 00adfb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4210: 007b52b8 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4210: 007b52b0 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4211: 00adf5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4212: 00202bc8 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4213: 00adee0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4214: 00acd830 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4215: 004c4a08 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4216: 002305e8 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4217: 00adeb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4218: 006529f4 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4219: 006d850c 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4220: 006f5298 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4221: 00537c5c 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4222: 00570ce0 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4218: 006529ec 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4219: 006d8504 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4220: 006f5290 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4221: 00537c54 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4222: 00570cd8 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4223: 00ab164c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4224: 00ae002c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4225: 00444d8c 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4226: 00adf1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4227: 00adff86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4228: 003fbfd0 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4229: 005b3484 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4230: 00736a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4231: 007b54ac 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4229: 005b347c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4230: 007369fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4231: 007b54a4 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4232: 00aaf208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4233: 00aa7868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 4234: 006465b4 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4234: 006465ac 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4235: 00aab4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4236: 00adf852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4237: 00745084 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4237: 0074507c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4238: 00a9ebf4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4239: 00651d70 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4240: 00619cbc 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4239: 00651d68 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4240: 00619cb4 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4241: 00ade9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4242: 00adea4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4243: 002a71cc 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4244: 00255d6c 344 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4245: 005e5ec0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4245: 005e5eb8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4246: 0023a6c8 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4247: 0073a018 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4247: 0073a010 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4248: 00adf342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4249: 00ade830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4250: 00619150 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4250: 00619148 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4251: 0036ac3c 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4252: 00397550 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4253: 00ade738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4254: 00481418 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4255: 00aad45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4256: 00745530 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4256: 00745528 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4257: 00aaa4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4258: 00adf3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4259: 00aa4c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4260: 005f7780 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4260: 005f7778 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4261: 00ab0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4262: 00745308 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4263: 00555828 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4262: 00745300 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4263: 00555820 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4264: 00adf812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4265: 0068b21c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4266: 005cb2ac 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4265: 0068b214 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4266: 005cb2a4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4267: 00adfd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4268: 0077c460 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4268: 0077c458 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4269: 00aaee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 4270: 00541cc0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4270: 00541cb8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4271: 00adf0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4272: 00ab2f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4273: 00ade4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4274: 00adf1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4275: 00aa5300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4276: 00aaa70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 4277: 00ae02c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4278: 00aded92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4279: 004a4c88 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4280: 0034f958 480 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4281: 00ab0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4282: 00adf230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4283: 004a498c 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4284: 00584864 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4284: 0058485c 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4285: 00ab5b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4286: 007e2784 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4287: 005c9564 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4288: 0077078c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4286: 007e277c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4287: 005c955c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4288: 00770784 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4289: 00ab0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4290: 00adea82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4291: 00aa98b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4292: 003a84fc 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4293: 00adf3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4294: 0034f7fc 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4295: 00a1838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4296: 007809cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4297: 007ebedc 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4298: 004f0ec0 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4296: 007809c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4297: 007ebed4 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4298: 004f0eb8 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4299: 00aa5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4300: 00ae01ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4301: 00aaac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4302: 006d6a34 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4303: 0058de0c 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4304: 006fd418 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4302: 006d6a2c 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4303: 0058de04 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4304: 006fd410 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4305: 0045f2f8 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4306: 007eaac8 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4306: 007eaac0 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4307: 009eae5c 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4308: 00ae05e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4309: 00adf220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4310: 00adea0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4311: 006807a4 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4311: 0068079c 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4312: 004d0a98 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4313: 00ae02c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4314: 00adfc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4315: 00222e68 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4316: 0099495c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4317: 0070ea10 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4317: 0070ea08 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4318: 00ab4e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4319: 00ae06f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4320: 00aa9338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4321: 00a112a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4322: 00ab0208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4323: 00ae01b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4324: 00adff58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4325: 0061b974 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4326: 00776664 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4327: 005736c8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4328: 00701bc8 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4325: 0061b96c 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4326: 0077665c 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4327: 005736c0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4328: 00701bc0 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4329: 00ae0caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4330: 00306514 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4331: 003073f0 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4332: 00ab86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4333: 00524950 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4333: 00524948 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4334: 00ade41c 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4335: 005da2c0 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4336: 00965ac0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4335: 005da2b8 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4336: 00965ab0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4337: 0044a0c0 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4338: 00ae0384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4339: 00aac330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4340: 00257418 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4341: 0072b390 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4341: 0072b388 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4342: 00ae03f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4343: 005d581c 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4343: 005d5814 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4344: 00ab1c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4345: 0057a00c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4346: 007c0b64 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4345: 0057a004 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4346: 007c0b5c 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4347: 00ab77e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4348: 00799038 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4349: 0077e6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4348: 00799030 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4349: 0077e6c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4350: 00a17cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4351: 005e0c14 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4351: 005e0c0c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4352: 00aac220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4353: 00ab3754 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4354: 00ab4ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4355: 00952f68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4355: 00952f58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4356: 00aaffd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4357: 00ab58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4358: 00aaea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4359: 00adff04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4360: 007763c0 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4360: 007763b8 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4361: 002df584 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4362: 00235d64 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4363: 00adf672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4364: 007e4f9c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4364: 007e4f94 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4365: 00adfd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4366: 00ab428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4367: 009eb9c8 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4368: 00adf05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4369: 00ab7898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4370: 00aa594c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4371: 00adef94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4372: 00ae01ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4373: 009eaeac 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4374: 00713550 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 4375: 0058a1b0 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4374: 00713548 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4375: 0058a1a8 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4376: 00ade6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4377: 00ab0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4378: 00adeea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4379: 007478e0 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4379: 007478d8 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4380: 00ab1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4381: 00aaa2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ - 4382: 008f6b84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4383: 0051f78c 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4384: 007513e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4385: 00543010 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4386: 006fc4a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4382: 008f6b74 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4383: 0051f784 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4384: 007513d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4385: 00543008 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4386: 006fc49c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4387: 00ade792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4388: 0051ba14 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4388: 0051ba0c 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4389: 00ade884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4390: 001ea710 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4391: 00aa8868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4392: 005f5914 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ - 4393: 00771c2c 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4392: 005f590c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4393: 00771c24 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4394: 00ab1c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4395: 00aace3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4396: 00adfa4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4397: 00ade4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4398: 005365e8 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4398: 005365e0 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4399: 00ade9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4400: 0051c9c0 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4400: 0051c9b8 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4401: 0043b2b0 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4402: 00adf63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 4403: 00652d38 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4403: 00652d30 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4404: 00aa7758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4405: 00ade492 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4406: 0051cb00 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4407: 00734214 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ - 4408: 007fc524 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4406: 0051caf8 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4407: 0073420c 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4408: 007fc51c 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4409: 003c8310 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4410: 00adedb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4411: 00adf674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4412: 00aa9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4413: 00aa7998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ - 4414: 006fc83c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4415: 00659a8c 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4414: 006fc834 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4415: 00659a84 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4416: 00adf3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4417: 00a14ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 4418: 00adea2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4419: 006fb644 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4420: 00965b28 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4421: 007387a4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4419: 006fb63c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4420: 00965b18 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4421: 0073879c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4422: 00adf0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4423: 00aa7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 4424: 00554544 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 4425: 005bb63c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 4426: 007c7714 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4427: 007033b4 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4424: 0055453c 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 4425: 005bb634 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 4426: 007c770c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4427: 007033ac 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4428: 00adecfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4429: 00ae048e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4430: 00ae043c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4431: 00ae0678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4432: 009e59fc 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4433: 00ade69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 4434: 006fada4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4434: 006fad9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4435: 0023866c 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4436: 0079914c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4436: 00799144 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4437: 00233a8c 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4438: 0020cdcc 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4439: 002a6164 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4440: 006f7098 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4441: 007fad90 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4440: 006f7090 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4441: 007fad88 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4442: 003bb66c 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4443: 00659ce4 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4443: 00659cdc 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4444: 002538a4 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4445: 00ae073e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4446: 002414c8 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 4447: 0054c59c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ - 4448: 00773c80 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4447: 0054c594 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 4448: 00773c78 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4449: 00238374 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 4450: 00adfd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 4451: 006fe428 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4451: 006fe420 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4452: 00aad8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4453: 00ab2744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4454: 00444b7c 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4455: 00ab22e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4456: 00aabf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4457: 00ade912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 4458: 00adfd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 4459: 00adf406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4460: 00adff2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4461: 00ae004c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4462: 00ab0568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4463: 00aa6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 4464: 0074a410 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4464: 0074a408 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4465: 00adfab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4466: 00adf0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4467: 0074abb0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4467: 0074aba8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4468: 00aa8e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4469: 007c5b54 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4469: 007c5b4c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4470: 00221a78 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 4471: 00ab64a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 4472: 00703180 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 4472: 00703178 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 4473: 00ade544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ - 4474: 007078b8 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 4474: 007078b0 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 4475: 00ab49f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 4476: 007d9e1c 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 4477: 0077607c 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 4478: 005af56c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 4476: 007d9e14 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 4477: 00776074 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 4478: 005af564 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 4479: 00aa580c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 4480: 007da6ec 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 4480: 007da6e4 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 4481: 00ab11b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 4482: 002e6cf0 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 4483: 007da7a4 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 4483: 007da79c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 4484: 00aa7768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 4485: 00415fdc 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 4486: 0075a00c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 4487: 0052ccb8 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 4486: 0075a004 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 4487: 0052ccb0 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 4488: 00adfe06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 4489: 007456fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 4489: 007456f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 4490: 00aacfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 4491: 00ae0d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 4492: 00209f34 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 4493: 00aaf118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 4494: 0023db18 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 4495: 007b5e8c 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 4495: 007b5e84 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 4496: 00aae31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 4497: 00645b0c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 4497: 00645b04 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 4498: 00ae0c18 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 4499: 00762cdc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4499: 00762cd4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4500: 00ab2264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4501: 00232d68 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4502: 00711e78 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4503: 007c9f0c 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4504: 006f18ac 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4502: 00711e70 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4503: 007c9f04 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4504: 006f18a4 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4505: 00aaf930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4506: 00625aa8 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4506: 00625aa0 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4507: 00abbabc 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4508: 00aaf71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4509: 00adee38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4510: 00aa6178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4511: 00aa87c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 4512: 00ab40ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 4513: 0053d254 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 4513: 0053d24c 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 4514: 00adef76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 4515: 0079b6b8 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 4515: 0079b6b0 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 4516: 00adec00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 4517: 009e8068 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 4518: 007cf244 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 4518: 007cf23c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 4519: 00adf906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 4520: 00ab00c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 4521: 00ab1a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 4522: 005b1d78 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 4522: 005b1d70 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 4523: 00ab4724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ - 4524: 0079bb44 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 4524: 0079bb3c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 4525: 00aaa17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 4526: 00ab6884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 4527: 0034f550 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 4528: 00a10000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 4529: 00aa9288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 4530: 0072edfc 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 4530: 0072edf4 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 4531: 00ae06be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 4532: 00ade5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 4533: 00ab7908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 4534: 00354f30 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 4535: 0044911c 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 4536: 00ade960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 4537: 00aad03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 4538: 00657e88 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 4539: 007c1790 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 4538: 00657e80 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 4539: 007c1788 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 4540: 00ab0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 4541: 002985a0 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 4542: 00ab6934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 4543: 00adf656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 4544: 00571f04 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 4544: 00571efc 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 4545: 00ab0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 4546: 00ab1268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 4547: 00ae0476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 4548: 00565edc 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 4549: 00745644 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 4548: 00565ed4 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 4549: 0074563c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 4550: 00ab3244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 4551: 00adf4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 4552: 00aaeac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 4553: 005c91b0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 4553: 005c91a8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 4554: 0024c408 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 4555: 0027ced4 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 4556: 0021de08 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 4557: 00ade5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 4558: 0031d414 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 4559: 00aba034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 4560: 005b1c90 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 4561: 00759830 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 4562: 007471a8 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 4563: 006fc898 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ - 4564: 006dd274 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 4560: 005b1c88 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 4561: 00759828 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 4562: 007471a0 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 4563: 006fc890 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 4564: 006dd26c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 4565: 00ade72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 4566: 00adfe24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 4567: 00aa5240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 4568: 00adfc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 4569: 006565c8 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 4569: 006565c0 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 4570: 00ab822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 4571: 00aab8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 4572: 00adec98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 4573: 007edac8 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 4574: 00581f08 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 4573: 007edac0 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 4574: 00581f00 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 4575: 00ae00a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 4576: 0070269c 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 4576: 00702694 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 4577: 00adf310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 4578: 00aad26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 4579: 00adf020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 4580: 00ae0594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 4581: 007dfe08 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 4581: 007dfe00 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 4582: 00aabbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 4583: 00aded64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 4584: 00223d80 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 4585: 00ae006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 4586: 00aacfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 4587: 0073fde0 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 4587: 0073fdd8 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 4588: 00aabb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ - 4589: 0053b804 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 4589: 0053b7fc 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 4590: 00ae0660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 4591: 007816a0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 4591: 00781698 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 4592: 009e805c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 4593: 00a16ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 4594: 00618dec 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 4595: 006450b8 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 4596: 005b3768 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 4597: 0053f634 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 4594: 00618de4 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 4595: 006450b0 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 4596: 005b3760 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 4597: 0053f62c 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 4598: 0021ea98 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 4599: 00aabb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 4600: 00ab6364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 4601: 00aa8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 4602: 00adf5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 4603: 00313464 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 4604: 0070d3a4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 4604: 0070d39c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 4605: 00ae067e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 4606: 00aaf618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 4607: 00adea4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 4608: 00adf850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 4609: 00ae0704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 4610: 006fb810 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 4610: 006fb808 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 4611: 00ab1228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 4612: 00adec72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 4613: 00ab5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 4614: 007b218c 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 4615: 0051a7f8 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 4616: 007366c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 4614: 007b2184 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 4615: 0051a7f0 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 4616: 007366c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 4617: 00226028 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 4618: 00adf24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 4619: 00adf5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 4620: 006fd080 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 4620: 006fd078 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 4621: 00aae3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 4622: 007eb60c 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 4622: 007eb604 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 4623: 0021e4cc 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 4624: 00adf2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 4625: 0074ff44 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 4626: 005bd32c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 4627: 007d1ce4 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 4628: 006f9814 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 4629: 007c0738 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 4630: 006ff0b8 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 4631: 00687e24 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 4625: 0074ff3c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 4626: 005bd324 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 4627: 007d1cdc 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 4628: 006f980c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 4629: 007c0730 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 4630: 006ff0b0 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 4631: 00687e1c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 4632: 00adfc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 4633: 00414840 596 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 4634: 0042cdec 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 4635: 00adea9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 4636: 0057b228 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 4637: 005b6bf8 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 4636: 0057b220 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 4637: 005b6bf0 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 4638: 00ae053c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 4639: 00ab6324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 4640: 00aa88b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 4641: 009e7fc0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 4642: 00478670 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 4643: 00aa8dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 4644: 006ff448 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 4644: 006ff440 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 4645: 00adf758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 4646: 00aae958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 4647: 0031bca0 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 4648: 007ea19c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 4649: 007c7614 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 4648: 007ea194 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 4649: 007c760c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 4650: 002a2f64 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 4651: 009eb630 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 4652: 00adff60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 4653: 00ab4ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 4654: 00adea36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 4655: 00628ae8 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 4655: 00628ae0 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 4656: 00aaa21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 4657: 00aded0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 4658: 00763130 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 4658: 00763128 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 4659: 00ab4a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 4660: 00ab90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 4661: 00ab5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 4662: 00ab13b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 4663: 00270c58 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 4664: 00644f74 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 4664: 00644f6c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 4665: 00aae1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 4666: 00ab7428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 4667: 00ab5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 4668: 002033a4 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 4669: 00307778 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 4670: 00729c90 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 4670: 00729c88 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 4671: 00487fe0 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ - 4672: 005b6b50 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 4673: 0075a14c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 4672: 005b6b48 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 4673: 0075a144 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 4674: 00ade788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 4675: 0022a738 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 4676: 0077fad0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 4676: 0077fac8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 4677: 004ce480 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 4678: 003f2fd8 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 4679: 00aad2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 4680: 005afd50 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 4680: 005afd48 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 4681: 00ab60a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 4682: 001eb6a0 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 4683: 0076b244 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 4684: 005390a8 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 4683: 0076b23c 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 4684: 005390a0 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 4685: 00ab2aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 4686: 00ade455 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 4687: 00740c98 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 4687: 00740c90 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 4688: 0022b2ac 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 4689: 0061e4d8 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 4689: 0061e4d0 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 4690: 0023044c 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 4691: 0023f07c 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 4692: 0063a7c8 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 4692: 0063a7c0 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 4693: 00ab4e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 4694: 001ec018 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 4695: 00adf210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 4696: 00adf7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 4697: 00ab4734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 4698: 007757bc 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 4698: 007757b4 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 4699: 00adff56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 4700: 00ade832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 4701: 00adeae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 4702: 00aa8438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 4703: 003117f8 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 4704: 0054c4e4 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 4704: 0054c4dc 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 4705: 00ab1418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 4706: 009e8044 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 4707: 00adff9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 4708: 007acae0 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 4708: 007acad8 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 4709: 00ab9c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 4710: 00ae03be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 4711: 00adee08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 4712: 00adf1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 4713: 0060d4b4 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 4713: 0060d4ac 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 4714: 00ab4a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 4715: 00708c5c 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 4715: 00708c54 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 4716: 004b1578 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 4717: 00aa54d0 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 4718: 00ab9718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 4719: 0078d3ec 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 4719: 0078d3e4 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 4720: 00420364 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 4721: 0029525c 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 4722: 00aaecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 4723: 00707aec 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ - 4724: 007baed8 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 4723: 00707ae4 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 4724: 007baed0 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 4725: 00adefb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 4726: 004776b8 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 4727: 00574868 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 4728: 00937670 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 4729: 00792d48 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 4730: 0070d5d8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 4727: 00574860 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 4728: 00937660 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 4729: 00792d40 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 4730: 0070d5d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 4731: 00aad99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 4732: 007dcdf4 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 4732: 007dcdec 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 4733: 0028bff8 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 4734: 00937668 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 4735: 007c39d0 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 4734: 00937658 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 4735: 007c39c8 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 4736: 00ab92a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4737: 00aaf864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 4738: 00ab2614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 4739: 007029e4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 4740: 00937660 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 4739: 007029dc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 4740: 00937650 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 4741: 00ae00b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ - 4742: 005eda88 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 4742: 005eda80 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 4743: 00adf5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 4744: 0021edb8 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 4745: 00ae02d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 4746: 006a1e74 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 4746: 006a1e6c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 4747: 004a35b4 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 4748: 004ce428 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 4749: 00aabf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 4750: 00aa6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 4751: 00ade646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 4752: 0073f2dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 4753: 0079b504 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 4754: 007980d8 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 4752: 0073f2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 4753: 0079b4fc 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 4754: 007980d0 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 4755: 00adff34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 4756: 00aa9dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 4757: 00590f54 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 4758: 005e1504 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 4757: 00590f4c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 4758: 005e14fc 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 4759: 00ab420c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 4760: 00aa559c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 4761: 0029f940 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 4762: 00aa45f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 4763: 004d971c 244 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_stop │ │ │ │ 4764: 00ae0200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 4765: 00222f28 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 4766: 0074a758 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 4766: 0074a750 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 4767: 00ae0386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 4768: 0069335c 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 4769: 0056cb98 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 4768: 00693354 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 4769: 0056cb90 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 4770: 00a1a13c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 4771: 00772978 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 4771: 00772970 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 4772: 00a1a1ac 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 4773: 00ade43e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 4774: 00a1a23c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 4775: 00ab0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 4776: 00aadc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 4777: 0060ac74 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 4777: 0060ac6c 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 4778: 00adf7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 4779: 00ae013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 4780: 00aa9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 4781: 00ae01ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 4782: 006fbe2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 4782: 006fbe24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ 4783: 00ab6954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 4784: 0054c5ac 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 4784: 0054c5a4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 4785: 00adfb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 4786: 00ade436 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 4787: 00ab6004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 4788: 00438078 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 4789: 006155e8 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 4789: 006155e0 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 4790: 00adf242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 4791: 00543c60 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 4791: 00543c58 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 4792: 00ab0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 4793: 00aba2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 4794: 00aa97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 4795: 00574048 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 4796: 00698f94 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 4795: 00574040 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 4796: 00698f8c 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 4797: 00aaf028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 4798: 00ab8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 4799: 005b4278 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 4800: 007f1f34 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 4799: 005b4270 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 4800: 007f1f2c 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 4801: 00aa91b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 4802: 007ec4e0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 4802: 007ec4d8 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 4803: 00ae0152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 4804: 0022e4c8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 4805: 00aace7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 4806: 00a9ec00 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 4807: 00774530 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 4808: 00571ca8 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 4809: 006e0a80 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 4807: 00774528 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 4808: 00571ca0 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 4809: 006e0a78 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 4810: 00ab3dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 4811: 0058f928 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 4811: 0058f920 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 4812: 00aba6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 4813: 0031bbb8 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 4814: 006fd2a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 4815: 0069ca5c 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 4814: 006fd2a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 4815: 0069ca54 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 4816: 00ab8ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 4817: 00aad5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 4818: 0074d1b8 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 4819: 00658470 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 4818: 0074d1b0 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 4819: 00658468 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 4820: 00ae0194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 4821: 00ae0096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 4822: 00aa3ce8 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 4823: 00abbe94 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 4824: 00adff7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 4825: 00ade914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 4826: 00572044 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 4826: 0057203c 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 4827: 00aa77d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 4828: 00aa82c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 4829: 00aa4ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 4830: 00aae5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 4831: 00716490 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 4831: 00716488 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 4832: 00aae53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 4833: 0054dcdc 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 4833: 0054dcd4 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 4834: 00ade666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 4835: 00ade784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 4836: 00adf002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 4837: 007caa04 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 4837: 007ca9fc 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 4838: 00adf75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 4839: 005805d4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 4840: 00790608 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 4839: 005805cc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 4840: 00790600 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 4841: 00aaf7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 4842: 0079cc28 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 4842: 0079cc20 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 4843: 00ae0544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 4844: 007e2128 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 4844: 007e2120 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 4845: 00a13be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 4846: 004d352c 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 4847: 00ab0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 4848: 0070dfb8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 4848: 0070dfb0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 4849: 004d9c24 356 FUNC GLOBAL DEFAULT 12 openrisc_load_fdt │ │ │ │ 4850: 00aaf318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 4851: 00ab835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 4852: 00628600 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 4853: 007e485c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 4852: 006285f8 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 4853: 007e4854 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 4854: 00aadf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 4855: 0022b8b8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 4856: 00adf13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 4857: 00aade4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 4858: 00adedbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 4859: 00adf70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 4860: 00ab0ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 4861: 0045fbf4 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 4862: 00236bac 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 4863: 0059dd90 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 4863: 0059dd88 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 4864: 00ab9d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 4865: 0048143c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 4866: 0077e7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 4867: 00744da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 4866: 0077e7d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 4867: 00744d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 4868: 00adf038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 4869: 00adf488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 4870: 007f1750 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 4870: 007f1748 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 4871: 00aa7474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 4872: 00adf6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 4873: 0027bfb4 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 4874: 007c0fe0 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 4875: 00771e74 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 4874: 007c0fd8 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 4875: 00771e6c 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 4876: 009eae30 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 4877: 00adf14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 4878: 005ef3b4 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 4879: 0061bdac 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 4878: 005ef3ac 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 4879: 0061bda4 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 4880: 00aded60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 4881: 00adfaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 4882: 00aa5150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 4883: 00ab87fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 4884: 00472344 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 4885: 00ae02ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 4886: 004d433c 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 4887: 006fd69c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 4887: 006fd694 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 4888: 0022e574 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 4889: 00471ca8 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 4890: 00ae07e4 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 4891: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 4892: 005e5ed8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 4892: 005e5ed0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 4893: 00ae0602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 4894: 00aa7324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 4895: 00740a3c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 4895: 00740a34 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 4896: 00aa4718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 4897: 00a15080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 4898: 007f9250 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 4898: 007f9248 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 4899: 00adfef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 4900: 0064c1b0 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 4900: 0064c1a8 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 4901: 00adfb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 4902: 008007a8 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 4902: 008007a0 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 4903: 00ade6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 4904: 006e1d5c 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 4905: 007b4518 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 4904: 006e1d54 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 4905: 007b4510 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 4906: 00aa8dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 4907: 00652f24 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 4907: 00652f1c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 4908: 004b1190 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 4909: 00aba374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 4910: 00a1bcd0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 4911: 00ab4884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 4912: 00aa73c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 4913: 007e75cc 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 4914: 007f4b58 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 4913: 007e75c4 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 4914: 007f4b50 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 4915: 00adf77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 4916: 00ae0728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 4917: 0071b438 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 4917: 0071b430 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 4918: 00aa57cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 4919: 00aa51b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 4920: 006040b8 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 4920: 006040b0 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 4921: 009d92d0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 4922: 0023e7ec 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 4923: 006f0c54 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 4923: 006f0c4c 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 4924: 00adeb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 4925: 00adf21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 4926: 00a13b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 4927: 00adec12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 4928: 00ae0ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 4929: 002da2dc 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 4930: 0078fd5c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 4930: 0078fd54 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 4931: 00214bb4 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 4932: 00aa4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 4933: 00adf9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 4934: 005669dc 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 4934: 005669d4 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 4935: 00adebd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 4936: 00ab0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 4937: 00aaf0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 4938: 00ab57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 4939: 00ab2654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 4940: 00728dd0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 4940: 00728dc8 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 4941: 004ce828 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 4942: 00ae04de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 4943: 00ab4be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 4944: 00345604 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 4945: 00764bb4 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 4945: 00764bac 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 4946: 004b9698 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 4947: 0079c720 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 4947: 0079c718 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 4948: 00a12adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 4949: 00ab445c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 4950: 00adfa8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 4951: 00aad83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ - 4952: 0070ef50 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 4952: 0070ef48 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 4953: 00aad7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 4954: 00ae0cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 4955: 00aad1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 4956: 00adf0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 4957: 00268864 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ - 4958: 007efd14 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 4958: 007efd0c 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 4959: 00ae0258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 4960: 00ae0002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 4961: 00ae04f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 4962: 0074a3a0 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 4963: 00775f38 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 4962: 0074a398 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 4963: 00775f30 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 4964: 004279ac 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 4965: 00aa6850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 4966: 0072e144 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 4966: 0072e13c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 4967: 00313158 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 4968: 00797ac0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 4968: 00797ab8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 4969: 00aad46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 4970: 00adfe98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 4971: 00aabc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 4972: 00adf82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 4973: 007719b8 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 4973: 007719b0 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 4974: 00ab0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 4975: 00adfc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 4976: 00a14ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 4977: 007c2510 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 4977: 007c2508 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 4978: 00adf94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 4979: 00965ae4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 4979: 00965ad4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 4980: 00adf448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 4981: 00aa8798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 4982: 00623ae8 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 4982: 00623ae0 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 4983: 00ab4eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 4984: 005d407c 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 4984: 005d4074 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 4985: 00ae01de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 4986: 002169fc 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 4987: 0072c824 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 4987: 0072c81c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 4988: 00356194 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 4989: 00aaa49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 4990: 00adff4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 4991: 00ade73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 4992: 00ab29e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 4993: 00784a4c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 4993: 00784a44 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 4994: 00ab7558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 4995: 00adfa02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 4996: 00ae01da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 4997: 00aa71c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 4998: 002f70c0 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 4999: 00764a78 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5000: 0058bd9c 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 4999: 00764a70 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5000: 0058bd94 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5001: 004d2254 8 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5002: 00adef74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5003: 003c6fc4 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5004: 00ab9098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5005: 0022e624 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5006: 003fef90 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5007: 00788894 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5008: 005cc35c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5007: 0078888c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5008: 005cc354 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5009: 00ab6ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5010: 0058e6e4 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5011: 0074c3ac 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5010: 0058e6dc 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5011: 0074c3a4 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5012: 00adf026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5013: 0077ae98 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5014: 0077eac4 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5015: 007f90e0 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5013: 0077ae90 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5014: 0077eabc 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5015: 007f90d8 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5016: 00aaa7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5017: 00466d50 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5018: 00aa85a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5019: 00647f3c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5019: 00647f34 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5020: 004d0308 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5021: 00756808 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5021: 00756800 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5022: 00230750 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5023: 005f5890 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5023: 005f5888 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5024: 00adfd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5025: 00adf8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5026: 0042789c 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 5027: 007b7810 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5028: 00718320 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5027: 007b7808 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5028: 00718318 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5029: 004d2e18 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5030: 00a13ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5031: 007c46b0 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5031: 007c46a8 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5032: 00adfcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5033: 006167f0 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5034: 0077359c 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5033: 006167e8 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5034: 00773594 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5035: 004b46a4 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5036: 00aaee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5037: 00adfd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5038: 00741d74 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5039: 0051bde4 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5040: 005ca0f0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5038: 00741d6c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5039: 0051bddc 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5040: 005ca0e8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5041: 00adfed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5042: 00ab3e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5043: 00aa82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5044: 00ae055c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5045: 00ade684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 5046: 00ade92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 5047: 00abcf28 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 5048: 00adf498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 5049: 0034d62c 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5050: 00adfe3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5051: 00423930 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5052: 00ab7658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5053: 0047e688 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5054: 00aa8a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5055: 005a8740 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5055: 005a8738 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5056: 00ae0556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5057: 00a1efd8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5058: 00ae0542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5059: 00561a20 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5060: 00558258 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5059: 00561a18 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5060: 00558250 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5061: 0048b894 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5062: 005ca388 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5062: 005ca380 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5063: 00aab300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5064: 00ae049c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5065: 00adf840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5066: 00589338 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 5067: 005ca53c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5066: 00589330 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5067: 005ca534 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5068: 00222f64 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5069: 00aaadfc 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5070: 00355b6c 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5071: 004b4790 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5072: 006565cc 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5072: 006565c4 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5073: 00adf99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ - 5074: 0054c8f0 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ - 5075: 0079571c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5074: 0054c8e8 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5075: 00795714 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5076: 0023dbf0 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5077: 002a7c78 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5078: 00244c90 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 5079: 0069cd50 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5079: 0069cd48 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5080: 00493f88 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5081: 00adf650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5082: 00adf46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5083: 0077baa4 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5083: 0077ba9c 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5084: 00a15a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5085: 00785c70 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5085: 00785c68 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5086: 00aadd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5087: 00a14f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5088: 0072e7f4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5089: 0060f58c 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5088: 0072e7ec 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5089: 0060f584 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5090: 00adfc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5091: 00adf618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5092: 00ab7998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5093: 00ab8a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5094: 00656450 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5095: 007bb24c 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5094: 00656448 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5095: 007bb244 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5096: 00adfbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5097: 00241260 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5098: 00acd888 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5099: 00ab3364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5100: 00ab4ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5101: 00aa579c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5102: 0058a35c 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5102: 0058a354 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5103: 00ade48e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5104: 007cbd2c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ - 5105: 00609d0c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5104: 007cbd24 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5105: 00609d04 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5106: 002357b8 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5107: 00764d58 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5107: 00764d50 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5108: 00ab8ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5109: 00adf08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5110: 00adf5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5111: 00ae028a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5112: 00ade453 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5113: 0042f384 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5114: 0050aef4 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5114: 0050aeec 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5115: 00229d10 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5116: 00292bc8 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5117: 00ab76b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5118: 00ade704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5119: 00ab76c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5120: 00aa7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5121: 00adf860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5122: 007f28c8 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5123: 007c2f1c 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5124: 007cb7c0 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5122: 007f28c0 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5123: 007c2f14 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5124: 007cb7b8 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5125: 00ade4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5126: 00aa8518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5127: 00719e7c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5127: 00719e74 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5128: 00ae007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5129: 00ab3354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 5130: 006441f4 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 5131: 007991a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5130: 006441ec 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5131: 007991a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5132: 00adf2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5133: 00ab65d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5134: 00aac020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5135: 00adfdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5136: 002278c0 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5137: 007b4dec 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5137: 007b4de4 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5138: 00ade390 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5139: 00adf4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5140: 009e8304 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5141: 006a1d04 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5142: 0051bf10 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5143: 006a6ba8 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5141: 006a1cfc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5142: 0051bf08 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5143: 006a6ba0 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5144: 004d09c0 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5145: 00adf4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5146: 004c8464 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5147: 00ade66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5148: 00416494 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5149: 00adf47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5150: 0023eae0 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5151: 00740a58 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 5152: 00579b28 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5151: 00740a50 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5152: 00579b20 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5153: 003bd444 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5154: 00adfef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5155: 0031d0d0 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5156: 00aaf188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5157: 006f05e8 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5157: 006f05e0 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5158: 009ea194 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5159: 00ae0c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5160: 00adf9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5161: 002de180 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5162: 0030fe4c 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5163: 00aab540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5164: 00ade580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5165: 00227d90 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5166: 00ad5d48 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5167: 004805e4 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5168: 00aa70d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5169: 007b23ac 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5169: 007b23a4 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5170: 00aaefe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5171: 0051ef38 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5171: 0051ef30 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5172: 00206fac 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5173: 00ae0090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5174: 004c75fc 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5175: 00ae06fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5176: 00ae055a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5177: 00ade85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5178: 00230a20 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5179: 00739e3c 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5179: 00739e34 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5180: 0026f154 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5181: 00ae042e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5182: 0063c5f0 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5182: 0063c5e8 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5183: 00ae04ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5184: 00ab7bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5185: 003ba144 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5186: 005703c0 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5187: 00651f40 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5188: 006e15ac 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5186: 005703b8 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5187: 00651f38 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5188: 006e15a4 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5189: 0027dfdc 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5190: 006fbb4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5191: 006481c8 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5192: 00639d34 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5190: 006fbb44 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5191: 006481c0 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5192: 00639d2c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5193: 00adf7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5194: 00abb1a8 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5195: 00aaa89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5196: 007b40bc 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5196: 007b40b4 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5197: 00ab5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5198: 00ae0540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5199: 00ab174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5200: 00ab0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5201: 00ae0006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5202: 0044a48c 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5203: 00adf8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5204: 00952e18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5204: 00952e08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5205: 00ade746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5206: 00306130 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5207: 00ab4a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5208: 00adea7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5209: 005cc11c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 5210: 0058fb5c 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5209: 005cc114 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5210: 0058fb54 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5211: 00ade9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5212: 00ab33e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 5213: 00570d58 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 5213: 00570d50 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5214: 00ae01d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5215: 00aa8968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5216: 001ea240 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5217: 00ab8d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5218: 0065840c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5218: 00658404 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5219: 00422b60 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5220: 00ab6fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5221: 00a18200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5222: 004808c4 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5223: 0072df24 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5223: 0072df1c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5224: 00ab4b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5225: 00424390 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5226: 007dc398 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5226: 007dc390 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5227: 00adfce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5228: 00aabfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5229: 0021dca0 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5230: 00adffda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ - 5231: 007834a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 5232: 005cb628 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 5231: 007834a0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5232: 005cb620 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5233: 00ae04e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5234: 00adf1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5235: 00aa94b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5236: 00ab40fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5237: 00ab4cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5238: 004c4ac4 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5239: 00ab09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5240: 0079b1b8 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5240: 0079b1b0 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5241: 00abc588 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5242: 00ab9a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5243: 005803b8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5243: 005803b0 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5244: 00477234 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5245: 0073d210 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5245: 0073d208 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5246: 00397534 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5247: 00adf7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5248: 00769dbc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5248: 00769db4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5249: 00ae0256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5250: 0035c84c 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5251: 00ade9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5252: 006fb86c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5252: 006fb864 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5253: 004aa054 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 5254: 007e0834 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 5255: 005aac88 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 5254: 007e082c 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5255: 005aac80 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5256: 00ae071c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 5257: 0057977c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 5257: 00579774 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5258: 0048dbf0 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5259: 0072fd18 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5259: 0072fd10 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5260: 00aab660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 5261: 005a0fd0 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 5261: 005a0fc8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5262: 009e43e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5263: 007e9518 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5263: 007e9510 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5264: 00adeb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5265: 00ab8930 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5266: 00230368 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5267: 00ab4d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5268: 00a169c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5269: 00aad4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5270: 007e161c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5270: 007e1614 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5271: 00ab17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5272: 0058eb30 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 5273: 006ff300 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5272: 0058eb28 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5273: 006ff2f8 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5274: 00aa8b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5275: 009e4f34 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5276: 00adf066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5277: 0057ec60 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5277: 0057ec58 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5278: 00aaac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5279: 00ade96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5280: 005847e4 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5281: 005d23d8 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5280: 005847dc 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5281: 005d23d0 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5282: 00adff8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5283: 00ade6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5284: 00780eb8 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5284: 00780eb0 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5285: 00adf218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5286: 00222a54 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5287: 007e4508 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5288: 006f65c0 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5287: 007e4500 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5288: 006f65b8 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5289: 0021f758 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5290: 001ed0f8 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5291: 00ae0684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5292: 00ae01b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 5293: 005ca19c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 5293: 005ca194 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5294: 00ab5020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5295: 00aa7314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5296: 0043b378 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5297: 00ab448c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5298: 00adfe7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5299: 00adfeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5300: 00804830 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5300: 00804828 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5301: 00aa4ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5302: 00abbd90 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5303: 004227b0 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5304: 00ade6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5305: 00aae44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5306: 00682da4 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5306: 00682d9c 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5307: 00ade62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 5308: 007262ac 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 5308: 007262a4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 5309: 00ab9fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 5310: 005ca3e8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 5310: 005ca3e0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 5311: 00adf566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 5312: 00673204 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 5312: 006731fc 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 5313: 002edad4 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 5314: 005ca57c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 5314: 005ca574 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 5315: 00adeec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 5316: 005b0920 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 5316: 005b0918 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 5317: 00aa5100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 5318: 00adfc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 5319: 00aa8858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ - 5320: 00578aa0 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 5320: 00578a98 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 5321: 00ab11d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 5322: 0075559c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 5323: 006fc5b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 5322: 00755594 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 5323: 006fc5b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 5324: 00ab89f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 5325: 00adff54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 5326: 006f2688 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 5327: 0074d52c 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 5328: 007279a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 5326: 006f2680 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 5327: 0074d524 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 5328: 00727998 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 5329: 00adef42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 5330: 00ae0400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 5331: 00797694 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 5331: 0079768c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 5332: 00ae0cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 5333: 00229a18 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 5334: 002294f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 5335: 00ae0d34 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 5336: 00ab15fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 5337: 00ab7d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 5338: 00aaf844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 5339: 00adf2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 5340: 00796c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 5341: 0073715c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 5342: 00691048 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 5340: 00796c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 5341: 00737154 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 5342: 00691040 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 5343: 00aaec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 5344: 00ae0680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 5345: 00aae28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 5346: 00ab9ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 5347: 00710d08 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 5347: 00710d00 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 5348: 00ade44c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 5349: 00ae04b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 5350: 00a17288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 5351: 00756188 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 5351: 00756180 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 5352: 004b4754 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 5353: 00adeb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 5354: 006fe5d4 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 5354: 006fe5cc 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 5355: 00ab1308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 5356: 00ade4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 5357: 00adf5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 5358: 00298540 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 5359: 00594504 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 5359: 005944fc 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 5360: 00ade688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 5361: 004cf274 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 5362: 00aa8128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 5363: 003a8694 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 5364: 00aabab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 5365: 00965b00 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 5366: 007f925c 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 5365: 00965af0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 5366: 007f9254 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 5367: 00ab85dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 5368: 00ab4784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 5369: 004cb6d8 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 5370: 009ea1a4 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 5371: 004d225c 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 5372: 0035217c 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 5373: 00552960 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 5374: 0072e68c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 5373: 00552958 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 5374: 0072e684 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 5375: 00adf2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 5376: 00793bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 5376: 00793bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 5377: 00adfa62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 5378: 00aa5fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 5379: 00ab847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 5380: 002a7ac0 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 5381: 006489d0 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 5381: 006489c8 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 5382: 00ab187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 5383: 00427ab0 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 5384: 004a47c0 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 5385: 00adf11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 5386: 004d7068 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 5387: 005e4c04 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 5387: 005e4bfc 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 5388: 00adfa24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 5389: 00480a84 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 5390: 00ab6544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 5391: 00ae0528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 5392: 007eeb6c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 5393: 00628798 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 5392: 007eeb64 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 5393: 00628790 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 5394: 0043b678 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 5395: 00716380 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 5396: 0061b384 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 5395: 00716378 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 5396: 0061b37c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 5397: 00aaf128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 5398: 00adeeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 5399: 0075ef90 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 5399: 0075ef88 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 5400: 00aa7254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 5401: 0035e8fc 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ - 5402: 005e26bc 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 5403: 00603638 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 5404: 005773c8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 5402: 005e26b4 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 5403: 00603630 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 5404: 005773c0 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 5405: 004ceff4 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 5406: 00808a00 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 5406: 008089f0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 5407: 00ade3f0 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 5408: 006f4c9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 5408: 006f4c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 5409: 00adedf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 5410: 00adea22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 5411: 007c93c0 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 5411: 007c93b8 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 5412: 00aded0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 5413: 00adfaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 5414: 00a1793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 5415: 00ae0978 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 5416: 004b4474 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 5417: 00ade8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 5418: 003fe854 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 5419: 00aacc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 5420: 00ab4fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 5421: 0021c790 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 5422: 00a20008 132 OBJECT GLOBAL DEFAULT 24 helper_info_stod │ │ │ │ 5423: 00ab0588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 5424: 00501ea8 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 5424: 00501ea0 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 5425: 00996698 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 5426: 00ab66b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 5427: 0060c174 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 5427: 0060c16c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 5428: 00ade9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 5429: 00aa87a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 5430: 001edad8 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 5431: 00a11744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 5432: 00aaa30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 5433: 00adfebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 5434: 00adee26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 5435: 00adf2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 5436: 005c5230 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 5436: 005c5228 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 5437: 00ab0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 5438: 00aa5260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 5439: 002ed5d4 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 5440: 00aa8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 5441: 00ab163c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 5442: 005b57f8 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 5442: 005b57f0 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 5443: 003ba468 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 5444: 004d1e74 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 5445: 002a35fc 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 5446: 0071ab88 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 5446: 0071ab80 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 5447: 00ab0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 5448: 00ab423c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 5449: 00aa68b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 5450: 00aa5400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 5451: 00442078 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 5452: 00ade51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 5453: 00adefa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 5454: 00adec02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 5455: 00adf662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 5456: 007bdeac 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 5457: 00626bcc 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 5456: 007bdea4 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 5457: 00626bc4 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 5458: 00364600 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 5459: 00469758 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 5460: 00ab9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 5461: 00ab7528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 5462: 00701068 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 5462: 00701060 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 5463: 00adf9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 5464: 00ade822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 5465: 00aac3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 5466: 00aa93c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 5467: 00a9e8b4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 5468: 004a55ec 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 5469: 0059db10 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 5469: 0059db08 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 5470: 00ab8c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 5471: 00aa6e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 5472: 00284d10 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 5473: 00aa8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 5474: 00221570 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 5475: 007fb468 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 5475: 007fb460 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 5476: 00aacbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 5477: 00ab887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 5478: 007cc484 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 5479: 0077345c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 5478: 007cc47c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 5479: 00773454 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 5480: 00aa92d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 5481: 007444ac 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 5481: 007444a4 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 5482: 00ab5d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 5483: 00ab3464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 5484: 007a0f9c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 5485: 005f85fc 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 5486: 007016c4 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 5484: 007a0f94 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 5485: 005f85f4 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 5486: 007016bc 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 5487: 00ab0148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 5488: 00ae0d36 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 5489: 005a0ea4 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 5489: 005a0e9c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 5490: 00ab0188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 5491: 006eeaf8 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 5491: 006eeaf0 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 5492: 00ae009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 5493: 007145a8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 5493: 007145a0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 5494: 00aaa4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 5495: 00adf760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 5496: 002e6bbc 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 5497: 0070fbec 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 5497: 0070fbe4 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 5498: 00aae32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 5499: 00aad39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 5500: 00ab31f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 5501: 0074480c 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 5501: 00744804 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 5502: 00adf2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 5503: 00aae9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 5504: 00a15ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 5505: 00ab5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 5506: 00adf664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 5507: 00ab3f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ 5508: 00adef8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ @@ -5516,942 +5516,942 @@ │ │ │ │ 5512: 00aa95b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CTRL_WRITE_EVENT │ │ │ │ 5513: 00aded3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 5514: 00aad6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 5515: 00ae06ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 5516: 00ade5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 5517: 00aded9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 5518: 00aa9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 5519: 00731880 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 5519: 00731878 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 5520: 00adf25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 5521: 00a15398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 5522: 00aa7434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 5523: 00adebd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 5524: 00adedac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 5525: 00a13214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 5526: 00ab5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 5527: 00aa9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 5528: 00aa5f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 5529: 00ae06d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 5530: 00ab7f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 5531: 00560138 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 5532: 00542928 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 5531: 00560130 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 5532: 00542920 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 5533: 00ab6914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 5534: 004d1dac 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 5535: 006e1340 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 5536: 0074558c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 5537: 0074222c 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 5538: 007e25dc 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 5535: 006e1338 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 5536: 00745584 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 5537: 00742224 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 5538: 007e25d4 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 5539: 00ab158c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 5540: 00aaf088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 5541: 00437ae4 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 5542: 007b2350 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 5542: 007b2348 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 5543: 00468b14 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 5544: 0023228c 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 5545: 00ade8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 5546: 00770b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 5546: 00770b78 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 5547: 00adf212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 5548: 00adff9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 5549: 00ab0178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 5550: 00ab7958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 5551: 00647990 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 5552: 005543b4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 5551: 00647988 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 5552: 005543ac 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 5553: 00ab85fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 5554: 00625160 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 5554: 00625158 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 5555: 00aa6660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 5556: 00353278 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 5557: 004a311c 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 5558: 005724e4 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 5559: 00708c40 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 5560: 005d5468 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 5558: 005724dc 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 5559: 00708c38 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 5560: 005d5460 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 5561: 00ab6fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 5562: 00622e10 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 5562: 00622e08 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 5563: 00ae0c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 5564: 00aab7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 5565: 005184a0 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 5565: 00518498 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 5566: 003516a4 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 5567: 0024dce4 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 5568: 00adf8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 5569: 00ab190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 5570: 00adfb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 5571: 00aaf5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 5572: 005d58ec 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 5572: 005d58e4 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 5573: 00ab2c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 5574: 0047f9ac 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 5575: 004d05a8 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 5576: 005c9fa8 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 5576: 005c9fa0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 5577: 00ab78b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 5578: 00ae0226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 5579: 005cbf64 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 5579: 005cbf5c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 5580: 00aaac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 5581: 00adebce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 5582: 007edb40 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 5582: 007edb38 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 5583: 00ade8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 5584: 0077033c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 5584: 00770334 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 5585: 00ab0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 5586: 00611738 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 5586: 00611730 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 5587: 00ab6334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 5588: 00adea10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 5589: 00aa8398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 5590: 00ab4a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 5591: 004fa6ec 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 5591: 004fa6e4 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 5592: 002713ac 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 5593: 00adf256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 5594: 00a9e8fc 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 5595: 004b2394 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 5596: 00aa4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 5597: 00aa595c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 5598: 00ab63f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 5599: 00adf58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 5600: 00adfe94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 5601: 00240fb0 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 5602: 00aa44c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 5603: 00aa8c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 5604: 00adf924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 5605: 00730588 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 5605: 00730580 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 5606: 00adf8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 5607: 00222b60 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 5608: 00adfde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 5609: 00791eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 5609: 00791ee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 5610: 003b69b8 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 5611: 00adf47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 5612: 00757be8 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 5612: 00757be0 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 5613: 00aadf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 5614: 004817e4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 5615: 0078903c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 5616: 007c42a4 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 5615: 00789034 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 5616: 007c429c 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 5617: 00aac130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 5618: 0023ed94 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 5619: 007c1bf8 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 5619: 007c1bf0 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 5620: 00ade4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 5621: 00436714 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 5622: 00adf3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 5623: 005f5904 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 5623: 005f58fc 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 5624: 00ab4994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 5625: 00ab3434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 5626: 00aa5180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 5627: 00ab25a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 5628: 00adea8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 5629: 00aa87d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 5630: 00adeb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 5631: 00adfaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 5632: 0076f35c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 5632: 0076f354 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 5633: 009e8780 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 5634: 00adf756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 5635: 0027d4f4 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 5636: 00adf134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 5637: 005d55ec 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 5637: 005d55e4 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 5638: 00231514 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 5639: 007afee0 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 5639: 007afed8 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 5640: 00ab24a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 5641: 0063b2f4 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 5641: 0063b2ec 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 5642: 00ab2494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 5643: 0024bd84 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 5644: 005ac194 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 5645: 005ea2e0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 5644: 005ac18c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 5645: 005ea2d8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 5646: 00a1817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 5647: 00ae0424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 5648: 009ea708 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 5649: 004244d8 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 5650: 007eafbc 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 5650: 007eafb4 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 5651: 004806f0 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 5652: 00adf978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 5653: 00adf2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 5654: 0066a5c4 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 5654: 0066a5bc 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 5655: 00a0b12c 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 5656: 00ab0248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 5657: 00797814 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 5658: 0058b62c 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 5659: 006ffa3c 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 5660: 004df514 28 FUNC GLOBAL DEFAULT 12 helper_float_sub_d │ │ │ │ - 5661: 00628818 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 5662: 007053d0 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 5657: 0079780c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 5658: 0058b624 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 5659: 006ffa34 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 5660: 004df510 28 FUNC GLOBAL DEFAULT 12 helper_float_sub_d │ │ │ │ + 5661: 00628810 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 5662: 007053c8 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 5663: 003f7434 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 5664: 00560d4c 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 5664: 00560d44 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 5665: 004d0034 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 5666: 00965b10 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 5666: 00965b00 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 5667: 00ade674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 5668: 0054ace8 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 5668: 0054ace0 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 5669: 004c21e0 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 5670: 0052c908 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 5671: 00722ec4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 5672: 006458d4 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 5670: 0052c900 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 5671: 00722ebc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 5672: 006458cc 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 5673: 00aab740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 5674: 00a16a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ - 5675: 004df530 20 FUNC GLOBAL DEFAULT 12 helper_float_sub_s │ │ │ │ + 5675: 004df52c 20 FUNC GLOBAL DEFAULT 12 helper_float_sub_s │ │ │ │ 5676: 00aadf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 5677: 00aba198 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 5678: 00adf322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 5679: 00ab2964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 5680: 007502f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 5680: 007502ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 5681: 00235254 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ - 5682: 005c447c 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 5683: 006ddbe4 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 5682: 005c4474 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 5683: 006ddbdc 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 5684: 00ad5d58 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 5685: 00ab1c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 5686: 0022db44 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 5687: 00714a3c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 5688: 005d3fd8 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 5687: 00714a34 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 5688: 005d3fd0 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 5689: 00aa9e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 5690: 0073a4c4 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 5691: 0054c19c 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 5690: 0073a4bc 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 5691: 0054c194 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 5692: 00adf586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 5693: 00769bf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 5693: 00769be8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 5694: 00aa54b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 5695: 0043c5c0 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 5696: 009ead04 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 5697: 00adea68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 5698: 00ab0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 5699: 00ae02e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 5700: 00aaa44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 5701: 00aad3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 5702: 0060c2ec 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 5702: 0060c2e4 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 5703: 002378b8 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 5704: 003fe934 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 5705: 00ade71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 5706: 004d19b4 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 5707: 004481ec 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 5708: 00541bf4 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 5709: 006ebc60 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 5708: 00541bec 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 5709: 006ebc58 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 5710: 00ab63d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 5711: 005ca044 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 5711: 005ca03c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 5712: 00aba928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 5713: 00adf710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 5714: 0044aa6c 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 5715: 00aaa97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 5716: 00ae06c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 5717: 00217e50 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 5718: 00adebe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 5719: 0073da90 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 5719: 0073da88 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 5720: 00ade962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 5721: 00226834 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 5722: 00ab5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 5723: 009ea038 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 5724: 00aaf3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 5725: 00ab444c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 5726: 0067ceac 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 5726: 0067cea4 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 5727: 0048391c 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 5728: 00aa5290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 5729: 002a6b34 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 5730: 00aa66b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 5731: 005ca328 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 5731: 005ca320 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 5732: 00adf95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 5733: 00a14294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 5734: 005ca4fc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 5734: 005ca4f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 5735: 00ab4914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 5736: 0071ace4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 5736: 0071acdc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 5737: 00ae041e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 5738: 00aa7708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 5739: 0072eec0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 5739: 0072eeb8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 5740: 00355010 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 5741: 00adff96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 5742: 00659940 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ - 5743: 00619d9c 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 5744: 0059d7a8 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 5742: 00659938 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 5743: 00619d94 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 5744: 0059d7a0 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 5745: 002a837c 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 5746: 00799540 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 5746: 00799538 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 5747: 00ade5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 5748: 00aa6228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 5749: 003aeb10 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 5750: 00ade732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 5751: 00adefea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 5752: 005d56a4 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 5752: 005d569c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 5753: 00adfc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ - 5754: 0054de40 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 5754: 0054de38 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 5755: 00adee76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 5756: 0057289c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 5756: 00572894 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 5757: 00ab4ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 5758: 00ab6cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ - 5759: 00712d64 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 5760: 00708330 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 5759: 00712d5c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 5760: 00708328 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 5761: 00adf80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 5762: 00ab3b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 5763: 00adfe80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ - 5764: 007c51dc 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 5764: 007c51d4 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 5765: 00aa47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 5766: 00ae0c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 5767: 00aa62b8 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 5768: 00765974 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 5768: 0076596c 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 5769: 00aa63a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 5770: 00adf278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 5771: 0072f760 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 5772: 007bd1ec 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 5771: 0072f758 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 5772: 007bd1e4 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 5773: 00aa53e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 5774: 0046cda8 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 5775: 009eb004 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 5776: 00ae0116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 5777: 0078df7c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 5777: 0078df74 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 5778: 00aaf74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 5779: 0023cc6c 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 5780: 00aa4618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 5781: 003b9100 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 5782: 002a7d74 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 5783: 00ab13a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 5784: 00ae01c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 5785: 0076e30c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 5785: 0076e304 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 5786: 00ab8fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 5787: 004be020 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 5788: 004cfc68 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 5789: 0029974c 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 5790: 00ae0504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 5791: 005019d0 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 5791: 005019c8 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 5792: 00ab5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 5793: 0077e558 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 5793: 0077e550 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 5794: 00ae00ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 5795: 00adf90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 5796: 00aaa4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 5797: 00ab167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 5798: 006e0f9c 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 5798: 006e0f94 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 5799: 00adf526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 5800: 0046e75c 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 5801: 005af2cc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 5802: 00727b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 5801: 005af2c4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 5802: 00727b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 5803: 00ab18cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 5804: 006d5ad4 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 5804: 006d5acc 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 5805: 0043a560 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 5806: 00628894 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 5806: 0062888c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 5807: 00226664 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 5808: 006fb0e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 5809: 007de498 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 5808: 006fb0d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 5809: 007de490 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 5810: 00aa6278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 5811: 00203244 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 5812: 0026edd4 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 5813: 006e0110 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 5813: 006e0108 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 5814: 00adee94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 5815: 005b206c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 5815: 005b2064 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 5816: 00aabba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 5817: 00ab5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 5818: 00ae05de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 5819: 00adea1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 5820: 00ae0114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 5821: 005e129c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 5821: 005e1294 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 5822: 0043e774 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 5823: 00ae06a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 5824: 007e6a60 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 5824: 007e6a58 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 5825: 00a179c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 5826: 00ab8920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 5827: 00ab7298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 5828: 00adf4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 5829: 00427788 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 5830: 00ab97d8 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 5831: 007dbc24 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 5831: 007dbc1c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 5832: 00ab0418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 5833: 002411a8 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 5834: 004b2298 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 5835: 00937624 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 5835: 00937614 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 5836: 00ab2e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 5837: 00aa8588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 5838: 00adee0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 5839: 0079795c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 5839: 00797954 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 5840: 00ab92e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 5841: 00adf3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 5842: 00aadc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 5843: 007664a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 5843: 007664a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 5844: 00aded34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 5845: 00456d70 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 5846: 002a2584 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 5847: 0042d1d4 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 5848: 00554418 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 5848: 00554410 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 5849: 00ab8a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5850: 00adfda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 5851: 007d3d1c 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 5851: 007d3d14 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 5852: 004a5358 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 5853: 002a2f0c 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 5854: 00aae48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 5855: 00ab69c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 5856: 0073d598 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 5856: 0073d590 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 5857: 00adec92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 5858: 00adf748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 5859: 0079e34c 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 5860: 006513a4 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 5861: 006f1594 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 5862: 007c8144 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 5863: 007bd100 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 5859: 0079e344 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 5860: 0065139c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 5861: 006f158c 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 5862: 007c813c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 5863: 007bd0f8 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 5864: 0027dd48 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 5865: 00aab750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 5866: 00aa4788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 5867: 00adeef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 5868: 00ae0010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 5869: 00aa5130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 5870: 00ade768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 5871: 00749c50 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 5871: 00749c48 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 5872: 00adeb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ - 5873: 007f19b8 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 5874: 00645594 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 5873: 007f19b0 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 5874: 0064558c 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 5875: 00232248 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 5876: 00ade6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 5877: 00aae10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 5878: 00ab9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 5879: 002030d4 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 5880: 00adeca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 5881: 00adf71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 5882: 007996b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 5882: 007996a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 5883: 009eb140 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 5884: 0024073c 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 5885: 00aa53f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 5886: 0079cf6c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 5886: 0079cf64 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 5887: 00430fc0 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 5888: 00ab50b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 5889: 00ab862c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 5890: 00ab88d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 5891: 00ae07c8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 5892: 00adf0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 5893: 004a8a38 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 5894: 00aa8478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 5895: 00ade7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 5896: 00ab9d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 5897: 005ef298 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 5898: 007d099c 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 5897: 005ef290 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 5898: 007d0994 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 5899: 00ab3c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 5900: 005afbec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 5901: 007ebec8 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 5900: 005afbe4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 5901: 007ebec0 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 5902: 00ab5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 5903: 00adee64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 5904: 00ab6774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 5905: 00a18b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 5906: 00abbe80 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 5907: 005d7e84 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 5908: 005f5394 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 5907: 005d7e7c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 5908: 005f538c 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 5909: 00ae03cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 5910: 00aaf1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 5911: 00adf73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 5912: 00ab7fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 5913: 00adfbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ - 5914: 00788d58 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 5914: 00788d50 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 5915: 00adf4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 5916: 00ade8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 5917: 005b2e60 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 5917: 005b2e58 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 5918: 00aae12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 5919: 007f46b8 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 5919: 007f46b0 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 5920: 00adf02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 5921: 00aabac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 5922: 002352c0 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 5923: 0020d0e8 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 5924: 00adf838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 5925: 00ae0d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 5926: 002294d0 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 5927: 002365bc 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 5928: 007f8578 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 5928: 007f8570 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 5929: 00ae0146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5930: 00adecd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 5931: 005b26c8 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 5931: 005b26c0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 5932: 00ae00e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 5933: 004df96c 92 FUNC GLOBAL DEFAULT 12 helper_float_ult_d │ │ │ │ - 5934: 007e4660 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 5933: 004df968 92 FUNC GLOBAL DEFAULT 12 helper_float_ult_d │ │ │ │ + 5934: 007e4658 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 5935: 00adf0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 5936: 007b4798 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 5937: 007350c4 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 5936: 007b4790 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 5937: 007350bc 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 5938: 004942d4 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 5939: 00aa5a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 5940: 00aab320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 5941: 00478400 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 5942: 00adeeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 5943: 00215eb4 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 5944: 005a7e2c 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 5944: 005a7e24 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 5945: 00adf5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 5946: 00ae0674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 5947: 006ff464 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 5947: 006ff45c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 5948: 009e5b40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 5949: 00adede2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 5950: 00ad5d95 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 5951: 00adf078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ - 5952: 004df9c8 76 FUNC GLOBAL DEFAULT 12 helper_float_ult_s │ │ │ │ + 5952: 004df9c4 76 FUNC GLOBAL DEFAULT 12 helper_float_ult_s │ │ │ │ 5953: 00430fe8 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 5954: 007c4690 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 5954: 007c4688 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 5955: 00ade800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 5956: 00757498 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 5957: 00720904 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ - 5958: 005790c8 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 5956: 00757490 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 5957: 007208fc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 5958: 005790c0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 5959: 00ae00e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 5960: 006ee258 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 5960: 006ee250 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 5961: 00ade58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 5962: 0073ccac 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 5962: 0073cca4 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 5963: 00ae064e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 5964: 004cdb00 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 5965: 00aa4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 5966: 00995a78 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 5967: 004d8f38 352 FUNC GLOBAL DEFAULT 12 openrisc_cpu_get_phys_page_debug │ │ │ │ 5968: 00ab03c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 5969: 00ade497 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 5970: 00ae0456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 5971: 00adfe8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 5972: 00714c00 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 5972: 00714bf8 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 5973: 00ab7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 5974: 00ab2694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 5975: 0046dbfc 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 5976: 00aacb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 5977: 00ae0078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 5978: 001ec2a0 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 5979: 006fb7b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 5980: 006443d0 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 5979: 006fb7ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 5980: 006443c8 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 5981: 0025b9d0 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 5982: 007e306c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 5982: 007e3064 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 5983: 00231e28 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 5984: 006fcd44 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 5984: 006fcd3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 5985: 00aa51f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ - 5986: 0076a18c 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 5986: 0076a184 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 5987: 00228e6c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 5988: 00229430 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 5989: 00770ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 5989: 00770ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 5990: 00ab93e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 5991: 00a12950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 5992: 00746028 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 5992: 00746020 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 5993: 0047380c 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 5994: 0073906c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 5994: 00739064 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 5995: 004628c4 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 5996: 00765100 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 5997: 007f59e0 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 5998: 0061a344 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 5999: 00656ee0 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 5996: 007650f8 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 5997: 007f59d8 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 5998: 0061a33c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 5999: 00656ed8 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6000: 00adfb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6001: 00adefe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6002: 005b2fec 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6002: 005b2fe4 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6003: 00a146b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6004: 00adf806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6005: 00ab0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6006: 00aae55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6007: 00449b04 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6008: 00a12110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6009: 0061216c 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6010: 00542030 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ - 6011: 004dfa14 84 FUNC GLOBAL DEFAULT 12 helper_float_ule_d │ │ │ │ + 6009: 00612164 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6010: 00542028 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6011: 004dfa10 84 FUNC GLOBAL DEFAULT 12 helper_float_ule_d │ │ │ │ 6012: 00aa4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6013: 00449e5c 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6014: 0061cd34 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6014: 0061cd2c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6015: 00aaecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6016: 0060fd00 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6016: 0060fcf8 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6017: 003baedc 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6018: 0031f184 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6019: 009e58b4 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6020: 00adf7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6021: 004afc38 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6022: 00714ed4 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6022: 00714ecc 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6023: 00adf890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6024: 00ae0662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6025: 00ae00bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6026: 00aa5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ - 6027: 004dfa68 68 FUNC GLOBAL DEFAULT 12 helper_float_ule_s │ │ │ │ + 6027: 004dfa64 68 FUNC GLOBAL DEFAULT 12 helper_float_ule_s │ │ │ │ 6028: 00aad80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6029: 00a18f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6030: 00adfc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6031: 00628a9c 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6031: 00628a94 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6032: 00ab6ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6033: 00ae02f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6034: 00adf15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6035: 0025bbd0 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6036: 00ab3e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6037: 0031c424 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6038: 00aa64e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6039: 00adf620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6040: 00439b78 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6041: 00ab2f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6042: 00acda14 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6043: 00adfe76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6044: 005ea414 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 6045: 0074b16c 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6044: 005ea40c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6045: 0074b164 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6046: 00adfd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6047: 0046719c 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6048: 003b9624 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6049: 007cb340 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6050: 0070b3ac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6049: 007cb338 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6050: 0070b3a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6051: 00adedd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6052: 00ade48a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6053: 00439dc0 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6054: 007f9320 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 6055: 005a7f60 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6056: 00646500 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6054: 007f9318 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6055: 005a7f58 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 6056: 006464f8 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6057: 00ae0c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6058: 00ae02f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6059: 0077f534 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6060: 0058881c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6059: 0077f52c 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6060: 00588814 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6061: 00adeb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6062: 00aade8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6063: 00acdc98 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6064: 00ade870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6065: 00362228 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6066: 00228f0c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6067: 00adecec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6068: 00adf6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 6069: 00adf706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6070: 00431010 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 6071: 005b0698 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 6071: 005b0690 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6072: 00aaf920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6073: 00ab9ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6074: 00702ad8 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6074: 00702ad0 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6075: 009ea008 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6076: 003bbd8c 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6077: 00ae03c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6078: 00ab3344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6079: 00237c48 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 6080: 00a1a28c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 6081: 00adec7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6082: 00a1a2ec 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6083: 00ab8aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6084: 0046ff0c 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6085: 00a1a30c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6086: 00adf19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6087: 005e0bf0 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6087: 005e0be8 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6088: 003faaac 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6089: 00adf998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6090: 00ab6284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6091: 0069c604 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6091: 0069c5fc 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6092: 00aa71b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 6093: 0054c594 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6094: 00718db0 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6093: 0054c58c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 6094: 00718da8 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6095: 00aaa88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6096: 006985e0 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6096: 006985d8 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6097: 00ae0568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6098: 0045a3c0 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6099: 00aad86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6100: 00adfdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6101: 00ab87bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6102: 00ab34c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6103: 00aacfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6104: 0043f654 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6105: 00582738 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6105: 00582730 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6106: 00ab2b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6107: 00aa5420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6108: 00aba304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6109: 00adfd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6110: 00ade4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6111: 00adfdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ - 6112: 006fa044 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6112: 006fa03c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6113: 00aa61f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6114: 002fb2d0 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6115: 00aaf9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6116: 0031c054 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6117: 00229388 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6118: 007d2840 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6118: 007d2838 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6119: 00ad8998 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6120: 00adfe40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6121: 007f854c 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6121: 007f8544 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6122: 00adfe7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6123: 00ae0094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6124: 00369b5c 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6125: 007f9258 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6125: 007f9250 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6126: 00ab40ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6127: 00ade77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6128: 00ab0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6129: 00aab5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 6130: 007bd960 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6130: 007bd958 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6131: 00ade572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6132: 00ab4ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6133: 00adef8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 6134: 005bd078 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6135: 006f7cc8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 6136: 00578634 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 6134: 005bd070 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 6135: 006f7cc0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6136: 0057862c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6137: 0042ff94 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6138: 00ade6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6139: 00adffbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6140: 00adfcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6141: 00644750 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6141: 00644748 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 6142: 004d57f8 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 6143: 00a17ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 6144: 00ae048a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 6145: 0027dbe4 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 6146: 007b30f8 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 6147: 0071a3bc 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 6146: 007b30f0 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 6147: 0071a3b4 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 6148: 002d9828 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 6149: 0048099c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 6150: 00adeece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 6151: 00ab2984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 6152: 00ae0624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 6153: 00ab0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 6154: 0034c914 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 6155: 0072bf84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 6155: 0072bf7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 6156: 00adeb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 6157: 0063ac08 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 6157: 0063ac00 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 6158: 00aaaa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 6159: 00adf51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 6160: 00a18d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 6161: 00236658 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 6162: 00adf88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 6163: 00aae36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 6164: 00adf9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 6165: 0022c9b8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 6166: 00adeee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 6167: 0035542c 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 6168: 0074513c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 6168: 00745134 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 6169: 00aa8c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 6170: 00647dc0 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 6170: 00647db8 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 6171: 00aa6a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 6172: 00aabd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 6173: 00570d28 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 6174: 00738174 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 6173: 00570d20 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 6174: 0073816c 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 6175: 00233af8 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 6176: 0072976c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 6176: 00729764 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 6177: 00ade698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 6178: 00ade534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 6179: 00aaed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 6180: 00ab2bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 6181: 00ade7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 6182: 0058bb34 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 6182: 0058bb2c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 6183: 00ade6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 6184: 009e9e88 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 6185: 00ade592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 6186: 00ab3a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 6187: 0070bde4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 6187: 0070bddc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 6188: 0027a188 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 6189: 00228fac 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 6190: 0060fd40 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 6190: 0060fd38 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 6191: 00ab82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 6192: 0045a13c 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 6193: 005b54b8 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 6193: 005b54b0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 6194: 00aa9468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ - 6195: 0058c9b4 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 6195: 0058c9ac 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 6196: 00ade82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 6197: 00adf9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 6198: 007ebaac 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 6198: 007ebaa4 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 6199: 0029bb6c 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 6200: 0059d914 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 6201: 00765fc8 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 6202: 00590bb8 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 6200: 0059d90c 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 6201: 00765fc0 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 6202: 00590bb0 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 6203: 00a18284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 6204: 0065145c 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 6205: 007d0860 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 6204: 00651454 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 6205: 007d0858 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 6206: 004d21a4 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 6207: 00adff9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 6208: 00aaaa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 6209: 00745924 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 6209: 0074591c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 6210: 00ae00ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 6211: 004c7748 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 6212: 00ab6624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 6213: 00705b14 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 6213: 00705b0c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 6214: 00ab2ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 6215: 00adf65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 6216: 002242a4 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 6217: 007ca948 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 6217: 007ca940 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 6218: 00adee7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 6219: 0029b50c 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 6220: 00730a6c 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 6220: 00730a64 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 6221: 00aa8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 6222: 00a10dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 6223: 007bd7e0 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 6223: 007bd7d8 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 6224: 00aa95f8 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 6225: 007fcc3c 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 6225: 007fcc34 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 6226: 00aa8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 6227: 00aa4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 6228: 00aded6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 6229: 0054aa44 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 6230: 006e0364 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 6231: 005b086c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 6232: 007baba0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 6229: 0054aa3c 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 6230: 006e035c 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 6231: 005b0864 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 6232: 007bab98 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 6233: 00abce70 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 6234: 00aa6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 6235: 00364c54 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 6236: 002219e0 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 6237: 00ab69a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 6238: 00733628 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 6238: 00733620 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 6239: 00227694 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 6240: 006e154c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 6240: 006e1544 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 6241: 00adea56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 6242: 0025b97c 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 6243: 00ab9b88 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 6244: 0060dcb8 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 6245: 007c2f74 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 6244: 0060dcb0 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 6245: 007c2f6c 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 6246: 0022bab8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 6247: 0057e6a4 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 6248: 005782e0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 6247: 0057e69c 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 6248: 005782d8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 6249: 00a16394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 6250: 0072fa48 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 6251: 005ee000 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 6250: 0072fa40 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 6251: 005edff8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 6252: 00aa7154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 6253: 009eaab0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 6254: 0059df28 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 6255: 00707314 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 6254: 0059df20 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 6255: 0070730c 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 6256: 00ae011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 6257: 0022ca78 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 6258: 006e3164 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 6258: 006e315c 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 6259: 00ae035e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 6260: 003f8abc 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 6261: 00ae04b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 6262: 00364ecc 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 6263: 006fc3ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 6263: 006fc3e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 6264: 00aa8448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 6265: 00ab08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 6266: 003f2d54 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 6267: 00ab28f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 6268: 006f62d8 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 6269: 006ff718 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 6268: 006f62d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 6269: 006ff710 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 6270: 00adf240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 6271: 00adefa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 6272: 004a83a8 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 6273: 00769d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 6273: 00769d58 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 6274: 00ab178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 6275: 00aa9d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 6276: 002267b8 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 6277: 007de000 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 6278: 00951a80 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 6279: 006fdc5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 6277: 007ddff8 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 6278: 00951a70 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 6279: 006fdc54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 6280: 00adf5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 6281: 00adea62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 6282: 00ae0508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 6283: 00aa6398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 6284: 00ab9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 6285: 0058cc2c 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 6285: 0058cc24 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 6286: 00adeba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 6287: 00aa7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 6288: 00adf216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 6289: 0058976c 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 6289: 00589764 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 6290: 00221478 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 6291: 0077cee4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 6291: 0077cedc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 6292: 002dec54 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 6293: 00aa5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 6294: 00ae0546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 6295: 00a10d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 6296: 00554b50 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 6296: 00554b48 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 6297: 00adf7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 6298: 00ab3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 6299: 007cbe70 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 6300: 0077b7b8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 6299: 007cbe68 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 6300: 0077b7b0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 6301: 00ade86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 6302: 00aa7898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 6303: 00adf724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 6304: 00ae0126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 6305: 00216ee8 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 6306: 00ade876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 6307: 0027df18 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 6308: 00ad5d90 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 6309: 00adfe5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 6310: 00ab9d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 6311: 00adfd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 6312: 00589090 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 6312: 00589088 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 6313: 003c6df4 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 6314: 004f1414 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 6315: 00713668 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 6314: 004f140c 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 6315: 00713660 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 6316: 00aa7b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 6317: 00783674 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 6318: 0079b994 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 6317: 0078366c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 6318: 0079b98c 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 6319: 00adedd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 6320: 00741ed8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 6320: 00741ed0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 6321: 00ab2a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 6322: 005f7a24 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 6323: 00784038 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 6322: 005f7a1c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 6323: 00784030 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 6324: 0024e768 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 6325: 00653f64 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 6325: 00653f5c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 6326: 00aa81c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 6327: 00ae0198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 6328: 007a4364 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 6328: 007a435c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 6329: 00ae0262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 6330: 00ab5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 6331: 0022bb64 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 6332: 00ae01ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 6333: 0040a3bc 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 6334: 005741e0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 6335: 00645294 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 6334: 005741d8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 6335: 0064528c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 6336: 00ab5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 6337: 00aa6a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 6338: 00708a64 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 6339: 00716da4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 6338: 00708a5c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 6339: 00716d9c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 6340: 00ade470 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 6341: 006a6cf8 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 6341: 006a6cf0 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 6342: 00adf9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 6343: 00ab9910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 6344: 005b57e8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 6344: 005b57e0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 6345: 00ab3eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 6346: 00aab410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 6347: 00ab7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 6348: 00aa78c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 6349: 00aa81e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 6350: 00ab6ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 6351: 00235264 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 6352: 00221bf8 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 6353: 00aa6004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 6354: 00a114b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 6355: 0063db50 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 6355: 0063db48 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 6356: 00aa8fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 6357: 009949fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 6358: 006dd15c 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 6359: 00645a14 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 6358: 006dd154 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 6359: 00645a0c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 6360: 00ab22f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 6361: 00ae072a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 6362: 00ade77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 6363: 007bad0c 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ - 6364: 006fbff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 6363: 007bad04 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 6364: 006fbff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 6365: 004775c8 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 6366: 00aa5d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 6367: 00ab851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 6368: 0072e0e8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 6369: 00572b10 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 6370: 006a1ed0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 6371: 007826b0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 6368: 0072e0e0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 6369: 00572b08 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 6370: 006a1ec8 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 6371: 007826a8 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 6372: 00aaa8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 6373: 0048ece0 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 6374: 00ade8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 6375: 00adea46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 6376: 005f5470 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 6376: 005f5468 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 6377: 00adfdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 6378: 0064c258 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 6379: 0066a5cc 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 6378: 0064c250 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 6379: 0066a5c4 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 6380: 00493ab8 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 6381: 00543ec8 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 6381: 00543ec0 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 6382: 00adecd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 6383: 00aafa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 6384: 004945e0 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 6385: 00ade6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 6386: 0029221c 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 6387: 005e0c54 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 6388: 0053d2a0 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 6389: 00575c8c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 6387: 005e0c4c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 6388: 0053d298 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 6389: 00575c84 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 6390: 00427d1c 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 6391: 00743514 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 6391: 0074350c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 6392: 004ce334 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 6393: 007bd470 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 6393: 007bd468 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 6394: 0043023c 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 6395: 00adf780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 6396: 002d70f8 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 6397: 007ab62c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 6397: 007ab624 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 6398: 00adfec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 6399: 00aab560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 6400: 00aa4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 6401: 0030fea4 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 6402: 00adea1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 6403: 0076decc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 6404: 0061c8fc 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 6403: 0076dec4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 6404: 0061c8f4 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 6405: 00adf43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 6406: 004cf2f8 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 6407: 00adf5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 6408: 003feea8 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 6409: 00aa4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 6410: 00799374 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 6411: 0058ae54 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 6410: 0079936c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 6411: 0058ae4c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 6412: 00aaf338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 6413: 00ade874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 6414: 00adf0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 6415: 00aa6630 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 6416: 003a85c8 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 6417: 00362928 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 6418: 00223158 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 6419: 00ae03b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 6420: 00292e50 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 6421: 007450e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 6421: 007450d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 6422: 00aba7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 6423: 00ae0230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 6424: 006ebeb4 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 6425: 00603534 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 6426: 007708fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 6424: 006ebeac 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 6425: 0060352c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 6426: 007708f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 6427: 00ab79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 6428: 006f4598 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 6428: 006f4590 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 6429: 00ab814c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 6430: 007139f0 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 6431: 006d59e0 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 6430: 007139e8 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 6431: 006d59d8 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 6432: 0043ebf8 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 6433: 00a10cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 6434: 00647ed0 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 6435: 0077bca8 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ - 6436: 007a3240 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 6434: 00647ec8 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 6435: 0077bca0 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 6436: 007a3238 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 6437: 00ab35f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 6438: 00adf1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 6439: 00aabfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 6440: 00adea28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 6441: 00ad5d51 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 6442: 00aacbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 6443: 0044a5e4 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 6444: 0026f2b8 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 6445: 0063c7f8 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 6446: 008056bc 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 6445: 0063c7f0 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 6446: 008056b4 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 6447: 00ae05c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 6448: 00aded88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 6449: 002394e0 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 6450: 00364ce8 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 6451: 001e96d0 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 6452: 00ab6454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 6453: 00481518 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -6460,132 +6460,132 @@ │ │ │ │ 6456: 004d8a00 152 FUNC GLOBAL DEFAULT 12 openrisc_cpu_exec_interrupt │ │ │ │ 6457: 00476f7c 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 6458: 004d5708 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 6459: 0043c9c0 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 6460: 00ade980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 6461: 00aada8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 6462: 00ab4ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 6463: 0074cfec 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 6464: 0065585c 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 6463: 0074cfe4 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 6464: 00655854 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 6465: 00aab420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 6466: 0023ee14 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 6467: 00ae009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 6468: 00adf378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 6469: 00ae00b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 6470: 00739378 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 6470: 00739370 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 6471: 002396e0 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 6472: 00759770 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 6473: 007f0660 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 6472: 00759768 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 6473: 007f0658 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 6474: 00ab3024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 6475: 00994984 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 6476: 00adf56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 6477: 002283ac 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 6478: 0072f8e4 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 6479: 00624410 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 6478: 0072f8dc 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 6479: 00624408 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 6480: 009e5a10 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 6481: 00ae077e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 6482: 005828b4 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 6482: 005828ac 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 6483: 004385e4 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 6484: 006470f8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 6484: 006470f0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 6485: 00aab5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 6486: 00aab950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 6487: 00aa4e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 6488: 00ab2424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 6489: 00781608 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ - 6490: 00736838 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 6489: 00781600 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 6490: 00736830 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 6491: 003f2874 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 6492: 003ba804 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 6493: 00adfe9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 6494: 00aabd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 6495: 0058ac88 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 6495: 0058ac80 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 6496: 00ae0c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 6497: 00770bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 6497: 00770bd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 6498: 00ab4d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 6499: 00adeeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 6500: 00aa97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 6501: 0056789c 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 6502: 006dbce4 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 6501: 00567894 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 6502: 006dbcdc 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 6503: 0029b2e8 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 6504: 00543a44 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 6504: 00543a3c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 6505: 00aad10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 6506: 00ade9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 6507: 004283d4 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 6508: 007cfe8c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 6508: 007cfe84 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 6509: 00aaa2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 6510: 00aaf0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 6511: 00ade98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 6512: 00aab390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 6513: 00aab780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 6514: 001ec340 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 6515: 0058e450 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 6516: 00572ba0 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 6515: 0058e448 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 6516: 00572b98 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 6517: 00ab2a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 6518: 005bcf30 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 6519: 005784b8 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 6520: 006eced4 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 6521: 007bc3b8 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 6522: 00784e94 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 6523: 0072c378 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 6518: 005bcf28 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 6519: 005784b0 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 6520: 006ececc 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 6521: 007bc3b0 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 6522: 00784e8c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 6523: 0072c370 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 6524: 00adf1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 6525: 0046dba8 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 6526: 006188f4 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 6527: 00727944 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 6528: 0051c944 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 6526: 006188ec 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 6527: 0072793c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 6528: 0051c93c 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 6529: 0042f21c 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 6530: 00356040 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 6531: 00adfd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 6532: 00ab7c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 6533: 00adfb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 6534: 00adfa2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 6535: 00aa8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 6536: 00adffa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 6537: 0043e360 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 6538: 00652e70 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 6539: 007c3720 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 6538: 00652e68 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 6539: 007c3718 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ 6540: 00a20320 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtspr │ │ │ │ - 6541: 006fc500 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 6541: 006fc4f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 6542: 0043bd38 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 6543: 00aa7224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 6544: 00aaddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 6545: 00aad65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 6546: 00adea0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 6547: 00adfcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 6548: 00ab2784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 6549: 00ab93a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 6550: 00ab0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 6551: 0070d2e4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 6552: 0058e04c 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 6551: 0070d2dc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 6552: 0058e044 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 6553: 00ae0746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 6554: 00228454 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 6555: 004b253c 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 6556: 005b0a3c 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 6556: 005b0a34 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 6557: 00404fa0 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 6558: 00ab41ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 6559: 006fdba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 6559: 006fdb9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 6560: 00ab01f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 6561: 0051a7c4 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 6561: 0051a7bc 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 6562: 004cead8 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 6563: 00adec08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 6564: 00369310 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 6565: 002a0958 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 6566: 00684b14 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 6566: 00684b0c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 6567: 00adf7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 6568: 00adf442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 6569: 002928e4 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 6570: 005c9828 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 6571: 00557f18 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 6570: 005c9820 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 6571: 00557f10 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 6572: 00aab3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 6573: 00360198 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 6574: 00444190 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 6575: 0042fd3c 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 6576: 004cafa0 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 6577: 00425488 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 6578: 00ab9118 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 6579: 00adf9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 6580: 007b4710 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 6580: 007b4708 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 6581: 0043df34 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 6582: 00ab3afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 6583: 00aded58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 6584: 00ab2464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 6585: 00aad21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 6586: 0044a0e0 24 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 6587: 00ab6d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ @@ -6598,15 +6598,15 @@ │ │ │ │ 6594: 00adfdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 6595: 00adf91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 6596: 0029bcf4 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 6597: 001ec69c 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 6598: 00aac2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 6599: 00ab33b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 6600: 00221980 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 6601: 00747d38 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 6601: 00747d30 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 6602: 00aa63b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 6603: 00ab4b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 6604: 004c76bc 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 6605: 00ade448 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 6606: 00aa7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 6607: 00ab9e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 6608: 00ae038a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ @@ -6614,1023 +6614,1023 @@ │ │ │ │ 6610: 00ab7df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 6611: 00aa9188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 6612: 00ab1188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 6613: 00aa9d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 6614: 00466f34 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 6615: 00aaf5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 6616: 0026ee4c 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 6617: 00555a8c 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 6618: 0078327c 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 6617: 00555a84 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 6618: 00783274 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 6619: 00ab4954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 6620: 00780690 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 6621: 0074b2ac 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 6620: 00780688 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 6621: 0074b2a4 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 6622: 002944b0 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 6623: 00adecfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 6624: 00ae0638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 6625: 00adeaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 6626: 0068bb18 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 6626: 0068bb10 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 6627: 00ab07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 6628: 00455130 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 6629: 007103dc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 6630: 00581dbc 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 6629: 007103d4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 6630: 00581db4 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 6631: 00a105bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 6632: 0070ebc4 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 6633: 007f9db4 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 6634: 00787814 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 6632: 0070ebbc 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 6633: 007f9dac 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 6634: 0078780c 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 6635: 00aa8e4c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 6636: 004d0ba8 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 6637: 00aad9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 6638: 0042c9c8 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 6639: 00adef6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 6640: 00adf31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 6641: 0023cdf8 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 6642: 007843d0 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 6642: 007843c8 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 6643: 00adea18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 6644: 00736bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 6644: 00736bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 6645: 00ade6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 6646: 0064ee80 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 6646: 0064ee78 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 6647: 00adffbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 6648: 004a93a0 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 6649: 00ab03f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 6650: 0079ed34 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 6650: 0079ed2c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 6651: 00ade45a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 6652: 004311b0 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 6653: 00adfa7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 6654: 00aaebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 6655: 0058e670 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 6655: 0058e668 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 6656: 0048df04 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 6657: 007e438c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 6657: 007e4384 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 6658: 00ab41fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 6659: 00a16418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 6660: 004416d8 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 6661: 00ab00e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 6662: 00221b38 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 6663: 00aa7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 6664: 00543df8 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 6665: 0057adc8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 6666: 0057e66c 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 6664: 00543df0 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 6665: 0057adc0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 6666: 0057e664 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 6667: 003b6510 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 6668: 00aa6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 6669: 00adef1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 6670: 00adf3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 6671: 00ae01b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 6672: 00747268 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 6672: 00747260 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 6673: 00aa61e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 6674: 0061e5c4 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 6675: 006f6f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 6674: 0061e5bc 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 6675: 006f6f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 6676: 0042b8ac 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 6677: 00ade9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 6678: 00aa6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 6679: 00ab5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 6680: 007b7748 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 6680: 007b7740 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 6681: 00ab0088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 6682: 00aa6dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 6683: 00aab330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 6684: 005bc534 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 6684: 005bc52c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 6685: 00222298 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 6686: 00ae0724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 6687: 00adffa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 6688: 00352088 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 6689: 00adf6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 6690: 00ae06ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 6691: 00228500 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 6692: 00413d90 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 6693: 005b5c54 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 6693: 005b5c4c 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 6694: 0029306c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 6695: 0078f648 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 6695: 0078f640 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 6696: 00aaf4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ - 6697: 00791e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 6697: 00791e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 6698: 00ab8d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 6699: 00aa5470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 6700: 00aa5110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 6701: 00adf244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 6702: 00ae0118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 6703: 007df5a0 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 6703: 007df598 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 6704: 00adeff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 6705: 00adfcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 6706: 00adf990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 6707: 00adfdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 6708: 0043ac34 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 6709: 00561b24 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 6710: 007bcfa4 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 6711: 007bff78 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 6709: 00561b1c 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 6710: 007bcf9c 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 6711: 007bff70 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 6712: 00ab4af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 6713: 00239750 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 6714: 00588934 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 6714: 0058892c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 6715: 00adf068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 6716: 003553a8 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 6717: 00ab438c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 6718: 0057a4f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 6718: 0057a4ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 6719: 00ab2a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 6720: 00ab18ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 6721: 00221960 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 6722: 0042b648 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 6723: 00aac0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 6724: 005d4514 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 6724: 005d450c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 6725: 00a10538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 6726: 004ea078 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 6726: 004ea070 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 6727: 009e5b90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 6728: 005e2208 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 6729: 005427e8 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 6728: 005e2200 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 6729: 005427e0 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 6730: 00adef70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 6731: 002a3394 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 6732: 006299f0 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 6732: 006299e8 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 6733: 00471cd8 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 6734: 00aa9518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 6735: 005972d0 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 6735: 005972c8 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 6736: 00aba7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 6737: 00ae0d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 6738: 0060fce4 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 6738: 0060fcdc 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 6739: 00ae0d37 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 6740: 00647b58 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 6740: 00647b50 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 6741: 00ab3b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 6742: 00ae031e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 6743: 00658a4c 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 6744: 007cbf88 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 6743: 00658a44 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 6744: 007cbf80 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 6745: 00ab850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 6746: 0072f77c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 6747: 007fa398 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ - 6748: 007aa2f8 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 6746: 0072f774 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 6747: 007fa390 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 6748: 007aa2f0 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 6749: 00ade7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 6750: 005858e0 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 6751: 0065d138 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 6750: 005858d8 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 6751: 0065d130 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 6752: 004a3480 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 6753: 00ae02ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 6754: 00aa6268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 6755: 00ae0c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 6756: 00aad47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 6757: 0021c5d4 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 6758: 004052ac 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 6759: 004d94bc 80 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_set │ │ │ │ 6760: 00ab5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 6761: 0078b558 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 6762: 00769adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 6761: 0078b550 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 6762: 00769ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 6763: 00235028 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 6764: 005b1a9c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 6764: 005b1a94 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 6765: 00ade4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 6766: 00ade49a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 6767: 00aa4518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 6768: 009eb1b4 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 6769: 006522bc 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 6769: 006522b4 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 6770: 00229890 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 6771: 00aba748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 6772: 00adffe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 6773: 00aa6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 6774: 005e1864 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ - 6775: 007f485c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 6776: 006ebce8 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 6774: 005e185c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 6775: 007f4854 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 6776: 006ebce0 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 6777: 0021c694 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 6778: 00aa4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 6779: 00ab881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 6780: 00adeb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 6781: 00ab7268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 6782: 00ab9444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 6783: 00adfc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 6784: 00226558 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 6785: 00adfc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 6786: 006847ec 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 6786: 006847e4 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 6787: 00aa7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 6788: 00adf0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 6789: 00459f68 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 6790: 0054b4d0 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 6790: 0054b4c8 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 6791: 00229dc4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 6792: 004161c0 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 6793: 00ab3ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 6794: 00adf96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 6795: 004293fc 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 6796: 00aa62f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 6797: 007bad18 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 6797: 007bad10 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 6798: 00ab08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 6799: 006a1d60 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ - 6800: 0080465c 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 6799: 006a1d58 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 6800: 00804654 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 6801: 00aa4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 6802: 00adef34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 6803: 00aa6790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 6804: 00aadf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 6805: 00ab0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 6806: 009e88cc 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 6807: 007bacc4 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 6807: 007bacbc 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 6808: 004cf8d0 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 6809: 00adf6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 6810: 0072bca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 6810: 0072bc9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 6811: 00ab12a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 6812: 00aaa86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 6813: 0071b024 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 6813: 0071b01c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 6814: 00468b64 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 6815: 003aeec4 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 6816: 00adf6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 6817: 00ae01e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 6818: 007843d8 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 6819: 0077627c 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 6818: 007843d0 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 6819: 00776274 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 6820: 00adf0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 6821: 006f0a1c 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 6821: 006f0a14 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 6822: 00ae02e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 6823: 00ae043a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 6824: 005e4b84 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 6824: 005e4b7c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 6825: 00ae017a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 6826: 00ae0608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 6827: 004fed50 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 6827: 004fed48 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 6828: 00adf9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 6829: 00adf950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 6830: 00aa7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 6831: 00710e88 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 6831: 00710e80 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 6832: 00233324 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 6833: 007451f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 6833: 007451ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 6834: 004aee08 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 6835: 00223314 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 6836: 00a104b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 6837: 00ab6024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 6838: 00adec5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 6839: 00ab75e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 6840: 0035ddfc 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 6841: 00adfcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 6842: 00adf816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 6843: 0073473c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 6844: 00700860 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 6845: 006298f0 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 6843: 00734734 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 6844: 00700858 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 6845: 006298e8 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 6846: 00a12c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 6847: 00ade484 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 6848: 00ade45d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 6849: 003b6b98 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 6850: 0079d1cc 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 6850: 0079d1c4 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 6851: 00a13004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 6852: 006c57e8 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 6852: 006c57e0 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 6853: 00aa9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 6854: 00aa97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 6855: 007bb948 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 6856: 007b6264 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 6855: 007bb940 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 6856: 007b625c 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 6857: 004a3af0 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 6858: 00ae070c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 6859: 00aae3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 6860: 00ae0042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 6861: 00adfca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 6862: 00aaf168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 6863: 00735278 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 6864: 0060e838 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 6863: 00735270 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 6864: 0060e830 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 6865: 00ab427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 6866: 00ab1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 6867: 0073c880 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 6867: 0073c878 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 6868: 00aded4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 6869: 00492174 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 6870: 007887b0 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 6870: 007887a8 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 6871: 00203028 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ - 6872: 0054bb68 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 6873: 005f7920 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 6872: 0054bb60 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 6873: 005f7918 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 6874: 00adede6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 6875: 007b779c 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 6875: 007b7794 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 6876: 00ab5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 6877: 00aa4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 6878: 00ab1bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 6879: 009ea274 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 6880: 005ee8e0 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 6881: 007cd8d8 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 6880: 005ee8d8 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 6881: 007cd8d0 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 6882: 0022124c 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 6883: 005b4674 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 6883: 005b466c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 6884: 00aaeea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 6885: 00222fa0 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 6886: 00705f84 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 6886: 00705f7c 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 6887: 0036931c 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 6888: 00ab4814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 6889: 00ab7fc0 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 6890: 0058225c 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 6890: 00582254 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 6891: 00364514 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 6892: 00adea00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 6893: 00adeac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 6894: 00953010 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ - 6895: 004e02cc 936 FUNC GLOBAL DEFAULT 12 helper_mfspr │ │ │ │ + 6894: 00953000 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 6895: 004e02c8 936 FUNC GLOBAL DEFAULT 12 helper_mfspr │ │ │ │ 6896: 00216604 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 6897: 00771d68 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 6898: 007b36f0 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 6899: 007fa104 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 6897: 00771d60 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 6898: 007b36e8 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 6899: 007fa0fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 6900: 00adfddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 6901: 005746d8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 6901: 005746d0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 6902: 00ab2ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 6903: 00734aec 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ - 6904: 007df0a4 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 6903: 00734ae4 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 6904: 007df09c 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 6905: 00441180 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 6906: 00ade5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 6907: 00ab0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 6908: 00216010 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 6909: 00ab8d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 6910: 00adfac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 6911: 004d3f3c 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 6912: 00757558 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 6912: 00757550 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 6913: 00ab8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 6914: 0071f7cc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 6915: 007cd9b4 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 6914: 0071f7c4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 6915: 007cd9ac 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 6916: 00adea5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 6917: 00455098 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 6918: 00779430 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 6918: 00779428 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 6919: 009ea86c 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 6920: 00adff2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 6921: 00ab9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 6922: 003ba348 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 6923: 00adf1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 6924: 00611ee4 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 6924: 00611edc 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 6925: 00adfc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 6926: 007e3ec4 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 6927: 0061ae54 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 6926: 007e3ebc 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 6927: 0061ae4c 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 6928: 00ab426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 6929: 0079d28c 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 6929: 0079d284 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 6930: 00aaa5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 6931: 0057b350 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 6931: 0057b348 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 6932: 00ae04ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 6933: 0027b908 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 6934: 006fcf6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 6935: 00699380 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 6936: 007210fc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 6934: 006fcf64 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 6935: 00699378 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 6936: 007210f4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 6937: 00aa59bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 6938: 0078c4bc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 6939: 007e9704 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 6938: 0078c4b4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 6939: 007e96fc 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 6940: 00adfa9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 6941: 00adeff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 6942: 00ade518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 6943: 0069485c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 6943: 00694854 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 6944: 004807ec 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 6945: 00adf630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 6946: 00ab2d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 6947: 00ae01fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 6948: 00239cb8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 6949: 00adf2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 6950: 00495764 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 6951: 0034e3f0 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 6952: 00ade9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 6953: 007807a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 6953: 0078079c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 6954: 002277ac 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 6955: 00221f48 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 6956: 007bb604 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 6956: 007bb5fc 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 6957: 00aa7194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 6958: 005c5514 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 6959: 00965b18 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 6958: 005c550c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 6959: 00965b08 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 6960: 00aa8638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 6961: 0027c5fc 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 6962: 00adf0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 6963: 00ab2c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 6964: 00ab96c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 6965: 00ab5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 6966: 002219b8 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 6967: 006e3184 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 6967: 006e317c 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 6968: 00491e70 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 6969: 00adf1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 6970: 0059dbd8 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 6971: 00571928 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 6970: 0059dbd0 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 6971: 00571920 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 6972: 004a4558 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 6973: 00adf7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 6974: 00aaf834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 6975: 0078606c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 6975: 00786064 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 6976: 00ae0366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 6977: 00abbe70 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 6978: 007040cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 6978: 007040c4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 6979: 00477c40 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 6980: 0035aa80 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 6981: 00ade6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 6982: 00ade47b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 6983: 00adf8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 6984: 005bc344 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 6984: 005bc33c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 6985: 00aa8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 6986: 006dd36c 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 6987: 00704bb4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 6986: 006dd364 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 6987: 00704bac 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 6988: 00231500 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 6989: 00ab9668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 6990: 0043b76c 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 6991: 004d7128 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 6992: 003f6b4c 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 6993: 00aa6dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 6994: 004ccc5c 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 6995: 00aa61b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 6996: 00adfc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 6997: 00adfdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 6998: 00ae005a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 6999: 007cb4dc 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 6999: 007cb4d4 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 7000: 00aa5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 7001: 00aaaa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 7002: 00adfcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 7003: 007baba8 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 7003: 007baba0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 7004: 00ae0c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 7005: 00aa6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 7006: 002f7fb4 216 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 7007: 005ee980 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 7007: 005ee978 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 7008: 00aadccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 7009: 0057ec38 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 7009: 0057ec30 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 7010: 00a16838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 7011: 002df208 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 7012: 0048c940 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 7013: 00439e7c 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 7014: 00abbac0 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 7015: 00aaf068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 7016: 0025b858 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 7017: 00216230 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 7018: 00769a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 7019: 0078bbd0 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 7020: 00730858 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 7018: 00769a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 7019: 0078bbc8 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 7020: 00730850 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 7021: 00aa5fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 7022: 007b32c4 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 7022: 007b32bc 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 7023: 00adf326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 7024: 00491848 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 7025: 0077a99c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 7025: 0077a994 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 7026: 00226764 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 7027: 00abb274 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 7028: 00aab610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 7029: 00ae056c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 7030: 00ae0672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 7031: 009dccfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 7032: 00ae06f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 7033: 00ab170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 7034: 00736a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 7034: 00736a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 7035: 00aaadac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 7036: 00aae35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 7037: 0065b748 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 7037: 0065b740 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 7038: 00adf76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 7039: 00520268 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 7039: 00520260 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 7040: 0022ffe4 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 7041: 0048cf30 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 7042: 00638fd4 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 7042: 00638fcc 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 7043: 00aa7114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 7044: 0078ea24 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 7044: 0078ea1c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 7045: 00adef18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 7046: 00236ea0 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 7047: 00ab2cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 7048: 00757618 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 7048: 00757610 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 7049: 004cc678 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 7050: 00adf6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 7051: 00aba658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 7052: 00ab0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 7053: 00ab0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 7054: 003f6d60 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 7055: 00397528 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 7056: 00228660 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 7057: 00ae03ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 7058: 00adfa5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 7059: 00adebda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 7060: 00adef3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 7061: 007ebf8c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 7061: 007ebf84 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 7062: 00adef6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 7063: 00aa4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 7064: 0062a2a4 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 7064: 0062a29c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 7065: 00239a18 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 7066: 00ade435 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 7067: 00239a78 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 7068: 006519c8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 7068: 006519c0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 7069: 00ab8b1c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 7070: 00ade840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 7071: 007ed364 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 7071: 007ed35c 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 7072: 00aded94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 7073: 00645804 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 7073: 006457fc 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 7074: 0043c9fc 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 7075: 004931a8 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 7076: 00ab6174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 7077: 00aa7274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 7078: 0078b838 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 7079: 005806d4 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 7080: 0079dae8 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 7078: 0078b830 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 7079: 005806cc 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 7080: 0079dae0 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 7081: 0043c17c 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 7082: 00adeb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 7083: 0067f10c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 7084: 00726ecc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 7085: 00631f98 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 7083: 0067f104 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 7084: 00726ec4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 7085: 00631f90 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 7086: 0040a9c4 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 7087: 006fbd18 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ - 7088: 00578f28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 7089: 007d3df4 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 7087: 006fbd10 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 7088: 00578f20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 7089: 007d3dec 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 7090: 00adffc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 7091: 00ade68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 7092: 00aab7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 7093: 00ae02fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 7094: 00aaa96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 7095: 0064bbc4 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 7096: 0067da9c 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 7095: 0064bbbc 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 7096: 0067da94 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 7097: 001e955c 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 7098: 00ade54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 7099: 00ae0538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 7100: 00ab2934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 7101: 0079c9f4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 7101: 0079c9ec 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 7102: 00a14a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 7103: 00ab1208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 7104: 007c0220 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 7105: 007e1aec 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 7106: 006eda58 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 7104: 007c0218 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 7105: 007e1ae4 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 7106: 006eda50 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 7107: 00adf8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 7108: 00417240 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 7109: 00ab880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 7110: 009eaf7c 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 7111: 00221950 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 7112: 0027d9b8 8 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 7113: 00ade7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 7114: 00ae0ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 7115: 0057addc 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 7115: 0057add4 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 7116: 00aabe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 7117: 00ae05a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 7118: 0064bbb4 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 7119: 00544950 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 7118: 0064bbac 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 7119: 00544948 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 7120: 00ab0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 7121: 00aaa84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 7122: 00ade744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 7123: 00790090 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 7123: 00790088 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 7124: 00ade858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 7125: 00ade584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 7126: 00adf848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 7127: 00aaee28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 7128: 00aad91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 7129: 00ab64d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 7130: 00adfb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 7131: 00ab2a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 7132: 0057e910 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 7132: 0057e908 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 7133: 00aba354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 7134: 00ae0066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 7135: 00adecc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 7136: 0079ee9c 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 7137: 00584c2c 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 7136: 0079ee94 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 7137: 00584c24 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 7138: 0022870c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 7139: 00adecce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 7140: 0061b55c 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 7141: 005b1bb0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 7140: 0061b554 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 7141: 005b1ba8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 7142: 00aaf9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 7143: 00205d44 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 7144: 00adee6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 7145: 00adfc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 7146: 0052c1a0 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 7147: 007fc05c 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 7146: 0052c198 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 7147: 007fc054 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 7148: 00adf7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 7149: 0075bcec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 7149: 0075bce4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 7150: 00adf4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 7151: 007997c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 7151: 007997bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 7152: 00aad61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 7153: 00ae0562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 7154: 005733f8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 7154: 005733f0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 7155: 00292c68 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 7156: 00ae03d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 7157: 0050b6dc 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 7158: 006f2740 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 7157: 0050b6d4 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 7158: 006f2738 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 7159: 00230350 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 7160: 00ab9244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 7161: 0022a7ec 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 7162: 00adef9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 7163: 00adeaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 7164: 00ab99b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 7165: 0060c220 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 7165: 0060c218 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 7166: 009ea590 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 7167: 003622e8 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 7168: 00adf3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 7169: 00adf400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 7170: 00ab5030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 7171: 00aacd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 7172: 00adef28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 7173: 0022b364 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 7174: 00adef60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 7175: 00917b30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 7176: 00774c60 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 7177: 0068cad8 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 7178: 00736610 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 7175: 00917b20 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 7176: 00774c58 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 7177: 0068cad0 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 7178: 00736608 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 7179: 00aaa2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 7180: 00232544 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 7181: 00579354 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 7181: 0057934c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 7182: 00a149cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 7183: 007bc014 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 7183: 007bc00c 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 7184: 00479f6c 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 7185: 006dd46c 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 7185: 006dd464 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 7186: 00ab7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 7187: 002e8114 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 7188: 003f6cc4 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 7189: 00adff20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 7190: 00adfb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 7191: 0075ac28 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 7191: 0075ac20 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 7192: 00ab845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 7193: 00770228 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 7193: 00770220 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 7194: 00adf78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 7195: 0068aec4 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 7195: 0068aebc 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 7196: 00aa72f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 7197: 004d9620 28 FUNC GLOBAL DEFAULT 12 cpu_openrisc_timer_update │ │ │ │ 7198: 00aa90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 7199: 00adf43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 7200: 00a18ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 7201: 00adfbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 7202: 00ae06c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 7203: 005705b0 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 7203: 005705a8 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 7204: 00adf352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 7205: 00728494 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 7205: 0072848c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 7206: 00adef98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 7207: 007bb304 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 7207: 007bb2fc 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 7208: 00aac0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 7209: 00ab7bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 7210: 0072effc 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 7210: 0072eff4 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 7211: 00aba908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 7212: 00ab5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 7213: 00adf252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 7214: 007f29fc 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 7214: 007f29f4 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 7215: 00ab3104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 7216: 0073d91c 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 7217: 005526b8 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 7216: 0073d914 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 7217: 005526b0 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 7218: 00ade9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 7219: 007df350 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 7219: 007df348 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 7220: 00adfaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 7221: 009949ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 7222: 00ab5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 7223: 007a05f8 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 7224: 007dd73c 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 7223: 007a05f0 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 7224: 007dd734 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 7225: 00ab2404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 7226: 00aaad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 7227: 00aab480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 7228: 0073fa58 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 7228: 0073fa50 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 7229: 004d3e24 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 7230: 00ab5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 7231: 006296c8 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 7232: 00541d68 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 7231: 006296c0 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 7232: 00541d60 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 7233: 00ab77a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 7234: 005732dc 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 7234: 005732d4 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 7235: 00484bd4 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 7236: 00aa7858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 7237: 00717614 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 7237: 0071760c 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 7238: 0034f950 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 7239: 00234188 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 7240: 00ae0166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 7241: 0023f2a8 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 7242: 007407bc 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 7242: 007407b4 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 7243: 00ade7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 7244: 00aa5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 7245: 005725f8 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 7245: 005725f0 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 7246: 00adfd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 7247: 00aacd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 7248: 00aa58ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 7249: 00adf282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 7250: 00917758 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 7250: 00917748 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 7251: 004a9e7c 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 7252: 00aabad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 7253: 00ab9274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 7254: 00ae05a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 7255: 00ab6d50 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 7256: 0078d5fc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 7256: 0078d5f4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 7257: 002287b0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 7258: 006807b8 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 7258: 006807b0 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 7259: 00aab770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 7260: 005b4950 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 7260: 005b4948 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 7261: 004870e0 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ - 7262: 004df544 28 FUNC GLOBAL DEFAULT 12 helper_float_mul_d │ │ │ │ + 7262: 004df540 28 FUNC GLOBAL DEFAULT 12 helper_float_mul_d │ │ │ │ 7263: 00ab7f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 7264: 002a0708 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 7265: 00ade9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 7266: 002219d8 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 7267: 00adfae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 7268: 009e57e8 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ - 7269: 00536064 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 7269: 0053605c 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 7270: 00ab0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 7271: 004629c8 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 7272: 00ade6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 7273: 002219c8 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 7274: 0059da10 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 7275: 0058c1fc 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 7274: 0059da08 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 7275: 0058c1f4 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 7276: 00aab4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 7277: 00adf8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 7278: 00adf32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ - 7279: 004df560 20 FUNC GLOBAL DEFAULT 12 helper_float_mul_s │ │ │ │ + 7279: 004df55c 20 FUNC GLOBAL DEFAULT 12 helper_float_mul_s │ │ │ │ 7280: 00aad77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 7281: 0064c19c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 7281: 0064c194 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 7282: 00adf988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 7283: 004a447c 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 7284: 00239b98 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 7285: 00adfed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 7286: 00adf4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 7287: 00ab26f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 7288: 00aa4628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 7289: 00aaabfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 7290: 005ce3d4 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 7290: 005ce3cc 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 7291: 00adf8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 7292: 00787bc0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 7293: 0072f490 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 7292: 00787bb8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 7293: 0072f488 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 7294: 00ab5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 7295: 00ae020c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 7296: 005bcca0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 7296: 005bcc98 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 7297: 00ade5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 7298: 0046cea4 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 7299: 00aa55dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 7300: 00a14948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 7301: 0036c9bc 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 7302: 00ab09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 7303: 00adf5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 7304: 00ade48f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 7305: 0042f32c 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 7306: 00adee98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 7307: 0093762c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 7308: 005e48c0 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 7307: 0093761c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 7308: 005e48b8 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 7309: 00ae0534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 7310: 00ab6574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 7311: 00202d40 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 7312: 005ee478 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 7312: 005ee470 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 7313: 00ade9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 7314: 00aa9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 7315: 00adf9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 7316: 00adeda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 7317: 0043e590 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 7318: 00ade9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 7319: 0046ca7c 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 7320: 00adf9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 7321: 005cc804 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 7321: 005cc7fc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 7322: 00adeb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 7323: 006f1698 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 7323: 006f1690 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 7324: 00adfe90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 7325: 00796cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 7325: 00796ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 7326: 00ae0288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 7327: 00a16310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 7328: 0057aa58 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 7329: 006dabc0 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 7328: 0057aa50 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 7329: 006dabb8 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 7330: 00ade449 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 7331: 0035e868 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 7332: 007abea8 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 7332: 007abea0 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 7333: 0042d280 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 7334: 0026e75c 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 7335: 00553f54 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 7335: 00553f4c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 7336: 00aaf7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 7337: 00ade7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 7338: 0078c8d8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 7339: 0068d208 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 7340: 0063d000 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 7338: 0078c8d0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 7339: 0068d200 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 7340: 0063cff8 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 7341: 00420118 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 7342: 00ade972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 7343: 002a076c 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 7344: 00307350 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 7345: 00adee70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 7346: 0043dec4 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 7347: 00544488 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 7347: 00544480 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 7348: 00aa6a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 7349: 006ed0c8 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 7350: 006184a0 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 7351: 007b2048 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 7349: 006ed0c0 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 7350: 00618498 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 7351: 007b2040 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 7352: 00ae04ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 7353: 00ab2574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 7354: 00ade6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 7355: 00adfc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 7356: 009e87e0 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 7357: 00799fb4 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 7357: 00799fac 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 7358: 001edd50 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 7359: 00adf4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 7360: 00ae0244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 7361: 005cc92c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 7361: 005cc924 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 7362: 00aa62a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 7363: 006f66f8 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 7363: 006f66f0 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 7364: 0027d630 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 7365: 00220c48 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 7366: 00aa6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 7367: 004552ec 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 7368: 00adebf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 7369: 005f6dd4 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 7369: 005f6dcc 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 7370: 00ab7004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 7371: 00aaa3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 7372: 0072c76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 7372: 0072c764 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 7373: 00aa9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 7374: 0056105c 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 7375: 007291a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 7374: 00561054 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 7375: 0072919c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 7376: 00ab4a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 7377: 00ab6134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 7378: 00ab0278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 7379: 0073f3f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 7380: 00630a48 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 7379: 0073f3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 7380: 00630a40 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 7381: 004b64a0 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 7382: 00acdcf0 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 7383: 00adfa42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 7384: 0071b250 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 7385: 00652d00 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 7384: 0071b248 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 7385: 00652cf8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 7386: 00ae05cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 7387: 00aa5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 7388: 00adee58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 7389: 00adefca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 7390: 005944c4 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 7390: 005944bc 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 7391: 00ae0074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 7392: 00aa5f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 7393: 0021c098 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 7394: 0077c3a0 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 7395: 0065c928 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 7394: 0077c398 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 7395: 0065c920 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 7396: 00ae010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 7397: 00a12530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 7398: 00abaa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 7399: 00adfee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ - 7400: 004f0cc0 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 7400: 004f0cb8 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 7401: 00ae01c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 7402: 00707dc4 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 7402: 00707dbc 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 7403: 00adfa0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 7404: 0046221c 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 7405: 007066f0 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 7405: 007066e8 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 7406: 00adeb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 7407: 00ab22d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 7408: 005e3898 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 7408: 005e3890 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 7409: 00a1ff84 132 OBJECT GLOBAL DEFAULT 24 helper_info_update_fpcsr │ │ │ │ 7410: 00adee5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 7411: 00ae0362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 7412: 0023eb50 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 7413: 00aaf2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 7414: 002a7768 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 7415: 00ab01c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 7416: 007f8688 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 7416: 007f8680 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 7417: 00adf4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 7418: 0055dab8 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 7418: 0055dab0 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 7419: 00aabf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 7420: 00ade754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 7421: 00aaa67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 7422: 00ae0658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 7423: 00aa8a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 7424: 00a11cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 7425: 00adefcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 7426: 00ab4d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 7427: 00adfd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 7428: 00aa8118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 7429: 009e808c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 7430: 007ac070 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 7430: 007ac068 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 7431: 00a1a31c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 7432: 0073daac 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 7432: 0073daa4 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 7433: 00ade796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 7434: 00a1a33c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 7435: 002d9808 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 7436: 00a1a37c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 7437: 0035fd14 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 7438: 006dd9d8 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 7438: 006dd9d0 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 7439: 00ab97c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 7440: 007c5cf0 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 7441: 00730e24 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 7440: 007c5ce8 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 7441: 00730e1c 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 7442: 00aa4348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 7443: 00ade564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 7444: 002ecf50 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ - 7445: 007b3b68 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 7446: 005b7190 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 7445: 007b3b60 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 7446: 005b7188 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 7447: 00ab62c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 7448: 00ab3d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 7449: 00219c00 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 7450: 00733920 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 7450: 00733918 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 7451: 00ade888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 7452: 00ab99c0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 7453: 0062633c 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 7454: 005aff5c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 7453: 00626334 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 7454: 005aff54 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 7455: 00ae0cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 7456: 00362b20 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 7457: 006287a8 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 7458: 007f859c 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 7457: 006287a0 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 7458: 007f8594 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 7459: 00aaf5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 7460: 006fa8f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 7460: 006fa8f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 7461: 00adeaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 7462: 00480738 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 7463: 005e4b7c 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 7463: 005e4b74 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 7464: 00ab07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 7465: 00360a6c 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 7466: 006fbc60 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 7466: 006fbc58 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 7467: 002f2358 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 7468: 00ab3274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 7469: 00ae0222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 7470: 00ae06dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 7471: 007f8480 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 7472: 007ef9b4 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 7471: 007f8478 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 7472: 007ef9ac 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 7473: 00aaa81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 7474: 007a0c3c 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 7474: 007a0c34 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 7475: 00adf610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 7476: 00ae03d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 7477: 00aab710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 7478: 00ab8af0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 7479: 00ab0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 7480: 00ade9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 7481: 0022b5b8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 7482: 0021c1a4 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 7483: 00745250 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 7484: 0072c8dc 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 7483: 00745248 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 7484: 0072c8d4 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 7485: 004d18d8 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 7486: 007b24a4 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 7486: 007b249c 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 7487: 0023854c 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 7488: 007b3a38 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 7489: 006263a0 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 7488: 007b3a30 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 7489: 00626398 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 7490: 00ae0790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 7491: 00ade67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 7492: 00adf032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 7493: 00aded9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 7494: 00aaa08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 7495: 0021f87c 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 7496: 002a87c0 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 7497: 00adfc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 7498: 0023dd50 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 7499: 00adfedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 7500: 007717d8 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 7500: 007717d0 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 7501: 00aa4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 7502: 00acdbec 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 7503: 00ab2894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 7504: 0078e0fc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 7504: 0078e0f4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 7505: 002e8610 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 7506: 00adf06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 7507: 00ab827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 7508: 00736f1c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 7509: 006df204 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 7508: 00736f14 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 7509: 006df1fc 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 7510: 004415a0 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 7511: 00adf7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 7512: 005c83fc 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 7513: 005031a8 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 7512: 005c83f4 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 7513: 005031a0 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 7514: 002e76f4 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 7515: 007e17e8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 7515: 007e17e0 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 7516: 0043b810 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 7517: 00592510 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 7517: 00592508 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 7518: 002fb350 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 7519: 007cf1c4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 7520: 00769c4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 7521: 006f6398 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 7522: 0070ffc0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 7519: 007cf1bc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 7520: 00769c44 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 7521: 006f6390 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 7522: 0070ffb8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 7523: 00ab9434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 7524: 009eb2dc 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 7525: 005bc8c8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 7525: 005bc8c0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 7526: 00aa9248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ - 7527: 004df574 28 FUNC GLOBAL DEFAULT 12 helper_float_div_d │ │ │ │ + 7527: 004df570 28 FUNC GLOBAL DEFAULT 12 helper_float_div_d │ │ │ │ 7528: 00ab83dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 7529: 00ab67b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 7530: 005aea38 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 7530: 005aea30 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 7531: 00416248 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 7532: 00aae38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 7533: 006bceb4 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 7533: 006bceac 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 7534: 00aa9348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 7535: 006f2480 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 7535: 006f2478 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 7536: 00ade546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 7537: 00aaba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 7538: 00a165a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 7539: 0078b780 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 7539: 0078b778 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 7540: 002df038 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 7541: 00ae03e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 7542: 0059e514 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 7542: 0059e50c 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 7543: 00adf204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 7544: 00aa567c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 7545: 0029a9c4 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ - 7546: 004df590 20 FUNC GLOBAL DEFAULT 12 helper_float_div_s │ │ │ │ + 7546: 004df58c 20 FUNC GLOBAL DEFAULT 12 helper_float_div_s │ │ │ │ 7547: 00adea3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 7548: 00adfbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 7549: 0051b03c 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 7549: 0051b034 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 7550: 00ae015a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 7551: 00aae02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 7552: 0043c23c 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 7553: 007ac230 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 7554: 0075b0dc 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 7553: 007ac228 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 7554: 0075b0d4 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 7555: 0023e024 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 7556: 007a18f4 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 7556: 007a18ec 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 7557: 00aad28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 7558: 006172d0 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 7558: 006172c8 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 7559: 00adf596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 7560: 00320448 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 7561: 00ab9ae0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 7562: 006ffd20 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 7562: 006ffd18 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 7563: 00adf49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 7564: 00ab9e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 7565: 00ab3c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 7566: 00a14ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ - 7567: 006593cc 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 7567: 006593c4 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 7568: 00a1607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 7569: 00adffc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 7570: 0076a1a8 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 7570: 0076a1a0 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 7571: 004d4990 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 7572: 00ade5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 7573: 0077f6b4 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 7573: 0077f6ac 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 7574: 00adf798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 7575: 00aab280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 7576: 0029eef4 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 7577: 00938320 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 7578: 005b4380 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 7577: 00938310 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 7578: 005b4378 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 7579: 00aa9118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 7580: 00ae00a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 7581: 00778be4 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 7581: 00778bdc 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 7582: 00475b5c 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 7583: 00adea40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 7584: 00aaf498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 7585: 00a15104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 7586: 00965ae8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 7586: 00965ad8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 7587: 00aaede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 7588: 00ae0ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 7589: 00aace2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 7590: 00ade43f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 7591: 00ab9bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 7592: 00763584 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 7593: 0051bd98 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 7592: 0076357c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 7593: 0051bd90 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 7594: 00aa60d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 7595: 00aa9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 7596: 0040a878 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 7597: 00733bd4 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 7597: 00733bcc 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 7598: 00ab6054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 7599: 0062825c 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 7599: 00628254 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 7600: 00ab57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 7601: 00adeb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 7602: 007cbdb0 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ - 7603: 0075ba84 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 7604: 0071fc74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 7605: 0074d9e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 7602: 007cbda8 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 7603: 0075ba7c 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 7604: 0071fc6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 7605: 0074d9e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 7606: 00aadd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 7607: 00aa78b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 7608: 00ab6104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 7609: 00aded74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 7610: 00ab01b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 7611: 0021c2a4 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ - 7612: 00577d40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 7613: 00802acc 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 7612: 00577d38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 7613: 00802ac4 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 7614: 00adf072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 7615: 00ab1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 7616: 00636c8c 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 7617: 005b7520 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 7616: 00636c84 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 7617: 005b7518 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 7618: 00adff6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 7619: 00adf8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 7620: 0055dec8 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 7621: 0061729c 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 7620: 0055dec0 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 7621: 00617294 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 7622: 00ade7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 7623: 00ade752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 7624: 005cbac0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 7625: 00745b4c 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 7624: 005cbab8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 7625: 00745b44 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 7626: 00ab2fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 7627: 00adef06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 7628: 00aa4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 7629: 00ae03de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 7630: 00adf678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 7631: 00adf30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ 7632: 0023df38 108 FUNC GLOBAL DEFAULT 12 qkbd_state_lift_all_keys │ │ │ │ @@ -7638,6210 +7638,6210 @@ │ │ │ │ 7634: 00ab25d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 7635: 00adee20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 7636: 00481648 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 7637: 00ab26b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 7638: 00ae04cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 7639: 00241e6c 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 7640: 00ab7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 7641: 006272d0 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 7641: 006272c8 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 7642: 00ade84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ - 7643: 006033f0 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 7643: 006033e8 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 7644: 00aabd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 7645: 005cc19c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 7645: 005cc194 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 7646: 00aa5020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 7647: 00adeaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 7648: 00ae021c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 7649: 00ab50d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 7650: 0067f6d0 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 7651: 0061aba0 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 7652: 007402b4 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 7653: 005b2274 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 7650: 0067f6c8 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 7651: 0061ab98 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 7652: 007402ac 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 7653: 005b226c 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 7654: 00ae0970 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 7655: 007342d4 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 7655: 007342cc 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 7656: 00ade7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 7657: 00793b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 7658: 007f229c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 7657: 00793b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 7658: 007f2294 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 7659: 004b2304 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 7660: 00748cb8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 7661: 0078be74 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 7660: 00748cb0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 7661: 0078be6c 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 7662: 00ab5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 7663: 007dd4e0 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 7663: 007dd4d8 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 7664: 00ab9ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 7665: 00ae0d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 7666: 00adf17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 7667: 00adf2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 7668: 0078ab40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 7668: 0078ab38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 7669: 00adec54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 7670: 005200a0 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 7670: 00520098 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 7671: 00adff2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 7672: 005cbf28 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 7672: 005cbf20 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 7673: 00ab433c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 7674: 00adf408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 7675: 002eac38 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 7676: 00ab9d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 7677: 004b1e4c 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 7678: 0023983c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 7679: 004b14c4 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 7680: 00aa4d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 7681: 00965af0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 7681: 00965ae0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 7682: 00aab4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 7683: 00ab7bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 7684: 00ae05a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 7685: 00adf3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 7686: 00adef26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 7687: 00aaa7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 7688: 0047e3d0 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 7689: 00ab1b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 7690: 0054dc00 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 7691: 005f5374 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 7690: 0054dbf8 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 7691: 005f536c 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 7692: 00aa72c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 7693: 00adeb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 7694: 00224638 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 7695: 0026f08c 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 7696: 00adfdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 7697: 005cb6d4 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 7697: 005cb6cc 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 7698: 009ea398 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 7699: 00ae0634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 7700: 00625898 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 7700: 00625890 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 7701: 00aabc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 7702: 00adeb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 7703: 0075587c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 7704: 00785414 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 7703: 00755874 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 7704: 0078540c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 7705: 002404ac 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 7706: 0070fdec 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 7706: 0070fde4 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 7707: 00238430 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 7708: 0073f4a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 7709: 0077a07c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 7710: 007994e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 7708: 0073f4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 7709: 0077a074 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 7710: 007994dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 7711: 00ab8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 7712: 00aa9168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 7713: 00ab5fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 7714: 007fa174 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 7714: 007fa16c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 7715: 00263fa4 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 7716: 00ab1cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 7717: 00352050 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 7718: 002572a0 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 7719: 00791c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 7719: 00791c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 7720: 0023a4d0 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 7721: 005b1b14 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 7722: 007bdd54 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 7723: 007da2c0 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 7721: 005b1b0c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 7722: 007bdd4c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 7723: 007da2b8 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 7724: 0022e794 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 7725: 007f8cc0 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 7726: 0053cee0 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 7727: 0063ca28 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 7725: 007f8cb8 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 7726: 0053ced8 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 7727: 0063ca20 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 7728: 00ae04a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 7729: 00ab17fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 7730: 002148f8 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 7731: 002f5b9c 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 7732: 0021ff40 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 7733: 005c908c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 7733: 005c9084 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 7734: 00ae04b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 7735: 004d1c98 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 7736: 00adf992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 7737: 00a13df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 7738: 00ab5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 7739: 00643e98 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 7739: 00643e90 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 7740: 00aa8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 7741: 0063d0cc 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 7741: 0063d0c4 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 7742: 00ae0438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 7743: 00ae0492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 7744: 00aa4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 7745: 00adefd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 7746: 00aa5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ - 7747: 00792568 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 7748: 0074c1c4 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 7749: 00727830 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 7747: 00792560 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 7748: 0074c1bc 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 7749: 00727828 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 7750: 00ab6bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 7751: 00ade4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 7752: 0035cc3c 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 7753: 0063c9cc 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 7753: 0063c9c4 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 7754: 00ab3a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 7755: 00aa94a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 7756: 00a139d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 7757: 007296b8 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 7757: 007296b0 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 7758: 00aaad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 7759: 00aaa1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 7760: 00aa9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 7761: 00ade9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ - 7762: 005eee00 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 7763: 005b47c0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 7764: 007ac3cc 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 7765: 007b48b8 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 7762: 005eedf8 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 7763: 005b47b8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 7764: 007ac3c4 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 7765: 007b48b0 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 7766: 00adf746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 7767: 00354f58 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 7768: 005b74b8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 7769: 00772478 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 7768: 005b74b0 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 7769: 00772470 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 7770: 00363978 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 7771: 00965ab4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 7772: 007e41e4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 7771: 00965aa4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 7772: 007e41dc 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 7773: 00aa6238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 7774: 00204d20 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 7775: 00adedc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 7776: 00adeeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 7777: 00aa5440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 7778: 002199f4 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 7779: 0021a700 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 7780: 009ea980 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 7781: 004f0d84 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 7781: 004f0d7c 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 7782: 00adf9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 7783: 00750f8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 7784: 007848e8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 7783: 00750f84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 7784: 007848e0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 7785: 00ae008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 7786: 00ab9294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 7787: 00ab0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 7788: 00a1d93c 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 7789: 0042cfb0 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 7790: 0043b2c0 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 7791: 00749668 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 7791: 00749660 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 7792: 00adede0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 7793: 00603ec0 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 7793: 00603eb8 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 7794: 00adedb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 7795: 00576184 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 7796: 0079f5a0 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 7795: 0057617c 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 7796: 0079f598 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 7797: 0022e840 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 7798: 0078bfac 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 7799: 0057702c 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 7800: 007b3c34 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 7798: 0078bfa4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 7799: 00577024 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 7800: 007b3c2c 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 7801: 0048b6f8 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 7802: 00ab08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 7803: 007cd9c8 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 7803: 007cd9c0 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 7804: 00adf21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 7805: 00ab3a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 7806: 0034961c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 7807: 00adf522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 7808: 00adf1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 7809: 00adfd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 7810: 0047038c 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 7811: 00adfe28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 7812: 003f29d8 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 7813: 005cc41c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 7813: 005cc414 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 7814: 00aa70a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 7815: 00790430 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 7815: 00790428 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 7816: 0022075c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 7817: 004be204 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 7818: 0057adc0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 7818: 0057adb8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 7819: 00adf046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 7820: 00adeaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 7821: 00ae024a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 7822: 006459a8 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 7822: 006459a0 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 7823: 00a13d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 7824: 00aa6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 7825: 00aba3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 7826: 00555a94 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 7826: 00555a8c 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 7827: 00aace6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 7828: 005ee258 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 7828: 005ee250 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 7829: 0042f850 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 7830: 00ab0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 7831: 00ade74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 7832: 00aa9218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 7833: 00ade495 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 7834: 00ab31a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 7835: 0042c61c 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 7836: 00a21098 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 7837: 00adec4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 7838: 0077d8d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 7838: 0077d8cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 7839: 002a307c 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 7840: 00ab00d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 7841: 00ab7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 7842: 00aba194 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 7843: 0057e9cc 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 7844: 0076cea8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 7843: 0057e9c4 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 7844: 0076cea0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 7845: 0027c230 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 7846: 00a1394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 7847: 00aa8908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 7848: 00adfdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 7849: 005b4730 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 7850: 00554850 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 7849: 005b4728 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 7850: 00554848 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 7851: 003593bc 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 7852: 0079f234 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 7852: 0079f22c 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 7853: 00ab3b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 7854: 009e8038 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 7855: 005421b8 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 7855: 005421b0 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 7856: 00ab42ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 7857: 00adf66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 7858: 00ab60c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 7859: 00adf644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 7860: 0027dbe0 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 7861: 0075e7e8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 7862: 00535ff8 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 7863: 0058da28 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 7861: 0075e7e0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 7862: 00535ff0 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 7863: 0058da20 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 7864: 009ea478 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 7865: 0079ffe4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 7866: 00764424 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 7867: 004e6d28 164 FUNC GLOBAL DEFAULT 12 openrisc_cpu_dump_state │ │ │ │ - 7868: 007baf2c 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 7865: 0079ffdc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 7866: 0076441c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 7867: 004e6d20 164 FUNC GLOBAL DEFAULT 12 openrisc_cpu_dump_state │ │ │ │ + 7868: 007baf24 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 7869: 00ae037c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 7870: 004d3564 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 7871: 00ae030c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 7872: 00adfda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 7873: 00775878 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 7873: 00775870 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 7874: 002397dc 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 7875: 00699d4c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 7876: 00645164 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 7875: 00699d44 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 7876: 0064515c 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 7877: 00202edc 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 7878: 0023db00 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 7879: 0036212c 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 7880: 00ae02ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 7881: 003527ac 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ - 7882: 0076ca24 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 7882: 0076ca1c 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 7883: 00ade9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 7884: 005cbd74 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 7885: 0070e52c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 7886: 006e1c5c 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 7884: 005cbd6c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 7885: 0070e524 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 7886: 006e1c54 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 7887: 00ab9c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 7888: 00755990 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 7889: 0054edf0 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 7888: 00755988 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 7889: 0054ede8 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 7890: 0029488c 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 7891: 00adf640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ - 7892: 008005b8 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 7892: 008005b0 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 7893: 0022e420 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 7894: 00ae0156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 7895: 00aa8b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 7896: 00ab12c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 7897: 00aa6980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 7898: 00adef82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 7899: 00ab5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 7900: 00adf6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 7901: 00aade1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 7902: 005859cc 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 7902: 005859c4 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 7903: 004239a4 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 7904: 002da4f0 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 7905: 00236f2c 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 7906: 00adf1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 7907: 00adf560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 7908: 0034989c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 7909: 00aad0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 7910: 00ade8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 7911: 00adec32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 7912: 007e1c00 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 7912: 007e1bf8 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 7913: 00ad5d68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 7914: 002f2664 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 7915: 00aaba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 7916: 0051befc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 7916: 0051bef4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 7917: 002d9490 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 7918: 003f52c8 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 7919: 00adfa8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 7920: 00adfbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 7921: 00429440 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 7922: 00759a28 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 7923: 007846c4 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 7922: 00759a20 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 7923: 007846bc 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 7924: 009dce98 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 7925: 007459dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 7926: 00736ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 7927: 005cc620 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 7925: 007459d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 7926: 00736cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 7927: 005cc618 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 7928: 00ade8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 7929: 005184c0 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 7930: 006db228 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 7929: 005184b8 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 7930: 006db220 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 7931: 00adea3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 7932: 00adea76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 7933: 00ade7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 7934: 00ab7618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 7935: 0048bd78 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 7936: 00ab3004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 7937: 005e9ecc 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 7938: 007cbed0 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 7937: 005e9ec4 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 7938: 007cbec8 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 7939: 00ab4cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 7940: 007ddc4c 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 7941: 007709b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 7940: 007ddc44 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 7941: 007709ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 7942: 00aa9e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 7943: 007e8b2c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 7943: 007e8b24 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 7944: 00aadb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 7945: 00ab9e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 7946: 0022e8f0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 7947: 00adf922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 7948: 005888bc 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 7948: 005888b4 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 7949: 0049276c 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 7950: 00733230 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 7951: 0067f9ec 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 7950: 00733228 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 7951: 0067f9e4 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 7952: 00adf368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 7953: 00237774 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 7954: 00ae05aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 7955: 00adf4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 7956: 00ae018c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 7957: 00abc134 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 7958: 00ab6074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 7959: 00aa5200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 7960: 007395e4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 7960: 007395dc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 7961: 00aabe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 7962: 00aaf4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 7963: 00227d18 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 7964: 007246a0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 7964: 00724698 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 7965: 00adf9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 7966: 006bc984 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 7966: 006bc97c 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 7967: 00aa8768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 7968: 00aa8898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 7969: 00719f44 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 7969: 00719f3c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 7970: 0023db14 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 7971: 00937610 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 7971: 00937600 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 7972: 00220ed4 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 7973: 007f9ed8 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 7973: 007f9ed0 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 7974: 00342f20 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 7975: 00799a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 7976: 007fa50c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 7975: 00799a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 7976: 007fa504 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 7977: 002f7258 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 7978: 0058a82c 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 7978: 0058a824 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 7979: 0035e2e4 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 7980: 0070b0c0 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 7980: 0070b0b8 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 7981: 00ade834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 7982: 00263320 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 7983: 00653148 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 7984: 0074541c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 7983: 00653140 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 7984: 00745414 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 7985: 00a13ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 7986: 002e63d8 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 7987: 002f70c8 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 7988: 006f4ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 7989: 0053c578 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 7988: 006f4ebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 7989: 0053c570 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 7990: 00ade626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 7991: 00aa7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 7992: 009eb168 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 7993: 005cdd70 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 7993: 005cdd68 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 7994: 00adfb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 7995: 00ab0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 7996: 00794ca8 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 7996: 00794ca0 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 7997: 0031d2d4 104 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 7998: 00aa6510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 7999: 00adfeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 8000: 00a138c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 8001: 003b9714 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 8002: 00aa597c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 8003: 006540b0 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 8004: 006289f4 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 8003: 006540a8 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 8004: 006289ec 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 8005: 00aa50f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 8006: 00ade75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 8007: 0056cdd0 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 8008: 005243a8 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 8007: 0056cdc8 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 8008: 005243a0 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 8009: 00aad60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 8010: 00ab6804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 8011: 005d7bf0 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 8011: 005d7be8 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 8012: 004b3e64 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 8013: 00adf67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 8014: 004d09e0 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 8015: 00aba0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 8016: 00ae0670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 8017: 00775168 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 8018: 0070d9c0 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 8019: 007a9eac 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 8020: 0073f560 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 8017: 00775160 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 8018: 0070d9b8 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 8019: 007a9ea4 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 8020: 0073f558 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 8021: 00aac270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 8022: 00aa9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 8023: 006462e0 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 8024: 006d9c30 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 8025: 006ecd5c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 8023: 006462d8 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 8024: 006d9c28 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 8025: 006ecd54 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 8026: 00adf7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 8027: 00ab4714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 8028: 00ab9534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 8029: 0076b5f0 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 8029: 0076b5e8 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 8030: 00ae0c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 8031: 007f1894 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ - 8032: 004df704 80 FUNC GLOBAL DEFAULT 12 helper_float_lt_d │ │ │ │ + 8031: 007f188c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 8032: 004df700 80 FUNC GLOBAL DEFAULT 12 helper_float_lt_d │ │ │ │ 8033: 00adf562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 8034: 00adeb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 8035: 004d01d8 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 8036: 00adeb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 8037: 007cbdec 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 8038: 00804650 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 8039: 007b6f2c 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 8037: 007cbde4 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 8038: 00804648 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 8039: 007b6f24 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 8040: 004c7b74 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 8041: 007e9734 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ - 8042: 0079a074 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 8041: 007e972c 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 8042: 0079a06c 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 8043: 00aa65c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 8044: 00adfdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 8045: 002a2ab0 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 8046: 00adfa44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 8047: 00ade81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 8048: 007edd30 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 8048: 007edd28 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 8049: 001ee0b0 8 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 8050: 00adf19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 8051: 00adf314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 8052: 00ae012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 8053: 00ab9108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 8054: 007399fc 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 8055: 004df754 64 FUNC GLOBAL DEFAULT 12 helper_float_lt_s │ │ │ │ - 8056: 00618f28 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 8054: 007399f4 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 8055: 004df750 64 FUNC GLOBAL DEFAULT 12 helper_float_lt_s │ │ │ │ + 8056: 00618f20 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 8057: 00349b1c 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 8058: 004afa3c 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 8059: 007443ec 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 8060: 00798f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 8059: 007443e4 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 8060: 00798f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 8061: 00ab9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 8062: 009eb208 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 8063: 00aa6990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 8064: 00aba808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 8065: 00aabdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 8066: 00ae078c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 8067: 00ae03a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 8068: 00aabf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 8069: 00755aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 8069: 00755a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 8070: 00adfe62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 8071: 0058fadc 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 8072: 005b1df0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 8071: 0058fad4 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 8072: 005b1de8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 8073: 00ae0c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 8074: 00ae032c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 8075: 00703764 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 8075: 0070375c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 8076: 00ae028c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 8077: 005b21a4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 8077: 005b219c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 8078: 00a1649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 8079: 007e084c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 8079: 007e0844 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 8080: 00adf8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 8081: 004445e4 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 8082: 002295a0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 8083: 0073f44c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 8084: 007403f4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 8083: 0073f444 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 8084: 007403ec 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 8085: 00adefac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 8086: 00965aac 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 8086: 00965a9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 8087: 00adf35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 8088: 00adfbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 8089: 00239674 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 8090: 009ee658 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 8091: 00426968 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 8092: 00ab1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 8093: 00adfb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 8094: 00320d60 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 8095: 007fc7a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 8095: 007fc79c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 8096: 00aade9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 8097: 00aded46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 8098: 004b4888 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 8099: 009eaef4 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 8100: 00aad0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 8101: 00227d28 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 8102: 00ae06ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 8103: 00572f48 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 8103: 00572f40 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 8104: 00ae079a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 8105: 004d2f44 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 8106: 00704b44 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 8107: 005b1d04 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 8106: 00704b3c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 8107: 005b1cfc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 8108: 00ae072c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 8109: 009174c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 8109: 009174b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 8110: 00aaf6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 8111: 00a18620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 8112: 007eb634 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 8112: 007eb62c 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 8113: 00aa4e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 8114: 004567b0 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 8115: 00aa97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 8116: 0058eaa4 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 8117: 006296d0 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 8116: 0058ea9c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 8117: 006296c8 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 8118: 00ab67d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 8119: 00aa8c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 8120: 00adfafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 8121: 0058c3bc 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 8121: 0058c3b4 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 8122: 00ae0d3c 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 8123: 004be334 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 8124: 00719870 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 8124: 00719868 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 8125: 00219e44 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 8126: 00ae0212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 8127: 0070c658 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 8128: 0071d698 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ - 8129: 004df664 88 FUNC GLOBAL DEFAULT 12 helper_float_le_d │ │ │ │ + 8127: 0070c650 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 8128: 0071d690 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 8129: 004df660 88 FUNC GLOBAL DEFAULT 12 helper_float_le_d │ │ │ │ 8130: 00adec8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 8131: 00aaa94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 8132: 007140a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 8133: 0063c6f0 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 8132: 00714098 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 8133: 0063c6e8 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 8134: 0023024c 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 8135: 00ab73e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 8136: 00aa6378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 8137: 00adfa3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 8138: 007f83e4 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 8138: 007f83dc 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 8139: 00ab68f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 8140: 00adf4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 8141: 00ae0756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 8142: 006f3c6c 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 8142: 006f3c64 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 8143: 00ade910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 8144: 00718718 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ - 8145: 004df6bc 72 FUNC GLOBAL DEFAULT 12 helper_float_le_s │ │ │ │ + 8144: 00718710 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 8145: 004df6b8 72 FUNC GLOBAL DEFAULT 12 helper_float_le_s │ │ │ │ 8146: 00ae0d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 8147: 00adf446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 8148: 0074c608 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 8148: 0074c600 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 8149: 00adebac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 8150: 00582854 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 8150: 0058284c 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 8151: 00228908 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 8152: 00aad73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 8153: 00adfbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 8154: 005cbe20 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 8154: 005cbe18 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 8155: 00239d78 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 8156: 00aaa6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 8157: 004d991c 512 FUNC GLOBAL DEFAULT 12 openrisc_load_kernel │ │ │ │ 8158: 003564a4 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 8159: 00adf6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 8160: 00aa98c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 8161: 00aa6900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 8162: 007c40a8 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 8162: 007c40a0 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 8163: 00ae0cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 8164: 0051c71c 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 8165: 006f941c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 8166: 0057aac4 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 8164: 0051c714 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 8165: 006f9414 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 8166: 0057aabc 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 8167: 00adf45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 8168: 004cb734 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 8169: 00adfb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 8170: 00ab1408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 8171: 00ab3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 8172: 004ccef4 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 8173: 00ab3014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 8174: 00ae0022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 8175: 00aa5490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 8176: 007fab8c 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 8176: 007fab84 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 8177: 00adeaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 8178: 00ade4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 8179: 00adefb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 8180: 00adf2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 8181: 005dd0c0 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 8181: 005dd0b8 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 8182: 00aa6570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 8183: 00ade520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 8184: 00adefe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 8185: 00adf2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 8186: 0079e0a8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 8187: 005b6c48 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 8186: 0079e0a0 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 8187: 005b6c40 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 8188: 003591d8 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 8189: 0044a060 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 8190: 00ade44e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 8191: 00adeffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 8192: 005b29cc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 8192: 005b29c4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 8193: 00aaa37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 8194: 006f14f8 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 8194: 006f14f0 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 8195: 00ab81cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 8196: 0055ad04 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ - 8197: 005800b4 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 8198: 005cde54 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 8196: 0055acfc 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 8197: 005800ac 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 8198: 005cde4c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 8199: 003133fc 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 8200: 00aa6e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 8201: 00adece6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 8202: 00aa91a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 8203: 004ab654 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 8204: 00572bfc 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 8204: 00572bf4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 8205: 00adeadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 8206: 00719140 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 8207: 00938318 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 8206: 00719138 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 8207: 00938308 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 8208: 00233d78 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 8209: 00aa80a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 8210: 00adea24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 8211: 00555a74 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 8212: 0070420c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 8211: 00555a6c 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 8212: 00704204 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 8213: 00ab57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 8214: 00adf938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 8215: 005b6ba4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 8215: 005b6b9c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 8216: 00ab0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 8217: 00a1859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 8218: 002289b0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 8219: 007d1d74 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 8219: 007d1d6c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 8220: 00aacddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 8221: 00ab1c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 8222: 00aba1a0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 8223: 00aaaa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 8224: 00adf3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 8225: 00ae0d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 8226: 00ab3d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 8227: 00ab7878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 8228: 006fe360 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 8228: 006fe358 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 8229: 0035a3e0 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 8230: 00aa63c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 8231: 00adec66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 8232: 00aa8e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 8233: 00ab15dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 8234: 004cb650 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 8235: 00aa88d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 8236: 00adee42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 8237: 0057ad90 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 8238: 007a0a38 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 8237: 0057ad88 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 8238: 007a0a30 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 8239: 0022ec84 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 8240: 00218698 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 8241: 007b50e4 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 8241: 007b50dc 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 8242: 00aab9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 8243: 002113b0 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 8244: 00aa74e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 8245: 00ab7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 8246: 007110ec 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 8246: 007110e4 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 8247: 00aa76b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 8248: 007f01b4 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 8248: 007f01ac 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 8249: 00ae05b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 8250: 002f720c 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 8251: 00ab6764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 8252: 00311838 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 8253: 00adfd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 8254: 00ab30d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 8255: 00adec1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 8256: 00222e60 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 8257: 006495fc 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 8257: 006495f4 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 8258: 00ab2454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 8259: 007f8c68 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 8259: 007f8c60 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 8260: 00adf7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 8261: 00adfd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 8262: 00ae05a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 8263: 00462bfc 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 8264: 00255b54 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 8265: 00adf1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 8266: 0031d33c 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 8267: 00ae0448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 8268: 00aae978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 8269: 002a1280 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 8270: 004b48f0 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 8271: 00759598 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 8271: 00759590 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 8272: 00aaa13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 8273: 00adeee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 8274: 00adf9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 8275: 00aaf408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 8276: 00ae03aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 8277: 00adf3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 8278: 0048c03c 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 8279: 00ab3f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ - 8280: 005a90a4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 8280: 005a909c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 8281: 0023ef6c 96 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 8282: 00537db8 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 8282: 00537db0 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 8283: 00ab6ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 8284: 00aaef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 8285: 00aa9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 8286: 00adf2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 8287: 00ae0d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 8288: 00ade5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 8289: 00ab2844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 8290: 003bb75c 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 8291: 00ab62f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 8292: 006890dc 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 8293: 0061e804 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 8294: 007e95bc 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 8295: 005a7ca0 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 8296: 00716a48 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 8292: 006890d4 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 8293: 0061e7fc 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 8294: 007e95b4 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 8295: 005a7c98 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 8296: 00716a40 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 8297: 00adf424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 8298: 002110d0 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 8299: 00ab32e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 8300: 00590df8 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 8300: 00590df0 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 8301: 0043b940 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 8302: 0057ace8 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 8303: 00579470 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 8302: 0057ace0 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 8303: 00579468 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 8304: 004778a8 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 8305: 00adfdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 8306: 00ab819c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 8307: 009eb04c 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 8308: 00aab380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ - 8309: 0054c610 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 8310: 005e4380 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 8311: 0057add4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 8309: 0054c608 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 8310: 005e4378 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 8311: 0057adcc 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 8312: 00ab7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 8313: 0043d998 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 8314: 002187a8 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 8315: 00774b60 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 8316: 005ee0a0 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 8315: 00774b58 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 8316: 005ee098 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 8317: 00ae02d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 8318: 00a12d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 8319: 0078b4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 8319: 0078b498 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 8320: 00adf07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 8321: 00ae0716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 8322: 00692908 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 8323: 00709228 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 8324: 005af144 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 8322: 00692900 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 8323: 00709220 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 8324: 005af13c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 8325: 00ab9a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 8326: 00adee5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 8327: 0078ba04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 8327: 0078b9fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 8328: 00ae0692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 8329: 00aaf628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 8330: 007b3658 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ - 8331: 0079bad4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 8330: 007b3650 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 8331: 0079bacc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 8332: 00aacd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 8333: 00253840 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 8334: 00ade73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 8335: 00ade8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 8336: 00a129d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 8337: 00adf754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ 8338: 00ae00ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_GID_DSTATE │ │ │ │ 8339: 009eb870 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 8340: 0043bb04 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 8341: 00adecbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 8342: 00ab5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 8343: 00228a5c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 8344: 00adffcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 8345: 00adfd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 8346: 00555a84 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 8347: 007f95e8 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 8346: 00555a7c 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 8347: 007f95e0 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 8348: 00ae001e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 8349: 0056d1f4 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 8349: 0056d1ec 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 8350: 00aad81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 8351: 0079c8a0 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 8351: 0079c898 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 8352: 00ade7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 8353: 00adfe50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 8354: 004ce500 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 8355: 00647a64 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 8355: 00647a5c 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 8356: 00ab5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 8357: 0065de4c 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 8357: 0065de44 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 8358: 00adfdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 8359: 004414ec 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 8360: 00adfea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ - 8361: 00509978 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 8361: 00509970 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 8362: 00aa4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 8363: 00aab980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 8364: 0022cd74 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 8365: 009e7ffc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 8366: 003ff174 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 8367: 00775240 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 8368: 0074e738 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 8367: 00775238 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 8368: 0074e730 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 8369: 00aa7a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 8370: 005898c4 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 8370: 005898bc 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 8371: 00aa65b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 8372: 00aac200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 8373: 00ab6a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 8374: 0058b0f4 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 8375: 005201e8 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 8374: 0058b0ec 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 8375: 005201e0 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 8376: 00aa77c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 8377: 005af334 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 8378: 0058b004 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 8377: 005af32c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 8378: 0058affc 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 8379: 00adf03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 8380: 00ade68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 8381: 00adeea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 8382: 0046c300 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 8383: 0025bc54 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 8384: 00aabbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 8385: 00791d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 8386: 0076d404 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 8387: 007f8864 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 8388: 0057936c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 8389: 00611358 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 8385: 00791d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 8386: 0076d3fc 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 8387: 007f885c 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 8388: 00579364 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 8389: 00611350 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 8390: 00ab5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 8391: 007dccc8 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 8391: 007dccc0 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 8392: 00ab2ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 8393: 00797f98 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 8394: 006fc8f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 8395: 007a2a38 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 8393: 00797f90 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 8394: 006fc8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 8395: 007a2a30 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 8396: 00ab6e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 8397: 00ab94f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 8398: 00444208 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 8399: 007ea188 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 8399: 007ea180 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 8400: 00adf01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 8401: 00adebfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 8402: 00787d70 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 8402: 00787d68 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 8403: 003bda2c 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 8404: 00ae0324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 8405: 00222790 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 8406: 0036c044 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 8407: 00700c70 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 8408: 0076c2a4 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 8409: 007effb0 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 8407: 00700c68 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 8408: 0076c29c 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 8409: 007effa8 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 8410: 00adf38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 8411: 00ade80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 8412: 007bce40 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 8412: 007bce38 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 8413: 00aa4498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 8414: 00ae036a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 8415: 00441c10 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 8416: 0064d110 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 8416: 0064d108 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 8417: 00adeae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 8418: 00ab2e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 8419: 00aaba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 8420: 00aa5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 8421: 00adf222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 8422: 005c8fb4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 8422: 005c8fac 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 8423: 00adeb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 8424: 00adeaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 8425: 00ae0340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 8426: 0022d13c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 8427: 002188a8 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 8428: 00ade856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 8429: 00aabd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 8430: 009e5d70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 8431: 00aa9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 8432: 00ae0c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 8433: 00768114 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 8434: 0055d5bc 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 8435: 008f67c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 8433: 0076810c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 8434: 0055d5b4 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 8435: 008f67b4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 8436: 00aa79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 8437: 0074de3c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 8438: 005b2db4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 8437: 0074de34 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 8438: 005b2dac 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 8439: 0048538c 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 8440: 00adeb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 8441: 002389e4 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 8442: 005c9410 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 8442: 005c9408 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 8443: 00adf2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 8444: 0035c868 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 8445: 007f1300 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 8445: 007f12f8 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 8446: 00aa58ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 8447: 00229954 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ - 8448: 0075718c 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 8449: 0073f1c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 8448: 00757184 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 8449: 0073f1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 8450: 00adeaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 8451: 00937648 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 8451: 00937638 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 8452: 00adefa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 8453: 0031eb6c 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 8454: 00ab3584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 8455: 00a16520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 8456: 00adecba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 8457: 00ab2f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 8458: 00455ba0 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 8459: 00adeeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 8460: 00ade658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 8461: 005247ac 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 8462: 007f1e80 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 8463: 006fae5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 8461: 005247a4 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 8462: 007f1e78 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 8463: 006fae54 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 8464: 00ae02d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 8465: 00adfe08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 8466: 00adeef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 8467: 00232480 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 8468: 00428f1c 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 8469: 004d0220 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 8470: 00ae04c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 8471: 0051a7b0 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 8471: 0051a7a8 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 8472: 00ae0656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 8473: 00aace5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 8474: 007998d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 8475: 0078b894 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 8474: 007998d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 8475: 0078b88c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 8476: 0036b4bc 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 8477: 002a32cc 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 8478: 002309a0 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 8479: 00603754 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 8479: 0060374c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 8480: 00429080 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 8481: 00adf2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 8482: 00ae046e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 8483: 00231d1c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 8484: 00519ddc 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 8484: 00519dd4 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 8485: 00ab400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 8486: 00aa5000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 8487: 00786394 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 8487: 0078638c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 8488: 00ab2834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 8489: 005b34ec 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ - 8490: 00790f78 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 8489: 005b34e4 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 8490: 00790f70 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 8491: 00adf942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 8492: 007e29f4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 8492: 007e29ec 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 8493: 00abaa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 8494: 00733fb0 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 8494: 00733fa8 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 8495: 00adf4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 8496: 00adf9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 8497: 00699c1c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 8498: 00802bc4 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 8499: 0079e9cc 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 8497: 00699c14 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 8498: 00802bbc 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 8499: 0079e9c4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 8500: 0021d608 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 8501: 0026ed14 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 8502: 00adea20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 8503: 00a9ed00 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 8504: 00ae005c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 8505: 00577584 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 8505: 0057757c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 8506: 00ade461 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 8507: 00adf868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 8508: 00ab6834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 8509: 00adeb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ - 8510: 0054dddc 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 8510: 0054ddd4 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 8511: 00adf67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 8512: 0051af38 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 8512: 0051af30 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 8513: 00adf598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 8514: 00adeaba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 8515: 00ab1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 8516: 00adf8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 8517: 005648b8 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 8517: 005648b0 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 8518: 0027a038 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 8519: 00adf6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 8520: 0052117c 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 8521: 006f2678 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 8520: 00521174 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 8521: 006f2670 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 8522: 004a4eb4 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 8523: 007cd944 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 8523: 007cd93c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 8524: 00236738 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 8525: 00ab9900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 8526: 0067f4c4 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 8526: 0067f4bc 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 8527: 00ade443 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 8528: 00ab33c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 8529: 00aa8aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 8530: 007e0cec 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 8530: 007e0ce4 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 8531: 00adec64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 8532: 00997898 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 8533: 00adfda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 8534: 006bd854 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 8535: 0052131c 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 8536: 00780f78 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 8534: 006bd84c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 8535: 00521314 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 8536: 00780f70 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 8537: 00a1f84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rem_d │ │ │ │ 8538: 004566c8 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 8539: 00adeec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 8540: 00a2008c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dtos │ │ │ │ 8541: 003fc870 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 8542: 00ab3234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 8543: 00768df0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 8544: 0060e7b4 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 8543: 00768de8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 8544: 0060e7ac 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 8545: 00355f20 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 8546: 00aaf468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 8547: 0078e23c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 8548: 00521214 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 8547: 0078e234 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 8548: 0052120c 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 8549: 00a1121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 8550: 004cd6c8 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 8551: 0022d4ec 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 8552: 00566940 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 8552: 00566938 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 8553: 00adf3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 8554: 00a1f42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rem_s │ │ │ │ 8555: 00ab421c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 8556: 004807a4 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 8557: 00397520 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 8558: 005436b8 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 8558: 005436b0 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 8559: 00467fe4 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 8560: 005b01d0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 8560: 005b01c8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 8561: 00ae030e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 8562: 0064be84 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 8562: 0064be7c 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 8563: 00ade948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 8564: 00adfc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 8565: 00ab28a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 8566: 00adfec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 8567: 007bcdec 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 8567: 007bcde4 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 8568: 00adf826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 8569: 00ade5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 8570: 00ade57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 8571: 007f8478 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 8571: 007f8470 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 8572: 001ec9b0 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 8573: 005436c4 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 8573: 005436bc 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 8574: 00253878 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 8575: 0051cef0 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 8576: 007977f8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 8575: 0051cee8 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 8576: 007977f0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 8577: 00ade7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 8578: 00ab5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 8579: 004d1b4c 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 8580: 00ab9b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 8581: 00aa52b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 8582: 00aaf9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 8583: 00ae05b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 8584: 00428534 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 8585: 007c6240 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 8586: 00644834 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 8585: 007c6238 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 8586: 0064482c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 8587: 00aba678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 8588: 0020401c 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 8589: 007b35a4 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 8589: 007b359c 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 8590: 00aba154 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 8591: 00aaf648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 8592: 00ae0ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 8593: 0034b61c 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 8594: 00794078 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 8594: 00794070 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 8595: 002039a0 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 8596: 009ee6a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 8597: 00ab36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 8598: 00ae0732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 8599: 007c0fe4 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 8599: 007c0fdc 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 8600: 00232f10 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 8601: 005b1e68 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 8601: 005b1e60 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 8602: 0034c840 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 8603: 005c9340 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 8604: 007ca1ac 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 8605: 00709e58 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 8603: 005c9338 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 8604: 007ca1a4 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 8605: 00709e50 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 8606: 00ae0c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 8607: 00643eb4 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 8607: 00643eac 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 8608: 0042073c 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 8609: 00acd838 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 8610: 00ab7024 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 8611: 007df5f4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 8611: 007df5ec 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 8612: 00aae0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 8613: 00ae053a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 8614: 00a9e670 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 8615: 00ae0654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 8616: 00aad02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 8617: 00ab3424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 8618: 00365b44 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 8619: 0052cd04 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 8619: 0052ccfc 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 8620: 00a11198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 8621: 0070b6f0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 8621: 0070b6e8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 8622: 00449df0 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 8623: 00aba958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 8624: 00427de4 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 8625: 00ade452 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 8626: 0060d4ec 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 8627: 00716e14 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 8626: 0060d4e4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 8627: 00716e0c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 8628: 00adf2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 8629: 00ae0440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 8630: 00ae00c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 8631: 005c50ac 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 8632: 00618a18 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 8631: 005c50a4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 8632: 00618a10 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 8633: 00284b78 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 8634: 00adebee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 8635: 007ba120 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 8636: 00799934 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 8635: 007ba118 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 8636: 0079992c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 8637: 00ae0b90 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 8638: 009ea578 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 8639: 007d67ec 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 8639: 007d67e4 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 8640: 0020d290 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 8641: 00aa55bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 8642: 0078dc50 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 8642: 0078dc48 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 8643: 00a1100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 8644: 0079c048 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 8644: 0079c040 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 8645: 00ade48b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ - 8646: 0056d34c 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 8647: 007d3098 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 8648: 005e6820 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 8646: 0056d344 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 8647: 007d3090 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 8648: 005e6818 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 8649: 00a10000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 8650: 00adea90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 8651: 00ab1acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 8652: 00ae0450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 8653: 0050ae20 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 8654: 006fed8c 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 8653: 0050ae18 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 8654: 006fed84 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 8655: 00203454 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 8656: 00764538 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 8656: 00764530 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 8657: 00aa566c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 8658: 00576acc 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 8659: 007de38c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 8658: 00576ac4 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 8659: 007de384 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 8660: 0023efcc 176 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 8661: 00ab0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 8662: 0075b25c 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 8662: 0075b254 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 8663: 00adf5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 8664: 005819a0 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 8664: 00581998 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 8665: 00aaff98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 8666: 00ab4f44 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 8667: 00ae0714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 8668: 00aa9328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 8669: 0023d8a8 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 8670: 0035e888 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 8671: 009eafe4 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 8672: 00582704 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 8672: 005826fc 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 8673: 00adeef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 8674: 00adefc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ - 8675: 00558158 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 8676: 007831bc 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 8675: 00558150 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 8676: 007831b4 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 8677: 00354b18 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 8678: 00adf6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 8679: 006519b0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 8680: 0079ebe8 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 8679: 006519a8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 8680: 0079ebe0 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 8681: 00aa6930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 8682: 00ae04e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 8683: 00ab0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 8684: 00733d54 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 8684: 00733d4c 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 8685: 00aa88e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 8686: 005b4e04 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 8687: 0070b0a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 8688: 0060f448 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 8686: 005b4dfc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 8687: 0070b09c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 8688: 0060f440 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 8689: 00adfece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 8690: 00700b30 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 8690: 00700b28 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 8691: 00459fc0 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 8692: 00adf2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 8693: 00aad7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 8694: 007d9f58 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ - 8695: 0077b354 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 8694: 007d9f50 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 8695: 0077b34c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 8696: 00adfe5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 8697: 00ab99a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 8698: 00adfe0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 8699: 003e4798 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 8700: 006f480c 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 8701: 0056639c 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 8700: 006f4804 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 8701: 00566394 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 8702: 0022784c 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 8703: 00adef72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ - 8704: 004df258 24 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ - 8705: 00752490 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 8704: 004df254 24 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ + 8705: 00752488 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 8706: 00ab41ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 8707: 00ade4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 8708: 0036c55c 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 8709: 006dfcdc 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 8709: 006dfcd4 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 8710: 00349e8c 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 8711: 0076bb10 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 8711: 0076bb08 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 8712: 00a10f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 8713: 00adec46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 8714: 00ade77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 8715: 00652688 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 8716: 007c371c 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 8715: 00652680 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 8716: 007c3714 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 8717: 00adf05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 8718: 00573cfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 8718: 00573cf4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 8719: 0022b504 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 8720: 005b6c98 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 8721: 007be8ac 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 8722: 00741b34 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 8720: 005b6c90 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 8721: 007be8a4 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 8722: 00741b2c 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 8723: 00adfab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 8724: 00652b90 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 8724: 00652b88 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 8725: 004d71ac 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 8726: 0057b4c0 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 8726: 0057b4b8 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 8727: 00adfa9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 8728: 0028bbdc 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 8729: 007b8dac 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 8729: 007b8da4 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 8730: 00ab84cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 8731: 00adefd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 8732: 003cee24 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 8733: 00adf7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 8734: 00ab16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 8735: 00aabce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 8736: 00aaf1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ 8737: 00adfc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 8738: 00a11114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 8739: 00aa90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 8740: 004a084c 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 8741: 00239048 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 8742: 00731cd4 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 8743: 007466ac 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 8744: 005ee248 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 8745: 006ff734 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 8742: 00731ccc 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 8743: 007466a4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 8744: 005ee240 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 8745: 006ff72c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 8746: 00ab0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 8747: 005618b8 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 8747: 005618b0 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 8748: 00aba698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 8749: 00748d54 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 8749: 00748d4c 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 8750: 00aab730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 8751: 00ae0cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 8752: 0062311c 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 8752: 00623114 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 8753: 0031bbb4 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 8754: 00ae0316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 8755: 0079d4c0 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 8755: 0079d4b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 8756: 00adf170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 8757: 0034b8c0 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 8758: 00adf0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 8759: 00aa5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 8760: 00adffd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 8761: 004a9f0c 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 8762: 006f1680 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 8763: 005766e4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 8764: 0054c8a0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 8762: 006f1678 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 8763: 005766dc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 8764: 0054c898 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 8765: 00adf7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 8766: 00aab290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 8767: 00aa51c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 8768: 00a118d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 8769: 00ade95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 8770: 0043b864 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 8771: 00aad19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 8772: 00aaee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 8773: 00aa6530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 8774: 00239f08 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 8775: 00748320 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 8775: 00748318 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 8776: 003b8170 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 8777: 00aabed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 8778: 00ade578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 8779: 00ab2ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 8780: 00ab1388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 8781: 00ab4744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 8782: 007a2610 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 8782: 007a2608 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 8783: 00ab0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 8784: 00aa53c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 8785: 00ade2ec 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 8786: 00616e58 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 8786: 00616e50 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 8787: 00ab3dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 8788: 00ab8de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 8789: 00aaa83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 8790: 00aae05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 8791: 00a1a3bc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 8792: 00a1a3dc 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 8793: 00a1a44c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 8794: 00adecdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 8795: 004b3b9c 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 8796: 0068af3c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 8797: 006fb084 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 8798: 0073a29c 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 8796: 0068af34 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 8797: 006fb07c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 8798: 0073a294 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 8799: 00ae0148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 8800: 0079d65c 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 8801: 006194d8 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 8800: 0079d654 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 8801: 006194d0 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 8802: 00ade9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 8803: 0045a1e8 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 8804: 00adf81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 8805: 0076cfe8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 8805: 0076cfe0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 8806: 00adecae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 8807: 00adea72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 8808: 00adf61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 8809: 00aaacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 8810: 007a80a4 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 8811: 0075bb20 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 8810: 007a809c 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 8811: 0075bb18 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 8812: 00adf63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 8813: 00ab7608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 8814: 001ea334 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 8815: 0072d628 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 8816: 005749ec 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 8817: 006a4910 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 8818: 005af298 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 8815: 0072d620 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 8816: 005749e4 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 8817: 006a4908 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 8818: 005af290 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 8819: 0023a024 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 8820: 00355ec0 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 8821: 00adf6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 8822: 006454ac 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 8822: 006454a4 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 8823: 002365e0 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 8824: 0027de64 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 8825: 00aa4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 8826: 0057592c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 8826: 00575924 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 8827: 00adfc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 8828: 00ade458 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 8829: 00237de8 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 8830: 0064b64c 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 8830: 0064b644 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 8831: 00adfa40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 8832: 009ea380 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 8833: 00adf626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 8834: 00ade6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 8835: 00aade7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 8836: 0061e97c 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 8836: 0061e974 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 8837: 00adf392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 8838: 00ade748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 8839: 00aae9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 8840: 00aa6258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 8841: 007bdbc8 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 8842: 006fdd70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 8841: 007bdbc0 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 8842: 006fdd68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 8843: 00aaa18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 8844: 00ab67c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 8845: 007f39a8 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 8845: 007f39a0 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 8846: 00ab04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 8847: 00542ca4 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 8847: 00542c9c 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 8848: 00ae025e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 8849: 00adf0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 8850: 00abc14c 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 8851: 00ade4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 8852: 00abc128 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 8853: 00a10f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 8854: 0078184c 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 8854: 00781844 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 8855: 00adee3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 8856: 005b7004 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 8856: 005b6ffc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 8857: 00ae06ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 8858: 0079ed50 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 8858: 0079ed48 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 8859: 00ade896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 8860: 00aa4eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 8861: 009ee810 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 8862: 00743d04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ - 8863: 004df4e4 28 FUNC GLOBAL DEFAULT 12 helper_float_add_d │ │ │ │ + 8862: 00743cfc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 8863: 004df4e0 28 FUNC GLOBAL DEFAULT 12 helper_float_add_d │ │ │ │ 8864: 00361e90 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 8865: 00ab6404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 8866: 004b4c28 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 8867: 00adf2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 8868: 005c9898 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 8868: 005c9890 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 8869: 00adfe2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 8870: 007cd8c4 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 8871: 005c8b20 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 8872: 0067f4a8 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 8873: 005b178c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 8874: 007fde6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 8870: 007cd8bc 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 8871: 005c8b18 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 8872: 0067f4a0 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 8873: 005b1784 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 8874: 007fde64 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 8875: 00307640 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 8876: 00575788 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 8876: 00575780 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 8877: 00adf51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 8878: 00718a44 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 8878: 00718a3c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 8879: 0024ded8 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 8880: 007ac73c 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 8880: 007ac734 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 8881: 00aa78d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 8882: 00592460 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 8883: 00537e20 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 8882: 00592458 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 8883: 00537e18 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 8884: 00227c50 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 8885: 00adf858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 8886: 004df500 20 FUNC GLOBAL DEFAULT 12 helper_float_add_s │ │ │ │ - 8887: 007b2f90 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 8888: 005a7904 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 8886: 004df4fc 20 FUNC GLOBAL DEFAULT 12 helper_float_add_s │ │ │ │ + 8887: 007b2f88 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 8888: 005a78fc 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 8889: 00ae024e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 8890: 00537e88 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 8890: 00537e80 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 8891: 00aba044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 8892: 00744954 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 8893: 009547e4 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 8892: 0074494c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 8893: 009547d4 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 8894: 00ab9e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 8895: 0060c4b0 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 8895: 0060c4a8 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 8896: 00ae020e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 8897: 0060cc1c 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 8897: 0060cc14 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 8898: 00ab7bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 8899: 00adfd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 8900: 0051d03c 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 8900: 0051d034 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 8901: 00adfcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 8902: 00ade46f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 8903: 00ade5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 8904: 00adf9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 8905: 006faac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 8905: 006faabc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 8906: 00ae0c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 8907: 0022de4c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 8908: 00ab173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 8909: 00741a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 8910: 00719aac 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 8911: 00965ae0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 8909: 00741a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 8910: 00719aa4 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 8911: 00965ad0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 8912: 00ae0034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 8913: 00aa6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 8914: 006fbe88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 8914: 006fbe80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 8915: 00ade6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 8916: 00787328 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 8917: 005af620 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 8916: 00787320 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 8917: 005af618 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 8918: 009d8420 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 8919: 00575e20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 8919: 00575e18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 8920: 00aadd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 8921: 00744e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 8921: 00744e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 8922: 002a1b98 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 8923: 00629f5c 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 8924: 00518f84 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 8925: 007c4b00 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 8923: 00629f54 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 8924: 00518f7c 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 8925: 007c4af8 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 8926: 00ab6304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 8927: 00aad31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 8928: 005c92b8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 8928: 005c92b0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 8929: 00aaece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 8930: 00aaa41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 8931: 0077d420 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 8932: 00774ff4 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 8933: 0079970c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 8934: 007bf960 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 8931: 0077d418 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 8932: 00774fec 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 8933: 00799704 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 8934: 007bf958 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 8935: 00ab16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 8936: 00aaa0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 8937: 007306f0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 8938: 00747b14 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 8939: 00651cb4 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 8937: 007306e8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 8938: 00747b0c 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 8939: 00651cac 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 8940: 00adf140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 8941: 007aa680 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 8942: 00704770 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 8941: 007aa678 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 8942: 00704768 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 8943: 00ab0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 8944: 00a10430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 8945: 00aa6670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 8946: 00ae0224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 8947: 00ae060e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 8948: 00aa4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 8949: 003b35e0 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 8950: 00aac2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 8951: 005b4ce4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 8951: 005b4cdc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 8952: 009ea2b8 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 8953: 00ab82ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 8954: 00723eb0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 8955: 0071a910 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 8954: 00723ea8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 8955: 0071a908 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 8956: 00ab5060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 8957: 00adf646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 8958: 00ae0740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 8959: 003ba234 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 8960: 00ae0648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 8961: 002279a0 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 8962: 00aadc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 8963: 00aa558c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 8964: 007bb0bc 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 8965: 006da724 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 8964: 007bb0b4 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 8965: 006da71c 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 8966: 00ade73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 8967: 00622d58 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 8967: 00622d50 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 8968: 00adf528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 8969: 007b5178 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 8970: 005a8ce4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 8971: 0093764c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 8969: 007b5170 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 8970: 005a8cdc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 8971: 0093763c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 8972: 00ab2b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 8973: 00aacdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 8974: 0023a7b0 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 8975: 00ae0012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 8976: 00706a14 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 8976: 00706a0c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 8977: 00ab3314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 8978: 005247a4 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 8978: 0052479c 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 8979: 00353d8c 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 8980: 00476c4c 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 8981: 00aaad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 8982: 00ab4a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ - 8983: 00647bcc 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 8983: 00647bc4 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 8984: 0042761c 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 8985: 00368f80 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 8986: 0023cf70 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 8987: 00ab5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 8988: 00ae01ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 8989: 00adfd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 8990: 005e228c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 8990: 005e2284 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 8991: 00adfd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 8992: 007488bc 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 8992: 007488b4 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 8993: 0036c808 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 8994: 00aab590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 8995: 00791cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 8996: 005b67c0 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 8997: 0071b69c 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 8995: 00791cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 8996: 005b67b8 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 8997: 0071b694 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 8998: 00aad58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 8999: 00ae0050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 9000: 0057629c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 9001: 00655c48 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 9002: 005bd5ec 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 9000: 00576294 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 9001: 00655c40 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 9002: 005bd5e4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 9003: 003523d8 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 9004: 00570490 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 9004: 00570488 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 9005: 00adebfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 9006: 00227cc8 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 9007: 00515544 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 9008: 007b6158 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 9009: 006a2f5c 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 9007: 0051553c 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 9008: 007b6150 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 9009: 006a2f54 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 9010: 00aa90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 9011: 006fcda0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 9011: 006fcd98 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 9012: 002159cc 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 9013: 009ea62c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 9014: 00ade8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 9015: 002194e4 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 9016: 00ab5ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 9017: 004d9810 268 FUNC GLOBAL DEFAULT 12 cpu_openrisc_clock_init │ │ │ │ 9018: 00adffdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 9019: 00700458 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 9019: 00700450 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 9020: 00adf512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 9021: 00629bb0 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 9021: 00629ba8 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 9022: 00adff4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 9023: 00adfc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 9024: 00742534 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 9025: 006f71c8 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 9024: 0074252c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 9025: 006f71c0 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 9026: 00ade80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 9027: 00adf4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 9028: 00adf19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 9029: 00ab03d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 9030: 00adea92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 9031: 00ae014c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 9032: 00aaf588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 9033: 00aabea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 9034: 0079b0cc 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 9035: 0064c248 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 9034: 0079b0c4 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 9035: 0064c240 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 9036: 00311af0 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 9037: 00ab56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 9038: 00adf6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 9039: 00aa4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 9040: 005b388c 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 9041: 005768fc 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 9042: 0061242c 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 9040: 005b3884 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 9041: 005768f4 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 9042: 00612424 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 9043: 00adf000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 9044: 007da238 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 9044: 007da230 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 9045: 00ade45c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 9046: 0023f7f8 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 9047: 00adeb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 9048: 0076c164 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 9048: 0076c15c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 9049: 00aa9498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 9050: 00ae0122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 9051: 00ade430 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 9052: 00adef7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 9053: 005713e4 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 9053: 005713dc 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 9054: 00aaea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 9055: 007346e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 9055: 007346d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 9056: 009eb1dc 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 9057: 005542ec 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 9057: 005542e4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 9058: 00adf4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 9059: 006948c4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 9059: 006948bc 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 9060: 00adf59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 9061: 00ab4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 9062: 00adfaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 9063: 009eb288 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 9064: 007a4bb0 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 9064: 007a4ba8 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 9065: 00ae044e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 9066: 0028c484 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 9067: 00aa7748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 9068: 00aaf038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 9069: 0070b7b0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 9070: 007329f8 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 9069: 0070b7a8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 9070: 007329f0 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 9071: 00ab0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 9072: 00adecfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 9073: 00aa4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 9074: 00adfb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 9075: 00adfe3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 9076: 00aaeb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 9077: 00adfbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 9078: 00ab9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 9079: 006f7d64 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 9079: 006f7d5c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 9080: 00423418 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 9081: 002265b8 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 9082: 00ae0196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 9083: 004a4b00 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 9084: 005741c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 9084: 005741c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 9085: 00ab878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 9086: 0064c0bc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 9086: 0064c0b4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 9087: 00ab3484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 9088: 00aacc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 9089: 00adeda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 9090: 00555778 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 9090: 00555770 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 9091: 00491510 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 9092: 00ab0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 9093: 00adf7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 9094: 00227ac0 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 9095: 00aa563c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 9096: 006f9020 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 9097: 007104a4 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ - 9098: 007b7094 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 9099: 006fe0b4 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 9096: 006f9018 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 9097: 0071049c 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 9098: 007b708c 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 9099: 006fe0ac 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 9100: 0026e050 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 9101: 007c3d74 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 9102: 005a8dd4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 9101: 007c3d6c 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 9102: 005a8dcc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 9103: 00aadd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 9104: 0047e94c 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 9105: 005a9194 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 9105: 005a918c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 9106: 00ade5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 9107: 0078fedc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 9107: 0078fed4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 9108: 00aa9eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ - 9109: 005cb790 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 9109: 005cb788 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 9110: 002403a4 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 9111: 00adfe72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 9112: 0079942c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 9112: 00799424 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 9113: 0043b840 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 9114: 0072fe64 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 9114: 0072fe5c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 9115: 0048e544 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 9116: 006452c4 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 9116: 006452bc 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 9117: 009eb0d4 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 9118: 00ab9ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 9119: 00adff78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 9120: 00ae095c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 9121: 00ab34b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 9122: 00292fd4 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 9123: 00aaf884 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 9124: 00adf312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 9125: 00ae0706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 9126: 00457164 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 9127: 00aa5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 9128: 004b2138 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 9129: 005a87d4 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 9129: 005a87cc 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 9130: 0023d21c 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 9131: 004a3de4 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 9132: 00adeb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 9133: 0043dc40 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 9134: 00ade920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 9135: 00784260 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 9136: 00644df8 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 9135: 00784258 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 9136: 00644df0 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 9137: 00aa6680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 9138: 00ab42fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 9139: 00954cd4 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 9139: 00954cc4 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 9140: 00aab450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 9141: 00ab2ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 9142: 0021d16c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 9143: 00ae09b0 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 9144: 007b5188 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 9144: 007b5180 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 9145: 00ae012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 9146: 007147cc 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 9146: 007147c4 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 9147: 00215b94 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 9148: 00ab414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 9149: 00adeda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 9150: 00aa9d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 9151: 00aa6a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 9152: 00ab73f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 9153: 007a932c 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 9154: 0075a700 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 9155: 006e0b5c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 9156: 005e2620 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 9153: 007a9324 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 9154: 0075a6f8 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 9155: 006e0b54 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 9156: 005e2618 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 9157: 004bea58 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 9158: 00ade94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 9159: 00acda68 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 9160: 00436704 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 9161: 00ade764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 9162: 00aab810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 9163: 0071192c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 9163: 00711924 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 9164: 00ab2c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 9165: 00aaf4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 9166: 00428254 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ - 9167: 0069c848 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 9167: 0069c840 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 9168: 004ce750 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 9169: 002da530 4 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 9170: 00a19b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 9171: 007e55b4 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 9171: 007e55ac 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 9172: 00ab23b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 9173: 00adee50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 9174: 00ade83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 9175: 0071ab14 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 9175: 0071ab0c 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 9176: 00ab9d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 9177: 00ade6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 9178: 00229f18 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 9179: 00ab5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 9180: 006f5850 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 9180: 006f5848 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 9181: 00ade63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 9182: 009eb914 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 9183: 00772ec4 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 9183: 00772ebc 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 9184: 00ade6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 9185: 004ccda0 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 9186: 00ade71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 9187: 00ab3abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9188: 009e8008 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 9189: 00aded1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 9190: 00adfdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 9191: 002285bc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 9192: 0022aa30 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 9193: 00ab59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 9194: 00492668 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 9195: 006ebf6c 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ - 9196: 00734c48 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 9195: 006ebf64 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 9196: 00734c40 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 9197: 00ae062e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 9198: 003fbe64 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 9199: 0076a3e4 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 9199: 0076a3dc 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 9200: 00a1d970 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 9201: 00aaf980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 9202: 00462d1c 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 9203: 00227b94 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 9204: 00ab6814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 9205: 0052ca04 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 9205: 0052c9fc 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 9206: 00adeb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 9207: 0075aef8 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 9207: 0075aef0 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 9208: 002981e8 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 9209: 00586220 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 9210: 007a0e5c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 9209: 00586218 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 9210: 007a0e54 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 9211: 00adf92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 9212: 00a128cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 9213: 00ab3bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 9214: 00aa4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 9215: 00707254 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 9215: 0070724c 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 9216: 00aaf658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 9217: 00aa4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 9218: 00ae0486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 9219: 006d57fc 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 9220: 007c052c 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 9219: 006d57f4 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 9220: 007c0524 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 9221: 0022ffd8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 9222: 007299c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 9223: 0074a200 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 9224: 00769d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 9225: 00629e70 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 9222: 007299c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 9223: 0074a1f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 9224: 00769cfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 9225: 00629e68 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 9226: 00aa60e4 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 9227: 00429580 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 9228: 00a1208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 9229: 0046e80c 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 9230: 00aa5ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 9231: 00adf882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 9232: 00ab5f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 9233: 00ae0350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 9234: 00aac3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 9235: 0066a618 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 9235: 0066a610 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 9236: 00aa7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 9237: 002de6f8 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 9238: 00aa6840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 9239: 0047dc94 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 9240: 00ae03ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 9241: 0077e894 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 9241: 0077e88c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 9242: 00adfad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 9243: 006e1414 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 9244: 0058ca98 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 9245: 0060a00c 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 9243: 006e140c 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 9244: 0058ca90 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 9245: 0060a004 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 9246: 00ab194c 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 9247: 00ae015c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 9248: 0044148c 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 9249: 00965af4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 9250: 0057996c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 9249: 00965ae4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 9250: 00579964 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 9251: 00ab0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 9252: 00ab44cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 9253: 00aaa58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 9254: 0029f958 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 9255: 004cfea0 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 9256: 0076ddd0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 9257: 0079bce4 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 9256: 0076ddc8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 9257: 0079bcdc 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 9258: 00241058 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 9259: 00734798 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 9260: 006fdcb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 9261: 0061ae00 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 9259: 00734790 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 9260: 006fdcb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 9261: 0061adf8 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 9262: 00aba0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 9263: 0034e7c4 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 9264: 007e262c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 9264: 007e2624 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 9265: 00adfb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 9266: 006ff5cc 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 9266: 006ff5c4 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 9267: 009e890c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 9268: 00aa4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 9269: 007b3e88 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 9269: 007b3e80 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 9270: 00ab69f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 9271: 007b9468 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 9271: 007b9460 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 9272: 00ab2354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 9273: 00ab0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 9274: 00adfb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 9275: 007183e0 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 9275: 007183d8 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 9276: 00ab0228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 9277: 00adfba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 9278: 00aa3fe8 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 9279: 00aad92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 9280: 005c910c 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 9281: 0051a124 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 9280: 005c9104 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 9281: 0051a11c 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 9282: 004b515c 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 9283: 00542ff8 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 9284: 00619f1c 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ - 9285: 00593828 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 9283: 00542ff0 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 9284: 00619f14 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 9285: 00593820 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 9286: 00adf070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 9287: 00448494 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 9288: 00730fd4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 9289: 006fb758 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 9288: 00730fcc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 9289: 006fb750 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 9290: 00aad6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 9291: 005c90cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 9292: 007a215c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 9291: 005c90c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 9292: 007a2154 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 9293: 00aaba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 9294: 006d53b4 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 9294: 006d53ac 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 9295: 004a803c 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 9296: 00adf702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 9297: 004808e8 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 9298: 00ab8da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 9299: 006f185c 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 9299: 006f1854 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 9300: 004176cc 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 9301: 00adff5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 9302: 00ab63c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 9303: 00ade846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 9304: 0026e1f0 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 9305: 007fa010 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 9305: 007fa008 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 9306: 003f72a4 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 9307: 007bf8e4 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 9308: 0051c734 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 9307: 007bf8dc 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 9308: 0051c72c 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 9309: 00234118 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 9310: 00ade47f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 9311: 00716270 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 9311: 00716268 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 9312: 002eb520 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 9313: 005a9888 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 9313: 005a9880 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 9314: 00ab4804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 9315: 009e9ee0 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 9316: 0052c8b8 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 9317: 0079e6d4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 9316: 0052c8b0 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 9317: 0079e6cc 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 9318: 00a9e8d8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 9319: 0051dbc4 1776 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 9319: 0051dbbc 1776 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 9320: 00adef6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 9321: 0057aca8 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 9321: 0057aca0 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 9322: 00ae05ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 9323: 007372dc 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 9323: 007372d4 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 9324: 00aaf874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 9325: 0063c80c 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 9325: 0063c804 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 9326: 00adf2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 9327: 00aaf9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 9328: 00745364 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 9328: 0074535c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 9329: 00ae0036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 9330: 0075fbdc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 9331: 0058d094 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 9330: 0075fbd4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 9331: 0058d08c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 9332: 00ae0426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 9333: 00541f80 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 9333: 00541f78 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 9334: 00aab4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 9335: 00ae01a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 9336: 0031c05c 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 9337: 00a10bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 9338: 00221380 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 9339: 004171b0 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 9340: 00aade5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 9341: 00ade78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 9342: 00659c04 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 9343: 0051ae8c 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 9344: 007be42c 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 9342: 00659bfc 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 9343: 0051ae84 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 9344: 007be424 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 9345: 0029b81c 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 9346: 00ade8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 9347: 0045a3c8 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 9348: 00ab6a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 9349: 00ae036c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 9350: 00ab7858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 9351: 00aac370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 9352: 007cc7e4 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 9352: 007cc7dc 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 9353: 00ab7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 9354: 00746da0 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 9354: 00746d98 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 9355: 00adf146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 9356: 00aa7044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 9357: 0060dc20 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 9358: 007c35dc 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 9359: 005649f8 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 9357: 0060dc18 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 9358: 007c35d4 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 9359: 005649f0 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 9360: 00aa43f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 9361: 0048b354 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 9362: 005ea268 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 9362: 005ea260 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 9363: 00311e00 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 9364: 00ade6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 9365: 00adeacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 9366: 00ab59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 9367: 0051bdd0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 9367: 0051bdc8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 9368: 002a77cc 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 9369: 0034e540 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 9370: 00adf734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 9371: 005e9220 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 9371: 005e9218 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 9372: 00aa9598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 9373: 007b5464 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 9374: 007302b8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 9375: 00579660 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 9376: 007fdf24 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 9373: 007b545c 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 9374: 007302b0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 9375: 00579658 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 9376: 007fdf1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 9377: 00adf30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 9378: 004806a8 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 9379: 0052c8d8 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 9379: 0052c8d0 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 9380: 00ab99e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 9381: 00adf2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 9382: 0048087c 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 9383: 00ab3534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 9384: 00adf452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 9385: 00adfb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 9386: 00ade478 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 9387: 00428778 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 9388: 007881c0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 9388: 007881b8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 9389: 0029a00c 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 9390: 007204d0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 9391: 00577e44 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ - 9392: 00521eb0 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 9390: 007204c8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 9391: 00577e3c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 9392: 00521ea8 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 9393: 0037ba58 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 9394: 00adf58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 9395: 00aa4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 9396: 0043acdc 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 9397: 00adf4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 9398: 0051a878 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 9398: 0051a870 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 9399: 00ab5fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 9400: 00ab440c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 9401: 0027b188 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 9402: 005edf10 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 9403: 0079e814 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 9402: 005edf08 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 9403: 0079e80c 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 9404: 00aae23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 9405: 00574aec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 9405: 00574ae4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 9406: 00adfba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 9407: 00ab58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 9408: 00adfe0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 9409: 00ade79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 9410: 007fbc20 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 9410: 007fbc18 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 9411: 00ade74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 9412: 007242a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 9412: 007242a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 9413: 00ae04c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 9414: 00ab6a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 9415: 007db13c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 9415: 007db134 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 9416: 0027bd9c 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 9417: 007daeb0 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 9418: 0070007c 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 9419: 007456a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 9417: 007daea8 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 9418: 00700074 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 9419: 00745698 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 9420: 00a10b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 9421: 00aa55ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 9422: 002984f8 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 9423: 00adf37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 9424: 00adef08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 9425: 00ade986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 9426: 005b1f34 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 9427: 0071ac48 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 9426: 005b1f2c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 9427: 0071ac40 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 9428: 00ae002e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 9429: 00ab3144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 9430: 00ab179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 9431: 00965ab8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 9432: 007dfdfc 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 9431: 00965aa8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 9432: 007dfdf4 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 9433: 00ade56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 9434: 00ab3e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 9435: 0024c158 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 9436: 00adeecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ - 9437: 00617130 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 9437: 00617128 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 9438: 00ab62b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 9439: 00aa44f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 9440: 007483e0 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 9440: 007483d8 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 9441: 00302e60 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 9442: 00aab890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 9443: 00738434 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 9444: 00542858 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 9443: 0073842c 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 9444: 00542850 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 9445: 00ae001c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 9446: 007de894 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 9446: 007de88c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 9447: 00adf89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 9448: 00773084 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 9448: 0077307c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 9449: 00adf74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 9450: 005e9d28 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 9450: 005e9d20 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 9451: 00adeaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 9452: 005e12ac 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 9453: 00790b50 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 9452: 005e12a4 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 9453: 00790b48 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 9454: 00adef64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 9455: 0034bd88 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 9456: 00aaab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 9457: 009e80bc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 9458: 005436a8 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 9458: 005436a0 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 9459: 00adfe0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 9460: 009e5cf8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 9461: 003529b0 1152 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 9462: 00ab72b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 9463: 0079d7a8 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 9463: 0079d7a0 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 9464: 00adedea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 9465: 005d9ae0 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 9465: 005d9ad8 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 9466: 00adfed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 9467: 00aae3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 9468: 00aaf5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 9469: 00ab9b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ - 9470: 0061e1e0 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 9470: 0061e1d8 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 9471: 001ebb1c 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 9472: 00733b14 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 9472: 00733b0c 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 9473: 00ade394 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 9474: 00aacabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 9475: 0071a0d8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 9475: 0071a0d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 9476: 004568b0 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 9477: 00ab4754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ - 9478: 00787148 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 9479: 006f43c8 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 9480: 00802a08 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 9478: 00787140 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 9479: 006f43c0 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 9480: 00802a00 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 9481: 00aa51e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 9482: 0043b790 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 9483: 00737d94 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 9483: 00737d8c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 9484: 00ade420 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 9485: 007edd90 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 9485: 007edd88 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 9486: 00adec5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 9487: 00ade70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 9488: 002a93a8 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 9489: 00a1fdf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_un_d │ │ │ │ - 9490: 00646f68 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 9490: 00646f60 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 9491: 003a7514 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 9492: 00ab62e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 9493: 004d57bc 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 9494: 00adf2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 9495: 00ae0622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 9496: 00aa6208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 9497: 007598f8 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 9497: 007598f0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 9498: 00ab01d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 9499: 00aab820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 9500: 00adee10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 9501: 00adedec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 9502: 007ec834 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 9502: 007ec82c 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 9503: 004956cc 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 9504: 0027c8b4 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 9505: 004b3728 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 9506: 00ab4aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 9507: 00346d88 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 9508: 00adfa82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 9509: 00994894 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 9510: 00aad88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 9511: 00a1fbe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_un_s │ │ │ │ 9512: 00a9e638 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 9513: 00aab930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 9514: 00780df8 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 9514: 00780df0 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 9515: 00240d10 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 9516: 00593f2c 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 9517: 005e4bfc 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 9518: 0058dc98 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 9516: 00593f24 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 9517: 005e4bf4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 9518: 0058dc90 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 9519: 00aa8b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 9520: 0079e470 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 9520: 0079e468 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 9521: 004afe78 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 9522: 00719bf0 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 9522: 00719be8 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 9523: 0026f45c 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 9524: 00ab49c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 9525: 00adf388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 9526: 00adf7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 9527: 00ab8a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 9528: 0069c910 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 9529: 0051acb0 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 9528: 0069c908 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 9529: 0051aca8 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 9530: 00aba314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 9531: 005afc54 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 9532: 00618b28 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 9531: 005afc4c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 9532: 00618b20 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 9533: 00445b64 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 9534: 0064569c 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 9535: 0057adfc 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 9534: 00645694 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 9535: 0057adf4 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 9536: 00ab5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 9537: 001ea3e8 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 9538: 007c9db4 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 9539: 007e412c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 9538: 007c9dac 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 9539: 007e4124 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 9540: 00a10ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 9541: 00aadb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 9542: 00ae0cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 9543: 00ade956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 9544: 00ab2f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ - 9545: 0059375c 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 9545: 00593754 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 9546: 002ebb00 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 9547: 005226b0 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 9547: 005226a8 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 9548: 00aa8568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 9549: 00687b14 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 9549: 00687b0c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 9550: 00aa9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 9551: 00ae0248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 9552: 00adf0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 9553: 00ab3d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 9554: 006040ac 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 9555: 005b24c8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 9554: 006040a4 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 9555: 005b24c0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 9556: 00ade708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 9557: 006f67ec 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 9557: 006f67e4 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 9558: 00ab0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 9559: 0029b5c8 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 9560: 00ab3034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 9561: 00585918 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 9561: 00585910 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 9562: 00adeac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 9563: 006ee42c 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 9564: 005bda0c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 9563: 006ee424 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 9564: 005bda04 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 9565: 00aae57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 9566: 00ae0188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 9567: 00adf56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 9568: 0043f424 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 9569: 009d80fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 9570: 00aa8a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 9571: 00a1fe7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ove_cyov │ │ │ │ 9572: 00ade488 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 9573: 005b7224 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 9573: 005b721c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 9574: 00adf36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 9575: 00ade47c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 9576: 00adff06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 9577: 00adf708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 9578: 00223848 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 9579: 00a12f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 9580: 009e5ca8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 9581: 00adecf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 9582: 00698700 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 9582: 006986f8 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 9583: 00abb194 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 9584: 009e5c80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 9585: 00ae049e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 9586: 00ab0058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 9587: 00aab260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 9588: 00656594 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 9588: 0065658c 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 9589: 00adf288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 9590: 00ab6684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 9591: 0034cb74 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 9592: 00ab175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 9593: 00799e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 9593: 00799e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 9594: 00aa5310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 9595: 00ade5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 9596: 00adfff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 9597: 00698eb0 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 9597: 00698ea8 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 9598: 00aa5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 9599: 0044fb94 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 9600: 00ae06f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 9601: 00493338 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 9602: 005031a0 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 9602: 00503198 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 9603: 004cb00c 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 9604: 00adf788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 9605: 00ae0530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 9606: 00adf3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 9607: 00ab2854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 9608: 0073a7f4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 9609: 00716030 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 9608: 0073a7ec 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 9609: 00716028 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 9610: 00ae0510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 9611: 006fbf40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 9611: 006fbf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 9612: 00adfdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 9613: 00aac3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 9614: 00270b24 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 9615: 007b3068 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 9615: 007b3060 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 9616: 00aba334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 9617: 00aae40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 9618: 00ade489 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 9619: 00745ccc 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 9619: 00745cc4 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 9620: 00adfcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 9621: 00ab63b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 9622: 00415768 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 9623: 00adeeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 9624: 00ab2b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 9625: 00771294 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 9626: 00709944 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 9625: 0077128c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 9626: 0070993c 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 9627: 00255ec4 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 9628: 00aa598c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 9629: 0034cdf4 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 9630: 007a07ac 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 9630: 007a07a4 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 9631: 0023e034 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 9632: 00311aec 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 9633: 006287dc 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 9633: 006287d4 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 9634: 00aa7104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 9635: 00adf9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 9636: 00aa5abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 9637: 00aae17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 9638: 00ab56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 9639: 00adf5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 9640: 00aa6590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 9641: 00adf402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 9642: 00adf828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 9643: 00ab4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 9644: 00596e00 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 9644: 00596df8 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 9645: 004b1df0 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 9646: 005b4064 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 9646: 005b405c 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 9647: 00adf69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 9648: 0058a714 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 9648: 0058a70c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 9649: 00adfd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 9650: 002ed7bc 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 9651: 0062ab98 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 9652: 00575444 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 9651: 0062ab90 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 9652: 0057543c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 9653: 00aaaddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 9654: 005784a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ - 9655: 007f9204 8 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 9654: 00578498 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 9655: 007f91fc 8 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 9656: 00aa45c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 9657: 00aaf77c 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 9658: 004b2054 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 9659: 0072c6b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 9660: 006fd360 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 9659: 0072c6ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 9660: 006fd358 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 9661: 00adffca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 9662: 00747c78 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 9662: 00747c70 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 9663: 00adf82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 9664: 0077ca94 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 9664: 0077ca8c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 9665: 004cf5bc 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 9666: 003bb39c 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 9667: 00ab33d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 9668: 0079d060 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 9668: 0079d058 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 9669: 00adf24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 9670: 00ab0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 9671: 00449cd0 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 9672: 00ae0560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 9673: 00729264 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 9673: 0072925c 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 9674: 00ade8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 9675: 00ae039c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 9676: 009ea6c8 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 9677: 00ae0314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 9678: 00aadd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 9679: 00a1fc6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ueq_d │ │ │ │ - 9680: 007bd47c 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 9680: 007bd474 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 9681: 00227e50 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 9682: 00aa70b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 9683: 0077fb98 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 9683: 0077fb90 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 9684: 001ea43c 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 9685: 007e8cd4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 9685: 007e8ccc 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 9686: 00ade554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 9687: 00adecf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 9688: 00aae5cc 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 9689: 00aa4748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 9690: 00645038 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 9691: 007b6190 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 9690: 00645030 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 9691: 007b6188 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 9692: 00ae06fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 9693: 00733ed4 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 9693: 00733ecc 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 9694: 00aae4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 9695: 00736abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 9695: 00736ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 9696: 002391a8 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 9697: 0077f260 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 9697: 0077f258 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 9698: 00aacf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 9699: 00adf2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 9700: 00adf9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 9701: 00589324 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 9701: 0058931c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 9702: 00a1fa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ueq_s │ │ │ │ - 9703: 0063b4fc 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 9703: 0063b4f4 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 9704: 0034c3bc 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 9705: 00aac070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 9706: 00ab6084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 9707: 00ab3e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 9708: 00994af4 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 9709: 00aabe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 9710: 00aadc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 9711: 00ae05c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 9712: 00aa9548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 9713: 00a9e6e8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 9714: 0078b9a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 9714: 0078b9a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 9715: 00aaee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 9716: 00ab3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 9717: 004d0724 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 9718: 00487104 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 9719: 00adf7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 9720: 006ee390 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 9720: 006ee388 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 9721: 00363658 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 9722: 00ade7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 9723: 00aaa6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 9724: 00ae003c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 9725: 00aa83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 9726: 00710370 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 9726: 00710368 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 9727: 00aaa65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 9728: 0027b774 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 9729: 00aadcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 9730: 00ade4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 9731: 00481484 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 9732: 00229c54 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 9733: 00ab96e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 9734: 009eaca0 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 9735: 00561ef0 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 9735: 00561ee8 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 9736: 00ae0208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 9737: 0045be3c 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 9738: 00221968 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 9739: 004cd380 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 9740: 007f02ec 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 9740: 007f02e4 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 9741: 00adfd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 9742: 00aa6970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 9743: 007b4f3c 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 9744: 00550450 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 9743: 007b4f34 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 9744: 00550448 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 9745: 004293c0 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 9746: 00aded86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 9747: 00adfbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 9748: 00adfb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 9749: 0027d9b0 8 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 9750: 0023541c 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 9751: 00653160 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 9751: 00653158 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 9752: 00ab9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 9753: 00adee6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 9754: 004b21cc 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 9755: 00736e5c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 9755: 00736e54 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 9756: 00ade43c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 9757: 00aa6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 9758: 007c3ec0 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 9758: 007c3eb8 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 9759: 00ade7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 9760: 007065ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 9760: 007065a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 9761: 00ae04fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 9762: 0041e750 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 9763: 00227ef8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 9764: 00ae0c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 9765: 00ab425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 9766: 00aa8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 9767: 007e2850 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 9767: 007e2848 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 9768: 0045f4a4 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 9769: 005750bc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 9770: 0054e5b8 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 9769: 005750b4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 9770: 0054e5b0 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 9771: 00adf6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 9772: 004813d0 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 9773: 002da3a4 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 9774: 00581eb8 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 9774: 00581eb0 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 9775: 003bd7f0 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 9776: 00600184 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 9776: 0060017c 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 9777: 00aa8d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 9778: 00adf5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 9779: 00aaa50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 9780: 00ab76f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 9781: 009e9fdc 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 9782: 00ab813c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 9783: 003b8a2c 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 9784: 005eec18 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 9784: 005eec10 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 9785: 00ade60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 9786: 00703858 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 9786: 00703850 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 9787: 00aa8848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 9788: 00aaeeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 9789: 005820c0 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 9789: 005820b8 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 9790: 00ade9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 9791: 00ab5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 9792: 005780f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 9792: 005780e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 9793: 00ade5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 9794: 00692148 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 9795: 007f468c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 9794: 00692140 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 9795: 007f4684 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 9796: 00ae0666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 9797: 007117ec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 9797: 007117e4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 9798: 00aa4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 9799: 002a2ea8 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 9800: 0027adf0 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ - 9801: 006557ec 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 9801: 006557e4 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 9802: 00adeb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 9803: 005ea358 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 9803: 005ea350 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 9804: 00ade766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 9805: 00ae061a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 9806: 00ab08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 9807: 00aadabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 9808: 00ab0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 9809: 00561818 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 9809: 00561810 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 9810: 00adeb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 9811: 00ae0364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 9812: 00aabc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 9813: 0048ea3c 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 9814: 00565c50 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 9814: 00565c48 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 9815: 00a10008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 9816: 00565ccc 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 9816: 00565cc4 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 9817: 00ade4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 9818: 0029baa0 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 9819: 00455cb8 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 9820: 00aded96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 9821: 0031eb30 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 9822: 0073d158 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 9823: 0074685c 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 9822: 0073d150 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 9823: 00746854 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 9824: 00adfd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 9825: 004773ac 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 9826: 00adeb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 9827: 00aa85f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 9828: 00717554 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 9828: 0071754c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 9829: 00aad01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 9830: 00adf1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 9831: 00265e54 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 9832: 00ade992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 9833: 006f6c58 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 9834: 00952f50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 9833: 006f6c50 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 9834: 00952f40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 9835: 00adfe9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 9836: 00ae0786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 9837: 005e1140 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 9838: 00552eac 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 9839: 0062b130 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 9837: 005e1138 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 9838: 00552ea4 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 9839: 0062b128 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 9840: 00ade8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 9841: 006911f0 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 9841: 006911e8 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 9842: 00aa7214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 9843: 00755de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 9843: 00755dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 9844: 00adfdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 9845: 00626454 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 9845: 0062644c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 9846: 00adf248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 9847: 006fd0dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 9848: 0073c484 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 9847: 006fd0d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 9848: 0073c47c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 9849: 00226978 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 9850: 007e43f0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 9851: 0077dd28 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 9850: 007e43e8 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 9851: 0077dd20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 9852: 00480978 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 9853: 00702ba4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 9853: 00702b9c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 9854: 00220034 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 9855: 002de774 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 9856: 00951df0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 9857: 0058be4c 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 9856: 00951de0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 9857: 0058be44 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 9858: 00aa6328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 9859: 00493ca0 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 9860: 00ab15ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 9861: 005d9ac0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 9862: 0076c6f8 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 9861: 005d9ab8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 9862: 0076c6f0 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 9863: 00ab9af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 9864: 00ade434 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 9865: 006fd138 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 9866: 00741ea0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 9865: 006fd130 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 9866: 00741e98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 9867: 00aaab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 9868: 00ab9c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 9869: 00619d28 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 9869: 00619d20 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 9870: 00aba454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 9871: 00ade459 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 9872: 004a4da4 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 9873: 0047d218 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 9874: 006f6b1c 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 9875: 007d0718 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 9876: 00707be0 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 9874: 006f6b14 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 9875: 007d0710 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 9876: 00707bd8 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 9877: 00ab2244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 9878: 00aad4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 9879: 00ab81ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 9880: 0029bb78 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 9881: 00adf872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 9882: 00aaf814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 9883: 007ef8ac 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 9883: 007ef8a4 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 9884: 009ee720 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 9885: 0025b894 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 9886: 002632d4 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 9887: 00adebec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ - 9888: 00624040 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ - 9889: 007cef9c 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 9888: 00624038 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 9889: 007cef94 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 9890: 00adf830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 9891: 0022f7b0 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 9892: 00741cb4 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 9892: 00741cac 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 9893: 00ab94c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 9894: 00aa8af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 9895: 0046883c 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 9896: 00adfb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 9897: 007dfe10 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 9897: 007dfe08 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 9898: 00ab2534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 9899: 007c6224 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 9900: 005720e4 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 9899: 007c621c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 9900: 005720dc 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 9901: 004aae58 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 9902: 00a16de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 9903: 00adfd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 9904: 00ab74e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 9905: 00572b58 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 9906: 0054b1a8 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 9905: 00572b50 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 9906: 0054b1a0 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 9907: 00227fa4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 9908: 00aa5cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 9909: 00adef86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 9910: 00ab6484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 9911: 00ade45f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 9912: 00ae0300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 9913: 00216b9c 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 9914: 00aa89f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 9915: 00ae0cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 9916: 00adf180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 9917: 00adf4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 9918: 00769b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 9919: 00619090 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 9920: 0072bfe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 9918: 00769b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 9919: 00619088 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 9920: 0072bfd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 9921: 00ae04fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 9922: 009ea940 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 9923: 007b4fa4 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 9924: 00652fdc 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 9923: 007b4f9c 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 9924: 00652fd4 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 9925: 003f9c10 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 9926: 00adeab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 9927: 00acdce1 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 9928: 00a1730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 9929: 00220878 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 9930: 00ae096c 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ - 9931: 0068c850 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 9931: 0068c848 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 9932: 0031badc 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 9933: 003fa628 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 9934: 00571234 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 9935: 0079d0ec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ - 9936: 0054bca8 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 9937: 0062b078 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 9934: 0057122c 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 9935: 0079d0e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 9936: 0054bca0 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 9937: 0062b070 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 9938: 00ade8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 9939: 00aa9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 9940: 00aad07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 9941: 00adfe10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 9942: 00589778 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 9943: 00521424 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 9944: 0055447c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 9942: 00589770 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 9943: 0052141c 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 9944: 00554474 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 9945: 0035c228 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 9946: 009ea640 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 9947: 00adef8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 9948: 005b0664 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 9949: 0058e3d4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 9948: 005b065c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 9949: 0058e3cc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 9950: 00aa4d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 9951: 002f7260 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 9952: 00adfe1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 9953: 00adf862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 9954: 00aacd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 9955: 00521614 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 9956: 00553bd4 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 9955: 0052160c 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 9956: 00553bcc 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 9957: 00aa86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 9958: 00ab9b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 9959: 00ab833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9960: 00ae00c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 9961: 00ae0358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 9962: 00adead6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 9963: 00ae0128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 9964: 004814f0 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 9965: 005214d0 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 9965: 005214c8 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 9966: 00449b1c 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 9967: 0023fdcc 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 9968: 0056ccac 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 9968: 0056cca4 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 9969: 00ab9b34 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 9970: 00574fc8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 9970: 00574fc0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 9971: 003665d8 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 9972: 007e42c0 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 9972: 007e42b8 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 9973: 00aa8988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 9974: 00adfcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 9975: 00ae0d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 9976: 00aaef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 9977: 00541084 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 9978: 007cf27c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 9979: 006e1204 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 9977: 0054107c 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 9978: 007cf274 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 9979: 006e11fc 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 9980: 00adfd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 9981: 004d5a04 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 9982: 00ab8d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 9983: 00765ba8 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 9983: 00765ba0 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 9984: 00ab02a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 9985: 007f3568 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 9985: 007f3560 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 9986: 00adec70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 9987: 00ade7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 9988: 00aa76f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 9989: 009ea464 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 9990: 0044aa84 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 9991: 00ab2924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 9992: 00ad5d5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 9993: 00adfc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 9994: 00749a28 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 9994: 00749a20 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 9995: 00ab2db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 9996: 00ae01d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 9997: 00ab9a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 9998: 0072fa2c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 9998: 0072fa24 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 9999: 00adf668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 10000: 00aaf1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 10001: 00ab83cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 10002: 007e9178 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 10002: 007e9170 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 10003: 00aa9e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 10004: 0073d1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 10005: 007298ac 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 10004: 0073d1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 10005: 007298a4 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 10006: 00a1a5e0 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 10007: 00ae0c5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 10008: 007995f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 10008: 007995f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 10009: 00aa7818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 10010: 00235ac4 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 10011: 0022b670 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 10012: 004b2f84 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 10013: 00aaa0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 10014: 00aa7004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 10015: 00ae0344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 10016: 00aa74d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 10017: 0043ca98 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 10018: 0056641c 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 10019: 0058abe4 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 10018: 00566414 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 10019: 0058abdc 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 10020: 00ae0414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 10021: 00aad3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 10022: 00aa6950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 10023: 00ae0c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 10024: 0037b334 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 10025: 00adf22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 10026: 00aa6540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 10027: 0021c3a0 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ - 10028: 005752a4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 10028: 0057529c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 10029: 00aa73e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 10030: 007fa328 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 10030: 007fa320 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 10031: 00ab2284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 10032: 00ade7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 10033: 009172c8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 10033: 009172b8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 10034: 00aa9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 10035: 00220ff0 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 10036: 005c9a88 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 10036: 005c9a80 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 10037: 00aa4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 10038: 00aa6810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 10039: 00aafa40 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 10040: 0058652c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 10040: 00586524 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 10041: 00adf440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 10042: 007db894 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 10042: 007db88c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 10043: 00aaf488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 10044: 00adfb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 10045: 00226264 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 10046: 009eb254 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 10047: 00aae1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 10048: 00ae0270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 10049: 00ab3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 10050: 00937674 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 10050: 00937664 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 10051: 00ae0464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 10052: 003623b4 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 10053: 005b73b8 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 10054: 00780634 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 10053: 005b73b0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 10054: 0078062c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 10055: 00adfe18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 10056: 0093766c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 10057: 00775460 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 10058: 005b5340 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 10056: 0093765c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 10057: 00775458 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 10058: 005b5338 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 10059: 00aae20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 10060: 004aaed4 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 10061: 004563a4 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 10062: 004210ac 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 10063: 00ade75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 10064: 006452a4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 10064: 0064529c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 10065: 00adfefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 10066: 00ab24e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 10067: 00adf8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 10068: 00aacc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 10069: 004b1e20 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 10070: 00ad5d54 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 10071: 0070e670 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 10071: 0070e668 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 10072: 00295b00 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 10073: 00aba828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 10074: 00adfce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 10075: 00adfb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 10076: 005ee140 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 10077: 0054316c 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 10078: 007ab0cc 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 10076: 005ee138 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 10077: 00543164 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 10078: 007ab0c4 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 10079: 00ab4f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 10080: 00aaa57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 10081: 006249d8 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 10082: 00747b30 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 10081: 006249d0 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 10082: 00747b28 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 10083: 00adf6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 10084: 00adf0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 10085: 00aa8558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 10086: 0064ed14 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 10086: 0064ed0c 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 10087: 00adf59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 10088: 00ade8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 10089: 00ab3cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 10090: 00adecc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 10091: 0070894c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 10091: 00708944 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 10092: 00236a54 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 10093: 006524f0 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 10093: 006524e8 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 10094: 00ade89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 10095: 00565fa8 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 10095: 00565fa0 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 10096: 00ade618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 10097: 00ab2cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 10098: 005365d8 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 10099: 0066b390 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 10098: 005365d0 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 10099: 0066b388 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 10100: 00aa8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 10101: 00ab9c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 10102: 00707660 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 10102: 00707658 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 10103: 00ab5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 10104: 00aae14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 10105: 00aa72b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 10106: 00744c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 10107: 007124f8 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 10106: 00744c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 10107: 007124f0 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 10108: 00acd931 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 10109: 00adfa10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 10110: 00ab6f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 10111: 00522b8c 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 10111: 00522b84 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 10112: 00ab5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 10113: 00adf0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 10114: 0031e3f0 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 10115: 00722ab8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 10116: 00705e38 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 10115: 00722ab0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 10116: 00705e30 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 10117: 00adf72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 10118: 00a1a48c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 10119: 00a1a4ec 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 10120: 00a1a4fc 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 10121: 004d5974 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 10122: 005e3e80 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 10122: 005e3e78 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 10123: 00aac0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 10124: 00adee82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 10125: 00ab5f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 10126: 00ab6244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 10127: 00aad2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 10128: 00aaf608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 10129: 00a17d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 10130: 007f9230 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 10131: 006fb6fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 10132: 0051a7e0 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 10133: 007a53e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 10134: 00709f9c 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 10130: 007f9228 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 10131: 006fb6f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 10132: 0051a7d8 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 10133: 007a53d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 10134: 00709f94 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 10135: 00adf72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 10136: 006454dc 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 10136: 006454d4 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 10137: 00ade8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 10138: 0070c1e0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 10139: 006bccfc 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 10140: 007406c8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 10138: 0070c1d8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 10139: 006bccf4 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 10140: 007406c0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 10141: 00aa9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 10142: 007e1bf0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 10142: 007e1be8 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 10143: 0021c4bc 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 10144: 00aa6860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 10145: 00adec0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 10146: 00237358 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 10147: 0034da7c 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 10148: 00ae032e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 10149: 009e2f8c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 10150: 0029f950 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 10151: 00ade648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 10152: 00adffb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 10153: 00ade506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 10154: 00aa7414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 10155: 007b93e0 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 10155: 007b93d8 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 10156: 00adfd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 10157: 00ae06c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 10158: 00aa5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 10159: 00adeab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 10160: 00adf9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 10161: 00804628 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 10161: 00804620 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 10162: 00ab47e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 10163: 00a12a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 10164: 00aa8528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 10165: 00ab3384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 10166: 009ea1c0 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 10167: 00765c18 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 10168: 006e0c24 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 10167: 00765c10 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 10168: 006e0c1c 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 10169: 00adec60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 10170: 008f5e44 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 10171: 005ee358 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 10170: 008f5e34 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 10171: 005ee350 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 10172: 00adff88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 10173: 00965b14 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 10174: 00736fdc 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 10173: 00965b04 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 10174: 00736fd4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 10175: 00adec82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 10176: 00aba8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 10177: 005d40bc 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 10177: 005d40b4 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 10178: 00ade690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 10179: 002a8778 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 10180: 00765618 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 10180: 00765610 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 10181: 00352970 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 10182: 005678d8 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 10182: 005678d0 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 10183: 00ab9960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 10184: 0073f058 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 10184: 0073f050 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 10185: 00484bf0 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 10186: 00583140 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 10186: 00583138 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 10187: 00adf4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 10188: 00adfc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 10189: 00770c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 10189: 00770c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 10190: 00476fa0 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 10191: 00acdce8 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 10192: 00ade694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 10193: 005cbf78 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 10193: 005cbf70 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 10194: 00adff72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 10195: 00420438 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 10196: 00adfe58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 10197: 00ae0372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 10198: 00ab7cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 10199: 006264f0 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 10199: 006264e8 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 10200: 00adf2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 10201: 00aa96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 10202: 00adfa0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 10203: 0072c1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 10203: 0072c1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 10204: 00ab23d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 10205: 00aba074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 10206: 00647fe8 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 10206: 00647fe0 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 10207: 00ab8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ - 10208: 0072896c 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 10209: 005b72b8 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 10208: 00728964 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 10209: 005b72b0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 10210: 00ade419 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 10211: 007fc7c0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 10211: 007fc7b8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 10212: 00aa7024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 10213: 00ab9bb4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 10214: 00aaeb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 10215: 00adf412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 10216: 007a1f48 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 10216: 007a1f40 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 10217: 00adf272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 10218: 009e8074 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 10219: 00aad9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 10220: 00aaef28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 10221: 004b20e0 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 10222: 007ca5b4 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 10222: 007ca5ac 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 10223: 002edc50 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 10224: 007365b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 10224: 007365ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 10225: 00adea02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 10226: 00ab2734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 10227: 007646f0 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 10228: 005a8578 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 10227: 007646e8 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 10228: 005a8570 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 10229: 00adf398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 10230: 005ac060 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 10230: 005ac058 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 10231: 00adeee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 10232: 0046ffb0 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 10233: 00305f94 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 10234: 006fc10c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 10234: 006fc104 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 10235: 00462930 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 10236: 00ab0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 10237: 006dc550 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 10237: 006dc548 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 10238: 00ade588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 10239: 00aaa8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 10240: 00457368 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 10241: 00adfdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 10242: 0045f034 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 10243: 00ae0238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 10244: 00aab760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 10245: 00444258 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 10246: 00ade491 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 10247: 006d99d8 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 10247: 006d99d0 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 10248: 00adfb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 10249: 00adf31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 10250: 00adfbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 10251: 00ab3f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 10252: 00ab7cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 10253: 007caedc 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 10253: 007caed4 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 10254: 00adfb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 10255: 00a16e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 10256: 007cfe44 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 10256: 007cfe3c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 10257: 0021bdb4 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 10258: 00ab9c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 10259: 00adfce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 10260: 00ae0142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 10261: 00ade47d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 10262: 00ade6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 10263: 00352298 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 10264: 00aaf1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 10265: 00adfc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 10266: 0076d0a8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 10267: 007ca6b4 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 10268: 0073bc6c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 10266: 0076d0a0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 10267: 007ca6ac 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 10268: 0073bc64 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 10269: 0040a4c4 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 10270: 00ade6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 10271: 00adefda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 10272: 005b6d8c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 10273: 007972c0 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 10272: 005b6d84 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 10273: 007972b8 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 10274: 00ab1a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 10275: 005c9784 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 10275: 005c977c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 10276: 00426f30 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 10277: 00232608 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 10278: 00aa76d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 10279: 0057adc4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 10280: 00739724 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 10279: 0057adbc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 10280: 0073971c 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 10281: 00ade8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 10282: 0051babc 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 10282: 0051bab4 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 10283: 004cfa6c 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 10284: 00ab4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 10285: 00ab0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 10286: 00ab10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 10287: 005c9c64 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 10287: 005c9c5c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 10288: 0047e474 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 10289: 0063ce60 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 10290: 007347f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 10289: 0063ce58 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 10290: 007347ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 10291: 00aa9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 10292: 002333d8 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 10293: 00648448 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 10293: 00648440 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 10294: 00ae04b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 10295: 00ab67f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 10296: 0077e94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 10296: 0077e944 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 10297: 00adfd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 10298: 00a17390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 10299: 0024c604 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 10300: 007926a4 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 10300: 0079269c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 10301: 00ab1aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 10302: 00aac2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 10303: 00ab8a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 10304: 005c9be4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 10304: 005c9bdc 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 10305: 004775b4 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 10306: 00718cf0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 10306: 00718ce8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 10307: 00aad0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 10308: 0029245c 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 10309: 00477220 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 10310: 00adf3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 10311: 00aad84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 10312: 00aad9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 10313: 00aa8cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 10314: 00adf7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 10315: 00aa6288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 10316: 00adf366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 10317: 00adfc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 10318: 004816bc 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 10319: 00770fdc 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 10320: 007cf778 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 10319: 00770fd4 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 10320: 007cf770 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 10321: 00ae0d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 10322: 0072c2c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 10322: 0072c2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 10323: 00ab7868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 10324: 0025b874 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 10325: 005b709c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 10325: 005b7094 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 10326: 00aab2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 10327: 00ae02dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 10328: 002f2b70 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 10329: 00ab5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 10330: 0026d078 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 10331: 004cee7c 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 10332: 00adfad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 10333: 00ae0cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 10334: 003517c8 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 10335: 00adedc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 10336: 005ce80c 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 10336: 005ce804 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 10337: 00ab7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 10338: 00ab27e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 10339: 007fa938 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 10340: 0052c98c 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 10341: 006159f8 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 10339: 007fa930 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 10340: 0052c984 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 10341: 006159f0 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 10342: 0021beb4 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 10343: 0047da34 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 10344: 005ce1cc 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 10344: 005ce1c4 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 10345: 00ade502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 10346: 0054c5cc 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 10346: 0054c5c4 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 10347: 0027b66c 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 10348: 007e1908 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 10349: 006fb3c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 10348: 007e1900 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 10349: 006fb3b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 10350: 00aa9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 10351: 00aa6064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 10352: 00aab6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 10353: 002266ac 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 10354: 00ab3bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 10355: 0076cb88 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 10355: 0076cb80 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 10356: 00aaac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 10357: 00aadfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 10358: 00aaf4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 10359: 005a8610 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 10359: 005a8608 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 10360: 00ab3c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 10361: 007c3410 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 10361: 007c3408 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 10362: 00adfada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 10363: 00202b28 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 10364: 00ade4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 10365: 00aa74a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 10366: 00adfb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 10367: 00aaa79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 10368: 005a9a5c 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 10368: 005a9a54 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 10369: 00311b54 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 10370: 009ea300 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 10371: 00ae0092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 10372: 007df5fc 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 10372: 007df5f4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 10373: 00ab86e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 10374: 00aabec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 10375: 00ade474 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 10376: 002412dc 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 10377: 0074292c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 10377: 00742924 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 10378: 00adf45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 10379: 00aded5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 10380: 00adf7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 10381: 005600dc 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 10382: 0073eafc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 10383: 007b7234 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 10381: 005600d4 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 10382: 0073eaf4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 10383: 007b722c 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 10384: 003a7f0c 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 10385: 00adfc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 10386: 0073f224 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 10387: 00501bfc 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ - 10388: 006fec50 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 10389: 0058c370 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 10386: 0073f21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 10387: 00501bf4 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 10388: 006fec48 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 10389: 0058c368 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 10390: 00aa8ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 10391: 00429554 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 10392: 00aaa55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 10393: 007ccff8 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 10394: 00644eb0 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 10395: 005b11e8 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 10393: 007ccff0 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 10394: 00644ea8 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 10395: 005b11e0 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 10396: 00adf3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 10397: 00ade9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 10398: 00adfae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 10399: 007e5b00 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 10399: 007e5af8 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 10400: 00994b30 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 10401: 00ab13e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 10402: 005b0430 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 10402: 005b0428 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 10403: 00397544 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 10404: 00ab6264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 10405: 00ade762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 10406: 00ab05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 10407: 00509f94 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 10407: 00509f8c 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 10408: 00adf550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 10409: 00aa5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 10410: 00aadb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 10411: 0072f8c8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 10411: 0072f8c0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 10412: 00221978 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 10413: 005a7084 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 10414: 0077a42c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 10415: 007105d8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 10416: 00736780 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 10413: 005a707c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 10414: 0077a424 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 10415: 007105d0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 10416: 00736778 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 10417: 00adf418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 10418: 00784374 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 10419: 00558adc 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 10418: 0078436c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 10419: 00558ad4 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 10420: 00ab2eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 10421: 00adf102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 10422: 00ade6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ - 10423: 0070f740 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 10423: 0070f738 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 10424: 00aacd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 10425: 00ab27b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 10426: 00ae066a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 10427: 00aaabac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 10428: 0036148c 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 10429: 005889ac 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 10429: 005889a4 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 10430: 00adff3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 10431: 005430c0 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 10431: 005430b8 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 10432: 0027d3c0 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ - 10433: 005507a0 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 10433: 00550798 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 10434: 00284c9c 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 10435: 00adf202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 10436: 00aa82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 10437: 00ade676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 10438: 00adfb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 10439: 0055decc 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 10439: 0055dec4 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 10440: 00a18e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 10441: 0029265c 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 10442: 00ab4974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 10443: 00adebba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 10444: 0021bfa8 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 10445: 002239e4 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 10446: 006f4cf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 10447: 00772178 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 10446: 006f4cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 10447: 00772170 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 10448: 00ab9374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 10449: 00aad42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 10450: 00adf00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 10451: 007f8788 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 10452: 006e1280 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 10451: 007f8780 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 10452: 006e1278 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 10453: 00ae0418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 10454: 007167c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 10454: 007167bc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 10455: 0047f138 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 10456: 0067dfd4 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 10456: 0067dfcc 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 10457: 00217c3c 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 10458: 00aae51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 10459: 00ab5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 10460: 007cbcf8 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 10460: 007cbcf0 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 10461: 00adf6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 10462: 007b3270 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 10463: 00774774 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 10462: 007b3268 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 10463: 0077476c 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 10464: 00adfe64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 10465: 00ae03b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 10466: 00adf0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 10467: 0041659c 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 10468: 005e0bcc 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 10469: 007aab04 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 10470: 006fcc8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 10471: 0057ad6c 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 10472: 00619cf8 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 10473: 0057a50c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 10468: 005e0bc4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 10469: 007aaafc 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 10470: 006fcc84 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 10471: 0057ad64 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 10472: 00619cf0 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 10473: 0057a504 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 10474: 00aa7264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 10475: 00542fc0 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 10476: 005b74f4 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 10477: 007775f0 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 10475: 00542fb8 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 10476: 005b74ec 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 10477: 007775e8 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 10478: 00adf55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 10479: 00ad5d4e 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 10480: 00aa7054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 10481: 00adfd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 10482: 00ab6ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 10483: 00adfb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 10484: 00ab9ea4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 10485: 00adfc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 10486: 00772c08 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 10486: 00772c00 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 10487: 00adf168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 10488: 004a4254 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 10489: 005e5e78 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 10490: 0064643c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 10489: 005e5e70 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 10490: 00646434 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 10491: 002193e8 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 10492: 002edb38 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 10493: 007e445c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 10493: 007e4454 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 10494: 00ae04ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 10495: 00adf29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 10496: 0035fe24 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 10497: 00746fc8 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 10498: 00615590 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 10499: 0070e1bc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 10497: 00746fc0 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 10498: 00615588 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 10499: 0070e1b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 10500: 00ab430c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 10501: 00ab860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ - 10502: 0058acd4 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 10502: 0058accc 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 10503: 00aabaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ - 10504: 005c8c08 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 10504: 005c8c00 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 10505: 00ade47a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 10506: 004416c4 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 10507: 00adf6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 10508: 00ae0102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 10509: 00a17de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ - 10510: 005b5998 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 10510: 005b5990 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 10511: 00ade55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 10512: 006dd7cc 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 10512: 006dd7c4 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 10513: 00adff0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 10514: 00ab3084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 10515: 00ae0cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 10516: 0064c0d0 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 10516: 0064c0c8 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 10517: 00ab6b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 10518: 00571dd4 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 10519: 005b5218 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 10518: 00571dcc 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 10519: 005b5210 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 10520: 00ade570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 10521: 005b1810 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 10521: 005b1808 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 10522: 001eb6b0 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 10523: 002f70fc 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 10524: 00556628 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 10525: 005ccef8 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 10524: 00556620 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 10525: 005ccef0 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 10526: 003f3804 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 10527: 00aab9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 10528: 0078b8f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 10529: 00629b28 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 10528: 0078b8e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 10529: 00629b20 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 10530: 00ade594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 10531: 00439514 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 10532: 00368ce4 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 10533: 00ade6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 10534: 007f3268 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 10535: 0064c250 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 10534: 007f3260 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 10535: 0064c248 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 10536: 00ab29f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 10537: 00ab6a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 10538: 00ae01e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 10539: 00ab10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 10540: 00aad62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 10541: 0027d95c 8 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 10542: 00368a6c 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 10543: 005c91f0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 10543: 005c91e8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 10544: 00adf60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 10545: 002df610 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 10546: 007cb3e4 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 10546: 007cb3dc 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 10547: 00ae0686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 10548: 00ae0352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 10549: 002197e4 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 10550: 00ae07a4 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 10551: 00adf524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 10552: 00ab9920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 10553: 009ea5a4 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 10554: 00203e7c 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 10555: 00652c3c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 10555: 00652c34 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 10556: 00ab6eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 10557: 00ae0572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 10558: 00ab36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 10559: 00ade446 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 10560: 005ee0ec 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 10561: 006fb530 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 10560: 005ee0e4 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 10561: 006fb528 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 10562: 00ae052e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 10563: 00ab0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 10564: 009eb9a0 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 10565: 00a18c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 10566: 005bd3dc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 10567: 0072876c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 10568: 0063cf90 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 10566: 005bd3d4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 10567: 00728764 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 10568: 0063cf88 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 10569: 00ae03fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 10570: 002219a8 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 10571: 00481704 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 10572: 00aacc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 10573: 005ed27c 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 10573: 005ed274 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 10574: 00ab77f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 10575: 0057244c 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 10575: 00572444 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 10576: 00ab5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 10577: 00adf916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 10578: 00735db0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 10578: 00735da8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 10579: 0021e4bc 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 10580: 0039d9d0 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 10581: 00354e9c 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 10582: 00716f88 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 10582: 00716f80 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 10583: 00494478 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 10584: 00769e2c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 10584: 00769e24 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 10585: 00aa9228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 10586: 00752d38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 10587: 0073f5bc 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 10586: 00752d30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 10587: 0073f5b4 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 10588: 0045f480 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 10589: 00ab9364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 10590: 00302990 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 10591: 007e4ea0 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 10591: 007e4e98 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 10592: 00adee90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 10593: 00adf280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 10594: 00ade7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 10595: 007f0708 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 10595: 007f0700 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 10596: 00ab7648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 10597: 00aad93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 10598: 00aa6fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 10599: 00ade428 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 10600: 00ab885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 10601: 001ed8e8 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 10602: 00aadfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 10603: 00ab5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 10604: 00ab436c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 10605: 00adf184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 10606: 00aad33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 10607: 00ade9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 10608: 00ab7308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 10609: 00adf8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 10610: 006f7f6c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 10610: 006f7f64 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 10611: 00ad5d60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 10612: 007c2650 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 10612: 007c2648 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 10613: 00ab5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 10614: 0057adcc 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 10614: 0057adc4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 10615: 00adf06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 10616: 00ade460 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 10617: 00aaa5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 10618: 00aab5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 10619: 00aa64f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 10620: 00adf298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 10621: 00adfa52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 10622: 00233f2c 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 10623: 003fc184 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 10624: 007e74fc 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 10625: 0073666c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 10624: 007e74f4 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 10625: 00736664 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 10626: 00aad8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 10627: 00aaf6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 10628: 00ae04f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 10629: 00aaddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 10630: 00adfbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 10631: 00572910 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 10631: 00572908 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 10632: 00ae0960 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ - 10633: 005bf530 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 10634: 006448c0 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 10633: 005bf528 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 10634: 006448b8 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 10635: 00adf4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 10636: 006fd9d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 10637: 0070ab2c 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 10636: 006fd9d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 10637: 0070ab24 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 10638: 00adfe02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 10639: 00adf534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 10640: 00619b90 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 10640: 00619b88 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 10641: 00aaaa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 10642: 006808d8 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 10642: 006808d0 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 10643: 00ab9d00 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 10644: 005ea218 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 10644: 005ea210 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 10645: 00ab4834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 10646: 005b68dc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 10646: 005b68d4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 10647: 00adf740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 10648: 00ade6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 10649: 005b2770 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 10649: 005b2768 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 10650: 003b36f0 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 10651: 00adfeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 10652: 00adeb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 10653: 00347b3c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 10654: 00ae067c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 10655: 00ab8e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 10656: 00adf77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 10657: 00adf954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 10658: 00703ef0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 10658: 00703ee8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 10659: 00ae00d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 10660: 00611fcc 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 10661: 007d49f4 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 10660: 00611fc4 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 10661: 007d49ec 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 10662: 00ae054c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 10663: 005248dc 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 10663: 005248d4 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 10664: 00ade9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 10665: 005922ec 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 10665: 005922e4 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 10666: 00aa92a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 10667: 00adf8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 10668: 007e1658 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 10669: 005737b8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 10668: 007e1650 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 10669: 005737b0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 10670: 00adfdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 10671: 00792ed0 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 10672: 00583434 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 10671: 00792ec8 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 10672: 0058342c 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 10673: 00aac060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 10674: 00ade71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 10675: 007f2b44 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 10675: 007f2b3c 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 10676: 00adf64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 10677: 00adf04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 10678: 00448630 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 10679: 006e102c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 10680: 007e5520 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 10679: 006e1024 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 10680: 007e5518 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 10681: 00ab1a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 10682: 007214f8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 10682: 007214f0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 10683: 00208998 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 10684: 00ab3304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 10685: 00aa4e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 10686: 00ae0618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 10687: 00aad74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 10688: 007e7a00 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 10688: 007e79f8 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 10689: 00aa5030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 10690: 006036f4 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 10690: 006036ec 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 10691: 00ab4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 10692: 0023c2fc 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 10693: 0071c528 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 10694: 007d8c74 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 10695: 005ae9f4 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 10696: 0054e510 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 10697: 007ac940 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 10693: 0071c520 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 10694: 007d8c6c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 10695: 005ae9ec 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 10696: 0054e508 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 10697: 007ac938 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 10698: 00ae0478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 10699: 006fc168 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 10700: 006fd7b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 10699: 006fc160 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 10700: 006fd7a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 10701: 00233ff8 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 10702: 00aa6960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 10703: 00ade4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 10704: 0078efc8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 10704: 0078efc0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 10705: 00aa8548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 10706: 002311fc 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 10707: 0075b31c 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 10707: 0075b314 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 10708: 00aaa16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 10709: 00ab406c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 10710: 007c6d78 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 10711: 004fe814 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 10710: 007c6d70 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 10711: 004fe80c 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 10712: 00ad5d5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 10713: 00ae0ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 10714: 005d3d44 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 10714: 005d3d3c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 10715: 00ae037e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 10716: 00adf3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 10717: 00551834 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 10718: 007fdfdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 10717: 0055182c 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 10718: 007fdfd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 10719: 003b77cc 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 10720: 007e0510 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 10720: 007e0508 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 10721: 00aad79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 10722: 0072dcd0 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 10722: 0072dcc8 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 10723: 00ae0276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 10724: 00a9e6b8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 10725: 00ab8ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 10726: 0073f504 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 10726: 0073f4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 10727: 00221998 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 10728: 007b3518 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 10728: 007b3510 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 10729: 00adfab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 10730: 00ade7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 10731: 00adee14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 10732: 00adf254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 10733: 0051c7f4 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 10733: 0051c7ec 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 10734: 009eb26c 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 10735: 00ab7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 10736: 005c5300 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 10737: 0055a9e8 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 10738: 007880b4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 10736: 005c52f8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 10737: 0055a9e0 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 10738: 007880ac 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 10739: 00adfee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 10740: 003b6cb0 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ - 10741: 007e47c8 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 10742: 00788ebc 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 10741: 007e47c0 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 10742: 00788eb4 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 10743: 004b210c 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 10744: 00aa8c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 10745: 006e2a34 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 10745: 006e2a2c 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 10746: 00aab6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 10747: 00378004 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 10748: 00aa4e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 10749: 005723e4 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 10749: 005723dc 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 10750: 00adf3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 10751: 00ade43d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 10752: 00565f94 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 10752: 00565f8c 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 10753: 00aa7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 10754: 0035831c 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 10755: 00adf0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 10756: 004d0d64 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 10757: 0031050c 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 10758: 00adf0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 10759: 00adee78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 10760: 00aa9458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 10761: 00ae05ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 10762: 00adf5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 10763: 00ab0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 10764: 0054b928 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 10764: 0054b920 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 10765: 00adef7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 10766: 00ae0070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 10767: 009174c8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 10767: 009174b8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 10768: 00abbe98 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 10769: 009ea688 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 10770: 00adfa2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 10771: 00ae0712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 10772: 00229e78 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 10773: 00aad53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 10774: 00ade996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 10775: 007ac59c 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 10775: 007ac594 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 10776: 00aa9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 10777: 004ceec8 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 10778: 00788124 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 10778: 0078811c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 10779: 004162bc 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 10780: 00228b20 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 10781: 00711430 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 10782: 007cb8bc 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 10781: 00711428 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 10782: 007cb8b4 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 10783: 00aab570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 10784: 00adf196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 10785: 00310658 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 10786: 0022a988 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 10787: 00adea14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 10788: 00793970 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 10788: 00793968 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 10789: 00ade706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 10790: 00728070 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 10790: 00728068 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 10791: 00ab93b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 10792: 00adfd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 10793: 00ab86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 10794: 007e4f44 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 10794: 007e4f3c 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 10795: 009eb030 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 10796: 00adf4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 10797: 00aad70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 10798: 00555954 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 10799: 005783cc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 10798: 0055594c 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 10799: 005783c4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 10800: 00ab9334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 10801: 00aaeb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 10802: 007ef2fc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 10802: 007ef2f4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 10803: 00ae0d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 10804: 00aae9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 10805: 00adeffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 10806: 00799ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 10806: 00799cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 10807: 00a1999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 10808: 00657fb4 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 10808: 00657fac 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 10809: 002dfb2c 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 10810: 00aa9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 10811: 007d1fac 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 10811: 007d1fa4 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 10812: 002279f4 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 10813: 003bea00 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 10814: 00ae0cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 10815: 0074b004 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 10816: 009170cc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 10817: 007cf8bc 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 10815: 0074affc 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 10816: 009170bc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 10817: 007cf8b4 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 10818: 00ab74d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 10819: 009e9f90 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 10820: 00adff26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 10821: 00adf042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 10822: 00aa50d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 10823: 009eb95c 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 10824: 007a91ec 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 10824: 007a91e4 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 10825: 00aaed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 10826: 0058cd58 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 10826: 0058cd50 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 10827: 004d950c 28 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_get │ │ │ │ 10828: 00aae2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 10829: 00727eb0 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 10829: 00727ea8 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 10830: 00adf956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 10831: 00adff70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 10832: 0074bd44 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 10833: 005ee6c8 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 10834: 0063b164 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ - 10835: 005b0988 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 10832: 0074bd3c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 10833: 005ee6c0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 10834: 0063b15c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 10835: 005b0980 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 10836: 004a9150 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 10837: 007cfeac 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 10837: 007cfea4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 10838: 004c49a0 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 10839: 002219a0 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 10840: 005c9cfc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 10840: 005c9cf4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 10841: 00a158c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 10842: 00aba668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 10843: 00ab8ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 10844: 00adf060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 10845: 00ae0a70 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 10846: 0077b1d4 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 10846: 0077b1cc 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 10847: 00aa9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 10848: 00265730 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 10849: 00adfb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 10850: 00ade538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 10851: 00aae18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 10852: 006fb6a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 10852: 006fb698 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 10853: 00adfb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 10854: 00ade8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 10855: 007990f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 10855: 007990e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 10856: 0043b278 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 10857: 00aaaadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 10858: 00aa6218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 10859: 00799318 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 10859: 00799310 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 10860: 00ae0564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 10861: 00783160 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 10861: 00783158 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 10862: 00adfab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 10863: 00adf3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 10864: 006275c8 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 10865: 00744d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 10866: 007c02d8 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 10864: 006275c0 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 10865: 00744d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 10866: 007c02d0 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 10867: 00ae033c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 10868: 00aba394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 10869: 00ae00f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 10870: 00648b40 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 10870: 00648b38 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 10871: 00ab6974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 10872: 00adf704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 10873: 00ab0098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 10874: 005736b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ - 10875: 005b6f70 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 10874: 005736a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 10875: 005b6f68 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 10876: 00ab6534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 10877: 00a9e688 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 10878: 00429218 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 10879: 00ab72f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 10880: 007864a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 10880: 007864a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 10881: 00ab7818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 10882: 00a1541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 10883: 00753d50 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 10883: 00753d48 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 10884: 00adf690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 10885: 00adf78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 10886: 007c19bc 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 10886: 007c19b4 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 10887: 004a48dc 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 10888: 0054ecc8 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 10888: 0054ecc0 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 10889: 00ab7f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 10890: 00797200 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 10890: 007971f8 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 10891: 00ab98e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 10892: 006fa89c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 10893: 00698838 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 10892: 006fa894 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 10893: 00698830 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 10894: 00aaf8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 10895: 00557fe0 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 10895: 00557fd8 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 10896: 00ab1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 10897: 006465c4 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 10897: 006465bc 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 10898: 00aa9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 10899: 00a14000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 10900: 0022021c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ - 10901: 007c94dc 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 10901: 007c94d4 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 10902: 00aa52a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 10903: 00567918 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ - 10904: 00565df4 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 10903: 00567910 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 10904: 00565dec 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 10905: 00217b20 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 10906: 0079be20 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 10906: 0079be18 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 10907: 00adf4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 10908: 00ae05f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 10909: 005f15d0 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 10909: 005f15c8 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 10910: 00aaf048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 10911: 00aabeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 10912: 00adf39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 10913: 0072c880 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 10913: 0072c878 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 10914: 004a1bac 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 10915: 00aac360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 10916: 00aaf668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 10917: 002225e8 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 10918: 00ab2e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 10919: 00adf404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 10920: 0057ff10 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 10920: 0057ff08 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 10921: 0048090c 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 10922: 0078b6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 10922: 0078b6c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 10923: 00aded90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 10924: 00ab9c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 10925: 006392d8 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 10925: 006392d0 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 10926: 0046981c 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 10927: 0046f548 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 10928: 001ebd94 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 10929: 00ae03f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 10930: 0079fce4 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 10930: 0079fcdc 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 10931: 00ab9980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 10932: 00ab7e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 10933: 007668fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 10934: 005205f0 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 10933: 007668f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 10934: 005205e8 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 10935: 00adfdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 10936: 00adfba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 10937: 004b480c 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 10938: 00adf97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 10939: 002eb950 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 10940: 007ff9cc 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 10940: 007ff9c4 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 10941: 004775bc 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 10942: 007fb1d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 10942: 007fb1c8 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 10943: 00adfd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 10944: 00adf476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 10945: 007288ac 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 10946: 00618e90 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 10945: 007288a4 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 10946: 00618e88 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 10947: 00adebbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 10948: 00754528 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 10948: 00754520 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 10949: 00227954 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 10950: 004d4038 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 10951: 00ab3374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 10952: 0064c050 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 10952: 0064c048 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 10953: 00ade8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 10954: 0077a888 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 10954: 0077a880 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 10955: 00aa8d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 10956: 00ae0144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 10957: 00adf42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 10958: 005b5980 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 10959: 00610d0c 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 10958: 005b5978 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 10959: 00610d04 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 10960: 004d79d4 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 10961: 007f2a98 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 10962: 005c4620 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 10963: 00744eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 10964: 00772d44 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 10965: 0077ab78 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 10961: 007f2a90 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 10962: 005c4618 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 10963: 00744eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 10964: 00772d3c 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 10965: 0077ab70 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 10966: 00a13f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 10967: 00ae075a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 10968: 007c1628 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 10968: 007c1620 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 10969: 00aaffe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 10970: 00aa8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 10971: 00ab8df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 10972: 00770a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 10973: 005768e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 10972: 00770a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 10973: 005768dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 10974: 00adfa74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 10975: 0022becc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 10976: 007ec090 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 10976: 007ec088 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 10977: 0034f784 120 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 10978: 00adfeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 10979: 00ab8a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 10980: 00aa4758 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 10981: 00ae06bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 10982: 0070d1a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 10982: 0070d198 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 10983: 00ae0754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 10984: 0072c48c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 10984: 0072c484 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 10985: 002a2b10 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ - 10986: 00710fac 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 10986: 00710fa4 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 10987: 00ae0d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 10988: 0021ec28 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 10989: 00565e48 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 10990: 0077d6c0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 10989: 00565e40 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 10990: 0077d6b8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 10991: 00ab9204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 10992: 00ae0280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 10993: 00ab9ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 10994: 00aa568c 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 10995: 006faeb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 10995: 006faeb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 10996: 00ade8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 10997: 00aa4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 10998: 00ae05d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 10999: 00ae0496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 11000: 00aa80d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 11001: 00745028 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 11001: 00745020 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 11002: 00ab09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 11003: 00adee9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 11004: 00adf318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 11005: 007ee5e4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 11006: 007cb80c 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 11005: 007ee5dc 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 11006: 007cb804 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 11007: 00aab460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 11008: 00ab0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 11009: 00adefb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 11010: 002234d4 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 11011: 00ae0762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 11012: 00481808 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 11013: 00ae00c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 11014: 004cc73c 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 11015: 00ade908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 11016: 0051ca10 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 11017: 00733e14 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 11016: 0051ca08 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 11017: 00733e0c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 11018: 0029bb0c 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 11019: 00ab882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 11020: 00228864 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 11021: 00ae04da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ - 11022: 0079f694 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 11022: 0079f68c 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 11023: 00aab830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 11024: 00adebc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 11025: 00adf684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 11026: 00798620 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 11027: 00799204 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 11026: 00798618 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 11027: 007991fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 11028: 00adff98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 11029: 00ae01f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 11030: 00535f90 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 11030: 00535f88 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 11031: 00ab5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 11032: 0024de20 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 11033: 00aa6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 11034: 00aba818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 11035: 00adfef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 11036: 005c944c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 11037: 007be798 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 11036: 005c9444 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 11037: 007be790 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 11038: 0034c138 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 11039: 0022c2f8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 11040: 0021cc44 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 11041: 006ecce8 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 11042: 0075ad80 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 11043: 00796f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 11041: 006ecce0 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 11042: 0075ad78 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 11043: 00796f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 11044: 00aa8d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 11045: 00603d18 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 11045: 00603d10 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 11046: 00ae008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 11047: 005e1afc 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 11047: 005e1af4 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 11048: 00ab0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 11049: 009e9ec0 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 11050: 00aadc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 11051: 002a72bc 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 11052: 00adfb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 11053: 0030f5dc 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 11054: 006fb198 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 11055: 00543f14 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 11054: 006fb190 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 11055: 00543f0c 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 11056: 00aa6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 11057: 00adefba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 11058: 00ad6f3c 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 11059: 006a1dbc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 11059: 006a1db4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 11060: 00adfa2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 11061: 00adfc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 11062: 007e3194 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 11062: 007e318c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 11063: 00438e0c 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 11064: 00ae01d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 11065: 007441b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 11065: 007441ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 11066: 00468554 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 11067: 00aded26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 11068: 007948fc 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 11069: 007266b8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 11068: 007948f4 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 11069: 007266b0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 11070: 00adeb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 11071: 00a17f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 11072: 0072cd08 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 11072: 0072cd00 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 11073: 00227a68 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 11074: 004b1460 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 11075: 00adeb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 11076: 00aded28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 11077: 0073a5f4 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 11077: 0073a5ec 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 11078: 003bacb0 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 11079: 0044fd78 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 11080: 00adf624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 11081: 00adf60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 11082: 0021f3bc 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 11083: 0077bb64 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 11083: 0077bb5c 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 11084: 00a17ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 11085: 00ab5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 11086: 0073fcec 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 11087: 005765c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 11086: 0073fce4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 11087: 005765b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 11088: 00a13ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 11089: 00aa4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 11090: 00ae0570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 11091: 00ab5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 11092: 00aa50e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 11093: 00adf7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 11094: 005820b4 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 11094: 005820ac 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 11095: 004abd8c 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 11096: 0057adbc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 11096: 0057adb4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 11097: 00adf65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 11098: 00aa7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 11099: 0036cb40 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 11100: 007a6030 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 11101: 007fb290 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 11100: 007a6028 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 11101: 007fb288 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 11102: 0031de84 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 11103: 004cf390 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 11104: 00572ed0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 11104: 00572ec8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 11105: 00adfe96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 11106: 005c8d38 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 11106: 005c8d30 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 11107: 004cf850 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 11108: 00aacf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 11109: 007ef620 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 11110: 005d3bc4 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 11111: 007caf58 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 11112: 005eee80 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 11109: 007ef618 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 11110: 005d3bbc 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 11111: 007caf50 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 11112: 005eee78 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 11113: 00aa6308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 11114: 00236de0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 11115: 00937628 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 11116: 007ee03c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 11115: 00937618 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 11116: 007ee034 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 11117: 003f5ab8 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 11118: 00728558 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 11118: 00728550 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 11119: 00aa8918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 11120: 0043e6c8 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 11121: 009ea534 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 11122: 007d09a0 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 11122: 007d0998 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 11123: 00481bbc 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 11124: 00aacd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 11125: 00adf79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 11126: 00adf2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 11127: 007555f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 11127: 007555f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 11128: 00239e40 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 11129: 007b47c4 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 11129: 007b47bc 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 11130: 0045f118 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 11131: 002f71d4 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 11132: 004290e4 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 11133: 00657c90 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 11133: 00657c88 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 11134: 009e80b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 11135: 0047d550 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 11136: 00adfdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 11137: 00ae0792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 11138: 00adef9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 11139: 00ab4ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 11140: 002320ec 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 11141: 009eb1a0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 11142: 00ae0d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 11143: 00652400 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 11144: 00571fac 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 11143: 006523f8 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 11144: 00571fa4 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 11145: 0047c49c 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 11146: 00292d9c 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 11147: 00adf376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 11148: 0079ebcc 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 11148: 0079ebc4 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 11149: 003f64ac 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 11150: 00570130 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 11151: 007447f0 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 11150: 00570128 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 11151: 007447e8 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 11152: 00a18938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 11153: 0020345c 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 11154: 007ec5d0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 11154: 007ec5c8 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 11155: 00adf2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 11156: 00aa9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 11157: 00aaeaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 11158: 00ab78c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 11159: 00aab900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 11160: 00ae068a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 11161: 00adfee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 11162: 0057ae70 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 11162: 0057ae68 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 11163: 00adf4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 11164: 00ae0ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 11165: 00ab2d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 11166: 006f0390 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 11166: 006f0388 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 11167: 00a20194 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception │ │ │ │ 11168: 00477134 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 11169: 006da2d0 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 11169: 006da2c8 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 11170: 00ab7ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 11171: 0074ca98 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 11171: 0074ca90 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 11172: 009e9fcc 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 11173: 00772810 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 11173: 00772808 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 11174: 00aba014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 11175: 00793fb8 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 11176: 0058b470 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 11175: 00793fb0 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 11176: 0058b468 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 11177: 00adee1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 11178: 00aa556c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 11179: 0035f774 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 11180: 0077e610 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 11181: 007f05f4 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 11180: 0077e608 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 11181: 007f05ec 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 11182: 0022c774 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 11183: 00a10850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 11184: 00214a60 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 11185: 00adf5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 11186: 00609dc8 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 11187: 00597398 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 11186: 00609dc0 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 11187: 00597390 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 11188: 00adeed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 11189: 002051f8 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 11190: 00765e64 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 11191: 006458d8 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 11192: 006e1000 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 11190: 00765e5c 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 11191: 006458d0 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 11192: 006e0ff8 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 11193: 00ab6424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 11194: 00ae04e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 11195: 007716c8 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 11195: 007716c0 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 11196: 00ab6b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 11197: 00aadd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 11198: 00784318 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 11198: 00784310 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 11199: 00aaef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 11200: 006449d8 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 11201: 0054ad4c 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 11200: 006449d0 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 11201: 0054ad44 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 11202: 00adf4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 11203: 0034d258 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 11204: 00228104 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 11205: 00ae01fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 11206: 00aaef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 11207: 00aad76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 11208: 00ae00aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 11209: 00442ef4 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 11210: 00793a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 11210: 00793a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 11211: 00aad7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 11212: 0022bcc0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 11213: 00adffea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 11214: 004702dc 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 11215: 009e80a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 11216: 00adf16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 11217: 0024df58 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 11218: 005962f8 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 11219: 007b3b0c 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 11220: 0074c4bc 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 11218: 005962f0 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 11219: 007b3b04 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 11220: 0074c4b4 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 11221: 00aaa7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 11222: 00724aa0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 11223: 005eed64 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 11222: 00724a98 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 11223: 005eed5c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 11224: 00aaa33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 11225: 00397530 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 11226: 0051c888 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 11226: 0051c880 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 11227: 00ade826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 11228: 00adf3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 11229: 007c6ebc 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 11229: 007c6eb4 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 11230: 00aa7464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 11231: 00773004 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 11232: 005e2ba4 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 11231: 00772ffc 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 11232: 005e2b9c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 11233: 009eb5b8 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 11234: 007c9434 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 11234: 007c942c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 11235: 00adfea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 11236: 00628228 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 11236: 00628220 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 11237: 00449248 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 11238: 005dcac0 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 11239: 005e2a0c 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 11238: 005dcab8 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 11239: 005e2a04 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 11240: 004cd768 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 11241: 006ff048 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 11241: 006ff040 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 11242: 0022a89c 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 11243: 002353ac 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 11244: 00759334 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 11244: 0075932c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 11245: 00aaf018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 11246: 00ab26c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 11247: 002219e8 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 11248: 002e559c 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 11249: 00a14e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 11250: 0078ba60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 11251: 007fc618 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 11250: 0078ba58 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 11251: 007fc610 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 11252: 00adec7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 11253: 00adf12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 11254: 007d3a60 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 11254: 007d3a58 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 11255: 00238194 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 11256: 0022b418 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 11257: 002a741c 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 11258: 00293e8c 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 11259: 006f5ff0 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 11259: 006f5fe8 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 11260: 0029b6a8 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 11261: 0043104c 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 11262: 004f98cc 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 11262: 004f98c4 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 11263: 00a10e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 11264: 00ab8e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 11265: 00a18ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 11266: 00ade464 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 11267: 00ae06b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 11268: 00ab00f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 11269: 0029910c 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 11270: 006f1c90 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 11270: 006f1c88 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 11271: 00ae023a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 11272: 0057a9ec 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 11273: 00541914 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 11274: 005cdb60 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 11272: 0057a9e4 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 11273: 0054190c 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 11274: 005cdb58 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 11275: 00aa4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 11276: 004402c8 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 11277: 00294e6c 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 11278: 002264ec 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 11279: 00580510 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 11279: 00580508 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 11280: 00aa7718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 11281: 00a10640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 11282: 00a18830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 11283: 00481770 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 11284: 00ade702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 11285: 00ade5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 11286: 003f2ea0 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 11287: 00ab01e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 11288: 0073142c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 11289: 00799c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 11290: 00645c04 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 11288: 00731424 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 11289: 00799c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 11290: 00645bfc 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 11291: 002281b0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 11292: 00a154a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 11293: 00ae0458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 11294: 00aaa23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 11295: 0022c0e0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 11296: 00ade8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 11297: 00aaab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 11298: 00aa54a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 11299: 00aa557c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 11300: 00aacbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 11301: 00adf600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 11302: 007f5790 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 11302: 007f5788 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 11303: 00aadacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 11304: 00ade64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 11305: 00ade61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 11306: 0054322c 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 11307: 0075b410 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 11306: 00543224 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 11307: 0075b408 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 11308: 00aae2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 11309: 00aadcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 11310: 004a3698 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 11311: 00adfee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 11312: 0031f314 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 11313: 004d08e4 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 11314: 00952e78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 11314: 00952e68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 11315: 00220994 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 11316: 009ea5d0 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 11317: 00429038 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 11318: 002263b8 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 11319: 00ab0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 11320: 004cc56c 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 11321: 00aa7b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 11322: 00adf83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 11323: 007345a8 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 11323: 007345a0 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 11324: 00aa5120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 11325: 00ae0178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 11326: 00ab3aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 11327: 00aaa4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 11328: 00ae0cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 11329: 00aaedd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 11330: 007309a4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 11330: 0073099c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 11331: 00adea7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 11332: 00ab7628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 11333: 00aa4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 11334: 00a14dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 11335: 007a9b0c 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 11335: 007a9b04 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 11336: 00adf67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 11337: 00adfdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 11338: 00ae0770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 11339: 00aa8958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 11340: 0044a46c 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 11341: 00aad78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 11342: 00802604 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 11342: 008025fc 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 11343: 00aadffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 11344: 00adf7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 11345: 00799990 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 11345: 00799988 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 11346: 00aad7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 11347: 00ab1a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 11348: 00ab3c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 11349: 00ade9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 11350: 00aaf72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 11351: 00aaa36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 11352: 00ae0668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 11353: 009e8080 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 11354: 00ae03a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 11355: 00ab9324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 11356: 0059a530 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 11356: 0059a528 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 11357: 002173c8 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 11358: 00344464 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 11359: 007eb62c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 11360: 0053617c 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 11359: 007eb624 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 11360: 00536174 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 11361: 00ab6b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 11362: 00adee00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 11363: 00adf3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 11364: 00a10c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 11365: 00ab9aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 11366: 00744cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 11366: 00744ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 11367: 00aae56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 11368: 006ebc50 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 11368: 006ebc48 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 11369: 00ab2b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 11370: 00ae0774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 11371: 0021fac4 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 11372: 006f5efc 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 11373: 00553164 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 11372: 006f5ef4 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 11373: 0055315c 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 11374: 00adf818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 11375: 00ade8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 11376: 007b3e34 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 11376: 007b3e2c 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 11377: 00aa98d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 11378: 00aad27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 11379: 00adef02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 11380: 00aaf288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 11381: 00adfae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 11382: 00aba9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 11383: 00adf85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 11384: 00622cfc 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 11384: 00622cf4 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 11385: 00ab9dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 11386: 00295b54 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 11387: 00239198 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 11388: 007e90dc 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 11388: 007e90d4 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 11389: 00359b6c 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 11390: 00aa7124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 11391: 00436b40 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 11392: 00420630 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 11393: 0057528c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 11393: 00575284 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 11394: 00292724 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 11395: 00aa4db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 11396: 0022ce38 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 11397: 007e4ec8 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 11397: 007e4ec0 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 11398: 00adeec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 11399: 00735420 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 11399: 00735418 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 11400: 00a18cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 11401: 00757068 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 11402: 00771474 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 11401: 00757060 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 11402: 0077146c 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 11403: 00aabd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 11404: 00728f0c 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 11404: 00728f04 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 11405: 00360a64 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 11406: 00298c48 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 11407: 0072d25c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 11408: 006fc220 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 11409: 007cc580 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 11407: 0072d254 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 11408: 006fc218 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 11409: 007cc578 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 11410: 00aac210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 11411: 00ae0632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 11412: 00355844 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 11413: 00ade7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 11414: 0078fc48 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 11415: 005a945c 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 11416: 007b4320 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 11414: 0078fc40 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 11415: 005a9454 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 11416: 007b4318 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 11417: 00441cdc 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 11418: 00228254 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 11419: 00aa65d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 11420: 00ab2ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 11421: 00aa47b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 11422: 007a105c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 11422: 007a1054 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 11423: 00ade5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 11424: 00adfc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 11425: 0022c524 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 11426: 00711a70 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 11426: 00711a68 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 11427: 002a67c4 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 11428: 00a14210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 11429: 00ab00a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 11430: 00ab2564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 11431: 00ab3d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 11432: 00adf304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 11433: 00745a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 11434: 00775c70 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 11433: 00745a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 11434: 00775c68 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 11435: 003f4e6c 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 11436: 006262b0 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 11436: 006262a8 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 11437: 00ae016a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 11438: 0036a5d8 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 11439: 00a1eb2c 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 11440: 00aa6168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 11441: 006fd194 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 11441: 006fd18c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 11442: 00494178 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 11443: 00ab69d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 11444: 00adee7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 11445: 00ab6314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 11446: 0070bb34 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 11446: 0070bb2c 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 11447: 004b2708 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 11448: 007e19e8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 11448: 007e19e0 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 11449: 00aaa4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 11450: 00a14d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 11451: 0043e7c4 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 11452: 00ab5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 11453: 00738f2c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 11453: 00738f24 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 11454: 00aba798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 11455: 00ab2484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 11456: 0037b694 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 11457: 00aa4668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 11458: 00adf99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 11459: 00ade778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 11460: 00619a68 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 11460: 00619a60 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 11461: 00235644 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 11462: 0070dbcc 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 11462: 0070dbc4 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 11463: 00adeca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 11464: 00adea7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 11465: 00ade814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 11466: 00578f40 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 11466: 00578f38 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 11467: 0022d1f4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 11468: 00365e5c 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 11469: 007af2cc 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 11469: 007af2c4 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 11470: 0023a758 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 11471: 00780800 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 11471: 007807f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 11472: 00ae0958 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 11473: 0061cc54 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 11473: 0061cc4c 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 11474: 00ab87ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 11475: 0075570c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 11475: 00755704 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 11476: 00230028 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 11477: 00ab7728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 11478: 00aae25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 11479: 00ae052c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 11480: 007704ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 11481: 00570abc 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 11480: 007704a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 11481: 00570ab4 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 11482: 003b67f4 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 11483: 0035ab0c 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 11484: 00adfa1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 11485: 0070130c 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 11486: 007808b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 11485: 00701304 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 11486: 007808b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 11487: 0034bd80 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 11488: 00241170 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 11489: 00ab63e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 11490: 0034fb38 244 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 11491: 00adebf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 11492: 00485a20 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 11493: 006df434 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 11493: 006df42c 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 11494: 00ade61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 11495: 00770508 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 11495: 00770500 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 11496: 004c81d0 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 11497: 00aabff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 11498: 00a17b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 11499: 005938d0 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 11499: 005938c8 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 11500: 00a1418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 11501: 00574ebc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 11501: 00574eb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 11502: 004be368 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 11503: 0070d89c 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 11504: 006db010 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 11503: 0070d894 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 11504: 006db008 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 11505: 0035ff08 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 11506: 00ab59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 11507: 00adf092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 11508: 00ab441c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 11509: 00ab160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 11510: 00472a8c 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 11511: 0072cba4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 11512: 0079aad8 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 11513: 00572fbc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 11514: 0077a9f8 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 11511: 0072cb9c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 11512: 0079aad0 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 11513: 00572fb4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 11514: 0077a9f0 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 11515: 00aaa87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 11516: 00706b80 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 11516: 00706b78 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 11517: 00adf36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ - 11518: 0065d684 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 11518: 0065d67c 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 11519: 001eb22c 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 11520: 00222948 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 11521: 002920f4 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 11522: 00702f84 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 11522: 00702f7c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 11523: 00ab1c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 11524: 00adfcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 11525: 00adf1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 11526: 005c9488 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 11527: 0058f3dc 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 11526: 005c9480 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 11527: 0058f3d4 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 11528: 00adf6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 11529: 00ae0318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 11530: 007aa81c 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 11530: 007aa814 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 11531: 00aaa07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 11532: 00adee5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 11533: 00ae0d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 11534: 00adf332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 11535: 007d3a8c 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 11535: 007d3a84 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 11536: 00ae02a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 11537: 0073adb8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 11538: 0075aec0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 11539: 0062655c 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 11537: 0073adb0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 11538: 0075aeb8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 11539: 00626554 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 11540: 00adf9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 11541: 0042fd80 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 11542: 006fb9dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 11543: 00971f38 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 11542: 006fb9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 11543: 00971f28 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 11544: 00ab5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 11545: 0079141c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 11546: 00586390 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 11545: 00791414 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 11546: 00586388 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 11547: 00ab9394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 11548: 00221948 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 11549: 00aab5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 11550: 00616640 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 11550: 00616638 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 11551: 009ea060 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 11552: 00adf4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 11553: 009e9e74 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 11554: 005899ac 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 11554: 005899a4 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 11555: 00aba364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 11556: 00adff84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 11557: 00aa5410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 11558: 005edad0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 11559: 005f40d8 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 11558: 005edac8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 11559: 005f40d0 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 11560: 00ab4da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 11561: 00659d38 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 11562: 007b5160 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 11561: 00659d30 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 11562: 007b5158 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 11563: 00aba424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ - 11564: 0079351c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 11564: 00793514 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 11565: 00aded32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 11566: 00aa6dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 11567: 00ab841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 11568: 00ae0796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 11569: 002a7324 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 11570: 007c4b38 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 11571: 0054e17c 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 11570: 007c4b30 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 11571: 0054e174 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 11572: 00ae0462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 11573: 00ab7fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ - 11574: 004dce5c 9212 FUNC GLOBAL DEFAULT 12 print_insn_or1k │ │ │ │ + 11574: 004dce58 9212 FUNC GLOBAL DEFAULT 12 print_insn_or1k │ │ │ │ 11575: 00adf5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 11576: 009e8020 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 11577: 005bb634 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 11577: 005bb62c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 11578: 002f3b54 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 11579: 00aba324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 11580: 0062892c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 11580: 00628924 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 11581: 00ae04d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 11582: 00ade93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 11583: 00554f98 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 11583: 00554f90 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 11584: 00ab6ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 11585: 00ae0380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 11586: 0022d5c4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 11587: 007d020c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 11588: 007b4488 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 11587: 007d0204 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 11588: 007b4480 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 11589: 00adfc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 11590: 00adfa20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 11591: 00692208 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 11591: 00692200 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 11592: 00ab2b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 11593: 00adf0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 11594: 00adfe4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 11595: 007dfe50 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 11596: 007f8f6c 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 11597: 0070c354 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 11598: 007ab7e0 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 11599: 00653150 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 11595: 007dfe48 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 11596: 007f8f64 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 11597: 0070c34c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 11598: 007ab7d8 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 11599: 00653148 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 11600: 00ab3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 11601: 00a16eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 11602: 00aa4ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 11603: 00aaeb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 11604: 00237404 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 11605: 00ade4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 11606: 00ade64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 11607: 00704ca8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ - 11608: 004df4c0 16 FUNC GLOBAL DEFAULT 12 helper_stod │ │ │ │ - 11609: 007fb1b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 11607: 00704ca0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 11608: 004df4bc 16 FUNC GLOBAL DEFAULT 12 helper_stod │ │ │ │ + 11609: 007fb1ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 11610: 004a516c 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 11611: 002371f4 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 11612: 0073f394 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 11612: 0073f38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 11613: 00aace1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 11614: 00adf09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 11615: 006f6c74 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 11615: 006f6c6c 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 11616: 00ab8e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 11617: 0075a860 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 11617: 0075a858 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 11618: 00ab0268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 11619: 0063cfb0 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 11619: 0063cfa8 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 11620: 009e9e38 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 11621: 00adf52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 11622: 00a14108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 11623: 007818f8 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 11624: 0073f338 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 11623: 007818f0 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 11624: 0073f330 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 11625: 00adf752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 11626: 0047e9e4 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 11627: 0079f020 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 11627: 0079f018 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 11628: 00aa79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 11629: 0091760c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 11629: 009175fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 11630: 00aa6dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 11631: 00aa67a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 11632: 00aa6870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 11633: 005ea020 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 11633: 005ea018 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 11634: 00aae26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 11635: 002375e4 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 11636: 00ab3064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 11637: 00229fbc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 11638: 00ab2bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 11639: 00a17414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 11640: 00ae04d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 11641: 00756e68 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 11641: 00756e60 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 11642: 00aab8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 11643: 00aaa63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 11644: 005c8e1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 11645: 00619b1c 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 11646: 0072df80 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 11644: 005c8e14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 11645: 00619b14 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 11646: 0072df78 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 11647: 004560f8 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 11648: 00ade606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 11649: 002f37f4 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 11650: 00adf580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 11651: 00adeb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 11652: 0022aadc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 11653: 007b2fe4 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 11653: 007b2fdc 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 11654: 00adfcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 11655: 00702800 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ - 11656: 006901a0 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 11655: 007027f8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 11656: 00690198 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 11657: 0044980c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 11658: 00adeda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 11659: 006a35d0 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 11659: 006a35c8 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 11660: 00aad1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 11661: 00aaa40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 11662: 00aa9238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 11663: 00adf0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 11664: 00ae0020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 11665: 00ae0d3c 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 11666: 0077c644 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 11667: 007ab998 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 11666: 0077c63c 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 11667: 007ab990 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 11668: 00ab0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 11669: 00ab2e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 11670: 00ab2a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 11671: 00a12848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ 11672: 00a20218 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfe │ │ │ │ - 11673: 0078ebe4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 11673: 0078ebdc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 11674: 00aadecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 11675: 006f1af0 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 11675: 006f1ae8 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 11676: 00aba5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 11677: 00ab2cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 11678: 00aa85e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 11679: 00aa7b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 11680: 004b2cbc 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 11681: 00adf096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 11682: 00aa8ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 11683: 00ab9574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 11684: 005ae950 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 11684: 005ae948 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 11685: 0036044c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 11686: 00adfc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 11687: 00a12008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 11688: 00aa5acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 11689: 0060f0f8 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 11689: 0060f0f0 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 11690: 00aa58fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 11691: 007da26c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 11691: 007da264 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 11692: 00ab5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 11693: 00aaf458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 11694: 00647f54 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 11694: 00647f4c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 11695: 00aaa53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 11696: 00364aa8 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 11697: 00aded02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 11698: 00aae46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 11699: 00ab32c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 11700: 00aa6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 11701: 007b4c7c 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 11702: 006f5090 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 11701: 007b4c74 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 11702: 006f5088 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 11703: 00aa4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 11704: 00adf4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 11705: 00adf1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 11706: 007deee4 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 11706: 007deedc 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 11707: 00292d28 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 11708: 007cf2b4 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 11709: 0071b7e8 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 11708: 007cf2ac 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 11709: 0071b7e0 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 11710: 00294638 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 11711: 00aa4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 11712: 006f6dbc 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 11712: 006f6db4 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 11713: 00ae03b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 11714: 00ae00d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 11715: 00ade5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 11716: 00aaa99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 11717: 00ae065a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 11718: 006453c8 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 11718: 006453c0 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 11719: 00adfe3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 11720: 005d4ea4 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 11721: 007e3040 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 11720: 005d4e9c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 11721: 007e3038 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 11722: 00231200 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 11723: 00ab0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 11724: 0031d598 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 11725: 003d3e2c 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 11726: 00adf9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 11727: 00490e34 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 11728: 009eb644 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 11729: 0065272c 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 11729: 00652724 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 11730: 00adf0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 11731: 00ae0cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 11732: 00aaf538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 11733: 00ab6e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 11734: 006fd304 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 11734: 006fd2fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 11735: 00adf61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 11736: 0061886c 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 11736: 00618864 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 11737: 00adf4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 11738: 00ab2644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 11739: 00aa6610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 11740: 0080537c 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 11741: 007fae58 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 11742: 00952f80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 11743: 007d3bbc 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 11740: 00805374 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 11741: 007fae50 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 11742: 00952f70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 11743: 007d3bb4 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 11744: 00ab10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 11745: 00ab3c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 11746: 00aded24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 11747: 00ab6414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 11748: 00ab8f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 11749: 00adf9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 11750: 00786338 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 11750: 00786330 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 11751: 00438a3c 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 11752: 00adee2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 11753: 005d44e0 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 11753: 005d44d8 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 11754: 003629f4 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 11755: 004a9054 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 11756: 002dec5c 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 11757: 00584c04 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 11757: 00584bfc 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 11758: 00428cb4 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 11759: 00ae06de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 11760: 00adf7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 11761: 00745e54 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 11761: 00745e4c 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 11762: 00aa6890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 11763: 00acda24 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 11764: 00ade441 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 11765: 009eafc8 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 11766: 00aa6fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 11767: 00adf2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 11768: 00aad5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 11769: 00ae039e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 11770: 005cbba8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 11770: 005cbba0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 11771: 00adf5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 11772: 00352994 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 11773: 00adfd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 11774: 00aba2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 11775: 0075a330 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 11775: 0075a328 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 11776: 00ade95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 11777: 007dcee8 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 11778: 0075203c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 11777: 007dcee0 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 11778: 00752034 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 11779: 00ab7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 11780: 00aa7064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 11781: 00aa50a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 11782: 00adf592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 11783: 00adf6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 11784: 00adeed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 11785: 00adef36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 11786: 00ab858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 11787: 00adf460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 11788: 005bd27c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 11788: 005bd274 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 11789: 00adf602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 11790: 00aa97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 11791: 007abb4c 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 11791: 007abb44 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 11792: 00ae0975 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 11793: 0063a648 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 11793: 0063a640 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 11794: 002303b0 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 11795: 00adf5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 11796: 00aa46c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 11797: 00ab02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 11798: 007bdc88 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 11798: 007bdc80 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 11799: 004a4530 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 11800: 00ab2e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 11801: 00adff94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 11802: 00adfbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 11803: 008020f0 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 11803: 008020e8 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 11804: 002352bc 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 11805: 006a1b94 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 11805: 006a1b8c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 11806: 00aa6fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ - 11807: 0052c030 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 11807: 0052c028 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 11808: 00ade6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 11809: 005ceb84 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 11809: 005ceb7c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 11810: 00aacacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 11811: 00ab47b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 11812: 007d9798 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 11812: 007d9790 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 11813: 00492aac 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ - 11814: 007faf18 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 11815: 007b4054 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 11816: 005762b4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 11814: 007faf10 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 11815: 007b404c 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 11816: 005762ac 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 11817: 00aacf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 11818: 0032078c 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 11819: 00aded4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 11820: 004728a4 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 11821: 00ade97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 11822: 00adefde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 11823: 00ae00ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 11824: 00791d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 11824: 00791d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 11825: 00adfcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 11826: 00ab6a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 11827: 00adebd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 11828: 00aadfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 11829: 00adfcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 11830: 00625970 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 11830: 00625968 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 11831: 00adf6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ - 11832: 00584d0c 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 11832: 00584d04 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 11833: 00adf1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 11834: 00aac1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 11835: 00adfafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 11836: 004b2904 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 11837: 00788d74 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 11838: 0054faf8 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 11839: 0058f170 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 11837: 00788d6c 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 11838: 0054faf0 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 11839: 0058f168 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 11840: 00a18410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 11841: 00a0a2c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 11842: 006521b8 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 11842: 006521b0 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 11843: 00ade477 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 11844: 00aabe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 11845: 00ab6924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 11846: 00ae00cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 11847: 00ab7f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 11848: 004b4e38 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 11849: 006199c0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 11850: 00769858 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 11849: 006199b8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 11850: 00769850 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 11851: 00adffb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 11852: 00aaec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 11853: 0078d000 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 11854: 007060c8 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 11853: 0078cff8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 11854: 007060c0 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 11855: 00a17e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 11856: 005e1bc8 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 11856: 005e1bc0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 11857: 00aac180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 11858: 00ab0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 11859: 00aa65e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 11860: 00ab09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 11861: 0072c658 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 11862: 005e1908 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 11863: 00760c28 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 11861: 0072c650 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 11862: 005e1900 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 11863: 00760c20 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 11864: 00aa6014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 11865: 00ae02b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 11866: 006478b0 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 11866: 006478a8 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 11867: 00adfdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 11868: 00995908 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 11869: 00729380 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 11869: 00729378 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 11870: 00ade610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 11871: 0058c2d4 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ - 11872: 005bb814 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 11873: 0057ad88 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 11871: 0058c2cc 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 11872: 005bb80c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 11873: 0057ad80 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 11874: 00adfe26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 11875: 005db07c 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 11875: 005db074 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 11876: 00adf986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 11877: 00645cf8 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 11878: 007a9600 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 11879: 007ec2a4 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 11880: 00560074 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 11877: 00645cf0 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 11878: 007a95f8 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 11879: 007ec29c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 11880: 0056006c 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 11881: 00aa93a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 11882: 007caa14 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 11882: 007caa0c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 11883: 004b2890 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 11884: 00adf052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 11885: 001ec950 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 11886: 002a36f0 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 11887: 002f37a0 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 11888: 00ae0322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 11889: 0047d344 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 11890: 00965ad0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 11890: 00965ac0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 11891: 00ade9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 11892: 004720f4 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 11893: 003540fc 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 11894: 00705cc4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 11895: 0062697c 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 11894: 00705cbc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 11895: 00626974 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 11896: 004803c0 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 11897: 00ab0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 11898: 007b4684 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 11898: 007b467c 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 11899: 00adec48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 11900: 00ade794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ - 11901: 00609898 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 11902: 00551f7c 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 11901: 00609890 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 11902: 00551f74 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 11903: 00adeb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 11904: 00788548 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 11904: 00788540 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 11905: 00aabb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 11906: 00adf7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 11907: 00aacc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 11908: 005bd74c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 11908: 005bd744 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 11909: 00ab6704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 11910: 00ab842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 11911: 007743f0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 11911: 007743e8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 11912: 00aaa3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 11913: 0062a3c4 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 11913: 0062a3bc 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 11914: 00aaa4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 11915: 00ab03e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 11916: 00a9ee48 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 11917: 00ae058a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 11918: 00ade5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 11919: 00783370 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 11919: 00783368 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 11920: 00aba2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 11921: 00aaa95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 11922: 0022a1c8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 11923: 0078ced8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 11923: 0078ced0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 11924: 00aa6298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 11925: 00793cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 11926: 00785a7c 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 11927: 0051a314 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 11928: 0067fa9c 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 11925: 00793ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 11926: 00785a74 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 11927: 0051a30c 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 11928: 0067fa94 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 11929: 00adef12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 11930: 007c146c 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 11930: 007c1464 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 11931: 00aa4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 11932: 006e0858 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 11932: 006e0850 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 11933: 002363dc 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 11934: 005e29c4 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 11935: 0076142c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 11934: 005e29bc 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 11935: 00761424 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 11936: 00ab3c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 11937: 0051a828 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 11937: 0051a820 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 11938: 00ae0cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 11939: 00617048 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 11939: 00617040 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 11940: 0022ad00 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 11941: 0070d71c 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 11942: 00647cf4 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 11941: 0070d714 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 11942: 00647cec 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 11943: 00aaf058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 11944: 004d1fb0 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 11945: 00643ac0 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 11945: 00643ab8 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 11946: 00aaffc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 11947: 00aaf268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 11948: 00ae02cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 11949: 00adfab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 11950: 00ab0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 11951: 00aaa77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 11952: 0043bdc0 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 11953: 00299670 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 11954: 00ab9ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 11955: 0050a03c 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 11956: 007084e4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 11955: 0050a034 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 11956: 007084dc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 11957: 00a126bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 11958: 00ab4bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 11959: 002220f0 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 11960: 00ab4e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 11961: 00468568 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 11962: 00713a70 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 11963: 006d6a9c 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 11962: 00713a68 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 11963: 006d6a94 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 11964: 00a10220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 11965: 00adfd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 11966: 00454bac 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ - 11967: 007420f4 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 11967: 007420ec 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 11968: 00ab6d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 11969: 00adfd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 11970: 00aba384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 11971: 005e0da4 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 11971: 005e0d9c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 11972: 00aa6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 11973: 00ae019e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 11974: 00aaa27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 11975: 00adee3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 11976: 00ab829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 11977: 00a11e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 11978: 0050a11c 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 11978: 0050a114 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 11979: 009ee6d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 11980: 00ae04ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 11981: 00adf87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 11982: 004492f0 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 11983: 007f8cb8 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 11983: 007f8cb0 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 11984: 00ab6254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 11985: 00ae06ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 11986: 00aa83c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 11987: 00aace0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 11988: 002e579c 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 11989: 00ab29d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 11990: 00aba5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 11991: 00ae051c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 11992: 007e8ecc 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 11992: 007e8ec4 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 11993: 004c4a70 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 11994: 00805038 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 11994: 00805030 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 11995: 00aa6620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 11996: 002343ec 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 11997: 00adfac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 11998: 00ab1b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 11999: 00796eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 11999: 00796eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 12000: 00adef68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 12001: 005cba4c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 12001: 005cba44 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 12002: 0023d774 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 12003: 00ab3c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 12004: 0048c1d0 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 12005: 00ab408c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 12006: 00443144 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 12007: 0054b4ac 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 12007: 0054b4a4 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 12008: 00a16f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 12009: 0045be10 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 12010: 00adfc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 12011: 00ad6eb4 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 12012: 00adff74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 12013: 00aa67d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 12014: 00ae0c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 12015: 00ab9284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 12016: 00ab1428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ - 12017: 007be948 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 12017: 007be940 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 12018: 00ab12e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 12019: 00ab0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 12020: 00adfc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 12021: 00428e90 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 12022: 00ade568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 12023: 00adf744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 12024: 007d1ed4 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 12024: 007d1ecc 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 12025: 0027133c 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 12026: 00ae068c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 12027: 00adec50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 12028: 00ab853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 12029: 00ae0cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 12030: 00aafff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 12031: 00ae001a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 12032: 00adf250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 12033: 00adfc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 12034: 00ade8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 12035: 005c9cbc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 12035: 005c9cb4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 12036: 004ced04 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 12037: 002f7168 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 12038: 00ab65a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 12039: 0048116c 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 12040: 00a17498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 12041: 00aa91f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 12042: 00aaa47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 12043: 00ae0d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 12044: 007d5144 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 12044: 007d513c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 12045: 00adf558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 12046: 00ade76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 12047: 00551cb4 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 12048: 00561ec8 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 12047: 00551cac 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 12048: 00561ec0 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 12049: 00ade614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 12050: 004afb7c 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 12051: 0047e78c 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 12052: 006bd5b0 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 12052: 006bd5a8 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 12053: 00ade6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 12054: 00ab4824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 12055: 00aa4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12056: 00ab2974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 12057: 00736724 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 12057: 0073671c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 12058: 00ab8e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 12059: 0021722c 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 12060: 0071b0c0 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 12060: 0071b0b8 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 12061: 0042ca28 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 12062: 00adfeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 12063: 002196e8 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 12064: 00ade4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 12065: 00aded14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 12066: 00adf888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 12067: 007ebe58 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 12067: 007ebe50 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 12068: 00369448 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 12069: 00ab5000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 12070: 009e9f70 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 12071: 00ade7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 12072: 00adf918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 12073: 00adf12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 12074: 00aabd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 12075: 007fe038 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 12076: 006dfee8 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 12077: 0060d4a4 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 12075: 007fe030 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 12076: 006dfee0 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 12077: 0060d49c 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 12078: 00adec90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 12079: 00adfc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 12080: 00aab650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 12081: 007d2264 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 12081: 007d225c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 12082: 0021b9d8 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 12083: 00632504 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 12083: 006324fc 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 12084: 00ae06b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 12085: 00ab11a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 12086: 004c7db4 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 12087: 00aa8098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 12088: 00ab415c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 12089: 0058645c 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 12089: 00586454 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 12090: 00ab9a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 12091: 00ab34a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 12092: 007da83c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 12092: 007da834 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 12093: 00adfe38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 12094: 00adfc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 12095: 00ae027c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 12096: 00adff24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 12097: 00adfa6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 12098: 005a9374 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 12098: 005a936c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 12099: 003421ec 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 12100: 0077efdc 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 12100: 0077efd4 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 12101: 00adecea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 12102: 004fef48 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 12102: 004fef40 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 12103: 0034b7f0 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 12104: 00ab0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 12105: 00adfe42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 12106: 0043e638 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 12107: 00adf9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 12108: 007e2d54 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 12108: 007e2d4c 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 12109: 009eaa84 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 12110: 0079aef4 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 12110: 0079aeec 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 12111: 0044aa80 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 12112: 004940dc 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 12113: 007ec184 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 12113: 007ec17c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 12114: 00aba3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 12115: 009e6c94 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 12116: 007d0694 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 12116: 007d068c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 12117: 00aa7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 12118: 004d2278 8 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 12119: 0069c4c0 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 12119: 0069c4b8 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 12120: 00adfd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 12121: 00ab8f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 12122: 005ae9e4 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 12122: 005ae9dc 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 12123: 00235ae4 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 12124: 00ae054e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12125: 00ab3aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 12126: 002303d4 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 12127: 0057a9d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 12127: 0057a9cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 12128: 00aba7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 12129: 00ae04e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12130: 00770da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 12130: 00770da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 12131: 00227a18 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 12132: 00ae06d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 12133: 007958f0 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 12133: 007958e8 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 12134: 00aaa78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 12135: 00ab0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 12136: 009e7fcc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 12137: 00524298 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 12138: 00646be8 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 12139: 005a865c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 12137: 00524290 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 12138: 00646be0 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 12139: 005a8654 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 12140: 00aa7494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 12141: 00ade508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 12142: 0072d7ec 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 12142: 0072d7e4 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 12143: 00ae01d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 12144: 00ae03a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 12145: 00ae06a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 12146: 0073abcc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 12146: 0073abc4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 12147: 00ae0c08 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 12148: 00704ee8 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 12148: 00704ee0 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 12149: 00ae0320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 12150: 00734df0 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 12150: 00734de8 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 12151: 00aa91c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 12152: 007b7410 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 12152: 007b7408 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 12153: 00adf34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 12154: 00467550 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 12155: 0022a3d8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 12156: 00ab6994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 12157: 00ab4b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 12158: 0047cde8 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 12159: 00adfbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 12160: 00ae02a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 12161: 00ab9628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 12162: 00aae1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 12163: 00ab87ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 12164: 005c459c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 12165: 006fab20 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 12164: 005c4594 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 12165: 006fab18 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 12166: 00adebde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 12167: 00adee62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 12168: 00adf89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 12169: 0034f02c 1036 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 12170: 00aa6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 12171: 00254698 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 12172: 00adf570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 12173: 00ade8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 12174: 004c7f94 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 12175: 00adebd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 12176: 0079b2f4 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 12177: 0079de94 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 12176: 0079b2ec 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 12177: 0079de8c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 12178: 00ab5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 12179: 00adf84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 12180: 00adf85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 12181: 0034ccb0 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 12182: 00454a94 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 12183: 0022af28 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 12184: 002398fc 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 12185: 005dd244 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 12185: 005dd23c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 12186: 00ab47d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 12187: 00732e38 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 12188: 00584b78 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 12187: 00732e30 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 12188: 00584b70 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 12189: 00ade5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 12190: 00ade854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 12191: 007cd35c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 12192: 0074750c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 12191: 007cd354 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 12192: 00747504 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 12193: 00adf4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 12194: 0031c050 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 12195: 00ade718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 12196: 0022110c 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 12197: 0027d950 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 12198: 00adfc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 12199: 002f21cc 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 12200: 00ab2ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 12201: 005bca10 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 12202: 00643d00 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 12203: 00793244 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 12201: 005bca08 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 12202: 00643cf8 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 12203: 0079323c 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 12204: 00ab0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 12205: 0046c0ec 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 12206: 00ade314 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 12207: 007fdec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 12208: 007bcff8 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 12207: 007fdec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 12208: 007bcff0 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 12209: 00ae005e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 12210: 00abbe60 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 12211: 00495ce8 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 12212: 00adfecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 12213: 00ade62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 12214: 00aae13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 12215: 00ade710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 12216: 0073c088 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 12216: 0073c080 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 12217: 00ab79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 12218: 0064b6c8 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 12218: 0064b6c0 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 12219: 00ade7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 12220: 00747330 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 12220: 00747328 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 12221: 00ae03da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 12222: 00ab5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 12223: 00ab3214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 12224: 0070b4ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 12225: 007c6144 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 12226: 007057f4 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 12224: 0070b4e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 12225: 007c613c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 12226: 007057ec 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 12227: 00ae00e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 12228: 004d3ed0 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 12229: 007b38bc 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 12229: 007b38b4 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 12230: 00adfbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 12231: 004d7fc0 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 12232: 00741ef4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 12233: 005a93c0 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 12234: 00542704 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 12232: 00741eec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 12233: 005a93b8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 12234: 005426fc 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 12235: 00ae0220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 12236: 00aa81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 12237: 0034e740 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 12238: 0023124c 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 12239: 005c4760 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 12239: 005c4758 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 12240: 00adfb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 12241: 00aab440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 12242: 0075c034 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 12243: 006fd5e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 12242: 0075c02c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 12243: 006fd5dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 12244: 00227790 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 12245: 00ab4e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 12246: 00aa9108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 12247: 00571874 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 12247: 0057186c 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 12248: 00adf084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 12249: 00740ba4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 12249: 00740b9c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 12250: 00ab18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 12251: 00ab1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 12252: 00ab60d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 12253: 00adfa64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 12254: 00ae06d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 12255: 00ab6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ - 12256: 004dfaac 316 FUNC GLOBAL DEFAULT 12 openrisc_cpu_gdb_read_register │ │ │ │ - 12257: 006d9e88 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 12258: 005ef3d8 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 12256: 004dfaa8 316 FUNC GLOBAL DEFAULT 12 openrisc_cpu_gdb_read_register │ │ │ │ + 12257: 006d9e80 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 12258: 005ef3d0 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 12259: 00455e20 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 12260: 0056cc80 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 12260: 0056cc78 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 12261: 00adfd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 12262: 004770d0 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 12263: 00ab74f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 12264: 009ee770 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 12265: 009d923c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 12266: 009974a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 12267: 007e4348 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 12268: 007ed1c4 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 12267: 007e4340 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 12268: 007ed1bc 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 12269: 00aa9d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 12270: 005bdb6c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 12270: 005bdb64 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 12271: 00adfc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 12272: 0078ca18 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 12273: 0060c0c8 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 12272: 0078ca10 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 12273: 0060c0c0 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 12274: 00ab5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 12275: 00ab30f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 12276: 0059e5f8 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 12276: 0059e5f0 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 12277: 00adf9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 12278: 00ab36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 12279: 0070f514 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 12280: 005c55e8 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 12281: 0069a760 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 12282: 00770844 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 12279: 0070f50c 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 12280: 005c55e0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 12281: 0069a758 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 12282: 0077083c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 12283: 00ade740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 12284: 005cbf3c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 12284: 005cbf34 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 12285: 00a17ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 12286: 00755c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 12287: 0065c8d4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 12286: 00755c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 12287: 0065c8cc 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 12288: 00adebe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 12289: 00adea78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 12290: 00571180 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 12290: 00571178 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 12291: 0024e80c 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 12292: 00aabb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 12293: 0057ed28 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 12294: 0070f454 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 12293: 0057ed20 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 12294: 0070f44c 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 12295: 0048d204 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 12296: 00adee88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 12297: 00ae0106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 12298: 00ae0202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 12299: 00794364 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 12299: 0079435c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 12300: 009ea6f4 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 12301: 006d823c 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 12302: 007a475c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 12301: 006d8234 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 12302: 007a4754 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 12303: 00aab8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 12304: 00aa4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 12305: 00397524 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 12306: 00ab65e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 12307: 00a1db6c 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 12308: 005f6504 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 12308: 005f64fc 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 12309: 00adf172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 12310: 00ab6f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 12311: 00355a9c 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 12312: 00adebea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 12313: 00aa85c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 12314: 00397538 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 12315: 009eb1f0 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 12316: 0048d190 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 12317: 0054ad8c 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 12317: 0054ad84 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 12318: 00aa6a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 12319: 00aaedc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 12320: 00ab0c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 12321: 00aa4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 12322: 00ae0150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 12323: 0070062c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 12323: 00700624 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 12324: 0027d958 4 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 12325: 00480a44 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 12326: 00543924 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 12326: 0054391c 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 12327: 00a156b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 12328: 00aa7b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 12329: 007c38c8 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 12330: 006ecf84 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 12331: 005822a8 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 12329: 007c38c0 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 12330: 006ecf7c 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 12331: 005822a0 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 12332: 00ab90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 12333: 007e1878 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 12334: 0065312c 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 12333: 007e1870 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 12334: 00653124 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 12335: 00228060 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 12336: 0078eaa4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 12337: 00965b08 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 12338: 0077d20c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 12336: 0078ea9c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 12337: 00965af8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 12338: 0077d204 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 12339: 00adf1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 12340: 00ae0064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 12341: 00ae0388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 12342: 00aaf73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 12343: 001e9668 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 12344: 00adf968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 12345: 00ab24b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 12346: 00ade936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 12347: 0058ba68 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 12348: 00952e60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 12347: 0058ba60 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 12348: 00952e50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 12349: 00adf716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 12350: 00493f2c 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 12351: 00580264 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 12351: 0058025c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 12352: 00aaff88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 12353: 00adf9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 12354: 0076ac28 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 12354: 0076ac20 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 12355: 00469834 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 12356: 00aa5140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 12357: 009eaf1c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 12358: 00756824 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 12358: 0075681c 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 12359: 00ab90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 12360: 004d3fe8 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 12361: 00ab1abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ - 12362: 005d4c38 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 12362: 005d4c30 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 12363: 0042fdbc 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 12364: 00798ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 12364: 00798ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 12365: 00adecd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 12366: 00a1d968 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 12367: 00adf836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 12368: 00636c9c 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 12368: 00636c94 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 12369: 00adf0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 12370: 00ab3264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 12371: 00ae0cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 12372: 00ade451 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 12373: 00ab1c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 12374: 006ed120 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 12374: 006ed118 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 12375: 00adf154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 12376: 00aad55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 12377: 007d5114 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 12377: 007d510c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 12378: 00ae0652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 12379: 00ae075e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 12380: 0043e5b0 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 12381: 007f1910 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 12381: 007f1908 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 12382: 00adf52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 12383: 00adf0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 12384: 00adfe22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 12385: 00ab7b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 12386: 007f12e4 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 12386: 007f12dc 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 12387: 002d5040 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 12388: 0034b458 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 12389: 007f14c0 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 12390: 005d56d4 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 12389: 007f14b8 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 12390: 005d56cc 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 12391: 00aa6fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 12392: 0063a2ac 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 12392: 0063a2a4 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 12393: 00aada5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 12394: 00adf1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 12395: 00ab24d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 12396: 0043c13c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 12397: 00aba5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 12398: 00aa5060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 12399: 00767100 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 12399: 007670f8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 12400: 00239f9c 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 12401: 00aaffb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 12402: 00aa7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 12403: 004d079c 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 12404: 00adf1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 12405: 007df074 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 12406: 0074426c 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 12407: 0070e91c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 12405: 007df06c 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 12406: 00744264 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 12407: 0070e914 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 12408: 00ab852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 12409: 004496dc 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 12410: 007b5f68 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 12411: 00700398 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 12410: 007b5f60 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 12411: 00700390 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 12412: 00ab3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 12413: 002e94a8 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 12414: 00ab5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 12415: 00adfe54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 12416: 00adf44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 12417: 0043c2b0 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 12418: 00ab8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 12419: 00449570 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 12420: 0043bed4 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 12421: 00aabf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 12422: 00adf416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 12423: 00aa8428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 12424: 007bb6e0 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 12425: 008f6c98 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 12424: 007bb6d8 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 12425: 008f6c88 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 12426: 00ab4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 12427: 005cc25c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 12427: 005cc254 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 12428: 009eb8d0 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 12429: 00ade8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 12430: 00ae044c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 12431: 004b25b4 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 12432: 00adf900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 12433: 00adfd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 12434: 0037b1ac 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 12435: 00adebb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 12436: 00aba738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 12437: 00ade5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 12438: 005802bc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 12438: 005802b4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 12439: 0024bba0 484 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 12440: 00221988 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 12441: 004d8680 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 12442: 00aded30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 12443: 00230ab0 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 12444: 00adf5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 12445: 00adeb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 12446: 00aa4508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 12447: 005b0028 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 12447: 005b0020 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 12448: 00ae0210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 12449: 00355050 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 12450: 00ade4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 12451: 00adf546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 12452: 00ab6394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 12453: 005533e0 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 12454: 007fb198 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 12453: 005533d8 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 12454: 007fb190 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 12455: 00ab9254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 12456: 003bb91c 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 12457: 009ea5e4 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 12458: 004697fc 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 12459: 00aaa39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 12460: 00ae0514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 12461: 00ab3554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 12462: 00268394 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 12463: 00786a78 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 12463: 00786a70 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 12464: 002219f0 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 12465: 007f923c 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 12465: 007f9234 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 12466: 00adfee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 12467: 00ae057a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 12468: 00adf6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 12469: 0044abf8 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 12470: 007454d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 12470: 007454cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 12471: 00ade487 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 12472: 00ade5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 12473: 007cd0ac 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 12473: 007cd0a4 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 12474: 00ae0cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 12475: 00ab7418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 12476: 00adf44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 12477: 00abbe4c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 12478: 00222940 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 12479: 00ab30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 12480: 0072d000 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 12481: 0078d2b0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 12480: 0072cff8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 12481: 0078d2a8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 12482: 00ab00b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 12483: 00ae0160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 12484: 005d578c 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 12485: 006d8080 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 12486: 00618cd8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 12484: 005d5784 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 12485: 006d8078 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 12486: 00618cd0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 12487: 00ae0c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 12488: 00ab8e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 12489: 00ab3544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 12490: 00adf8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 12491: 00adfcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 12492: 00215d5c 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 12493: 00725698 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 12493: 00725690 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 12494: 00ab73a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 12495: 00adeab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 12496: 007bc4e0 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 12496: 007bc4d8 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 12497: 00ad5d18 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 12498: 0079a418 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 12498: 0079a410 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 12499: 002d5a7c 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 12500: 008f6c94 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 12501: 005b0338 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 12500: 008f6c84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 12501: 005b0330 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 12502: 00aa93f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 12503: 00ab9214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 12504: 002923f0 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 12505: 00adf8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 12506: 002d9a04 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 12507: 00ae05f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 12508: 0023c16c 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 12509: 004d310c 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 12510: 0046d53c 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 12511: 00ab2be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 12512: 0077e9a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 12512: 0077e9a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 12513: 00aa8198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 12514: 007f9248 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 12515: 006827b4 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 12516: 0075c1e8 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 12514: 007f9240 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 12515: 006827ac 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 12516: 0075c1e0 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 12517: 00aad0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 12518: 007866d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 12519: 007aa9b4 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 12518: 007866c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 12519: 007aa9ac 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 12520: 00adf430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 12521: 00ab5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 12522: 00adf3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 12523: 005cd26c 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 12524: 0074aa6c 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 12523: 005cd264 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 12524: 0074aa64 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 12525: 00231de0 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 12526: 00ab3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 12527: 00ab2334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 12528: 007f8358 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 12528: 007f8350 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 12529: 00adf6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 12530: 002dd754 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 12531: 004ce7a0 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 12532: 00aab3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 12533: 00adf520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 12534: 00adff50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 12535: 0042ecc0 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 12536: 00589360 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 12536: 00589358 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 12537: 00adfa80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 12538: 00aa43e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 12539: 00ab6e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 12540: 00aaf558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 12541: 00ae0376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 12542: 00ab8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 12543: 0070c030 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 12543: 0070c028 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 12544: 00adf012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 12545: 00aaa1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 12546: 007de798 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 12547: 00521e14 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 12546: 007de790 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 12547: 00521e0c 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 12548: 0021f360 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 12549: 004945c8 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 12550: 005781dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 12550: 005781d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 12551: 00ae0394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 12552: 00aa5050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 12553: 007840f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 12553: 007840e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 12554: 00adf290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 12555: 00adf1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 12556: 004b4298 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 12557: 0023d1d0 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 12558: 00580368 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 12558: 00580360 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 12559: 00adf372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 12560: 00589454 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 12561: 00717e70 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 12560: 0058944c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 12561: 00717e68 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 12562: 002548c8 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 12563: 0024c164 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 12564: 00aad43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 12565: 005b4404 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 12565: 005b43fc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 12566: 00ae0158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 12567: 0079585c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 12567: 00795854 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 12568: 00ae01b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 12569: 00adf6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 12570: 00ade6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 12571: 0057ad68 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 12571: 0057ad60 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 12572: 00aaaaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 12573: 006f8c10 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 12574: 005e5e90 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 12573: 006f8c08 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 12574: 005e5e88 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 12575: 00aa60a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 12576: 0053d0c0 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 12576: 0053d0b8 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 12577: 00ade668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 12578: 00535f88 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 12579: 007d3d48 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 12578: 00535f80 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 12579: 007d3d40 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 12580: 00ae041a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 12581: 00ab4f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 12582: 00616c20 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 12582: 00616c18 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 12583: 00aa96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 12584: 00ab31e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 12585: 00ab6f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 12586: 00ab2f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 12587: 005e3bbc 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 12587: 005e3bb4 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 12588: 00adfa28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 12589: 00ab3cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 12590: 005d4fac 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 12590: 005d4fa4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 12591: 00ab6184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 12592: 0024d95c 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 12593: 00ade34c 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 12594: 005d57e8 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 12595: 007c15cc 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 12594: 005d57e0 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 12595: 007c15c4 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 12596: 004c7ec4 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 12597: 00ab0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 12598: 00ae026a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 12599: 007c9c88 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 12600: 006fae00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 12599: 007c9c80 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 12600: 006fadf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 12601: 0043fc14 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 12602: 00adec04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 12603: 00292584 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 12604: 00adefbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 12605: 0067de74 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 12606: 00618fac 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 12605: 0067de6c 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 12606: 00618fa4 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 12607: 00adffc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 12608: 005b5098 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 12608: 005b5090 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 12609: 0035cb10 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 12610: 004817bc 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 12611: 0072c03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 12611: 0072c034 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 12612: 00adeaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 12613: 00aadd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 12614: 00aa55cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 12615: 00aa6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 12616: 00adfd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 12617: 00545170 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 12618: 00610f74 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 12619: 005edaa0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 12617: 00545168 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 12618: 00610f6c 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 12619: 005eda98 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 12620: 00ab94e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 12621: 00aac160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 12622: 00741e84 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 12623: 005ee548 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 12622: 00741e7c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 12623: 005ee540 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 12624: 004c7df0 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 12625: 00adeae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 12626: 00524958 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 12627: 006519b8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 12628: 007d42f0 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 12626: 00524950 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 12627: 006519b0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 12628: 007d42e8 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 12629: 009ea4cc 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 12630: 009eb710 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 12631: 00aabc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 12632: 00aa7444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 12633: 00937634 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 12633: 00937624 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 12634: 00ab11f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 12635: 00689350 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 12635: 00689348 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 12636: 00adf904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 12637: 007641fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 12638: 00965aa4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 12639: 00937630 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 12637: 007641f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 12638: 00965a94 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 12639: 00937620 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 12640: 00aaf7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 12641: 0057e90c 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 12642: 007d14a0 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 12643: 006fb028 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 12641: 0057e904 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 12642: 007d1498 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 12643: 006fb020 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 12644: 00adf226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 12645: 0064938c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 12645: 00649384 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 12646: 00ae071e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 12647: 00ade7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 12648: 007babb0 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 12648: 007baba8 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 12649: 00ade4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 12650: 00a12efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 12651: 00ab9f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 12652: 00ad6f30 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 12653: 00adf6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 12654: 0043c6ac 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 12655: 0060ecb0 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 12655: 0060eca8 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 12656: 00adfaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 12657: 00429150 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 12658: 00ae047e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 12659: 00aa4358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 12660: 00aab870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 12661: 00aad9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 12662: 00aa4328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 12663: 005d3cc0 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 12663: 005d3cb8 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 12664: 004d6a4c 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 12665: 00adeb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 12666: 00aaa43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 12667: 00adeb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 12668: 0054e6e4 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 12668: 0054e6dc 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 12669: 00adf186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 12670: 00aaebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 12671: 007457b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 12671: 007457ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 12672: 00aad5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 12673: 007857bc 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 12673: 007857b4 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 12674: 00a15524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 12675: 00ab4ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 12676: 00aaedb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 12677: 007cb8ac 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 12677: 007cb8a4 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 12678: 00adf910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 12679: 00adf356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 12680: 00ae05d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 12681: 002f29c8 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 12682: 00ae0296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 12683: 005733e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 12683: 005733d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 12684: 00ab7348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 12685: 009174c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 12685: 009174b4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 12686: 002a8380 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 12687: 00ade600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 12688: 004c7ca4 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 12689: 00790d64 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 12689: 00790d5c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 12690: 00ab0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 12691: 00781a38 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 12691: 00781a30 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 12692: 004ce584 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 12693: 00aa0d70 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 12694: 00ab83ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 12695: 00ab5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 12696: 00aaf398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 12697: 00adfa36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 12698: 0027d9e8 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 12699: 005aefdc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 12700: 006f627c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 12699: 005aefd4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 12700: 006f6274 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 12701: 001ebc34 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 12702: 00221bb8 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 12703: 00749d8c 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 12704: 0077eea0 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 12705: 007df420 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 12706: 005d59b4 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 12703: 00749d84 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 12704: 0077ee98 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 12705: 007df418 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 12706: 005d59ac 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 12707: 00ab2584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 12708: 002302fc 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 12709: 00adf73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 12710: 00ab7b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 12711: 005a9eb4 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 12711: 005a9eac 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 12712: 00aba9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 12713: 0035ffe8 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 12714: 00239d18 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 12715: 00ade790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 12716: 00adff30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 12717: 003524f4 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 12718: 00ab49d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 12719: 00a1f8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_eq_d │ │ │ │ 12720: 00ab0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 12721: 00ab05f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 12722: 00a15734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 12723: 00abaa70 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 12724: 00adfe48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 12725: 007858b0 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 12726: 006a1e18 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 12727: 0052b9d4 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 12728: 005d7de8 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 12729: 005e1058 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 12725: 007858a8 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 12726: 006a1e10 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 12727: 0052b9cc 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 12728: 005d7de0 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 12729: 005e1050 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 12730: 00aac0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 12731: 00501c78 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 12731: 00501c70 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 12732: 00a1f4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_eq_s │ │ │ │ 12733: 002da210 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 12734: 00995ce4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 12735: 0034b230 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 12736: 00235ad4 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 12737: 009e1440 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 12738: 0036050c 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 12739: 009e9fa4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 12740: 005b10f0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 12740: 005b10e8 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 12741: 00adf81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 12742: 007cf044 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 12742: 007cf03c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 12743: 009ea510 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 12744: 00746f08 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 12744: 00746f00 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 12745: 00adfd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 12746: 00adf80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 12747: 00ade8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 12748: 00adf804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 12749: 00ae0174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 12750: 0062b320 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 12750: 0062b318 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 12751: 00adf128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 12752: 00ade86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 12753: 0074c234 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 12754: 0051846c 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 12753: 0074c22c 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 12754: 00518464 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 12755: 00a203a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ove_cy │ │ │ │ - 12756: 005bcde8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 12756: 005bcde0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 12757: 00ade97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 12758: 00aafa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 12759: 007cf3bc 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 12759: 007cf3b4 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 12760: 00ade820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 12761: 00ae0cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 12762: 004ccfc4 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 12763: 007d92d8 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 12764: 00593ed8 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 12763: 007d92d0 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 12764: 00593ed0 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 12765: 00aa8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 12766: 0075e088 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 12766: 0075e080 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 12767: 00ab2294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 12768: 0069cd18 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 12768: 0069cd10 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 12769: 00aaac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 12770: 0058233c 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 12770: 00582334 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 12771: 00ab72a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 12772: 00ab9648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 12773: 003556d0 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 12774: 00aa68c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 12775: 00ae0406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 12776: 00577af4 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 12776: 00577aec 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 12777: 00adeca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 12778: 00ab0a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 12779: 00ab840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 12780: 007f8524 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 12780: 007f851c 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 12781: 00aa50c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 12782: 005ee3dc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 12783: 00655c90 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 12782: 005ee3d4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 12783: 00655c88 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 12784: 00adeac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 12785: 00adee1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 12786: 007b94b8 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 12786: 007b94b0 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 12787: 00adffe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 12788: 00aacc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 12789: 00aaf4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 12790: 00541e10 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 12791: 0077b6f8 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 12792: 007f12c8 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 12793: 0079f004 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 12794: 0054148c 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 12795: 0057ecd0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 12790: 00541e08 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 12791: 0077b6f0 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 12792: 007f12c0 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 12793: 0079effc 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 12794: 00541484 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 12795: 0057ecc8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 12796: 00aa7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 12797: 00a20110 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_d │ │ │ │ 12798: 00997154 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 12799: 00ae036e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 12800: 00aadb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 12801: 00aa8d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 12802: 00213c04 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 12803: 00aa6a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 12804: 0070a9ec 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 12804: 0070a9e4 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 12805: 00ae011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 12806: 0073d6e4 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 12806: 0073d6dc 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 12807: 00476fe8 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 12808: 00adf6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 12809: 00adf23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 12810: 00aa7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 12811: 0070ff2c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 12811: 0070ff24 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 12812: 00352978 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 12813: 004ce384 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 12814: 00aa4dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 12815: 00218cd4 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 12816: 009d86a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 12817: 00a20428 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_s │ │ │ │ 12818: 00aa6e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 12819: 00aa4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 12820: 0061230c 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 12820: 00612304 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 12821: 00ae0038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 12822: 00aa86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 12823: 005b2d08 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 12823: 005b2d00 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 12824: 00238b74 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 12825: 00ab7518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 12826: 00235cd8 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 12827: 00ae0772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 12828: 004d5f18 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 12829: 00aab910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 12830: 00ab7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 12831: 00adf458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 12832: 00ae03d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 12833: 00757918 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 12834: 0069967c 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ - 12835: 005746c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 12836: 005bc350 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 12837: 006d56f4 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 12833: 00757910 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 12834: 00699674 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 12835: 005746b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 12836: 005bc348 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 12837: 006d56ec 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 12838: 004779d0 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 12839: 00639938 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 12839: 00639930 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 12840: 002a7238 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 12841: 00352744 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 12842: 00adf64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 12843: 0035c660 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 12844: 00574bf8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 12844: 00574bf0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 12845: 00aa5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 12846: 00535f8c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 12846: 00535f84 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 12847: 009eb1c8 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 12848: 00ab43dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 12849: 00700a94 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 12850: 005b1708 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 12849: 00700a8c 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 12850: 005b1700 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 12851: 00adf74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 12852: 00adf040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 12853: 00ae0776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 12854: 003c86b4 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 12855: 00655cf8 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 12856: 006bc9d8 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 12857: 0057b168 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 12855: 00655cf0 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 12856: 006bc9d0 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 12857: 0057b160 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 12858: 00a9ec18 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 12859: 00adfa00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 12860: 00aabb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 12861: 00adf548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 12862: 00adfac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 12863: 00415384 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 12864: 00ab5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 12865: 005edab8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 12865: 005edab0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 12866: 00aa4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 12867: 0044ac44 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 12868: 00ade930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 12869: 00aa5380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 12870: 0029eff4 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 12871: 0072bf28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 12871: 0072bf20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 12872: 00ab64b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 12873: 00ade734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 12874: 00ab2c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 12875: 0035eb68 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 12876: 005b64d4 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 12877: 0079eeb8 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 12876: 005b64cc 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 12877: 0079eeb0 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 12878: 00aa8948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 12879: 00aa8748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 12880: 0057a1b8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 12880: 0057a1b0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 12881: 00ae0552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 12882: 00a17bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 12883: 0058349c 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 12883: 00583494 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 12884: 00aa5f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 12885: 00495c2c 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 12886: 002a2ff0 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 12887: 00647f44 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 12887: 00647f3c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 12888: 00ae0c5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ - 12889: 00624920 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 12889: 00624918 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 12890: 00ade630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 12891: 00aa5350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 12892: 00adf104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 12893: 00ab82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 12894: 0029a450 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 12895: 00ae000a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 12896: 00ae0164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 12897: 0077f984 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 12897: 0077f97c 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 12898: 00aaa7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 12899: 00744bd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 12899: 00744bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 12900: 00ade494 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 12901: 002319c0 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 12902: 00244c14 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 12903: 00584150 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 12903: 00584148 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 12904: 00ae0522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 12905: 00ae0484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 12906: 00ab5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 12907: 00adf306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 12908: 00adea4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 12909: 0054f740 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 12910: 007bdb08 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 12909: 0054f738 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 12910: 007bdb00 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 12911: 00aa45e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 12912: 00adf93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 12913: 006e16e8 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 12913: 006e16e0 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 12914: 00adfcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 12915: 00aba104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 12916: 00aad35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 12917: 00ab9018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 12918: 00adf2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 12919: 00ae075c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 12920: 00aaadcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 12921: 00ab3074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 12922: 00aaea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 12923: 00361dec 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 12924: 0021aa00 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 12925: 00799d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 12925: 00799d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 12926: 00adf8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 12927: 00ae0616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 12928: 00266208 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 12929: 00218dfc 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 12930: 00ae0466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12931: 00adfe68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 12932: 00449d34 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 12933: 00adeb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 12934: 00adf5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 12935: 00a13a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 12936: 003062c0 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 12937: 005bdd1c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 12937: 005bdd14 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 12938: 00ab0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 12939: 00ab405c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 12940: 00ab0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 12941: 00adf9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 12942: 00ade4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 12943: 00239f6c 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 12944: 00a18728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 12945: 00ade682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 12946: 00aaaafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 12947: 004386dc 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 12948: 00713cdc 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 12948: 00713cd4 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 12949: 00aada9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 12950: 00ade91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 12951: 00aba848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 12952: 0030fa70 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 12953: 001e9648 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 12954: 00aacb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 12955: 00299f20 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 12956: 006f7dd4 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 12957: 007e2cb0 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 12958: 005af450 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 12956: 006f7dcc 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 12957: 007e2ca8 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 12958: 005af448 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 12959: 0030f6b8 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 12960: 00adf3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 12961: 00aad00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 12962: 005b6624 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 12962: 005b661c 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 12963: 00aa7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 12964: 00ade94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 12965: 00ab4a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 12966: 00adf10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 12967: 0023d5f8 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 12968: 00adf3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 12969: 00713f28 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 12969: 00713f20 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 12970: 00adfec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 12971: 0079f16c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 12972: 005da48c 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 12971: 0079f164 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 12972: 005da484 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 12973: 00ab79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 12974: 00231d50 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 12975: 00ab2e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 12976: 006fc670 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 12976: 006fc668 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 12977: 00aae2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 12978: 00adf54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 12979: 00aac2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 12980: 005825e0 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 12981: 00773c7c 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 12980: 005825d8 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 12981: 00773c74 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 12982: 00aa9128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 12983: 00adfd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 12984: 00abc09c 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 12985: 00ab47c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 12986: 007cc38c 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 12987: 006f2b88 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 12988: 00653090 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 12989: 0053c7d8 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 12990: 007386ac 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 12986: 007cc384 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 12987: 006f2b80 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 12988: 00653088 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 12989: 0053c7d0 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 12990: 007386a4 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 12991: 0021cb58 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 12992: 00abac64 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 12993: 007eb3bc 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 12993: 007eb3b4 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 12994: 00ab5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 12995: 00416094 300 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 12996: 0022bc10 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 12997: 00ae0598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 12998: 00adf05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 12999: 00996838 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 13000: 007bb2e8 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 13000: 007bb2e0 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 13001: 00ade499 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 13002: 004a9a78 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 13003: 0034c40c 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 13004: 00ab3b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 13005: 00771fb4 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 13005: 00771fac 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 13006: 00aa4e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 13007: 004877f4 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 13008: 00427ecc 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 13009: 00ab46f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 13010: 00ae00d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 13011: 00ab50a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 13012: 00ab0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 13013: 007bb688 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 13013: 007bb680 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 13014: 00ade4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 13015: 00adf1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 13016: 006fcfc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 13016: 006fcfc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 13017: 004a5078 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 13018: 006f6458 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 13018: 006f6450 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 13019: 003497dc 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 13020: 005b6e24 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 13021: 00611548 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 13020: 005b6e1c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 13021: 00611540 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 13022: 00ae05f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 13023: 0021838c 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 13024: 00ade4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 13025: 0051eef0 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 13026: 005d42f0 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 13025: 0051eee8 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 13026: 005d42e8 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 13027: 003bbab4 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 13028: 003bb8bc 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 13029: 00755b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 13030: 00626a80 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 13031: 007c9550 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 13029: 00755b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 13030: 00626a78 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 13031: 007c9548 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 13032: 00aa6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 13033: 00aacf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 13034: 00adfdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 13035: 00603d8c 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 13036: 0073d81c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 13037: 006487ec 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 13035: 00603d84 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 13036: 0073d814 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 13037: 006487e4 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 13038: 00439200 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 13039: 00413ea8 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 13040: 00ab5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 13041: 005ef3c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 13041: 005ef3b8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 13042: 0049ef70 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 13043: 00a18fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 13044: 00adf350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 13045: 00aab2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 13046: 00adfb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 13047: 00adf034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 13048: 007eef6c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 13048: 007eef64 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 13049: 0021f634 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 13050: 009ea764 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 13051: 00ae033e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 13052: 00ab0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 13053: 00adfcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 13054: 005aee9c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 13055: 00652a9c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 13054: 005aee94 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 13055: 00652a94 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 13056: 00abbe50 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 13057: 00ab6a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 13058: 00adf2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 13059: 0072cab0 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 13060: 0066b80c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 13061: 007e5440 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 13059: 0072caa8 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 13060: 0066b804 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 13061: 007e5438 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 13062: 00ab5f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 13063: 00aa4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 13064: 00757edc 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 13065: 00799654 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 13064: 00757ed4 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 13065: 0079964c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 13066: 00a155a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 13067: 00adfaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 13068: 006565f4 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 13069: 007cab30 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 13068: 006565ec 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 13069: 007cab28 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 13070: 00ab0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 13071: 00aba878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 13072: 00455564 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 13073: 00adf57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 13074: 00a186a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 13075: 00adf856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 13076: 0022c02c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 13077: 00792798 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 13078: 0075a92c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 13077: 00792790 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 13078: 0075a924 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 13079: 00294c5c 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 13080: 00adf726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 13081: 00780d38 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 13081: 00780d30 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 13082: 00a137c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 13083: 00aaa93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 13084: 0043b960 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 13085: 0027d9d0 8 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ - 13086: 005b3640 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 13087: 00767d1c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 13088: 00596c2c 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 13086: 005b3638 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 13087: 00767d14 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 13088: 00596c24 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 13089: 00ae009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 13090: 007981cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 13090: 007981c4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 13091: 00adf2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 13092: 00adfd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ - 13093: 007b4584 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 13094: 00644548 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 13095: 006f22d4 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 13093: 007b457c 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 13094: 00644540 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 13095: 006f22cc 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 13096: 0043befc 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 13097: 00ade84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 13098: 00adeff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 13099: 00aaea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 13100: 00adfd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 13101: 002e8010 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 13102: 00ade75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 13103: 00746878 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 13103: 00746870 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 13104: 00349a5c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 13105: 00ade480 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 13106: 00aae58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 13107: 00ab4de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 13108: 00aa9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 13109: 00645790 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 13110: 0050af60 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 13109: 00645788 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 13110: 0050af58 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 13111: 00ade586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 13112: 002301b0 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 13113: 0027d9c8 8 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 13114: 005aeab4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 13114: 005aeaac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 13115: 0021849c 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 13116: 003518c4 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 13117: 00aa72d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 13118: 00aa4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 13119: 00adef32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 13120: 00adf15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 13121: 00ab6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 13122: 00aaabdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 13123: 00ab9708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 13124: 009d9e84 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 13125: 00596a70 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 13126: 007bb868 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 13127: 0077eb34 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 13128: 00711bf0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 13125: 00596a68 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 13126: 007bb860 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 13127: 0077eb2c 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 13128: 00711be8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 13129: 00adfbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 13130: 00ab437c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 13131: 00ab9638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ - 13132: 0054c1e0 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 13132: 0054c1d8 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 13133: 00adedd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 13134: 00ab0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 13135: 00aa64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 13136: 007c0fac 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 13136: 007c0fa4 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 13137: 004d888c 372 FUNC GLOBAL DEFAULT 12 openrisc_cpu_do_interrupt │ │ │ │ 13138: 00ade69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 13139: 00ae0586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 13140: 00ab6794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 13141: 00ab2c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 13142: 00509b08 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 13142: 00509b00 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 13143: 00adfad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 13144: 004295d4 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 13145: 00707460 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 13145: 00707458 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 13146: 00aa8488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 13147: 00ae0018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 13148: 0048c3e8 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 13149: 007a2e40 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 13149: 007a2e38 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 13150: 009d8bb0 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 13151: 00aa8c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 13152: 007341b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 13153: 007fddb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 13154: 0079aa00 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 13155: 00714d94 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 13152: 007341b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 13153: 007fddac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 13154: 0079a9f8 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 13155: 00714d8c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 13156: 00ae0582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 13157: 00ab79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 13158: 00ab4c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 13159: 006d5948 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 13159: 006d5940 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 13160: 00a1373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 13161: 006fc6cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 13161: 006fc6c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 13162: 00a19070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 13163: 00ab16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 13164: 00adfa68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 13165: 002040e4 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 13166: 009e8098 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 13167: 00adf6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 13168: 00ab8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 13169: 00ab830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13170: 00543c2c 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 13170: 00543c24 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 13171: 00a18ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 13172: 00adfd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ - 13173: 005452c0 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 13174: 00793d08 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 13173: 005452b8 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 13174: 00793d00 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 13175: 00ae0760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 13176: 0053ce64 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 13176: 0053ce5c 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 13177: 004a550c 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 13178: 00adf70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 13179: 004beba4 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 13180: 00ade632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 13181: 0061af5c 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 13181: 0061af54 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 13182: 00adf25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 13183: 00ab9ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 13184: 0062b2f4 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 13184: 0062b2ec 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 13185: 00aad56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 13186: 00adf090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 13187: 0078c0d4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 13187: 0078c0cc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 13188: 00ade8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 13189: 005b3450 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 13190: 008f65c4 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 13189: 005b3448 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 13190: 008f65b4 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 13191: 009e7ff0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 13192: 00214768 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 13193: 0051be10 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 13193: 0051be08 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 13194: 00ab0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 13195: 00761bd4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 13195: 00761bcc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 13196: 00444854 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 13197: 00ab6f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 13198: 005f132c 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 13198: 005f1324 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 13199: 00adeb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 13200: 0043fd14 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 13201: 0054e244 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 13202: 0072e4c8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 13203: 00747828 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 13201: 0054e23c 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 13202: 0072e4c0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 13203: 00747820 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 13204: 00ab854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 13205: 0041591c 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 13206: 00623cec 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 13206: 00623ce4 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 13207: 00ae0ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 13208: 0022c460 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 13209: 00ae047c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 13210: 00adfb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 13211: 00700d64 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 13212: 00762008 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 13211: 00700d5c 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 13212: 00762000 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 13213: 00ab9970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 13214: 00ae0718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 13215: 00734f7c 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 13216: 0073f0b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 13215: 00734f74 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 13216: 0073f0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 13217: 004aa414 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 13218: 007d3d38 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 13219: 006bd8dc 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 13218: 007d3d30 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 13219: 006bd8d4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 13220: 00aa588c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 13221: 0069c444 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 13222: 0062b334 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 13221: 0069c43c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 13222: 0062b32c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 13223: 00393304 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 13224: 00aaf0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 13225: 00793b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 13226: 007738fc 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 13225: 00793b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 13226: 007738f4 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 13227: 009eaaf8 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 13228: 00ae014e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 13229: 004af828 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 13230: 007c5e7c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 13231: 007e7994 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 13232: 0074311c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 13230: 007c5e74 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 13231: 007e798c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 13232: 00743114 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 13233: 00adfa22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13234: 00ae02f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 13235: 0031c620 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 13236: 003b6630 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 13237: 00ae029a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 13238: 005dcfe4 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 13239: 007cc798 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 13238: 005dcfdc 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 13239: 007cc790 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 13240: 00aad8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 13241: 00349cec 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 13242: 00aa7504 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 13243: 00adeaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 13244: 00adf9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 13245: 005b241c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 13245: 005b2414 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 13246: 00adeaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 13247: 00ae017c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 13248: 0021859c 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 13249: 005e1ca0 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 13250: 00579e54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 13249: 005e1c98 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 13250: 00579e4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 13251: 00ab3594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 13252: 004a4bc4 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 13253: 00aa5a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 13254: 00730150 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 13254: 00730148 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 13255: 00ab4bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 13256: 00ab0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 13257: 003b6a50 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 13258: 006f4300 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 13259: 00937614 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 13260: 0061649c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 13261: 005d3efc 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 13258: 006f42f8 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 13259: 00937604 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 13260: 00616494 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 13261: 005d3ef4 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 13262: 00a1ff00 132 OBJECT GLOBAL DEFAULT 24 helper_info_ove_ov │ │ │ │ 13263: 00aa4488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 13264: 007b6d18 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 13265: 007bd35c 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 13266: 0075a46c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 13264: 007b6d10 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 13265: 007bd354 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 13266: 0075a464 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 13267: 00adf508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 13268: 0027d9a8 8 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 13269: 0070dcf8 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 13270: 006fb478 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 13269: 0070dcf0 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 13270: 006fb470 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 13271: 00adf1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 13272: 005d9e3c 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 13273: 004df478 20 FUNC GLOBAL DEFAULT 12 helper_itofd │ │ │ │ - 13274: 005d44f8 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 13272: 005d9e34 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 13273: 004df474 20 FUNC GLOBAL DEFAULT 12 helper_itofd │ │ │ │ + 13274: 005d44f0 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 13275: 00ab17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 13276: 00adf5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 13277: 006326d4 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 13277: 006326cc 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 13278: 002a66e8 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 13279: 0058f64c 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 13279: 0058f644 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 13280: 00aaddcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 13281: 00adf266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 13282: 00ab6374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 13283: 00adfa7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 13284: 00adfade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 13285: 00aa9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 13286: 00adf7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 13287: 00ae0520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 13288: 004be8ac 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 13289: 00aaabcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 13290: 00628ba0 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 13290: 00628b98 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 13291: 00ae02e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 13292: 00aa8758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 13293: 007c15c0 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 13294: 007e5b98 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 13295: 004df48c 16 FUNC GLOBAL DEFAULT 12 helper_itofs │ │ │ │ - 13296: 00579b10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 13293: 007c15b8 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 13294: 007e5b90 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 13295: 004df488 16 FUNC GLOBAL DEFAULT 12 helper_itofs │ │ │ │ + 13296: 00579b08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 13297: 00adfc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 13298: 00a16628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 13299: 00ae04a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 13300: 00adfa60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 13301: 00ab7678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 13302: 0068b420 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 13302: 0068b418 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 13303: 00ab56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 13304: 00aba938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 13305: 004a4338 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 13306: 00952e90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 13306: 00952e80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 13307: 00a17c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 13308: 004808a0 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 13309: 00ab4b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 13310: 00a136b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 13311: 007e5428 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 13311: 007e5420 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 13312: 00ae00f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 13313: 005767f0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 13313: 005767e8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 13314: 00aacdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 13315: 00adec9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 13316: 00ad5d5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 13317: 00ae0cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 13318: 00aa6044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 13319: 004d2284 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 13320: 00aa7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 13321: 00ab61a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 13322: 00477148 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 13323: 00ab6b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 13324: 007cb6c4 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 13324: 007cb6bc 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 13325: 00adee4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 13326: 007dd254 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 13327: 00745c0c 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 13326: 007dd24c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 13327: 00745c04 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 13328: 0043de10 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 13329: 00734394 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 13329: 0073438c 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 13330: 003fe768 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 13331: 00ab8900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 13332: 00736204 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 13332: 007361fc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 13333: 00ab8c64 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 13334: 00a053d8 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 13335: 00adf3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 13336: 00a199d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 13337: 00aaa80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 13338: 00adfb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 13339: 00aa78f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 13340: 00ab62d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 13341: 00ae0d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 13342: 007da048 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 13343: 006257a0 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 13342: 007da040 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 13343: 00625798 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 13344: 00adf730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 13345: 00aac310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 13346: 003fa648 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 13347: 0064533c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 13347: 00645334 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 13348: 00ae0688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 13349: 00561d78 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 13349: 00561d70 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 13350: 00aaefd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 13351: 00ab7bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 13352: 00adef84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 13353: 001eb8a4 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 13354: 007e599c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 13355: 007c38c4 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 13354: 007e5994 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 13355: 007c38bc 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 13356: 00adeca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 13357: 00708474 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 13357: 0070846c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 13358: 00aa5cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 13359: 00aae4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 13360: 00aa4e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 13361: 00ae066c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 13362: 00701a88 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 13362: 00701a80 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 13363: 001eb670 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 13364: 0079d07c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 13364: 0079d074 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 13365: 00ade886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 13366: 0073056c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 13366: 00730564 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 13367: 004b2194 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 13368: 00ade8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ - 13369: 005bcfd4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 13369: 005bcfcc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 13370: 00341750 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 13371: 007703f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 13371: 007703ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 13372: 0031e49c 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 13373: 00397540 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 13374: 0043a3c4 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 13375: 00aded8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ - 13376: 00553928 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 13376: 00553920 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 13377: 00ade596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 13378: 00ade504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 13379: 00ab5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 13380: 00aa9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 13381: 004a4f70 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 13382: 004b2ecc 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 13383: 00779c7c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 13383: 00779c74 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 13384: 00aabdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 13385: 00aa9e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 13386: 0024c4b0 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 13387: 00aaa54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 13388: 007c0624 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 13388: 007c061c 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 13389: 00aabe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 13390: 00aacbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 13391: 0061c76c 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 13391: 0061c764 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 13392: 00a16b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 13393: 00abbe68 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 13394: 0052b978 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 13394: 0052b970 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 13395: 00aa5370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 13396: 009e5c30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 13397: 00715ea0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 13397: 00715e98 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 13398: 00ab2df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 13399: 00543c34 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 13399: 00543c2c 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 13400: 00aa94f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 13401: 006fab7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 13402: 00757b4c 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 13403: 006f60b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 13404: 006f7978 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 13401: 006fab74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 13402: 00757b44 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 13403: 006f60a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 13404: 006f7970 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 13405: 00adf3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 13406: 0072c150 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 13407: 005419ac 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 13406: 0072c148 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 13407: 005419a4 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 13408: 00adebb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 13409: 004d7a1c 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 13410: 00ade602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 13411: 0075aedc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 13411: 0075aed4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 13412: 00ab8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 13413: 0051a754 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 13413: 0051a74c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 13414: 0021df50 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 13415: 0043bc18 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 13416: 005a10ac 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 13416: 005a10a4 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 13417: 00a1d9d0 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 13418: 00adea88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 13419: 0075ffd4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 13419: 0075ffcc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 13420: 0031c690 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 13421: 00adeb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 13422: 00789934 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 13423: 00794b68 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 13424: 005ee1e0 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 13422: 0078992c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 13423: 00794b60 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 13424: 005ee1d8 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 13425: 00adf69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 13426: 00adee54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 13427: 00ade472 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 13428: 00aa7484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 13429: 00ab7b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 13430: 0034e768 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ - 13431: 00651ca0 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 13432: 006bd674 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 13433: 007a5c30 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 13431: 00651c98 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 13432: 006bd66c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 13433: 007a5c28 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 13434: 002f6090 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 13435: 0043f6f8 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 13436: 00a17078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 13437: 00741290 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 13437: 00741288 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 13438: 00aaedf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 13439: 00652ee8 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 13439: 00652ee0 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 13440: 00ab9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 13441: 00adf98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 13442: 002a3750 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 13443: 00adfc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 13444: 00adead0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 13445: 0029b778 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 13446: 00ab7f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 13447: 00adf294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 13448: 0076dee8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 13448: 0076dee0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 13449: 00adfe32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 13450: 007708a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 13450: 00770898 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 13451: 00ade824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 13452: 007ca898 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 13453: 005e2578 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 13452: 007ca890 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 13453: 005e2570 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 13454: 00228dd4 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 13455: 003132f4 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 13456: 00574518 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 13456: 00574510 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 13457: 00298074 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 13458: 00ab9c80 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ - 13459: 005cb5a8 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 13459: 005cb5a0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 13460: 00adf692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 13461: 00adfd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 13462: 00ae0342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 13463: 0077cd40 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 13463: 0077cd38 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 13464: 00adf380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 13465: 0054c5a4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 13465: 0054c59c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 13466: 0047ce68 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 13467: 0051bdc8 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 13468: 0055d32c 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 13467: 0051bdc0 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 13468: 0055d324 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 13469: 00ae0044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 13470: 004b4fe0 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 13471: 00228308 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 13472: 007554e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 13473: 006097e8 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 13474: 00786618 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 13472: 007554dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 13473: 006097e0 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 13474: 00786610 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 13475: 00aa54c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 13476: 00a2029c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfspr │ │ │ │ 13477: 0022b80c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 13478: 00ae01fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 13479: 007c502c 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 13480: 007ef764 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 13479: 007c5024 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 13480: 007ef75c 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 13481: 00adecd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 13482: 00a12cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 13483: 00aaefa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 13484: 00aa9568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 13485: 0071e724 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 13485: 0071e71c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 13486: 00ab72d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 13487: 00652e58 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 13487: 00652e50 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 13488: 00adebbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 13489: 00647b04 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 13490: 00519cac 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 13491: 007628d0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 13492: 0070255c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 13489: 00647afc 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 13490: 00519ca4 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 13491: 007628c8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 13492: 00702554 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 13493: 00aa4df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ - 13494: 004e6c4c 220 FUNC GLOBAL DEFAULT 12 openrisc_translate_code │ │ │ │ + 13494: 004e6c44 220 FUNC GLOBAL DEFAULT 12 openrisc_translate_code │ │ │ │ 13495: 0021e638 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 13496: 00adee72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 13497: 00449594 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 13498: 00264420 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 13499: 005688ac 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 13500: 005e9f38 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 13501: 00952ef0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 13499: 005688a4 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 13500: 005e9f30 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 13501: 00952ee0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 13502: 00aa43c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 13503: 00440194 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 13504: 00570bd0 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 13504: 00570bc8 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 13505: 00ab1a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 13506: 00a9ebe8 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 13507: 00adece2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 13508: 00689904 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 13509: 006a1bf0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 13508: 006898fc 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 13509: 006a1be8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 13510: 004cfff8 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 13511: 006fcbd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 13511: 006fcbcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 13512: 00ae0558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 13513: 005f6538 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 13513: 005f6530 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 13514: 00ab0a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 13515: 00ae0d38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 13516: 007df3c0 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 13516: 007df3b8 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 13517: 00aa43d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 13518: 00ae051e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 13519: 0048f078 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 13520: 0079a7c0 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 13521: 0063abbc 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 13520: 0079a7b8 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 13521: 0063abb4 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 13522: 00aa66a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 13523: 00478578 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 13524: 00aaa61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 13525: 00adf5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 13526: 00adef3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 13527: 00adfe8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 13528: 007c486c 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 13529: 0065623c 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 13528: 007c4864 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 13529: 00656234 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 13530: 00358700 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 13531: 00584c88 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 13532: 006156c0 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 13531: 00584c80 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 13532: 006156b8 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 13533: 00ab6ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 13534: 00ab3154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 13535: 00462de4 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 13536: 00adfa6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 13537: 00ade58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 13538: 00adea08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 13539: 00ab2274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 13540: 00aa589c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 13541: 00adeb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 13542: 0021d8e8 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 13543: 007777d4 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 13543: 007777cc 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 13544: 00ab43cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 13545: 002655d8 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 13546: 00358840 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 13547: 005826d0 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 13547: 005826c8 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 13548: 00493388 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 13549: 00ab1c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 13550: 0078bb18 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 13551: 0076fbf8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 13550: 0078bb10 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 13551: 0076fbf0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 13552: 00ae0580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 13553: 007b6e88 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 13553: 007b6e80 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 13554: 00229adc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 13555: 00aa6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 13556: 007811f8 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 13556: 007811f0 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 13557: 00a1d960 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 13558: 00aa55ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ - 13559: 00520368 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 13560: 005d5af8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 13559: 00520360 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 13560: 005d5af0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 13561: 00ab7548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 13562: 002924a0 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 13563: 00ab5f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 13564: 0079fa5c 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 13565: 0061980c 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 13564: 0079fa54 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 13565: 00619804 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 13566: 004d409c 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 13567: 00ab8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 13568: 007eade0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 13568: 007eadd8 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 13569: 00ab3b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 13570: 00adf7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 13571: 00ab5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 13572: 00aabd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 13573: 00adfc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 13574: 004aed44 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 13575: 006512ec 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 13575: 006512e4 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 13576: 00ae0d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 13577: 00715fe4 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 13578: 00751c3c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 13579: 006fa954 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 13580: 0073fea4 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 13581: 0073a974 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 13577: 00715fdc 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 13578: 00751c34 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 13579: 006fa94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 13580: 0073fe9c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 13581: 0073a96c 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 13582: 003fca94 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 13583: 00aa7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 13584: 00ade9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 13585: 00aa9278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 13586: 00543264 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 13586: 0054325c 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 13587: 00ab1b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 13588: 00ab6204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 13589: 00358dfc 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 13590: 00643d5c 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 13591: 006f6fd8 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ - 13592: 0076436c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 13590: 00643d54 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 13591: 006f6fd0 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 13592: 00764364 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 13593: 00aded84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 13594: 007bb8b8 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 13594: 007bb8b0 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 13595: 00aae4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 13596: 00aa4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 13597: 005862e8 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 13597: 005862e0 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 13598: 00aaf854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 13599: 006243a8 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 13599: 006243a0 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 13600: 0028bdd0 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 13601: 009ea7b0 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 13602: 00adfcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 13603: 00adf71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 13604: 00ade44f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 13605: 006f538c 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 13605: 006f5384 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 13606: 0028c844 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 13607: 00426f24 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 13608: 00adf094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 13609: 007b7324 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 13609: 007b731c 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 13610: 00adf934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 13611: 00aae928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 13612: 00ab25e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 13613: 0026336c 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 13614: 0073ac94 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 13614: 0073ac8c 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 13615: 00ade7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 13616: 007337a0 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 13616: 00733798 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 13617: 00aa44b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 13618: 00ab5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 13619: 0029fa24 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 13620: 00462a90 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 13621: 00770730 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 13621: 00770728 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 13622: 00ade848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 13623: 00ae0d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 13624: 00adeebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 13625: 00aad50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 13626: 00ab4d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 13627: 0021ef24 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 13628: 00ab3444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 13629: 00aadb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 13630: 001ec4ac 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 13631: 006fee80 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 13631: 006fee78 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 13632: 00adeec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 13633: 00ab7938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 13634: 00adeabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 13635: 00adf53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 13636: 00a177b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 13637: 00648398 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 13637: 00648390 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 13638: 002262fc 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 13639: 00ad5da1 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 13640: 00a9e72c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 13641: 00ae0506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 13642: 007f077c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 13642: 007f0774 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 13643: 00adf1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 13644: 0057ad64 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 13644: 0057ad5c 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 13645: 00adf5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 13646: 003b6af8 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 13647: 00aa6358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 13648: 00adf87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 13649: 005c3e68 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 13649: 005c3e60 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 13650: 00ab27a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 13651: 00ae0182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 13652: 00ade76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 13653: 0070c718 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 13653: 0070c710 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 13654: 002dec3c 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 13655: 00627460 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 13656: 007921dc 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 13655: 00627458 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 13656: 007921d4 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 13657: 00aa8dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 13658: 007b3368 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 13658: 007b3360 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 13659: 00ade5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 13660: 00462af0 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 13661: 006fa9b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 13661: 006fa9a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 13662: 00adf274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 13663: 004be03c 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 13664: 00ade44d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 13665: 0072c3d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 13665: 0072c3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 13666: 00ab4ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 13667: 009ead1c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 13668: 006f1d28 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 13669: 007fb740 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 13668: 006f1d20 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 13669: 007fb738 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 13670: 00adf66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 13671: 00ade966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 13672: 00749fcc 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 13672: 00749fc4 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 13673: 009ea3d4 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 13674: 00ab0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 13675: 007c12c0 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 13675: 007c12b8 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 13676: 009ea804 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 13677: 007a017c 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 13678: 006187f4 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 13677: 007a0174 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 13678: 006187ec 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 13679: 00aa8d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 13680: 00798fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 13681: 007fa6c0 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 13680: 00798fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 13681: 007fa6b8 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 13682: 00adfcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 13683: 007e28bc 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 13683: 007e28b4 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 13684: 00ab0c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 13685: 00ab447c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 13686: 005031b0 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 13686: 005031a8 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 13687: 00ae006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 13688: 00771848 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 13688: 00771840 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 13689: 00ade5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 13690: 005551b4 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 13690: 005551ac 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 13691: 00ae04f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 13692: 00adf056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 13693: 00578910 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 13693: 00578908 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 13694: 002e5734 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 13695: 005c5808 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 13696: 00737ed0 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 13697: 005efd24 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 13698: 0061a228 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 13695: 005c5800 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 13696: 00737ec8 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 13697: 005efd1c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 13698: 0061a220 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 13699: 00ae05e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 13700: 00ab82dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 13701: 00ab92f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 13702: 00ade79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 13703: 00ab7f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 13704: 00aaceec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 13705: 006fc334 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 13706: 0055561c 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 13705: 006fc32c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 13706: 00555614 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 13707: 004b1ebc 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 13708: 009eb618 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 13709: 0035ea88 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 13710: 00ade9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 13711: 007dcb58 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 13711: 007dcb50 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 13712: 004871dc 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 13713: 00ade540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 13714: 00aad2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 13715: 00652e68 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 13715: 00652e60 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 13716: 00aa65a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 13717: 00ade466 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 13718: 00ab9414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 13719: 00ade85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 13720: 009e5b68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 13721: 00aadb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 13722: 004d705c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 13723: 007ab434 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 13723: 007ab42c 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 13724: 00aaf70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 13725: 005800c8 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 13725: 005800c0 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 13726: 00354fb4 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 13727: 00aab510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 13728: 0022cb38 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 13729: 00685674 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 13730: 007d61d0 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 13729: 0068566c 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 13730: 007d61c8 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 13731: 00aa4e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 13732: 007348ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 13733: 00620964 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 13734: 0065282c 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 13735: 0057861c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 13732: 007348a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 13733: 0062095c 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 13734: 00652824 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 13735: 00578614 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 13736: 00a166ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 13737: 00571d3c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 13737: 00571d34 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 13738: 00aa6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 13739: 00ab44dc 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 13740: 007863f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 13740: 007863e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 13741: 00438924 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 13742: 00739cd4 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 13742: 00739ccc 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 13743: 00ab0238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 13744: 00ae0176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 13745: 00adefee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 13746: 0074efe0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 13746: 0074efd8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 13747: 00ab7398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 13748: 00aa47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 13749: 009ea2a4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 13750: 00aa5070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 13751: 00487c6c 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 13752: 00ae0052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 13753: 006997c0 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 13753: 006997b8 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 13754: 00adfb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 13755: 0047fb18 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 13756: 00ae0584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 13757: 00378244 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 13758: 00aacdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 13759: 0077f3ec 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 13759: 0077f3e4 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 13760: 00adf792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 13761: 0051c6f8 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 13761: 0051c6f0 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 13762: 00aad48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 13763: 003ba04c 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 13764: 00adfb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 13765: 005b0804 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 13765: 005b07fc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 13766: 00ab7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 13767: 00ab4944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 13768: 007452ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 13769: 007e0bd4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 13768: 007452a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 13769: 007e0bcc 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 13770: 00ade6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 13771: 00aded0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 13772: 00aac320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 13773: 00ab9594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 13774: 00a13844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 13775: 00aa9198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ - 13776: 005bce8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 13776: 005bce84 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 13777: 00aa9d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 13778: 00ae06da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 13779: 00952fc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 13779: 00952fb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 13780: 00ae00ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 13781: 0044986c 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 13782: 00ae00e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 13783: 00adf238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 13784: 0060dee8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 13784: 0060dee0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 13785: 009e3bc0 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 13786: 0046d198 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 13787: 00438508 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 13788: 00ade620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 13789: 0071d1f0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 13789: 0071d1e8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 13790: 00adf9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 13791: 005e2bf0 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 13791: 005e2be8 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 13792: 00aaba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 13793: 00adf160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 13794: 00ab7798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 13795: 00ade6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 13796: 0043a618 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 13797: 00aaf970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 13798: 00ae050a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ - 13799: 00541878 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 13799: 00541870 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 13800: 00aa8d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 13801: 002f5898 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 13802: 00647bfc 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 13803: 005507c8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 13804: 006289a8 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 13802: 00647bf4 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 13803: 005507c0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 13804: 006289a0 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 13805: 00aba5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 13806: 00572384 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 13806: 0057237c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 13807: 00ab0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 13808: 0049676c 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 13809: 00adff3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 13810: 007044b4 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 13811: 005508d0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 13812: 00764594 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 13810: 007044ac 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 13811: 005508c8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 13812: 0076458c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 13813: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ - 13814: 007967e0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 13814: 007967d8 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 13815: 002641e0 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 13816: 00584df8 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 13816: 00584df0 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 13817: 0023f8b4 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 13818: 00adfc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 13819: 00473078 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 13820: 004af40c 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 13821: 00adff1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 13822: 00aad3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 13823: 0073f7e8 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 13824: 0071811c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 13825: 0080228c 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 13823: 0073f7e0 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 13824: 00718114 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 13825: 00802284 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 13826: 00a16bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 13827: 007e18f0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 13827: 007e18e8 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 13828: 00295c60 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 13829: 00ade724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 13830: 00aaf5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 13831: 00adfa12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 13832: 00aa71f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 13833: 00ade98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 13834: 00adead8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 13835: 0055401c 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 13836: 0055a580 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 13835: 00554014 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 13836: 0055a578 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 13837: 00230520 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 13838: 00ade94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 13839: 00ab4704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 13840: 00ae0110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 13841: 00ae024c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 13842: 00ade70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 13843: 00adf1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -13855,1054 +13855,1054 @@ │ │ │ │ 13851: 0046bf30 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 13852: 009e4290 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 13853: 00ade932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 13854: 00a15e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 13855: 00ab9464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 13856: 0021447c 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 13857: 00adede8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 13858: 005bd1cc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 13858: 005bd1c4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 13859: 00aa7394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 13860: 009e5bb8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 13861: 00a170fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 13862: 00ade982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 13863: 004d57f4 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 13864: 00aa9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 13865: 003b971c 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 13866: 00aaec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 13867: 00aa8ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 13868: 00adf7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 13869: 0073a158 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 13869: 0073a150 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 13870: 00adfeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 13871: 0077c1a0 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 13871: 0077c198 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 13872: 00487cc4 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 13873: 007c0228 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 13873: 007c0220 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 13874: 00adffb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 13875: 009e9f54 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 13876: 004d8db8 384 FUNC GLOBAL DEFAULT 12 openrisc_cpu_tlb_fill │ │ │ │ 13877: 0034bf18 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 13878: 0072fe80 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 13879: 006fb41c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 13880: 005ed264 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ - 13881: 00720d00 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 13878: 0072fe78 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 13879: 006fb414 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 13880: 005ed25c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 13881: 00720cf8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 13882: 00adfe04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 13883: 005ac318 7496 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 13883: 005ac310 7496 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 13884: 00ae04a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 13885: 00aae0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 13886: 005b5660 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 13887: 00626d4c 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 13886: 005b5658 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 13887: 00626d44 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 13888: 00ab7808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 13889: 00639f6c 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 13889: 00639f64 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 13890: 0024e670 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 13891: 00adf29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 13892: 00adfe4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 13893: 00aba888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 13894: 006f4780 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 13894: 006f4778 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 13895: 002395dc 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 13896: 00adf42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 13897: 005f6650 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 13897: 005f6648 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 13898: 00ae06c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 13899: 00952de8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 13899: 00952dd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 13900: 00aa8138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 13901: 00ade46b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 13902: 006ffe60 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 13903: 005ee3c4 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 13902: 006ffe58 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 13903: 005ee3bc 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 13904: 00adfd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 13905: 00aab700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 13906: 0044a0f8 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 13907: 004c6850 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 13908: 00adfaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 13909: 00adf89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 13910: 00360de8 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 13911: 00ab10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 13912: 00ade99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 13913: 004b3734 188 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 13914: 00729f94 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 13914: 00729f8c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 13915: 00ab9ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 13916: 00adeb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 13917: 00adf334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 13918: 00ab7668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 13919: 00adff82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 13920: 00744210 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 13920: 00744208 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 13921: 00ae0378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13922: 00ab7ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 13923: 00adec9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 13924: 00ab88f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 13925: 00aa68f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 13926: 00441db8 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 13927: 0070c518 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 13927: 0070c510 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 13928: 00aded3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 13929: 00ae0778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 13930: 00ade4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 13931: 006e1d14 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 13931: 006e1d0c 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 13932: 00adfe78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 13933: 00ae05d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 13934: 00aa8b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 13935: 00ab05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 13936: 00ab2594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 13937: 0067f840 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 13938: 00578c2c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 13937: 0067f838 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 13938: 00578c24 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 13939: 00aaeff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 13940: 00ae05ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 13941: 00aa93b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 13942: 00aa61c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 13943: 0075aae8 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ - 13944: 007ce168 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 13945: 0071b2c0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 13943: 0075aae0 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 13944: 007ce160 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 13945: 0071b2b8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 13946: 00adeb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 13947: 0028ba78 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 13948: 00adf0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ - 13949: 0057ae0c 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 13949: 0057ae04 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 13950: 00adeb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 13951: 007bce30 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 13952: 005d12e0 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 13951: 007bce28 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 13952: 005d12d8 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 13953: 00adfb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 13954: 00364c10 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 13955: 00298188 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 13956: 00ad5d93 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 13957: 00adf0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 13958: 00aa7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 13959: 006488d0 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 13959: 006488c8 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 13960: 003b7894 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 13961: 0058a364 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 13962: 00629888 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 13961: 0058a35c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 13962: 00629880 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 13963: 00adff16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 13964: 0072e630 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 13964: 0072e628 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 13965: 00ab2d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 13966: 00416418 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 13967: 00577adc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 13967: 00577ad4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 13968: 0043b3ec 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 13969: 004d7044 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 13970: 0024e05c 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 13971: 004d028c 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 13972: 002a3790 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 13973: 0023784c 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 13974: 00abd064 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 13975: 006fb980 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 13976: 009170c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 13975: 006fb978 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 13976: 009170b8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 13977: 00434288 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 13978: 00ade828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 13979: 00ade46e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 13980: 00462868 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 13981: 00ade9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 13982: 009e7fa8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 13983: 00ae03ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 13984: 00ab1328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 13985: 00609eb4 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 13985: 00609eac 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 13986: 00aba618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 13987: 00311cc8 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 13988: 0031bca8 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 13989: 00ab9e00 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 13990: 00adfcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 13991: 00ab6d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 13992: 007cfe9c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 13992: 007cfe94 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 13993: 00ade52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 13994: 00aaa2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 13995: 00aaf9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 13996: 00adf3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 13997: 00ab6564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 13998: 00222ecc 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 13999: 00965ab0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 13999: 00965aa0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 14000: 00ade608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 14001: 00ae048c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 14002: 007e6b50 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 14002: 007e6b48 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 14003: 00ab434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 14004: 00ae02f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 14005: 00704fc4 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 14005: 00704fbc 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 14006: 00adf84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 14007: 001ee00c 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 14008: 007ce518 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 14008: 007ce510 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 14009: 00adf438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 14010: 00444690 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 14011: 00adf2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 14012: 00ab6714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 14013: 00572730 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 14013: 00572728 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 14014: 004a5474 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 14015: 0029b540 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 14016: 0057759c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 14016: 00577594 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 14017: 003ff1ac 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 14018: 00adfa7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 14019: 00ab5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 14020: 00ab5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 14021: 00a13e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 14022: 00adf5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 14023: 00adf6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 14024: 00adf94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 14025: 0054e36c 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 14026: 006de44c 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 14027: 00550728 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 14025: 0054e364 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 14026: 006de444 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 14027: 00550720 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 14028: 00adfbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 14029: 0078b66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 14029: 0078b664 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 14030: 00ade612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 14031: 005440a4 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 14032: 00965ad4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 14033: 005a799c 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 14031: 0054409c 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 14032: 00965ac4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 14033: 005a7994 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 14034: 00ae069e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 14035: 00ae023e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 14036: 0071489c 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 14036: 00714894 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 14037: 00ab6f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 14038: 00ab9990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 14039: 00aa46b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 14040: 00747038 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 14041: 0075bc60 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 14040: 00747030 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 14041: 0075bc58 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 14042: 00aa6800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 14043: 00485c8c 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 14044: 00ae014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 14045: 00adedf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 14046: 006dddf4 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 14046: 006dddec 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 14047: 00aa4648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 14048: 0054f1c0 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 14048: 0054f1b8 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 14049: 00240b24 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 14050: 007841a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 14050: 007841a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 14051: 00adf156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 14052: 00441e98 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 14053: 00ae01f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 14054: 00ab75c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 14055: 00593c20 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 14055: 00593c18 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 14056: 00ab439c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 14057: 006e11a4 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 14058: 007cc048 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 14057: 006e119c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 14058: 007cc040 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 14059: 00ab43bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 14060: 0063cb1c 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 14060: 0063cb14 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 14061: 00ae0082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 14062: 00739c78 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 14063: 00571114 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 14062: 00739c70 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 14063: 0057110c 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 14064: 00436a68 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 14065: 00645f84 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 14065: 00645f7c 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 14066: 00aa86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 14067: 00a12740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 14068: 0042932c 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 14069: 002e6c84 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 14070: 00adef46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 14071: 0045a024 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 14072: 00aad2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ - 14073: 005738a8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 14074: 00716364 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 14073: 005738a0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 14074: 0071635c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 14075: 004770e8 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 14076: 007b73a4 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 14077: 00771130 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 14076: 007b739c 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 14077: 00771128 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 14078: 00a11f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 14079: 0023016c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 14080: 00aa4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 14081: 00adee8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 14082: 009ea2ec 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 14083: 004af72c 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 14084: 00492934 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 14085: 00aa593c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 14086: 005735c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 14086: 005735b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 14087: 004af6c0 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 14088: 00ab5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 14089: 00455030 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 14090: 00aa7424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 14091: 00aab2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 14092: 0053c6a0 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 14092: 0053c698 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 14093: 00ab06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 14094: 00adef2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 14095: 00aa9578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 14096: 00ab3574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 14097: 00aa582c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 14098: 007645f0 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 14098: 007645e8 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 14099: 004d5f14 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 14100: 003562bc 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 14101: 00aa9418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 14102: 00775644 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 14102: 0077563c 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 14103: 00aaf528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 14104: 00ab2ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 14105: 00784d30 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 14105: 00784d28 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 14106: 00aac190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 14107: 00adf820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ - 14108: 00610e88 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 14108: 00610e80 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 14109: 0047c338 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 14110: 0035caa4 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 14111: 0023d3d4 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 14112: 0022b720 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 14113: 007340f8 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 14114: 00652c4c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 14113: 007340f0 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 14114: 00652c44 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 14115: 0022bf7c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 14116: 00ab7928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 14117: 00aacafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 14118: 00aa8a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 14119: 0075413c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 14119: 00754134 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 14120: 003fec74 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 14121: 002eba3c 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 14122: 00aad6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 14123: 0046ccf4 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 14124: 00adebf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 14125: 00aa6084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 14126: 004af57c 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 14127: 00a157b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 14128: 00ab9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 14129: 005f48b0 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 14129: 005f48a8 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 14130: 00ab8748 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 14131: 0044102c 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 14132: 00adea2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 14133: 00744a68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 14134: 00588b48 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 14135: 00615ae4 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 14133: 00744a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 14134: 00588b40 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 14135: 00615adc 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 14136: 00ab2b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 14137: 0025bb68 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 14138: 006fc9ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ - 14139: 005aea68 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ - 14140: 004dfd1c 96 FUNC GLOBAL DEFAULT 12 helper_rfe │ │ │ │ + 14138: 006fc9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 14139: 005aea60 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 14140: 004dfd18 96 FUNC GLOBAL DEFAULT 12 helper_rfe │ │ │ │ 14141: 00aa8498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 14142: 00ab9c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 14143: 005c96e0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 14143: 005c96d8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 14144: 0039754c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 14145: 00aa8608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 14146: 0034aefc 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 14147: 0023035c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 14148: 0059dd14 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 14148: 0059dd0c 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 14149: 00ab6b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 14150: 005c9a2c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 14150: 005c9a24 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 14151: 00adf4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 14152: 00ab4904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 14153: 00aa6880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 14154: 005af828 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 14154: 005af820 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 14155: 00adf944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 14156: 007b41bc 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 14156: 007b41b4 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 14157: 00441a6c 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 14158: 00aa7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 14159: 00aabf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 14160: 00ae07a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 14161: 00adf800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 14162: 00aaa8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 14163: 005c99a8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 14163: 005c99a0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 14164: 00ab3ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 14165: 00364c5c 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 14166: 00ae0d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 14167: 005d5c78 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 14167: 005d5c70 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 14168: 00aa8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 14169: 005bcd44 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 14169: 005bcd3c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 14170: 00aa584c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 14171: 0031cf60 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 14172: 00adf320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 14173: 005e0fc0 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 14173: 005e0fb8 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 14174: 003f5284 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 14175: 006ff2e4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 14175: 006ff2dc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 14176: 00ab9564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 14177: 00295bb0 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 14178: 004a39cc 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 14179: 007b6fec 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 14179: 007b6fe4 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 14180: 0022c3ac 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 14181: 003f7208 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 14182: 0070f7d4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 14182: 0070f7cc 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 14183: 00302a58 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 14184: 00aad8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 14185: 00ae03ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 14186: 00aaa60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 14187: 00aa6d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 14188: 005e2750 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 14188: 005e2748 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 14189: 00adeefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 14190: 00abc138 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 14191: 00adf92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 14192: 003557a0 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 14193: 00aab7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 14194: 00ab165c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 14195: 00adecb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 14196: 00adffaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 14197: 00788b24 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 14197: 00788b1c 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 14198: 00355324 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 14199: 004d094c 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 14200: 0058c9ac 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 14200: 0058c9a4 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 14201: 001ebdd8 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 14202: 00aa4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 14203: 00ab50f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 14204: 0027cadc 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 14205: 005ca5bc 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 14205: 005ca5b4 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 14206: 004495e4 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 14207: 00ab2fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 14208: 00adf27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 14209: 00adeb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 14210: 00adf3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 14211: 00adf940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 14212: 005cc29c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 14213: 0053d18c 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 14214: 00560db8 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 14212: 005cc294 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 14213: 0053d184 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 14214: 00560db0 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 14215: 00a18a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 14216: 00adf694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 14217: 00aaa9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 14218: 00adf932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 14219: 00a15ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 14220: 007e3a0c 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 14220: 007e3a04 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 14221: 00adf18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 14222: 00ade728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 14223: 0065dd8c 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 14223: 0065dd84 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 14224: 00aad52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 14225: 00aa42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 14226: 004c758c 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 14227: 005cca54 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 14228: 006f6dd8 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 14227: 005cca4c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 14228: 006f6dd0 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 14229: 00ae0416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 14230: 006f2dcc 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 14230: 006f2dc4 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 14231: 00413fd4 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 14232: 00aa8088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 14233: 004b29fc 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 14234: 00ade634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 14235: 00aa5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 14236: 0053f64c 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 14237: 0057ad28 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 14236: 0053f644 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 14237: 0057ad20 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 14238: 004d210c 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 14239: 00adf3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 14240: 00ae0136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ - 14241: 004df82c 88 FUNC GLOBAL DEFAULT 12 helper_float_un_d │ │ │ │ + 14241: 004df828 88 FUNC GLOBAL DEFAULT 12 helper_float_un_d │ │ │ │ 14242: 00356af0 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ - 14243: 005b22d8 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 14243: 005b22d0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 14244: 00adf260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 14245: 00aab6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 14246: 0070e7d8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 14247: 006e1010 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 14248: 007ec648 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 14246: 0070e7d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 14247: 006e1008 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 14248: 007ec640 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 14249: 00aa7304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 14250: 00aa9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 14251: 00937658 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 14251: 00937648 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 14252: 00aabcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 14253: 0071efbc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 14253: 0071efb4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 14254: 00ade808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 14255: 00425594 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 14256: 006dd598 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 14257: 00937650 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 14256: 006dd590 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 14257: 00937640 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 14258: 003b36dc 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 14259: 00ade624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 14260: 00adfbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ - 14261: 004df884 72 FUNC GLOBAL DEFAULT 12 helper_float_un_s │ │ │ │ + 14261: 004df880 72 FUNC GLOBAL DEFAULT 12 helper_float_un_s │ │ │ │ 14262: 00a9e8e4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 14263: 0076dc74 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 14263: 0076dc6c 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 14264: 00ab61b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 14265: 00aa84a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 14266: 00aa52d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 14267: 00ae0252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 14268: 005b3acc 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 14269: 00707160 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 14268: 005b3ac4 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 14269: 00707158 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 14270: 00adf9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 14271: 00705c54 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 14272: 007ab47c 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 14271: 00705c4c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 14272: 007ab474 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 14273: 00ab26a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 14274: 00704030 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 14274: 00704028 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 14275: 00adf50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 14276: 00ab412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 14277: 00aded72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 14278: 00adee44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 14279: 0042f418 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 14280: 00ae0330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 14281: 00ab9584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 14282: 00ae04a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 14283: 00aa47a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 14284: 00a9e8f0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 14285: 0054c600 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 14285: 0054c5f8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 14286: 00ae0c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 14287: 0022c838 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 14288: 00ade46a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 14289: 0077ac6c 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 14290: 007fb3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 14291: 0077b964 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 14289: 0077ac64 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 14290: 007fb3a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 14291: 0077b95c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 14292: 00adfefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 14293: 00ab9950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 14294: 00ae0004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14295: 00adecf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 14296: 00aa7014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 14297: 002a8384 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 14298: 005751b0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 14298: 005751a8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 14299: 00ae0234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 14300: 00ab47a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 14301: 00aa8d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 14302: 00aa9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 14303: 004b15e8 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 14304: 00ade78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ - 14305: 004df5a4 28 FUNC GLOBAL DEFAULT 12 helper_float_rem_d │ │ │ │ + 14305: 004df5a0 28 FUNC GLOBAL DEFAULT 12 helper_float_rem_d │ │ │ │ 14306: 003f583c 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 14307: 0078b3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 14308: 006563e0 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 14307: 0078b3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 14308: 006563d8 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 14309: 00a18bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 14310: 00ade6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 14311: 0021d22c 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 14312: 00ab76a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 14313: 00adfabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 14314: 00adf0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 14315: 00ab2344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 14316: 00ade450 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ - 14317: 004df5c0 20 FUNC GLOBAL DEFAULT 12 helper_float_rem_s │ │ │ │ + 14317: 004df5bc 20 FUNC GLOBAL DEFAULT 12 helper_float_rem_s │ │ │ │ 14318: 00ade7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 14319: 00ade483 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 14320: 00574fb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 14321: 0058c9b0 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 14322: 00560f98 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 14320: 00574fa8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 14321: 0058c9a8 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 14322: 00560f90 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 14323: 009e9f14 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 14324: 0026f42c 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 14325: 00ab6c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 14326: 00764258 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 14327: 00965b24 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 14328: 007de6b0 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 14326: 00764250 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 14327: 00965b14 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 14328: 007de6a8 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 14329: 00aaadbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 14330: 0076eb54 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 14331: 005ee260 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 14330: 0076eb4c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 14331: 005ee258 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 14332: 00adf006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 14333: 00ab3fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 14334: 00adeb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 14335: 00aac1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 14336: 00adec42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 14337: 00727f0c 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 14337: 00727f04 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 14338: 00ab32b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 14339: 0066bbec 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 14339: 0066bbe4 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 14340: 00ab02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 14341: 00adeb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 14342: 00358710 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 14343: 007fbd14 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 14343: 007fbd0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 14344: 00adfef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 14345: 0078bb74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 14345: 0078bb6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 14346: 00ade49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 14347: 007842bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 14348: 007852ac 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 14349: 0070fc08 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 14347: 007842b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 14348: 007852a4 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 14349: 0070fc00 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 14350: 00aa9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 14351: 00aa5430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 14352: 004aa14c 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 14353: 00ae0170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 14354: 00ab6694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 14355: 00ab88c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ - 14356: 005586b8 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 14356: 005586b0 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 14357: 00aa4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 14358: 00adfa0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 14359: 00456480 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 14360: 0079f91c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 14360: 0079f914 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 14361: 00ade798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 14362: 00adf5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 14363: 00ade964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 14364: 00ae0436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 14365: 005cb95c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 14366: 007cf978 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 14367: 007e0fa8 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 14368: 006dcdc4 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 14365: 005cb954 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 14366: 007cf970 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 14367: 007e0fa0 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 14368: 006dcdbc 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 14369: 00ae01a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 14370: 00ab06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 14371: 00797e4c 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 14371: 00797e44 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 14372: 00481698 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ - 14373: 00952fe0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 14373: 00952fd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 14374: 009eb0ec 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 14375: 0075a560 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 14375: 0075a558 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 14376: 00ab1278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 14377: 00aa9318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 14378: 00ab16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 14379: 0054fbc8 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 14379: 0054fbc0 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 14380: 00adfb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 14381: 007a7fa8 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 14381: 007a7fa0 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 14382: 00aab720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 14383: 005b18e0 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 14383: 005b18d8 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 14384: 00adf330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14385: 00aab8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 14386: 00adf276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 14387: 008f67c8 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 14388: 00786560 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 14387: 008f67b8 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 14388: 00786558 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 14389: 00239c58 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 14390: 00aa4478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 14391: 004d18f0 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 14392: 00491ff4 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 14393: 00ae03dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 14394: 0023995c 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 14395: 00adf96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 14396: 00aad94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 14397: 00ab0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 14398: 00a16acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 14399: 00ab834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 14400: 00704d68 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 14401: 0076bcc0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 14400: 00704d60 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 14401: 0076bcb8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 14402: 00adf964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 14403: 004d7104 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 14404: 00adf8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 14405: 00adf9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 14406: 003b6784 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 14407: 006538ec 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 14407: 006538e4 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 14408: 00ab2324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 14409: 00adea96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 14410: 00ade65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 14411: 0057ad70 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 14411: 0057ad68 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 14412: 00ab416c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 14413: 00ab9ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 14414: 00aab9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 14415: 007bb03c 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 14415: 007bb034 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 14416: 00adf126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 14417: 00adeba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 14418: 00ae046a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 14419: 0065d6e4 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 14419: 0065d6dc 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 14420: 00223e1c 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 14421: 006f28a0 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 14421: 006f2898 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 14422: 00ade414 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 14423: 0055d728 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 14424: 006fc448 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 14423: 0055d720 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 14424: 006fc440 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 14425: 00adeabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 14426: 006584f4 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 14427: 00956034 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 14426: 006584ec 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 14427: 00956024 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 14428: 00adea6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 14429: 0048db80 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 14430: 00adf500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 14431: 007573d8 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 14432: 007c3a2c 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 14431: 007573d0 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 14432: 007c3a24 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 14433: 00ade7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 14434: 00a9e714 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 14435: 00518c98 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 14436: 0076be00 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 14437: 007b2edc 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 14435: 00518c90 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 14436: 0076bdf8 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 14437: 007b2ed4 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 14438: 00aaf478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 14439: 00aaed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 14440: 00aaad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 14441: 007563ec 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 14442: 0050b160 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 14441: 007563e4 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 14442: 0050b158 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 14443: 00ae01be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 14444: 00ade439 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 14445: 004b2164 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 14446: 0060fecc 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 14446: 0060fec4 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 14447: 00ab5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 14448: 0022a26c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 14449: 00ab6784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 14450: 00ab93d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 14451: 00aa53b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 14452: 00ae0576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 14453: 00aaf158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 14454: 00aac350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 14455: 00793c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 14455: 00793c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 14456: 00ae010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 14457: 003b8aa4 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 14458: 00adf4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 14459: 00adfa70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 14460: 0022adac 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 14461: 00ade54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 14462: 00adf4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 14463: 00653138 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 14463: 00653130 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 14464: 00463374 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 14465: 00ade4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 14466: 00aba778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 14467: 00adf94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 14468: 0074d318 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 14468: 0074d310 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 14469: 00aa5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 14470: 00ab1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 14471: 00aa89d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 14472: 00adfeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 14473: 00adef0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 14474: 00adee16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 14475: 0040aaa8 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 14476: 001ede00 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 14477: 00aaa92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 14478: 00397548 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 14479: 00362858 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 14480: 003076cc 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 14481: 007db4e4 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 14481: 007db4dc 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 14482: 009eaed8 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 14483: 004203cc 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 14484: 00adefc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 14485: 00adecac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 14486: 00558640 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 14486: 00558638 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 14487: 00ade756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 14488: 005f5554 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 14489: 006f27a0 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 14490: 0072d684 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 14491: 00766088 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 14488: 005f554c 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 14489: 006f2798 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 14490: 0072d67c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 14491: 00766080 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 14492: 00a12638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 14493: 00adef5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 14494: 0073e254 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 14494: 0073e24c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 14495: 00aa73d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 14496: 00adfc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 14497: 00aa592c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 14498: 00334e34 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 14499: 00ae056e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 14500: 00aaed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 14501: 005b6a0c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 14501: 005b6a04 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 14502: 00ae0640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 14503: 00ade4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 14504: 006325ec 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 14504: 006325e4 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 14505: 00aa51d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 14506: 00ade65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 14507: 00a1583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 14508: 006a7e44 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 14508: 006a7e3c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 14509: 00aa7334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 14510: 00ab2de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 14511: 00368cd0 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 14512: 00aad24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 14513: 00a11df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 14514: 00ae0108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 14515: 00ab1c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 14516: 00ade6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 14517: 0070ce84 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 14517: 0070ce7c 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 14518: 00ab6044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 14519: 0021ca68 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 14520: 005bcbfc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 14520: 005bcbf4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 14521: 00adf99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 14522: 005809e0 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 14523: 005202e8 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 14524: 006fd640 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 14525: 007453c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 14526: 006a7d58 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 14522: 005809d8 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 14523: 005202e0 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 14524: 006fd638 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 14525: 007453b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 14526: 006a7d50 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 14527: 00adfbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 14528: 0021bad0 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 14529: 006fbf9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 14529: 006fbf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 14530: 00adf846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 14531: 00ab6e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 14532: 006ec18c 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 14533: 006fbcbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 14532: 006ec184 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 14533: 006fbcb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 14534: 00ae00de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 14535: 00aa4cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ - 14536: 00952f38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 14537: 007d2f70 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 14536: 00952f28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 14537: 007d2f68 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 14538: 00270c1c 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 14539: 002ee274 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 14540: 001ed6ec 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 14541: 00484bc0 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 14542: 00adea70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 14543: 00760fd8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 14543: 00760fd0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 14544: 00ab7c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 14545: 006fd6f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 14545: 006fd6f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 14546: 00adee02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 14547: 00adf122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 14548: 00292bbc 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 14549: 003479f0 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 14550: 0029f960 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 14551: 0054e588 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 14551: 0054e580 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 14552: 00ab0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 14553: 00ab9fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 14554: 00adfa9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 14555: 0021e31c 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 14556: 0029f9ec 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 14557: 009eb310 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 14558: 007820dc 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 14558: 007820d4 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 14559: 00adf774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 14560: 0034c95c 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 14561: 002651fc 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 14562: 00aa4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 14563: 00ae0058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 14564: 00aa5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 14565: 00ae0468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 14566: 007748b8 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 14567: 00965aa0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 14566: 007748b0 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 14567: 00965a90 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 14568: 003f67d4 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 14569: 0061a07c 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 14569: 0061a074 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 14570: 00ab0538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 14571: 00744b7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 14571: 00744b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 14572: 00adf948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 14573: 00adff7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 14574: 0078ee48 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 14574: 0078ee40 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 14575: 004b261c 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 14576: 00ade680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14577: 00adf114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 14578: 00aa7bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 14579: 00aad29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 14580: 004d1d98 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 14581: 00ab5f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 14582: 00ab6b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 14583: 00632330 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 14583: 00632328 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 14584: 00adf8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 14585: 00adf492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 14586: 00aa94e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 14587: 0072eafc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 14588: 007cab40 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 14589: 006f4c40 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 14587: 0072eaf4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 14588: 007cab38 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 14589: 006f4c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 14590: 004942b4 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 14591: 00535f7c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 14592: 00787f74 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 14591: 00535f74 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 14592: 00787f6c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 14593: 00adf206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 14594: 00ab3564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 14595: 00aac3e0 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 14596: 009e4260 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 14597: 00ab98f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 14598: 00adfbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 14599: 007011a4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 14599: 0070119c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 14600: 00aaf804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 14601: 00ae0574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 14602: 00653f08 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 14602: 00653f00 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 14603: 00aa8d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 14604: 00741628 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 14604: 00741620 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 14605: 00aba0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 14606: 0044154c 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 14607: 00adeaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 14608: 0021bbd0 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 14609: 00ab82bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 14610: 002547fc 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 14611: 0071e328 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 14611: 0071e320 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 14612: 00a1a5c8 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 14613: 0057221c 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 14613: 00572214 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 14614: 00adf192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 14615: 007cd204 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 14615: 007cd1fc 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 14616: 00adff32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ - 14617: 00588e34 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 14618: 0079dfe8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 14619: 0074fb94 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 14617: 00588e2c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 14618: 0079dfe0 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 14619: 0074fb8c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 14620: 00aa7788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 14621: 003b9ccc 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 14622: 00965acc 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 14622: 00965abc 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 14623: 00aba414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 14624: 00ab5010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 14625: 00203e6c 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 14626: 0099490c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 14627: 00ae0412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 14628: 00481460 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 14629: 00543984 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 14629: 0054397c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 14630: 00a14420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 14631: 00ade62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 14632: 00aabc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 14633: 00adf22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 14634: 00aacd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 14635: 00ab2c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 14636: 00610df8 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 14636: 00610df0 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 14637: 0043b924 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 14638: 0022ef50 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 14639: 0067b440 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 14639: 0067b438 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 14640: 00356800 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 14641: 00aba638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 14642: 009ea400 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 14643: 00742d24 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 14643: 00742d1c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 14644: 00aa67c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 14645: 00ab23a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 14646: 00aaa25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 14647: 00797978 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 14647: 00797970 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 14648: 0036a6e4 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 14649: 006e05f8 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 14650: 00782c58 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 14649: 006e05f0 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 14650: 00782c50 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 14651: 00aa9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 14652: 00429834 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 14653: 00abb1a0 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 14654: 00ae019a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 14655: 007886bc 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 14655: 007886b4 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 14656: 00adf40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 14657: 007c2f00 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 14657: 007c2ef8 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 14658: 00459eb8 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 14659: 00ae0c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 14660: 0057a84c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 14660: 0057a844 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 14661: 00ab831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 14662: 00573170 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 14662: 00573168 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 14663: 00ade736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 14664: 00558188 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 14664: 00558180 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 14665: 00adedee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 14666: 007d5180 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 14666: 007d5178 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 14667: 00adffe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 14668: 00692dd0 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 14669: 006c2440 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 14668: 00692dc8 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 14669: 006c2438 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 14670: 00ab6ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 14671: 009e4108 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 14672: 006fd920 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 14673: 005ef810 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 14672: 006fd918 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 14673: 005ef808 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 14674: 00ab9ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 14675: 00adeb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 14676: 0058df80 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 14676: 0058df78 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 14677: 00aa6820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 14678: 0058dd64 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 14678: 0058dd5c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 14679: 00adf5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 14680: 00a10010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 14681: 0070cd44 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 14682: 005bd8ac 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 14683: 005e5ef0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 14681: 0070cd3c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 14682: 005bd8a4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 14683: 005e5ee8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 14684: 0023071c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 14685: 00aba124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 14686: 003a7c50 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 14687: 0055241c 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 14687: 00552414 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 14688: 00aabde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 14689: 0029bcac 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 14690: 006f7780 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 14690: 006f7778 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 14691: 0029bddc 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 14692: 00ae0798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 14693: 00adf5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 14694: 005673ec 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 14694: 005673e4 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 14695: 00ae071a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 14696: 00ab1338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 14697: 00aadf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 14698: 00ae07a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 14699: 00ade7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 14700: 0053d1d4 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 14700: 0053d1cc 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 14701: 00ab24c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 14702: 00ab3e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 14703: 00adf960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 14704: 005d84e8 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 14704: 005d84e0 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 14705: 0034dd9c 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 14706: 00441cb4 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 14707: 00aabd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 14708: 007a04b8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 14708: 007a04b0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 14709: 00ae0738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 14710: 00ab5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 14711: 00a1439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 14712: 00adf1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 14713: 00adf158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 14714: 00adf37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 14715: 0077ff00 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 14716: 007d28b8 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 14715: 0077fef8 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 14716: 007d28b0 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 14717: 009eaf44 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 14718: 00adeb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 14719: 001eb92c 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 14720: 00adf336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 14721: 007042a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 14722: 00744ac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 14721: 007042a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 14722: 00744abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 14723: 003fb8ac 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 14724: 00aa5fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 14725: 0023d69c 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 14726: 004cb7fc 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 14727: 0057e944 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 14727: 0057e93c 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 14728: 00adf784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 14729: 00356600 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 14730: 00ab68c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 14731: 00ab07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 14732: 00aa4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 14733: 00501b68 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 14733: 00501b60 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 14734: 00aaa75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 14735: 00ab32a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 14736: 00612188 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 14736: 00612180 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 14737: 00adf482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 14738: 00626704 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 14738: 006266fc 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 14739: 00ab7b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 14740: 005bc824 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 14741: 007f134c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 14742: 007862dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 14740: 005bc81c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 14741: 007f1344 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 14742: 007862d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 14743: 00adfa14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 14744: 00ab75b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 14745: 00adfed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 14746: 007c26f8 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 14746: 007c26f0 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 14747: 00aabe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 14748: 00aa7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 14749: 00784bb0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 14749: 00784ba8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 14750: 0021bcc4 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 14751: 00aba688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 14752: 004df4d0 20 FUNC GLOBAL DEFAULT 12 helper_dtos │ │ │ │ - 14753: 00792000 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 14752: 004df4cc 20 FUNC GLOBAL DEFAULT 12 helper_dtos │ │ │ │ + 14753: 00791ff8 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 14754: 00ab9f20 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 14755: 00adf28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 14756: 004cfb48 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 14757: 00ade87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 14758: 00aba898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 14759: 007e17f8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 14759: 007e17f0 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 14760: 00aa6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 14761: 00adf17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 14762: 0064c138 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 14763: 00791e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 14762: 0064c130 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 14763: 00791e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 14764: 00adfc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 14765: 007ca5cc 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 14766: 00794e74 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 14765: 007ca5c4 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 14766: 00794e6c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 14767: 00adfe70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 14768: 00652e60 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 14768: 00652e58 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 14769: 00adf658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 14770: 00adf666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 14771: 00ab7488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 14772: 00ae00b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 14773: 0072c098 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 14773: 0072c090 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 14774: 00ae0c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 14775: 007674b0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 14775: 007674a8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 14776: 00ae000e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 14777: 007a3f10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 14777: 007a3f08 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 14778: 00adf270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 14779: 00ab4b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 14780: 007723b8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 14781: 005716b0 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 14780: 007723b0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 14781: 005716a8 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 14782: 00adf30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 14783: 007eeed4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 14783: 007eeecc 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 14784: 00adf152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 14785: 00ae0184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 14786: 00ab1348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 14787: 00ae02ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 14788: 00aa4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 14789: 00744b20 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 14790: 005e4be4 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 14789: 00744b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 14790: 005e4bdc 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 14791: 0042ccc4 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 14792: 002920e4 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 14793: 007fbd30 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 14793: 007fbd28 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 14794: 003a882c 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 14795: 00adf4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 14796: 00ae040e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 14797: 00aba8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 14798: 00adf85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 14799: 0072cbc0 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 14800: 00644a54 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 14799: 0072cbb8 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 14800: 00644a4c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 14801: 004725a0 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 14802: 006a7e9c 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 14803: 005cc15c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 14804: 0058c124 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 14802: 006a7e94 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 14803: 005cc154 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 14804: 0058c11c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 14805: 002d9818 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 14806: 0058671c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 14806: 00586714 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 14807: 00ab7de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 14808: 0026f380 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 14809: 00adf4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 14810: 004d710c 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 14811: 007c963c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 14812: 005ed130 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 14811: 007c9634 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 14812: 005ed128 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 14813: 0021b2d4 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 14814: 003bb9cc 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 14815: 0024dd34 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 14816: 00adfb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 14817: 00ab9fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 14818: 00ae0d3c 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 14819: 00adf0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 14820: 00ab6b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 14821: 00212484 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 14822: 0051a7cc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 14823: 007b316c 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 14824: 0070f5f0 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 14822: 0051a7c4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 14823: 007b3164 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 14824: 0070f5e8 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 14825: 00aa6690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 14826: 00aa554c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 14827: 00298100 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 14828: 0061c1dc 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 14829: 0070c170 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 14828: 0061c1d4 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 14829: 0070c168 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 14830: 00aada2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 14831: 006bd6f4 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 14831: 006bd6ec 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 14832: 00ade457 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 14833: 00aacf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 14834: 00adee3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 14835: 00aa42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 14836: 005c9d38 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 14836: 005c9d30 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 14837: 00a14318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 14838: 00226430 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 14839: 00aa9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 14840: 00ae025c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 14841: 00651a4c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 14841: 00651a44 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 14842: 00adf7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 14843: 00adfc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 14844: 00ae0332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ - 14845: 0054cc88 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 14845: 0054cc80 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 14846: 00adeb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 14847: 00aa69f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 14848: 00aac100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 14849: 00adeef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 14850: 005ca268 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 14850: 005ca260 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 14851: 00adf50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 14852: 00ae0390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 14853: 005ca47c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 14853: 005ca474 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 14854: 00aa7204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 14855: 006defd4 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 14855: 006defcc 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 14856: 00231d98 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 14857: 00ab3f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 14858: 00aadc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 14859: 00aa5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 14860: 002e54f8 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 14861: 00adf130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 14862: 00adf1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 14863: 00adfa86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 14864: 00646130 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 14864: 00646128 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 14865: 00ab9f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 14866: 00220380 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 14867: 00ab8b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 14868: 00ab0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 14869: 00adf680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 14870: 00a1751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 14871: 00585c00 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 14871: 00585bf8 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 14872: 00aa6ac0 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 14873: 009ee7c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 14874: 00adfc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 14875: 00ab2b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 14876: 00adfd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 14877: 00adfb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 14878: 009eaac8 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 14879: 00adedd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 14880: 00adeac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 14881: 00ab16dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 14882: 00ab4f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 14883: 007de840 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 14883: 007de838 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 14884: 00aae2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 14885: 00ab0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 14886: 00aa5f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 14887: 00ade9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 14888: 0048b2e0 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 14889: 00aa4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 14890: 00225f0c 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 14891: 00557fcc 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 14892: 0071b680 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 14891: 00557fc4 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 14892: 0071b678 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 14893: 00ae028e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 14894: 00adeb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 14895: 00adeb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 14896: 00adf9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 14897: 007b39d8 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 14897: 007b39d0 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 14898: 00ade49b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 14899: 00aa8cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 14900: 00aae968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 14901: 0045a3d8 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 14902: 00adf808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 14903: 00ade45b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 14904: 0047c954 1172 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ @@ -14910,29 +14910,29 @@ │ │ │ │ 14906: 00a1db18 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 14907: 00aa9408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 14908: 00aaa1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 14909: 00aab580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 14910: 00ade5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 14911: 00aaed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 14912: 00ae06b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 14913: 0060e428 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 14913: 0060e420 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 14914: 0029f970 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 14915: 005d4b24 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 14916: 00588de4 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 14917: 00715764 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 14918: 006442b0 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 14915: 005d4b1c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 14916: 00588ddc 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 14917: 0071575c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 14918: 006442a8 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 14919: 00aaac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 14920: 00aba18c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 14921: 00ade72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 14922: 0051ca30 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 14922: 0051ca28 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 14923: 00ae04ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 14924: 00a9e700 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 14925: 0027c0a0 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 14926: 0072bd5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 14927: 00799b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 14926: 0072bd54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 14927: 00799b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 14928: 00ae0730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 14929: 0027c4d8 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 14930: 0022d83c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 14931: 00adfcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 14932: 00ae06d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 14933: 00adee04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 14934: 00aa55fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -14944,1162 +14944,1162 @@ │ │ │ │ 14940: 00aab490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_EVENT │ │ │ │ 14941: 0035e56c 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 14942: 004cdc04 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 14943: 00ab5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 14944: 00ab56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 14945: 00ae0cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 14946: 00ade81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ - 14947: 0054b340 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ + 14947: 0054b338 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ 14948: 00439ee0 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 14949: 007e4fd4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 14949: 007e4fcc 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 14950: 002198dc 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 14951: 007657cc 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 14952: 0053cc44 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 14951: 007657c4 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 14952: 0053cc3c 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 14953: 00ab7da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 14954: 00ab7d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 14955: 00aadc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 14956: 00ae0600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 14957: 0021e908 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 14958: 009ee838 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 14959: 006dc994 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 14960: 0061553c 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 14961: 0071def8 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 14962: 00748114 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 14959: 006dc98c 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 14960: 00615534 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 14961: 0071def0 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 14962: 0074810c 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 14963: 00adf46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 14964: 00ab6cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 14965: 00575e38 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 14965: 00575e30 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 14966: 00ade548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 14967: 00a116c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 14968: 006fd3bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 14968: 006fd3b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 14969: 00ab25f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 14970: 007ccb20 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 14970: 007ccb18 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 14971: 00adf9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 14972: 0072c710 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 14973: 0054fe70 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 14972: 0072c708 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 14973: 0054fe68 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 14974: 00a19bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 14975: 009eab4c 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 14976: 00728358 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 14976: 00728350 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 14977: 00a144a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 14978: 00adf08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 14979: 00aa4de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 14980: 002305dc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 14981: 00adeb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 14982: 00ae0788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 14983: 00adf5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 14984: 007b33f8 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 14984: 007b33f0 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 14985: 004413bc 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 14986: 0027d910 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 14987: 002da470 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 14988: 004d32e8 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 14989: 00596a64 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 14990: 006fd024 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 14991: 007f0768 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 14989: 00596a5c 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 14990: 006fd01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 14991: 007f0760 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 14992: 00aacffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 14993: 007d9afc 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 14993: 007d9af4 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 14994: 00ab85bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 14995: 0058c8e8 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 14995: 0058c8e0 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 14996: 00adfb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 14997: 003b8ed0 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 14998: 002a6388 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 14999: 002fb5d4 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 15000: 00764ca8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 15000: 00764ca0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 15001: 00aae4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 15002: 00aad1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 15003: 0058c744 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 15003: 0058c73c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 15004: 00aacecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 15005: 00aba998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 15006: 00543200 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 15006: 005431f8 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 15007: 00adebae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 15008: 0061ff74 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 15009: 0077c4d0 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 15008: 0061ff6c 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 15009: 0077c4c8 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 15010: 00aad3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 15011: 00ae00b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 15012: 0021d9d4 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 15013: 0055816c 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 15014: 00576e4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 15013: 00558164 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 15014: 00576e44 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 15015: 00aa5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 15016: 005e1748 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 15016: 005e1740 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 15017: 00ab411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 15018: 00aa8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 15019: 007bb1d0 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 15020: 0056746c 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 15021: 0065d2cc 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 15019: 007bb1c8 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 15020: 00567464 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 15021: 0065d2c4 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 15022: 00ae0c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 15023: 007fc3e8 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 15023: 007fc3e0 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 15024: 00adf2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 15025: 00aa5f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 15026: 00adee48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 15027: 00ab6494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 15028: 00ae04be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 15029: 00644360 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 15029: 00644358 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 15030: 00ab6274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 15031: 006fac34 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 15031: 006fac2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 15032: 00ae0710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 15033: 0022a478 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 15034: 00ab3d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 15035: 00adf728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 15036: 00adee28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 15037: 00abb154 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 15038: 00ae016e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 15039: 00593554 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 15039: 0059354c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 15040: 00adfb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 15041: 00aa5340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 15042: 00adf018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 15043: 00ab435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 15044: 00a12be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 15045: 00495ae0 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 15046: 00aded20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 15047: 007b3174 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 15048: 007697fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 15047: 007b316c 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 15048: 007697f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 15049: 00aaf388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 15050: 00ab5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 15051: 00adec58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 15052: 00ade660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 15053: 0022afd0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 15054: 00576ab4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 15054: 00576aac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 15055: 00ade68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 15056: 00a16730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 15057: 00ab9484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 15058: 0061013c 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 15059: 0054e618 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 15058: 00610134 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 15059: 0054e610 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 15060: 00ab422c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 15061: 00ab0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 15062: 0051ce3c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 15062: 0051ce34 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 15063: 002a32dc 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 15064: 00aaa0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 15065: 005c9e5c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ - 15066: 0060af44 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 15065: 005c9e54 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 15066: 0060af3c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 15067: 00adf2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 15068: 0078de3c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 15069: 00564060 1024 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 15068: 0078de34 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 15069: 00564058 1024 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 15070: 00aa8508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 15071: 00a124ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 15072: 00aa74f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 15073: 00ab13f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 15074: 00adfa1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ - 15075: 005ca2c8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 15075: 005ca2c0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 15076: 00ade576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 15077: 002305b8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 15078: 005ca4bc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 15078: 005ca4b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 15079: 00aac140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 15080: 007e4ce8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 15080: 007e4ce0 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 15081: 00aa8618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 15082: 00ae068e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 15083: 00adff14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 15084: 00adfce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 15085: 0071ab18 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ - 15086: 0078cd18 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 15085: 0071ab10 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 15086: 0078cd10 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 15087: 00aacc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 15088: 0054fcd4 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 15088: 0054fccc 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 15089: 00a11c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 15090: 00adeb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 15091: 00aa8928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 15092: 00ab9618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 15093: 00577f30 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 15093: 00577f28 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 15094: 00ab90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 15095: 0075696c 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 15096: 007ee0b4 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 15095: 00756964 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 15096: 007ee0ac 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 15097: 00ab4d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 15098: 007759bc 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 15099: 006fcb1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 15098: 007759b4 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 15099: 006fcb14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 15100: 009e9a64 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 15101: 00ab1128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 15102: 00adf68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 15103: 00aaa9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 15104: 00234238 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 15105: 007a1300 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 15105: 007a12f8 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 15106: 00ab7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 15107: 00ab1bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 15108: 006fd4d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 15108: 006fd4c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 15109: 00adf454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 15110: 0022ffcc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 15111: 00aab6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 15112: 0027d9e0 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 15113: 00adf9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 15114: 00ae055e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 15115: 00ae05c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 15116: 00aa9538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 15117: 00647be4 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 15117: 00647bdc 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 15118: 00aaf7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 15119: 006f5b2c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 15119: 006f5b24 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 15120: 00ae04aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 15121: 00769244 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 15121: 0076923c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 15122: 0043c5cc 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 15123: 005ee1d0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 15123: 005ee1c8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 15124: 00ab1b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 15125: 00adf736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 15126: 00aa89a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 15127: 00ae05d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 15128: 00aba2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 15129: 00ab5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 15130: 00310274 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 15131: 00adf46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 15132: 00ade5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 15133: 003130dc 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 15134: 007fe094 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 15134: 007fe08c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 15135: 00aac250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 15136: 002331ac 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ - 15137: 004e6a58 500 FUNC GLOBAL DEFAULT 12 openrisc_translate_init │ │ │ │ + 15137: 004e6a50 500 FUNC GLOBAL DEFAULT 12 openrisc_translate_init │ │ │ │ 15138: 00a16c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 15139: 004d35b0 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 15140: 0054dbac 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 15140: 0054dba4 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 15141: 0043aa74 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 15142: 00ab29c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 15143: 007bab58 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 15143: 007bab50 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 15144: 00aded16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 15145: 00ab3bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 15146: 0042b8b0 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 15147: 00adfca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 15148: 00759658 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 15149: 005c9230 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 15150: 006fc614 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 15151: 00625940 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 15148: 00759650 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 15149: 005c9228 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 15150: 006fc60c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 15151: 00625938 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 15152: 00ae0612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 15153: 00571a4c 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 15153: 00571a44 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 15154: 00306dbc 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 15155: 00adfb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 15156: 00755654 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 15157: 007075a0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 15156: 0075564c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 15157: 00707598 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 15158: 00ab6094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 15159: 00ae040a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 15160: 00aa5adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 15161: 006469cc 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 15161: 006469c4 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 15162: 00203f4c 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 15163: 00ab0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 15164: 003f5370 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 15165: 006f5944 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 15165: 006f593c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 15166: 00aa43a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 15167: 00ab4b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 15168: 00729b54 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 15168: 00729b4c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 15169: 00ab5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 15170: 00ade582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 15171: 005e5ea8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 15171: 005e5ea0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 15172: 00adec80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 15173: 00481b08 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 15174: 00a17180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 15175: 007557c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 15175: 007557bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 15176: 00ade91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 15177: 00adf71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 15178: 0047f858 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 15179: 0023f224 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 15180: 00298514 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 15181: 00ab0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 15182: 002a7854 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 15183: 00adfa32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 15184: 00a16d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 15185: 00637b58 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 15185: 00637b50 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 15186: 00ab7d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 15187: 00805224 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 15187: 0080521c 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 15188: 00ab3394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 15189: 003550b4 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 15190: 00adf1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 15191: 00adf7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 15192: 00ade516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 15193: 00adeff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 15194: 009ea4b4 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 15195: 00aad08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 15196: 004432dc 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ - 15197: 00570268 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 15197: 00570260 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 15198: 00ab49e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 15199: 00adfbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 15200: 007993d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 15201: 0072bbec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 15202: 007c26b0 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 15203: 007641a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 15200: 007993c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 15201: 0072bbe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 15202: 007c26a8 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 15203: 00764198 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 15204: 00ab6874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 15205: 003523e8 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 15206: 00adf76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 15207: 00702b34 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 15208: 006fd24c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 15207: 00702b2c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 15208: 006fd244 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 15209: 00aad16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 15210: 00adf136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 15211: 007498e8 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 15212: 00734bac 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 15211: 007498e0 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 15212: 00734ba4 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 15213: 00293104 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 15214: 00adf41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ - 15215: 0051bf9c 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 15215: 0051bf94 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 15216: 004d23d4 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 15217: 00ade72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 15218: 00adf07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 15219: 00ab5080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 15220: 003626ac 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 15221: 007306d4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 15222: 005a9a7c 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 15221: 007306cc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 15222: 005a9a74 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 15223: 00ade50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 15224: 005a9a84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 15224: 005a9a7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 15225: 00adf6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 15226: 00ab0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 15227: 00368ba4 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 15228: 005a9ac4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 15228: 005a9abc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 15229: 0021a2f0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 15230: 00adfad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 15231: 005a9b58 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 15232: 005a9bf4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 15233: 00745af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 15231: 005a9b50 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 15232: 005a9bec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 15233: 00745ae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 15234: 00adff1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ - 15235: 005a9c98 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 15235: 005a9c90 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 15236: 00adf3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 15237: 005a9d44 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 15238: 005ae93c 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 15239: 00741e68 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 15240: 005a9df8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 15237: 005a9d3c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 15238: 005ae934 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 15239: 00741e60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 15240: 005a9df0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 15241: 003642a0 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 15242: 005ac2ac 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 15242: 005ac2a4 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 15243: 00aaa1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 15244: 009e36f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_openrisc_cpu │ │ │ │ 15245: 00485fa4 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 15246: 0047f408 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 15247: 00aaf2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 15248: 00220af8 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 15249: 0048ee20 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 15250: 00575fec 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 15251: 0076d800 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 15250: 00575fe4 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 15251: 0076d7f8 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 15252: 00ae0512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 15253: 005c9de4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 15253: 005c9ddc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 15254: 00ade55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 15255: 0061a324 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 15255: 0061a31c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 15256: 00ade9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 15257: 005bb640 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 15257: 005bb638 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 15258: 00ade9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 15259: 00471d74 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 15260: 00437dbc 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 15261: 00adeeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 15262: 002de51c 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 15263: 00ab5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 15264: 00adec06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 15265: 006faa0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 15265: 006faa04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 15266: 00420178 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 15267: 00ade79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 15268: 00ab5f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 15269: 00aa6368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 15270: 00ab7278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 15271: 00786b88 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 15272: 005d5aa0 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 15273: 0079dc60 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 15274: 007bc2d0 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 15271: 00786b80 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 15272: 005d5a98 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 15273: 0079dc58 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 15274: 007bc2c8 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 15275: 00ade692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 15276: 006482e0 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 15276: 006482d8 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 15277: 00ae03ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 15278: 00770564 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 15278: 0077055c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 15279: 003560a4 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 15280: 00aa61d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 15281: 006f0740 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 15282: 007c6088 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 15283: 007bba24 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 15281: 006f0738 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 15282: 007c6080 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 15283: 007bba1c 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 15284: 00ab5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 15285: 00aa9438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 15286: 007bbd80 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 15286: 007bbd78 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 15287: 00a1e0a0 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 15288: 00ab2724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 15289: 00740148 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 15290: 005b2a34 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 15289: 00740140 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 15290: 005b2a2c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 15291: 0022cefc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 15292: 00aa8dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ - 15293: 006496c4 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 15293: 006496bc 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 15294: 00aaa14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 15295: 006fbba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 15296: 00593d84 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 15295: 006fbba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 15296: 00593d7c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 15297: 00ab9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 15298: 00adef96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 15299: 00ade838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 15300: 00ab60b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 15301: 00aa7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 15302: 00254498 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 15303: 0029319c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 15304: 007252a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 15304: 00725298 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 15305: 00aab3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 15306: 002f7244 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 15307: 00ab6444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 15308: 00ade974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 15309: 006f5d14 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 15309: 006f5d0c 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 15310: 0021fbf0 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 15311: 003b6478 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 15312: 005d23b0 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 15312: 005d23a8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 15313: 00adf064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 15314: 00736c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 15314: 00736c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 15315: 00aded8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 15316: 005c84b4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 15316: 005c84ac 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 15317: 00a109dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 15318: 00ae0112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 15319: 00495d94 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 15320: 0021a400 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 15321: 00ab12f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 15322: 004febfc 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 15323: 006475cc 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 15322: 004febf4 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 15323: 006475c4 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 15324: 00adf24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 15325: 00adf06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 15326: 007b4088 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 15326: 007b4080 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 15327: 00ae01d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 15328: 00ab9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 15329: 00adedf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 15330: 00a103ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 15331: 004d7244 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 15332: 005e41dc 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 15333: 005a8ec4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 15332: 005e41d4 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 15333: 005a8ebc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 15334: 00ab3eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 15335: 00937678 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 15335: 00937668 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 15336: 0026f1f4 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 15337: 00ade4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 15338: 00aa60f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 15339: 0057b0a8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 15339: 0057b0a0 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 15340: 00ab85ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 15341: 007dcc9c 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 15342: 007df7e4 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 15341: 007dcc94 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 15342: 007df7dc 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 15343: 00adedcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 15344: 00ab8ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 15345: 007b94c4 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 15345: 007b94bc 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 15346: 00adfde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 15347: 0079a4f0 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 15347: 0079a4e8 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 15348: 00ade7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 15349: 00adea26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 15350: 006fc2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 15350: 006fc2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 15351: 009eb218 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 15352: 00ab1368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 15353: 005e1580 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 15354: 006528f8 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 15353: 005e1578 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 15354: 006528f0 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 15355: 00ab6f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 15356: 00aab3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 15357: 00aacadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 15358: 00351728 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 15359: 00551d84 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 15359: 00551d7c 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 15360: 00ae0356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 15361: 00adeea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 15362: 00aa8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 15363: 00ab04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 15364: 00aa95d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 15365: 0048ca84 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 15366: 00ab0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 15367: 00ade51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 15368: 002050b4 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 15369: 0022d2ac 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 15370: 007fb060 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 15371: 007644dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 15370: 007fb058 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 15371: 007644d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 15372: 00adf108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 15373: 007ab490 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 15373: 007ab488 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 15374: 00ab8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 15375: 00adf284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 15376: 00adf972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 15377: 009ea8b8 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 15378: 0071203c 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 15379: 006323d4 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 15380: 0066b21c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 15378: 00712034 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 15379: 006323cc 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 15380: 0066b214 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 15381: 00aa69d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 15382: 0021d324 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 15383: 005c4238 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 15384: 00680640 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 15385: 0076b9d4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 15383: 005c4230 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 15384: 00680638 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 15385: 0076b9cc 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 15386: 00aa9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 15387: 009ea8d4 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 15388: 00231c30 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 15389: 006bc5ec 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 15390: 005cdb4c 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 15391: 0051a768 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 15389: 006bc5e4 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 15390: 005cdb44 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 15391: 0051a760 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 15392: 00aaf1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 15393: 00a10958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 15394: 00adf340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 15395: 00ade522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 15396: 00ab3f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 15397: 00adeeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 15398: 00aa587c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 15399: 00ab89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 15400: 003df460 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 15401: 00aa6ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 15402: 0054c430 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 15403: 00561114 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 15402: 0054c428 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 15403: 0056110c 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 15404: 00adef38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 15405: 00adf7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 15406: 00ae060c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 15407: 006a1ca8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 15407: 006a1ca0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 15408: 00ab2d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 15409: 00438bc4 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 15410: 00aaf3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 15411: 00ab0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 15412: 00adec6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 15413: 00211240 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 15414: 006894f0 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 15415: 007e0af8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 15414: 006894e8 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 15415: 007e0af0 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 15416: 00a10328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 15417: 00aac0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 15418: 0047f9fc 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 15419: 007ca798 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ - 15420: 0063a710 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 15421: 007767a8 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 15419: 007ca790 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 15420: 0063a708 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 15421: 007767a0 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 15422: 0034e364 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 15423: 00575770 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 15423: 00575768 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 15424: 00adfe7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 15425: 005962dc 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 15425: 005962d4 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 15426: 00ade60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 15427: 00ae006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 15428: 00adea86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 15429: 00ae0354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 15430: 00aa96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 15431: 00ab417c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 15432: 0073754c 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 15432: 00737544 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 15433: 002f70c4 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 15434: 00adedba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 15435: 00ab8ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 15436: 00adf7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 15437: 00aac3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 15438: 00adec8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 15439: 00adf174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 15440: 00ae0c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 15441: 00aa79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 15442: 00ab6df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ - 15443: 004df8cc 88 FUNC GLOBAL DEFAULT 12 helper_float_ueq_d │ │ │ │ + 15443: 004df8c8 88 FUNC GLOBAL DEFAULT 12 helper_float_ueq_d │ │ │ │ 15444: 00aa583c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 15445: 00aa9368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 15446: 007455e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 15447: 005c8508 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 15446: 007455e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 15447: 005c8500 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 15448: 00adf13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 15449: 0023f980 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 15450: 00ade6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 15451: 00adf106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 15452: 00aaa56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 15453: 0050332c 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 15454: 00746258 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 15453: 00503324 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 15454: 00746250 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 15455: 0021a500 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 15456: 00594564 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 15456: 0059455c 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 15457: 00ab7b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 15458: 0057542c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 15459: 00719690 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 15460: 00784e78 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 15458: 00575424 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 15459: 00719688 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 15460: 00784e70 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 15461: 003607e0 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 15462: 00ab846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 15463: 00a167b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 15464: 00ab44bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ - 15465: 004df924 72 FUNC GLOBAL DEFAULT 12 helper_float_ueq_s │ │ │ │ + 15465: 004df920 72 FUNC GLOBAL DEFAULT 12 helper_float_ueq_s │ │ │ │ 15466: 00adec26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 15467: 007fc634 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 15467: 007fc62c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 15468: 00ade644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 15469: 006f4e68 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 15469: 006f4e60 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 15470: 0021e094 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 15471: 00770a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 15471: 00770a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 15472: 00ab5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 15473: 0021d424 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 15474: 00ae078e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 15475: 007377d0 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 15475: 007377c8 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 15476: 00adef04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 15477: 00ab8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 15478: 00adefd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 15479: 002318e0 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 15480: 00744f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 15480: 00744f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 15481: 0034c22c 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 15482: 003d3954 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 15483: 00adf91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 15484: 0071885c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 15484: 00718854 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 15485: 00ae002a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 15486: 00ade902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 15487: 00aae30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 15488: 00aa70e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 15489: 00572498 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 15489: 00572490 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 15490: 00adebc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 15491: 00adf048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 15492: 0074a618 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 15492: 0074a610 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 15493: 00adef1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 15494: 00ade878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 15495: 003f4654 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 15496: 00ade99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 15497: 00adf68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 15498: 002d9284 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 15499: 00ae05ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 15500: 00740900 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 15500: 007408f8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 15501: 00aad82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 15502: 00adecc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 15503: 007351b8 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 15504: 0076bf28 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 15503: 007351b0 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 15504: 0076bf20 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 15505: 00aaccdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 15506: 00aa4e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 15507: 00349404 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 15508: 0077a82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 15509: 007b97dc 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 15508: 0077a824 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 15509: 007b97d4 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 15510: 0022d69c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 15511: 00581d54 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 15511: 00581d4c 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 15512: 00aaebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 15513: 007d144c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 15513: 007d1444 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 15514: 0046f09c 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 15515: 0027d754 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 15516: 00adfbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 15517: 00ab2ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 15518: 00ab6ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 15519: 00ab7014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 15520: 00adfbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 15521: 00ae0636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 15522: 00adef3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 15523: 00aaf178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 15524: 00ab68d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 15525: 006f4db0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 15525: 006f4da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 15526: 004c8370 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 15527: 006d6520 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 15528: 00729d84 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 15527: 006d6518 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 15528: 00729d7c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 15529: 00a108d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 15530: 00ab8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 15531: 00ab86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 15532: 00aac1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 15533: 00aaacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 15534: 00adf076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 15535: 00585f98 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 15536: 005ccb2c 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 15535: 00585f90 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 15536: 005ccb24 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 15537: 003763d4 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 15538: 00adef44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 15539: 0023dfa4 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 15540: 00a102a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 15541: 003fdbc0 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 15542: 006fbdd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 15543: 00610f00 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 15542: 006fbdc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 15543: 00610ef8 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 15544: 0021e7a0 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 15545: 00adec3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 15546: 00adfdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ - 15547: 007b42ac 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 15548: 007de1e4 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 15547: 007b42a4 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 15548: 007de1dc 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 15549: 0039752c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 15550: 00aaddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 15551: 00ab2804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 15552: 0027d96c 8 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 15553: 00a16cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 15554: 008f6970 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 15555: 007d3af4 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 15554: 008f6960 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 15555: 007d3aec 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 15556: 00ab2c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 15557: 00aa8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 15558: 00aa71d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 15559: 00ab176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 15560: 00aa8a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 15561: 00ab4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 15562: 00ab17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 15563: 0080511c 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 15563: 00805114 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 15564: 00ab87dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 15565: 00799b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 15565: 00799af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 15566: 00ab42dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 15567: 00ab0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 15568: 00adff46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 15569: 00ade556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 15570: 00ade900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 15571: 00a15f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 15572: 00769b94 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 15573: 007032c0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 15572: 00769b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 15573: 007032b8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 15574: 00ab7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 15575: 009ea5f4 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 15576: 00aaa9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 15577: 00745758 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 15577: 00745750 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 15578: 00a17204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 15579: 002de4e0 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 15580: 0078ff9c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 15580: 0078ff94 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 15581: 00adf1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 15582: 00aaec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 15583: 0021d518 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 15584: 00a1eae4 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 15585: 00adf5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 15586: 00ade760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 15587: 0072ffe8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 15587: 0072ffe0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 15588: 004cc740 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 15589: 00aa69e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 15590: 00adf9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 15591: 006f78ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 15591: 006f78e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 15592: 00adf712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 15593: 00629080 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 15594: 00794380 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 15593: 00629078 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 15594: 00794378 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 15595: 00aa8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 15596: 00733684 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 15597: 005939f8 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 15596: 0073367c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 15597: 005939f0 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 15598: 00aa85b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 15599: 00ab5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 15600: 00442004 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 15601: 00aa7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 15602: 00ade53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 15603: 00adee8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 15604: 00a20658 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 15605: 00ade59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 15606: 00306a04 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 15607: 00adf4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 15608: 007f2ae4 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 15608: 007f2adc 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 15609: 00ab0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 15610: 005c9e20 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 15611: 006540b4 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 15610: 005c9e18 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 15611: 006540ac 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 15612: 00adef14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 15613: 0058e1a4 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 15614: 006fd474 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 15613: 0058e19c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 15614: 006fd46c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 15615: 00ab0b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 15616: 0061b5ec 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 15616: 0061b5e4 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 15617: 00adfa46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 15618: 00aaa05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 15619: 007eed58 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 15619: 007eed50 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 15620: 00ab1218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 15621: 007cd9f8 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 15622: 005a94b8 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 15621: 007cd9f0 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 15622: 005a94b0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 15623: 00aba8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 15624: 00adff5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 15625: 00aadf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 15626: 007a0978 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 15626: 007a0970 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 15627: 0047e7dc 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 15628: 0072f0e8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 15629: 00561ce8 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 15628: 0072f0e0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 15629: 00561ce0 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 15630: 00adfd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 15631: 00adf088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 15632: 00adfd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 15633: 00728acc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 15633: 00728ac4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 15634: 0042f024 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 15635: 00aa4708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 15636: 00ab6344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 15637: 0054c5e8 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 15637: 0054c5e0 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 15638: 00aa5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 15639: 00ae05fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 15640: 00582414 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 15640: 0058240c 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 15641: 0047f0d0 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 15642: 00adf622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 15643: 00578108 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 15643: 00578100 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 15644: 00adf02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 15645: 00ab9db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 15646: 00ae02b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 15647: 00aa4738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 15648: 00802ff0 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 15649: 0071cb74 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 15648: 00802fe8 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 15649: 0071cb6c 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 15650: 00aa8e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 15651: 00ab2f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 15652: 00aa8628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 15653: 007d3d08 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 15654: 00647524 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 15653: 007d3d00 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 15654: 0064751c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 15655: 00ae0068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 15656: 0021f08c 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 15657: 00463d54 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 15658: 00ade5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 15659: 00adfa96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 15660: 00491738 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 15661: 00965b1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 15661: 00965b0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 15662: 00ab73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 15663: 00ab3e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 15664: 005b04a8 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 15664: 005b04a0 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 15665: 0046bf40 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 15666: 00ae0cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 15667: 00643a4c 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 15667: 00643a44 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 15668: 00ade95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 15669: 00aa9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 15670: 006f6f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 15671: 0074c084 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 15670: 006f6f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 15671: 0074c07c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 15672: 00aaa68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 15673: 0058d654 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 15673: 0058d64c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 15674: 00aae988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 15675: 00adf35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 15676: 0048eed0 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 15677: 007f16c4 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 15677: 007f16bc 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 15678: 00ab6e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 15679: 00ab6c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 15680: 00abc0a4 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 15681: 00ab01a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 15682: 0022c8fc 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 15683: 0058e5f4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 15684: 007487fc 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 15683: 0058e5ec 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 15684: 007487f4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 15685: 00adef62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 15686: 003b8d40 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 15687: 0035b800 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 15688: 00787d00 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 15688: 00787cf8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 15689: 00adf008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 15690: 005f5f50 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 15690: 005f5f48 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 15691: 00ab6944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 15692: 009eabf4 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 15693: 007e4ef0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 15694: 006feb90 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 15693: 007e4ee8 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 15694: 006feb88 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 15695: 009eb324 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 15696: 00aadfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 15697: 00ade67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 15698: 007a23fc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 15698: 007a23f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 15699: 004238ec 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 15700: 00aaf298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 15701: 00648770 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 15702: 006fcc30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 15701: 00648768 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 15702: 006fcc28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 15703: 00aa7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 15704: 00adfd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 15705: 007715b0 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 15705: 007715a8 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 15706: 00adefdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 15707: 00adf396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 15708: 00aad13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 15709: 00adf90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 15710: 00aabfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 15711: 00adf39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 15712: 003137e4 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 15713: 00803164 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 15714: 00649548 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 15715: 006dc774 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 15713: 0080315c 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 15714: 00649540 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 15715: 006dc76c 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 15716: 00ade622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 15717: 00ab3094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 15718: 00aa8a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 15719: 00aa5220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 15720: 007a3668 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 15721: 005cc0dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 15720: 007a3660 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 15721: 005cc0d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 15722: 00adef80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 15723: 00ae0c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 15724: 0075b19c 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 15725: 0057a69c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 15724: 0075b194 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 15725: 0057a694 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 15726: 00ab07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 15727: 00ab1cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 15728: 00ade88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 15729: 005d48d0 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 15729: 005d48c8 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 15730: 00aa95a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 15731: 00ab2414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 15732: 006195c0 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 15732: 006195b8 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 15733: 001ec0cc 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 15734: 00aaf4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 15735: 00ade926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 15736: 005ed1a0 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 15737: 006fa44c 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 15736: 005ed198 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 15737: 006fa444 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 15738: 00adedb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 15739: 005bc780 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 15740: 007eb254 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 15739: 005bc778 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 15740: 007eb24c 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 15741: 00adf2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 15742: 00292794 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 15743: 00adf030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 15744: 00ade90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 15745: 005c42c0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 15746: 006174b8 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 15745: 005c42b8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 15746: 006174b0 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 15747: 00ab1c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 15748: 00aa8838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 15749: 005c904c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 15749: 005c9044 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 15750: 00adee30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 15751: 0022a064 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 15752: 00adf6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 15753: 00610bb4 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 15753: 00610bac 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 15754: 00adf6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 15755: 00ab7448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 15756: 00ab7888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 15757: 00541678 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 15757: 00541670 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 15758: 003b8350 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 15759: 00adf27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 15760: 00aa4e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 15761: 00adec40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 15762: 00aa564c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 15763: 00adf68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 15764: 00adf45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 15765: 0022ab8c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 15766: 0021a5fc 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 15767: 00427e98 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 15768: 00709800 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 15769: 007fcce8 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 15768: 007097f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 15769: 007fcce0 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 15770: 00adef10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 15771: 00774778 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 15771: 00774770 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 15772: 009eb988 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 15773: 00710dc8 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 15774: 0070b088 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 15773: 00710dc0 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 15774: 0070b080 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 15775: 00adf04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 15776: 00adfd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 15777: 00596334 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 15777: 0059632c 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 15778: 009949d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ - 15779: 005afa08 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 15779: 005afa00 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 15780: 00363980 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ - 15781: 00596c78 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 15782: 007b6e30 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 15783: 007c326c 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 15781: 00596c70 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 15782: 007b6e28 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 15783: 007c3264 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 15784: 002035e0 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 15785: 00aacb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 15786: 0077b41c 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 15787: 00574530 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 15786: 0077b414 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 15787: 00574528 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 15788: 00adf17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 15789: 00a127c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 15790: 00adeab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 15791: 00adecd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 15792: 00ab7b18 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 15793: 00adf1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 15794: 005b52bc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 15795: 00796fcc 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 15794: 005b52b4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 15795: 00796fc4 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 15796: 00adf268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 15797: 00adedca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 15798: 00adf876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 15799: 0027ad1c 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 15800: 00ab72c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 15801: 007e6ca0 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 15802: 007bf82c 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 15803: 007cb998 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ - 15804: 007f17ac 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 15801: 007e6c98 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 15802: 007bf824 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 15803: 007cb990 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 15804: 007f17a4 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 15805: 00ae03b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 15806: 003131cc 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 15807: 006fd80c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 15807: 006fd804 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 15808: 00aaa0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 15809: 00a11f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 15810: 00718260 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 15811: 007fb5fc 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 15810: 00718258 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 15811: 007fb5f4 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 15812: 00ae00b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 15813: 007603cc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 15814: 007cafd4 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 15813: 007603c4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 15814: 007cafcc 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 15815: 00aa8c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 15816: 00adec24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 15817: 00adeed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 15818: 007188cc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 15819: 00693a04 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 15818: 007188c4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 15819: 006939fc 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 15820: 00adf74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 15821: 00adff8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 15822: 0047b854 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 15823: 00ab26e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 15824: 003a82f4 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 15825: 00662ce0 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 15825: 00662cd8 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 15826: 00aaa0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 15827: 00ae06e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 15828: 004785d0 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 15829: 00ae01aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 15830: 007f8084 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 15831: 007367dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 15832: 0065bef0 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 15830: 007f807c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 15831: 007367d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 15832: 0065bee8 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 15833: 00ab65c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 15834: 00ae079e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 15835: 003fc1ec 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 15836: 00ad5de0 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 15837: 00ae0072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 15838: 00adf632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 15839: 0078d738 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 15840: 0074919c 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 15839: 0078d730 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 15840: 00749194 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 15841: 00adebb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 15842: 00293e18 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 15843: 00700258 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 15843: 00700250 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 15844: 0027d9d8 8 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 15845: 00218284 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 15846: 009ee608 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 15847: 00adf722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 15848: 00480930 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 15849: 00aa4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 15850: 006faa68 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 15851: 0057b284 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 15850: 006faa60 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 15851: 0057b27c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 15852: 00ae074a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 15853: 0069957c 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 15854: 0075bec0 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 15855: 0057070c 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 15856: 0059d860 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 15857: 007d2ac8 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 15853: 00699574 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 15854: 0075beb8 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 15855: 00570704 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 15856: 0059d858 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 15857: 007d2ac0 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 15858: 00ae01ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 15859: 00adea98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 15860: 007f69ac 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 15860: 007f69a4 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 15861: 00ade5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 15862: 00aac050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 15863: 0058e2c4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 15863: 0058e2bc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 15864: 00adf984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 15865: 0063ca30 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 15865: 0063ca28 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 15866: 00aabc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 15867: 00aad38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 15868: 00ae04ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 15869: 00aa8b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 15870: 006fd97c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 15870: 006fd974 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 15871: 0036bfc0 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 15872: 00aaa0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 15873: 00aaa34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 15874: 00238534 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 15875: 00aa69c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 15876: 00ab2374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 15877: 004cca78 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 15878: 005cb874 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 15879: 007c52c4 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 15878: 005cb86c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 15879: 007c52bc 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 15880: 00aae09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 15881: 0054e5a0 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 15881: 0054e598 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 15882: 00ade6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 15883: 00ab4984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 15884: 00799aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 15884: 00799a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 15885: 00ab1bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 15886: 002a7b9c 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 15887: 004b8760 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 15888: 00adfb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 15889: 00aba0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 15890: 005b3e58 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 15890: 005b3e50 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 15891: 00ab8ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 15892: 00adf73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 15893: 00ade6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 15894: 00ab1498 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 15895: 00ade922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 15896: 0074c6fc 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 15896: 0074c6f4 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 15897: 00adff10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 15898: 0023e038 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 15899: 00aba3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 15900: 0070f310 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 15900: 0070f308 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 15901: 00369ab4 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 15902: 004b4f08 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 15903: 00aded68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 15904: 007550f8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 15904: 007550f0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 15905: 00acd880 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 15906: 004d72f8 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 15907: 00adf8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 15908: 00adee46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 15909: 00adeb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 15910: 00417140 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 15911: 0021b7e4 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 15912: 00ab1adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 15913: 006a1fe4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 15913: 006a1fdc 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 15914: 0023509c 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 15915: 00ab2ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 15916: 007c453c 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 15917: 008f6260 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 15918: 007c9860 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 15919: 0061a354 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 15916: 007c4534 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 15917: 008f6250 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 15918: 007c9858 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 15919: 0061a34c 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 15920: 002175f0 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 15921: 00adf606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 15922: 00487834 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 15923: 007e597c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 15923: 007e5974 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 15924: 00ab168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 15925: 00aaf950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 15926: 00221da0 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 15927: 0021abdc 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 15928: 00321118 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 15929: 00aad51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 15930: 00abc098 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 15931: 00ab60e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 15932: 00ade6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 15933: 002370c8 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 15934: 0043a2bc 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 15935: 00aaba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 15936: 007c44c4 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 15937: 00521140 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 15936: 007c44bc 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 15937: 00521138 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 15938: 00ab18ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 15939: 00adfc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 15940: 00ab6124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 15941: 003feadc 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 15942: 00ab2504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 15943: 004576a4 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 15944: 0045fa10 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 15945: 00659b48 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 15945: 00659b40 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 15946: 00ade490 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 15947: 00adeaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 15948: 00ab1178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 15949: 0040a8d4 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 15950: 00437f94 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 15951: 00610dc0 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 15951: 00610db8 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 15952: 00adffce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 15953: 00aabcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 15954: 00aa6e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 15955: 0054c640 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 15956: 006e2b50 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 15955: 0054c638 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 15956: 006e2b48 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 15957: 0029a2f0 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 15958: 0060bfec 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 15958: 0060bfe4 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 15959: 002e83c0 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 15960: 00adf6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 15961: 004356d4 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 15962: 0045a3b0 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 15963: 00ab3164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 15964: 0075c97c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 15964: 0075c974 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 15965: 003f531c 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 15966: 007867e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 15966: 007867dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 15967: 00aa6550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 15968: 00784094 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 15969: 00715a44 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 15968: 0078408c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 15969: 00715a3c 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 15970: 002da19c 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 15971: 002297d4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 15972: 00aaa2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 15973: 00780088 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 15973: 00780080 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 15974: 00ae0642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 15975: 003ba4dc 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 15976: 002e8888 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 15977: 009ea738 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 15978: 004fe684 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 15978: 004fe67c 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 15979: 00adef20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 15980: 00ae02a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 15981: 00ab5f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 15982: 00adeeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 15983: 00ab1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 15984: 00aa91d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 15985: 00a15ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 15986: 0034f438 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 15987: 00adfd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 15988: 00239bf8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 15989: 006fdd14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 15989: 006fdd0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 15990: 00adea42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 15991: 00ab3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 15992: 00ab74a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 15993: 00770170 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 15993: 00770168 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 15994: 00ade776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 15995: 00229ba0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 15996: 0078f3f4 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 15997: 006d8714 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 15996: 0078f3ec 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 15997: 006d870c 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 15998: 00aa8ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 15999: 00ab7af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 16000: 007b4e38 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 16000: 007b4e30 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 16001: 00ab0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 16002: 00aabcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 16003: 00799094 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 16003: 0079908c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 16004: 0042d128 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ - 16005: 007cd474 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 16006: 0057113c 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 16007: 007fb8a4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 16008: 007055b4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 16005: 007cd46c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 16006: 00571134 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 16007: 007fb89c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 16008: 007055ac 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 16009: 00adf854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 16010: 0036be08 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 16011: 00adfb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 16012: 00ab30c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 16013: 00630b20 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 16013: 00630b18 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 16014: 009ea9ac 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 16015: 0069cf88 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 16015: 0069cf80 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 16016: 004d73bc 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 16017: 007c9770 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 16017: 007c9768 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 16018: 00a135b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 16019: 00ae04ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 16020: 00aabaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 16021: 005e30ec 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 16021: 005e30e4 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 16022: 00ae02e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 16023: 00adeb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 16024: 0027af68 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 16025: 005ee698 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 16026: 006451ec 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 16027: 0058bfc4 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 16028: 0072db90 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 16029: 005e143c 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 16025: 005ee690 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 16026: 006451e4 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 16027: 0058bfbc 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 16028: 0072db88 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 16029: 005e1434 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 16030: 002a61f0 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 16031: 00ade7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 16032: 001ed4a4 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 16033: 00ade9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 16034: 00adf4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 16035: 00aa5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 16036: 0072e9b8 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 16037: 00645604 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 16036: 0072e9b0 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 16037: 006455fc 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 16038: 00aa596c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 16039: 007384fc 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 16039: 007384f4 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 16040: 00aad66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 16041: 00ab97a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 16042: 00784a68 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 16042: 00784a60 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 16043: 0042f0d4 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 16044: 00ab6ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 16045: 00adfd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 16046: 003f74f8 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 16047: 00aba094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 16048: 0051a6c0 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 16048: 0051a6b8 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 16049: 00adeb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 16050: 00509b5c 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 16051: 0072f3d0 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 16050: 00509b54 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 16051: 0072f3c8 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 16052: 00aaf418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 16053: 00ab6214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 16054: 007a2824 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 16054: 007a281c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 16055: 00ab7d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 16056: 00ab86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 16057: 005c53f4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 16057: 005c53ec 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 16058: 00ae022a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 16059: 00aa5a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 16060: 002219d0 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 16061: 0027b314 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 16062: 007642b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 16062: 007642ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 16063: 003ba360 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 16064: 00ab96d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 16065: 007de8ac 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 16066: 00728230 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 16067: 00751834 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ - 16068: 004df360 220 FUNC GLOBAL DEFAULT 12 helper_update_fpcsr │ │ │ │ + 16065: 007de8a4 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 16066: 00728228 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 16067: 0075182c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 16068: 004df35c 220 FUNC GLOBAL DEFAULT 12 helper_update_fpcsr │ │ │ │ 16069: 00adeb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 16070: 007c9488 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 16070: 007c9480 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 16071: 00ade970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 16072: 00ab9b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 16073: 007153c0 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 16074: 006fc728 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 16075: 0075660c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 16073: 007153b8 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 16074: 006fc720 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 16075: 00756604 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 16076: 003696a4 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 16077: 009eb8bc 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 16078: 005d3dc0 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 16078: 005d3db8 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 16079: 00ab0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 16080: 00477178 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 16081: 00a148c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 16082: 003aeb48 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 16083: 00aded62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 16084: 00570e70 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 16084: 00570e68 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 16085: 00aaab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 16086: 004565c0 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ - 16087: 0051c08c 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 16087: 0051c084 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 16088: 00244904 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 16089: 00adedde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 16090: 00427600 28 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 16091: 0025bae4 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 16092: 00aa72e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 16093: 0058b99c 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 16094: 0070ee90 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 16093: 0058b994 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 16094: 0070ee88 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 16095: 00ab50e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 16096: 00ae02fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 16097: 00a1352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 16098: 00ab35b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 16099: 009eaa98 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 16100: 002da284 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 16101: 00ade46d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ @@ -16108,2042 +16108,2042 @@ │ │ │ │ 16104: 00aa577c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 16105: 00485444 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 16106: 00227c38 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 16107: 00adf49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 16108: 00aa7234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 16109: 00adfc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 16110: 00adea04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 16111: 006edf48 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 16112: 00652c44 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 16111: 006edf40 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 16112: 00652c3c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 16113: 00ae04e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 16114: 00aae47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 16115: 00adfe88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 16116: 00ae01e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 16117: 00adedf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 16118: 003d3bec 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 16119: 0036483c 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 16120: 00ab6b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 16121: 0077f698 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 16122: 005790b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 16121: 0077f690 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 16122: 005790a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 16123: 00aa71e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 16124: 00376838 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 16125: 00448264 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 16126: 00aa7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 16127: 00aa9298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 16128: 00aaf198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 16129: 007717bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 16129: 007717b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 16130: 00a9e758 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 16131: 00adfef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 16132: 00639a38 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 16133: 00544c40 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 16132: 00639a30 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 16133: 00544c38 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 16134: 00aa8fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 16135: 00ab7538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 16136: 007c01a4 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 16136: 007c019c 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 16137: 00448918 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 16138: 0031bc94 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 16139: 007884d8 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 16139: 007884d0 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 16140: 00a1229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 16141: 00aaf688 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 16142: 00643fb4 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 16143: 006bc96c 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 16144: 00725a98 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 16142: 00643fac 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 16143: 006bc964 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 16144: 00725a90 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 16145: 0029a154 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 16146: 00ab94b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 16147: 00952f20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 16147: 00952f10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 16148: 00aaef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 16149: 00aaf248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 16150: 004279d8 216 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 16151: 00adf0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 16152: 00ab0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 16153: 005e5f04 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 16153: 005e5efc 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 16154: 0045f5bc 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 16155: 00adee2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 16156: 0022cfc0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 16157: 00aa4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 16158: 00a11a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 16159: 007fa234 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 16160: 00644c00 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 16161: 005bd53c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 16159: 007fa22c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 16160: 00644bf8 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 16161: 005bd534 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 16162: 00a9e8c0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 16163: 0036893c 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 16164: 00aaa02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 16165: 00770678 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 16166: 00730404 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 16167: 0052476c 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 16168: 005420d8 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 16165: 00770670 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 16166: 007303fc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 16167: 00524764 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 16168: 005420d0 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 16169: 00adf03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 16170: 00aad05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 16171: 00ab3fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 16172: 00aae22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 16173: 00ae0764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 16174: 006d7ef8 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 16174: 006d7ef0 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 16175: 00aaea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 16176: 00aba858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 16177: 0073912c 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 16178: 0077cffc 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 16177: 00739124 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 16178: 0077cff4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 16179: 00aaf7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 16180: 007cfebc 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 16180: 007cfeb4 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 16181: 004172c4 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 16182: 00ad6f34 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 16183: 00abc0a0 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 16184: 00adf028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 16185: 00aa67b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 16186: 0060ff9c 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 16186: 0060ff94 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 16187: 00aacd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 16188: 00adeb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 16189: 00ade454 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 16190: 00589340 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 16191: 0071ad54 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 16190: 00589338 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 16191: 0071ad4c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 16192: 009ea168 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 16193: 00439428 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 16194: 0073a8b4 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 16195: 007aaf50 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 16194: 0073a8ac 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 16195: 007aaf48 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 16196: 00ab6e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ - 16197: 0063a41c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 16198: 007abce8 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 16199: 007d5c08 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 16197: 0063a414 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 16198: 007abce0 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 16199: 007d5c00 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 16200: 00469598 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 16201: 00adeb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 16202: 00adf914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 16203: 0071bc9c 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 16203: 0071bc94 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 16204: 0034e4c8 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 16205: 00aad68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 16206: 003b8c84 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 16207: 00734908 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 16207: 00734900 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 16208: 00a1019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 16209: 00aa67f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 16210: 00585a0c 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 16210: 00585a04 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 16211: 00adfc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 16212: 007f20e4 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 16213: 0076a2f0 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 16212: 007f20dc 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 16213: 0076a2e8 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 16214: 00adf23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 16215: 00adf9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 16216: 00a134a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 16217: 00adf022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 16218: 00adf6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 16219: 0065df1c 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 16219: 0065df14 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 16220: 00ae0162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 16221: 00aace4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 16222: 00653140 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 16223: 007088dc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 16222: 00653138 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 16223: 007088d4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 16224: 00ab48a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 16225: 002d9ef0 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 16226: 005e2840 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 16227: 006ded7c 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 16226: 005e2838 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 16227: 006ded74 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 16228: 00adf700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 16229: 007c5fc4 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 16229: 007c5fbc 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 16230: 00aba3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 16231: 00aa8368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 16232: 004ce408 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 16233: 00227c78 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 16234: 00aac380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 16235: 009eac3c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 16236: 00ae0422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 16237: 0031bfb4 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 16238: 00429778 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 16239: 00adf0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 16240: 00511aa4 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 16240: 00511a9c 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 16241: 00adf902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 16242: 00adf42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 16243: 007368f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 16243: 007368e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 16244: 00adf976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 16245: 00615e4c 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 16245: 00615e44 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 16246: 00ae02a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 16247: 005567b4 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 16247: 005567ac 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 16248: 00ade700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 16249: 00ae0c54 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 16250: 00adf790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 16251: 00352e30 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 16252: 0022d364 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 16253: 00ab9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 16254: 00ad6ec0 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 16255: 00ab0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 16256: 007c18d8 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 16256: 007c18d0 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 16257: 00aa8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 16258: 004ec7e4 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 16258: 004ec7dc 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 16259: 00aaef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 16260: 00adf5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 16261: 004d309c 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 16262: 00adf796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 16263: 0070b630 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 16263: 0070b628 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 16264: 00adf834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 16265: 00adfeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 16266: 003fbfe0 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 16267: 00574880 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 16268: 005dd2b4 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 16267: 00574878 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 16268: 005dd2ac 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 16269: 0035fe0c 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 16270: 004278c8 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 16271: 00a1142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 16272: 007eead4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 16273: 00645718 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 16274: 0054d9bc 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 16272: 007eeacc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 16273: 00645710 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 16274: 0054d9b4 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 16275: 00abbe90 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 16276: 00adf7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 16277: 00ab6be4 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 16278: 00adf0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 16279: 00952e48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 16280: 00746a88 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 16281: 0077b294 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 16279: 00952e38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 16280: 00746a80 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 16281: 0077b28c 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 16282: 00aabe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 16283: 00aaa91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 16284: 005b1a34 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 16285: 007cad9c 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 16284: 005b1a2c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 16285: 007cad94 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 16286: 00ae059e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 16287: 00786788 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 16287: 00786780 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 16288: 004853cc 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 16289: 00ab35c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 16290: 00ab98a4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 16291: 00adf9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 16292: 00a10118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 16293: 00ab3324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 16294: 00616f68 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 16294: 00616f60 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 16295: 002de4f0 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 16296: 00ab30b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 16297: 00aaacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 16298: 003b8dbc 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 16299: 007c2514 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 16299: 007c250c 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 16300: 00aac300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 16301: 00610c34 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 16301: 00610c2c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 16302: 0044a28c 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 16303: 00ae05d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 16304: 00ab838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 16305: 00adf490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 16306: 00adfdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 16307: 00adec2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 16308: 002a6324 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 16309: 00ab6964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 16310: 00961078 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 16310: 00961068 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 16311: 003475e0 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 16312: 00aacefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 16313: 00aadbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 16314: 00306c14 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 16315: 00adf9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 16316: 005cc1dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 16316: 005cc1d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 16317: 0031d480 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 16318: 00221ab8 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 16319: 00ade97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 16320: 00a1e0a4 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 16321: 00adeeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 16322: 005d4c10 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 16322: 005d4c08 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 16323: 00adfaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 16324: 00adf484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 16325: 007469c0 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 16326: 0079bbb4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 16327: 005dc854 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 16328: 007835b8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 16325: 007469b8 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 16326: 0079bbac 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 16327: 005dc84c 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 16328: 007835b0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 16329: 00352650 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 16330: 00ae0626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 16331: 00adfe1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 16332: 00231618 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 16333: 007e9724 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 16334: 0058ded8 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 16333: 007e971c 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 16334: 0058ded0 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 16335: 0025b9cc 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 16336: 005f6378 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 16337: 00734d80 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 16336: 005f6370 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 16337: 00734d78 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 16338: 00ab883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 16339: 00573998 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 16340: 008f6b88 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 16341: 007d4ff0 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 16339: 00573990 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 16340: 008f6b78 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 16341: 007d4fe8 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 16342: 00adf3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 16343: 00ab1258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 16344: 006f4fd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 16344: 006f4fd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 16345: 00aa74b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 16346: 00ab75d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 16347: 00742320 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 16347: 00742318 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 16348: 00aba8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 16349: 004701f0 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 16350: 00724ea8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 16350: 00724ea0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 16351: 00ade8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 16352: 00adf16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 16353: 002176f8 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 16354: 00ab0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 16355: 00ab4db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 16356: 00a113a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 16357: 00adee9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 16358: 00420e50 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 16359: 00223ee4 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 16360: 00adf536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 16361: 0046208c 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 16362: 00aa7034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 16363: 007572c8 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 16363: 007572c0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 16364: 00aaef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 16365: 00ab9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 16366: 00736894 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 16366: 0073688c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 16367: 00adedd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 16368: 00adff92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 16369: 00adf1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 16370: 00717354 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 16370: 0071734c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 16371: 00aabb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 16372: 0059688c 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 16372: 00596884 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 16373: 00aa8468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 16374: 00577200 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 16375: 0066c628 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 16376: 0070cef4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 16374: 005771f8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 16375: 0066c620 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 16376: 0070ceec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 16377: 00ad5d92 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 16378: 00aa57ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 16379: 0034e63c 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 16380: 00aa4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 16381: 0022d76c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 16382: 00adf532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 16383: 00ab1cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 16384: 00ab3054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 16385: 00758908 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 16386: 00503364 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 16385: 00758900 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 16386: 0050335c 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 16387: 00ae0428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 16388: 005668a4 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 16388: 0056689c 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 16389: 00ab31c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 16390: 00ab36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 16391: 004af468 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 16392: 00ab2d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 16393: 00ab1cfc 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 16394: 00aadb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 16395: 00ae02de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 16396: 00ab8f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 16397: 0021b6dc 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 16398: 006f4f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 16398: 006f4f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 16399: 004d34a8 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 16400: 00ade664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 16401: 0043bed8 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 16402: 00611938 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 16402: 00611930 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 16403: 00ae0c5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 16404: 00adf112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 16405: 002174d8 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 16406: 00ae0c5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 16407: 007c5bcc 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 16407: 007c5bc4 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 16408: 00ab4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 16409: 00aa76e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 16410: 0043bccc 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 16411: 00aa7384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 16412: 00adec10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 16413: 0022e1ec 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 16414: 00561de8 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 16414: 00561de0 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 16415: 00acd268 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 16416: 00227894 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 16417: 00adea6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 16418: 005aec38 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 16418: 005aec30 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 16419: 0021a078 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 16420: 00ae0260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ - 16421: 005b4488 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 16421: 005b4480 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 16422: 00ab1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 16423: 00736b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 16423: 00736b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 16424: 00ab5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 16425: 00ae0cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 16426: 00ade662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 16427: 007d4a34 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 16427: 007d4a2c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 16428: 00a10094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 16429: 00ab6824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 16430: 00adf10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 16431: 004a4e34 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 16432: 00aa8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 16433: 00230c10 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 16434: 007bae80 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 16434: 007bae78 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 16435: 0034c2d8 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 16436: 00aa5a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 16437: 0034ffcc 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 16438: 0021571c 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 16439: 002a9464 100 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 16440: 00ade56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 16441: 007d5ad4 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 16441: 007d5acc 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 16442: 00adf1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 16443: 00aaaabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 16444: 007e0b54 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 16444: 007e0b4c 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 16445: 00ae0784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 16446: 00708dac 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 16446: 00708da4 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 16447: 00ab4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 16448: 00653c34 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 16448: 00653c2c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 16449: 003524b4 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 16450: 0067a900 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 16450: 0067a8f8 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 16451: 00aae06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 16452: 002305c4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 16453: 006fcce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 16454: 005b2004 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ - 16455: 005678b8 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 16453: 006fcce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16454: 005b1ffc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 16455: 005678b0 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 16456: 009e9ef8 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 16457: 00ade8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 16458: 009eaadc 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 16459: 00adea5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 16460: 00ade7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 16461: 006ed768 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 16462: 00738cc0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 16461: 006ed760 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 16462: 00738cb8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 16463: 00aa9158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 16464: 00ae0338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 16465: 006df894 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 16465: 006df88c 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 16466: 00ae0236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 16467: 00414a94 2288 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 16468: 00ade5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 16469: 00adf8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 16470: 00ae06aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 16471: 00ab1afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 16472: 0076c064 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 16472: 0076c05c 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 16473: 0029bd68 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 16474: 00adfeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 16475: 00adecb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 16476: 006254b8 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 16476: 006254b0 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 16477: 00adf4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 16478: 0053cf3c 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 16478: 0053cf34 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 16479: 00aa42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 16480: 00ae02a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 16481: 00aaf098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 16482: 00472ccc 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 16483: 00ade473 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 16484: 0075d82c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 16485: 00713de4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 16484: 0075d824 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 16485: 00713ddc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 16486: 00a11324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 16487: 00adedda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 16488: 0022e298 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 16489: 0046736c 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 16490: 005f569c 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ - 16491: 004df43c 60 FUNC GLOBAL DEFAULT 12 cpu_set_fpcsr │ │ │ │ + 16490: 005f5694 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 16491: 004df438 60 FUNC GLOBAL DEFAULT 12 cpu_set_fpcsr │ │ │ │ 16492: 00ab3224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 16493: 00adffd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 16494: 00ab0598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 16495: 00ae045a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 16496: 00435344 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 16497: 00294260 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 16498: 00adf80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 16499: 0043e240 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 16500: 005e9e38 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 16500: 005e9e30 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 16501: 00adfe46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 16502: 00adf40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 16503: 00ab0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 16504: 00adf9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 16505: 0046f7ec 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 16506: 0042b2a4 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 16507: 0057ab98 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ - 16508: 00628b14 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 16509: 00778734 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 16507: 0057ab90 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 16508: 00628b0c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 16509: 0077872c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 16510: 003bc6f0 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 16511: 00746c38 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 16511: 00746c30 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 16512: 009eb8ec 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 16513: 00aacc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 16514: 0031d3a8 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 16515: 004d5bcc 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 16516: 00ab2754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 16517: 0055ac74 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 16517: 0055ac6c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 16518: 00ab879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 16519: 00351a10 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 16520: 00a9e908 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 16521: 00aa8578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 16522: 00785160 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 16522: 00785158 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 16523: 009ea5b8 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 16524: 00ab76e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 16525: 00965b04 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 16525: 00965af4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 16526: 00ae02c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 16527: 00adf234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 16528: 00aace9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 16529: 00572c60 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 16529: 00572c58 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 16530: 00ab3e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 16531: 00adfd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 16532: 00799488 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 16533: 0059d778 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 16532: 00799480 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 16533: 0059d770 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 16534: 00ab81bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 16535: 00ab66c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 16536: 00ab1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 16537: 007fc650 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 16538: 00682940 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 16537: 007fc648 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 16538: 00682938 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 16539: 00ae0278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 16540: 005972a0 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 16540: 00597298 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 16541: 00ab2e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 16542: 00adfff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 16543: 005b2bcc 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 16543: 005b2bc4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 16544: 00ab2384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 16545: 00ab6554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 16546: 00adf95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 16547: 00799c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 16547: 00799c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 16548: 00adfb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 16549: 00ab837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 16550: 00aa6a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 16551: 00ab2674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 16552: 00aafa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 16553: 00aacd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 16554: 00aa5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 16555: 0052c740 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 16555: 0052c738 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 16556: 0048eaf8 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 16557: 004af140 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 16558: 002ed2ac 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 16559: 00ade9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 16560: 004c1dac 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 16561: 007fa5cc 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 16561: 007fa5c4 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 16562: 00ab7328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 16563: 00ae017e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 16564: 00755c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 16565: 007db304 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 16564: 00755c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 16565: 007db2fc 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 16566: 00ab6734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 16567: 0063a1a0 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 16568: 00572a50 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 16567: 0063a198 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 16568: 00572a48 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 16569: 00ade860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 16570: 00adf894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 16571: 00a9e6d0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 16572: 009ea180 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 16573: 00ab3f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 16574: 00435e00 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 16575: 00310820 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 16576: 00ab0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ - 16577: 005b261c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 16578: 00558f68 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 16577: 005b2614 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 16578: 00558f60 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 16579: 00ab1bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 16580: 007480f8 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 16580: 007480f0 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 16581: 00ade4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 16582: 006241d8 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 16583: 00721cf8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 16582: 006241d0 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 16583: 00721cf0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 16584: 002399b8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 16585: 0070d7dc 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 16585: 0070d7d4 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 16586: 004ab35c 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ - 16587: 005b20d4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 16587: 005b20cc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 16588: 00adfb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 16589: 0079da20 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 16589: 0079da18 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 16590: 004a4d68 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 16591: 00ab3134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 16592: 00aded82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 16593: 00202f68 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 16594: 00ae0206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 16595: 00aba7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 16596: 00adf0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 16597: 00aa5160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 16598: 0057a6b4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 16598: 0057a6ac 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 16599: 00adedbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 16600: 00aa9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 16601: 00ab7d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 16602: 002e716c 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 16603: 004925e8 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 16604: 00ab7358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 16605: 007f7690 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 16605: 007f7688 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 16606: 003b87dc 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 16607: 00aa7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 16608: 00ab7588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 16609: 00ab3194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 16610: 007fdf80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 16610: 007fdf78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 16611: 00aaf0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 16612: 00aae43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 16613: 00ab89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 16614: 00567fc0 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 16615: 00769744 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 16614: 00567fb8 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 16615: 0076973c 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 16616: 0022e348 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 16617: 0044a4a0 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 16618: 00ab03a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 16619: 007c7fd0 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 16620: 00649840 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 16621: 007decb8 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 16619: 007c7fc8 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 16620: 00649838 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 16621: 007decb0 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 16622: 00aadedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 16623: 00ade59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 16624: 0043b5f0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 16625: 007706d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 16625: 007706cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 16626: 00439e48 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 16627: 00ab66d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 16628: 007cd9a4 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 16628: 007cd99c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 16629: 00adfa76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 16630: 0029951c 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 16631: 0023f674 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 16632: 0079e5b0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 16633: 00965abc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 16634: 005680a8 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 16632: 0079e5a8 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 16633: 00965aac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 16634: 005680a0 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 16635: 00adf214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 16636: 00aa7164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 16637: 00aa77a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 16638: 005cc39c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 16639: 00755934 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 16640: 006fbc04 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 16641: 0077f81c 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 16638: 005cc394 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 16639: 0075592c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 16640: 006fbbfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 16641: 0077f814 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 16642: 00aa4368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 16643: 00ab3cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 16644: 00ae059c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 16645: 00472878 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 16646: 00aad25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 16647: 00ab6f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ - 16648: 007d1bf0 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 16648: 007d1be8 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 16649: 00adff12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 16650: 00aa5b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 16651: 009eb5e8 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 16652: 0043e800 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 16653: 002a76e4 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 16654: 00aadefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 16655: 0054e058 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 16656: 00624e08 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 16655: 0054e050 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 16656: 00624e00 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 16657: 00ade774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 16658: 00adf864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 16659: 00aa9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 16660: 00aab5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 16661: 00ab0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 16662: 00495668 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 16663: 002151bc 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 16664: 00ab7498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 16665: 00adf75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 16666: 007c43e8 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 16667: 0056cc8c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 16666: 007c43e0 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 16667: 0056cc84 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 16668: 00444940 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 16669: 00aad04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 16670: 006f575c 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 16670: 006f5754 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 16671: 004681ac 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 16672: 00ade9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 16673: 00ade9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 16674: 00aa6100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 16675: 00aa87b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 16676: 009948bc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 16677: 00ab6674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 16678: 00aa91e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 16679: 00ab4a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 16680: 00699a20 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 16680: 00699a18 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 16681: 00aaab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 16682: 00adf870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 16683: 00552174 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 16683: 0055216c 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 16684: 004aa018 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 16685: 007043ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 16686: 0066a5d4 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 16685: 007043e4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 16686: 0066a5cc 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 16687: 0029aa90 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 16688: 009e45a8 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 16689: 007ab468 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 16690: 007d6928 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 16689: 007ab460 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 16690: 007d6920 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 16691: 00397514 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 16692: 00770c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 16692: 00770c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 16693: 00a9eb24 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 16694: 00aa8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 16695: 001ea754 44 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 16696: 00adfb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 16697: 009eb2a8 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 16698: 00adf138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 16699: 00aa8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 16700: 00537b5c 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 16700: 00537b54 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 16701: 00aae49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 16702: 006fc054 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 16702: 006fc04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 16703: 00aa92b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 16704: 0059728c 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 16704: 00597284 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 16705: 0043b7c0 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 16706: 00aaf3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 16707: 007c9d24 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 16707: 007c9d1c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 16708: 00ab2714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 16709: 009d83ec 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 16710: 00adf926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 16711: 00ab7288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 16712: 00aaad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 16713: 0057f058 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 16714: 005b28c4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 16715: 007d2060 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 16716: 00734850 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 16713: 0057f050 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 16714: 005b28bc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 16715: 007d2058 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 16716: 00734848 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 16717: 00ab2b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 16718: 0042fe80 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 16719: 00aaf238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 16720: 00adf26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 16721: 00aa81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 16722: 00745478 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 16722: 00745470 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 16723: 00adeba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 16724: 00adf886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 16725: 00ade574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 16726: 006fd588 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 16726: 006fd580 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 16727: 00ab3d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 16728: 00aa4dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 16729: 00aded1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 16730: 00217d48 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 16731: 00adf0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 16732: 00aada3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 16733: 004d0ff0 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 16734: 00adfdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 16735: 00279ea0 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 16736: 009eb06c 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 16737: 00655bfc 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 16737: 00655bf4 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 16738: 00aa4408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 16739: 00ab7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 16740: 006f5574 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 16740: 006f556c 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 16741: 0043cc54 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 16742: 006dbefc 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 16743: 00804b58 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 16742: 006dbef4 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 16743: 00804b50 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 16744: 00ab22a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 16745: 006042dc 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 16746: 005b1618 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 16745: 006042d4 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 16746: 005b1610 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 16747: 00215330 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 16748: 006462fc 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 16748: 006462f4 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 16749: 0048d5b4 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 16750: 00a9e7d8 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 16751: 00aaf358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 16752: 00694770 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 16752: 00694768 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 16753: 00aab470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 16754: 0079300c 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 16754: 00793004 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 16755: 002923b4 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 16756: 00ab181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 16757: 00ade456 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 16758: 00adea9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 16759: 005bd95c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 16760: 007eab7c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 16761: 00571744 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 16762: 005bb9d4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 16759: 005bd954 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 16760: 007eab74 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 16761: 0057173c 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 16762: 005bb9cc 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 16763: 00ab9c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 16764: 00ae0030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 16765: 005558d4 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 16765: 005558cc 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 16766: 00ab56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 16767: 00ae073c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 16768: 007f74a8 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 16768: 007f74a0 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 16769: 00adf1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 16770: 00573980 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 16770: 00573978 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 16771: 00aab5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 16772: 003badcc 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 16773: 00aba2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 16774: 00ade462 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 16775: 00aa6920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 16776: 00ab2ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 16777: 00ae03d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 16778: 009ea61c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 16779: 00aaf5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 16780: 0022cbf4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 16781: 00ab7788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ - 16782: 0078b4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 16782: 0078b4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 16783: 00aabca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 16784: 004cb670 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 16785: 00952ed8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 16786: 00579ff4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 16787: 00917b38 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 16785: 00952ec8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 16786: 00579fec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 16787: 00917b28 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 16788: 00ade552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 16789: 00615e6c 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 16790: 006fc950 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 16789: 00615e64 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 16790: 006fc948 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 16791: 00aa9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 16792: 00298e9c 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 16793: 00917b34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 16793: 00917b24 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 16794: 00adf348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 16795: 00ab5100 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 16796: 0073f280 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 16796: 0073f278 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 16797: 0032bee0 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 16798: 00adf8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 16799: 00658998 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 16799: 00658990 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 16800: 00ae0748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 16801: 00492704 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 16802: 0071b58c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 16803: 007d2708 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 16802: 0071b584 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 16803: 007d2700 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 16804: 00aad40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 16805: 00adfd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 16806: 0080328c 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 16806: 00803284 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 16807: 00279eac 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 16808: 00771224 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 16808: 0077121c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 16809: 004d3380 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 16810: 00ad5d53 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 16811: 00aba1c4 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 16812: 009179e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 16812: 009179d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 16813: 0048e980 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 16814: 00adfd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 16815: 00aa7778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 16816: 0057147c 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 16816: 00571474 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 16817: 00481794 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 16818: 00adf39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 16819: 0051b6ac 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 16820: 007d4868 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 16821: 007556b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 16819: 0051b6a4 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 16820: 007d4860 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 16821: 007556a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 16822: 00239284 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 16823: 00aba7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 16824: 00579cb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 16824: 00579ca8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 16825: 00ae023c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 16826: 006da4cc 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 16826: 006da4c4 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 16827: 00302d54 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 16828: 00ab5070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 16829: 00aa8dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 16830: 008025f8 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 16830: 008025f0 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 16831: 00aba608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 16832: 00adf474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 16833: 006fb5e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 16834: 007b9f50 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 16835: 005732b8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 16836: 0053cad8 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 16837: 00731044 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 16833: 006fb5e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 16834: 007b9f48 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 16835: 005732b0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 16836: 0053cad0 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 16837: 0073103c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 16838: 00ae04d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 16839: 00aba144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 16840: 00302b8c 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 16841: 0072c31c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 16842: 005584d0 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 16841: 0072c314 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 16842: 005584c8 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 16843: 00aa4cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 16844: 00480954 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 16845: 00adead2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 16846: 007e1800 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 16847: 00792460 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 16846: 007e17f8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 16847: 00792458 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 16848: 009e5d98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 16849: 007587c8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 16850: 00791814 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 16851: 006e17fc 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 16849: 007587c0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 16850: 0079180c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 16851: 006e17f4 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 16852: 00aa8598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 16853: 00645e54 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 16853: 00645e4c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 16854: 00adfc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 16855: 0073a388 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 16855: 0073a380 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 16856: 00ade48d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 16857: 00230a1c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 16858: 00ae0b18 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 16859: 00294f3c 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 16860: 00597334 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 16860: 0059732c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 16861: 00ab9474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 16862: 00adf6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 16863: 0072c264 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 16863: 0072c25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 16864: 00adf574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 16865: 005b65dc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 16865: 005b65d4 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 16866: 00aacf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 16867: 0058a41c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 16867: 0058a414 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 16868: 00adfe6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ - 16869: 00672658 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 16869: 00672650 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 16870: 00adfaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 16871: 00ae058e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 16872: 005eeb58 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 16873: 00573b78 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 16874: 00775b84 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 16872: 005eeb50 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 16873: 00573b70 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 16874: 00775b7c 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 16875: 00ab7eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 16876: 00723ab8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 16876: 00723ab0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 16877: 00aaecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 16878: 00ae00ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 16879: 00217914 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 16880: 0027a7dc 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 16881: 00adef0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 16882: 00aa81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 16883: 005d4088 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 16883: 005d4080 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 16884: 00aac1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 16885: 00adf0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 16886: 00ab09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 16887: 003bd0e0 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 16888: 005bbec4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 16888: 005bbebc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 16889: 00adfa50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 16890: 00aa44a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 16891: 006fc1c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 16891: 006fc1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 16892: 00ade8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 16893: 00767860 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 16893: 00767858 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 16894: 004af904 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 16895: 00ade4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 16896: 007ceeb0 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 16896: 007ceea8 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 16897: 00ae041c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 16898: 00ab0498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 16899: 00ade4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 16900: 007607d4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 16900: 007607cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 16901: 00ab836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 16902: 00ab83fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 16903: 005ee0bc 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 16903: 005ee0b4 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 16904: 0023c044 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 16905: 006ebef0 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 16906: 007fc254 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 16907: 005bcb58 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 16905: 006ebee8 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 16906: 007fc24c 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 16907: 005bcb50 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 16908: 00ab42ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 16909: 00aad69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 16910: 0060eaf8 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 16911: 00755d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 16910: 0060eaf0 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 16911: 00755d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 16912: 00ade950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 16913: 009eae78 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 16914: 0078d140 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 16914: 0078d138 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 16915: 004c7e2c 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 16916: 00aaeaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 16917: 00ab0258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 16918: 007748bc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 16919: 007c7d40 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 16920: 00737624 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 16918: 007748b4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 16919: 007c7d38 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 16920: 0073761c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 16921: 00adf86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ - 16922: 0053b920 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 16922: 0053b918 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 16923: 00adec8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ - 16924: 006fafcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 16925: 0058faf8 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 16924: 006fafc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 16925: 0058faf0 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 16926: 00ae0404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 16927: 00aba968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 16928: 00aabee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 16929: 00ade6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 16930: 009e9f2c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 16931: 00804a7c 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 16931: 00804a74 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 16932: 00adec0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 16933: 00adefae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 16934: 0021d058 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 16935: 00ab7e54 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 16936: 00aae3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 16937: 00585d48 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 16937: 00585d40 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 16938: 0043d2d0 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 16939: 00524488 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 16940: 0069cedc 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 16939: 00524480 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 16940: 0069ced4 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 16941: 00ae070e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 16942: 00558730 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 16942: 00558728 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 16943: 00ab2954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 16944: 00ab7db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 16945: 005da8a8 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 16946: 0068bd78 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 16945: 005da8a0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 16946: 0068bd70 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 16947: 002e955c 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 16948: 007a9474 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 16948: 007a946c 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 16949: 00226700 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 16950: 0076a054 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 16950: 0076a04c 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 16951: 00ab34e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 16952: 00708b00 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 16952: 00708af8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 16953: 00adf8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 16954: 0065d4a8 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 16954: 0065d4a0 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 16955: 00adffee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 16956: 00aa7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 16957: 00787008 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 16958: 00797434 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 16959: 00680a60 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 16957: 00787000 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 16958: 0079742c 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 16959: 00680a58 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 16960: 00ade93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 16961: 00ab0068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 16962: 006ec03c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 16963: 00568978 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 16962: 006ec034 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 16963: 00568970 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 16964: 00aaf6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 16965: 0079e168 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 16965: 0079e160 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 16966: 00ab56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 16967: 00abaa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 16968: 004b1b08 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 16969: 00ab5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 16970: 006fe700 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 16971: 0077eca0 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 16970: 006fe6f8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16971: 0077ec98 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 16972: 00ade7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 16973: 005ea0fc 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 16974: 007dfc0c 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 16973: 005ea0f4 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 16974: 007dfc04 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 16975: 00aa7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 16976: 00adf9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 16977: 00adea6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 16978: 00ab05b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 16979: 00543bc4 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 16980: 0073a15c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 16979: 00543bbc 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 16980: 0073a154 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 16981: 00ab40dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 16982: 00ab7d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 16983: 0078414c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 16983: 00784144 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 16984: 00aa84b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 16985: 00ade650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 16986: 004a9d98 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 16987: 0070f010 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 16988: 007d8cfc 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 16987: 0070f008 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 16988: 007d8cf4 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 16989: 00ae0290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 16990: 0051bb38 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 16991: 007e4a14 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 16990: 0051bb30 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 16991: 007e4a0c 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 16992: 0048153c 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 16993: 00aab680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 16994: 00ab5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 16995: 00781ea4 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 16995: 00781e9c 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 16996: 00adec36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 16997: 007a8fe4 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 16997: 007a8fdc 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 16998: 00ab1a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 16999: 00484dcc 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 17000: 00adf8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 17001: 007394b8 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 17001: 007394b0 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 17002: 00a15bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 17003: 00456c3c 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 17004: 00aaf2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 17005: 00aa5b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 17006: 0023a6c0 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 17007: 00658b00 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 17007: 00658af8 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 17008: 00ab86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 17009: 00240994 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 17010: 00aa4678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 17011: 00aa83d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 17012: 00adee86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 17013: 00ab6af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 17014: 00ab3a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 17015: 00adec9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 17016: 0021f390 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 17017: 00aaf138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 17018: 007bea50 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 17019: 0078fd00 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 17020: 0053d1b4 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 17021: 00804634 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 17018: 007bea48 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 17019: 0078fcf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 17020: 0053d1ac 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 17021: 0080462c 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 17022: 00ade43b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 17023: 0051ca20 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 17023: 0051ca18 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 17024: 00ab3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 17025: 00ab9da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 17026: 00ab9688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 17027: 00adf292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 17028: 00645878 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 17029: 006fc7e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 17028: 00645870 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 17029: 006fc7d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 17030: 00aadf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 17031: 00480780 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 17032: 00730b84 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 17033: 0056cbec 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 17032: 00730b7c 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 17033: 0056cbe4 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 17034: 00aad6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 17035: 004ab0e8 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 17036: 004b4c90 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 17037: 0058d368 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 17038: 005cc09c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 17039: 007d5e9c 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 17040: 007b7154 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 17041: 00632414 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 17042: 005c9904 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 17043: 00795098 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 17037: 0058d360 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 17038: 005cc094 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 17039: 007d5e94 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 17040: 007b714c 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 17041: 0063240c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 17042: 005c98fc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 17043: 00795090 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 17044: 00aa59ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 17045: 00aad3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 17046: 0022fa00 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 17047: 006fba94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 17047: 006fba8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 17048: 00ab07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 17049: 007310b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 17050: 0051bac4 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 17049: 007310ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 17050: 0051babc 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 17051: 00292a0c 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 17052: 0079cb34 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 17052: 0079cb2c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 17053: 00302c98 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 17054: 00ab58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 17055: 004ce6fc 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 17056: 00adf6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 17057: 00ab3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 17058: 00230cb8 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 17059: 00aac120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 17060: 0062b3c8 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 17060: 0062b3c0 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 17061: 003f5e84 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 17062: 00302ae8 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 17063: 00416624 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 17064: 00aaed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 17065: 00aaa45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 17066: 00aa4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 17067: 00adefb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 17068: 00adeb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 17069: 007852c8 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 17070: 00740ebc 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 17071: 0057e904 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 17072: 0076c5b8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 17069: 007852c0 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 17070: 00740eb4 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 17071: 0057e8fc 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 17072: 0076c5b0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 17073: 00379fd0 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 17074: 0070b934 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ - 17075: 005a86f4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 17074: 0070b92c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 17075: 005a86ec 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 17076: 00270b94 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 17077: 00adfb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 17078: 0046f330 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 17079: 0063a108 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 17079: 0063a100 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 17080: 00adff36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 17081: 00301bcc 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 17082: 00adf980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 17083: 002294e0 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 17084: 004cc8ec 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 17085: 00adec94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 17086: 00abc59c 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 17087: 00ab1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 17088: 0022126c 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 17089: 007d21b8 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 17089: 007d21b0 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 17090: 00ae03ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 17091: 00aadc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 17092: 005ae4f8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 17092: 005ae4f0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 17093: 00aaa7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 17094: 005ae538 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 17095: 00792324 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 17094: 005ae530 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 17095: 0079231c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 17096: 00adffe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 17097: 005ae580 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 17098: 005ae6e8 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 17099: 005ae740 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 17097: 005ae578 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 17098: 005ae6e0 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 17099: 005ae738 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 17100: 00ab3454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 17101: 00ab6864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 17102: 005ae7a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 17102: 005ae798 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 17103: 00ae01f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 17104: 00ab6164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 17105: 0053d194 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 17105: 0053d18c 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 17106: 00adfc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 17107: 005ef3d0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 17107: 005ef3c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 17108: 00ab34d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 17109: 00adf5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 17110: 00ab66f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 17111: 00ab1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 17112: 0078f50c 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 17112: 0078f504 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 17113: 0027d294 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 17114: 0073d2d0 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 17114: 0073d2c8 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 17115: 00aab4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 17116: 00ae063e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 17117: 0056cc98 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 17117: 0056cc90 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 17118: 00ab1c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 17119: 006dc108 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 17120: 0055d770 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 17119: 006dc100 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 17120: 0055d768 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 17121: 00ade4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 17122: 00741bf4 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 17123: 006193f0 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 17122: 00741bec 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 17123: 006193e8 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 17124: 00ab0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 17125: 00aaa11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 17126: 00ab3124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 17127: 0076d9cc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 17127: 0076d9c4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 17128: 00aae33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 17129: 00ab6ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 17130: 004771a8 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 17131: 00ae054a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 17132: 002a75e4 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 17133: 00aa6e5c 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 17134: 0077f968 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 17135: 005dce80 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 17134: 0077f960 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 17135: 005dce78 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 17136: 00ab3e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 17137: 004815b4 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 17138: 00780a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 17139: 0064977c 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 17138: 00780a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 17139: 00649774 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 17140: 00ab6cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 17141: 00aadebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 17142: 009eac24 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 17143: 004254b8 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 17144: 005a98f0 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 17144: 005a98e8 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 17145: 00adef22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 17146: 00aaf308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 17147: 00ab10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 17148: 0050e544 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 17148: 0050e53c 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 17149: 00ade52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 17150: 00553ef0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 17150: 00553ee8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 17151: 00adf166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 17152: 005c3e24 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 17152: 005c3e1c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 17153: 00adefd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 17154: 004c68b8 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 17155: 0047f044 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 17156: 00365be4 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 17157: 004809e4 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 17158: 007701cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 17158: 007701c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 17159: 00adf258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 17160: 00ade467 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ - 17161: 005ee050 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 17162: 00609578 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 17163: 007932b4 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 17164: 00619140 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 17161: 005ee048 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 17162: 00609570 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 17163: 007932ac 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 17164: 00619138 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 17165: 00aaa03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 17166: 00578a88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 17167: 0057e9e4 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 17168: 007b7364 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 17166: 00578a80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 17167: 0057e9dc 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 17168: 007b735c 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 17169: 00ae0c59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 17170: 00254764 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 17171: 00aba134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 17172: 00aa6338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 17173: 00ab6d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ - 17174: 00744fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 17174: 00744fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 17175: 00ae0046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 17176: 00658890 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 17177: 00572990 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 17176: 00658888 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 17177: 00572988 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 17178: 00adf228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 17179: 00725e94 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ - 17180: 007caa0c 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 17181: 007bd5d0 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 17179: 00725e8c 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 17180: 007caa04 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 17181: 007bd5c8 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 17182: 00adfb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 17183: 00aac170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ - 17184: 0057a1a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 17184: 0057a198 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 17185: 00adf59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 17186: 00adf26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 17187: 004b1390 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 17188: 00467f60 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 17189: 005ef3c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 17190: 00600158 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 17189: 005ef3c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 17190: 00600150 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 17191: 00ab62a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 17192: 00578794 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 17192: 0057878c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 17193: 0039e0f4 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 17194: 00ab3c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 17195: 00ab1aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 17196: 00aba7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 17197: 00ab7d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 17198: 007dfe0c 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 17199: 00582814 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 17198: 007dfe04 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 17199: 0058280c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 17200: 00ab4b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 17201: 002391bc 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 17202: 00aa44e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 17203: 00ae02fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 17204: 006585e8 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 17204: 006585e0 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 17205: 00adf9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 17206: 00adfba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 17207: 004be038 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 17208: 0053c604 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 17209: 007755d4 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 17208: 0053c5fc 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 17209: 007755cc 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 17210: 00adf14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 17211: 00ade7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 17212: 00ae01c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 17213: 005b1a68 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 17213: 005b1a60 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 17214: 00aa586c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 17215: 00487d0c 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 17216: 00adee52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 17217: 00adec96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 17218: 006fc390 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 17218: 006fc388 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 17219: 00218fe0 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 17220: 00644488 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 17220: 00644480 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 17221: 00adf4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 17222: 00adfccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 17223: 00aad06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 17224: 00adeb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 17225: 00ab3504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 17226: 00ade9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 17227: 00ab6644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 17228: 007b4ee0 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 17229: 0054c5b4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 17228: 007b4ed8 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 17229: 0054c5ac 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 17230: 0043f474 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 17231: 00764970 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 17231: 00764968 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 17232: 00ae0000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 17233: 00adf394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 17234: 00adfb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 17235: 0060fd78 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 17235: 0060fd70 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 17236: 00abac68 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 17237: 00adf6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 17238: 00ab171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 17239: 00aa8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ - 17240: 006bcb48 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 17241: 00750b70 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 17240: 006bcb40 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 17241: 00750b68 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 17242: 00417168 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 17243: 00775a18 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 17243: 00775a10 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 17244: 00ab7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 17245: 00ab6464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 17246: 00764de4 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 17247: 005808c0 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 17246: 00764ddc 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 17247: 005808b8 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 17248: 009e8014 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 17249: 00aaa69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 17250: 0048bc34 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 17251: 00aad7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 17252: 00aa9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 17253: 00ae0382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 17254: 005ae060 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 17254: 005ae058 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 17255: 00aa4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 17256: 00802574 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 17256: 0080256c 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 17257: 00ab1238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 17258: 00aa8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 17259: 00aaf6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 17260: 00557f7c 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 17260: 00557f74 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 17261: 00adfc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 17262: 00adf608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 17263: 00ab42bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 17264: 00799d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 17265: 005b45c8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 17264: 00799d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 17265: 005b45c0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 17266: 00aa4728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 17267: 00ae0284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 17268: 00643c44 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 17269: 007e2be0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 17268: 00643c3c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 17269: 007e2bd8 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 17270: 00adee7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 17271: 0022176c 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 17272: 00ab0198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 17273: 00ade493 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 17274: 006096a8 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 17274: 006096a0 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 17275: 009d945c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 17276: 0031d7a0 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 17277: 00adf1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 17278: 00a13190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 17279: 007da558 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 17280: 005734e8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 17281: 005593e4 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 17282: 00759dcc 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 17279: 007da550 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 17280: 005734e0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 17281: 005593dc 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 17282: 00759dc4 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 17283: 001ec2e8 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 17284: 00551d30 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 17284: 00551d28 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 17285: 00ade716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 17286: 00aae54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 17287: 00307128 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 17288: 00aaebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 17289: 002dee6c 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 17290: 0052c94c 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 17290: 0052c944 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 17291: 00aae2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 17292: 0074cbdc 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ - 17293: 0066c41c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 17292: 0074cbd4 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 17293: 0066c414 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 17294: 00ab849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 17295: 00aac010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 17296: 009ee7e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 17297: 00294d30 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 17298: 00ae03ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 17299: 00231824 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 17300: 0076dac0 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 17300: 0076dab8 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 17301: 00ab9fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 17302: 00716c60 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 17302: 00716c58 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 17303: 00aded06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 17304: 001e93f4 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 17305: 002d979c 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 17306: 00ade44a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 17307: 00ade894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 17308: 00ade6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 17309: 009ea7d8 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 17310: 00ae03ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 17311: 00adebc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 17312: 00aa4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 17313: 002177fc 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 17314: 00adfe74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 17315: 00aa8028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 17316: 0054c1a0 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 17316: 0054c198 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 17317: 00ab08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 17318: 00ab8fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 17319: 002300c4 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 17320: 00ae06e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 17321: 006921c0 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 17321: 006921b8 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 17322: 002412b4 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 17323: 00adf1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 17324: 007ba210 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 17324: 007ba208 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 17325: 00ae059a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 17326: 00adf718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 17327: 007d222c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 17328: 007814c4 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 17327: 007d2224 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 17328: 007814bc 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 17329: 003107dc 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 17330: 00aaa8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 17331: 0072e2ac 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 17331: 0072e2a4 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 17332: 00ade616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 17333: 0070de3c 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 17333: 0070de34 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 17334: 00aa47e8 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 17335: 00ae007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 17336: 006fddcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 17336: 006fddc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 17337: 00ade5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 17338: 00adef16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 17339: 00adf9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 17340: 00adf2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 17341: 0023c23c 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 17342: 00680698 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 17342: 00680690 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 17343: 00244cf0 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 17344: 0079d580 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 17344: 0079d578 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 17345: 00aa8ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 17346: 00227d4c 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 17347: 0073f16c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 17347: 0073f164 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 17348: 0028b368 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 17349: 00aacb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 17350: 00471d0c 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 17351: 00adee4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 17352: 0074b640 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ - 17353: 005b4528 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 17352: 0074b638 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 17353: 005b4520 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 17354: 004719c4 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 17355: 00ade5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 17356: 00ab0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 17357: 005830d4 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 17357: 005830cc 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 17358: 00ad5d4d 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 17359: 0078a748 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 17359: 0078a740 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 17360: 00ab9264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 17361: 00219160 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 17362: 00adecbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 17363: 00ae0644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 17364: 007f0008 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 17364: 007f0000 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 17365: 00ade6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 17366: 00ae013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 17367: 007414e0 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 17367: 007414d8 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 17368: 00ab188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 17369: 003b9564 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 17370: 00575ad8 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 17370: 00575ad0 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 17371: 00adebca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 17372: 00aa325c 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 17373: 00adfa56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ - 17374: 007f920c 8 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 17374: 007f9204 8 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 17375: 00a1310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 17376: 007398c0 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 17376: 007398b8 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 17377: 00aabfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 17378: 00adff6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 17379: 004a7f40 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 17380: 006f1bb4 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 17380: 006f1bac 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 17381: 00ae04d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 17382: 00adf198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 17383: 00ab2d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 17384: 007813d0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 17385: 00748260 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 17384: 007813c8 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 17385: 00748258 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 17386: 00adec34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 17387: 00adf296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 17388: 0072a7d0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 17388: 0072a7c8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 17389: 00ade812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 17390: 00680b8c 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 17391: 0053c970 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 17390: 00680b84 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 17391: 0053c968 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 17392: 009946e8 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 17393: 00ae0430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 17394: 00ade9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 17395: 00ab7c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 17396: 00aa72a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 17397: 00aaeb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 17398: 00628c08 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 17398: 00628c00 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 17399: 00ae00c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 17400: 00aaf2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 17401: 00aa92f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 17402: 00646264 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 17402: 0064625c 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 17403: 00ab6a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 17404: 005722bc 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 17404: 005722b4 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 17405: 00ab6ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 17406: 004855c0 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 17407: 00a15c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 17408: 00799820 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 17408: 00799818 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 17409: 00adf36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 17410: 00ade998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 17411: 0067252c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 17412: 0053c824 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 17411: 00672524 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 17412: 0053c81c 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 17413: 00adf6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 17414: 005f0480 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 17414: 005f0478 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 17415: 00ae00f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 17416: 00ade7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 17417: 00ae03fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 17418: 00ae0032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 17419: 00adf420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 17420: 00563e5c 516 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 17420: 00563e54 516 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 17421: 00aa7738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 17422: 00647b9c 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 17422: 00647b94 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 17423: 002032d8 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 17424: 00aaf548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 17425: 00653158 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 17426: 007558d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 17425: 00653150 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 17426: 007558d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 17427: 00adf33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 17428: 00adeb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 17429: 00ab0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 17430: 00ade560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 17431: 00adf604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 17432: 00adeede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 17433: 00aa9308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 17434: 007c9da4 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 17435: 007697a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 17436: 00568abc 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 17434: 007c9d9c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 17435: 00769798 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 17436: 00568ab4 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 17437: 002f0ce0 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 17438: 00adfc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 17439: 007b0e50 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 17439: 007b0e48 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 17440: 00227af0 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 17441: 00adf178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 17442: 00717fb0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 17443: 0052b8b0 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 17444: 007e70f0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 17442: 00717fa8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 17443: 0052b8a8 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 17444: 007e70e8 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 17445: 00adfc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 17446: 00adeb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 17447: 0074c4a0 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 17448: 00579228 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 17447: 0074c498 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 17448: 00579220 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 17449: 00ab40cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 17450: 00ae076a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 17451: 00237b78 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 17452: 00ab6fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 17453: 0072bdb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 17454: 007593fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 17453: 0072bdb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 17454: 007593f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 17455: 00adefc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 17456: 00ab2e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 17457: 00ade90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 17458: 00ade4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 17459: 00adea48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 17460: 005e9bc8 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 17460: 005e9bc0 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 17461: 00adf132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 17462: 00937608 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 17462: 009375f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 17463: 00ae06a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 17464: 00ab6e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 17465: 007ee014 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 17466: 0074a238 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 17467: 007865bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 17465: 007ee00c 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 17466: 0074a230 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 17467: 007865b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 17468: 009eb228 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 17469: 00744158 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 17469: 00744150 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 17470: 00aa5460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 17471: 00adefe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 17472: 007928d4 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 17473: 00798a74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 17472: 007928cc 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 17473: 00798a6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 17474: 00ae029c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 17475: 00adf95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 17476: 00ab7778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 17477: 00abbe71 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 17478: 00aa8a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 17479: 00adf766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 17480: 00ab78a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 17481: 00abac50 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 17482: 00227d6c 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 17483: 005e0754 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 17484: 007e4770 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 17485: 0070d07c 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 17483: 005e074c 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 17484: 007e4768 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 17485: 0070d074 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 17486: 00adf8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 17487: 00adeec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 17488: 00796da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 17489: 0052afe8 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 17488: 00796d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 17489: 0052afe0 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 17490: 00ade83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 17491: 0072b798 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 17491: 0072b790 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 17492: 00ab3294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 17493: 00744c34 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 17493: 00744c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 17494: 00ade772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 17495: 0063dc58 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 17495: 0063dc50 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 17496: 00adeb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 17497: 00a13088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 17498: 004b1df8 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 17499: 0057774c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 17499: 00577744 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 17500: 0035adec 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 17501: 00414550 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 17502: 00ab5b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 17503: 00aa9148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 17504: 007c3f48 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 17504: 007c3f40 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 17505: 00237be0 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 17506: 00ab3c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ - 17507: 00784ffc 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 17508: 004df794 84 FUNC GLOBAL DEFAULT 12 helper_float_eq_d │ │ │ │ - 17509: 007b2e38 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 17507: 00784ff4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 17508: 004df790 84 FUNC GLOBAL DEFAULT 12 helper_float_eq_d │ │ │ │ + 17509: 007b2e30 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 17510: 00adfd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 17511: 00ae0630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 17512: 00aaa76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 17513: 00ab2dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 17514: 00741f10 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 17514: 00741f08 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 17515: 00aae34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 17516: 00ab4ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 17517: 00ade528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 17518: 00adfa90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 17519: 00ad5d62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 17520: 004d2260 8 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 17521: 00917614 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 17522: 005ce530 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 17521: 00917604 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 17522: 005ce528 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 17523: 00aaf108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 17524: 004d2da4 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 17525: 00ab5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 17526: 004df7e8 68 FUNC GLOBAL DEFAULT 12 helper_float_eq_s │ │ │ │ + 17526: 004df7e4 68 FUNC GLOBAL DEFAULT 12 helper_float_eq_s │ │ │ │ 17527: 00ade91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 17528: 0045beb8 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 17529: 00ae0494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 17530: 00aa5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 17531: 00aa6348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 17532: 00438f90 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 17533: 007218f4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 17533: 007218ec 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 17534: 00ab4794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 17535: 00adfd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 17536: 0072788c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 17536: 00727884 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 17537: 00aa5080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 17538: 00adff6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 17539: 00ae003e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 17540: 00581934 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 17540: 0058192c 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 17541: 002e90fc 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 17542: 005af3e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 17542: 005af3e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 17543: 00ae06ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 17544: 009eace8 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 17545: 00ab59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 17546: 002f3468 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 17547: 0027bcc8 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 17548: 00adf5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 17549: 00aa8cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 17550: 005f0368 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 17550: 005f0360 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 17551: 00ade9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 17552: 00adeb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 17553: 007cefc0 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 17553: 007cefb8 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 17554: 00aac340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ - 17555: 00701df0 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 17555: 00701de8 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 17556: 00adf308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 17557: 0022a51c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 17558: 00aacb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 17559: 003f4cfc 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 17560: 0023a6f0 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 17561: 00ade64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 17562: 00adf634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 17563: 00aae01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ - 17564: 0051afb0 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 17564: 0051afa8 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 17565: 00ade990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 17566: 00292a54 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 17567: 00435e44 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 17568: 00596bd4 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 17568: 00596bcc 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 17569: 00adfdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 17570: 0022b07c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 17571: 006282f8 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 17571: 006282f0 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 17572: 00a9ec0c 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 17573: 00550d6c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 17573: 00550d64 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 17574: 00ab4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 17575: 007f198c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 17575: 007f1984 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 17576: 00aa8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 17577: 0071a580 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 17577: 0071a578 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 17578: 0040a714 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 17579: 00729440 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 17579: 00729438 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 17580: 004a8810 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 17581: 006a2040 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 17581: 006a2038 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 17582: 00ab8b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 17583: 004216c8 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 17584: 007f7bb0 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 17584: 007f7ba8 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 17585: 00ae0a94 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 17586: 0043b4e0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 17587: 00298564 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 17588: 00577d58 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 17588: 00577d50 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 17589: 00aa7728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 17590: 005763c0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 17590: 005763b8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 17591: 00adebc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 17592: 0078fb90 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 17592: 0078fb88 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 17593: 00ae0768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 17594: 0027d894 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ - 17595: 004df49c 20 FUNC GLOBAL DEFAULT 12 helper_ftoid │ │ │ │ + 17595: 004df498 20 FUNC GLOBAL DEFAULT 12 helper_ftoid │ │ │ │ 17596: 003a79dc 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 17597: 00ab3514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 17598: 00ab6bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 17599: 00aad30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 17600: 00adf616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 17601: 00a12428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 17602: 0022965c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 17603: 00ae0024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 17604: 00235928 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 17605: 007e5aec 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 17605: 007e5ae4 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 17606: 00236b04 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 17607: 00adf0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 17608: 0057af70 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 17608: 0057af68 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 17609: 00aaab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 17610: 00ae06a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 17611: 00ab6584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 17612: 006463a8 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 17612: 006463a0 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 17613: 00aaf3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 17614: 00ab9424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 17615: 005c56e0 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 17615: 005c56d8 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 17616: 002314f4 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 17617: 00adf10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 17618: 00a11be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 17619: 004df4b0 16 FUNC GLOBAL DEFAULT 12 helper_ftois │ │ │ │ - 17620: 00578c14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 17619: 004df4ac 16 FUNC GLOBAL DEFAULT 12 helper_ftois │ │ │ │ + 17620: 00578c0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 17621: 00adf590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 17622: 00730420 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 17622: 00730418 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 17623: 00aab940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 17624: 007122f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 17624: 007122ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 17625: 00adf3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 17626: 00574388 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 17626: 00574380 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 17627: 00ae05da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 17628: 009ea3b8 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 17629: 00ae00f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 17630: 00aa7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 17631: 00aa8d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 17632: 002f70bc 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 17633: 0058b3c4 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 17634: 005eea1c 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 17635: 00761824 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 17633: 0058b3bc 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 17634: 005eea14 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 17635: 0076181c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 17636: 00ae0192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 17637: 0079d640 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 17637: 0079d638 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 17638: 00ab6c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 17639: 00aa9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 17640: 005cbcc8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 17640: 005cbcc0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 17641: 00aa6940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 17642: 005c6830 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 17643: 005c741c 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 17642: 005c6828 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 17643: 005c7414 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 17644: 00ade479 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 17645: 0072d144 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 17646: 00698a40 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 17647: 005c7c10 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 17645: 0072d13c 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 17646: 00698a38 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 17647: 005c7c08 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 17648: 00ab6ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 17649: 00aba474 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 17650: 007fab70 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 17650: 007fab68 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 17651: 00aaf824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 17652: 0068bcfc 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 17652: 0068bcf4 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 17653: 003b8bcc 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 17654: 00adfec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 17655: 009dcb50 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 17656: 00aba054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 17657: 00adf11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 17658: 00ab7848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 17659: 003a88f4 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ - 17660: 005b2ee4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 17660: 005b2edc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 17661: 0034ec24 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 17662: 00adfb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 17663: 0070eb04 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 17663: 0070eafc 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 17664: 00aa59dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 17665: 005dae64 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 17665: 005dae5c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 17666: 00225544 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 17667: 007b61c8 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 17667: 007b61c0 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 17668: 00aa94d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 17669: 0077af8c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 17669: 0077af84 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 17670: 00aad8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 17671: 00ab17bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 17672: 00ab5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 17673: 005d472c 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 17673: 005d4724 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 17674: 00ab1b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 17675: 004cf9c4 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 17676: 00ab28d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 17677: 00ae0368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 17678: 00adfefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 17679: 002a7650 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 17680: 0045fcbc 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 17681: 002a5efc 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 17682: 003b7534 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 17683: 00aab9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 17684: 00584b80 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 17685: 007ef208 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 17684: 00584b78 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 17685: 007ef200 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 17686: 00ae0410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 17687: 007929d4 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 17687: 007929cc 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 17688: 00adec22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 17689: 0024dd4c 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 17690: 00236e40 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 17691: 00adec7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 17692: 004b1dd8 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 17693: 00ade976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 17694: 00ab2634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 17695: 00ab85cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 17696: 00423488 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 17697: 00359ec0 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 17698: 00ade590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 17699: 002192dc 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 17700: 00aa9258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 17701: 00ae05f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 17702: 007f922c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 17703: 00604bf4 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 17702: 007f9224 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 17703: 00604bec 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 17704: 00adf7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 17705: 007048ac 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 17706: 006f51a4 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 17705: 007048a4 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 17706: 006f519c 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 17707: 00ae03bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 17708: 00aa5250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 17709: 005e5ef8 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 17710: 0074656c 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 17711: 007e0c40 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 17709: 005e5ef0 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 17710: 00746564 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 17711: 007e0c38 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 17712: 00adf6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 17713: 00aae1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 17714: 0061d460 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 17714: 0061d458 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 17715: 0027d990 8 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 17716: 00aa59cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 17717: 00ade940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 17718: 00ab4ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 17719: 00506908 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 17719: 00506900 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 17720: 004ab81c 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 17721: 005aeb1c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 17721: 005aeb14 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 17722: 00354f20 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 17723: 007825bc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 17724: 0061ab10 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 17723: 007825b4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 17724: 0061ab08 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 17725: 00ad5d4f 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 17726: 006bd850 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 17726: 006bd848 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 17727: 009e59e0 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 17728: 0078e3bc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 17728: 0078e3b4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 17729: 00aa7454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 17730: 00adee06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 17731: 00ab8ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 17732: 005f5a34 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 17732: 005f5a2c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 17733: 0022e6ec 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 17734: 00adfeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 17735: 00adf5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 17736: 00ab41bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 17737: 00ade5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 17738: 009eab74 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 17739: 00579574 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 17739: 0057956c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 17740: 00adfaba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 17741: 009e0808 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 17742: 0074873c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 17742: 00748734 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 17743: 0031f384 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 17744: 0058b824 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 17744: 0058b81c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 17745: 00441d94 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 17746: 00222e70 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 17747: 00aabc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 17748: 004624d4 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 17749: 00ae0620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 17750: 005c8ad4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 17750: 005c8acc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 17751: 00ae0554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 17752: 00adfae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 17753: 004a7fc0 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 17754: 00ab3524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 17755: 00232134 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 17756: 0064e694 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 17757: 0060da98 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 17758: 006158e4 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 17756: 0064e68c 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 17757: 0060da90 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 17758: 006158dc 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 17759: 00aadb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 17760: 0063c668 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 17760: 0063c660 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 17761: 00aa70c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 17762: 00a205ac 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 17763: 005867e4 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 17763: 005867dc 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 17764: 00ae074e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 17765: 0039dcd4 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ - 17766: 005a7d80 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 17767: 00520168 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 17768: 007d277c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 17766: 005a7d78 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 17767: 00520160 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 17768: 007d2774 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 17769: 0023f298 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 17770: 00ae05be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 17771: 00aa5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 17772: 0023f134 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 17773: 00ab839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 17774: 00adeefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 17775: 00ae0794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 17776: 00aa9178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 17777: 005d5bb8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 17777: 005d5bb0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 17778: 00ab3fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 17779: 006fc27c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 17780: 0075bd5c 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 17779: 006fc274 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 17780: 0075bd54 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 17781: 00ab57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 17782: 0076b4b0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 17783: 007e7c9c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 17782: 0076b4a8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 17783: 007e7c94 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 17784: 00adef40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 17785: 00ade9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 17786: 00adeada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 17787: 00ab6a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 17788: 00aa46f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 17789: 0063d1a0 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 17790: 0077aab8 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 17791: 0077ce58 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 17789: 0063d198 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 17790: 0077aab0 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 17791: 0077ce50 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 17792: 00ade469 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 17793: 00adfda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 17794: 007079f8 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 17794: 007079f0 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 17795: 00adfb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 17796: 009ea83c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 17797: 00ade4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 17798: 00ab172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 17799: 00aa578c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 17800: 00ae02bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 17801: 007112ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 17801: 007112e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 17802: 00ae0c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 17803: 005c8ca0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 17803: 005c8c98 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 17804: 00adedc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 17805: 00ab61e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 17806: 0049256c 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 17807: 00adf576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 17808: 00aaf148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 17809: 00aa5fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 17810: 004fefe8 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 17810: 004fefe0 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 17811: 00ae043e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 17812: 00728c0c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 17812: 00728c04 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 17813: 00adf374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 17814: 0073b810 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 17815: 0072d398 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 17816: 007cd2c0 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 17814: 0073b808 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 17815: 0072d390 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 17816: 007cd2b8 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 17817: 00487c34 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 17818: 005afe1c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 17819: 007c9168 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 17820: 0073029c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 17821: 007643c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 17818: 005afe14 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 17819: 007c9160 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 17820: 00730294 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 17821: 007643c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 17822: 00aa7284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 17823: 00aa6aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 17824: 00a9e8cc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 17825: 00adf182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 17826: 00aae41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 17827: 00ab0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 17828: 0073fffc 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 17828: 0073fff4 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 17829: 00adfb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 17830: 0044969c 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 17831: 00ade786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 17832: 00292478 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 17833: 00ab7408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 17834: 00ae016c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 17835: 00ab08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 17836: 004296ec 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 17837: 0048166c 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 17838: 006f83ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 17838: 006f83a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 17839: 009d8130 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 17840: 00ade6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 17841: 006855ec 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 17842: 007d0534 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 17841: 006855e4 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 17842: 007d052c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 17843: 0022648c 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 17844: 00596e10 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 17845: 005b2b3c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 17846: 00759418 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 17844: 00596e08 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 17845: 005b2b34 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 17846: 00759410 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 17847: 00aac0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 17848: 003ad0c0 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 17849: 007d2ff4 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 17849: 007d2fec 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 17850: 00ade486 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 17851: 00aa6830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 17852: 00aa77e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 17853: 0072ffcc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 17854: 0077061c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 17855: 00799e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 17856: 0078d9a0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 17857: 00609c7c 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 17853: 0072ffc4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 17854: 00770614 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 17855: 00799e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 17856: 0078d998 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 17857: 00609c74 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 17858: 00ab9a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 17859: 00577c2c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 17859: 00577c24 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 17860: 00ab857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 17861: 007ef2b4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 17861: 007ef2ac 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 17862: 0031bfb0 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 17863: 00755ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 17863: 00755cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 17864: 00ab404c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 17865: 0076d6c0 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 17865: 0076d6b8 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 17866: 0029f8e4 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 17867: 00ab825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 17868: 0074d2fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 17868: 0074d2f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 17869: 0034da18 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 17870: 00550978 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 17870: 00550970 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 17871: 00ab2da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 17872: 004af308 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 17873: 00adf8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 17874: 00ab85ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 17875: 0036cb88 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 17876: 00adf4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ 17877: 00adfae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 17878: 00ab4e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 17879: 00ae0782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 17880: 00adf422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 17881: 00aac000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 17882: 00ae0502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 17883: 00adf3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 17884: 00ade56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 17885: 00784604 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 17885: 007845fc 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 17886: 00adfa58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 17887: 007bde20 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 17888: 007d2e98 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 17887: 007bde18 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 17888: 007d2e90 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 17889: 00ab02b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 17890: 00799de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 17890: 00799dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 17891: 00aa8828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 17892: 00580850 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 17892: 00580848 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 17893: 00ade4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 17894: 007d5f88 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 17894: 007d5f80 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 17895: 00ae007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 17896: 00aaec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ - 17897: 007f45b0 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 17897: 007f45a8 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 17898: 00ab7f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 17899: 00ab1b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 17900: 00aaf940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 17901: 004d0bdc 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 17902: 0043baf0 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 17903: 0079ad44 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 17904: 0050b940 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 17903: 0079ad3c 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 17904: 0050b938 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 17905: 00ab8f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 17906: 00aa58cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 17907: 00a1a600 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 17908: 00719758 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 17908: 00719750 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 17909: 00ab09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 17910: 002997fc 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 17911: 00aa5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 17912: 00adf884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 17913: 00ab0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 17914: 00ab3184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 17915: 009ea36c 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 17916: 00ae0590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 17917: 00239240 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 17918: 00ab0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 17919: 00575fd4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 17919: 00575fcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 17920: 00aacd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 17921: 00adf494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 17922: 00ab2684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 17923: 00adffde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 17924: 0072c208 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 17924: 0072c200 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 17925: 0023a56c 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 17926: 006fda34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 17926: 006fda2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 17927: 00adfbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 17928: 00ae0040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 17929: 00aaa9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 17930: 00ab12b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 17931: 00ab6c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 17932: 00ab84ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 17933: 007e9748 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 17933: 007e9740 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 17934: 00ae06b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 17935: 00712c20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17935: 00712c18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 17936: 00ab0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 17937: 004b37f0 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 17938: 00ade57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 17939: 0055dd34 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 17940: 00794228 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 17939: 0055dd2c 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 17940: 00794220 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 17941: 00ae0026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 17942: 00adf5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 17943: 005b42fc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 17943: 005b42f4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 17944: 00adf5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 17945: 00759d04 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 17945: 00759cfc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 17946: 00aa4fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 17947: 007ee6d8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 17947: 007ee6d0 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 17948: 00ae0310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 17949: 00aadcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 17950: 00693720 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 17951: 00754d00 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 17950: 00693718 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 17951: 00754cf8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 17952: 00ade5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 17953: 009eab34 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 17954: 00218078 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 17955: 00ae057e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 17956: 0021b5dc 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 17957: 00aae998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 17958: 00ae04bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 17959: 004d58ec 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 17960: 00adfbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 17961: 00aded52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 17962: 00937640 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 17963: 007e4b50 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 17964: 007dcfbc 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 17965: 00777820 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 17966: 0072c5a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 17967: 00748f68 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 17962: 00937630 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 17963: 007e4b48 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 17964: 007dcfb4 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 17965: 00777818 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 17966: 0072c598 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 17967: 00748f60 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 17968: 00aba758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 17969: 00770958 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 17969: 00770950 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 17970: 0021f370 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 17971: 00aad96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 17972: 00937638 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 17973: 00655e60 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 17972: 00937628 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 17973: 00655e58 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 17974: 00ab32f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 17975: 0020e880 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 17976: 00adf874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 17977: 00adf638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 17978: 00ab0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 17979: 0074b7c4 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 17979: 0074b7bc 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 17980: 00ab18bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 17981: 007707e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 17982: 00702d18 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 17981: 007707e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 17982: 00702d10 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 17983: 00adf6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 17984: 00ab3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 17985: 0060352c 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 17985: 00603524 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 17986: 002322cc 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 17987: 0029a24c 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 17988: 00ab57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 17989: 00550d14 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 17989: 00550d0c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 17990: 00ade566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 17991: 00ab6f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 17992: 00ab182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 17993: 0057ad98 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 17993: 0057ad90 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 17994: 0034e7fc 344 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 17995: 0064bc48 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 17995: 0064bc40 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 17996: 00adeb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 17997: 00202e40 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 17998: 00aded7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 17999: 00ab7768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 18000: 00adf540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 18001: 00ae066e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 18002: 0075eb98 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 18003: 0054f394 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 18002: 0075eb90 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 18003: 0054f38c 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 18004: 004b1bc0 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 18005: 00ade438 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 18006: 00aae0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 18007: 00503594 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 18007: 0050358c 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 18008: 00adfdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 18009: 00ab7478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 18010: 00aba444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 18011: 00aa9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 18012: 005dd324 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 18012: 005dd31c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 18013: 0046cde8 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 18014: 00ade512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 18015: 00ae0370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 18016: 007d5d5c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 18016: 007d5d54 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 18017: 00aa7374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 18018: 00aaeb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 18019: 00ab856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 18020: 009e0cc0 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 18021: 00ab0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 18022: 00227930 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 18023: 00adf5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 18024: 006ed7ac 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 18024: 006ed7a4 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 18025: 00aded9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 18026: 00240258 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 18027: 009e5c08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ - 18028: 005cb7fc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 18028: 005cb7f4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 18029: 00aaabec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 18030: 00566134 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 18030: 0056612c 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 18031: 00ab4a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 18032: 0078f108 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 18033: 007c9dc4 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 18032: 0078f100 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 18033: 007c9dbc 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 18034: 00239ea4 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 18035: 002219b0 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 18036: 0043e820 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 18037: 00ade86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 18038: 00ae0500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 18039: 005a81c8 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 18039: 005a81c0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 18040: 0044982c 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 18041: 00ab0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 18042: 00ab8f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 18043: 00544e18 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 18043: 00544e10 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 18044: 00ab3334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 18045: 007c0218 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 18046: 005e5a90 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 18045: 007c0210 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 18046: 005e5a88 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 18047: 00444798 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 18048: 00ab6144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 18049: 00786b6c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 18049: 00786b64 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 18050: 00ade90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 18051: 00ae020a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 18052: 00ab8dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 18053: 00aae42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 18054: 00aa78e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 18055: 005cb9d8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 18056: 007edbec 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 18057: 00583164 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 18055: 005cb9d0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 18056: 007edbe4 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 18057: 0058315c 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 18058: 004b2768 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 18059: 0054bc74 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 18059: 0054bc6c 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 18060: 00aded42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 18061: 007fdc7c 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 18062: 00937d58 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 18061: 007fdc74 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 18062: 00937d48 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 18063: 00ade864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 18064: 00636360 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 18065: 005ce2b8 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 18064: 00636358 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 18065: 005ce2b0 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 18066: 00a9edcc 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 18067: 0027aeb4 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 18068: 007070f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 18069: 00536bb0 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 18070: 0062a1f4 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 18068: 007070e8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 18069: 00536ba8 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 18070: 0062a1ec 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 18071: 0047f108 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 18072: 00ae063c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 18073: 007b3318 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 18073: 007b3310 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 18074: 00a1163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 18075: 00aa73b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 18076: 00ae0c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 18077: 00441070 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 18078: 00558a38 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 18079: 00799ef4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 18078: 00558a30 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 18079: 00799eec 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 18080: 00adf20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 18081: 00536f44 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 18081: 00536f3c 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 18082: 00adffd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 18083: 00755820 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 18083: 00755818 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 18084: 00ade782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 18085: 00625bf4 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 18085: 00625bec 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 18086: 00ab812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 18087: 00ae0482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 18088: 00ae06e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 18089: 007e3ccc 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 18090: 00570ec0 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 18091: 0057b5b4 10092 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 18092: 00536d6c 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 18089: 007e3cc4 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 18090: 00570eb8 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 18091: 0057b5ac 10092 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 18092: 00536d64 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 18093: 00ab9524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 18094: 00ab3adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 18095: 00aad87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 18096: 00adf29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 18097: 00adea1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 18098: 00ab5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 18099: 00ade44b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 18100: 0077b880 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 18101: 00802bd4 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 18100: 0077b878 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 18101: 00802bcc 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 18102: 00ae02be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 18103: 0073fb18 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 18104: 0079c2c8 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 18103: 0073fb10 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 18104: 0079c2c0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 18105: 004410d0 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 18106: 0058020c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 18107: 0061a814 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 18108: 00786504 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 18109: 005f5804 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 18110: 005962c8 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 18111: 007280cc 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 18112: 00572ddc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 18106: 00580204 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 18107: 0061a80c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 18108: 007864fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 18109: 005f57fc 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 18110: 005962c0 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 18111: 007280c4 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 18112: 00572dd4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 18113: 00adfa94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 18114: 007702e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 18115: 007a1450 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 18114: 007702d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 18115: 007a1448 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 18116: 00aaecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 18117: 00ab35e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 18118: 006296e0 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 18118: 006296d8 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 18119: 00ab6614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 18120: 00a1db58 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 18121: 0046fe68 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 18122: 0076ccc8 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 18122: 0076ccc0 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 18123: 00ade6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 18124: 00adfcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 18125: 007c3fe4 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 18125: 007c3fdc 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 18126: 00487dbc 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 18127: 0072a3c8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 18128: 006e0820 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 18129: 0061d54c 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 18127: 0072a3c0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 18128: 006e0818 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 18129: 0061d544 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 18130: 003602cc 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 18131: 0058a758 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 18131: 0058a750 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 18132: 003072b8 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 18133: 00adfbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 18134: 00adf97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 18135: 006172a8 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 18135: 006172a0 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 18136: 00ae0c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 18137: 00227a40 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 18138: 0071f3c4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 18138: 0071f3bc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 18139: 00adf302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 18140: 00a115b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 18141: 003ba6e8 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 18142: 00ae0596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 18143: 00462c88 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 18144: 00adecda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 18145: 003e4c18 412 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -18151,1086 +18151,1086 @@ │ │ │ │ 18147: 00adf7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 18148: 00adea44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 18149: 00aa8ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 18150: 00adf2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 18151: 00ade43a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 18152: 00adf148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 18153: 00ae0048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 18154: 00784d14 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 18154: 00784d0c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 18155: 00ab4e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 18156: 00ae000c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 18157: 00577928 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 18157: 00577920 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 18158: 00ab8910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 18159: 00ae04fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 18160: 004a9000 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 18161: 0070b06c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 18162: 007e0524 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 18161: 0070b064 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 18162: 007e051c 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 18163: 00aa5f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 18164: 00353004 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 18165: 00ae0d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 18166: 0035982c 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 18167: 004c66b0 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 18168: 007b4958 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 18168: 007b4950 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 18169: 009eae8c 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 18170: 001ea908 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ - 18171: 006989b8 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 18172: 0072c978 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 18171: 006989b0 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 18172: 0072c970 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 18173: 00ade8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ - 18174: 00741154 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 18175: 0053df70 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 18174: 0074114c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 18175: 0053df68 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 18176: 00231b38 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 18177: 00adfc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 18178: 00aa5a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 18179: 00adf77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 18180: 00ae004a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 18181: 00ab4844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 18182: 00ab5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 18183: 00ab3b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 18184: 008025e4 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 18184: 008025dc 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 18185: 00aa5b2c 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 18186: 00aa6388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 18187: 002dec44 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 18188: 00aa9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 18189: 00ab6724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 18190: 00555a7c 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 18190: 00555a74 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 18191: 00aa9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 18192: 0058a534 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 18192: 0058a52c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 18193: 00ade904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 18194: 00ab9798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 18195: 00adfbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 18196: 00572aac 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ - 18197: 006fb364 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 18196: 00572aa4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 18197: 006fb35c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 18198: 00ab4cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 18199: 00adf9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 18200: 0035f840 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 18201: 00aa6054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 18202: 00774a18 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 18202: 00774a10 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 18203: 00ae0480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 18204: 00aae16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 18205: 00ade866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 18206: 00adfe82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 18207: 0051b748 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 18207: 0051b740 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 18208: 0048cc2c 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 18209: 002f2a38 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 18210: 001ea174 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 18211: 00ab2524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 18212: 00aad15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 18213: 006273b8 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 18213: 006273b0 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 18214: 00ab824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 18215: 00586624 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 18215: 0058661c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 18216: 00aa85d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 18217: 0027d830 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 18218: 00adf1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 18219: 00ae02c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 18220: 00aa9138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 18221: 0021c880 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 18222: 00adf614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 18223: 00ab2e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 18224: 007e4228 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 18225: 007eeda0 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 18226: 0072c4e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 18224: 007e4220 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 18225: 007eed98 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 18226: 0072c4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 18227: 00ade92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 18228: 00adf49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 18229: 00ab31b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 18230: 00aa4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 18231: 00ab4ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 18232: 00adfc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 18233: 0062a518 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 18233: 0062a510 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 18234: 00ab3474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 18235: 00adf86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 18236: 00361cb4 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 18237: 00adfe1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 18238: 00ab4d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 18239: 00ab6de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 18240: 00774e10 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 18240: 00774e08 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 18241: 004d5b8c 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 18242: 00ab0ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 18243: 00aa60b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 18244: 0029b0d8 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 18245: 00adf79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 18246: 006e2888 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 18246: 006e2880 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 18247: 00adf00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 18248: 00aad4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 18249: 002eb9a8 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 18250: 006f694c 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 18250: 006f6944 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 18251: 00adf478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 18252: 00a11534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 18253: 00aad23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 18254: 00adef48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 18255: 00581e38 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 18255: 00581e30 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 18256: 00aba978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 18257: 005a7024 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 18258: 00596f90 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 18257: 005a701c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 18258: 00596f88 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 18259: 00aad5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 18260: 00ae069c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 18261: 00aa8998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 18262: 00aa5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 18263: 00adfd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 18264: 002168b8 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 18265: 00adf530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 18266: 0077cb20 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 18266: 0077cb18 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 18267: 00ab0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 18268: 00abc140 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 18269: 00950c4c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 18269: 00950c3c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 18270: 00aba434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 18271: 005f663c 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 18272: 006154e8 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 18273: 00550924 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 18274: 007cd220 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 18271: 005f6634 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 18272: 006154e0 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 18273: 0055091c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 18274: 007cd218 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 18275: 00ae0180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 18276: 00ab0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 18277: 0078c210 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 18278: 00710248 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 18277: 0078c208 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 18278: 00710240 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 18279: 00472934 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 18280: 00adee56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 18281: 00ab2544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 18282: 00ab04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 18283: 005843f0 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 18284: 007476e8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 18285: 0076f754 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 18283: 005843e8 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 18284: 007476e0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 18285: 0076f74c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 18286: 00ade978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 18287: 00aa4538 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 18288: 00aa8648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 18289: 0079bf0c 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 18289: 0079bf04 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 18290: 00adfbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 18291: 00adfb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 18292: 00adf34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 18293: 0072f4ac 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 18293: 0072f4a4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 18294: 00ad5d5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 18295: 00aaa7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 18296: 00791fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 18296: 00791f9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 18297: 00ade696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 18298: 00adefaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 18299: 00462a88 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 18300: 00ade6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 18301: 007b3aa8 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 18302: 007999ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 18301: 007b3aa0 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 18302: 007999e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 18303: 00ade5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 18304: 00ab2364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 18305: 00adffb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 18306: 00aa52f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 18307: 00aa6094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 18308: 00ade93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 18309: 005b02c0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 18309: 005b02b8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 18310: 00adfe66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 18311: 00adf578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 18312: 00adf588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ - 18313: 007ee368 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 18313: 007ee360 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 18314: 00adf338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 18315: 00aae59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 18316: 00485abc 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 18317: 007e4a88 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 18317: 007e4a80 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 18318: 00aabd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 18319: 00aad49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 18320: 00ae0548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 18321: 00adf7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 18322: 00ae0752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 18323: 00adea54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 18324: 006e0dc4 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 18324: 006e0dbc 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 18325: 00227878 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 18326: 0077be14 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 18326: 0077be0c 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 18327: 004a907c 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 18328: 00ab3cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 18329: 0025bb5c 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 18330: 005820bc 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 18330: 005820b4 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 18331: 00429004 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 18332: 00adea8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 18333: 00ab161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 18334: 00235290 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 18335: 004785c8 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 18336: 005f40c8 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 18337: 0052175c 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 18336: 005f40c0 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 18337: 00521754 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 18338: 00ade954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 18339: 00aa5330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 18340: 00ab04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 18341: 005d4da0 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 18342: 0072f614 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 18343: 00573eac 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 18341: 005d4d98 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 18342: 0072f60c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 18343: 00573ea4 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 18344: 00265838 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 18345: 00adfe16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 18346: 00aaa12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 18347: 00ab5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 18348: 007d5f80 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 18349: 005218ec 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 18348: 007d5f78 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 18349: 005218e4 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 18350: 00aae9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 18351: 00aab2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 18352: 00aaa46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 18353: 007f9240 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 18354: 007c8df4 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 18353: 007f9238 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 18354: 007c8dec 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 18355: 00ab9728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 18356: 00218180 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 18357: 00358708 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 18358: 00adf8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 18359: 00239ad8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 18360: 0077b054 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 18360: 0077b04c 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 18361: 00ab4924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 18362: 00952ff8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 18362: 00952fe8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 18363: 00aabb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 18364: 00ab1a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 18365: 00638030 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 18365: 00638028 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 18366: 00aabf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 18367: 005217f4 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 18367: 005217ec 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 18368: 003b8edc 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 18369: 00543088 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 18370: 007ba334 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 18371: 0054c628 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 18369: 00543080 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 18370: 007ba32c 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 18371: 0054c620 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 18372: 00aa96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 18373: 00adfdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 18374: 00adfcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 18375: 00ab64c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 18376: 004be230 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 18377: 00ae030a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 18378: 004a4550 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 18379: 00ab04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 18380: 0053629c 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 18380: 00536294 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 18381: 00ae0060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 18382: 00ade55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 18383: 00adf12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 18384: 0070e0fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 18384: 0070e0f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 18385: 00adf0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 18386: 00aa9528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 18387: 00aaac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 18388: 00ab8db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 18389: 00271028 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 18390: 0026f48c 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 18391: 00aacf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 18392: 0029a394 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 18393: 0064c8d4 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 18393: 0064c8cc 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 18394: 00ab0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 18395: 00aaa5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 18396: 0077f0b4 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 18396: 0077f0ac 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 18397: 00ade628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 18398: 00589350 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 18399: 006fb1f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 18398: 00589348 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 18399: 006fb1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 18400: 00ab0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 18401: 00adf842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 18402: 00ae03fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 18403: 00aad32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 18404: 00adf962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 18405: 00ade714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 18406: 0063cbe0 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 18406: 0063cbd8 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 18407: 00adfea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 18408: 00aab850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 18409: 002de674 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 18410: 00aa8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 18411: 005556cc 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 18411: 005556c4 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 18412: 00adfb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 18413: 00aded80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 18414: 00aa4da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 18415: 00ab4e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 18416: 007d3aec 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 18417: 00612810 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 18416: 007d3ae4 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 18417: 00612808 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 18418: 00217f60 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 18419: 00aab4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 18420: 00aa5f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 18421: 00aa45d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ - 18422: 005cc3dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 18422: 005cc3d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 18423: 00aa6580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 18424: 00ab90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 18425: 00aab550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 18426: 00ab7c5c 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 18427: 00ab0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 18428: 00aaeba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 18429: 00ae0008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18430: 004bec20 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 18431: 00aa5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 18432: 00796d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 18433: 006dcbac 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 18432: 00796d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 18433: 006dcba4 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 18434: 00adf34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 18435: 0053f614 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 18435: 0053f60c 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 18436: 00aba0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 18437: 00a18308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 18438: 00ab8f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 18439: 00aad67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 18440: 00aa9398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 18441: 00aaa6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 18442: 003f9f08 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 18443: 003b66ec 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 18444: 00ae01ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 18445: 009ea964 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 18446: 00ab1198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 18447: 00ab3bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 18448: 005b4fbc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 18448: 005b4fb4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 18449: 0042cb0c 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 18450: 0021cf40 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 18451: 006fbee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 18451: 006fbedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 18452: 00adec56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 18453: 00ad6f31 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 18454: 00aa74c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 18455: 007727b4 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 18455: 007727ac 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 18456: 00ab9304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 18457: 00343d6c 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 18458: 00ae0cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 18459: 00adff22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 18460: 004ccbb0 88 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 18461: 00ade4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 18462: 00ade3e8 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ 18463: 00a1a57c 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 18464: 00ab2ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 18465: 00ae01a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 18466: 00a13424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 18467: 00295aac 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 18468: 00ab16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 18469: 00aa8888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 18470: 007497a8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 18470: 007497a0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 18471: 00ade5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 18472: 00ade780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 18473: 00ae027a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 18474: 00ab403c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 18475: 00ab8eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 18476: 00adfd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 18477: 00ab8f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 18478: 00aad54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 18479: 00a14ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 18480: 0072c0f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 18481: 007cbf98 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 18480: 0072c0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 18481: 007cbf90 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 18482: 00ade8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 18483: 00645940 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 18483: 00645938 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 18484: 00aaf448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 18485: 0021e4ac 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 18486: 0051c890 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 18486: 0051c888 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 18487: 00ab69b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 18488: 00ad5d52 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 18489: 00ab8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 18490: 00aa4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 18491: 00ae057c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 18492: 00adf462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 18493: 00ab3114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 18494: 00359048 400 FUNC GLOBAL DEFAULT 12 pci_bridge_disable_base_limit │ │ │ │ 18495: 0022e9b8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 18496: 00adf648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 18497: 00aa585c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 18498: 0034e504 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 18499: 002922d4 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 18500: 00655340 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 18501: 00754914 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 18502: 0061283c 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 18500: 00655338 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 18501: 0075490c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 18502: 00612834 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 18503: 00ab6654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 18504: 00adf098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 18505: 00ae076c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 18506: 00ae02f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 18507: 00aacf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 18508: 00adef2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 18509: 00ade942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 18510: 00ab24f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 18511: 006fcb78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 18512: 005509cc 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 18511: 006fcb70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 18512: 005509c4 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 18513: 00aa5360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 18514: 00aa5fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 18515: 00a1e128 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 18516: 00719a3c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 18516: 00719a34 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 18517: 00adf354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 18518: 00ab8e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 18519: 00adff02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 18520: 00ae07d0 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 18521: 0071becc 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 18522: 007d4ca4 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 18523: 007fb5e0 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 18521: 0071bec4 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 18522: 007d4c9c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 18523: 007fb5d8 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 18524: 00ae047a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 18525: 00ab6a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 18526: 001e9688 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 18527: 005c8e5c 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 18527: 005c8e54 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 18528: 00ab4cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 18529: 00aa4c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 18530: 00ab8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 18531: 00550cbc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 18531: 00550cb4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 18532: 00ae0266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 18533: 004b2268 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 18534: 00577014 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 18534: 0057700c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 18535: 00ab9de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 18536: 00adeb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 18537: 00adf2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 18538: 0022a314 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 18539: 0029ef48 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 18540: 00719ab0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 18541: 00584f10 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 18540: 00719aa8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 18541: 00584f08 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 18542: 00ae0720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 18543: 00aa9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 18544: 003646a8 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 18545: 00aba9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 18546: 009ea608 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 18547: 00ab61d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 18548: 00574030 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 18548: 00574028 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 18549: 00ab33f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 18550: 00aa7838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 18551: 00ab0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 18552: 00adfc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 18553: 00ab9b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 18554: 0022ae5c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 18555: 0023f454 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 18556: 00233090 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 18557: 00ae038c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 18558: 00937618 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 18558: 00937608 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 18559: 004784a8 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 18560: 00adef5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 18561: 00ae0588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 18562: 00537bf0 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 18562: 00537be8 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 18563: 00438ca8 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 18564: 0036b370 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 18565: 00554a34 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 18565: 00554a2c 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 18566: 00aad5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 18567: 00adff40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 18568: 00576c7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 18569: 007e3138 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 18570: 00574cec 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 18571: 006db440 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 18568: 00576c74 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 18569: 007e3130 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 18570: 00574ce4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 18571: 006db438 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 18572: 004ce804 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 18573: 00ab9d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 18574: 0035c138 240 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 18575: 00ae0444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 18576: 00ab13d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 18577: 004be1a8 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 18578: 00adf98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 18579: 00ade850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 18580: 00aa4444 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 18581: 0058e0f0 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 18581: 0058e0e8 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 18582: 00a125b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 18583: 00aabe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 18584: 00ade712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 18585: 00aa6024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 18586: 00437c14 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 18587: 00449730 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 18588: 00adf01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 18589: 00adfd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 18590: 0031bbac 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 18591: 00a11d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 18592: 0061fee8 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 18592: 0061fee0 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 18593: 00ae01e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 18594: 006e083c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 18594: 006e0834 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 18595: 00ade7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 18596: 00adf3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 18597: 007310ec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 18597: 007310e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 18598: 00aaadec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 18599: 00ae040c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 18600: 00aa98f4 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 18601: 006f9c10 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 18601: 006f9c08 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 18602: 002a3740 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 18603: 005cbe88 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 18604: 0063adf4 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 18603: 005cbe80 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 18604: 0063adec 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 18605: 00adf538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 18606: 0023989c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 18607: 00ae0434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 18608: 004b4d20 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 18609: 00adfc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 18610: 00aadd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 18611: 0073595c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 18612: 005227a4 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 18611: 00735954 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 18612: 0052279c 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ 18613: 00ab6c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 18614: 007c99b0 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 18614: 007c99a8 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 18615: 00aa8068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 18616: 00aa5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 18617: 00adfb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 18618: 0057924c 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 18619: 005411ec 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 18620: 0076d1e8 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 18618: 00579244 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 18619: 005411e4 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 18620: 0076d1e0 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 18621: 00aa83a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 18622: 00aa8878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 18623: 00793ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 18624: 0064782c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 18623: 00793ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 18624: 00647824 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 18625: 0043f970 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 18626: 00ade7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 18627: 00ade6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 18628: 00ae050e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 18629: 00653124 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 18629: 0065311c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 18630: 00ab2a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 18631: 005f554c 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 18631: 005f5544 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 18632: 00adf58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 18633: 00230444 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 18634: 002992f8 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 18635: 006550d8 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 18635: 006550d0 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 18636: 00aa5afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 18637: 004440e8 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 18638: 004156c8 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 18639: 00ab3044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 18640: 0054c5d8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 18640: 0054c5d0 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 18641: 00adec76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 18642: 00aaee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 18643: 00adfc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 18644: 00589afc 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 18644: 00589af4 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 18645: 00ade536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 18646: 007c50f4 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 18646: 007c50ec 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 18647: 00adf594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 18648: 0048eca4 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 18649: 004b2ddc 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 18650: 007ecac4 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 18650: 007ecabc 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 18651: 00ade69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 18652: 00aa6198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 18653: 005c3fbc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 18653: 005c3fb4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 18654: 00aaf1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 18655: 00aba404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 18656: 004a99bc 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 18657: 00ab4874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 18658: 00ab2f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 18659: 00a12218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 18660: 00adfc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 18661: 00adfb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 18662: 0043be00 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 18663: 00aa5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 18664: 00609f68 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 18665: 007e3dc4 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 18666: 007c4b4c 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 18664: 00609f60 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 18665: 007e3dbc 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 18666: 007c4b44 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 18667: 00ae0360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 18668: 00adf970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 18669: 006473a4 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 18669: 0064739c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 18670: 0026f428 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 18671: 00579e6c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 18672: 007bff20 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 18671: 00579e64 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 18672: 007bff18 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 18673: 00a119d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 18674: 00ae031a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 18675: 00729064 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 18675: 0072905c 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 18676: 00ae0076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 18677: 005d32d0 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 18677: 005d32c8 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 18678: 003623a8 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 18679: 00ab3b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 18680: 00aadc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 18681: 0046a81c 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 18682: 00ae053e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 18683: 00229718 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 18684: 00aa8238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 18685: 007b438c 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 18686: 0061ac08 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 18687: 0078f288 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 18685: 007b4384 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 18686: 0061ac00 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 18687: 0078f280 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 18688: 00aa6560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 18689: 0057ab30 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 18689: 0057ab28 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 18690: 00ab3cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 18691: 003693fc 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 18692: 00aa6500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 18693: 00aae29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 18694: 00ab402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 18695: 002f1250 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 18696: 00747ec4 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 18697: 005aee34 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 18696: 00747ebc 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 18697: 005aee2c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 18698: 00adea5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 18699: 00ab8e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 18700: 00ae02ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 18701: 0069a378 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 18702: 00603e30 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 18701: 0069a370 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 18702: 00603e28 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 18703: 00ade636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 18704: 00362cc0 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 18705: 00518fa0 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 18706: 007b8e1c 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 18705: 00518f98 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 18706: 007b8e14 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 18707: 00adf4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 18708: 00240818 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 18709: 005d9ad0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 18710: 00770284 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 18709: 005d9ac8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 18710: 0077027c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 18711: 0043ffc4 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 18712: 0057801c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 18713: 007b6000 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 18712: 00578014 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 18713: 007b5ff8 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 18714: 00ae06b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 18715: 00adee18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 18716: 00ab4dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 18717: 00ab0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 18718: 00ae00e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 18719: 00adf1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 18720: 004c0a54 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 18721: 004d32bc 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 18722: 00aa5270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 18723: 006fe83c 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 18723: 006fe834 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 18724: 003b65a0 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 18725: 00adf194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 18726: 0034f8b8 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 18727: 00aadf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 18728: 002a6aa0 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 18729: 0080460c 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 18729: 00804604 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 18730: 00adf188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 18731: 005e5ee8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 18731: 005e5ee0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 18732: 00adfb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 18733: 004685b4 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 18734: 004d82f0 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 18735: 00705114 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 18735: 0070510c 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 18736: 00a9e868 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 18737: 00aa98e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 18738: 00ae0272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 18739: 0057ae04 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 18739: 0057adfc 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 18740: 00aac080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 18741: 00ab2b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 18742: 00231fb0 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 18743: 0044a138 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 18744: 009ea560 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 18745: 00a15ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 18746: 007caf60 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 18747: 005e0554 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 18748: 007fb4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 18746: 007caf58 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 18747: 005e054c 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 18748: 007fb4bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 18749: 00adf62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 18750: 00435294 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 18751: 00541768 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 18751: 00541760 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 18752: 00adeaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 18753: 0057a834 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 18753: 0057a82c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 18754: 0025496c 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 18755: 00472388 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 18756: 00adf434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 18757: 00ab59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 18758: 00adfb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 18759: 00adfa78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 18760: 0034c500 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 18761: 00aa590c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 18762: 0051948c 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 18762: 00519484 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 18763: 0043b700 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 18764: 00adebd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 18765: 00203bdc 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 18766: 00aaaacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 18767: 00adf18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 18768: 00aa5450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 18769: 00456b28 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 18770: 00aab970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 18771: 00ab1488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 18772: 00adfc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 18773: 005e3e68 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 18773: 005e3e60 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 18774: 00ab7708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 18775: 007e8df8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 18776: 00579868 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 18775: 007e8df0 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 18776: 00579860 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 18777: 00aa4fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 18778: 0022a128 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 18779: 00adff8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 18780: 007a032c 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 18780: 007a0324 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 18781: 00aa6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 18782: 002385f0 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 18783: 0074a584 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 18783: 0074a57c 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 18784: 00adfffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 18785: 00ae0250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 18786: 00ab3d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 18787: 00adebfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 18788: 00554350 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 18788: 00554348 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 18789: 00adf8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 18790: 0071a9f4 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 18790: 0071a9ec 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 18791: 0022f6a8 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 18792: 007647c8 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 18792: 007647c0 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 18793: 0022ac58 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 18794: 00ae0d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 18795: 00625938 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 18796: 0051cc0c 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 18795: 00625930 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 18796: 0051cc04 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 18797: 00ade656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 18798: 00ade98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 18799: 00adf1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 18800: 00765d8c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 18800: 00765d84 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 18801: 00adf57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 18802: 007847a0 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 18802: 00784798 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 18803: 00ab3494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 18804: 00785b70 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 18805: 00777980 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 18804: 00785b68 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 18805: 00777978 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 18806: 00ab43ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 18807: 00aaeee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 18808: 005aeca0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 18809: 007b6de4 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 18808: 005aec98 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 18809: 007b6ddc 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 18810: 00ae044a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 18811: 00763990 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 18812: 005b2c5c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 18813: 0079d15c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ - 18814: 005cc2dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 18811: 00763988 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 18812: 005b2c54 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 18813: 0079d154 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 18814: 005cc2d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 18815: 00adfdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 18816: 00adf866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 18817: 00ab28e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 18818: 00413ee8 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 18819: 005c9f08 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 18819: 005c9f00 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 18820: 00471f84 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 18821: 007889d4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 18822: 0071cd9c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 18821: 007889cc 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 18822: 0071cd94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 18823: 00347370 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 18824: 00adf93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 18825: 004a23bc 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 18826: 007bb318 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 18826: 007bb310 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 18827: 00adeee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 18828: 00adfd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 18829: 00aabae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 18830: 0069c5fc 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 18831: 006465ac 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 18830: 0069c5f4 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 18831: 006465a4 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 18832: 00ab811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 18833: 0077cf70 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 18834: 00750748 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 18833: 0077cf68 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 18834: 00750740 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 18835: 00aab960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 18836: 007b3484 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 18836: 007b347c 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 18837: 00ab8a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 18838: 00adf54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 18839: 005af504 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 18839: 005af4fc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 18840: 00ade51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 18841: 009eae44 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 18842: 00aada6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 18843: 00ae0488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 18844: 007c92a4 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 18845: 00704630 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 18844: 007c929c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 18845: 00704628 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 18846: 00ade66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 18847: 00aaeca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 18848: 002116f4 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 18849: 00adeb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 18850: 00658788 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 18851: 00952f98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 18850: 00658780 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 18851: 00952f88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 18852: 00aaea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 18853: 007b54b4 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 18854: 006519a8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 18853: 007b54ac 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 18854: 006519a0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 18855: 00adf0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 18856: 00609ae0 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 18856: 00609ad8 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 18857: 00ae02b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 18858: 0072f5f8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 18859: 0069c860 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 18858: 0072f5f0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 18859: 0069c858 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 18860: 009e0d5c 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 18861: 00ab7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 18862: 007834c4 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 18863: 005727a4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 18862: 007834bc 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 18863: 0057279c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 18864: 00ab828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 18865: 0075af68 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 18865: 0075af60 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 18866: 00aa6a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 18867: 00adebb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 18868: 007a1b88 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 18868: 007a1b80 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 18869: 00adf768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 18870: 00716908 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 18870: 00716900 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 18871: 004b3130 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 18872: 00adf510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 18873: 00adee84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 18874: 00aba6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 18875: 00ab78f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 18876: 00ae0d3c 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 18877: 00adee74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 18878: 0042f8e4 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 18879: 0043a4e0 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 18880: 00ae00c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 18881: 0051c3cc 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 18881: 0051c3c4 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 18882: 0022ea60 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 18883: 00ade59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 18884: 00652924 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 18884: 0065291c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 18885: 00ab0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 18886: 00adfa38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 18887: 00adf91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 18888: 0067d184 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 18889: 007fb75c 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 18888: 0067d17c 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 18889: 007fb754 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 18890: 00aa4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 18891: 00550878 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 18891: 00550870 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 18892: 00aa4658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 18893: 00adfa18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 18894: 003f6a08 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 18895: 0074eb8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 18896: 0056cbf8 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 18897: 0058bbfc 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 18895: 0074eb84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 18896: 0056cbf0 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 18897: 0058bbf4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 18898: 00adf824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 18899: 00adfe4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 18900: 00adfe34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 18901: 006871c0 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 18902: 007fcd88 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 18901: 006871b8 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 18902: 007fcd80 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 18903: 004b2f34 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 18904: 00aaec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 18905: 003bb540 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 18906: 004216b4 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 18907: 00ab5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 18908: 00adfb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 18909: 00aae50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 18910: 00abbe6c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 18911: 00aa9d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 18912: 004926d4 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 18913: 0045a29c 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 18914: 00aaed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 18915: 0056d060 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 18915: 0056d058 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 18916: 00adfff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 18917: 00255ed4 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 18918: 006fd868 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 18918: 006fd860 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 18919: 00adf82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 18920: 00adf9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 18921: 00ab92c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 18922: 00202c24 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 18923: 00aa9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 18924: 00358d90 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 18925: 005b1f9c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 18925: 005b1f94 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 18926: 00adfd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 18927: 00ab7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 18928: 0061cd94 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 18929: 00611168 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 18928: 0061cd8c 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 18929: 00611160 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 18930: 00ab49a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 18931: 00adf5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 18932: 005eeb70 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 18932: 005eeb68 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 18933: 00adf9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 18934: 00adf22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 18935: 00ade818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 18936: 00469018 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 18937: 007c18e8 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 18938: 00573a70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 18939: 005d514c 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 18937: 007c18e0 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 18938: 00573a68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 18939: 005d5144 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 18940: 0043aa1c 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 18941: 00ade49c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 18942: 002de61c 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 18943: 007b3e80 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 18943: 007b3e78 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 18944: 00aded04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 18945: 006281cc 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 18945: 006281c4 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 18946: 00aaa04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 18947: 00a199b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 18948: 00adfb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 18949: 00adeef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 18950: 009ea04c 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 18951: 00ab8f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 18952: 00575914 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 18952: 0057590c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 18953: 004b2260 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 18954: 0021db38 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 18955: 00adf2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 18956: 00adea64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 18957: 0051d088 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 18957: 0051d080 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 18958: 00adef1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 18959: 00ae02b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 18960: 005b31f0 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 18960: 005b31e8 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 18961: 00270bd8 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 18962: 00aacdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 18963: 00adfbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 18964: 0022eb0c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 18965: 00aaf368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 18966: 00ae0268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 18967: 005c4338 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 18968: 0063b41c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 18967: 005c4330 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 18968: 0063b414 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 18969: 00ab65f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 18970: 00adf778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 18971: 00271088 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 18972: 0064bfa4 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 18972: 0064bf9c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 18973: 00ade654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 18974: 00a1184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 18975: 0072cebc 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 18975: 0072ceb4 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 18976: 00aded98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 18977: 006d6e80 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 18977: 006d6e78 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 18978: 00ade8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 18979: 005b2f68 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 18979: 005b2f60 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 18980: 00aa86e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 18981: 007df9f0 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 18982: 005771e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 18983: 0061a5d8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 18984: 00747a20 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 18985: 007cee48 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 18986: 0070b050 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 18981: 007df9e8 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 18982: 005771e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 18983: 0061a5d0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 18984: 00747a18 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18985: 007cee40 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 18986: 0070b048 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 18987: 00ade5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 18988: 00ade9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 18989: 00adfd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 18990: 00ab5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 18991: 00ab8f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 18992: 00aab340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 18993: 003b6fcc 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 18994: 006397d0 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 18995: 00592308 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 18996: 005755d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 18997: 0056c9f8 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 18994: 006397c8 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 18995: 00592300 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 18996: 005755c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 18997: 0056c9f0 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 18998: 00221668 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 18999: 0058ef88 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ - 19000: 0073ffe0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 19001: 00770cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 18999: 0058ef80 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 19000: 0073ffd8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 19001: 00770ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 19002: 00ab96a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 19003: 00aaa00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 19004: 00ab409c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 19005: 00a15b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 19006: 00adfdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 19007: 00aa8cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 19008: 004d1a28 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 19009: 00adf544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 19010: 007654a4 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 19010: 0076549c 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 19011: 00aa5390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 19012: 00ab5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 19013: 00a9e7e8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 19014: 00aaab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 19015: 00aade6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 19016: 00651710 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 19017: 0058c6e4 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 19016: 00651708 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 19017: 0058c6dc 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 19018: 00ab68b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 19019: 00ab4a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 19020: 00ae0744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 19021: 00ab44ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 19022: 005cb8e8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 19022: 005cb8e0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 19023: 00a19bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 19024: 00ae0614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 19025: 003fe8c4 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 19026: 00aba024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 19027: 0052c198 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 19027: 0052c190 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 19028: 00ab9354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 19029: 0054b904 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 19030: 00773a38 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 19029: 0054b8fc 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 19030: 00773a30 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 19031: 00472db0 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 19032: 00adfcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 19033: 005a9410 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 19033: 005a9408 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 19034: 00adee0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 19035: 00aded76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 19036: 00aded4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 19037: 0021fe30 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 19038: 007f54c0 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 19038: 007f54b8 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 19039: 004b2898 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 19040: 00965afc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 19040: 00965aec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 19041: 00358448 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 19042: 007b4a98 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 19042: 007b4a90 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 19043: 00aba114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 19044: 00798f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 19045: 00565be0 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 19044: 00798f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 19045: 00565bd8 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 19046: 00aadeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 19047: 00ade642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 19048: 00ab0138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 19049: 00ab8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19050: 00ab0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 19051: 00ab8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 19052: 00952ec0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 19053: 0057231c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 19054: 005b2574 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 19052: 00952eb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 19053: 00572314 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 19054: 005b256c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 19055: 00adee12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 19056: 00615e14 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 19056: 00615e0c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 19057: 00ab7c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 19058: 00adffc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 19059: 004a4db4 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 19060: 00579cc8 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 19060: 00579cc0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 19061: 00356228 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 19062: 0077f3d0 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 19063: 007c36c0 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 19062: 0077f3c8 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 19063: 007c36b8 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 19064: 00adfa30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 19065: 007a1238 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 19065: 007a1230 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 19066: 00aba868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 19067: 007e49ac 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 19067: 007e49a4 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 19068: 00aa5a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 19069: 0048158c 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 19070: 0070076c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 19070: 00700764 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 19071: 00aded6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 19072: 0072c544 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 19072: 0072c53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 19073: 00ab78d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 19074: 00aacedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 19075: 0074b928 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19075: 0074b920 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 19076: 00428618 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 19077: 00adf224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 19078: 0043e30c 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 19079: 004a437c 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 19080: 00aaf218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 19081: 00ade8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 19082: 00adfa72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 19083: 00ae05ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 19084: 007f7d64 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 19084: 007f7d5c 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 19085: 00aa8778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 19086: 00aa7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 19087: 005aed4c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 19087: 005aed44 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 19088: 00adf00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 19089: 00376ee4 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 19090: 0022ebbc 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 19091: 0027cd20 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ 19092: 00ae0578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 19093: 00adf8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 19094: 00aaa5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 19095: 0074b65c 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 19095: 0074b654 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 19096: 00ade5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 19097: 00ae0204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 19098: 00ade8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 19099: 006dfab8 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 19100: 005683ec 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 19101: 00580314 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 19099: 006dfab0 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 19100: 005683e4 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 19101: 0058030c 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 19102: 003fee08 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 19103: 007fc9a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 19103: 007fc9a0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 19104: 00aa8b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 19105: 0079033c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 19105: 00790334 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 19106: 00aba628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 19107: 007e1b84 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 19107: 007e1b7c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 19108: 00220620 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 19109: 007e9754 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 19109: 007e974c 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 19110: 00ab2254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 19111: 00ab6594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 19112: 004f0c54 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 19112: 004f0c4c 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 19113: 00adedc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 19114: 0044a5fc 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 19115: 00adf57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 19116: 007bae78 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 19116: 007bae70 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 19117: 00ab7d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 19118: 00aaa20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 19119: 00ab7458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 19120: 00ade96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 19121: 00adfabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 19122: 005d9cb4 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 19123: 005ea198 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 19122: 005d9cac 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 19123: 005ea190 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 19124: 00231abc 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 19125: 0057adec 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ - 19126: 006f4d54 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 19125: 0057ade4 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 19126: 006f4d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 19127: 00495b5c 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 19128: 00adfa26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 19129: 00ab89b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 19130: 00ab7a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 19131: 00ae0650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 19132: 007d03b4 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 19132: 007d03ac 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 19133: 00adef9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 19134: 007939cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 19135: 00574ed4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 19136: 005bd69c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 19134: 007939c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 19135: 00574ecc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 19136: 005bd694 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 19137: 00adfbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 19138: 0046de9c 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 19139: 004ab740 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 19140: 00656384 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 19140: 0065637c 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 19141: 00ae0282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 19142: 003b9430 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 19143: 00ae0454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 19144: 00ae0056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 19145: 00aa6a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 19146: 0076e520 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 19146: 0076e518 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 19147: 00ab2664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 19148: 00ae03e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 19149: 00adf996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 19150: 00ab6bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 19151: 00652d30 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 19151: 00652d28 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 19152: 00adfe2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 19153: 00439638 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 19154: 00aba988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 19155: 00965af8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 19156: 006266fc 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 19155: 00965ae8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 19156: 006266f4 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 19157: 0048ce8c 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 19158: 00adebf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 19159: 00ab9d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 19160: 00adf810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 19161: 00707c50 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 19161: 00707c48 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 19162: 00aaed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 19163: 00ab15bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 19164: 00292384 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 19165: 00ade934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 19166: 00ab9748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 19167: 00adfd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 19168: 00ae0214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 19169: 00adf56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 19170: 00adff0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 19171: 00a15d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 19172: 00aa6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 19173: 004729e8 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ - 19174: 004df288 68 FUNC GLOBAL DEFAULT 12 helper_ove_cy │ │ │ │ + 19174: 004df284 68 FUNC GLOBAL DEFAULT 12 helper_ove_cy │ │ │ │ 19175: 00aaf638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 19176: 00ae04f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 19177: 00577e2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 19178: 006dc32c 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 19177: 00577e24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 19178: 006dc324 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 19179: 00ab36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 19180: 00ade916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 19181: 00351d34 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 19182: 002277c8 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 19183: 005365d0 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 19183: 005365c8 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 19184: 00aabb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 19185: 007b22f4 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 19185: 007b22ec 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 19186: 0047b7e0 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 19187: 0021aaf0 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 19188: 00ae031c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 19189: 00476f18 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 19190: 007485fc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 19190: 007485f4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 19191: 00ab88b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 19192: 00aab360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 19193: 007d1ea0 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 19193: 007d1e98 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 19194: 00ade6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 19195: 00ab0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 19196: 00ab0168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 19197: 00adf44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 19198: 00aa58dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 19199: 002eae5c 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 19200: 00ade447 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 19201: 006527fc 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 19201: 006527f4 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 19202: 009d9330 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ - 19203: 005783b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 19203: 005783ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 19204: 00ab6fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 19205: 00462d80 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 19206: 0061835c 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 19207: 007cbf78 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 19206: 00618354 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 19207: 007cbf70 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 19208: 009e7fe4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 19209: 00ab9a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 19210: 005b3310 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 19211: 006ff948 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 19210: 005b3308 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 19211: 006ff940 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 19212: 00aaa8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 19213: 00233268 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 19214: 007947c0 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 19215: 0057ecd8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 19214: 007947b8 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 19215: 0057ecd0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 19216: 00aad14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 19217: 00298248 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 19218: 007854dc 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 19219: 00576160 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 19220: 00535f78 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 19218: 007854d4 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 19219: 00576158 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 19220: 00535f70 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 19221: 00aaee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 19222: 00718bac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 19222: 00718ba4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 19223: 00ade514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 19224: 007f4624 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 19225: 007a00a4 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 19224: 007f461c 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 19225: 007a009c 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 19226: 00ab0128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 19227: 00adfd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 19228: 003117b8 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 19229: 00aa8658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 19230: 004cd84c 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 19231: 00a19bd4 12 OBJECT GLOBAL DEFAULT 24 none_xattr_ops │ │ │ │ 19232: 00adf09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_READ_DSTATE │ │ │ │ @@ -19238,1935 +19238,1935 @@ │ │ │ │ 19234: 0021a908 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_round_to_zero │ │ │ │ 19235: 00adebe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 19236: 00aba178 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 19237: 00ade5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 19238: 00220d98 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 19239: 00ae06c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 19240: 00adedc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 19241: 005afaf0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 19241: 005afae8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 19242: 00ade4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 19243: 00aad90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 19244: 005e9ec0 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 19244: 005e9eb8 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 19245: 00adfcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 19246: 00ade4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 19247: 00adf2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 19248: 0058996c 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 19248: 00589964 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 19249: 00ae0974 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 19250: 00799bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 19250: 00799bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 19251: 0031f37c 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 19252: 002279c8 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 19253: 00493d14 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 19254: 00ab9758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 19255: 0074586c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 19255: 00745864 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 19256: 00adefe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 19257: 00aa562c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 19258: 0078ed0c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 19258: 0078ed04 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 19259: 00adf3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 19260: 007b5414 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 19261: 00965adc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 19260: 007b540c 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 19261: 00965acc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 19262: 00237af0 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 19263: 00ab2554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 19264: 00adfed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 19265: 00aad89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 19266: 0023716c 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 19267: 006a18b4 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 19267: 006a18ac 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 19268: 0046a73c 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 19269: 00abbe7c 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 19270: 00ab7ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 19271: 00adf506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 19272: 00ab5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 19273: 007299e4 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 19273: 007299dc 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 19274: 002661a8 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 19275: 007171b8 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 19276: 007efbe0 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 19275: 007171b0 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 19276: 007efbd8 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 19277: 00ade804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 19278: 00456a04 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 19279: 00aa5a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 19280: 00ab90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 19281: 00965ac4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 19281: 00965ab4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 19282: 00aab670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 19283: 00aacb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 19284: 002a1264 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 19285: 00ab1cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 19286: 00711d30 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 19287: 00952fb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 19286: 00711d28 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 19287: 00952fa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 19288: 00ab3e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 19289: 00aa4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 19290: 002195dc 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 19291: 00adffae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 19292: 009e5a20 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 19293: 00ab35a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 19294: 005899f0 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 19295: 007a16c0 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 19296: 006ee148 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 19294: 005899e8 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 19295: 007a16b8 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 19296: 006ee140 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 19297: 00ae0292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 19298: 007b21cc 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 19299: 0077ea04 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 19298: 007b21c4 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 19299: 0077e9fc 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 19300: 00aabc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 19301: 00adecc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 19302: 00aa83b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 19303: 00a1a610 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 19304: 00adf5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 19305: 00ab75a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 19306: 00ab3284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 19307: 00aaa38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 19308: 00710890 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 19309: 00550820 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 19308: 00710888 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 19309: 00550818 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 19310: 00ade524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 19311: 00aa155c 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 19312: 00ab43fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 19313: 005aee00 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 19313: 005aedf8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 19314: 00adf13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 19315: 00ae05b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 19316: 00619d30 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 19316: 00619d28 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 19317: 0041da9c 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 19318: 00adf53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 19319: 009eb65c 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 19320: 00adfd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 19321: 00ab79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 19322: 00ab96b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 19323: 00aa8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 19324: 0034eb90 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 19325: 0070f918 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 19325: 0070f910 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 19326: 00ae0cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 19327: 004aafd0 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 19328: 0047b904 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 19329: 00698dc4 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 19330: 007edb48 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 19331: 00699f30 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 19332: 005edfb0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 19333: 005ae064 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 19334: 007c4ad4 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 19329: 00698dbc 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 19330: 007edb40 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 19331: 00699f28 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 19332: 005edfa8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 19333: 005ae05c 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 19334: 007c4acc 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 19335: 00aa96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 19336: 00342880 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 19337: 00310174 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 19338: 007141e4 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 19338: 007141dc 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 19339: 00ae0604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 19340: 0061e410 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 19340: 0061e408 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 19341: 00adef2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 19342: 007001bc 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 19342: 007001b4 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 19343: 00ade84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 19344: 00ab3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 19345: 00adea38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 19346: 0065161c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 19346: 00651614 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 19347: 00aba718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 19348: 00573e94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 19348: 00573e8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 19349: 00265510 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 19350: 005190a0 1004 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 19350: 00519098 1004 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 19351: 00adf41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 19352: 00adef92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 19353: 00adebe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 19354: 00adfdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 19355: 00ab15cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 19356: 00457480 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 19357: 00558184 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 19358: 00784904 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 19357: 0055817c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 19358: 007848fc 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 19359: 00adf3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 19360: 0070cfb4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 19361: 005b4028 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 19360: 0070cfac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 19361: 005b4020 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 19362: 00ae026c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 19363: 00541a38 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 19363: 00541a30 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 19364: 00ae00fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 19365: 002684c8 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 19366: 00ae0470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 19367: 00ae0ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ - 19368: 008f70c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 19368: 008f70b4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 19369: 009ee748 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 19370: 00ade852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 19371: 00aaf228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 19372: 00adf142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 19373: 00ab0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 19374: 00428d34 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 19375: 00ab1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 19376: 00ab06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 19377: 00ab3efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 19378: 0045f5ec 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 19379: 00255c58 276 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 19380: 00aba768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 19381: 00adf262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 19382: 007da34c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 19382: 007da344 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 19383: 00ab07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 19384: 00ab3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 19385: 00ae03c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 19386: 00adfbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 19387: 007c3a7c 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 19387: 007c3a74 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 19388: 00aded00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 19389: 00aaacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 19390: 00615c1c 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 19390: 00615c14 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 19391: 002d2eac 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 19392: 00adf5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 19393: 0054ac18 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 19394: 007df814 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 19393: 0054ac10 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 19394: 007df80c 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 19395: 00aaa52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 19396: 00adf660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 19397: 0073effc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 19397: 0073eff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 19398: 00ab47f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 19399: 007f8d84 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 19400: 00575ac0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 19399: 007f8d7c 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 19400: 00575ab8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 19401: 00ab61f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 19402: 00226150 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 19403: 00ade4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 19404: 0072fcfc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 19404: 0072fcf4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 19405: 00ae0232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 19406: 00aa66c0 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 19407: 00ab2ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 19408: 00349224 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 19409: 00adee4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 19410: 0079959c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 19411: 007b30f0 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 19410: 00799594 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 19411: 007b30e8 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 19412: 00adf470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 19413: 00aab8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 19414: 00ade806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 19415: 00469968 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 19416: 0078e8e4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 19417: 00745198 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 19418: 006e2b0c 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 19419: 00772a20 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 19420: 0079632c 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 19416: 0078e8dc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 19417: 00745190 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 19418: 006e2b04 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 19419: 00772a18 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 19420: 00796324 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 19421: 00ae0474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 19422: 00ae00a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 19423: 006e0cfc 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 19424: 007e45d4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 19423: 006e0cf4 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 19424: 007e45cc 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 19425: 00aaa28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 19426: 00adf02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 19427: 007b3110 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 19427: 007b3108 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 19428: 00ab82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 19429: 007dcb44 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 19429: 007dcb3c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 19430: 00adea66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 19431: 00adef78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 19432: 00aa7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 19433: 009d9824 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 19434: 00ab28b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 19435: 00adeccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 19436: 00aadfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 19437: 00adefa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 19438: 0047e32c 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 19439: 00ae01bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 19440: 00ab3254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 19441: 005bc96c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 19441: 005bc964 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 19442: 0047d360 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 19443: 00aaa19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 19444: 00ab76d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 19445: 00acd828 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 19446: 00ab8fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 19447: 003559c4 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ - 19448: 005b33c0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 19448: 005b33b8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 19449: 00ab429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 19450: 00342938 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 19451: 0057ae14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 19451: 0057ae0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 19452: 00adf004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 19453: 00648860 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 19454: 00781268 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 19453: 00648858 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 19454: 00781260 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 19455: 00adf6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 19456: 00adf200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 19457: 0021e1d8 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 19458: 00ae03f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 19459: 0063a964 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 19459: 0063a95c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 19460: 00aa41f4 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 19461: 00aaa32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 19462: 00716200 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 19463: 005b6ec4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 19464: 006fb308 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 19462: 007161f8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 19463: 005b6ebc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 19464: 006fb300 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 19465: 00aa9508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 19466: 007df2f4 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 19467: 0054c8a8 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 19468: 0061adb8 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 19466: 007df2ec 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 19467: 0054c8a0 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 19468: 0061adb0 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 19469: 00adfc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 19470: 00ab6cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 19471: 00ade558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 19472: 00adffa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 19473: 00ade988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 19474: 0073f67c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 19474: 0073f674 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 19475: 0042547c 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 19476: 00ab185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 19477: 00ab5f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 19478: 0074b440 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 19478: 0074b438 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 19479: 002031b4 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 19480: 00ae04c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 19481: 00ae06d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 19482: 00adf3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 19483: 00744f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 19483: 00744f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 19484: 002314b4 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 19485: 007d93b4 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 19485: 007d93ac 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 19486: 00adfbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 19487: 00ae0c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 19488: 00580c24 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 19488: 00580c1c 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 19489: 004d0c30 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 19490: 00aad98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 19491: 0022125c 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 19492: 005cdbcc 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 19492: 005cdbc4 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 19493: 00aaf678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 19494: 007df20c 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 19494: 007df204 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 19495: 00adf38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 19496: 0065bb5c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 19496: 0065bb54 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 19497: 00ae052a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 19498: 00aba294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 19499: 00aab7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 19500: 003e4db4 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 19501: 009179ec 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 19501: 009179dc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 19502: 0023524c 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 19503: 009178a4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 19503: 00917894 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 19504: 0023f76c 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 19505: 0058e560 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 19505: 0058e558 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 19506: 00adff90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 19507: 0091775c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 19507: 0091774c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 19508: 00abc144 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 19509: 00aaa3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 19510: 00adfa4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 19511: 00789de0 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 19511: 00789dd8 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 19512: 0039751c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 19513: 00ab0548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 19514: 00aaf75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 19515: 005d3e38 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 19515: 005d3e30 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 19516: 00aded5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 19517: 00ab5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 19518: 00ab48b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 19519: 00aaead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 19520: 00468d9c 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 19521: 005bdabc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 19522: 00626604 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 19521: 005bdab4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 19522: 006265fc 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 19523: 00ae04d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 19524: 00ae078a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 19525: 00adfe6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 19526: 0078af94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 19526: 0078af8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 19527: 0027dadc 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 19528: 00ab6154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 19529: 00352384 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 19530: 00786f30 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 19530: 00786f28 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 19531: 00ade57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 19532: 006fbaf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 19532: 006fbae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 19533: 0023a62c 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 19534: 00584ec8 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 19534: 00584ec0 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 19535: 004814a8 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 19536: 004bee88 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 19537: 00746c54 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 19537: 00746c4c 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 19538: 00ab9e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 19539: 00adf358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 19540: 00611e08 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 19540: 00611e00 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 19541: 003495cc 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 19542: 00aa8538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 19543: 0034c59c 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 19544: 00aab7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 19545: 00457244 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 19546: 00aab370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 19547: 00ab2864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 19548: 00ab888c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 19549: 00aaa42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 19550: 00aaf518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 19551: 007f2b80 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 19552: 007ece2c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 19551: 007f2b78 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 19552: 007ece24 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 19553: 00aab880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 19554: 00ae0cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 19555: 00ab5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 19556: 00ab0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 19557: 00adf110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 19558: 00aaba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 19559: 00adf720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 19560: 00adfa06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 19561: 0023d5b4 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 19562: 00aaab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 19563: 00aba8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 19564: 007700b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 19564: 007700b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 19565: 00ae0742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 19566: 00719200 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ - 19567: 0058e340 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 19568: 007ddfb4 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 19569: 00619098 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 19566: 007191f8 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 19567: 0058e338 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 19568: 007ddfac 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 19569: 00619090 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 19570: 00494024 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 19571: 00611d50 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 19571: 00611d48 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 19572: 00aa80f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 19573: 004553c0 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 19574: 0064c238 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 19575: 00503298 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 19574: 0064c230 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 19575: 00503290 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 19576: 00adf246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 19577: 00adf436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 19578: 00a18518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 19579: 00aaf598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 19580: 002d670c 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 19581: 00ae04f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 19582: 00aded54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 19583: 005cda9c 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 19583: 005cda94 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 19584: 00480714 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 19585: 004d963c 224 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_start │ │ │ │ - 19586: 0072be70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 19587: 007058b4 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 19588: 005821e8 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 19586: 0072be68 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 19587: 007058ac 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 19588: 005821e0 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 19589: 00310350 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 19590: 00aaf2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 19591: 00ab1118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 19592: 00aad95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 19593: 00ad5d94 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 19594: 00aa79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 19595: 00645500 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 19596: 00748bd8 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 19597: 00619f48 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 19595: 006454f8 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 19596: 00748bd0 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 19597: 00619f40 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 19598: 00adf48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 19599: 00adf516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 19600: 00542990 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 19600: 00542988 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 19601: 00adf080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 19602: 00aab310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 19603: 005af90c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 19604: 005a878c 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 19603: 005af904 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 19604: 005a8784 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 19605: 00ade49d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 19606: 00937664 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 19607: 007272c8 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 19608: 006f610c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 19606: 00937654 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 19607: 007272c0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 19608: 006f6104 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 19609: 00adfff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 19610: 0093765c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 19611: 00693b1c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 19610: 0093764c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 19611: 00693b14 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 19612: 00ab1a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 19613: 00a9eb1c 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 19614: 006fd1f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 19615: 00937654 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 19614: 006fd1e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 19615: 00937644 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 19616: 00ae05ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 19617: 00adf32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 19618: 00560df0 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 19618: 00560de8 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 19619: 00aad22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 19620: 00adfc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 19621: 0022defc 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 19622: 00ab5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 19623: 00adeaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 19624: 00adec4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 19625: 00363a88 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 19626: 002369ac 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 19627: 00352558 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 19628: 00aaa3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 19629: 00adf33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 19630: 00ade868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 19631: 006a1c4c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 19631: 006a1c44 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 19632: 00a15de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 19633: 007d1e60 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 19633: 007d1e58 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 19634: 003fee90 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 19635: 00772278 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 19636: 00748a98 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ - 19637: 00590c9c 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 19638: 00680b18 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 19635: 00772270 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 19636: 00748a90 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 19637: 00590c94 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 19638: 00680b10 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 19639: 00ae06ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 19640: 00ae0c58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 19641: 00adf772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 19642: 007445c4 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 19642: 007445bc 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 19643: 004ce9d0 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 19644: 00436818 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 19645: 00787950 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 19646: 00545218 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 19645: 00787948 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 19646: 00545210 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 19647: 00ade924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 19648: 0026f2b4 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 19649: 00adf082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 19650: 0043b568 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 19651: 005749c8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 19651: 005749c0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 19652: 00adf486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 19653: 00adf920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 19654: 00ae056a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 19655: 00362038 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 19656: 0061604c 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 19656: 00616044 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 19657: 00aae27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 19658: 00ab7dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 19659: 00aaea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 19660: 00adf556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 19661: 00adf0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 19662: 00ade63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 19663: 00adedfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 19664: 00577c50 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 19664: 00577c48 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 19665: 00ab9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 19666: 00ae05ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 19667: 007976b0 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 19667: 007976a8 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 19668: 00adfe00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 19669: 00a19908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 19670: 0023500c 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 19671: 00ade445 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 19672: 00aaec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 19673: 00aad72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 19674: 00716190 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 19675: 0054c658 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 19674: 00716188 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 19675: 0054c650 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 19676: 00239684 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 19677: 0073709c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 19677: 00737094 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 19678: 00aa9268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 19679: 00aaefb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 19680: 00ae03c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 19681: 00aded2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 19682: 0023c1d4 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 19683: 00ade8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 19684: 00ae02d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 19685: 00ab8a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 19686: 00adf8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 19687: 0022dfbc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 19688: 00a17a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 19689: 004df2cc 68 FUNC GLOBAL DEFAULT 12 helper_ove_ov │ │ │ │ - 19690: 0080026c 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 19691: 006fba38 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 19689: 004df2c8 68 FUNC GLOBAL DEFAULT 12 helper_ove_ov │ │ │ │ + 19690: 00800264 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 19691: 006fba30 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 19692: 004a9fb0 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 19693: 004cca24 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 19694: 0055d634 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 19694: 0055d62c 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 19695: 00ade510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 19696: 00adfa1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 19697: 00adfcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 19698: 00aaab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 19699: 00aa5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 19700: 00ab6354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 19701: 002a9460 4 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 19702: 00ab4dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 19703: 0063a2d8 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 19703: 0063a2d0 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 19704: 00aaeec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 19705: 0043bdc8 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 19706: 007bb154 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 19707: 007325b8 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 19706: 007bb14c 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 19707: 007325b0 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 19708: 00ae0526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 19709: 0073aa8c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 19709: 0073aa84 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 19710: 00adf7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 19711: 003b6e48 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 19712: 00270fd0 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 19713: 00aa98a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 19714: 003bbc04 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 19715: 00231ce8 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ - 19716: 00578928 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 19716: 00578920 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 19717: 00adea32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 19718: 00235100 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 19719: 005b3c84 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 19720: 00769ca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 19721: 0070879c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 19719: 005b3c7c 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 19720: 00769ca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 19721: 00708794 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 19722: 00214ff0 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 19723: 00ab2c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 19724: 00aadbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 19725: 007414c4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 19725: 007414bc 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 19726: 00aadcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 19727: 007ff998 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 19727: 007ff990 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 19728: 00ab5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 19729: 00ab84ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 19730: 003f6c38 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 19731: 0071954c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 19731: 00719544 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 19732: 00adf496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 19733: 004d0248 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 19734: 004813f4 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 19735: 00aadb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 19736: 005b220c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 19736: 005b2204 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 19737: 00ab7338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 19738: 00aacaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 19739: 004cd97c 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 19740: 003133a4 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 19741: 00ae0124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 19742: 00765ab4 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 19742: 00765aac 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 19743: 00440114 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 19744: 00aac2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 19745: 00adeb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 19746: 00adebaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 19747: 0063aa18 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 19747: 0063aa10 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 19748: 00aaf6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 19749: 006de004 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 19749: 006ddffc 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 19750: 00adf786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 19751: 00aad2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 19752: 007d48b8 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 19752: 007d48b0 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 19753: 003f5f2c 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 19754: 00ade8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 19755: 00694684 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 19755: 0069467c 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 19756: 00adfb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 19757: 00ade99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 19758: 00610e8c 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 19758: 00610e84 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 19759: 00ab6014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 19760: 00397518 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 19761: 00a18494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 19762: 002d3d74 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 19763: 007fde10 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 19764: 00560e24 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 19765: 007731c4 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 19766: 005eeabc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 19763: 007fde08 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 19764: 00560e1c 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 19765: 007731bc 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 19766: 005eeab4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 19767: 00aba464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 19768: 00994228 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 19769: 00adedb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 19770: 00aa4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 19771: 00adf3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 19772: 00ab432c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 19773: 007ef640 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 19774: 00501d20 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 19775: 007eeb1c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 19773: 007ef638 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 19774: 00501d18 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 19775: 007eeb14 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 19776: 00aa5480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 19777: 00aa9488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ - 19778: 00555278 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 19778: 00555270 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 19779: 004b3950 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 19780: 00aad4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 19781: 00adfe60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 19782: 00adf7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 19783: 007ef244 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 19784: 0076de40 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 19783: 007ef23c 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 19784: 0076de38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 19785: 00adf84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 19786: 00aa7364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 19787: 007904cc 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 19787: 007904c4 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 19788: 00aa7928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 19789: 0066ad00 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 19790: 005dcd2c 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 19789: 0066acf8 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 19790: 005dcd24 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 19791: 00ab2944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 19792: 005d4a00 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 19792: 005d49f8 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 19793: 00448470 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 19794: 003f58dc 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 19795: 00404dac 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 19796: 0077c7b4 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 19797: 00579458 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 19796: 0077c7ac 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 19797: 00579450 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 19798: 0048d768 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 19799: 00582784 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 19800: 00740e00 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 19799: 0058277c 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 19800: 00740df8 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 19801: 0022e144 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 19802: 00aa8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 19803: 00aaa51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 19804: 00aaa82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 19805: 005d6310 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 19805: 005d6308 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 19806: 0022e06c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 19807: 00579678 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 19807: 00579670 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 19808: 00ab4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 19809: 00ade958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 19810: 0029f1d8 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 19811: 003f7338 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 19812: 00701584 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 19812: 0070157c 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 19813: 00aa8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 19814: 00adf1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 19815: 00aaee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 19816: 004a44c8 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 19817: 00778330 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 19817: 00778328 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 19818: 00ab2914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 19819: 00437654 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 19820: 00ab83ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 19821: 00358414 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 19822: 00ab191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 19823: 0048123c 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 19824: 00aabef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 19825: 00aa68d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 19826: 00aaf910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 19827: 0078f1c8 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 19827: 0078f1c0 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 19828: 00adfa88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 19829: 00ade918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 19830: 00293fb8 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 19831: 00ab2c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 19832: 0054c650 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 19832: 0054c648 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 19833: 00444210 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 19834: 0043c15c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 19835: 00a1f114 132 OBJECT GLOBAL DEFAULT 24 helper_info_itofd │ │ │ │ - 19836: 007b6074 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 19836: 007b606c 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 19837: 00ab5c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 19838: 00ae05fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 19839: 004cf200 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 19840: 00aded40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 19841: 006fca08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 19842: 007b42b4 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 19841: 006fca00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 19842: 007b42ac 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 19843: 00adec44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 19844: 005b2a9c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 19844: 005b2a94 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 19845: 00ab826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 19846: 0057ade4 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 19846: 0057addc 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 19847: 00307508 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 19848: 00ade890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 19849: 0078e7bc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 19849: 0078e7b4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 19850: 004bec2c 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 19851: 00a1f00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_itofs │ │ │ │ 19852: 00ae02ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 19853: 00adf822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 19854: 00adf324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 19855: 0063a458 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 19855: 0063a450 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 19856: 00adf552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 19857: 00adf31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 19858: 00ae0664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 19859: 004d6824 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 19860: 007b3954 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 19860: 007b394c 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 19861: 00ae038e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 19862: 00aaf8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 19863: 0077e5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 19863: 0077e5ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 19864: 00ade6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 19865: 00579984 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 19866: 00717074 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 19865: 0057997c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 19866: 0071706c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 19867: 0027d9c0 8 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 19868: 004605bc 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 19869: 00717af4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 19869: 00717aec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 19870: 0021f9a0 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 19871: 00ae0c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 19872: 0075a9e8 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 19873: 0073b360 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 19874: 0075b7d0 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 19872: 0075a9e0 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 19873: 0073b358 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 19874: 0075b7c8 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 19875: 00adf770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 19876: 00aad59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 19877: 007ee630 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 19878: 0072e46c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 19879: 007aa448 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 19877: 007ee628 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 19878: 0072e464 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 19879: 007aa440 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 19880: 002306d4 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 19881: 00aa9e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 19882: 00766d50 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 19883: 007ca82c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 19884: 006fd754 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 19885: 007dfeb0 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 19882: 00766d48 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 19883: 007ca824 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 19884: 006fd74c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 19885: 007dfea8 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 19886: 00ade944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 19887: 00aa46a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 19888: 0068697c 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 19889: 00783b18 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 19888: 00686974 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 19889: 00783b10 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 19890: 00aaab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 19891: 00ab27c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 19892: 00244dec 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 19893: 0046d6b4 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 19894: 008f70c8 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 19894: 008f70b8 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 19895: 00ab34f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 19896: 00745810 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 19896: 00745808 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 19897: 00adf81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 19898: 00215160 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 19899: 00ab810c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 19900: 00adfde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 19901: 00adf20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 19902: 00ade5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 19903: 0060d3f8 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 19904: 00791f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 19905: 006ebe80 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 19903: 0060d3f0 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 19904: 00791f40 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 19905: 006ebe78 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 19906: 00adff44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 19907: 00ab2fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 19908: 007011c0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 19909: 00805548 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 19910: 00540920 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 19908: 007011b8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 19909: 00805540 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 19910: 00540918 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 19911: 00adeea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 19912: 0041651c 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 19913: 0051aa7c 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 19913: 0051aa74 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 19914: 00adea84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 19915: 00244914 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 19916: 00aaad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 19917: 00ab7598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 19918: 005e14a0 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 19918: 005e1498 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 19919: 00ae074c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 19920: 004bec30 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 19921: 00ae0086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 19922: 00aaeae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 19923: 00ab4bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 19924: 00aaccfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 19925: 00aa6d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 19926: 0046f6a8 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 19927: 00ae063a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 19928: 00aa86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 19929: 00965ad8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 19930: 0053cd44 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 19929: 00965ac8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 19930: 0053cd3c 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 19931: 00adec86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 19932: 00ae0c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 19933: 004d36fc 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 19934: 00adf47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 19935: 00594484 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 19935: 0059447c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 19936: 00aa8788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 19937: 00adf5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 19938: 00aa50b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 19939: 00ab9314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 19940: 007ca614 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 19940: 007ca60c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 19941: 00ab9b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 19942: 00ade802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 19943: 00ab184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 19944: 002219f8 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 19945: 00adfc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 19946: 00ade670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 19947: 0043c070 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 19948: 00aad85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 19949: 0057b2e0 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 19949: 0057b2d8 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 19950: 00aadbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 19951: 00adf7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 19952: 0043a29c 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 19953: 007373a4 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 19953: 0073739c 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 19954: 00aa4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 19955: 00ad5d61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 19956: 005bc34c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 19956: 005bc344 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 19957: 00adea34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 19958: 0079755c 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 19958: 00797554 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 19959: 00aa8c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 19960: 00ab5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 19961: 00adf5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 19962: 00adf8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 19963: 00adecca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 19964: 00adff00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 19965: 00544c84 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 19965: 00544c7c 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 19966: 00adeade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 19967: 00ab43ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 19968: 00adf09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 19969: 00adfc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 19970: 00ab88e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 19971: 004786d0 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 19972: 0029bc0c 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 19973: 00ade862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 19974: 0076d8d8 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 19974: 0076d8d0 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 19975: 00aae07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 19976: 00adedfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 19977: 00ae0780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 19978: 00ae06e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 19979: 00aaa48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 19980: 00aa5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 19981: 00aae948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 19982: 00adefc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 19983: 007f8200 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 19983: 007f81f8 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 19984: 00ab2bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 19985: 00adf86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 19986: 0023d9a0 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 19987: 00560dc0 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 19987: 00560db8 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 19988: 00aad4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 19989: 0078fbec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 19989: 0078fbe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 19990: 00aa88c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 19991: 00221938 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 19992: 006faf14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 19992: 006faf0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 19993: 00416408 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 19994: 007d0468 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 19994: 007d0460 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 19995: 00aa7354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 19996: 00ab9544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 19997: 00adf286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 19998: 0073aef8 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 19998: 0073aef0 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 19999: 00adefe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 20000: 00572ca8 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 20000: 00572ca0 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 20001: 00ab40bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 20002: 00adf1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 20003: 0031bcc4 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 20004: 00ae0696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 20005: 007fc8b4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 20005: 007fc8ac 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 20006: 00aa68a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 20007: 00adfbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 20008: 00adf48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 20009: 00423378 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 20010: 00aae5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 20011: 0058f98c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 20011: 0058f984 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 20012: 00ae04c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 20013: 00652680 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 20013: 00652678 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 20014: 003104bc 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 20015: 00ade34c 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 20016: 00adefce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 20017: 009172c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 20018: 0072c7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 20019: 0064869c 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 20020: 007a182c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 20017: 009172b4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 20018: 0072c7c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 20019: 00648694 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 20020: 007a1824 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 20021: 00ab94d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 20022: 00aba728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 20023: 0023043c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 20024: 00aa9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 20025: 00adf346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 20026: 0076850c 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 20026: 00768504 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 20027: 00aacf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 20028: 006099f0 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 20028: 006099e8 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 20029: 00a1f6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_d │ │ │ │ - 20030: 006de694 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 20030: 006de68c 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 20031: 003f51dc 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 20032: 005801e4 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 20032: 005801dc 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 20033: 00aa5a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 20034: 00645444 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 20034: 0064543c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ 20035: 00a1f2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_s │ │ │ │ - 20036: 0071382c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 20037: 0077c078 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 20038: 00786674 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 20039: 0068935c 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 20036: 00713824 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 20037: 0077c070 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 20038: 0078666c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 20039: 00689354 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 20040: 00268448 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 20041: 00adfce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 20042: 0070865c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 20042: 00708654 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 20043: 00adf764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 20044: 00783104 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 20044: 007830fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 20045: 00adff7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 20046: 005bc348 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 20046: 005bc340 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 20047: 00adfb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 20048: 00ab9ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 20049: 00ade604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 20050: 00aaa71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 20051: 00aa4338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 20052: 00ab2764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 20053: 007a3abc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 20053: 007a3ab4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 20054: 00adeeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 20055: 00629818 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 20055: 00629810 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 20056: 00ae069a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 20057: 005d6f38 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 20057: 005d6f30 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 20058: 00aac240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 20059: 005787ac 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 20059: 005787a4 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 20060: 00adefd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 20061: 004807c8 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 20062: 00553fb8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 20062: 00553fb0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 20063: 00ade532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 20064: 002a70a0 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 20065: 006fb58c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 20065: 006fb584 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 20066: 00ab1ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 20067: 007c4358 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 20068: 0072ec3c 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 20067: 007c4350 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 20068: 0072ec34 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 20069: 00ade4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 20070: 00726abc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 20070: 00726ab4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 20071: 00ab5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 20072: 0051bf28 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 20072: 0051bf20 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 20073: 00adfc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 20074: 00aa6e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 20075: 0071a2fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 20075: 0071a2f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 20076: 00234130 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 20077: 00adf844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 20078: 00577764 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 20078: 0057775c 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 20079: 00aa5f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 20080: 0076d344 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 20081: 007f7a20 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 20080: 0076d33c 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 20081: 007f7a18 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 20082: 0029211c 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 20083: 0074390c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 20083: 00743904 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 20084: 00adf776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 20085: 005c9170 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 20085: 005c9168 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 20086: 004b23b4 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 20087: 00adece8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 20088: 00ab162c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 20089: 0043aed8 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 20090: 005aea04 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 20090: 005ae9fc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 20091: 00ae01f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 20092: 00adef30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 20093: 009e8050 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 20094: 009eac0c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 20095: 00adf64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 20096: 0048c7fc 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 20097: 00adf41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 20098: 00ae0398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 20099: 00aa9358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 20100: 004f9944 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 20100: 004f993c 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 20101: 00adface 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 20102: 00ab6504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 20103: 0079ce2c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 20103: 0079ce24 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 20104: 0022ccb0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 20105: 00adfa16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 20106: 00aa9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 20107: 00adf994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 20108: 0022dbfc 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 20109: 00292560 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 20110: 005ed210 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 20110: 005ed208 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 20111: 00ab2a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 20112: 00aa80c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 20113: 00ade83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 20114: 00ab2904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 20115: 007b58a4 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 20115: 007b589c 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 20116: 00adfaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 20117: 00593684 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 20117: 0059367c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 20118: 00ab4e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 20119: 00ade742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 20120: 003a811c 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 20121: 00adf0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 20122: 00aa87f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 20123: 009dd058 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 20124: 009e5c58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 20125: 00aa6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 20126: 00aa7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 20127: 0074be0c 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 20127: 0074be04 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 20128: 00427338 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 20129: 00797b88 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 20129: 00797b80 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 20130: 00ab1318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 20131: 00712438 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 20132: 00799768 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 20133: 007be9e4 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 20134: 00734a7c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 20131: 00712430 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 20132: 00799760 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 20133: 007be9dc 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 20134: 00734a74 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 20135: 004966e4 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 20136: 00ae0694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 20137: 00adf7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 20138: 00adf050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 20139: 00aad20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 20140: 0054dc90 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 20140: 0054dc88 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 20141: 00adece0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 20142: 00adf48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 20143: 00ade5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 20144: 006168f8 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 20144: 006168f0 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 20145: 004b45b4 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 20146: 004dfd7c 1360 FUNC GLOBAL DEFAULT 12 helper_mtspr │ │ │ │ - 20147: 00582048 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 20146: 004dfd78 1360 FUNC GLOBAL DEFAULT 12 helper_mtspr │ │ │ │ + 20147: 00582040 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 20148: 00aae0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 20149: 0053711c 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 20149: 00537114 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 20150: 00adf464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 20151: 0057303c 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 20152: 0065531c 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 20153: 00545370 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 20151: 00573034 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 20152: 00655314 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 20153: 00545368 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 20154: 00adf688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 20155: 00230580 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 20156: 00aa5a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 20157: 00adf4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 20158: 00ab3204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 20159: 0073555c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 20160: 0051aaa0 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 20161: 005377ec 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 20162: 0054c87c 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 20163: 005b1b48 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 20164: 005bdc1c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 20159: 00735554 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 20160: 0051aa98 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 20161: 005377e4 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 20162: 0054c874 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 20163: 005b1b40 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 20164: 005bdc14 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 20165: 0021b3e0 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 20166: 00adfc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 20167: 00ab6844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 20168: 00239b38 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 20169: 00ab7d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 20170: 006101f4 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 20170: 006101ec 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 20171: 00ab193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 20172: 00ab78e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 20173: 007cf1d4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 20173: 007cf1cc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 20174: 00aa4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 20175: 0053747c 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 20175: 00537474 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 20176: 00adfb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 20177: 00577f18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 20177: 00577f10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 20178: 00adf62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 20179: 0056cee4 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 20179: 0056cedc 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 20180: 00adf60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 20181: 0022d084 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 20182: 0022dcc4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 20183: 004b41b4 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 20184: 005b281c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 20185: 00793edc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 20186: 00637818 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 20184: 005b2814 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 20185: 00793ed4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 20186: 00637810 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 20187: 00adf8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 20188: 00ade88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 20189: 00ab424c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 20190: 00ad6ebc 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 20191: 0054fd5c 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 20191: 0054fd54 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 20192: 00233aa0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 20193: 00ae019c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 20194: 009ea9cc 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 20195: 007bcda8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 20195: 007bcda0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 20196: 00448ee4 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 20197: 00aa7938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 20198: 0058e230 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 20199: 0076c8e4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 20198: 0058e228 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 20199: 0076c8dc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 20200: 00484c90 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 20201: 00ab3acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 20202: 004204a4 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 20203: 0051a308 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 20204: 005c5188 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 20203: 0051a300 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 20204: 005c5180 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 20205: 0023c9bc 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 20206: 00222440 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 20207: 006f7158 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 20207: 006f7150 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 20208: 00ae0140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 20209: 00aacbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 20210: 00571f0c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 20210: 00571f04 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 20211: 00adf3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 20212: 00aab620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 20213: 0071daec 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 20213: 0071dae4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 20214: 00aa8c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 20215: 00adefa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 20216: 00a12e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 20217: 00779828 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 20217: 00779820 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 20218: 00adf676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 20219: 0046ac34 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 20220: 00aa5040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 20221: 00adeac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 20222: 00ae0524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 20223: 005b4a40 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 20223: 005b4a38 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 20224: 003f4f24 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 20225: 003df43c 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 20226: 00221af8 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 20227: 00ab5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 20228: 005af1ac 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 20229: 00712e50 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 20228: 005af1a4 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 20229: 00712e48 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 20230: 00adf01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 20231: 005a852c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 20231: 005a8524 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 20232: 001eb644 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 20233: 00ab9768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 20234: 00aaf0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 20235: 00ae0254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 20236: 00aade2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 20237: 007de5a4 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 20237: 007de59c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 20238: 00adea60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 20239: 00466ea0 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 20240: 00219d24 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 20241: 005d403c 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 20241: 005d4034 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 20242: 00aa4e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 20243: 0070e27c 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 20243: 0070e274 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 20244: 004d480c 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 20245: 002ee5fc 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 20246: 00adf360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 20247: 0066a664 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 20247: 0066a65c 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 20248: 00ae05a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 20249: 00ade498 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 20250: 0078db10 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 20250: 0078db08 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 20251: 00aa4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 20252: 0043ce08 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 20253: 0078c62c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20253: 0078c624 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 20254: 00202ca8 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 20255: 007c4c00 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 20256: 007c4e08 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 20257: 0058bccc 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 20255: 007c4bf8 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 20256: 007c4e00 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 20257: 0058bcc4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 20258: 00aacc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 20259: 005c50e8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 20260: 00519e4c 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 20259: 005c50e0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 20260: 00519e44 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 20261: 00ab821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 20262: 006206c4 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 20263: 007c625c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 20264: 007f1808 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 20262: 006206bc 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 20263: 007c6254 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 20264: 007f1800 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 20265: 00adf4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 20266: 00ade952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 20267: 0074764c 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 20267: 00747644 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 20268: 00ae0308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 20269: 009ea28c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 20270: 00ade500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 20271: 006f61c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 20272: 007c0184 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 20271: 006f61bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 20272: 007c017c 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 20273: 00adfe92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 20274: 00adec62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 20275: 00aac390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 20276: 00aa86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 20277: 00adf504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 20278: 00adefbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 20279: 005b4860 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 20280: 007d1c98 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 20279: 005b4858 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 20280: 007d1c90 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 20281: 00ae05e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 20282: 00adf92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 20283: 00a9e31c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 20284: 00795268 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 20284: 00795260 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 20285: 00adea80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 20286: 00aa5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 20287: 00aabb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 20288: 00aaa6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 20289: 00aa560c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 20290: 00ab0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 20291: 00221958 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 20292: 00a1fcf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ult_d │ │ │ │ 20293: 003a7334 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 20294: 00788c64 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 20294: 00788c5c 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 20295: 00aa78a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 20296: 00ab12d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 20297: 00adee92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 20298: 00ab58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 20299: 009eaa04 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 20300: 00adf88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 20301: 00adf0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 20302: 0071c304 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 20303: 00784bcc 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 20302: 0071c2fc 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 20303: 00784bc4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 20304: 00adf612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 20305: 00aabcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 20306: 00aade3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 20307: 0022d41c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 20308: 00714720 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 20309: 007b5564 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 20308: 00714718 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 20309: 007b555c 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 20310: 0022dd78 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 20311: 00adeffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 20312: 0027c788 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 20313: 00311c14 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 20314: 00ae003a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 20315: 00adf18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 20316: 0043d0f0 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 20317: 0075f7d8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 20317: 0075f7d0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ 20318: 00a1fae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ult_s │ │ │ │ - 20319: 0079c188 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 20319: 0079c180 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 20320: 0043ea38 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 20321: 0063ca38 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 20322: 00937ae4 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 20321: 0063ca30 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 20322: 00937ad4 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 20323: 003b7334 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 20324: 00ab8fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 20325: 0061efb8 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 20325: 0061efb0 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 20326: 003f5ca4 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ - 20327: 004dfbe8 308 FUNC GLOBAL DEFAULT 12 openrisc_cpu_gdb_write_register │ │ │ │ + 20327: 004dfbe4 308 FUNC GLOBAL DEFAULT 12 openrisc_cpu_gdb_write_register │ │ │ │ 20328: 00adfbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 20329: 0056153c 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 20329: 00561534 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 20330: 00480834 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 20331: 00ade85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 20332: 00770450 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 20332: 00770448 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 20333: 00449e44 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 20334: 007eb668 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 20334: 007eb660 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 20335: 00ab0bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 20336: 0061a124 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 20336: 0061a11c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 20337: 00adf6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 20338: 0043c738 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 20339: 00aa8e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 20340: 00adfea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 20341: 006fb8c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 20341: 006fb8c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 20342: 00ab823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 20343: 00ae0c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 20344: 00ab27f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 20345: 00ab886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 20346: 0079a2e0 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 20346: 0079a2d8 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 20347: 00aa80e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 20348: 00aa4798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 20349: 0057eb50 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 20350: 007378a8 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 20349: 0057eb48 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 20350: 007378a0 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 20351: 00ab0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 20352: 00aa52e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 20353: 00adee36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 20354: 00aae15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 20355: 006a1f2c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 20355: 006a1f24 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 20356: 00adf896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 20357: 0072cdfc 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 20358: 006fd52c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 20357: 0072cdf4 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 20358: 006fd524 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 20359: 0042ba2c 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 20360: 005b4cd8 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 20360: 005b4cd0 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 20361: 00adeafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 20362: 00ab9514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 20363: 00aaeb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 20364: 009e17c8 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 20365: 007753f0 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 20365: 007753e8 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 20366: 00aa95c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 20367: 00995508 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 20368: 00ab2d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 20369: 00aab640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 20370: 00aab2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 20371: 00299edc 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 20372: 0061e720 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 20373: 005bb654 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 20372: 0061e718 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 20373: 005bb64c 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 20374: 00ab7e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 20375: 005b34b8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 20376: 00651e8c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 20375: 005b34b0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 20376: 00651e84 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 20377: 00aae03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 20378: 005a85c4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 20378: 005a85bc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 20379: 0027d7c4 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 20380: 00aa9018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 20381: 00571c0c 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 20382: 00558d00 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 20381: 00571c04 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 20382: 00558cf8 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 20383: 00292e60 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 20384: 00ab9940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 20385: 007efe64 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 20386: 0072c430 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 20385: 007efe5c 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 20386: 0072c428 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 20387: 00ab6234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 20388: 00ade9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 20389: 00ae05fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 20390: 0058b344 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 20391: 0072d4ec 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 20390: 0058b33c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 20391: 0072d4e4 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 20392: 00223698 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 20393: 00adf5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 20394: 004634f4 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 20395: 0077c2e0 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 20395: 0077c2d8 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 20396: 00484bec 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 20397: 007d5bd8 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 20397: 007d5bd0 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 20398: 00aa4b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 20399: 009d9270 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 20400: 00aab990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 20401: 004806cc 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 20402: 005e9a28 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 20402: 005e9a20 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 20403: 00a1fd74 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ule_d │ │ │ │ 20404: 00ae034a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 20405: 00adf472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 20406: 00ae022e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 20407: 0057a348 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 20407: 0057a340 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 20408: 00ad5d63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 20409: 00ade8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 20410: 00ab4fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 20411: 00aa5280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 20412: 0074c81c 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 20412: 0074c814 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 20413: 00ae05b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 20414: 00ab4f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 20415: 00aa69b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 20416: 00ab03b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 20417: 0072af88 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 20418: 007c2920 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 20417: 0072af80 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 20418: 007c2918 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 20419: 00aa95e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 20420: 00ade8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 20421: 00a1fb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ule_s │ │ │ │ 20422: 00ab418c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 20423: 00ade442 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 20424: 0027cdf0 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 20425: 00aded2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 20426: 00aa6318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 20427: 0048075c 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 20428: 004d7294 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 20429: 00aadafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 20430: 00646a60 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 20431: 0057e6dc 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 20430: 00646a58 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 20431: 0057e6d4 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 20432: 00adee32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 20433: 00ab9678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 20434: 006f068c 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 20434: 006f0684 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 20435: 00aa9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 20436: 00adea3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 20437: 00643bcc 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 20438: 007b95e4 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 20437: 00643bc4 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 20438: 007b95dc 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 20439: 00ab2884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 20440: 00ab9b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 20441: 0027cbf4 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 20442: 00ab9d2c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 20443: 00acda80 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 20444: 007810bc 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 20445: 005e5ee0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 20444: 007810b4 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 20445: 005e5ed8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 20446: 00adedae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 20447: 00652d20 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 20447: 00652d18 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 20448: 00ab7d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 20449: 00adf974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 20450: 00adf2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 20451: 00ade7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 20452: 006fb250 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 20452: 006fb248 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 20453: 00aded48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 20454: 00ab9454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 20455: 001ec1d0 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 20456: 00ab81fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 20457: 00adf6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 20458: 00739b3c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 20458: 00739b34 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 20459: 00ab3174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 20460: 0047dd18 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 20461: 00adf450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 20462: 00ade76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 20463: 0023ce38 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 20464: 00ae01f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 20465: 0074aec4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 20465: 0074aebc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 20466: 00aa9588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 20467: 00adfe9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 20468: 00adff76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 20469: 007e1c0c 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 20469: 007e1c04 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 20470: 00ae0240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 20471: 00ab0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 20472: 00ab6224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 20473: 0077d634 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 20473: 0077d62c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 20474: 00ab2cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 20475: 00aabfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 20476: 00738e00 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 20476: 00738df8 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 20477: 00ab65b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ - 20478: 0056886c 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 20478: 00568864 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 20479: 0039753c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 20480: 005e4544 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ - 20481: 007d51d0 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 20480: 005e453c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 20481: 007d51c8 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 20482: 00ab4864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 20483: 00adec28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 20484: 00ab77c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 20485: 00aabdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 20486: 0023dd98 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 20487: 004c6a2c 2912 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 20488: 00aabd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 20489: 00ab0298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 20490: 0030f914 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 20491: 00aa82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 20492: 00ab2a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 20493: 00426f60 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 20494: 00aaa98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 20495: 00567e3c 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 20495: 00567e34 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 20496: 00ab4764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 20497: 00adfb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 20498: 00624728 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 20498: 00624720 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 20499: 00ae0216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 20500: 005ea210 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 20500: 005ea208 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 20501: 00ae060a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 20502: 007d26c4 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 20503: 00555914 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ - 20504: 004df270 24 FUNC GLOBAL DEFAULT 12 helper_exception │ │ │ │ + 20502: 007d26bc 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 20503: 0055590c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 20504: 004df26c 24 FUNC GLOBAL DEFAULT 12 helper_exception │ │ │ │ 20505: 00ab9f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 20506: 00772678 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 20506: 00772670 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 20507: 00adeb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 20508: 00adffd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 20509: 00adec20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 20510: 0071c73c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 20510: 0071c734 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 20511: 0024c1b4 292 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 20512: 00ab8c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 20513: 00ab7838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 20514: 006f5e08 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 20514: 006f5e00 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 20515: 00ade938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 20516: 0034babc 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 20517: 00ab0558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 20518: 00adf40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 20519: 0078230c 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 20519: 00782304 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 20520: 00ae0ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 20521: 00ae0246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 20522: 0027d9a0 8 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ - 20523: 007d9e7c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 20523: 007d9e74 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 20524: 0034b840 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 20525: 00adf07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 20526: 009e5d48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 20527: 007749fc 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 20527: 007749f4 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 20528: 00adf0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 20529: 00755a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 20529: 00755a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 20530: 00ab1a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 20531: 00ab0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 20532: 0035bdc8 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 20533: 0021675c 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 20534: 00629b00 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 20534: 00629af8 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 20535: 004d00cc 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 20536: 00310264 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 20537: 00aaefc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 20538: 00444a80 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 20539: 00756748 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 20539: 00756740 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 20540: 00aa82d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 20541: 009e8324 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 20542: 007b55f8 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ - 20543: 005cc31c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 20542: 007b55f0 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 20543: 005cc314 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 20544: 00adf468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 20545: 00230b74 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 20546: 007bcd64 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 20546: 007bcd5c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 20547: 00adeb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 20548: 006d6d38 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 20548: 006d6d30 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 20549: 0023037c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 20550: 00765f58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 20551: 008f6974 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 20550: 00765f50 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 20551: 008f6964 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 20552: 00aded36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 20553: 003b6878 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 20554: 00ae0cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 20555: 0051bff0 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 20555: 0051bfe8 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 20556: 0045cbcc 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 20557: 00222938 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 20558: 00ade686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 20559: 00aadbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 20560: 00ae00ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 20561: 0021f3ac 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 20562: 00ae0c5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 20563: 00aad09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 20564: 00ae045e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 20565: 0048bb80 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 20566: 00471c28 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 20567: 00577910 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 20568: 006d5754 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 20569: 007b73e4 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 20567: 00577908 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 20568: 006d574c 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 20569: 007b73dc 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 20570: 00adf2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 20571: 00234098 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 20572: 00aaba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 20573: 00aa7b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 20574: 009e8a54 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 20575: 00ab0c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 20576: 00228bc4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 20577: 00adf83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 20578: 00ab443c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 20579: 00aa6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 20580: 00ae0758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 20581: 004310d8 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 20582: 0073115c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 20582: 00731154 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 20583: 001e4cb0 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 20584: 0079a8c4 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 20585: 007cc6bc 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 20586: 005e1228 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 20584: 0079a8bc 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 20585: 007cc6b4 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 20586: 005e1220 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 20587: 00aaa6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 20588: 00aa7848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 20589: 00692eb0 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 20589: 00692ea8 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 20590: 00ade9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 20591: 004a0b3c 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 20592: 0073721c 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 20593: 00561360 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 20594: 005767d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 20592: 00737214 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 20593: 00561358 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 20594: 005767d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 20595: 00ae06fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 20596: 00adefb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 20597: 005e3664 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 20598: 006557b8 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 20597: 005e365c 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 20598: 006557b0 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 20599: 0026f494 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 20600: 0021b4e0 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 20601: 009e5d20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 20602: 00aa173c 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 20603: 00219afc 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 20604: 00ae04dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 20605: 00623064 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 20605: 0062305c 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 20606: 00ae00dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 20607: 00ae0264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 20608: 00adf564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 20609: 006f7908 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 20610: 007bbbac 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 20609: 006f7900 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 20610: 007bbba4 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 20611: 00adec38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 20612: 00733860 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ - 20613: 00584e44 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 20614: 005ea200 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 20612: 00733858 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 20613: 00584e3c 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 20614: 005ea1f8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 20615: 00255edc 704 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 20616: 00ade465 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 20617: 004d6fac 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 20618: 00ab5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 20619: 007bbec0 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 20619: 007bbeb8 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 20620: 00441424 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 20621: 007490a8 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 20621: 007490a0 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 20622: 00ade4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 20623: 00a14630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 20624: 00adf466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 20625: 00aaa24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 20626: 007573bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 20627: 007fda68 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 20626: 007573b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 20627: 007fda60 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 20628: 00ab3f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 20629: 0061b41c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 20629: 0061b414 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 20630: 00adf8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 20631: 0042b964 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 20632: 00216450 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 20633: 00adffb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 20634: 00adecee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 20635: 00adec18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 20636: 0046c56c 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 20637: 00ab0578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 20638: 00ab0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 20639: 00adf15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 20640: 00aaad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 20641: 0027a8d0 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 20642: 00aada7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ 20643: 002e7394 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 20644: 0054dee4 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 20644: 0054dedc 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 20645: 00aa7244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 20646: 00ab9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 20647: 00ab820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 20648: 0021ade4 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 20649: 00adebf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 20650: 00adea8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 20651: 007f9224 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 20651: 007f921c 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 20652: 00ade87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 20653: 00ab8e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 20654: 00ab4964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 20655: 00596b34 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 20655: 00596b2c 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 20656: 00228c70 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 20657: 00ade8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 20658: 00aba6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 20659: 00769910 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 20660: 005e1d40 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 20659: 00769908 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 20660: 005e1d38 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 20661: 009e3b4c 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 20662: 00aad3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 20663: 00ade471 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 20664: 0022905c 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 20665: 00ade7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 20666: 00ab5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 20667: 00adfe30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 20668: 00ab3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 20669: 00aaeb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 20670: 00ade8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 20671: 00aa5aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 20672: 0042b2dc 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 20673: 00aab520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 20674: 00745980 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 20674: 00745978 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 20675: 00ade4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 20676: 007da140 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 20676: 007da138 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 20677: 0049e9d0 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 20678: 00aa79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 20679: 004b5288 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 20680: 00adf3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 20681: 0052af14 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 20682: 00619eec 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 20683: 007577f0 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 20684: 0071a77c 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 20681: 0052af0c 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 20682: 00619ee4 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 20683: 007577e8 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 20684: 0071a774 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 20685: 00aa5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 20686: 006fdc00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 20686: 006fdbf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 20687: 00adf4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 20688: 007802b4 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 20689: 00783f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 20688: 007802ac 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 20689: 00783f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 20690: 00ab4bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 20691: 007f34a8 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 20691: 007f34a0 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 20692: 00462b98 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 20693: 00aa7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 20694: 004d31e4 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 20695: 00ae02c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 20696: 004a3ec8 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 20697: 0022737c 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 20698: 007b51bc 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 20698: 007b51b4 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 20699: 00adfd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 20700: 0042885c 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 20701: 00aac030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 20702: 00438218 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 20703: 0078644c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 20703: 00786444 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 20704: 00ade7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 20705: 00937620 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 20705: 00937610 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 20706: 00adfe44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 20707: 00aad34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 20708: 00a145ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 20709: 00ab6524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 20710: 00ab8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 20711: 00ae0702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 20712: 00aaa64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 20713: 00adfa5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 20714: 009e4e60 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 20715: 00aa6248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 20716: 00ab1378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 20717: 006ff880 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 20717: 006ff878 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 20718: 003690d8 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 20719: 00ae0d35 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 20720: 004ceee4 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 20721: 00698660 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 20722: 0076d19c 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 20721: 00698658 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 20722: 0076d194 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 20723: 00ab5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 20724: 00adfe6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 20725: 008f65c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 20725: 008f65b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 20726: 00aaac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 20727: 00adedf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 20728: 00ae05bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 20729: 00662efc 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 20729: 00662ef4 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 20730: 00adfafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 20731: 007388e4 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20731: 007388dc 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20732: 00adffba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 20733: 00aa7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 20734: 00adebdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 20735: 00adfb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 20736: 00ab884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 20737: 00adfd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 20738: 009e5cd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 20739: 00aa80b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 20740: 00582288 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 20741: 007d028c 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 20742: 00555288 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 20740: 00582280 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 20741: 007d0284 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 20742: 00555280 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 20743: 0047f96c 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 20744: 00aba9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 20745: 00aacc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 20746: 00759bb8 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 20746: 00759bb0 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 20747: 0045f474 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 20748: 00ab2824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 20749: 00adfa04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 20750: 00ab66a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 20751: 0047763c 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 20752: 00204ea0 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 20753: 0074f434 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 20754: 00639148 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 20753: 0074f42c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 20754: 00639140 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 20755: 00adfc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 20756: 00449b34 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 20757: 006f5034 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 20757: 006f502c 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 20758: 00a10a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 20759: 00ae0750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 20760: 00ae0396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 20761: 005b0e68 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 20762: 00511940 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 20761: 005b0e60 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 20762: 00511938 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 20763: 00ab4e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 20764: 00adf93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 20765: 00a16100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 20766: 007699c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 20766: 007699c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 20767: 00aded12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 20768: 00adfcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 20769: 0056d0bc 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 20770: 007c5eec 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 20771: 0077cdcc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 20769: 0056d0b4 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 20770: 007c5ee4 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 20771: 0077cdc4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 20772: 00439074 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 20773: 00adf11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 20774: 007aadb4 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 20774: 007aadac 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 20775: 0034cd3c 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 20776: 0079df28 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 20777: 00589540 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 20776: 0079df20 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 20777: 00589538 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 20778: 002306d0 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 20779: 0075c768 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 20780: 00651658 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 20779: 0075c760 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 20780: 00651650 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 20781: 0021a80c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 20782: 00228d18 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 20783: 00aa87e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 20784: 00aaa5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 20785: 00ab9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 20786: 00aa71a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 20787: 00adfde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 20788: 007bf894 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 20788: 007bf88c 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 20789: 00adeca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 20790: 005b213c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 20790: 005b2134 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 20791: 00ae05b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 20792: 005822b0 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 20793: 0070faa0 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 20792: 005822a8 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 20793: 0070fa98 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 20794: 00adf8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 20795: 005c9384 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 20795: 005c937c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 20796: 0023dd74 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 20797: 003b6c04 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 20798: 0034d450 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 20799: 007eced4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 20799: 007ececc 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 20800: 00adecf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 20801: 00adf8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 20802: 005712c4 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 20802: 005712bc 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 20803: 00aae9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 20804: 0078e67c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 20804: 0078e674 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 20805: 00abaa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 20806: 007404e8 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 20806: 007404e0 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 20807: 004a0e3c 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 20808: 002041ac 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 20809: 005781f4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 20809: 005781ec 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 20810: 003b8e6c 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 20811: 00ab3fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 20812: 00654008 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 20812: 00654000 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 20813: 00adf38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 20814: 00aab270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 20815: 00aaed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 20816: 00adfa8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 20817: 00311bb4 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 20818: 00aa7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 20819: 00a14528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 20820: 003fa60c 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 20821: 00ae0606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 20822: 00ab83bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 20823: 00adf79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 20824: 00ae046c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 20825: 003bd3b0 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 20826: 00578d9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 20827: 0061b4b4 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 20826: 00578d94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 20827: 0061b4ac 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 20828: 00aba084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 20829: 00746dbc 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 20830: 005cbb34 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 20829: 00746db4 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 20830: 005cbb2c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 20831: 00ae032a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 20832: 00ab05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 20833: 00ab183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 20834: 00adec1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 20835: 00aadcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 20836: 0043adb4 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 20837: 007e8618 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 20837: 007e8610 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 20838: 003f66e0 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 20839: 00ae035c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 20840: 00adedce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 20841: 00582224 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 20842: 007e7568 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 20843: 005f6f80 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 20844: 0055368c 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ - 20845: 007c6ad8 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 20841: 0058221c 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 20842: 007e7560 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 20843: 005f6f78 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 20844: 00553684 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 20845: 007c6ad0 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 20846: 00adf3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 20847: 00ab0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 20848: 00ab4934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 20849: 00adfb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 20850: 00adfaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 20851: 0022a688 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 20852: 006f7428 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 20853: 00646614 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 20852: 006f7420 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 20853: 0064660c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 20854: 00ab0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 20855: 006485bc 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 20855: 006485b4 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 20856: 00ab1b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 20857: 00adff80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 20858: 004afcd8 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 20859: 009ea910 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 20860: 0022b1f8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 20861: 0054e688 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 20862: 006dd6d4 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 20863: 005734d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 20864: 0077f800 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 20865: 007baabc 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 20866: 006fc55c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 20867: 00764310 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 20861: 0054e680 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 20862: 006dd6cc 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 20863: 005734c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 20864: 0077f7f8 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 20865: 007baab4 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 20866: 006fc554 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 20867: 00764308 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 20868: 00adf52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 20869: 00ab0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 20870: 00ab2994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 20871: 00aad63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 20872: 00ab0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 20873: 002f3bc8 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 20874: 00aae52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 20875: 00ab32d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 20876: 00a175a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 20877: 00adeda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 20878: 00270c04 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ - 20879: 005b6188 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 20879: 005b6180 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 20880: 0032071c 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 20881: 005428c0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 20881: 005428b8 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 20882: 00ade7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 20883: 00adfb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 20884: 00521f8c 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 20884: 00521f84 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 20885: 00a12320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 20886: 00aab3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 20887: 00463d18 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 20888: 007cda34 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 20889: 00792e3c 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 20888: 007cda2c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 20889: 00792e34 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 20890: 0021d7f8 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 20891: 007559ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 20892: 0073694c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 20891: 007559e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 20892: 00736944 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 20893: 00aabf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 20894: 00aa7074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 20895: 00ade758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 20896: 00aded6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 20897: 00786df0 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 20897: 00786de8 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 20898: 0042d06c 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 20899: 00a11ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 20900: 00ab9778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 20901: 00ab7f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 20902: 005b2964 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 20903: 006f6a88 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 20902: 005b295c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 20903: 006f6a80 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 20904: 00aa76c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 20905: 0047724c 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 20906: 00aa6a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 20907: 0058e9a8 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 20907: 0058e9a0 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 20908: 00ab6904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 20909: 007e10d4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 20910: 0073d4d8 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 20909: 007e10cc 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 20910: 0073d4d0 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 20911: 0034e7d0 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 20912: 00acd92c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 20913: 00aba708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 20914: 00571b78 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 20914: 00571b70 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 20915: 00aa6110 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 20916: 007594d8 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 20916: 007594d0 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 20917: 00adf7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 20918: 00476f4c 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 20919: 003bf2e8 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 20920: 00ab74b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 20921: 005729ec 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 20921: 005729e4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 20922: 00ade82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 20923: 00a19c6c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 20924: 00a19cbc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 20925: 00aba6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 20926: 00a19d0c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 20927: 00781db0 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 20927: 00781da8 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 20928: 004cf868 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 20929: 00ab5fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 20930: 00a19d3c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 20931: 00ab77b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 20932: 007dd9bc 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 20933: 006a190c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 20932: 007dd9b4 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 20933: 006a1904 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 20934: 00a19d8c 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 20935: 00a19e2c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 20936: 00aa5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 20937: 00ae025a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 20938: 00adfd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 20939: 00802bcc 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 20940: 005c8db8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 20939: 00802bc4 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 20940: 005c8db0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 20941: 00233604 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 20942: 0058c984 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 20942: 0058c97c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 20943: 00adfa98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 20944: 003a76f4 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 20945: 00adf5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 20946: 00adeae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 20947: 00adffe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 20948: 00aacfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 20949: 00756fa8 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 20950: 0060e5f8 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 20949: 00756fa0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 20950: 0060e5f0 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 20951: 00ab1b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 20952: 002e8afc 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ - 20953: 005c8d78 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 20954: 0075c344 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 20953: 005c8d70 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 20954: 0075c33c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 20955: 00ade65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 20956: 005e5e2c 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 20956: 005e5e24 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 20957: 00231744 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 20958: 005cae2c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 20958: 005cae24 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 20959: 00aa8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 20960: 0058da3c 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 20961: 007fb520 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 20960: 0058da34 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 20961: 007fb518 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 20962: 00aa8c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 20963: 0061a32c 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 20963: 0061a324 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 20964: 00ab3dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 20965: 0072bd00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 20965: 0072bcf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 20966: 0036c2e0 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 20967: 00736c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 20967: 00736c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 20968: 00ab72e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 20969: 005caa2c 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 20969: 005caa24 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 20970: 00ab23f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 20971: 0077a8e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 20971: 0077a8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 20972: 00adf2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 20973: 00349e20 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 20974: 00aac150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 20975: 005cc21c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 20975: 005cc214 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 20976: 00adfcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 20977: 00adfbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 20978: 005cb420 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 20979: 0064e42c 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 20980: 005cb474 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 20981: 005cb4d0 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 20978: 005cb418 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 20979: 0064e424 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 20980: 005cb46c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 20981: 005cb4c8 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 20982: 00ade50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 20983: 00adeed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 20984: 009ea928 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 20985: 00574be0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 20985: 00574bd8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 20986: 00adfbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 20987: 005cb534 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 20987: 005cb52c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 20988: 00ade7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 20989: 00ae077c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 20990: 00518464 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 20990: 0051845c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 20991: 00aaee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 20992: 0060eec0 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 20992: 0060eeb8 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 20993: 00ab3404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 20994: 00727778 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 20994: 00727770 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 20995: 00aadadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 20996: 00a9eec4 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 20997: 00adf514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 20998: 00ae03e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 20999: 00aab350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 21000: 0077f550 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 21000: 0077f548 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 21001: 00adf3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 21002: 00aadbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 21003: 00711d34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 21004: 00781c74 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 21003: 00711d2c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 21004: 00781c6c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 21005: 00ab6854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 21006: 00aa6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 21007: 00572184 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 21007: 0057217c 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 21008: 00aa8cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 21009: 00adf08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 21010: 004786a0 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 21011: 004ccc08 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 21012: 00ade4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ - 21013: 00575198 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 21014: 00730d4c 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 21013: 00575190 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 21014: 00730d44 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 21015: 00ab0408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 21016: 00adf410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 21017: 0058b580 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 21017: 0058b578 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 21018: 00aa7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 21019: 00adf966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 21020: 0046f604 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 21021: 00aa7084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 21022: 00624108 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 21023: 0050ad78 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 21022: 00624100 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 21023: 0050ad70 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 21024: 00ade640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 21025: 00463448 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 21026: 00adf300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 21027: 00ade872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 21028: 00adf96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 21029: 00784784 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 21030: 0056ce64 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 21029: 0078477c 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 21030: 0056ce5c 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 21031: 00ab0528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 21032: 005517d0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 21032: 005517c8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 21033: 00adfaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 21034: 006040b4 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 21035: 0069c98c 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 21034: 006040ac 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 21035: 0069c984 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 21036: 00996708 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 21037: 00aaa22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 21038: 00adf4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 21039: 006f0c50 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 21040: 0057097c 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 21039: 006f0c48 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 21040: 00570974 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 21041: 00ab7f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 21042: 00adf4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 21043: 006fcdfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 21043: 006fcdf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 21044: 00364d30 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 21045: 0079b5c4 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 21045: 0079b5bc 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 21046: 00ab3edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 21047: 00adedb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 21048: 00ab6aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 21049: 007dfd18 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ - 21050: 005033ec 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 21049: 007dfd10 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 21050: 005033e4 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 21051: 00a12df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 21052: 006de8ec 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 21053: 005a8fb4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 21052: 006de8e4 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 21053: 005a8fac 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 21054: 003f6b18 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 21055: 0023a058 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 21056: 00519000 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 21056: 00518ff8 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 21057: 00adec74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 21058: 00aa555c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ - 21059: 005bd11c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 21060: 0055853c 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 21061: 005440b0 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 21059: 005bd114 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 21060: 00558534 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 21061: 005440a8 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 21062: 00ab8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 21063: 00755bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 21064: 00770398 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 21065: 006f48f0 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 21066: 0069cecc 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 21063: 00755bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 21064: 00770390 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 21065: 006f48e8 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 21066: 0069cec4 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 21067: 00a12b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 21068: 007827a4 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 21068: 0078279c 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 21069: 001ed240 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 21070: 00adee40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 21071: 00aaeed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 21072: 00ab0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 21073: 00ae0132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 21074: 007d6aac 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 21074: 007d6aa4 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 21075: 00ab5fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 21076: 005d4030 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 21076: 005d4028 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 21077: 00ade440 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 21078: 003029d8 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 21079: 00ade598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 21080: 0021aee0 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 21081: 00aa7144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 21082: 00ab0c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 21083: 00adfacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 21084: 00adef00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 21085: 00ab192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 21086: 0056757c 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 21086: 00567574 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 21087: 00ae0c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 21088: 00adf572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 21089: 0079f460 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 21089: 0079f458 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 21090: 00aa599c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 21091: 00aaddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 21092: 00aae3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 21093: 006f19ec 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 21093: 006f19e4 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 21094: 00ab9b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 21095: 007d8d8c 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 21095: 007d8d84 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 21096: 00ade9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 21097: 006f1918 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 21097: 006f1910 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 21098: 00ade47e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 21099: 00637434 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 21099: 0063742c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 21100: 00aadaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 21101: 00ab3f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 21102: 00700920 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 21103: 008001d8 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 21102: 00700918 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 21103: 008001d0 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 21104: 00ade5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 21105: 00aac1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 21106: 00aaef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 21107: 00aabdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 21108: 00ab2774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 21109: 00574b04 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 21109: 00574afc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 21110: 00adfe5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 21111: 00aae938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 21112: 0046c80c 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 21113: 00adf7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 21114: 0067d8e4 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 21114: 0067d8dc 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 21115: 00416388 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 21116: 00ae0cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 21117: 00ade994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 21118: 00aad11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 21119: 00aaac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 21120: 0058e844 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 21120: 0058e83c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 21121: 00adff62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 21122: 00aaee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 21123: 00aa7294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 21124: 00295cf8 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 21125: 00665c90 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ - 21126: 005c92fc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 21125: 00665c88 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 21126: 005c92f4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 21127: 00ab4d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 21128: 00aa7828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 21129: 00ab9cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 21130: 00ab8dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 21131: 0021acdc 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 21132: 0027a6dc 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 21133: 00adf5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ - 21134: 00755e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 21135: 0067f1b4 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 21134: 00755e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 21135: 0067f1ac 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 21136: 003119c0 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 21137: 0075be50 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 21138: 0074e2e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 21139: 006fac90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 21137: 0075be48 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 21138: 0074e2dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 21139: 006fac88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 21140: 0046dbc4 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 21141: 006f16d8 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 21141: 006f16d0 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 21142: 00aa7958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 21143: 00543218 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 21143: 00543210 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 21144: 00ab7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 21145: 00ade6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 21146: 007dc32c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 21147: 00651fdc 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 21146: 007dc324 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 21147: 00651fd4 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 21148: 00ab1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 21149: 007cf1cc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 21149: 007cf1c4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 21150: 00218f20 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 21151: 002a93fc 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 21152: 00adf554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 21153: 00adf2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 21154: 002377cc 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 21155: 0043bb7c 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 21156: 00ab9c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 21157: 004cb868 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 21158: 00757d28 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 21158: 00757d20 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 21159: 00ade7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 21160: 0052cb7c 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 21161: 007c9350 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 21160: 0052cb74 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 21161: 007c9348 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 21162: 00aaf578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 21163: 00ae0964 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 21164: 00996810 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 21165: 0035c9bc 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 21166: 00ae0536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 21167: 00477cc0 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 21168: 0031c058 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x1e0c74 │ │ │ │ - 0x0000000d (FINI) 0x8089f4 │ │ │ │ + 0x0000000d (FINI) 0x8089e4 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x98c2e8 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1628 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x98c944 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x7a7f0 │ │ │ │ 0x00000006 (SYMTAB) 0x27cd0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: dbfa0ff21a1ad76fccaf8f4fddc0ab9db5535d89 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 935c18b7904f4085f996ef28e53a0dfa40f10ccc │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -20877,28 +20877,28 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -GFC UMEQ$/` │ │ │ │ +GFC UMEQ │ │ │ │ DD@@"" |; │ │ │ │ virtQEMU │ │ │ │ -IHAVEOPT4 │ │ │ │ +IHAVEOPT< │ │ │ │ TPOEVAHI │ │ │ │ IHAVEOPT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc │ │ │ │ -desczero4 │ │ │ │ -vhdxfile8_6 │ │ │ │ +desczero< │ │ │ │ +vhdxfile@_6 │ │ │ │ W_headmetadata7g │ │ │ │ -COWDKDMV 3! │ │ │ │ -FLATVMFSSPAR@%! │ │ │ │ +COWDKDMV │ │ │ │ +FLATVMFSSPAR8%! │ │ │ │ vmfsseSp │ │ │ │ COWDKDMV │ │ │ │ COWDKDMV(B │ │ │ │ qem2qemuWi2k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ %llx/%xx │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1078 +12,1078 @@ │ │ │ │ ldr r1, [pc, #24] @ 1e3af4 │ │ │ │ ldr r0, [pc, #24] @ 1e3af8 │ │ │ │ ldr r2, [pc, #24] @ 1e3afc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r0, r4, ror sl @ │ │ │ │ - rsbeq r5, r2, r0, lsl r1 │ │ │ │ - rsbeq r5, r2, r4, lsr #2 │ │ │ │ + rsbseq pc, r0, r4, ror #20 │ │ │ │ + rsbeq r5, r2, r0, lsl #2 │ │ │ │ + rsbeq r5, r2, r4, lsl r1 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3b30 │ │ │ │ ldr r1, [pc, #24] @ 1e3b34 │ │ │ │ ldr r0, [pc, #24] @ 1e3b38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r1, r0, lsl r7 │ │ │ │ - @ instruction: 0x00627094 │ │ │ │ - rsbeq r7, r2, ip, lsr #1 │ │ │ │ + rsbseq r0, r1, r0, lsl #14 │ │ │ │ + rsbeq r7, r2, r4, lsl #1 │ │ │ │ + @ instruction: 0x0062709c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3b6c │ │ │ │ ldr r1, [pc, #24] @ 1e3b70 │ │ │ │ ldr r0, [pc, #24] @ 1e3b74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r1, r4, lsl #16 │ │ │ │ - rsbeq r7, r2, r4, lsr r4 │ │ │ │ - rsbeq r7, r2, r0, asr #8 │ │ │ │ + ldrsheq r0, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r7, r2, r4, lsr #8 │ │ │ │ + rsbeq r7, r2, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3ba8 │ │ │ │ ldr r1, [pc, #24] @ 1e3bac │ │ │ │ ldr r0, [pc, #24] @ 1e3bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r1, r8, lsl #5 │ │ │ │ + rsbseq r2, r1, r8, ror r2 │ │ │ │ + rsbeq r8, r2, ip, lsl #2 │ │ │ │ rsbeq r8, r2, ip, lsl r1 │ │ │ │ - rsbeq r8, r2, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3be8 │ │ │ │ ldr r1, [pc, #28] @ 1e3bec │ │ │ │ ldr r0, [pc, #28] @ 1e3bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r5, ip, asr #10 │ │ │ │ - rsbeq sl, r2, ip, ror #24 │ │ │ │ - rsbeq sl, r2, r8, ror ip │ │ │ │ + rsbseq r0, r5, ip, lsr r5 │ │ │ │ + rsbeq sl, r2, ip, asr ip │ │ │ │ + rsbeq sl, r2, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3c28 │ │ │ │ ldr r1, [pc, #28] @ 1e3c2c │ │ │ │ ldr r0, [pc, #28] @ 1e3c30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq r2, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r2, r5, r8, ror #11 │ │ │ │ + rsbeq lr, r2, ip, lsl #14 │ │ │ │ rsbeq lr, r2, ip, lsl r7 │ │ │ │ - rsbeq lr, r2, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3c64 │ │ │ │ ldr r1, [pc, #24] @ 1e3c68 │ │ │ │ ldr r0, [pc, #24] @ 1e3c6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r5, r8, asr #12 │ │ │ │ - strdeq lr, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq lr, r2, r0, lsl r9 │ │ │ │ + rsbseq r2, r5, r8, lsr r6 │ │ │ │ + rsbeq lr, r2, ip, ror #17 │ │ │ │ + rsbeq lr, r2, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3ca4 │ │ │ │ ldr r1, [pc, #28] @ 1e3ca8 │ │ │ │ ldr r0, [pc, #28] @ 1e3cac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3cb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq r3, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r3, r3, ip, ror r4 │ │ │ │ - @ instruction: 0x00633490 │ │ │ │ + rsbseq r3, r5, r8, asr #5 │ │ │ │ + rsbeq r3, r3, ip, ror #8 │ │ │ │ + rsbeq r3, r3, r0, lsl #9 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3ce8 │ │ │ │ ldr r1, [pc, #28] @ 1e3cec │ │ │ │ ldr r0, [pc, #28] @ 1e3cf0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3cf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00753294 │ │ │ │ - rsbeq r3, r3, r8, lsr r4 │ │ │ │ - rsbeq r3, r3, r0, lsl #9 │ │ │ │ + rsbseq r3, r5, r4, lsl #5 │ │ │ │ + rsbeq r3, r3, r8, lsr #8 │ │ │ │ + rsbeq r3, r3, r0, ror r4 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3d28 │ │ │ │ ldr r1, [pc, #24] @ 1e3d2c │ │ │ │ ldr r0, [pc, #24] @ 1e3d30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r5, r0, lsl #11 │ │ │ │ - rsbeq r4, r3, r8, lsr #1 │ │ │ │ - strheq r4, [r3], #-4 @ │ │ │ │ + rsbseq r3, r5, r0, ror r5 │ │ │ │ + @ instruction: 0x00634098 │ │ │ │ + rsbeq r4, r3, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3d68 │ │ │ │ ldr r1, [pc, #28] @ 1e3d6c │ │ │ │ ldr r0, [pc, #28] @ 1e3d70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3d74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r5, ip, lsr #22 │ │ │ │ - @ instruction: 0x0063749c │ │ │ │ - strdeq r7, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r3, r5, ip, lsl fp │ │ │ │ + rsbeq r7, r3, ip, lsl #9 │ │ │ │ + rsbeq r7, r3, r0, ror #17 │ │ │ │ andeq r0, r0, sp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3dac │ │ │ │ ldr r1, [pc, #28] @ 1e3db0 │ │ │ │ ldr r0, [pc, #28] @ 1e3db4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3db8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r5, r0, lsr #21 │ │ │ │ - rsbeq lr, r3, r4, lsl #24 │ │ │ │ - rsbeq lr, r3, r0, lsr #24 │ │ │ │ + @ instruction: 0x00755a90 │ │ │ │ + strdeq lr, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq lr, r3, r0, lsl ip │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3df0 │ │ │ │ ldr r1, [pc, #28] @ 1e3df4 │ │ │ │ ldr r0, [pc, #28] @ 1e3df8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3dfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r5, ip, asr sl │ │ │ │ - rsbeq lr, r3, r0, asr #23 │ │ │ │ - ldrdeq lr, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r5, r5, ip, asr #20 │ │ │ │ + strheq lr, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq lr, r3, ip, asr #23 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3e34 │ │ │ │ ldr r1, [pc, #28] @ 1e3e38 │ │ │ │ ldr r0, [pc, #28] @ 1e3e3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r5, r8, lsl sl │ │ │ │ - rsbeq lr, r3, r0, lsl #23 │ │ │ │ - strheq lr, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r5, r5, r8, lsl #20 │ │ │ │ + rsbeq lr, r3, r0, ror fp │ │ │ │ + rsbeq lr, r3, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3e74 │ │ │ │ ldr r1, [pc, #28] @ 1e3e78 │ │ │ │ ldr r0, [pc, #28] @ 1e3e7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3e80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq r5, [r5], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq lr, r3, ip, lsr fp │ │ │ │ - @ instruction: 0x0063eb98 │ │ │ │ + rsbseq r5, r5, r8, asr #19 │ │ │ │ + rsbeq lr, r3, ip, lsr #22 │ │ │ │ + rsbeq lr, r3, r8, lsl #23 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3eb4 │ │ │ │ ldr r1, [pc, #24] @ 1e3eb8 │ │ │ │ ldr r0, [pc, #24] @ 1e3ebc │ │ │ │ ldr r2, [pc, #24] @ 1e3ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r6, r8, ror #29 │ │ │ │ - rsbeq r1, r4, r8, lsr r2 │ │ │ │ - @ instruction: 0x006fc29c │ │ │ │ + ldrsbeq r3, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r1, r4, r8, lsr #4 │ │ │ │ + rsbeq ip, pc, ip, lsl #5 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3ef8 │ │ │ │ ldr r1, [pc, #28] @ 1e3efc │ │ │ │ ldr r0, [pc, #28] @ 1e3f00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3f04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00764e94 │ │ │ │ - ldrdeq r4, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r4, r3, r8, ror #13 │ │ │ │ + rsbseq r4, r6, r4, lsl #29 │ │ │ │ + rsbeq r4, r3, r4, asr #13 │ │ │ │ + ldrdeq r4, [r3], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3f3c │ │ │ │ ldr r1, [pc, #28] @ 1e3f40 │ │ │ │ ldr r0, [pc, #28] @ 1e3f44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, r0, asr lr │ │ │ │ - rsbeq r4, r4, ip, ror r5 │ │ │ │ - rsbeq r4, r4, r8, lsl #11 │ │ │ │ + rsbseq r4, r6, r0, asr #28 │ │ │ │ + rsbeq r4, r4, ip, ror #10 │ │ │ │ + rsbeq r4, r4, r8, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3f7c │ │ │ │ ldr r1, [pc, #28] @ 1e3f80 │ │ │ │ ldr r0, [pc, #28] @ 1e3f84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3f88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, r0, lsl lr │ │ │ │ - rsbeq r4, r4, r8, lsr r5 │ │ │ │ - rsbeq r4, r4, ip, asr r5 │ │ │ │ + rsbseq r4, r6, r0, lsl #28 │ │ │ │ + rsbeq r4, r4, r8, lsr #10 │ │ │ │ + rsbeq r4, r4, ip, asr #10 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3fc0 │ │ │ │ ldr r1, [pc, #28] @ 1e3fc4 │ │ │ │ ldr r0, [pc, #28] @ 1e3fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, ip, asr #27 │ │ │ │ - strdeq r4, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r4, r4, r8, lsr r5 │ │ │ │ + ldrheq r4, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r4, r4, r8, ror #9 │ │ │ │ + rsbeq r4, r4, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4000 │ │ │ │ ldr r1, [pc, #28] @ 1e4004 │ │ │ │ ldr r0, [pc, #28] @ 1e4008 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e400c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, ip, lsl #27 │ │ │ │ - rsbeq r3, r4, r4, ror #29 │ │ │ │ - rsbeq r4, r4, r8, lsr #10 │ │ │ │ + rsbseq r4, r6, ip, ror sp │ │ │ │ + ldrdeq r3, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r4, r4, r8, lsl r5 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4044 │ │ │ │ ldr r1, [pc, #28] @ 1e4048 │ │ │ │ ldr r0, [pc, #28] @ 1e404c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, r8, asr #26 │ │ │ │ - rsbeq r3, r4, r0, lsr #29 │ │ │ │ - rsbeq r4, r4, r4, ror #9 │ │ │ │ + rsbseq r4, r6, r8, lsr sp │ │ │ │ + @ instruction: 0x00643e90 │ │ │ │ + ldrdeq r4, [r4], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4088 │ │ │ │ ldr r1, [pc, #28] @ 1e408c │ │ │ │ ldr r0, [pc, #28] @ 1e4090 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, r4, lsl #26 │ │ │ │ - rsbeq r3, r4, ip, asr lr │ │ │ │ - rsbeq r4, r4, r0, asr #9 │ │ │ │ + ldrsheq r4, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r3, r4, ip, asr #28 │ │ │ │ + strheq r4, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r2, r0, sp, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e40cc │ │ │ │ ldr r1, [pc, #28] @ 1e40d0 │ │ │ │ ldr r0, [pc, #28] @ 1e40d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r6, ip, lsl #2 │ │ │ │ - rsbeq r4, r4, ip, ror #7 │ │ │ │ - strdeq r4, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r7, [r6], #-12 @ │ │ │ │ + ldrdeq r4, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r4, r4, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e410c │ │ │ │ ldr r1, [pc, #28] @ 1e4110 │ │ │ │ ldr r0, [pc, #28] @ 1e4114 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4118 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r6, ip, asr #1 │ │ │ │ - rsbeq r4, r4, r8, lsr #7 │ │ │ │ - rsbeq r4, r4, ip, asr #7 │ │ │ │ + ldrheq r7, [r6], #-12 @ │ │ │ │ + @ instruction: 0x00644398 │ │ │ │ + strheq r4, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4150 │ │ │ │ ldr r1, [pc, #28] @ 1e4154 │ │ │ │ ldr r0, [pc, #28] @ 1e4158 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r6, r4, lsl r6 │ │ │ │ - rsbeq r7, r3, r0, asr #7 │ │ │ │ - ldrdeq r7, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r7, r6, r4, lsl #12 │ │ │ │ + strheq r7, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, r3, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4190 │ │ │ │ ldr r1, [pc, #28] @ 1e4194 │ │ │ │ ldr r0, [pc, #28] @ 1e4198 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e419c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq r7, [r6], #-84 @ 0xffffffac @ │ │ │ │ - strheq sp, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq sp, r4, r0, ror #18 │ │ │ │ + rsbseq r7, r6, r4, asr #11 │ │ │ │ + rsbeq sp, r4, r4, lsr #17 │ │ │ │ + rsbeq sp, r4, r0, asr r9 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e41d4 │ │ │ │ ldr r1, [pc, #28] @ 1e41d8 │ │ │ │ ldr r0, [pc, #28] @ 1e41dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e41e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq r8, [r6], #-8 @ │ │ │ │ + rsbseq r8, r6, r8, asr #1 │ │ │ │ + @ instruction: 0x0064ff90 │ │ │ │ rsbeq pc, r4, r0, lsr #31 │ │ │ │ - strheq pc, [r4], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4218 │ │ │ │ ldr r1, [pc, #28] @ 1e421c │ │ │ │ ldr r0, [pc, #28] @ 1e4220 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r6, ip, ror #16 │ │ │ │ - rsbeq fp, r5, r8, asr #21 │ │ │ │ - ldrdeq fp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r9, r6, ip, asr r8 │ │ │ │ + strheq fp, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq fp, r5, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4258 │ │ │ │ ldr r1, [pc, #28] @ 1e425c │ │ │ │ ldr r0, [pc, #28] @ 1e4260 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r6, ip, asr #15 │ │ │ │ + ldrheq fp, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r8, r6, r8, lsr r5 │ │ │ │ rsbeq r8, r6, r8, asr #10 │ │ │ │ - rsbeq r8, r6, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4298 │ │ │ │ ldr r1, [pc, #28] @ 1e429c │ │ │ │ ldr r0, [pc, #28] @ 1e42a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq ip, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r1, r3, ip, asr #30 │ │ │ │ - rsbeq ip, r6, ip, asr #11 │ │ │ │ + rsbseq ip, r6, r8, lsr #7 │ │ │ │ + rsbeq r1, r3, ip, lsr pc │ │ │ │ + strheq ip, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e42d8 │ │ │ │ ldr r1, [pc, #28] @ 1e42dc │ │ │ │ ldr r0, [pc, #28] @ 1e42e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e42e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r8, ror r3 │ │ │ │ - rsbeq ip, r6, ip, lsl #9 │ │ │ │ - strheq lr, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq ip, r6, r8, ror #6 │ │ │ │ + rsbeq ip, r6, ip, ror r4 │ │ │ │ + rsbeq lr, r2, r4, lsr #3 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e431c │ │ │ │ ldr r1, [pc, #28] @ 1e4320 │ │ │ │ ldr r0, [pc, #28] @ 1e4324 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r8, ror #19 │ │ │ │ - strdeq r7, [r3], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r7, r3, r4, asr #4 │ │ │ │ + ldrsbeq ip, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r7, r3, r4, ror #3 │ │ │ │ + rsbeq r7, r3, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e435c │ │ │ │ ldr r1, [pc, #28] @ 1e4360 │ │ │ │ ldr r0, [pc, #28] @ 1e4364 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r8, lsr #19 │ │ │ │ - strheq r7, [r3], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r7, r3, r4, lsl #4 │ │ │ │ + @ instruction: 0x0076c998 │ │ │ │ + rsbeq r7, r3, r4, lsr #3 │ │ │ │ + strdeq r7, [r3], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e439c │ │ │ │ ldr r1, [pc, #28] @ 1e43a0 │ │ │ │ ldr r0, [pc, #28] @ 1e43a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r8, lsl #25 │ │ │ │ - rsbeq r1, r3, r8, asr #28 │ │ │ │ - rsbeq ip, r6, r8, asr #9 │ │ │ │ + rsbseq ip, r6, r8, ror ip │ │ │ │ + rsbeq r1, r3, r8, lsr lr │ │ │ │ + strheq ip, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e43dc │ │ │ │ ldr r1, [pc, #28] @ 1e43e0 │ │ │ │ ldr r0, [pc, #28] @ 1e43e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e43e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r8, asr #24 │ │ │ │ - strdeq r4, [r3], #-16 @ │ │ │ │ - rsbeq r4, r3, r4, lsl #4 │ │ │ │ + rsbseq ip, r6, r8, lsr ip │ │ │ │ + rsbeq r4, r3, r0, ror #3 │ │ │ │ + strdeq r4, [r3], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4420 │ │ │ │ ldr r1, [pc, #28] @ 1e4424 │ │ │ │ ldr r0, [pc, #28] @ 1e4428 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r4, lsl #24 │ │ │ │ - strheq lr, [r6], #-224 @ 0xffffff20 @ │ │ │ │ - ldrdeq pc, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsheq ip, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq lr, r6, r0, lsr #29 │ │ │ │ + rsbeq pc, r6, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4460 │ │ │ │ ldr r1, [pc, #28] @ 1e4464 │ │ │ │ ldr r0, [pc, #28] @ 1e4468 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r4, asr #23 │ │ │ │ - rsbeq lr, r2, r4, lsl #2 │ │ │ │ - rsbeq lr, r2, r8, lsl r1 │ │ │ │ + ldrheq ip, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq lr, [r2], #-4 @ │ │ │ │ + rsbeq lr, r2, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e44a0 │ │ │ │ ldr r1, [pc, #28] @ 1e44a4 │ │ │ │ ldr r0, [pc, #28] @ 1e44a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e44ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq sp, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r4, r3, ip, lsr #2 │ │ │ │ - rsbeq r4, r3, r0, asr #2 │ │ │ │ + rsbseq sp, r6, r8, ror #5 │ │ │ │ + rsbeq r4, r3, ip, lsl r1 │ │ │ │ + rsbeq r4, r3, r0, lsr r1 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e44e4 │ │ │ │ ldr r1, [pc, #28] @ 1e44e8 │ │ │ │ ldr r0, [pc, #28] @ 1e44ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r6, ip, asr #32 │ │ │ │ - rsbeq r6, r2, ip, lsl #15 │ │ │ │ - rsbeq r6, r2, r4, lsr #15 │ │ │ │ + rsbseq lr, r6, ip, lsr r0 │ │ │ │ + rsbeq r6, r2, ip, ror r7 │ │ │ │ + @ instruction: 0x00626794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4524 │ │ │ │ ldr r1, [pc, #28] @ 1e4528 │ │ │ │ ldr r0, [pc, #28] @ 1e452c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq lr, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r6, r2, ip, asr #14 │ │ │ │ - strdeq r6, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq lr, r6, ip, asr #13 │ │ │ │ + rsbeq r6, r2, ip, lsr r7 │ │ │ │ + rsbeq r6, r7, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4564 │ │ │ │ ldr r1, [pc, #28] @ 1e4568 │ │ │ │ ldr r0, [pc, #28] @ 1e456c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0076e69c │ │ │ │ - rsbeq r6, r2, ip, lsl #14 │ │ │ │ - rsbeq r6, r2, r4, lsr #14 │ │ │ │ + rsbseq lr, r6, ip, lsl #13 │ │ │ │ + strdeq r6, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r6, r2, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e45a0 │ │ │ │ ldr r1, [pc, #24] @ 1e45a4 │ │ │ │ ldr r0, [pc, #24] @ 1e45a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r6, r4, ror #15 │ │ │ │ - rsbeq sp, r2, r0, asr #31 │ │ │ │ - ldrdeq sp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsbeq pc, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + strheq sp, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq sp, r2, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e45e0 │ │ │ │ ldr r1, [pc, #28] @ 1e45e4 │ │ │ │ ldr r0, [pc, #28] @ 1e45e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e45ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r6, r4, lsr r9 @ │ │ │ │ - rsbeq r5, r8, r4, lsr r3 │ │ │ │ - rsbeq r5, r8, r8, asr #6 │ │ │ │ + rsbseq pc, r6, r4, lsr #18 │ │ │ │ + rsbeq r5, r8, r4, lsr #6 │ │ │ │ + rsbeq r5, r8, r8, lsr r3 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4624 │ │ │ │ ldr r1, [pc, #28] @ 1e4628 │ │ │ │ ldr r0, [pc, #28] @ 1e462c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq pc, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq r5, [r8], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r5, r8, ip, lsl r3 │ │ │ │ + rsbseq pc, r6, r0, ror #17 │ │ │ │ + rsbeq r5, r8, r4, ror #5 │ │ │ │ + rsbeq r5, r8, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4660 │ │ │ │ ldr r1, [pc, #24] @ 1e4664 │ │ │ │ ldr r0, [pc, #24] @ 1e4668 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00770094 │ │ │ │ - rsbeq r6, r2, ip, lsl #12 │ │ │ │ - rsbeq r6, r2, r4, lsr #12 │ │ │ │ + rsbseq r0, r7, r4, lsl #1 │ │ │ │ + strdeq r6, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r6, r2, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e46a0 │ │ │ │ ldr r1, [pc, #28] @ 1e46a4 │ │ │ │ ldr r0, [pc, #28] @ 1e46a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e46ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r7, r8, asr r0 │ │ │ │ + rsbseq r0, r7, r8, asr #32 │ │ │ │ + rsbeq r8, r8, r4, asr r3 │ │ │ │ rsbeq r8, r8, r4, ror #6 │ │ │ │ - rsbeq r8, r8, r4, ror r3 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e46e0 │ │ │ │ ldr r1, [pc, #24] @ 1e46e4 │ │ │ │ ldr r0, [pc, #24] @ 1e46e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r7, r0, ror #24 │ │ │ │ - strheq r0, [r9], #-160 @ 0xffffff60 @ │ │ │ │ - strdeq r0, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r0, r7, r0, asr ip │ │ │ │ + rsbeq r0, r9, r0, lsr #21 │ │ │ │ + rsbeq r0, r9, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4720 │ │ │ │ ldr r1, [pc, #28] @ 1e4724 │ │ │ │ ldr r0, [pc, #28] @ 1e4728 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r7, r4, lsr #24 │ │ │ │ - rsbeq r6, r2, r0, asr r5 │ │ │ │ - rsbeq r6, r2, r8, ror #10 │ │ │ │ + rsbseq r0, r7, r4, lsl ip │ │ │ │ + rsbeq r6, r2, r0, asr #10 │ │ │ │ + rsbeq r6, r2, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4760 │ │ │ │ ldr r1, [pc, #28] @ 1e4764 │ │ │ │ ldr r0, [pc, #28] @ 1e4768 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r7, r8, lsl #11 │ │ │ │ - strheq r3, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r3, r9, r0, lsl lr │ │ │ │ + rsbseq r1, r7, r8, ror r5 │ │ │ │ + rsbeq r3, r9, ip, lsr #27 │ │ │ │ + rsbeq r3, r9, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e47a0 │ │ │ │ ldr r1, [pc, #28] @ 1e47a4 │ │ │ │ ldr r0, [pc, #28] @ 1e47a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #464 @ 0x1d0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, r8, lsr #22 │ │ │ │ - rsbeq r1, r3, r4, asr #20 │ │ │ │ - rsbeq ip, r6, r4, asr #1 │ │ │ │ + rsbseq r7, r7, r8, lsl fp │ │ │ │ + rsbeq r1, r3, r4, lsr sl │ │ │ │ + strheq ip, [r6], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e47e0 │ │ │ │ ldr r1, [pc, #28] @ 1e47e4 │ │ │ │ ldr r0, [pc, #28] @ 1e47e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, r8, ror #21 │ │ │ │ - rsbeq r8, r9, ip, ror #21 │ │ │ │ - strheq r8, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsbeq r7, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq r8, [r9], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r8, r9, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4820 │ │ │ │ ldr r1, [pc, #28] @ 1e4824 │ │ │ │ ldr r0, [pc, #28] @ 1e4828 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, r8, lsr #21 │ │ │ │ - rsbeq r6, r2, r0, asr r4 │ │ │ │ - rsbeq r6, r2, r8, ror #8 │ │ │ │ + @ instruction: 0x00777a98 │ │ │ │ + rsbeq r6, r2, r0, asr #8 │ │ │ │ + rsbeq r6, r2, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e485c │ │ │ │ ldr r1, [pc, #24] @ 1e4860 │ │ │ │ ldr r0, [pc, #24] @ 1e4864 │ │ │ │ ldr r2, [pc, #24] @ 1e4868 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, ip, lsr #1 │ │ │ │ - rsbeq r3, r3, ip, ror #26 │ │ │ │ - rsbeq r3, r3, r0, lsl #27 │ │ │ │ + @ instruction: 0x0077809c │ │ │ │ + rsbeq r3, r3, ip, asr sp │ │ │ │ + rsbeq r3, r3, r0, ror sp │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e48a0 │ │ │ │ ldr r1, [pc, #28] @ 1e48a4 │ │ │ │ ldr r0, [pc, #28] @ 1e48a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, r0, ror r0 │ │ │ │ - rsbeq sp, r2, r4, asr #25 │ │ │ │ - ldrdeq sp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r8, r7, r0, rrx │ │ │ │ + strheq sp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sp, r2, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e48e0 │ │ │ │ ldr r1, [pc, #28] @ 1e48e4 │ │ │ │ ldr r0, [pc, #28] @ 1e48e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e48ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, r8, asr #9 │ │ │ │ - strheq sp, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sp, r9, r8, asr #17 │ │ │ │ + ldrheq r8, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sp, r9, ip, lsr #17 │ │ │ │ + strheq sp, [r9], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4924 │ │ │ │ ldr r1, [pc, #28] @ 1e4928 │ │ │ │ ldr r0, [pc, #28] @ 1e492c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4930 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00778694 │ │ │ │ - rsbeq r9, r6, ip, asr #30 │ │ │ │ - @ instruction: 0x0069f39c │ │ │ │ + rsbseq r8, r7, r4, lsl #13 │ │ │ │ + rsbeq r9, r6, ip, lsr pc │ │ │ │ + rsbeq pc, r9, ip, lsl #7 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4968 │ │ │ │ ldr r1, [pc, #28] @ 1e496c │ │ │ │ ldr r0, [pc, #28] @ 1e4970 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4974 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, r0, asr r6 │ │ │ │ - rsbeq r9, r6, r8, lsl #30 │ │ │ │ - rsbeq pc, r9, r8, asr r3 @ │ │ │ │ + rsbseq r8, r7, r0, asr #12 │ │ │ │ + strdeq r9, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq pc, r9, r8, asr #6 │ │ │ │ andeq r0, r0, r2, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e49ac │ │ │ │ ldr r1, [pc, #28] @ 1e49b0 │ │ │ │ ldr r0, [pc, #28] @ 1e49b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e49b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq r8, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r1, sl, r8, lsl lr │ │ │ │ - @ instruction: 0x006a2198 │ │ │ │ + rsbseq r8, r7, ip, lsr #21 │ │ │ │ + rsbeq r1, sl, r8, lsl #28 │ │ │ │ + rsbeq r2, sl, r8, lsl #3 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e49f0 │ │ │ │ ldr r1, [pc, #28] @ 1e49f4 │ │ │ │ ldr r0, [pc, #28] @ 1e49f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e49fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, r8, ror sl │ │ │ │ - ldrdeq r1, [sl], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r2, sl, r0, ror r1 │ │ │ │ + rsbseq r8, r7, r8, ror #20 │ │ │ │ + rsbeq r1, sl, r4, asr #27 │ │ │ │ + rsbeq r2, sl, r0, ror #2 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4a34 │ │ │ │ ldr r1, [pc, #28] @ 1e4a38 │ │ │ │ ldr r0, [pc, #28] @ 1e4a3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4a40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r8, lsr #13 │ │ │ │ - @ instruction: 0x00633b98 │ │ │ │ - rsbeq r3, r3, ip, lsr #23 │ │ │ │ + @ instruction: 0x00779698 │ │ │ │ + rsbeq r3, r3, r8, lsl #23 │ │ │ │ + @ instruction: 0x00633b9c │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4a78 │ │ │ │ ldr r1, [pc, #28] @ 1e4a7c │ │ │ │ ldr r0, [pc, #28] @ 1e4a80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4a84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r4, ror #12 │ │ │ │ - rsbeq r4, sl, ip, lsl #24 │ │ │ │ - rsbeq r4, sl, ip, lsr #24 │ │ │ │ + rsbseq r9, r7, r4, asr r6 │ │ │ │ + strdeq r4, [sl], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r4, sl, ip, lsl ip │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4abc │ │ │ │ ldr r1, [pc, #28] @ 1e4ac0 │ │ │ │ ldr r0, [pc, #28] @ 1e4ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4ac8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00779b94 │ │ │ │ - rsbeq r3, r3, r0, lsl fp │ │ │ │ - rsbeq r3, r3, r4, lsr #22 │ │ │ │ + rsbseq r9, r7, r4, lsl #23 │ │ │ │ + rsbeq r3, r3, r0, lsl #22 │ │ │ │ + rsbeq r3, r3, r4, lsl fp │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4b00 │ │ │ │ ldr r1, [pc, #28] @ 1e4b04 │ │ │ │ ldr r0, [pc, #28] @ 1e4b08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r0, asr fp │ │ │ │ - rsbeq r5, sl, r0, lsr #16 │ │ │ │ - rsbeq r5, sl, r8, lsr r8 │ │ │ │ + rsbseq r9, r7, r0, asr #22 │ │ │ │ + rsbeq r5, sl, r0, lsl r8 │ │ │ │ + rsbeq r5, sl, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4b40 │ │ │ │ ldr r1, [pc, #28] @ 1e4b44 │ │ │ │ ldr r0, [pc, #28] @ 1e4b48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4b4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r0, lsl fp │ │ │ │ - ldrdeq r5, [sl], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r5, sl, r8, lsl r8 │ │ │ │ + rsbseq r9, r7, r0, lsl #22 │ │ │ │ + rsbeq r5, sl, r8, asr #13 │ │ │ │ + rsbeq r5, sl, r8, lsl #16 │ │ │ │ andeq r0, r0, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4b84 │ │ │ │ ldr r1, [pc, #28] @ 1e4b88 │ │ │ │ ldr r0, [pc, #28] @ 1e4b8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, ip, asr #21 │ │ │ │ - rsbeq sp, r2, r0, ror #19 │ │ │ │ - strdeq sp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r9, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq sp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, r2, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 1e4bd8 │ │ │ │ ldr r4, [pc, #48] @ 1e4bdc │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1094,67 +1094,67 @@ │ │ │ │ ldr r0, [pc, #32] @ 1e4be4 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 1e0d9c │ │ │ │ - strheq r5, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r5, sl, r0, lsr #15 │ │ │ │ addeq r6, r2, r8, asr #16 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - rsbeq r5, sl, r0, lsr #15 │ │ │ │ + @ instruction: 0x006a5790 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4c18 │ │ │ │ ldr r1, [pc, #24] @ 1e4c1c │ │ │ │ ldr r0, [pc, #24] @ 1e4c20 │ │ │ │ ldr r2, [pc, #24] @ 1e4c24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r8, lsr #29 │ │ │ │ - strheq r3, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r3, r3, r4, asr #19 │ │ │ │ + @ instruction: 0x00779e98 │ │ │ │ + rsbeq r3, r3, r0, lsr #19 │ │ │ │ + strheq r3, [r3], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4c5c │ │ │ │ ldr r1, [pc, #28] @ 1e4c60 │ │ │ │ ldr r0, [pc, #28] @ 1e4c64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4c68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, ip, ror #28 │ │ │ │ - rsbeq r6, sl, r4, lsl r7 │ │ │ │ - rsbeq r6, sl, r0, lsr #14 │ │ │ │ + rsbseq r9, r7, ip, asr lr │ │ │ │ + rsbeq r6, sl, r4, lsl #14 │ │ │ │ + rsbeq r6, sl, r0, lsl r7 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4ca0 │ │ │ │ ldr r1, [pc, #28] @ 1e4ca4 │ │ │ │ ldr r0, [pc, #28] @ 1e4ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4cac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r4, lsl r2 │ │ │ │ - strdeq fp, [sl], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq fp, sl, r8, asr lr │ │ │ │ + rsbseq sl, r7, r4, lsl #4 │ │ │ │ + rsbeq fp, sl, r8, ror #27 │ │ │ │ + rsbeq fp, sl, r8, asr #28 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 001e4cb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1168,622 +1168,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e4d00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, ip, asr #12 │ │ │ │ - @ instruction: 0x006b2498 │ │ │ │ - rsbeq r2, fp, r0, asr #11 │ │ │ │ + rsbseq sl, r7, ip, lsr r6 │ │ │ │ + rsbeq r2, fp, r8, lsl #9 │ │ │ │ + strheq r2, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4d38 │ │ │ │ ldr r1, [pc, #28] @ 1e4d3c │ │ │ │ ldr r0, [pc, #28] @ 1e4d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, ip, lsl #12 │ │ │ │ - rsbeq r2, fp, r8, asr r4 │ │ │ │ - rsbeq r2, fp, r0, lsr #11 │ │ │ │ + ldrsheq sl, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r2, fp, r8, asr #8 │ │ │ │ + @ instruction: 0x006b2590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4d78 │ │ │ │ ldr r1, [pc, #28] @ 1e4d7c │ │ │ │ ldr r0, [pc, #28] @ 1e4d80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r4, lsl #14 │ │ │ │ - rsbeq r2, fp, r0, lsr r7 │ │ │ │ - rsbeq sl, ip, r0, ror r8 │ │ │ │ + ldrsheq sl, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r2, fp, r0, lsr #14 │ │ │ │ + rsbeq sl, ip, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4db4 │ │ │ │ ldr r1, [pc, #24] @ 1e4db8 │ │ │ │ ldr r0, [pc, #24] @ 1e4dbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r8, ror r9 │ │ │ │ - strheq r3, [fp], #-4 @ │ │ │ │ - rsbeq r3, fp, r0, asr #1 │ │ │ │ + rsbseq sl, r7, r8, ror #18 │ │ │ │ + rsbeq r3, fp, r4, lsr #1 │ │ │ │ + strheq r3, [fp], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4df0 │ │ │ │ ldr r1, [pc, #24] @ 1e4df4 │ │ │ │ ldr r0, [pc, #24] @ 1e4df8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r5, r2, ip, ror lr │ │ │ │ - @ instruction: 0x00625e94 │ │ │ │ + rsbseq sl, r7, r0, ror #19 │ │ │ │ + rsbeq r5, r2, ip, ror #28 │ │ │ │ + rsbeq r5, r2, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4e30 │ │ │ │ ldr r1, [pc, #28] @ 1e4e34 │ │ │ │ ldr r0, [pc, #28] @ 1e4e38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x006b339c │ │ │ │ - strheq r3, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sl, r7, r4, lsr #19 │ │ │ │ + rsbeq r3, fp, ip, lsl #7 │ │ │ │ + rsbeq r3, fp, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4e70 │ │ │ │ ldr r1, [pc, #28] @ 1e4e74 │ │ │ │ ldr r0, [pc, #28] @ 1e4e78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4e7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r4, ror r9 │ │ │ │ - rsbeq r3, fp, r8, asr r3 │ │ │ │ - rsbeq r2, fp, r4, asr #15 │ │ │ │ + rsbseq sl, r7, r4, ror #18 │ │ │ │ + rsbeq r3, fp, r8, asr #6 │ │ │ │ + strheq r2, [fp], #-116 @ 0xffffff8c @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4eb0 │ │ │ │ ldr r1, [pc, #24] @ 1e4eb4 │ │ │ │ ldr r0, [pc, #24] @ 1e4eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r7], #-192 @ 0xffffff40 @ │ │ │ │ - strheq r5, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r6, r7, r0, ror #12 │ │ │ │ + rsbseq sl, r7, r0, ror #25 │ │ │ │ + rsbeq r5, r2, ip, lsr #27 │ │ │ │ + rsbeq r6, r7, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4ef0 │ │ │ │ ldr r1, [pc, #28] @ 1e4ef4 │ │ │ │ ldr r0, [pc, #28] @ 1e4ef8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r5, r2, r0, lsl #27 │ │ │ │ - @ instruction: 0x00625d98 │ │ │ │ + rsbseq sl, r7, r4, lsr #25 │ │ │ │ + rsbeq r5, r2, r0, ror sp │ │ │ │ + rsbeq r5, r2, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4f30 │ │ │ │ ldr r1, [pc, #28] @ 1e4f34 │ │ │ │ ldr r0, [pc, #28] @ 1e4f38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4f3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r8, asr #5 │ │ │ │ - strdeq r2, [r3], #-16 @ │ │ │ │ - rsbeq fp, r4, ip, ror ip │ │ │ │ + ldrheq fp, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r2, r3, r0, ror #3 │ │ │ │ + rsbeq fp, r4, ip, ror #24 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4f74 │ │ │ │ ldr r1, [pc, #28] @ 1e4f78 │ │ │ │ ldr r0, [pc, #28] @ 1e4f7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4f80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r4, lsl #5 │ │ │ │ - rsbeq r2, r3, ip, lsr #3 │ │ │ │ - rsbeq fp, r4, r8, lsr ip │ │ │ │ + rsbseq fp, r7, r4, ror r2 │ │ │ │ + @ instruction: 0x0063219c │ │ │ │ + rsbeq fp, r4, r8, lsr #24 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4fb8 │ │ │ │ ldr r1, [pc, #28] @ 1e4fbc │ │ │ │ ldr r0, [pc, #28] @ 1e4fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4fc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r0, asr #4 │ │ │ │ - rsbeq r2, r3, r8, ror #2 │ │ │ │ - strdeq fp, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq fp, r7, r0, lsr r2 │ │ │ │ + rsbeq r2, r3, r8, asr r1 │ │ │ │ + rsbeq fp, r4, r4, ror #23 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4ff8 │ │ │ │ ldr r1, [pc, #24] @ 1e4ffc │ │ │ │ ldr r0, [pc, #24] @ 1e5000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r7, r0, ror #14 │ │ │ │ + rsbseq ip, r7, r0, asr r7 │ │ │ │ + rsbeq r6, fp, r8, lsr #9 │ │ │ │ strheq r6, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r6, fp, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5038 │ │ │ │ ldr r1, [pc, #28] @ 1e503c │ │ │ │ ldr r0, [pc, #28] @ 1e5040 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0077e594 │ │ │ │ - rsbeq r5, r2, r8, lsr ip │ │ │ │ - ldrdeq r6, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq lr, r7, r4, lsl #11 │ │ │ │ + rsbeq r5, r2, r8, lsr #24 │ │ │ │ + rsbeq r6, r7, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5078 │ │ │ │ ldr r1, [pc, #28] @ 1e507c │ │ │ │ ldr r0, [pc, #28] @ 1e5080 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r4, asr r5 │ │ │ │ - strdeq r5, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r5, r2, r0, lsl ip │ │ │ │ + rsbseq lr, r7, r4, asr #10 │ │ │ │ + rsbeq r5, r2, r8, ror #23 │ │ │ │ + rsbeq r5, r2, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e50b8 │ │ │ │ ldr r1, [pc, #28] @ 1e50bc │ │ │ │ ldr r0, [pc, #28] @ 1e50c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r4, lsl r5 │ │ │ │ - rsbeq pc, fp, r8, lsl #30 │ │ │ │ - strheq pc, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq lr, r7, r4, lsl #10 │ │ │ │ + strdeq pc, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq pc, r4, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e50f8 │ │ │ │ ldr r1, [pc, #28] @ 1e50fc │ │ │ │ ldr r0, [pc, #28] @ 1e5100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, lsr #22 │ │ │ │ - rsbeq r5, r2, r8, ror fp │ │ │ │ - rsbeq r6, r7, ip, lsl r4 │ │ │ │ + rsbseq lr, r7, r8, lsl fp │ │ │ │ + rsbeq r5, r2, r8, ror #22 │ │ │ │ + rsbeq r6, r7, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5138 │ │ │ │ ldr r1, [pc, #28] @ 1e513c │ │ │ │ ldr r0, [pc, #28] @ 1e5140 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, ror #21 │ │ │ │ - rsbeq pc, sp, r8, lsr sp @ │ │ │ │ - rsbeq pc, r4, r0, lsr r1 @ │ │ │ │ + ldrsbeq lr, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq pc, sp, r8, lsr #26 │ │ │ │ + rsbeq pc, r4, r0, lsr #2 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e517c │ │ │ │ ldr r1, [pc, #28] @ 1e5180 │ │ │ │ ldr r0, [pc, #28] @ 1e5184 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5188 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r4, lsr #21 │ │ │ │ - strdeq pc, [sp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq pc, r4, ip, ror #1 │ │ │ │ + @ instruction: 0x0077ea94 │ │ │ │ + rsbeq pc, sp, r4, ror #25 │ │ │ │ + ldrdeq pc, [r4], #-12 @ │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e51c0 │ │ │ │ ldr r1, [pc, #28] @ 1e51c4 │ │ │ │ ldr r0, [pc, #28] @ 1e51c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e51cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r0, ror #20 │ │ │ │ - strheq pc, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq pc, r4, r8, lsr #1 │ │ │ │ + rsbseq lr, r7, r0, asr sl │ │ │ │ + rsbeq pc, sp, r0, lsr #25 │ │ │ │ + @ instruction: 0x0064f098 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5204 │ │ │ │ ldr r1, [pc, #28] @ 1e5208 │ │ │ │ ldr r0, [pc, #28] @ 1e520c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, ip, lsl sl │ │ │ │ - rsbeq pc, sp, ip, ror #24 │ │ │ │ - rsbeq pc, r4, r4, rrx │ │ │ │ + rsbseq lr, r7, ip, lsl #20 │ │ │ │ + rsbeq pc, sp, ip, asr ip @ │ │ │ │ + rsbeq pc, r4, r4, asr r0 @ │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5248 │ │ │ │ ldr r1, [pc, #28] @ 1e524c │ │ │ │ ldr r0, [pc, #28] @ 1e5250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq lr, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq pc, sp, r8, lsr #24 │ │ │ │ - rsbeq pc, r4, r0, lsr #32 │ │ │ │ + rsbseq lr, r7, r8, asr #19 │ │ │ │ + rsbeq pc, sp, r8, lsl ip @ │ │ │ │ + rsbeq pc, r4, r0, lsl r0 @ │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e528c │ │ │ │ ldr r1, [pc, #28] @ 1e5290 │ │ │ │ ldr r0, [pc, #28] @ 1e5294 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0077e994 │ │ │ │ - rsbeq r5, r2, r4, ror #19 │ │ │ │ - strdeq r5, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq lr, r7, r4, lsl #19 │ │ │ │ + ldrdeq r5, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r5, r2, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e52cc │ │ │ │ ldr r1, [pc, #28] @ 1e52d0 │ │ │ │ ldr r0, [pc, #28] @ 1e52d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e52d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r4, asr r9 │ │ │ │ - rsbeq pc, sp, r4, lsr #23 │ │ │ │ - @ instruction: 0x0064ef9c │ │ │ │ + rsbseq lr, r7, r4, asr #18 │ │ │ │ + @ instruction: 0x006dfb94 │ │ │ │ + rsbeq lr, r4, ip, lsl #31 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5310 │ │ │ │ ldr r1, [pc, #28] @ 1e5314 │ │ │ │ ldr r0, [pc, #28] @ 1e5318 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e531c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r0, lsl r9 │ │ │ │ - rsbeq pc, sp, r0, ror #22 │ │ │ │ - rsbeq lr, r4, r8, asr pc │ │ │ │ + rsbseq lr, r7, r0, lsl #18 │ │ │ │ + rsbeq pc, sp, r0, asr fp @ │ │ │ │ + rsbeq lr, r4, r8, asr #30 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5354 │ │ │ │ ldr r1, [pc, #28] @ 1e5358 │ │ │ │ ldr r0, [pc, #28] @ 1e535c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, ip, asr #17 │ │ │ │ - rsbeq pc, sp, ip, lsl fp @ │ │ │ │ - rsbeq lr, r4, r4, lsl pc │ │ │ │ + ldrheq lr, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq pc, sp, ip, lsl #22 │ │ │ │ + rsbeq lr, r4, r4, lsl #30 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5398 │ │ │ │ ldr r1, [pc, #28] @ 1e539c │ │ │ │ ldr r0, [pc, #28] @ 1e53a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e53a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, lsl #17 │ │ │ │ - ldrdeq pc, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - strdeq r1, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq lr, r7, r8, ror r8 │ │ │ │ + rsbeq pc, sp, r8, asr #21 │ │ │ │ + rsbeq r1, ip, r4, ror #13 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e53dc │ │ │ │ ldr r1, [pc, #28] @ 1e53e0 │ │ │ │ ldr r0, [pc, #28] @ 1e53e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e53e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r4, asr #16 │ │ │ │ - @ instruction: 0x006dfa94 │ │ │ │ - rsbeq lr, r4, ip, lsl #29 │ │ │ │ + rsbseq lr, r7, r4, lsr r8 │ │ │ │ + rsbeq pc, sp, r4, lsl #21 │ │ │ │ + rsbeq lr, r4, ip, ror lr │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5420 │ │ │ │ ldr r1, [pc, #28] @ 1e5424 │ │ │ │ ldr r0, [pc, #28] @ 1e5428 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e542c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r0, lsl #16 │ │ │ │ - rsbeq pc, sp, r0, asr sl @ │ │ │ │ - rsbeq r1, ip, r0, asr #13 │ │ │ │ + ldrsheq lr, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, sp, r0, asr #20 │ │ │ │ + strheq r1, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5464 │ │ │ │ ldr r1, [pc, #28] @ 1e5468 │ │ │ │ ldr r0, [pc, #28] @ 1e546c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5470 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq lr, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq pc, sp, ip, lsl #20 │ │ │ │ - @ instruction: 0x006c169c │ │ │ │ + rsbseq lr, r7, ip, lsr #15 │ │ │ │ + strdeq pc, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r1, ip, ip, lsl #13 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e54a8 │ │ │ │ ldr r1, [pc, #28] @ 1e54ac │ │ │ │ ldr r0, [pc, #28] @ 1e54b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, ror r7 │ │ │ │ - rsbeq pc, sp, ip, asr #19 │ │ │ │ - rsbeq lr, r4, r4, asr #27 │ │ │ │ + rsbseq lr, r7, r8, ror #14 │ │ │ │ + strheq pc, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + strheq lr, [r4], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e54e8 │ │ │ │ ldr r1, [pc, #28] @ 1e54ec │ │ │ │ ldr r0, [pc, #28] @ 1e54f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e54f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, lsr r7 │ │ │ │ - rsbeq pc, sp, r8, lsl #19 │ │ │ │ - rsbeq lr, r4, r0, lsl #27 │ │ │ │ + rsbseq lr, r7, r8, lsr #14 │ │ │ │ + rsbeq pc, sp, r8, ror r9 @ │ │ │ │ + rsbeq lr, r4, r0, ror sp │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e552c │ │ │ │ ldr r1, [pc, #28] @ 1e5530 │ │ │ │ ldr r0, [pc, #28] @ 1e5534 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5538 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq lr, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq pc, sp, r4, asr #18 │ │ │ │ - rsbeq lr, r4, ip, lsr sp │ │ │ │ + rsbseq lr, r7, r4, ror #13 │ │ │ │ + rsbeq pc, sp, r4, lsr r9 @ │ │ │ │ + rsbeq lr, r4, ip, lsr #26 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e556c │ │ │ │ ldr r1, [pc, #24] @ 1e5570 │ │ │ │ ldr r0, [pc, #24] @ 1e5574 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq pc, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r3, ip, r8, lsr #10 │ │ │ │ - rsbeq r3, ip, r0, asr #10 │ │ │ │ + rsbseq pc, r7, ip, ror #21 │ │ │ │ + rsbeq r3, ip, r8, lsl r5 │ │ │ │ + rsbeq r3, ip, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e55ac │ │ │ │ ldr r1, [pc, #28] @ 1e55b0 │ │ │ │ ldr r0, [pc, #28] @ 1e55b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r0, asr #21 │ │ │ │ - rsbeq r3, ip, r8, lsl r5 │ │ │ │ - rsbeq lr, r4, r0, asr #25 │ │ │ │ + ldrheq pc, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r3, ip, r8, lsl #10 │ │ │ │ + strheq lr, [r4], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e55ec │ │ │ │ ldr r1, [pc, #28] @ 1e55f0 │ │ │ │ ldr r0, [pc, #28] @ 1e55f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r4, lsr ip @ │ │ │ │ - rsbeq r3, lr, ip, ror #6 │ │ │ │ - rsbeq r3, ip, r8, ror #13 │ │ │ │ + rsbseq pc, r7, r4, lsr #24 │ │ │ │ + rsbeq r3, lr, ip, asr r3 │ │ │ │ + ldrdeq r3, [ip], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e562c │ │ │ │ ldr r1, [pc, #28] @ 1e5630 │ │ │ │ ldr r0, [pc, #28] @ 1e5634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq pc, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r3, lr, ip, lsr #6 │ │ │ │ - strheq r3, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq pc, r7, r4, ror #23 │ │ │ │ + rsbeq r3, lr, ip, lsl r3 │ │ │ │ + rsbeq r3, ip, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e566c │ │ │ │ ldr r1, [pc, #28] @ 1e5670 │ │ │ │ ldr r0, [pc, #28] @ 1e5674 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5678 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq pc, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r3, lr, r8, ror #5 │ │ │ │ - @ instruction: 0x006c3698 │ │ │ │ + rsbseq pc, r7, r4, lsr #23 │ │ │ │ + ldrdeq r3, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r3, ip, r8, lsl #13 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3220 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -1795,17 +1795,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e56cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r0, lsr #13 │ │ │ │ - rsbeq r5, r2, ip, lsr #11 │ │ │ │ - rsbeq r5, r2, r4, asr #11 │ │ │ │ + @ instruction: 0x00780690 │ │ │ │ + @ instruction: 0x0062559c │ │ │ │ + strheq r5, [r2], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3220 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -1816,457 +1816,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e5720 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5724 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq r0, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - strheq r9, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq lr, r4, r0, asr fp │ │ │ │ + rsbseq r0, r8, r4, lsr #15 │ │ │ │ + rsbeq r9, ip, r0, lsr #19 │ │ │ │ + rsbeq lr, r4, r0, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e575c │ │ │ │ ldr r1, [pc, #28] @ 1e5760 │ │ │ │ ldr r0, [pc, #28] @ 1e5764 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r0, ror r7 │ │ │ │ - rsbeq r9, ip, ip, ror #18 │ │ │ │ - rsbeq lr, r4, ip, lsl #22 │ │ │ │ + rsbseq r0, r8, r0, ror #14 │ │ │ │ + rsbeq r9, ip, ip, asr r9 │ │ │ │ + strdeq lr, [r4], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e57a0 │ │ │ │ ldr r1, [pc, #28] @ 1e57a4 │ │ │ │ ldr r0, [pc, #28] @ 1e57a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, ip, lsr #14 │ │ │ │ - rsbeq r9, ip, ip, lsr #18 │ │ │ │ - rsbeq lr, r4, ip, asr #21 │ │ │ │ + rsbseq r0, r8, ip, lsl r7 │ │ │ │ + rsbeq r9, ip, ip, lsl r9 │ │ │ │ + strheq lr, [r4], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e57e0 │ │ │ │ ldr r1, [pc, #28] @ 1e57e4 │ │ │ │ ldr r0, [pc, #28] @ 1e57e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e57ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, ip, ror #13 │ │ │ │ - rsbeq r9, ip, r8, ror #17 │ │ │ │ - rsbeq lr, r4, r8, lsl #21 │ │ │ │ + ldrsbeq r0, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq r9, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, r4, r8, ror sl │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5824 │ │ │ │ ldr r1, [pc, #28] @ 1e5828 │ │ │ │ ldr r0, [pc, #28] @ 1e582c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r8, lsr #13 │ │ │ │ - rsbeq r9, ip, r4, lsr #17 │ │ │ │ - rsbeq lr, r4, r4, asr #20 │ │ │ │ + @ instruction: 0x00780698 │ │ │ │ + @ instruction: 0x006c9894 │ │ │ │ + rsbeq lr, r4, r4, lsr sl │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5868 │ │ │ │ ldr r1, [pc, #28] @ 1e586c │ │ │ │ ldr r0, [pc, #28] @ 1e5870 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5874 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r4, ror #12 │ │ │ │ - rsbeq r9, ip, r0, ror #16 │ │ │ │ - rsbeq lr, r4, r0, lsl #20 │ │ │ │ + rsbseq r0, r8, r4, asr r6 │ │ │ │ + rsbeq r9, ip, r0, asr r8 │ │ │ │ + strdeq lr, [r4], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e58a8 │ │ │ │ ldr r1, [pc, #24] @ 1e58ac │ │ │ │ ldr r0, [pc, #24] @ 1e58b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq r0, [r8], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r3, ip, ip, ror #3 │ │ │ │ - rsbeq r3, ip, r4, lsl #4 │ │ │ │ + rsbseq r0, r8, r8, lsr #25 │ │ │ │ + ldrdeq r3, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq r3, [ip], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e58e8 │ │ │ │ ldr r1, [pc, #28] @ 1e58ec │ │ │ │ ldr r0, [pc, #28] @ 1e58f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq r0, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r5, r2, r8, lsl #7 │ │ │ │ - rsbeq r5, r2, r0, lsr #7 │ │ │ │ + rsbseq r0, r8, r4, ror #29 │ │ │ │ + rsbeq r5, r2, r8, ror r3 │ │ │ │ + @ instruction: 0x00625390 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5928 │ │ │ │ ldr r1, [pc, #28] @ 1e592c │ │ │ │ ldr r0, [pc, #28] @ 1e5930 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5934 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, ip, asr #1 │ │ │ │ - rsbeq sl, ip, r0, asr #23 │ │ │ │ - rsbeq sl, ip, ip, lsr ip │ │ │ │ + ldrheq r1, [r8], #-12 @ │ │ │ │ + strheq sl, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq sl, ip, ip, lsr #24 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e596c │ │ │ │ ldr r1, [pc, #28] @ 1e5970 │ │ │ │ ldr r0, [pc, #28] @ 1e5974 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5978 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r8, lsl #1 │ │ │ │ - rsbeq sl, ip, ip, ror fp │ │ │ │ - strdeq sl, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r1, r8, r8, ror r0 │ │ │ │ + rsbeq sl, ip, ip, ror #22 │ │ │ │ + rsbeq sl, ip, r8, ror #23 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e59b0 │ │ │ │ ldr r1, [pc, #28] @ 1e59b4 │ │ │ │ ldr r0, [pc, #28] @ 1e59b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r4, ror r3 │ │ │ │ - @ instruction: 0x006cb094 │ │ │ │ - strheq lr, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r1, r8, r4, ror #6 │ │ │ │ + rsbeq fp, ip, r4, lsl #1 │ │ │ │ + rsbeq lr, r4, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e59f0 │ │ │ │ ldr r1, [pc, #28] @ 1e59f4 │ │ │ │ ldr r0, [pc, #28] @ 1e59f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e59fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r4, lsr r3 │ │ │ │ - rsbeq fp, ip, r0, asr r0 │ │ │ │ - rsbeq fp, ip, r8, lsl #1 │ │ │ │ + rsbseq r1, r8, r4, lsr #6 │ │ │ │ + rsbeq fp, ip, r0, asr #32 │ │ │ │ + rsbeq fp, ip, r8, ror r0 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5a30 │ │ │ │ ldr r1, [pc, #24] @ 1e5a34 │ │ │ │ ldr r0, [pc, #24] @ 1e5a38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, ip, lsl lr │ │ │ │ - rsbeq r5, r2, ip, lsr r2 │ │ │ │ - rsbeq r5, r7, r0, ror #21 │ │ │ │ + rsbseq r1, r8, ip, lsl #28 │ │ │ │ + rsbeq r5, r2, ip, lsr #4 │ │ │ │ + ldrdeq r5, [r7], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5a70 │ │ │ │ ldr r1, [pc, #28] @ 1e5a74 │ │ │ │ ldr r0, [pc, #28] @ 1e5a78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r0, ror #28 │ │ │ │ - rsbeq r5, r2, r0, lsl #4 │ │ │ │ - rsbeq r5, r2, r8, lsl r2 │ │ │ │ + rsbseq r1, r8, r0, asr lr │ │ │ │ + strdeq r5, [r2], #-16 @ │ │ │ │ + rsbeq r5, r2, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5aac │ │ │ │ ldr r1, [pc, #24] @ 1e5ab0 │ │ │ │ ldr r0, [pc, #24] @ 1e5ab4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00782598 │ │ │ │ + rsbseq r2, r8, r8, lsl #11 │ │ │ │ + rsbeq r1, sp, r0, lsl #19 │ │ │ │ @ instruction: 0x006d1990 │ │ │ │ - rsbeq r1, sp, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5aec │ │ │ │ ldr r1, [pc, #28] @ 1e5af0 │ │ │ │ ldr r0, [pc, #28] @ 1e5af4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5af8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, ip, lsl #12 │ │ │ │ - rsbeq r1, sp, r8, lsr #28 │ │ │ │ - rsbeq r1, sp, r4, lsr lr │ │ │ │ + ldrsheq r2, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, sp, r8, lsl lr │ │ │ │ + rsbeq r1, sp, r4, lsr #28 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5b30 │ │ │ │ ldr r1, [pc, #28] @ 1e5b34 │ │ │ │ ldr r0, [pc, #28] @ 1e5b38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5b3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, r4, lsl #16 │ │ │ │ - rsbeq r2, sp, r4, ror #26 │ │ │ │ - rsbeq r2, sp, r0, lsl pc │ │ │ │ + ldrsheq r2, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r2, sp, r4, asr sp │ │ │ │ + rsbeq r2, sp, r0, lsl #30 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5b74 │ │ │ │ ldr r1, [pc, #28] @ 1e5b78 │ │ │ │ ldr r0, [pc, #28] @ 1e5b7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, r8, ror #25 │ │ │ │ - @ instruction: 0x006d4e94 │ │ │ │ - strdeq lr, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq r2, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r4, sp, r4, lsl #29 │ │ │ │ + rsbeq lr, r4, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5bb4 │ │ │ │ ldr r1, [pc, #28] @ 1e5bb8 │ │ │ │ ldr r0, [pc, #28] @ 1e5bbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, r8, lsr #25 │ │ │ │ - strheq r5, [r2], #-12 @ │ │ │ │ - ldrdeq r5, [r2], #-4 @ │ │ │ │ + @ instruction: 0x00782c98 │ │ │ │ + rsbeq r5, r2, ip, lsr #1 │ │ │ │ + rsbeq r5, r2, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5bf4 │ │ │ │ ldr r1, [pc, #28] @ 1e5bf8 │ │ │ │ ldr r0, [pc, #28] @ 1e5bfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq r3, [r8], #-12 @ │ │ │ │ - rsbeq r5, r2, ip, ror r0 │ │ │ │ - @ instruction: 0x00625094 │ │ │ │ + rsbseq r3, r8, ip, asr #1 │ │ │ │ + rsbeq r5, r2, ip, rrx │ │ │ │ + rsbeq r5, r2, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5c34 │ │ │ │ ldr r1, [pc, #28] @ 1e5c38 │ │ │ │ ldr r0, [pc, #28] @ 1e5c3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r4, lsl #17 │ │ │ │ - rsbeq r7, sp, r8, lsr #22 │ │ │ │ - @ instruction: 0x006d7b90 │ │ │ │ + rsbseq r3, r8, r4, ror r8 │ │ │ │ + rsbeq r7, sp, r8, lsl fp │ │ │ │ + rsbeq r7, sp, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5c74 │ │ │ │ ldr r1, [pc, #28] @ 1e5c78 │ │ │ │ ldr r0, [pc, #28] @ 1e5c7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5c80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r4, asr #16 │ │ │ │ - rsbeq r7, sp, r4, ror #21 │ │ │ │ - rsbeq r7, sp, ip, asr fp │ │ │ │ + rsbseq r3, r8, r4, lsr r8 │ │ │ │ + ldrdeq r7, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, sp, ip, asr #22 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5cb8 │ │ │ │ ldr r1, [pc, #28] @ 1e5cbc │ │ │ │ ldr r0, [pc, #28] @ 1e5cc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r0, lsl #16 │ │ │ │ - rsbeq r7, sp, r0, lsr #21 │ │ │ │ - rsbeq r7, sp, r8, lsr #22 │ │ │ │ + ldrsheq r3, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x006d7a90 │ │ │ │ + rsbeq r7, sp, r8, lsl fp │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5cfc │ │ │ │ ldr r1, [pc, #28] @ 1e5d00 │ │ │ │ ldr r0, [pc, #28] @ 1e5d04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq r3, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r7, sp, r0, ror #20 │ │ │ │ - rsbeq r7, sp, r0, lsr #22 │ │ │ │ + rsbseq r3, r8, ip, lsr #15 │ │ │ │ + rsbeq r7, sp, r0, asr sl │ │ │ │ + rsbeq r7, sp, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5d3c │ │ │ │ ldr r1, [pc, #28] @ 1e5d40 │ │ │ │ ldr r0, [pc, #28] @ 1e5d44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, ip, ror r7 │ │ │ │ - rsbeq r7, sp, r0, lsr #20 │ │ │ │ - rsbeq r7, sp, r8, lsl #21 │ │ │ │ + rsbseq r3, r8, ip, ror #14 │ │ │ │ + rsbeq r7, sp, r0, lsl sl │ │ │ │ + rsbeq r7, sp, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5d7c │ │ │ │ ldr r1, [pc, #28] @ 1e5d80 │ │ │ │ ldr r0, [pc, #28] @ 1e5d84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, ip, lsr r7 │ │ │ │ - rsbeq r7, sp, r0, ror #19 │ │ │ │ - rsbeq r7, sp, r0, ror #21 │ │ │ │ + rsbseq r3, r8, ip, lsr #14 │ │ │ │ + ldrdeq r7, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r7, [sp], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5dbc │ │ │ │ ldr r1, [pc, #28] @ 1e5dc0 │ │ │ │ ldr r0, [pc, #28] @ 1e5dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r4, ror #18 │ │ │ │ - rsbeq r8, sp, ip, asr sl │ │ │ │ - rsbeq r8, sp, r4, lsl fp │ │ │ │ + rsbseq r3, r8, r4, asr r9 │ │ │ │ + rsbeq r8, sp, ip, asr #20 │ │ │ │ + rsbeq r8, sp, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5df8 │ │ │ │ ldr r1, [pc, #24] @ 1e5dfc │ │ │ │ ldr r0, [pc, #24] @ 1e5e00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq r4, [r8], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq ip, sp, r4, asr ip │ │ │ │ - rsbeq lr, r4, ip, asr lr │ │ │ │ + rsbseq r4, r8, r4, lsr #3 │ │ │ │ + rsbeq ip, sp, r4, asr #24 │ │ │ │ + rsbeq lr, r4, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3220 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2277,897 +2277,897 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e5e54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r8, ip, lsl #21 │ │ │ │ - rsbeq r4, r2, r4, lsr #28 │ │ │ │ - rsbeq r4, r2, ip, lsr lr │ │ │ │ + rsbseq r4, r8, ip, ror sl │ │ │ │ + rsbeq r4, r2, r4, lsl lr │ │ │ │ + rsbeq r4, r2, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5e8c │ │ │ │ ldr r1, [pc, #28] @ 1e5e90 │ │ │ │ ldr r0, [pc, #28] @ 1e5e94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00784c90 │ │ │ │ - rsbeq r4, r2, r4, ror #27 │ │ │ │ - strdeq r4, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r4, r8, r0, lsl #25 │ │ │ │ + ldrdeq r4, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r4, r2, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5ec8 │ │ │ │ ldr r1, [pc, #24] @ 1e5ecc │ │ │ │ ldr r0, [pc, #24] @ 1e5ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r8, r8, lsr lr │ │ │ │ - rsbeq r4, r2, r4, lsr #27 │ │ │ │ - strheq r4, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r4, r8, r8, lsr #28 │ │ │ │ + @ instruction: 0x00624d94 │ │ │ │ + rsbeq r4, r2, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5f04 │ │ │ │ ldr r1, [pc, #24] @ 1e5f08 │ │ │ │ ldr r0, [pc, #24] @ 1e5f0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r8, r4, lsr #3 │ │ │ │ - rsbeq r4, r2, r8, ror #26 │ │ │ │ - rsbeq r4, r2, r0, lsl #27 │ │ │ │ + @ instruction: 0x00786194 │ │ │ │ + rsbeq r4, r2, r8, asr sp │ │ │ │ + rsbeq r4, r2, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5f40 │ │ │ │ ldr r1, [pc, #24] @ 1e5f44 │ │ │ │ ldr r0, [pc, #24] @ 1e5f48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r8, r0, lsl r3 │ │ │ │ - rsbeq r4, r2, ip, lsr #26 │ │ │ │ - rsbeq r4, r2, r4, asr #26 │ │ │ │ + rsbseq r6, r8, r0, lsl #6 │ │ │ │ + rsbeq r4, r2, ip, lsl sp │ │ │ │ + rsbeq r4, r2, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5f7c │ │ │ │ ldr r1, [pc, #24] @ 1e5f80 │ │ │ │ ldr r0, [pc, #24] @ 1e5f84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq r6, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - strdeq r4, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r4, r2, r8, lsl #26 │ │ │ │ + rsbseq r6, r8, r4, lsr #15 │ │ │ │ + rsbeq r4, r2, r0, ror #25 │ │ │ │ + strdeq r4, [r2], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5fb8 │ │ │ │ ldr r1, [pc, #24] @ 1e5fbc │ │ │ │ ldr r0, [pc, #24] @ 1e5fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00786b9c │ │ │ │ - strheq r4, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r4, r2, ip, asr #25 │ │ │ │ + rsbseq r6, r8, ip, lsl #23 │ │ │ │ + rsbeq r4, r2, r4, lsr #25 │ │ │ │ + strheq r4, [r2], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5ff4 │ │ │ │ ldr r1, [pc, #24] @ 1e5ff8 │ │ │ │ ldr r0, [pc, #24] @ 1e5ffc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r8, r8, lsl sp │ │ │ │ - rsbeq r4, r2, r8, ror ip │ │ │ │ - @ instruction: 0x00624c90 │ │ │ │ + rsbseq r6, r8, r8, lsl #26 │ │ │ │ + rsbeq r4, r2, r8, ror #24 │ │ │ │ + rsbeq r4, r2, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6030 │ │ │ │ ldr r1, [pc, #24] @ 1e6034 │ │ │ │ ldr r0, [pc, #24] @ 1e6038 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r8, r0, lsl #4 │ │ │ │ - rsbeq r4, r2, ip, lsr ip │ │ │ │ - rsbeq r4, r2, r4, asr ip │ │ │ │ + ldrsheq r7, [r8], #-16 @ │ │ │ │ + rsbeq r4, r2, ip, lsr #24 │ │ │ │ + rsbeq r4, r2, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e606c │ │ │ │ ldr r1, [pc, #24] @ 1e6070 │ │ │ │ ldr r0, [pc, #24] @ 1e6074 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r8, r4, lsl r6 │ │ │ │ - rsbeq r4, r2, r0, lsl #24 │ │ │ │ - rsbeq r4, r2, r8, lsl ip │ │ │ │ + rsbseq r7, r8, r4, lsl #12 │ │ │ │ + strdeq r4, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r4, r2, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e60a8 │ │ │ │ ldr r1, [pc, #24] @ 1e60ac │ │ │ │ ldr r0, [pc, #24] @ 1e60b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r8, r8, asr #17 │ │ │ │ - rsbeq r4, r2, r4, asr #23 │ │ │ │ - ldrdeq r4, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + ldrheq r7, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + strheq r4, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r4, r2, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e60e4 │ │ │ │ ldr r1, [pc, #24] @ 1e60e8 │ │ │ │ ldr r0, [pc, #24] @ 1e60ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r8, r0, lsl #1 │ │ │ │ - rsbeq r4, r2, r8, lsl #23 │ │ │ │ - rsbeq r4, r2, r0, lsr #23 │ │ │ │ + rsbseq r8, r8, r0, ror r0 │ │ │ │ + rsbeq r4, r2, r8, ror fp │ │ │ │ + @ instruction: 0x00624b90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6120 │ │ │ │ ldr r1, [pc, #24] @ 1e6124 │ │ │ │ ldr r0, [pc, #24] @ 1e6128 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq r8, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r4, r2, ip, asr #22 │ │ │ │ - rsbeq r4, r2, r4, ror #22 │ │ │ │ + rsbseq r8, r8, r0, ror #9 │ │ │ │ + rsbeq r4, r2, ip, lsr fp │ │ │ │ + rsbeq r4, r2, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e615c │ │ │ │ ldr r1, [pc, #24] @ 1e6160 │ │ │ │ ldr r0, [pc, #24] @ 1e6164 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r8, ip, asr #19 │ │ │ │ - rsbeq r4, r2, r0, lsl fp │ │ │ │ - rsbeq r4, r2, r8, lsr #22 │ │ │ │ + ldrheq r8, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r4, r2, r0, lsl #22 │ │ │ │ + rsbeq r4, r2, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6198 │ │ │ │ ldr r1, [pc, #24] @ 1e619c │ │ │ │ ldr r0, [pc, #24] @ 1e61a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, rrx │ │ │ │ - ldrdeq r4, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r4, r2, ip, ror #21 │ │ │ │ + rsbseq r9, r8, r4, asr r0 │ │ │ │ + rsbeq r4, r2, r4, asr #21 │ │ │ │ + ldrdeq r4, [r2], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e61d8 │ │ │ │ ldr r1, [pc, #28] @ 1e61dc │ │ │ │ ldr r0, [pc, #28] @ 1e61e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, asr #32 │ │ │ │ - rsbseq r3, r0, r0, lsr #6 │ │ │ │ - rsbseq r3, r0, r4, asr #8 │ │ │ │ + rsbseq r9, r8, ip, lsr r0 │ │ │ │ + rsbseq r3, r0, r0, lsl r3 │ │ │ │ + rsbseq r3, r0, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6218 │ │ │ │ ldr r1, [pc, #28] @ 1e621c │ │ │ │ ldr r0, [pc, #28] @ 1e6220 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, lsl #2 │ │ │ │ - @ instruction: 0x0070349c │ │ │ │ - ldrheq r3, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsheq r9, [r8], #-12 @ │ │ │ │ + rsbseq r3, r0, ip, lsl #9 │ │ │ │ + rsbseq r3, r0, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6254 │ │ │ │ ldr r1, [pc, #24] @ 1e6258 │ │ │ │ ldr r0, [pc, #24] @ 1e625c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00789198 │ │ │ │ - rsbeq r4, r2, r8, lsl sl │ │ │ │ - rsbeq r4, r2, r0, lsr sl │ │ │ │ + rsbseq r9, r8, r8, lsl #3 │ │ │ │ + rsbeq r4, r2, r8, lsl #20 │ │ │ │ + rsbeq r4, r2, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6290 │ │ │ │ ldr r1, [pc, #24] @ 1e6294 │ │ │ │ ldr r0, [pc, #24] @ 1e6298 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq r9, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrdeq r4, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r5, r7, r0, lsl #5 │ │ │ │ + rsbseq r9, r8, r0, lsr #7 │ │ │ │ + rsbeq r4, r2, ip, asr #19 │ │ │ │ + rsbeq r5, r7, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e62d0 │ │ │ │ ldr r1, [pc, #28] @ 1e62d4 │ │ │ │ ldr r0, [pc, #28] @ 1e62d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e62dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, ror r3 │ │ │ │ - rsbseq r4, r0, r8, lsl #3 │ │ │ │ - ldrsbeq r4, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r9, r8, r4, ror #6 │ │ │ │ + rsbseq r4, r0, r8, ror r1 │ │ │ │ + rsbseq r4, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6314 │ │ │ │ ldr r1, [pc, #28] @ 1e6318 │ │ │ │ ldr r0, [pc, #28] @ 1e631c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, lsr r3 │ │ │ │ - rsbeq r4, r2, ip, asr r9 │ │ │ │ - rsbeq r4, r2, r4, ror r9 │ │ │ │ + rsbseq r9, r8, r0, lsr #6 │ │ │ │ + rsbeq r4, r2, ip, asr #18 │ │ │ │ + rsbeq r4, r2, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6354 │ │ │ │ ldr r1, [pc, #28] @ 1e6358 │ │ │ │ ldr r0, [pc, #28] @ 1e635c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, lsl r6 │ │ │ │ - rsbeq r4, r2, ip, lsl r9 │ │ │ │ - rsbeq r5, r7, r0, asr #3 │ │ │ │ + rsbseq r9, r8, ip, lsl #12 │ │ │ │ + rsbeq r4, r2, ip, lsl #18 │ │ │ │ + strheq r5, [r7], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6394 │ │ │ │ ldr r1, [pc, #28] @ 1e6398 │ │ │ │ ldr r0, [pc, #28] @ 1e639c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r4, r0, r4, ror r3 │ │ │ │ - rsbeq pc, sl, r4, asr #4 │ │ │ │ + rsbseq r9, r8, ip, asr #11 │ │ │ │ + rsbseq r4, r0, r4, ror #6 │ │ │ │ + rsbeq pc, sl, r4, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e63d4 │ │ │ │ ldr r1, [pc, #28] @ 1e63d8 │ │ │ │ ldr r0, [pc, #28] @ 1e63dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq r9, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x0062489c │ │ │ │ - rsbeq r5, r7, r0, asr #2 │ │ │ │ + rsbseq r9, r8, ip, ror #15 │ │ │ │ + rsbeq r4, r2, ip, lsl #17 │ │ │ │ + rsbeq r5, r7, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6414 │ │ │ │ ldr r1, [pc, #28] @ 1e6418 │ │ │ │ ldr r0, [pc, #28] @ 1e641c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq r9, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r4, r2, ip, asr r8 │ │ │ │ - rsbeq r4, r2, r4, ror r8 │ │ │ │ + rsbseq r9, r8, ip, lsr #15 │ │ │ │ + rsbeq r4, r2, ip, asr #16 │ │ │ │ + rsbeq r4, r2, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6450 │ │ │ │ ldr r1, [pc, #24] @ 1e6454 │ │ │ │ ldr r0, [pc, #24] @ 1e6458 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq r9, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r9, r8, r8, lsr #17 │ │ │ │ + rsbseq r4, r0, ip, lsr #17 │ │ │ │ ldrheq r4, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r4, r0, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e648c │ │ │ │ ldr r1, [pc, #24] @ 1e6490 │ │ │ │ ldr r0, [pc, #24] @ 1e6494 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r8, asr #17 │ │ │ │ - rsbeq r4, r2, r0, ror #15 │ │ │ │ - strdeq r4, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + ldrheq r9, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq r4, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r4, r2, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e64c8 │ │ │ │ ldr r1, [pc, #24] @ 1e64cc │ │ │ │ ldr r0, [pc, #24] @ 1e64d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r4, r2, r4, lsr #15 │ │ │ │ - strheq r4, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r9, r8, r4, asr #17 │ │ │ │ + @ instruction: 0x00624794 │ │ │ │ + rsbeq r4, r2, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6504 │ │ │ │ ldr r1, [pc, #24] @ 1e6508 │ │ │ │ ldr r0, [pc, #24] @ 1e650c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, lsl r9 │ │ │ │ - rsbeq r4, r2, r8, ror #14 │ │ │ │ - rsbeq r5, r7, ip │ │ │ │ + rsbseq r9, r8, r4, lsl #18 │ │ │ │ + rsbeq r4, r2, r8, asr r7 │ │ │ │ + strdeq r4, [r7], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6544 │ │ │ │ ldr r1, [pc, #28] @ 1e6548 │ │ │ │ ldr r0, [pc, #28] @ 1e654c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, lsl #18 │ │ │ │ - rsbeq r4, r2, ip, lsr #14 │ │ │ │ - ldrdeq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsheq r9, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r4, r2, ip, lsl r7 │ │ │ │ + rsbeq r4, r7, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6584 │ │ │ │ ldr r1, [pc, #28] @ 1e6588 │ │ │ │ ldr r0, [pc, #28] @ 1e658c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, asr #17 │ │ │ │ - rsbeq r4, r2, ip, ror #13 │ │ │ │ - rsbeq r4, r2, r4, lsl #14 │ │ │ │ + ldrheq r9, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq r4, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + strdeq r4, [r2], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e65c4 │ │ │ │ ldr r1, [pc, #28] @ 1e65c8 │ │ │ │ ldr r0, [pc, #28] @ 1e65cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, ror #19 │ │ │ │ - rsbeq r4, r2, ip, lsr #13 │ │ │ │ - rsbeq r4, r2, r4, asr #13 │ │ │ │ + ldrsbeq r9, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0062469c │ │ │ │ + strheq r4, [r2], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6600 │ │ │ │ ldr r1, [pc, #24] @ 1e6604 │ │ │ │ ldr r0, [pc, #24] @ 1e6608 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, asr #20 │ │ │ │ - rsbeq r4, r2, ip, ror #12 │ │ │ │ - rsbeq r4, r7, r0, lsl pc │ │ │ │ + rsbseq r9, r8, r4, lsr sl │ │ │ │ + rsbeq r4, r2, ip, asr r6 │ │ │ │ + rsbeq r4, r7, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6640 │ │ │ │ ldr r1, [pc, #28] @ 1e6644 │ │ │ │ ldr r0, [pc, #28] @ 1e6648 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r8, lsl #20 │ │ │ │ - rsbeq r4, r2, r0, lsr r6 │ │ │ │ - rsbeq r4, r2, r8, asr #12 │ │ │ │ + ldrsheq r9, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r4, r2, r0, lsr #12 │ │ │ │ + rsbeq r4, r2, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6680 │ │ │ │ ldr r1, [pc, #28] @ 1e6684 │ │ │ │ ldr r0, [pc, #28] @ 1e6688 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e668c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r8], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r4, r0, r4, lsr #30 │ │ │ │ - rsbseq r4, r0, ip, lsr pc │ │ │ │ + rsbseq r9, r8, ip, asr #21 │ │ │ │ + rsbseq r4, r0, r4, lsl pc │ │ │ │ + rsbseq r4, r0, ip, lsr #30 │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e66c4 │ │ │ │ ldr r1, [pc, #28] @ 1e66c8 │ │ │ │ ldr r0, [pc, #28] @ 1e66cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e66d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00789a98 │ │ │ │ - rsbseq r4, r0, r0, ror #29 │ │ │ │ - rsbseq r4, r0, ip, lsr #30 │ │ │ │ + rsbseq r9, r8, r8, lsl #21 │ │ │ │ + ldrsbeq r4, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r4, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6704 │ │ │ │ ldr r1, [pc, #24] @ 1e6708 │ │ │ │ ldr r0, [pc, #24] @ 1e670c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r8, asr #25 │ │ │ │ - rsbseq r5, r0, r4, lsr #17 │ │ │ │ - ldrheq r5, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + ldrheq r9, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x00705894 │ │ │ │ + rsbseq r5, r0, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6744 │ │ │ │ ldr r1, [pc, #28] @ 1e6748 │ │ │ │ ldr r0, [pc, #28] @ 1e674c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, lsl #25 │ │ │ │ - rsbseq r5, r0, r8, ror #16 │ │ │ │ - rsbseq r5, r0, r0, lsl #17 │ │ │ │ + rsbseq r9, r8, ip, ror ip │ │ │ │ + rsbseq r5, r0, r8, asr r8 │ │ │ │ + rsbseq r5, r0, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6784 │ │ │ │ ldr r1, [pc, #28] @ 1e6788 │ │ │ │ ldr r0, [pc, #28] @ 1e678c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, asr #24 │ │ │ │ - rsbseq r5, r0, r8, lsr #16 │ │ │ │ - rsbseq r5, r0, r4, asr r8 │ │ │ │ + rsbseq r9, r8, ip, lsr ip │ │ │ │ + rsbseq r5, r0, r8, lsl r8 │ │ │ │ + rsbseq r5, r0, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e67c4 │ │ │ │ ldr r1, [pc, #28] @ 1e67c8 │ │ │ │ ldr r0, [pc, #28] @ 1e67cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, lsl #24 │ │ │ │ - rsbseq r5, r0, r8, ror #15 │ │ │ │ - rsbseq r5, r0, r4, lsl r8 │ │ │ │ + ldrsheq r9, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq r5, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r5, r0, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6804 │ │ │ │ ldr r1, [pc, #28] @ 1e6808 │ │ │ │ ldr r0, [pc, #28] @ 1e680c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, asr #1 │ │ │ │ - rsbeq r4, r2, ip, ror #8 │ │ │ │ - rsbeq r4, r2, r4, lsl #9 │ │ │ │ + ldrheq sl, [r8], #-4 @ │ │ │ │ + rsbeq r4, r2, ip, asr r4 │ │ │ │ + rsbeq r4, r2, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6844 │ │ │ │ ldr r1, [pc, #28] @ 1e6848 │ │ │ │ ldr r0, [pc, #28] @ 1e684c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, lsr #2 │ │ │ │ - rsbeq r4, r2, ip, lsr #8 │ │ │ │ - ldrdeq r4, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq sl, r8, r0, lsl r1 │ │ │ │ + rsbeq r4, r2, ip, lsl r4 │ │ │ │ + rsbeq r4, r7, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6880 │ │ │ │ ldr r1, [pc, #24] @ 1e6884 │ │ │ │ ldr r0, [pc, #24] @ 1e6888 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078a290 │ │ │ │ - rsbeq r4, r2, ip, ror #7 │ │ │ │ - @ instruction: 0x00674c90 │ │ │ │ + rsbseq sl, r8, r0, lsl #5 │ │ │ │ + ldrdeq r4, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r4, r7, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e68c0 │ │ │ │ ldr r1, [pc, #28] @ 1e68c4 │ │ │ │ ldr r0, [pc, #28] @ 1e68c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, asr r2 │ │ │ │ - strheq r4, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r4, r2, r8, asr #7 │ │ │ │ + rsbseq sl, r8, r4, asr #4 │ │ │ │ + rsbeq r4, r2, r0, lsr #7 │ │ │ │ + strheq r4, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6900 │ │ │ │ ldr r1, [pc, #28] @ 1e6904 │ │ │ │ ldr r0, [pc, #28] @ 1e6908 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq fp, r2, r4, ror #24 │ │ │ │ - rsbeq fp, r2, r8, ror ip │ │ │ │ + rsbseq sl, r8, r0, ror #13 │ │ │ │ + rsbeq fp, r2, r4, asr ip │ │ │ │ + rsbeq fp, r2, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e693c │ │ │ │ ldr r1, [pc, #24] @ 1e6940 │ │ │ │ ldr r0, [pc, #24] @ 1e6944 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, lsr #15 │ │ │ │ - ldrdeq r4, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r4, r3, r4, ror #23 │ │ │ │ + @ instruction: 0x0078a79c │ │ │ │ + rsbeq r4, r3, r0, asr #23 │ │ │ │ + ldrdeq r4, [r3], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e697c │ │ │ │ ldr r1, [pc, #28] @ 1e6980 │ │ │ │ ldr r0, [pc, #28] @ 1e6984 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, ror r7 │ │ │ │ - @ instruction: 0x00634b94 │ │ │ │ - rsbeq r4, r3, r4, ror #23 │ │ │ │ + rsbseq sl, r8, r0, ror #14 │ │ │ │ + rsbeq r4, r3, r4, lsl #23 │ │ │ │ + ldrdeq r4, [r3], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e69bc │ │ │ │ ldr r1, [pc, #28] @ 1e69c0 │ │ │ │ ldr r0, [pc, #28] @ 1e69c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, lsr r7 │ │ │ │ - rsbeq r4, r3, r4, asr fp │ │ │ │ - rsbeq r4, r3, r4, lsr #23 │ │ │ │ + rsbseq sl, r8, r0, lsr #14 │ │ │ │ + rsbeq r4, r3, r4, asr #22 │ │ │ │ + @ instruction: 0x00634b94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e69f8 │ │ │ │ ldr r1, [pc, #24] @ 1e69fc │ │ │ │ ldr r0, [pc, #24] @ 1e6a00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, asr r7 │ │ │ │ - rsbeq r4, r3, r4, lsl fp │ │ │ │ - rsbeq r4, r3, r4, ror #22 │ │ │ │ + rsbseq sl, r8, r0, asr #14 │ │ │ │ + rsbeq r4, r3, r4, lsl #22 │ │ │ │ + rsbeq r4, r3, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6a38 │ │ │ │ ldr r1, [pc, #28] @ 1e6a3c │ │ │ │ ldr r0, [pc, #28] @ 1e6a40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, lsl r7 │ │ │ │ - ldrdeq r4, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r4, r3, r8, lsr #22 │ │ │ │ + rsbseq sl, r8, r4, lsl #14 │ │ │ │ + rsbeq r4, r3, r8, asr #21 │ │ │ │ + rsbeq r4, r3, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6a78 │ │ │ │ ldr r1, [pc, #28] @ 1e6a7c │ │ │ │ ldr r0, [pc, #28] @ 1e6a80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq sl, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x00634a98 │ │ │ │ - rsbeq r4, r3, r8, ror #21 │ │ │ │ + rsbseq sl, r8, r4, asr #13 │ │ │ │ + rsbeq r4, r3, r8, lsl #21 │ │ │ │ + ldrdeq r4, [r3], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6ab4 │ │ │ │ ldr r1, [pc, #24] @ 1e6ab8 │ │ │ │ ldr r0, [pc, #24] @ 1e6abc │ │ │ │ ldr r2, [pc, #24] @ 1e6ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, asr #19 │ │ │ │ - rsbseq r8, r0, r8, lsl r0 │ │ │ │ - rsbseq r8, r0, ip, lsr #1 │ │ │ │ + ldrheq sl, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r8, r0, r8 │ │ │ │ + @ instruction: 0x0070809c │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6af8 │ │ │ │ ldr r1, [pc, #28] @ 1e6afc │ │ │ │ ldr r0, [pc, #28] @ 1e6b00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, asr #24 │ │ │ │ - @ instruction: 0x00708998 │ │ │ │ - rsbeq sl, sl, r0, ror r2 │ │ │ │ + rsbseq sl, r8, ip, lsr ip │ │ │ │ + rsbseq r8, r0, r8, lsl #19 │ │ │ │ + rsbeq sl, sl, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6b38 │ │ │ │ ldr r1, [pc, #28] @ 1e6b3c │ │ │ │ ldr r0, [pc, #28] @ 1e6b40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e6b44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, lsl #24 │ │ │ │ - rsbseq r8, r0, r4, asr r9 │ │ │ │ - rsbeq sl, sl, ip, lsr #4 │ │ │ │ + ldrsheq sl, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r8, r0, r4, asr #18 │ │ │ │ + rsbeq sl, sl, ip, lsl r2 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6b7c │ │ │ │ ldr r1, [pc, #28] @ 1e6b80 │ │ │ │ ldr r0, [pc, #28] @ 1e6b84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e6b88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r8, asr #23 │ │ │ │ - rsbseq r8, r0, r0, lsl r9 │ │ │ │ - rsbseq r8, r0, r0, lsr #19 │ │ │ │ + ldrheq sl, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r8, r0, r0, lsl #18 │ │ │ │ + @ instruction: 0x00708990 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6bc0 │ │ │ │ ldr r1, [pc, #28] @ 1e6bc4 │ │ │ │ ldr r0, [pc, #28] @ 1e6bc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r0, ror #6 │ │ │ │ - ldrheq sl, [r0], #-168 @ 0xffffff58 @ │ │ │ │ - ldrsbeq sl, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq fp, r8, r0, asr r3 │ │ │ │ + rsbseq sl, r0, r8, lsr #21 │ │ │ │ + rsbseq sl, r0, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e6bdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r2, r0, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 1e6cac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 1e2e30 │ │ │ │ ldr r5, [pc, #156] @ 1e6cb0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 7c35dc │ │ │ │ + bl 7c35d4 │ │ │ │ ldr r2, [pc, #148] @ 1e6cb4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 1e6cb8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3191,72 +3191,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 7d5ad4 │ │ │ │ + bl 7d5acc │ │ │ │ ldr r0, [pc, #40] @ 1e6cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 8089c8 │ │ │ │ + b 8089b8 │ │ │ │ addeq r4, sp, r8, rrx │ │ │ │ addeq r4, r2, r0, ror #15 │ │ │ │ andeq r4, r0, r8, lsr #13 │ │ │ │ @ instruction: 0x00001cb0 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r0, ror r1 │ │ │ │ andeq sl, r4, ip, asr #2 │ │ │ │ andeq sl, r4, r8, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 1e6cdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x0004c7b8 │ │ │ │ ldr r0, [pc, #8] @ 1e6cf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq sp, r4, r8, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e6d04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq sp, r4, r4, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e6d18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r3, r5, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e6d2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq fp, r5, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e6d40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq fp, r5, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e6d54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq lr, r5, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 1e6d68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r0, r6, r4, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 1e6d7c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r2, r6, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 1e6e9c │ │ │ │ ldr r2, [pc, #260] @ 1e6ea0 │ │ │ │ @@ -3317,1187 +3317,1187 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 1e6eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq r4, r2, r4, ror #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bge fec91958 <__bss_end__@@Base+0xfe1b0c1c> │ │ │ │ bge fec91958 <__bss_end__@@Base+0xfe1b0c1c> │ │ │ │ addeq r4, sp, r8, asr r3 │ │ │ │ addeq r4, sp, ip, lsr r3 │ │ │ │ @ instruction: 0x008245b8 │ │ │ │ - rsbeq sp, r2, r0, lsr #14 │ │ │ │ + rsbeq sp, r2, r0, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 1e6ecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r6, r9, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e6ee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ muleq r9, r8, r6 │ │ │ │ ldr r0, [pc, #8] @ 1e6ef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r9, r9, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 1e6f08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq fp, r9, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 1e6f1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ muleq r9, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 1e6f30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r0, sl, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 1e6f44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r4, sl, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 1e6f58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r5, sl, r4, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 1e6f6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r6, sl, r0, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 1e6f80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r8, sl, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 1e6f94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r8, sl, r4, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e6fa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r8, sl, r8, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 1e6fbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ ldrdeq r9, [sl], -r8 │ │ │ │ ldr r0, [pc, #8] @ 1e6fd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq sl, sl, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 1e6fe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq sl, sl, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 1e6ff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq sl, sl, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 1e700c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq fp, sl, r8, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 1e7020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq fp, sl, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 1e7034 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ muleq fp, r8, lr │ │ │ │ ldr r0, [pc, #8] @ 1e7048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r9, fp, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 1e705c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r9, fp, r0, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 1e7070 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq pc, fp, r4, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 1e7084 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ strdeq pc, [fp], -r4 │ │ │ │ ldr r0, [pc, #8] @ 1e7098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r0, ip, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 1e70ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ ldrdeq r1, [ip], -ip │ │ │ │ ldr r0, [pc, #8] @ 1e70c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq sl, ip, r8, asr sp │ │ │ │ ldr r0, [pc, #8] @ 1e70d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq ip, lr, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 1e70e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq sp, lr, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 1e70fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq r3, pc, r4, ror r5 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ muleq pc, r0, r1 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ muleq pc, ip, r8 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq pc, pc, r0, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 1e714c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq pc, pc, r0, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e7160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andeq pc, pc, ip, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq sl, r0, r8, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x0010babc │ │ │ │ ldr r0, [pc, #8] @ 1e719c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq ip, r0, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e71b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x0010dbb4 │ │ │ │ ldr r0, [pc, #8] @ 1e71c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq lr, r0, r4, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e71d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq lr, r0, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e71ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq pc, r0, r4 │ │ │ │ ldr r0, [pc, #8] @ 1e7200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r0, r1, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 1e7214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x00110bf8 │ │ │ │ ldr r0, [pc, #8] @ 1e7228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r0, r1, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 1e723c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r2, r1, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 1e7250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r2, r1, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 1e7264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x001143d4 │ │ │ │ ldr r0, [pc, #8] @ 1e7278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mulseq r1, r0, r6 │ │ │ │ ldr r0, [pc, #8] @ 1e728c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mulseq r1, r0, r7 │ │ │ │ ldr r0, [pc, #8] @ 1e72a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq ip, r1, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 1e72b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x001208b8 │ │ │ │ ldr r0, [pc, #8] @ 1e72c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r4, r2, r4, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 1e72dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq sp, r2, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e72f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r2, r3, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 1e7304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r8, r3, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 1e7318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mulseq r3, r4, r6 │ │ │ │ ldr r0, [pc, #8] @ 1e732c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r8, r3, r4, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r9, r3, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 1e7354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mulseq r3, r4, r5 │ │ │ │ ldr r0, [pc, #8] @ 1e7368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq sp, r5, r4, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e737c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq pc, r5, ip, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 1e7390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r0, r6, r0, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e73a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x001608b8 │ │ │ │ ldr r0, [pc, #8] @ 1e73b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x00164bd4 │ │ │ │ ldr r0, [pc, #8] @ 1e73cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r5, r6, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 1e73e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r8, r6, r8, asr sp │ │ │ │ ldr r0, [pc, #8] @ 1e73f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r1, r7, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 1e7408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r2, r7, r4, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e741c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq sp, r7, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 1e7430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq lr, r7, r0, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 1e7444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq lr, r7, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 1e7458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq pc, r7, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 1e746c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r0, r8, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 1e7480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r5, r8, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 1e7494 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x0018defc │ │ │ │ ldr r0, [pc, #8] @ 1e74a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq pc, r8, r0, lsl sp @ │ │ │ │ ldr r0, [pc, #8] @ 1e74bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r5, r9, r4, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 1e74d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r7, r9, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 1e74e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq pc, r9, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e74f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq sl, sl, r8, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 1e750c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r0, fp, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 1e7520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r6, fp, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 1e7534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x001b7ab4 │ │ │ │ ldr r0, [pc, #8] @ 1e7548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r8, fp, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 1e755c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq pc, fp, r4, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 1e7570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r1, ip, ip, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 1e7584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r7, ip, r4, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 1e7598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r7, ip, r8, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e75ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq sp, ip, ip, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e75c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq lr, ip, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 1e75d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x001d75bc │ │ │ │ ldr r0, [pc, #8] @ 1e75e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r1, lr, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 1e75fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x001ec9b0 │ │ │ │ ldr r0, [pc, #8] @ 1e7610 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq sp, lr, r8, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 1e7624 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r7, pc, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 1e7638 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x001f8bf4 │ │ │ │ ldr r0, [pc, #8] @ 1e764c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r8, pc, ip, asr sp @ │ │ │ │ ldr r0, [pc, #8] @ 1e7660 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq r9, pc, r8, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 1e7674 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq sl, pc, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e7688 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq fp, pc, r4, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 1e769c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mulseq pc, ip, r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e76b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq sp, pc, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 1e76c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq sp, pc, r0, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 1e76d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq sp, pc, ip, asr lr @ │ │ │ │ ldr r0, [pc, #8] @ 1e76ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ andseq pc, pc, r0, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 1e7700 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r0, r0, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 1e7714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r2, r0, r8, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 1e7728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r3, r0, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e773c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r9, r0, r8, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 1e7750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mlaeq r0, r8, r9, fp │ │ │ │ ldr r0, [pc, #8] @ 1e7764 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ strdeq ip, [r0], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e7778 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq pc, r0, ip, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 1e778c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r6, r1, r4, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e77a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r8, r1, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 1e77b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq sp, r1, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e77c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mlaeq r2, r4, r2, r0 │ │ │ │ ldr r0, [pc, #8] @ 1e77dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r2, r2, ip, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 1e77f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x002233b8 │ │ │ │ ldr r0, [pc, #8] @ 1e7804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r8, r2, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 1e7818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r0, r3, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 1e782c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r1, r3, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 1e7840 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r1, r3, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 1e7854 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ ldrdeq r1, [r3], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7868 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r1, r3, r0, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 1e787c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r1, r3, r4, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 1e7890 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x002318bc │ │ │ │ ldr r0, [pc, #8] @ 1e78a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r1, r3, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 1e78b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mlaeq r3, ip, ip, r1 │ │ │ │ ldr r0, [pc, #8] @ 1e78cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ ldrdeq r1, [r3], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e78e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r2, r3, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 1e78f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mlaeq r3, r0, r3, r2 │ │ │ │ ldr r0, [pc, #8] @ 1e7908 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ ldrdeq r2, [r3], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e791c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq sl, r3, r4, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 1e7930 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ ldrdeq r4, [r4], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7944 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r4, r4, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 1e7958 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r5, r4, r8, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 1e796c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ strdeq r6, [r4], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mlaeq r4, r4, r0, r7 │ │ │ │ ldr r0, [pc, #8] @ 1e7994 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r7, r4, r4, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 1e79a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq sp, r4, ip, lsl #29 │ │ │ │ ldr r0, [pc, #4] @ 1e79b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c2f1c │ │ │ │ + b 7c2f14 │ │ │ │ addeq r4, sp, r8, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 1e79cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ ldrdeq sp, [r5], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e79e0 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq sp, r6, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e79f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r0, r7, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 1e7a08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ strdeq r1, [r7], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7a1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r2, r7, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 1e7a30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r2, r7, r0, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e7a44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r4, r7, r0, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 1e7a58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r4, r7, r8, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 1e7a6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r4, r7, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 1e7a80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r5, r7, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e7a94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r5, r7, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e7aa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r5, r7, r0, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 1e7abc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r6, r7, ip, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 1e7ad0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r6, r7, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 1e7ae4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r7, r7, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 1e7af8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r7, r7, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e7b0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r8, r7, r8, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 1e7b20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r8, r7, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 1e7b34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ strdeq sl, [r7], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7b48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mlaeq r7, ip, sp, pc @ │ │ │ │ ldr r0, [pc, #8] @ 1e7b5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r8, r8, r8, asr fp │ │ │ │ ldr r0, [pc, #8] @ 1e7b70 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ mlaeq r9, ip, r0, r7 │ │ │ │ ldr r0, [pc, #8] @ 1e7b84 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ strdeq r7, [r9], -ip @ │ │ │ │ ldr r0, [pc, #4] @ 1e7b94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c2f1c │ │ │ │ + b 7c2f14 │ │ │ │ ldrdeq r5, [sp], r0 │ │ │ │ ldr r0, [pc, #8] @ 1e7ba8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ strdeq pc, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e7bbc │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq sl, fp, r8, lsl ip │ │ │ │ ldr r0, [pc, #4] @ 1e7bcc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c2f1c │ │ │ │ + b 7c2f14 │ │ │ │ ldrdeq r5, [lr], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 1e7c7c │ │ │ │ ldr r3, [pc, #148] @ 1e7c80 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 57b5b4 │ │ │ │ + bl 57b5ac │ │ │ │ ldr r2, [pc, #128] @ 1e7c84 │ │ │ │ ldr r1, [pc, #128] @ 1e7c88 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7b2edc │ │ │ │ + bl 7b2ed4 │ │ │ │ ldr r0, [pc, #92] @ 1e7c8c │ │ │ │ ldr r2, [pc, #92] @ 1e7c90 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 1e7c94 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7b2edc │ │ │ │ + bl 7b2ed4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addeq r3, r2, r4, lsl r8 │ │ │ │ andeq r1, r0, r0, ror #13 │ │ │ │ andeq r4, r0, ip │ │ │ │ - rsbeq sp, r8, r4, ror fp │ │ │ │ + rsbeq sp, r8, r4, ror #22 │ │ │ │ andeq r1, r0, r4, asr #17 │ │ │ │ andeq r3, r0, r8, asr #28 │ │ │ │ - rsbeq sp, r8, r0, asr fp │ │ │ │ + rsbeq sp, r8, r0, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e7ca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r2, ip, r0, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e7cbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r4, ip, ip, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 1e7cd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ ldrdeq r4, [ip], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7ce4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r6, ip, r8, asr #2 │ │ │ │ ldr r3, [pc, #16] @ 1e7d00 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 7c2f1c │ │ │ │ + b 7c2f14 │ │ │ │ addeq r5, lr, r8, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e7d14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ strdeq r1, [sp], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7d28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x002d71b4 │ │ │ │ ldr r0, [pc, #8] @ 1e7d3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ @ instruction: 0x002d7fb0 │ │ │ │ ldr r0, [pc, #8] @ 1e7d50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r3, lr, ip, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 1e7d64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r3, lr, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e7d78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r3, lr, r8, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 1e7d8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq fp, lr, r8, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 1e7da0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq ip, lr, r4, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7db4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq sp, lr, r0, lsl r6 │ │ │ │ ldr r1, [pc, #12] @ 1e7dcc │ │ │ │ ldr r2, [pc, #12] @ 1e7dd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 4d7294 │ │ │ │ - @ instruction: 0x0076eb90 │ │ │ │ + rsbseq lr, r6, r0, lsl #23 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 1e7de4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r1, pc, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 1e7df8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ strdeq r2, [pc], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e7e0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ + b 7c5fbc │ │ │ │ eoreq r4, pc, r0, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 1e7e20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eoreq lr, pc, r0, asr #31 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x002fefb8 │ │ │ │ ldr r0, [pc, #8] @ 1e7e34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eoreq pc, pc, r0, lsr fp @ │ │ │ │ + b 7c5fbc │ │ │ │ + eoreq pc, pc, r8, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e7e48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r4, r0, r8, lsl #23 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r4, r0, r0, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7e5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r6, r0, r0, ror #9 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x003064d8 │ │ │ │ ldr r0, [pc, #8] @ 1e7e70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r9, r0, r8, lsr r6 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r9, r0, r0, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 1e7e84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r9, r0, r8, lsr #27 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r9, r0, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 1e7e98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x003128fc │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x003128f4 │ │ │ │ ldr r0, [pc, #8] @ 1e7eac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r6, r1, r8, asr r9 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r6, r1, r0, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 1e7ec0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq fp, r1, r0, ror #14 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq fp, r1, r8, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 1e7ed4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x003243d4 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r4, r2, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 1e7ee8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq ip, r2, r4, lsr #29 │ │ │ │ + b 7c5fbc │ │ │ │ + mlaseq r2, ip, lr, ip │ │ │ │ ldr r0, [pc, #8] @ 1e7efc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r4, r4, ip, lsr #28 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r4, r4, r4, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 1e7f10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x00347bd4 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r7, r4, ip, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7f24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r8, r4, ip, lsl #25 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r8, r4, r4, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 1e7f38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r9, r4, r4, ror #10 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r9, r4, ip, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 1e7f4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r9, r4, r4, asr #23 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x00349bbc │ │ │ │ ldr r0, [pc, #8] @ 1e7f60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq sl, r4, r8, lsl #24 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq sl, r4, r0, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 1e7f74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq sl, r4, r8, lsr #29 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq sl, r4, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 1e7f88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq fp, r4, ip, lsl #2 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq fp, r4, r4, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 1e7f9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x0034b3d8 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x0034b3d0 │ │ │ │ ldr r0, [pc, #8] @ 1e7fb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - mlaseq r4, r4, r6, fp │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq fp, r4, ip, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 1e7fc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq fp, r4, r0, asr r9 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq fp, r4, r8, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 1e7fd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x0034bbf0 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq fp, r4, r8, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7fec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq fp, r4, r0, lsr #29 │ │ │ │ + b 7c5fbc │ │ │ │ + mlaseq r4, r8, lr, fp │ │ │ │ ldr r0, [pc, #8] @ 1e8000 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq fp, r4, ip, lsl #30 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq fp, r4, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 1e8014 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x0034c3d4 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq ip, r4, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 1e8028 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq ip, r4, r0, lsr r6 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq ip, r4, r8, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 1e803c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x0034c8d4 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq ip, r4, ip, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8050 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq ip, r4, ip, lsl #22 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq ip, r4, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e8064 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq ip, r4, r8, lsr lr │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq ip, r4, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 1e8078 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq sp, r4, r8, lsl #2 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq sp, r4, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 1e808c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq sp, r4, r8, lsr r4 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq sp, r4, r0, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 1e80a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq sp, r4, ip, asr r7 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq sp, r4, r4, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 1e80b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq sp, r4, r8, lsr #24 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq sp, r4, r0, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 1e80c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq lr, r4, ip, lsl r7 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq lr, r4, r4, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 1e80dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r0, r5, r0, ror #28 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r0, r5, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 1e812c │ │ │ │ ldr r0, [pc, #52] @ 1e8130 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -4509,514 +4509,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e8134 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ b 1e1270 │ │ │ │ - eorseq r9, r7, ip, lsl #14 │ │ │ │ + eorseq r9, r7, r4, lsl #14 │ │ │ │ umulleq r8, r3, r0, pc @ │ │ │ │ addeq r8, r3, r8, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 1e8148 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r9, r7, r0, ror fp │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r9, r7, r8, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 1e815c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r9, r7, r8, lsr #31 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r9, r7, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 1e8170 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r5, r9, r0, lsl #29 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r5, r9, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 1e8184 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r8, r9, ip, ror #26 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r8, r9, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 1e8198 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq fp, r9, ip, asr #32 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq fp, r9, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 1e81ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x0039b2f8 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x0039b2f0 │ │ │ │ ldr r0, [pc, #8] @ 1e81c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq ip, r9, ip, lsl #20 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq ip, r9, r4, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 1e81d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq ip, r9, r0, lsr #20 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq ip, r9, r8, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 1e81e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq ip, r9, r4, lsl #29 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq ip, r9, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 1e81fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq lr, r9, r8, asr #12 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq lr, r9, r0, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 1e8210 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq pc, r9, ip, lsl #25 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq pc, r9, r4, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 1e8224 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r6, sl, r4, ror #13 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x003a66dc │ │ │ │ ldr r0, [pc, #8] @ 1e8238 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x003a79fc │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x003a79f4 │ │ │ │ ldr r0, [pc, #8] @ 1e824c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq sp, sl, r0, lsr #10 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq sp, sl, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 1e8260 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq sp, lr, r8, lsl #23 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq sp, lr, r0, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 1e8274 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq lr, lr, r0, asr r1 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq lr, lr, r8, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 1e8288 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq lr, lr, ip, asr #30 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq lr, lr, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 1e829c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq pc, lr, r4, asr #29 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x003efebc │ │ │ │ ldr r0, [pc, #8] @ 1e82b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r0, pc, r0, lsr #8 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r0, pc, r8, lsl r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e82c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r3, pc, r4, lsl #19 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq r3, pc, ip, ror r9 @ │ │ │ │ ldr r0, [pc, #8] @ 1e82d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r5, pc, r0, asr #5 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x003f52b8 │ │ │ │ ldr r0, [pc, #8] @ 1e82ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq r8, pc, r0, asr #13 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x003f86b8 │ │ │ │ ldr r0, [pc, #8] @ 1e8300 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq sl, pc, r0, lsl r8 @ │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq sl, pc, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 1e8314 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - eorseq fp, pc, r4, lsr #32 │ │ │ │ + b 7c5fbc │ │ │ │ + eorseq fp, pc, ip, lsl r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8328 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrdeq r7, [r0], #-88 @ 0xffffffa8 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrdeq r7, [r0], #-80 @ 0xffffffb0 │ │ │ │ ldr r0, [pc, #8] @ 1e833c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r8, r0, r4, lsl #4 │ │ │ │ + b 7c5fbc │ │ │ │ + strdeq r8, [r0], #-28 @ 0xffffffe4 │ │ │ │ ldr r0, [pc, #8] @ 1e8350 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r8, r0, ip, lsr #13 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r8, r0, r4, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e8364 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r9, r0, r4, lsr #6 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r9, r0, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 1e8378 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r9, r0, r0, lsl r7 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r9, r0, r8, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 1e838c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrdeq r9, [r0], #-224 @ 0xffffff20 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r9, r0, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 1e83a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq lr, r0, r0, asr #11 │ │ │ │ + b 7c5fbc │ │ │ │ + strheq lr, [r0], #-88 @ 0xffffffa8 │ │ │ │ ldr r0, [pc, #8] @ 1e83b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq lr, r0, r0, lsl sl │ │ │ │ + b 7c5fbc │ │ │ │ + subeq lr, r0, r8, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 1e83c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq lr, r0, r4, lsl #26 │ │ │ │ + b 7c5fbc │ │ │ │ + strdeq lr, [r0], #-204 @ 0xffffff34 │ │ │ │ ldr r0, [pc, #8] @ 1e83dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strdeq pc, [r0], #-96 @ 0xffffffa0 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq pc, r0, r8, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 1e83f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r0, r1, ip, ror #5 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r0, r1, r4, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 1e8404 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r7, r2, r8, ror #29 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r7, r2, r0, ror #29 │ │ │ │ ldr r0, [pc, #4] @ 1e8414 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c2f1c │ │ │ │ + b 7c2f14 │ │ │ │ ldrdeq r5, [pc], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 1e851c │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 630a48 │ │ │ │ + bl 630a40 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 630a48 │ │ │ │ + b 630a40 │ │ │ │ addeq r0, r0, ip, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e8530 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r2, r5, r4, lsr #24 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r2, r5, ip, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 1e8544 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r3, r5, r0, ror r0 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r3, r5, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 1e8558 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strheq r6, [r5], #-8 │ │ │ │ + b 7c5fbc │ │ │ │ + strheq r6, [r5], #-0 │ │ │ │ ldr r0, [pc, #8] @ 1e856c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r8, r5, r8, asr #13 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r8, r5, r0, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e8580 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r9, r5, r8, lsl r9 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r9, r5, r0, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 1e8594 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r5, r6, r4, asr r0 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r5, r6, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 1e85a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r6, r6, ip, ror r1 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r6, r6, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 1e85bc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r6, r6, r8, lsr #22 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r6, r6, r0, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e85d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq sl, r6, ip, lsl #31 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq sl, r6, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 1e8600 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e18f0 │ │ │ │ + b 7e18e8 │ │ │ │ addeq r5, pc, r0, lsr sp @ │ │ │ │ ldr r0, [pc, #8] @ 1e8614 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrdeq sl, [r7], #-204 @ 0xffffff34 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrdeq sl, [r7], #-196 @ 0xffffff3c │ │ │ │ ldr r0, [pc, #8] @ 1e8628 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r0, r8, r8, lsr #9 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r0, r8, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 1e863c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r0, r8, ip, lsr #28 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r0, r8, r4, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 1e8650 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strdeq r7, [r8], #-224 @ 0xffffff20 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r7, r8, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 1e8664 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq sp, sl, r0, lsr #5 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x004ad298 │ │ │ │ ldr r0, [pc, #8] @ 1e8678 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq pc, sl, ip, asr r1 @ │ │ │ │ + b 7c5fbc │ │ │ │ + subeq pc, sl, r4, asr r1 @ │ │ │ │ ldr r0, [pc, #8] @ 1e868c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strheq r2, [fp], #-56 @ 0xffffffc8 │ │ │ │ + b 7c5fbc │ │ │ │ + strheq r2, [fp], #-48 @ 0xffffffd0 │ │ │ │ ldr r0, [pc, #8] @ 1e86a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrdeq r2, [fp], #-76 @ 0xffffffb4 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrdeq r2, [fp], #-68 @ 0xffffffbc │ │ │ │ ldr r0, [pc, #8] @ 1e86b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r3, fp, r8, lsr #1 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r3, fp, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 1e86c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r4, fp, ip, lsr sl │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r4, fp, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e86dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r7, fp, ip, ror #14 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r7, fp, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 1e86f0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq fp, fp, r8, ror r9 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq fp, fp, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 1e8704 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq pc, fp, r8, lsr #17 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq pc, fp, r0, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8718 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r6, ip, ip, ror #11 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r6, ip, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 1e872c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r8, ip, r4, lsr #23 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x004c8b9c │ │ │ │ ldr r0, [pc, #8] @ 1e8740 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r9, ip, r4, ror #9 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrdeq r9, [ip], #-76 @ 0xffffffb4 │ │ │ │ ldr r0, [pc, #8] @ 1e8754 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r9, ip, ip, lsr #29 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r9, ip, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 1e8768 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strheq r1, [sp], #-244 @ 0xffffff0c │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r1, sp, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 1e877c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r5, sp, r0, asr #5 │ │ │ │ + b 7c5fbc │ │ │ │ + strheq r5, [sp], #-40 @ 0xffffffd8 │ │ │ │ ldr r0, [pc, #8] @ 1e8790 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r9, sp, r0, ror #28 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r9, sp, r8, asr lr │ │ │ │ ldr r0, [pc, #8] @ 1e87a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r0, lr, r0, asr #32 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r0, lr, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 1e87b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r5, lr, r0, asr r3 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r5, lr, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 1e87cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strheq r5, [lr], #-64 @ 0xffffffc0 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq r5, lr, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 1e87e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq sl, lr, ip, asr #30 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq sl, lr, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 1e87f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq r9, pc, r0, asr #1 │ │ │ │ + b 7c5fbc │ │ │ │ + strheq r9, [pc], #-8 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8808 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strheq r9, [pc], #-104 @ │ │ │ │ + b 7c5fbc │ │ │ │ + strheq r9, [pc], #-96 @ │ │ │ │ ldr r0, [pc, #8] @ 1e881c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strdeq sl, [pc], #-160 @ │ │ │ │ + b 7c5fbc │ │ │ │ + subeq sl, pc, r8, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8830 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq fp, pc, ip, lsr #6 │ │ │ │ + b 7c5fbc │ │ │ │ + subeq fp, pc, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 1e8844 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x004fb39c │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x004fb394 │ │ │ │ ldr r0, [pc, #8] @ 1e8858 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strheq fp, [pc], #-108 @ │ │ │ │ + b 7c5fbc │ │ │ │ + strheq fp, [pc], #-100 @ │ │ │ │ ldr r0, [pc, #8] @ 1e886c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subeq fp, pc, r0, lsl #30 │ │ │ │ + b 7c5fbc │ │ │ │ + strdeq fp, [pc], #-232 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8880 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strdeq ip, [pc], #-116 @ │ │ │ │ + b 7c5fbc │ │ │ │ + subeq ip, pc, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 1e8894 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrsheq r1, [r0], #-104 @ 0xffffff98 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrsheq r1, [r0], #-96 @ 0xffffffa0 │ │ │ │ ldr r0, [pc, #8] @ 1e88a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrheq r1, [r0], #-196 @ 0xffffff3c │ │ │ │ + b 7c5fbc │ │ │ │ + subseq r1, r0, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 1e88bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq r2, r0, ip, asr #17 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq r2, r0, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e88d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq r5, r0, ip, lsr #24 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq r5, r0, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 1e88e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrsbeq r6, [r0], #-80 @ 0xffffffb0 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq r6, r0, r8, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 1e88f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrsbeq r6, [r0], #-184 @ 0xffffff48 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrsbeq r6, [r0], #-176 @ 0xffffff50 │ │ │ │ │ │ │ │ 001e88fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 1e89b0 │ │ │ │ @@ -5040,401 +5040,401 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7c46b4 │ │ │ │ + bl 7c46ac │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 1e89c4 │ │ │ │ ldr r3, [pc, #44] @ 1e89b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 1e89ac │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 6f4bfc │ │ │ │ + bl 6f4bf4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq r2, r2, r8, ror #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r5, pc, r4, lsl #22 │ │ │ │ - @ instruction: 0x0050c298 │ │ │ │ - rsbeq ip, sp, r4, lsr #1 │ │ │ │ + @ instruction: 0x0050c290 │ │ │ │ + @ instruction: 0x006dc094 │ │ │ │ addeq r2, r2, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e89d8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, lsl #21 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 1e89ec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, lsl #21 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8a00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, lsl #21 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e8a14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, lsl #21 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e8a28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, ror sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e8a3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, ror sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e8a50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, ror sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8a64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, ror sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8a78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, ror #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8a8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, ror #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8aa0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, ror #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, asr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8ab4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, ror #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8ac8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, asr sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, asr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8adc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, asr sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, asr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8af0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, asr sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8b04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, asr sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8b18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, asr #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8b2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, asr #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8b40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, asr #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8b54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, asr #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8b68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, lsr sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8b7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, lsr sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8b90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, lsr sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8ba4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, lsr sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8bb8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, lsr #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8bcc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, lsr #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8be0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, lsr #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 1e8bf4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, lsr #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 1e8c08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, lsl sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 1e8c1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, lsl sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 1e8c30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, lsl sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8c44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, lsl sl │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8c58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, lsl #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8c6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, lsl #20 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8c80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, lsl #20 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrsheq sp, [fp], #-156 @ 0xffffff64 │ │ │ │ ldr r0, [pc, #8] @ 1e8c94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, lsl #20 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrsheq sp, [fp], #-152 @ 0xffffff68 │ │ │ │ ldr r0, [pc, #8] @ 1e8ca8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrsheq sp, [fp], #-156 @ 0xffffff64 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrsheq sp, [fp], #-148 @ 0xffffff6c │ │ │ │ ldr r0, [pc, #8] @ 1e8cbc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrsheq sp, [fp], #-152 @ 0xffffff68 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrsheq sp, [fp], #-144 @ 0xffffff70 │ │ │ │ ldr r0, [pc, #8] @ 1e8cd0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrsheq sp, [fp], #-148 @ 0xffffff6c │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8ce4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrsheq sp, [fp], #-144 @ 0xffffff70 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8cf8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, ror #19 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8d0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, ror #19 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8d20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, ror #19 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrsbeq sp, [fp], #-156 @ 0xffffff64 │ │ │ │ ldr r0, [pc, #8] @ 1e8d34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, ror #19 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrsbeq sp, [fp], #-152 @ 0xffffff68 │ │ │ │ ldr r0, [pc, #8] @ 1e8d48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrsbeq sp, [fp], #-156 @ 0xffffff64 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrsbeq sp, [fp], #-148 @ 0xffffff6c │ │ │ │ ldr r0, [pc, #8] @ 1e8d5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrsbeq sp, [fp], #-152 @ 0xffffff68 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrsbeq sp, [fp], #-144 @ 0xffffff70 │ │ │ │ ldr r0, [pc, #8] @ 1e8d70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrsbeq sp, [fp], #-148 @ 0xffffff6c │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8d84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrsbeq sp, [fp], #-144 @ 0xffffff70 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8d98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, asr #19 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8dac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, asr #19 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8dc0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, asr #19 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrheq sp, [fp], #-156 @ 0xffffff64 │ │ │ │ ldr r0, [pc, #8] @ 1e8dd4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, asr #19 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrheq sp, [fp], #-152 @ 0xffffff68 │ │ │ │ ldr r0, [pc, #8] @ 1e8de8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrheq sp, [fp], #-156 @ 0xffffff64 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrheq sp, [fp], #-148 @ 0xffffff6c │ │ │ │ ldr r0, [pc, #8] @ 1e8dfc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrheq sp, [fp], #-152 @ 0xffffff68 │ │ │ │ + b 7c5fbc │ │ │ │ + ldrheq sp, [fp], #-144 @ 0xffffff70 │ │ │ │ ldr r0, [pc, #8] @ 1e8e10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrheq sp, [fp], #-148 @ 0xffffff6c │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8e24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - ldrheq sp, [fp], #-144 @ 0xffffff70 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8e38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, lsr #19 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8e4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, lsr #19 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8e60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, lsr #19 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x005bd99c │ │ │ │ ldr r0, [pc, #8] @ 1e8e74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, lsr #19 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x005bd998 │ │ │ │ ldr r0, [pc, #8] @ 1e8e88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x005bd99c │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x005bd994 │ │ │ │ ldr r0, [pc, #8] @ 1e8e9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x005bd998 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x005bd990 │ │ │ │ ldr r0, [pc, #8] @ 1e8eb0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x005bd994 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8ec4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - @ instruction: 0x005bd990 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8ed8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, lsl #19 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8eec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, lsl #19 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 1e8f00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, lsl #19 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 1e8f14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, lsl #19 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 1e8f28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, ror r9 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 1e8f3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r8, ror r9 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 1e8f50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r4, ror r9 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, ip, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 1e8f64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, r0, ror r9 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r8, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 1e8f78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq sp, fp, ip, ror #18 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq sp, fp, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 1e90d0 │ │ │ │ ldr r2, [pc, #316] @ 1e90d4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -5552,15 +5552,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 7bde20 │ │ │ │ + b 7bde18 │ │ │ │ bl 1e2608 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 1e9134 │ │ │ │ mov r1, r4 │ │ │ │ b 1e911c │ │ │ │ @@ -5577,61 +5577,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 1e91e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ addeq r7, pc, r8, lsl #16 │ │ │ │ - rsbseq r7, r8, r0, lsr r6 │ │ │ │ - ldrheq r3, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r3, r0, r8, ror #9 │ │ │ │ - rsbseq r7, r8, r0, lsl r6 │ │ │ │ - @ instruction: 0x0070349c │ │ │ │ + rsbseq r7, r8, r0, lsr #12 │ │ │ │ rsbseq r3, r0, ip, lsr #9 │ │ │ │ + ldrsbeq r3, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r7, r8, r0, lsl #12 │ │ │ │ + rsbseq r3, r0, ip, lsl #9 │ │ │ │ + @ instruction: 0x0070349c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 1e9220 │ │ │ │ ldr r1, [pc, #28] @ 1e9224 │ │ │ │ ldr r0, [pc, #28] @ 1e9228 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8089e0 │ │ │ │ + bl 8089d0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d2bbc │ │ │ │ - @ instruction: 0x005e9a9c │ │ │ │ - subseq r9, lr, ip, lsr #5 │ │ │ │ - subseq r9, lr, r8, lsr #6 │ │ │ │ + b 7d2bb4 │ │ │ │ + @ instruction: 0x005e9a94 │ │ │ │ + subseq r9, lr, r4, lsr #5 │ │ │ │ + subseq r9, lr, r0, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 1e923c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 7c2f1c │ │ │ │ + b 7c2f14 │ │ │ │ @ instruction: 0x008f78b8 │ │ │ │ ldr r0, [pc, #8] @ 1e9250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - subseq r6, pc, ip, ror #31 │ │ │ │ + b 7c5fbc │ │ │ │ + subseq r6, pc, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 1e9354 │ │ │ │ ldr r3, [pc, #232] @ 1e9358 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 1e935c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ ldr r0, [pc, #200] @ 1e9360 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -5662,29 +5662,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 7bba24 │ │ │ │ + bl 7bba1c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 1e92bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 1e936c │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 1e92c0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ umulleq r2, r2, r0, r1 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r7, pc, ip, lsr #18 │ │ │ │ - rsbseq r5, r0, r8, asr #10 │ │ │ │ + rsbseq r5, r0, r8, lsr r5 │ │ │ │ ldrdeq r7, [pc], r8 │ │ │ │ addeq r2, r2, r0, lsr #2 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 1e939c │ │ │ │ ldr r2, [pc, #36] @ 1e93a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -5692,35 +5692,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ umulleq r7, pc, ip, r8 @ │ │ │ │ - rsbeq r0, r0, r4, asr sl │ │ │ │ + rsbeq r0, r0, ip, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e93b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 7c2f1c │ │ │ │ + b 7c2f14 │ │ │ │ addeq r7, pc, r4, ror r8 @ │ │ │ │ ldr r0, [pc, #8] @ 1e93c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strdeq r3, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + b 7c5fbc │ │ │ │ + strdeq r3, [r1], #-84 @ 0xffffffac @ │ │ │ │ ldr r0, [pc, #8] @ 1e93dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - strdeq r3, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + b 7c5fbc │ │ │ │ + strdeq r3, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e93f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c5fc4 │ │ │ │ - rsbeq r3, r1, r4, lsr #19 │ │ │ │ + b 7c5fbc │ │ │ │ + @ instruction: 0x0061399c │ │ │ │ │ │ │ │ 001e93f4 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -5899,15 +5899,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 5912cc │ │ │ │ + bl 5912c4 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addeq r1, sp, r0, ror #7 │ │ │ │ │ │ │ │ @@ -5970,24 +5970,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 1e9838 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e978c │ │ │ │ ldr r0, [pc, #392] @ 1e9968 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 5962f8 │ │ │ │ + bl 5962f0 │ │ │ │ ldr r2, [pc, #372] @ 1e996c │ │ │ │ ldr r3, [pc, #344] @ 1e9954 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -6073,23 +6073,23 @@ │ │ │ │ b 1e97d8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq r1, r2, r0, lsl sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r1, r2, ip, ror #25 │ │ │ │ andeq r1, r0, r4, lsr r3 │ │ │ │ addeq r1, sp, ip, lsr #6 │ │ │ │ - rsbeq pc, r1, r0, lsr r3 @ │ │ │ │ + rsbeq pc, r1, r0, lsr #6 │ │ │ │ addeq r1, sp, ip, lsl #5 │ │ │ │ addeq r1, r2, r4, lsl #24 │ │ │ │ addeq r1, sp, r4, lsl #4 │ │ │ │ - @ instruction: 0x006a089c │ │ │ │ + rsbeq r0, sl, ip, lsl #17 │ │ │ │ @ instruction: 0x008d11b4 │ │ │ │ - rsbeq r2, r8, r4, lsr #1 │ │ │ │ + @ instruction: 0x00682094 │ │ │ │ addeq r1, sp, r8, ror #2 │ │ │ │ - rsbeq pc, r1, r0, lsl #3 │ │ │ │ + rsbeq pc, r1, r0, ror r1 @ │ │ │ │ │ │ │ │ 001e9988 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 1e9a78 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 1e9a50 │ │ │ │ @@ -6133,39 +6133,39 @@ │ │ │ │ bls 1e9a44 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 1e9a54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 596e10 │ │ │ │ - b 596e10 │ │ │ │ + b 596e08 │ │ │ │ + b 596e08 │ │ │ │ ldr r0, [pc, #48] @ 1e9a8c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5912cc │ │ │ │ + b 5912c4 │ │ │ │ mov r0, #22 │ │ │ │ b 1e99fc │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 1e99fc │ │ │ │ addeq r1, r2, r8, ror #20 │ │ │ │ strheq r1, [sp], r8 │ │ │ │ - rsbseq r9, r0, lr, ror #20 │ │ │ │ + rsbseq r9, r0, lr, asr sl │ │ │ │ andeq r1, r0, r4, lsr r3 │ │ │ │ addeq r1, sp, ip, asr #32 │ │ │ │ - rsbeq pc, r1, r8, rrx │ │ │ │ + rsbeq pc, r1, r8, asr r0 @ │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 1e9ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ @ instruction: 0x007a2e98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 1e9c00 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -6200,15 +6200,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 1e35a4 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5805d4 │ │ │ │ + bl 5805cc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 1e3790 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 1e9bb4 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -6222,15 +6222,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -6243,22 +6243,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 1e9c20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ addeq r1, sp, r8, lsr #1 │ │ │ │ - strdeq pc, [sl], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq pc, sl, ip, asr #21 │ │ │ │ - rsbseq r9, r0, ip, lsl r9 │ │ │ │ - rsbeq lr, r1, r4, ror #30 │ │ │ │ - rsbeq lr, r1, ip, lsr #30 │ │ │ │ - rsbseq r9, r0, r0, asr #17 │ │ │ │ - ldrdeq lr, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq lr, r1, r8, ror #29 │ │ │ │ + rsbeq pc, sl, r4, ror #21 │ │ │ │ + strheq pc, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r9, r0, ip, lsl #18 │ │ │ │ + rsbeq lr, r1, r4, asr pc │ │ │ │ + rsbeq lr, r1, ip, lsl pc │ │ │ │ + ldrheq r9, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq lr, r1, r4, asr #29 │ │ │ │ + ldrdeq lr, [r1], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 1e9ca8 │ │ │ │ ldr r2, [pc, #108] @ 1e9cac │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6271,19 +6271,19 @@ │ │ │ │ bl 1ec2e8 │ │ │ │ ldr r0, [r4, #620] @ 0x26c │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e9c70 │ │ │ │ mov r1, #1 │ │ │ │ bl 1e0e20 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 7dcb58 │ │ │ │ + bl 7dcb50 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 7c2f74 │ │ │ │ + bl 7c2f6c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 7c39d0 │ │ │ │ + bl 7c39c8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e1348 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 1e1348 │ │ │ │ @@ -6292,33 +6292,33 @@ │ │ │ │ andeq r4, r0, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ ldr r6, [pc, #144] @ 1e9d64 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e9d20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #112] @ 1e9d68 │ │ │ │ ldr r2, [pc, #112] @ 1e9d6c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e9d4c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -6331,17 +6331,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 43b748 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43c23c │ │ │ │ - rsbeq pc, r1, r0, lsr #7 │ │ │ │ - ldrheq r9, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq lr, r1, ip, lsl lr │ │ │ │ + @ instruction: 0x0061f390 │ │ │ │ + rsbseq r9, r0, r4, lsr #15 │ │ │ │ + rsbeq lr, r1, ip, lsl #28 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 1e9e98 │ │ │ │ @@ -6351,35 +6351,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 1e9e9c │ │ │ │ ldr r1, [pc, #248] @ 1e9ea0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #228] @ 1e9ea4 │ │ │ │ ldr r1, [pc, #228] @ 1e9ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #196] @ 1e9eac │ │ │ │ ldr r1, [pc, #196] @ 1e9eb0 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #164] @ 1e9eb4 │ │ │ │ ldr r3, [pc, #164] @ 1e9eb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 1e9ebc │ │ │ │ @@ -6408,21 +6408,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, r0, ip, lsl r7 │ │ │ │ - @ instruction: 0x0061ed94 │ │ │ │ - strdeq sl, [r9], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x0061ed94 │ │ │ │ - rsbeq lr, r1, ip, lsr #27 │ │ │ │ - @ instruction: 0x0061ed90 │ │ │ │ - strheq r1, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r9, r0, ip, lsl #14 │ │ │ │ + rsbeq lr, r1, r4, lsl #27 │ │ │ │ + rsbeq sl, r9, r0, ror #15 │ │ │ │ + rsbeq lr, r1, r4, lsl #27 │ │ │ │ + @ instruction: 0x0061ed9c │ │ │ │ + rsbeq lr, r1, r0, lsl #27 │ │ │ │ + rsbeq r1, r9, r0, lsr #9 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @@ -6435,54 +6435,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 1ea024 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ bl 2924f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 1ea028 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 593c20 │ │ │ │ + bl 593c18 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #608] @ 0x260 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ bl 1e103c │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 1e103c │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 7c38c8 │ │ │ │ + bl 7c38c0 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 7dcb44 │ │ │ │ + bl 7dcb3c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #640]! @ 0x280 │ │ │ │ str r3, [r4, #644] @ 0x284 │ │ │ │ mov r3, r4 │ │ │ │ @@ -6505,17 +6505,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2314f8 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 231500 │ │ │ │ - rsbseq r9, r0, r0, asr #11 │ │ │ │ - rsbeq lr, r1, r0, lsl #25 │ │ │ │ - strheq r1, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r9, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq lr, r1, r0, ror ip │ │ │ │ + rsbeq r1, r9, r0, lsr #7 │ │ │ │ @ instruction: 0x008214b0 │ │ │ │ andeq r4, r0, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #60] @ 1ea084 │ │ │ │ @@ -6528,15 +6528,15 @@ │ │ │ │ bne 1ea07c │ │ │ │ mov r0, r4 │ │ │ │ bl 29265c │ │ │ │ mov r0, r4 │ │ │ │ bl 1ebb1c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 561fbc │ │ │ │ + b 561fb4 │ │ │ │ bl 231514 │ │ │ │ b 1ea060 │ │ │ │ @ instruction: 0x008213b4 │ │ │ │ andeq r4, r0, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -6567,18 +6567,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 43b7c0 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 1ea170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 7d3aec │ │ │ │ + bl 7d3ae4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 1ea0bc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ea15c │ │ │ │ mov r0, r4 │ │ │ │ @@ -6586,19 +6586,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7d3af4 │ │ │ │ + bl 7d3aec │ │ │ │ b 1ea0bc │ │ │ │ addeq r1, r2, r8, asr r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - rsbeq lr, r1, r4, lsl #21 │ │ │ │ + rsbeq lr, r1, r4, ror sl │ │ │ │ │ │ │ │ 001ea174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 1ea20c │ │ │ │ @@ -6662,29 +6662,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr ip, [pc, #160] @ 1ea324 │ │ │ │ ldr r2, [pc, #160] @ 1ea328 │ │ │ │ ldr r1, [pc, #160] @ 1ea32c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5820c0 │ │ │ │ + bl 5820b8 │ │ │ │ cmp r0, r5 │ │ │ │ beq 1ea300 │ │ │ │ ldr r2, [pc, #108] @ 1ea330 │ │ │ │ ldr r3, [pc, #88] @ 1ea320 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -6697,25 +6697,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq r1, r2, r4, lsr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbseq r9, r0, r4, lsr #4 │ │ │ │ - rsbeq lr, r1, r8, lsr #17 │ │ │ │ - rsbeq sl, r9, r4, lsl #6 │ │ │ │ + rsbseq r9, r0, r4, lsl r2 │ │ │ │ + @ instruction: 0x0061e898 │ │ │ │ + strdeq sl, [r9], #-36 @ 0xffffffdc @ │ │ │ │ addeq r1, r2, r8, lsr r1 │ │ │ │ │ │ │ │ 001ea334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6739,25 +6739,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43befc │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43bfa0 │ │ │ │ - rsbeq lr, r1, ip, lsr r7 │ │ │ │ + rsbeq lr, r1, ip, lsr #14 │ │ │ │ │ │ │ │ 001ea3a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -6806,16 +6806,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 1ea5cc │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5820b4 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5820ac │ │ │ │ ldr r3, [pc, #296] @ 1ea5d0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ea4f8 │ │ │ │ ldr r2, [pc, #276] @ 1ea5d4 │ │ │ │ @@ -6853,22 +6853,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 1ea5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 1ea4b8 │ │ │ │ ldr r2, [pc, #104] @ 1ea5e8 │ │ │ │ ldr r3, [pc, #60] @ 1ea5c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -6876,64 +6876,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 1ea5b4 │ │ │ │ ldr r0, [pc, #72] @ 1ea5ec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r0, r8, asr r0 │ │ │ │ + rsbseq r9, r0, r8, asr #32 │ │ │ │ umulleq r0, r2, r4, pc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq lr, [r1], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq sl, r9, ip, lsl r1 │ │ │ │ + rsbeq lr, r1, ip, lsr #13 │ │ │ │ + rsbeq sl, r9, ip, lsl #2 │ │ │ │ addeq r0, r2, r8, asr pc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ addeq r0, r2, ip, lsr pc │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq lr, r1, ip, lsr r6 │ │ │ │ + rsbeq lr, r1, ip, lsr #12 │ │ │ │ addeq r0, r2, ip, ror lr │ │ │ │ - rsbeq lr, r1, r0, lsr #12 │ │ │ │ + rsbeq lr, r1, r0, lsl r6 │ │ │ │ │ │ │ │ 001ea5f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 1ea6f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 589360 │ │ │ │ + bl 589358 │ │ │ │ ldr r2, [pc, #216] @ 1ea6f8 │ │ │ │ ldr r1, [pc, #216] @ 1ea6fc │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ea6bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 1ea6d8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588b48 │ │ │ │ + bl 588b40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ea698 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589340 │ │ │ │ + bl 589338 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1ea698 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -6959,29 +6959,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 1ea708 │ │ │ │ ldr r0, [pc, #40] @ 1ea70c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00708e9c │ │ │ │ - rsbeq lr, r1, r4, asr r5 │ │ │ │ - rsbeq r0, r9, r8, ror ip │ │ │ │ - rsbeq lr, r1, r0, lsl #8 │ │ │ │ - rsbeq lr, r1, ip, lsl #10 │ │ │ │ - rsbeq lr, r1, r4, ror #7 │ │ │ │ - rsbeq lr, r1, r4, lsl #10 │ │ │ │ + rsbseq r8, r0, ip, lsl #29 │ │ │ │ + rsbeq lr, r1, r4, asr #10 │ │ │ │ + rsbeq r0, r9, r8, ror #24 │ │ │ │ + strdeq lr, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + strdeq lr, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq lr, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + strdeq lr, [r1], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 001ea710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 561ef0 │ │ │ │ + bl 561ee8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1ea740 │ │ │ │ mov r0, r5 │ │ │ │ bl 1eb9b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 292584 │ │ │ │ mov r0, r4 │ │ │ │ @@ -6997,32 +6997,32 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 29265c │ │ │ │ mov r0, r4 │ │ │ │ bl 1ebb1c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 561fbc │ │ │ │ + b 561fb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #312] @ 1ea8dc │ │ │ │ ldr r2, [pc, #312] @ 1ea8e0 │ │ │ │ ldr r1, [pc, #312] @ 1ea8e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e17e0 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 1ea860 │ │ │ │ @@ -7085,46 +7085,46 @@ │ │ │ │ b 1ea818 │ │ │ │ ldr r1, [pc, #56] @ 1ea904 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1abc │ │ │ │ b 1ea80c │ │ │ │ - rsbseq r8, r0, ip, lsr #27 │ │ │ │ - rsbeq lr, r1, ip, ror #6 │ │ │ │ - strheq lr, [r1], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq lr, r1, r8, ror r4 │ │ │ │ - rsbeq lr, r1, r0, lsl #9 │ │ │ │ - rsbeq lr, r1, ip, ror r4 │ │ │ │ - rsbeq lr, r1, r4, ror #7 │ │ │ │ - ldrdeq lr, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq lr, r1, r4, lsl #8 │ │ │ │ - ldrdeq lr, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq lr, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x00708d9c │ │ │ │ + rsbeq lr, r1, ip, asr r3 │ │ │ │ + rsbeq lr, r1, r8, lsr #17 │ │ │ │ + rsbeq lr, r1, r8, ror #8 │ │ │ │ + rsbeq lr, r1, r0, ror r4 │ │ │ │ + rsbeq lr, r1, ip, ror #8 │ │ │ │ + ldrdeq lr, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, r1, r8, asr #7 │ │ │ │ + strdeq lr, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, r1, r8, asr #7 │ │ │ │ + rsbeq lr, r1, r0, lsr #7 │ │ │ │ │ │ │ │ 001ea908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #2164] @ 1eb1a8 │ │ │ │ ldr r2, [pc, #2164] @ 1eb1ac │ │ │ │ ldr r1, [pc, #2164] @ 1eb1b0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -7319,15 +7319,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eacc0 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 1eaa70 │ │ │ │ ldr r3, [pc, #1316] @ 1eb1c0 │ │ │ │ ldr ip, [pc, #1316] @ 1eb1c4 │ │ │ │ @@ -7335,15 +7335,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -7382,15 +7382,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -7432,15 +7432,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1e1348 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1eb0c0 │ │ │ │ @@ -7451,15 +7451,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 1ead80 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 1eb1d8 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 1eb1dc │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -7468,15 +7468,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eacc0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 1eab00 │ │ │ │ ldr r3, [pc, #752] @ 1eb1e4 │ │ │ │ @@ -7485,15 +7485,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eacc0 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 1eab20 │ │ │ │ ldr r3, [pc, #696] @ 1eb1f0 │ │ │ │ @@ -7502,15 +7502,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eacc0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -7539,15 +7539,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eae44 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 1eab40 │ │ │ │ ldr r3, [pc, #504] @ 1eb208 │ │ │ │ @@ -7556,15 +7556,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eacc0 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 1eab60 │ │ │ │ ldr r3, [pc, #448] @ 1eb214 │ │ │ │ @@ -7573,15 +7573,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eacc0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 1eab80 │ │ │ │ ldr r3, [pc, #392] @ 1eb220 │ │ │ │ @@ -7590,15 +7590,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eacc0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 1eb10c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 1ead44 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -7608,15 +7608,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 1ead80 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 1ead80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -7625,15 +7625,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 1ead80 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 1eaf60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -7650,47 +7650,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 1eadf8 │ │ │ │ - rsbseq r8, r0, ip, lsl ip │ │ │ │ - ldrdeq lr, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq lr, r1, r0, lsr r7 │ │ │ │ - ldrsheq r8, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, r1, r4, ror #5 │ │ │ │ - rsbeq sp, r1, r4, lsl #31 │ │ │ │ - ldrheq r8, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, r1, ip, lsr #32 │ │ │ │ - rsbeq sp, r1, r8, asr #30 │ │ │ │ - rsbseq r8, r0, r8, lsr r7 │ │ │ │ - rsbeq lr, r1, ip, ror r0 │ │ │ │ - rsbeq sp, r1, ip, asr #27 │ │ │ │ - rsbseq r8, r0, r0, lsr #13 │ │ │ │ - rsbeq lr, r1, ip, asr #32 │ │ │ │ - rsbeq sp, r1, r0, lsr sp │ │ │ │ - rsbseq r8, r0, r8, asr r6 │ │ │ │ - rsbeq sp, r1, r0, lsr #28 │ │ │ │ - strdeq sp, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r8, r0, r4, lsl r6 │ │ │ │ - rsbeq sp, r1, r8, lsl lr │ │ │ │ - rsbeq sp, r1, ip, lsr #25 │ │ │ │ - rsbseq r8, r0, ip, lsl #11 │ │ │ │ - rsbeq sp, r1, r8, ror lr │ │ │ │ - rsbeq sp, r1, r4, lsr #24 │ │ │ │ - rsbseq r8, r0, ip, lsr r5 │ │ │ │ - rsbeq sp, r1, ip, ror sp │ │ │ │ - ldrdeq sp, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - ldrsheq r8, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq sp, r1, r0, ror sp │ │ │ │ - @ instruction: 0x0061db90 │ │ │ │ - ldrheq r8, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sp, r1, r4, ror #26 │ │ │ │ - rsbeq sp, r1, ip, asr #22 │ │ │ │ + rsbseq r8, r0, ip, lsl #24 │ │ │ │ + rsbeq lr, r1, ip, asr #3 │ │ │ │ + rsbeq lr, r1, r0, lsr #14 │ │ │ │ + rsbseq r8, r0, r4, ror #17 │ │ │ │ + ldrdeq lr, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sp, r1, r4, ror pc │ │ │ │ + rsbseq r8, r0, r4, lsr #17 │ │ │ │ + rsbeq lr, r1, ip, lsl r0 │ │ │ │ + rsbeq sp, r1, r8, lsr pc │ │ │ │ + rsbseq r8, r0, r8, lsr #14 │ │ │ │ + rsbeq lr, r1, ip, rrx │ │ │ │ + strheq sp, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x00708690 │ │ │ │ + rsbeq lr, r1, ip, lsr r0 │ │ │ │ + rsbeq sp, r1, r0, lsr #26 │ │ │ │ + rsbseq r8, r0, r8, asr #12 │ │ │ │ + rsbeq sp, r1, r0, lsl lr │ │ │ │ + rsbeq sp, r1, r0, ror #25 │ │ │ │ + rsbseq r8, r0, r4, lsl #12 │ │ │ │ + rsbeq sp, r1, r8, lsl #28 │ │ │ │ + @ instruction: 0x0061dc9c │ │ │ │ + rsbseq r8, r0, ip, ror r5 │ │ │ │ + rsbeq sp, r1, r8, ror #28 │ │ │ │ + rsbeq sp, r1, r4, lsl ip │ │ │ │ + rsbseq r8, r0, ip, lsr #10 │ │ │ │ + rsbeq sp, r1, ip, ror #26 │ │ │ │ + rsbeq sp, r1, r4, asr #23 │ │ │ │ + rsbseq r8, r0, r8, ror #9 │ │ │ │ + rsbeq sp, r1, r0, ror #26 │ │ │ │ + rsbeq sp, r1, r0, lsl #23 │ │ │ │ + rsbseq r8, r0, r4, lsr #9 │ │ │ │ + rsbeq sp, r1, r4, asr sp │ │ │ │ + rsbeq sp, r1, ip, lsr fp │ │ │ │ │ │ │ │ 001eb22c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -7700,25 +7700,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #860] @ 1eb5d0 │ │ │ │ ldr r2, [pc, #860] @ 1eb5d4 │ │ │ │ ldr r1, [pc, #860] @ 1eb5d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r7, [pc, #832] @ 1eb5dc │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 1eb35c │ │ │ │ @@ -7747,27 +7747,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 1eb2bc │ │ │ │ ldr r3, [pc, #708] @ 1eb5e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #692] @ 1eb5e4 │ │ │ │ ldr ip, [pc, #692] @ 1eb5e8 │ │ │ │ ldr r1, [pc, #692] @ 1eb5ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 1eb5f0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eb460 │ │ │ │ ldr r9, [pc, #656] @ 1eb5f4 │ │ │ │ ldr r3, [pc, #656] @ 1eb5f8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -7780,21 +7780,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1eb548 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1eb4fc │ │ │ │ mov r0, r5 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #584] @ 1eb5fc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ cmp r4, #2 │ │ │ │ beq 1eb40c │ │ │ │ cmp r4, #3 │ │ │ │ beq 1eb4bc │ │ │ │ cmp r4, #4 │ │ │ │ beq 1eb4a0 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7813,27 +7813,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 1eb3f0 │ │ │ │ ldr r3, [pc, #480] @ 1eb600 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #460] @ 1eb604 │ │ │ │ ldr ip, [pc, #460] @ 1eb608 │ │ │ │ ldr r1, [pc, #460] @ 1eb60c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 1eb610 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 1eb614 │ │ │ │ ldr r3, [pc, #348] @ 1eb5cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7870,91 +7870,91 @@ │ │ │ │ bne 1eb37c │ │ │ │ b 1eb3fc │ │ │ │ ldr r3, [pc, #252] @ 1eb600 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #252] @ 1eb618 │ │ │ │ ldr ip, [pc, #252] @ 1eb61c │ │ │ │ ldr r1, [pc, #252] @ 1eb620 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 1eb624 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eb460 │ │ │ │ ldr r3, [pc, #144] @ 1eb5e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #196] @ 1eb628 │ │ │ │ ldr ip, [pc, #196] @ 1eb62c │ │ │ │ ldr r1, [pc, #196] @ 1eb630 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 1eb634 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eb460 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #148] @ 1eb638 │ │ │ │ ldr r2, [pc, #148] @ 1eb63c │ │ │ │ ldr r1, [pc, #148] @ 1eb640 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ b 1eb3f0 │ │ │ │ @ instruction: 0x008201b4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r8, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - @ instruction: 0x0061d89c │ │ │ │ - rsbeq sp, r1, r4, ror #27 │ │ │ │ + rsbseq r8, r0, ip, asr #5 │ │ │ │ + rsbeq sp, r1, ip, lsl #17 │ │ │ │ + ldrdeq sp, [r1], #-212 @ 0xffffff2c @ │ │ │ │ addeq r0, r2, ip, asr r1 │ │ │ │ @ instruction: 0x000036b4 │ │ │ │ - rsbseq r8, r0, ip, lsl r2 │ │ │ │ - rsbeq sp, r1, r0, asr ip │ │ │ │ - strheq sp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r8, r0, ip, lsl #4 │ │ │ │ + rsbeq sp, r1, r0, asr #24 │ │ │ │ + rsbeq sp, r1, r0, lsr #17 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - ldrsheq r8, [r0], #-16 @ │ │ │ │ - strheq sp, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - strheq sp, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - andeq r1, r0, r0, lsr #22 │ │ │ │ - rsbseq r8, r0, r8, lsl r1 │ │ │ │ - rsbeq sp, r1, r8, ror #23 │ │ │ │ + rsbseq r8, r0, r0, ror #3 │ │ │ │ rsbeq sp, r1, r8, lsr #15 │ │ │ │ + rsbeq sp, r1, ip, lsr #25 │ │ │ │ + andeq r1, r0, r0, lsr #22 │ │ │ │ + rsbseq r8, r0, r8, lsl #2 │ │ │ │ + ldrdeq sp, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x0061d798 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ umulleq pc, r1, r0, pc @ │ │ │ │ - rsbseq r8, r0, r0, lsr r0 │ │ │ │ - ldrdeq sp, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq sp, r1, r4, asr #13 │ │ │ │ + rsbseq r8, r0, r0, lsr #32 │ │ │ │ + rsbeq sp, r1, r8, asr #21 │ │ │ │ + strheq sp, [r1], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - rsbseq r7, r0, r8, ror #31 │ │ │ │ - rsbeq sp, r1, r0, ror #20 │ │ │ │ - rsbeq sp, r1, ip, ror r6 │ │ │ │ + ldrsbeq r7, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sp, r1, r0, asr sl │ │ │ │ + rsbeq sp, r1, ip, ror #12 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - rsbseq r7, r0, ip, lsr #31 │ │ │ │ - rsbeq sp, r1, ip, ror #10 │ │ │ │ - strheq sp, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x00707f9c │ │ │ │ + rsbeq sp, r1, ip, asr r5 │ │ │ │ + rsbeq sp, r1, r8, lsr #21 │ │ │ │ │ │ │ │ 001eb644 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -8029,15 +8029,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 1eb7c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 1eb7c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -8047,42 +8047,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 1eb7d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 1eb7d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 1eb768 │ │ │ │ bl 1e3ac0 │ │ │ │ - rsbseq r7, r0, r8, lsl #28 │ │ │ │ - rsbeq sp, r1, r8, lsr #18 │ │ │ │ - @ instruction: 0x0061d49c │ │ │ │ + ldrsheq r7, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sp, r1, r8, lsl r9 │ │ │ │ + rsbeq sp, r1, ip, lsl #9 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - ldrheq r7, [r0], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sp, r1, ip, lsr r9 │ │ │ │ - rsbeq sp, r1, r4, asr r4 │ │ │ │ + rsbseq r7, r0, ip, lsr #27 │ │ │ │ + rsbeq sp, r1, ip, lsr #18 │ │ │ │ + rsbeq sp, r1, r4, asr #8 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 1eb7fc │ │ │ │ ldr r2, [pc, #28] @ 1eb800 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 1eb804 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addeq pc, r1, ip, lsl ip @ │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq sp, r1, r4, lsr r9 │ │ │ │ + rsbeq sp, r1, r4, lsr #18 │ │ │ │ ldr r1, [pc, #8] @ 1eb818 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c3410 │ │ │ │ - rsbeq sp, r1, r8, lsl r9 │ │ │ │ + b 7c3408 │ │ │ │ + rsbeq sp, r1, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 1eb898 │ │ │ │ ldr r2, [pc, #100] @ 1eb89c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8102,40 +8102,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 43bccc │ │ │ │ addeq pc, r1, r8, asr #23 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq sp, r1, ip, ror r2 │ │ │ │ + rsbeq sp, r1, ip, ror #4 │ │ │ │ │ │ │ │ 001eb8a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 1eb8e8 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 7c38c8 │ │ │ │ + bl 7c38c0 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7c38c8 │ │ │ │ + bl 7c38c0 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7c38c8 │ │ │ │ + b 7c38c0 │ │ │ │ @ instruction: 0x008cf2bc │ │ │ │ │ │ │ │ 001eb8ec : │ │ │ │ ldr r3, [pc, #40] @ 1eb91c │ │ │ │ ldr r2, [pc, #40] @ 1eb920 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -8146,26 +8146,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ addeq pc, r1, r8, lsl #22 │ │ │ │ muleq r0, ip, fp │ │ │ │ addeq pc, ip, r0, ror r2 @ │ │ │ │ - rsbeq sp, r1, r0, asr #3 │ │ │ │ + strheq sp, [r1], #-16 @ │ │ │ │ │ │ │ │ 001eb92c : │ │ │ │ ldr r0, [pc, #20] @ 1eb948 │ │ │ │ ldr r1, [pc, #20] @ 1eb94c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 7c3410 │ │ │ │ + b 7c3408 │ │ │ │ addeq pc, ip, r4, asr #4 │ │ │ │ - @ instruction: 0x0061d194 │ │ │ │ + rsbeq sp, r1, r4, lsl #3 │ │ │ │ │ │ │ │ 001eb950 : │ │ │ │ ldr r3, [pc, #68] @ 1eb99c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1eb98c │ │ │ │ @@ -8219,15 +8219,15 @@ │ │ │ │ bne 1ebac8 │ │ │ │ ldr r5, [pc, #220] @ 1ebaf8 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #632] @ 0x278 │ │ │ │ str r6, [r4, #636] @ 0x27c │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 1ebafc │ │ │ │ add r4, r4, #632 @ 0x278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -8269,24 +8269,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ addeq pc, r1, ip, lsr #20 │ │ │ │ muleq r0, ip, fp │ │ │ │ umulleq pc, ip, r0, r1 @ │ │ │ │ - rsbeq sp, r1, ip, lsr r7 │ │ │ │ + rsbeq sp, r1, ip, lsr #14 │ │ │ │ addeq r4, r2, r4, ror #11 │ │ │ │ addeq pc, ip, ip, lsr r1 @ │ │ │ │ umulleq r4, r2, ip, r5 │ │ │ │ - rsbseq r7, r0, r8, lsr fp │ │ │ │ - rsbeq sp, r1, ip, lsl r0 │ │ │ │ - @ instruction: 0x0061d690 │ │ │ │ - rsbseq r7, r0, r0, lsl fp │ │ │ │ - strdeq ip, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x0061d690 │ │ │ │ + rsbseq r7, r0, r8, lsr #22 │ │ │ │ + rsbeq sp, r1, ip │ │ │ │ + rsbeq sp, r1, r0, lsl #13 │ │ │ │ + rsbseq r7, r0, r0, lsl #22 │ │ │ │ + rsbeq ip, r1, r4, ror #31 │ │ │ │ + rsbeq sp, r1, r0, lsl #13 │ │ │ │ │ │ │ │ 001ebb1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 1ebbd4 │ │ │ │ @@ -8330,15 +8330,15 @@ │ │ │ │ b 1ebb84 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1eb808 │ │ │ │ addeq pc, r1, r8, asr #17 │ │ │ │ muleq r0, ip, fp │ │ │ │ addeq pc, ip, ip, lsr #32 │ │ │ │ - ldrdeq sp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sp, r1, r0, asr #11 │ │ │ │ addeq lr, ip, r8, ror #31 │ │ │ │ addeq r4, r2, r4, asr #8 │ │ │ │ │ │ │ │ 001ebbec : │ │ │ │ ldr r3, [pc, #60] @ 1ebc30 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8416,41 +8416,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 1ebd88 │ │ │ │ bl 1eb81c │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 1ebd58 │ │ │ │ ldr r3, [pc, #96] @ 1ebd8c │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 1ebd90 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 1ebd24 │ │ │ │ b 1ebca8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq pc, r1, r8, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq pc, r1, ip, ror #14 │ │ │ │ addeq pc, r1, ip, asr #14 │ │ │ │ addeq lr, ip, r8, ror lr │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ - rsbeq ip, r1, r8, lsl #27 │ │ │ │ + rsbeq ip, r1, r8, ror sp │ │ │ │ │ │ │ │ 001ebd94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -8469,15 +8469,15 @@ │ │ │ │ │ │ │ │ 001ebdd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 1ebfdc │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 1ebfe0 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 1ebfb0 │ │ │ │ @@ -8520,15 +8520,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ebe84 │ │ │ │ ldr r3, [pc, #324] @ 1ebff4 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [pc, #308] @ 1ebff8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 1ebee4 │ │ │ │ b 1ebf14 │ │ │ │ @@ -8569,16 +8569,16 @@ │ │ │ │ bgt 1ebf40 │ │ │ │ ldr r0, [pc, #152] @ 1ec004 │ │ │ │ ldr r1, [pc, #152] @ 1ec008 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7c3410 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 7c3408 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -8597,33 +8597,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ andeq r0, r0, r8 │ │ │ │ addeq pc, r1, r0, lsl #12 │ │ │ │ muleq r0, ip, fp │ │ │ │ addeq lr, ip, r4, lsr #26 │ │ │ │ - rsbeq ip, r1, r4, ror ip │ │ │ │ + rsbeq ip, r1, r4, ror #24 │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ addeq lr, ip, r8, asr #25 │ │ │ │ addeq r4, r2, r0, asr #2 │ │ │ │ addeq lr, ip, r0, ror #24 │ │ │ │ - @ instruction: 0x0061cb94 │ │ │ │ + rsbeq ip, r1, r4, lsl #23 │ │ │ │ addeq lr, ip, ip, lsl #24 │ │ │ │ - rsbeq ip, r1, ip, asr fp │ │ │ │ - rsbseq r7, r0, r8, lsr #12 │ │ │ │ - rsbeq sp, r1, r8, asr #3 │ │ │ │ - rsbeq ip, r1, r8, lsl #22 │ │ │ │ + rsbeq ip, r1, ip, asr #22 │ │ │ │ + rsbseq r7, r0, r8, lsl r6 │ │ │ │ + strheq sp, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + strdeq ip, [r1], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 001ec018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 1ec0b8 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 1ec0bc │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -8644,37 +8644,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 7c3a7c │ │ │ │ + bl 7c3a74 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7c3410 │ │ │ │ + b 7c3408 │ │ │ │ andeq r0, r0, r8 │ │ │ │ addeq pc, r1, r0, asr #7 │ │ │ │ muleq r0, ip, fp │ │ │ │ addeq lr, ip, r0, lsl #22 │ │ │ │ - rsbeq ip, r1, r0, asr sl │ │ │ │ + rsbeq ip, r1, r0, asr #20 │ │ │ │ │ │ │ │ 001ec0cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 1ec1b4 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r5, [pc, #188] @ 1ec1b8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -8718,30 +8718,30 @@ │ │ │ │ bne 1ec184 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 1ec150 │ │ │ │ addeq pc, r1, r8, lsl r3 @ │ │ │ │ addeq lr, ip, r0, lsl #21 │ │ │ │ muleq r0, ip, fp │ │ │ │ - strdeq ip, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq ip, r1, r4, ror #31 │ │ │ │ addeq lr, ip, r0, lsr #20 │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ - rsbeq ip, r1, ip, asr #18 │ │ │ │ + rsbeq ip, r1, ip, lsr r9 │ │ │ │ │ │ │ │ 001ec1d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 1ec28c │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r5, [pc, #144] @ 1ec290 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -8769,20 +8769,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 1ec250 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 7c3a2c │ │ │ │ + bl 7c3a24 │ │ │ │ b 1ec250 │ │ │ │ addeq pc, r1, r4, lsl r2 @ │ │ │ │ addeq lr, ip, ip, ror r9 │ │ │ │ muleq r0, ip, fp │ │ │ │ - strdeq ip, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq ip, r1, r0, ror #29 │ │ │ │ addeq lr, ip, r0, lsr #18 │ │ │ │ │ │ │ │ 001ec2a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8857,15 +8857,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ec450 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -8874,30 +8874,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ec398 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 1ec3a8 │ │ │ │ ldr r1, [pc, #108] @ 1ec49c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 1ec4a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r0, [pc, #96] @ 1ec4a4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 7c3a7c │ │ │ │ + b 7c3a74 │ │ │ │ bl 43bfa0 │ │ │ │ bl 1ebdd8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 1ec018 │ │ │ │ @@ -8905,19 +8905,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 43befc │ │ │ │ b 1ec3ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 1ec4a8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7c3410 │ │ │ │ + b 7c3408 │ │ │ │ addeq pc, r1, r4, lsr #1 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq ip, r1, ip, asr r7 │ │ │ │ - @ instruction: 0x0061c698 │ │ │ │ + rsbeq ip, r1, ip, asr #14 │ │ │ │ + rsbeq ip, r1, r8, lsl #13 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ addeq lr, ip, r4, lsr r7 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 001ec4ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -9009,44 +9009,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 1ec694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 1ec564 │ │ │ │ ldr r0, [pc, #60] @ 1ec698 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 1ec564 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, r0, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq lr, r1, ip, lsl #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ umulleq lr, r1, r0, lr │ │ │ │ andeq r2, r0, r0, lsr #18 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq ip, r1, r8, asr fp │ │ │ │ - rsbeq ip, r1, r0, lsl #23 │ │ │ │ + rsbeq ip, r1, r8, asr #22 │ │ │ │ + rsbeq ip, r1, r0, ror fp │ │ │ │ │ │ │ │ 001ec69c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 1ec800 │ │ │ │ @@ -9110,44 +9110,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 1ec820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 1ec718 │ │ │ │ ldr r0, [pc, #60] @ 1ec824 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 1ec718 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, r4, asr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq lr, r1, r0, lsl #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq lr, [r1], ip │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq ip, r1, r8, lsr sl │ │ │ │ - rsbeq ip, r1, ip, asr sl │ │ │ │ + rsbeq ip, r1, r8, lsr #20 │ │ │ │ + rsbeq ip, r1, ip, asr #20 │ │ │ │ │ │ │ │ 001ec828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -9426,20 +9426,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 1ecc44 │ │ │ │ b 1ecadc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, ip, lsl #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, r1, r8, asr #15 │ │ │ │ + strheq ip, [r1], #-120 @ 0xffffff88 @ │ │ │ │ addeq lr, r1, r8, lsl r9 │ │ │ │ - rsbeq ip, r1, r0, asr #14 │ │ │ │ - rsbeq ip, r1, r4, ror #13 │ │ │ │ - rsbeq ip, r1, ip, lsl #13 │ │ │ │ - rsbeq ip, r1, ip, lsr r6 │ │ │ │ + rsbeq ip, r1, r0, lsr r7 │ │ │ │ + ldrdeq ip, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq ip, r1, ip, ror r6 │ │ │ │ + rsbeq ip, r1, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 1ecdfc │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -9462,15 +9462,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 1eca50 │ │ │ │ cmp r6, fp │ │ │ │ bge 1ecd5c │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 1ece00 │ │ │ │ ldr r1, [pc, #224] @ 1ece04 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -9521,20 +9521,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq ip, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r1, sl, r8, lsr #26 │ │ │ │ - rsbeq ip, r1, r4, ror r5 │ │ │ │ - rsbeq ip, r1, r0, ror #10 │ │ │ │ - rsbeq ip, r1, ip, lsr r5 │ │ │ │ - rsbseq r0, r0, r8, ror r3 │ │ │ │ + rsbeq ip, r1, r8, asr #11 │ │ │ │ + rsbeq r1, sl, r8, lsl sp │ │ │ │ + rsbeq ip, r1, r4, ror #10 │ │ │ │ + rsbeq ip, r1, r0, asr r5 │ │ │ │ + rsbeq ip, r1, ip, lsr #10 │ │ │ │ + rsbseq r0, r0, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -9560,15 +9560,15 @@ │ │ │ │ bl 1e28c0 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 1ecee4 │ │ │ │ cmp r1, #6 │ │ │ │ beq 1eced0 │ │ │ │ ldr r7, [pc, #92] @ 1ecef8 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ece54 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1e0f7c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -9621,15 +9621,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 1ece14 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 1ed044 │ │ │ │ ldr r3, [pc, #356] @ 1ed0e8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -9712,16 +9712,16 @@ │ │ │ │ blx r4 │ │ │ │ b 1ed038 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r1], r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, ip │ │ │ │ @ instruction: 0x0081e3b0 │ │ │ │ - rsbeq ip, r1, r8, lsl r2 │ │ │ │ - rsbeq ip, r1, ip, asr #4 │ │ │ │ + rsbeq ip, r1, r8, lsl #4 │ │ │ │ + rsbeq ip, r1, ip, lsr r2 │ │ │ │ │ │ │ │ 001ed0f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -9746,15 +9746,15 @@ │ │ │ │ bl 1ece14 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 1ed1d0 │ │ │ │ ldr r3, [pc, #200] @ 1ed234 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 1ed198 │ │ │ │ mov r1, r4 │ │ │ │ @@ -9797,15 +9797,15 @@ │ │ │ │ blx r3 │ │ │ │ b 1ed1c4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, r4, ror #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, ip │ │ │ │ addeq lr, r1, r4, lsr #4 │ │ │ │ - rsbeq ip, r1, r4, lsr #2 │ │ │ │ + rsbeq ip, r1, r4, lsl r1 │ │ │ │ │ │ │ │ 001ed240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 1ed480 │ │ │ │ @@ -9832,15 +9832,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1ece14 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 1ed44c │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -9947,19 +9947,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ umulleq lr, r1, ip, r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, ip │ │ │ │ - rsbeq fp, r1, r8, lsr #30 │ │ │ │ + rsbeq fp, r1, r8, lsl pc │ │ │ │ addeq sp, r1, r8, ror #31 │ │ │ │ - @ instruction: 0x00706194 │ │ │ │ + rsbseq r6, r0, r4, lsl #3 │ │ │ │ + rsbeq fp, r1, r4, lsr #30 │ │ │ │ rsbeq fp, r1, r4, lsr pc │ │ │ │ - rsbeq fp, r1, r4, asr #30 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 001ed4a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -9992,15 +9992,15 @@ │ │ │ │ bhi 1ed5e0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 1ed60c │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -10047,30 +10047,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ addeq sp, r1, r8, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, ip │ │ │ │ addeq sp, r1, r4, lsl #29 │ │ │ │ - rsbeq fp, r1, r8, lsl lr │ │ │ │ - rsbseq r6, r0, r8, lsl r0 │ │ │ │ - strheq fp, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - ldrdeq fp, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq fp, r1, r8, lsl #28 │ │ │ │ + rsbseq r6, r0, r8 │ │ │ │ + rsbeq fp, r1, r4, lsr #27 │ │ │ │ + rsbeq fp, r1, r0, asr #27 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 1ed650 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - rsbeq r2, sp, r4, lsl #6 │ │ │ │ + strdeq r2, [sp], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -10208,28 +10208,28 @@ │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r1], r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ umulleq sp, r1, ip, ip │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ - rsbeq fp, r1, r4, lsr #24 │ │ │ │ + rsbeq fp, r1, r4, lsl ip │ │ │ │ ldrdeq sp, [r1], r4 │ │ │ │ andeq r4, r0, r0, ror r6 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 567e58 │ │ │ │ + bl 567e50 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -10249,15 +10249,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 567e3c │ │ │ │ + bl 567e34 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 1edabc │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -10352,18 +10352,18 @@ │ │ │ │ b 1eda18 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r1], r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0081dab8 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rsbeq fp, r1, r4, asr #20 │ │ │ │ + rsbeq fp, r1, r4, lsr sl │ │ │ │ ldrdeq sp, [r1], ip │ │ │ │ andeq r2, r0, r0, lsr #30 │ │ │ │ - rsbeq fp, r1, r8, lsl #16 │ │ │ │ + strdeq fp, [r1], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 001edad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -10513,42 +10513,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 1edd4c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 1edd04 │ │ │ │ - rsbeq lr, r5, r4, lsl r8 │ │ │ │ - rsbeq fp, r1, ip, asr #14 │ │ │ │ - ldrdeq fp, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq lr, r5, r4, lsl #16 │ │ │ │ + rsbeq fp, r1, ip, lsr r7 │ │ │ │ + rsbeq fp, r1, r8, asr #13 │ │ │ │ │ │ │ │ 001edd50 : │ │ │ │ ldr r3, [pc, #4] @ 1edd5c │ │ │ │ add r3, pc, r3 │ │ │ │ b 1edc3c │ │ │ │ - ldrdeq fp, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq fp, r1, r4, asr #13 │ │ │ │ │ │ │ │ 001edd60 : │ │ │ │ ldr r3, [pc, #4] @ 1edd6c │ │ │ │ add r3, pc, r3 │ │ │ │ b 1edc3c │ │ │ │ - rsbeq fp, r1, ip, asr #13 │ │ │ │ + strheq fp, [r1], #-108 @ 0xffffff94 @ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 1edda0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - rsbeq lr, fp, r8, ror #6 │ │ │ │ + rsbeq lr, fp, r8, asr r3 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 1edddc │ │ │ │ @@ -10562,16 +10562,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 1eddfc │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - rsbeq fp, r1, r8, ror #12 │ │ │ │ - rsbeq fp, r1, ip, asr r6 │ │ │ │ + rsbeq fp, r1, r8, asr r6 │ │ │ │ + rsbeq fp, r1, ip, asr #12 │ │ │ │ │ │ │ │ 001ede00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -10654,17 +10654,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsbeq fp, r1, r8, asr r5 │ │ │ │ - ldrsheq r5, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq fp, r1, r8, lsr r5 │ │ │ │ + rsbeq fp, r1, r8, asr #10 │ │ │ │ + rsbseq r5, r0, r8, ror #13 │ │ │ │ + rsbeq fp, r1, r8, lsr #10 │ │ │ │ │ │ │ │ 001edf64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -10743,15 +10743,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq ip, ip, r8, lsr ip │ │ │ │ - strheq r0, [sl], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r0, sl, ip, lsr #19 │ │ │ │ │ │ │ │ 001ee0b0 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -11293,21 +11293,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 1ee954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r0, ip, lsl #8 │ │ │ │ - @ instruction: 0x00704f98 │ │ │ │ - rsbeq sl, r1, r4, lsr #23 │ │ │ │ + ldrsheq r5, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r4, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x0061ab94 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbseq r4, r0, ip, ror pc │ │ │ │ - rsbeq sl, r1, r8, lsl #23 │ │ │ │ - rsbeq sl, r1, r0, lsr #23 │ │ │ │ + rsbseq r4, r0, ip, ror #30 │ │ │ │ + rsbeq sl, r1, r8, ror fp │ │ │ │ + @ instruction: 0x0061ab90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -11391,24 +11391,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 1eeaec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbseq r4, r0, r0, asr lr │ │ │ │ - rsbeq sl, r1, r4, asr sl │ │ │ │ + rsbseq r4, r0, r0, asr #28 │ │ │ │ + rsbeq sl, r1, r4, asr #20 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r4, r0, r8, lsr #28 │ │ │ │ - rsbeq sl, r1, r0, lsl #21 │ │ │ │ - rsbeq sl, r1, ip, lsr #20 │ │ │ │ + rsbseq r4, r0, r8, lsl lr │ │ │ │ + rsbeq sl, r1, r0, ror sl │ │ │ │ + rsbeq sl, r1, ip, lsl sl │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - ldrsheq r4, [r0], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sl, r1, r4, asr sl │ │ │ │ - rsbeq sl, r1, r0, lsl #20 │ │ │ │ + rsbseq r4, r0, ip, ror #27 │ │ │ │ + rsbeq sl, r1, r4, asr #20 │ │ │ │ + strdeq sl, [r1], #-144 @ 0xffffff70 @ │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 1ef944 │ │ │ │ ldr ip, [pc, #3644] @ 1ef948 │ │ │ │ @@ -12322,46 +12322,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ strdeq ip, [r1], r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq ip, r1, r8, asr r7 │ │ │ │ - rsbseq r4, r0, r4, asr r8 │ │ │ │ + rsbseq r4, r0, r4, asr #16 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - ldrheq r4, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq sl, r1, r4, asr #5 │ │ │ │ - ldrdeq sl, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r4, r0, r8, lsr #13 │ │ │ │ + strheq sl, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sl, r1, ip, asr #5 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrsheq r4, [r0], #-8 @ │ │ │ │ - rsbseq r4, r0, r0, lsl #2 │ │ │ │ - rsbeq r9, r1, r8, ror #26 │ │ │ │ - rsbeq r9, r1, r4, lsl #27 │ │ │ │ - rsbseq r4, r0, ip, rrx │ │ │ │ - rsbeq r9, r1, ip, lsl sp │ │ │ │ - rsbeq r9, r1, r0, ror ip │ │ │ │ + rsbseq r4, r0, r8, ror #1 │ │ │ │ + ldrsheq r4, [r0], #-0 @ │ │ │ │ + rsbeq r9, r1, r8, asr sp │ │ │ │ + rsbeq r9, r1, r4, ror sp │ │ │ │ + rsbseq r4, r0, ip, asr r0 │ │ │ │ + rsbeq r9, r1, ip, lsl #26 │ │ │ │ + rsbeq r9, r1, r0, ror #24 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbseq r4, r0, r0, asr #32 │ │ │ │ - rsbeq r9, r1, r0, lsr #26 │ │ │ │ - rsbeq r9, r1, r4, lsr #25 │ │ │ │ - rsbseq r4, r0, r4, lsl r0 │ │ │ │ - rsbeq r9, r1, r0, ror #25 │ │ │ │ - rsbeq r9, r1, r8, lsl ip │ │ │ │ + rsbseq r4, r0, r0, lsr r0 │ │ │ │ + rsbeq r9, r1, r0, lsl sp │ │ │ │ + @ instruction: 0x00619c94 │ │ │ │ + rsbseq r4, r0, r4 │ │ │ │ + ldrdeq r9, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r9, r1, r8, lsl #24 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbseq r3, r0, r4, ror #31 │ │ │ │ - rsbeq r9, r1, r8, ror #23 │ │ │ │ + ldrsbeq r3, [r0], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq r9, [r1], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrheq r3, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r9, r1, r8, asr ip │ │ │ │ - rsbeq r9, r1, r0, asr #23 │ │ │ │ + rsbseq r3, r0, ip, lsr #31 │ │ │ │ + rsbeq r9, r1, r8, asr #24 │ │ │ │ + strheq r9, [r1], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - @ instruction: 0x00703f98 │ │ │ │ - rsbeq r9, r1, r0, lsr #23 │ │ │ │ - rsbseq r3, r0, ip, ror #30 │ │ │ │ - rsbeq r9, r1, r8, ror fp │ │ │ │ + rsbseq r3, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x00619b90 │ │ │ │ + rsbseq r3, r0, ip, asr pc │ │ │ │ + rsbeq r9, r1, r8, ror #22 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 1f0814 │ │ │ │ ldr ip, [pc, #3624] @ 1f0818 │ │ │ │ @@ -13271,44 +13271,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq fp, r1, r0, lsl sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq fp, r1, ip, ror #16 │ │ │ │ - rsbseq r3, r0, sp, ror r9 │ │ │ │ - @ instruction: 0x0070369c │ │ │ │ - rsbeq r9, r1, r8, lsr #5 │ │ │ │ - rsbeq r9, r1, r0, asr #5 │ │ │ │ - rsbseq r3, r0, r9, lsr r2 │ │ │ │ - rsbseq r3, r0, ip, lsr #4 │ │ │ │ - @ instruction: 0x00618e94 │ │ │ │ - strheq r8, [r1], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x0070319c │ │ │ │ - rsbeq r8, r1, ip, asr #28 │ │ │ │ - rsbeq r8, r1, r0, lsr #27 │ │ │ │ + rsbseq r3, r0, sp, ror #18 │ │ │ │ + rsbseq r3, r0, ip, lsl #13 │ │ │ │ + @ instruction: 0x00619298 │ │ │ │ + strheq r9, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r3, r0, r9, lsr #4 │ │ │ │ + rsbseq r3, r0, ip, lsl r2 │ │ │ │ + rsbeq r8, r1, r4, lsl #29 │ │ │ │ + rsbeq r8, r1, r0, lsr #29 │ │ │ │ + rsbseq r3, r0, ip, lsl #3 │ │ │ │ + rsbeq r8, r1, ip, lsr lr │ │ │ │ + @ instruction: 0x00618d90 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbseq r3, r0, r0, ror r1 │ │ │ │ - rsbeq r8, r1, r0, asr lr │ │ │ │ - ldrdeq r8, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r3, r0, r4, asr #2 │ │ │ │ - rsbeq r8, r1, r0, lsl lr │ │ │ │ - rsbeq r8, r1, r8, asr #26 │ │ │ │ + rsbseq r3, r0, r0, ror #2 │ │ │ │ + rsbeq r8, r1, r0, asr #28 │ │ │ │ + rsbeq r8, r1, r4, asr #27 │ │ │ │ + rsbseq r3, r0, r4, lsr r1 │ │ │ │ + rsbeq r8, r1, r0, lsl #28 │ │ │ │ + rsbeq r8, r1, r8, lsr sp │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbseq r3, r0, r4, lsl r1 │ │ │ │ - rsbeq r8, r1, r8, lsl sp │ │ │ │ + rsbseq r3, r0, r4, lsl #2 │ │ │ │ + rsbeq r8, r1, r8, lsl #26 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r3, r0, ip, ror #1 │ │ │ │ - rsbeq r8, r1, r8, lsl #27 │ │ │ │ - strdeq r8, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsbeq r3, [r0], #-12 @ │ │ │ │ + rsbeq r8, r1, r8, ror sp │ │ │ │ + rsbeq r8, r1, r0, ror #25 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbseq r3, r0, r8, asr #1 │ │ │ │ - ldrdeq r8, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x0070309c │ │ │ │ - rsbeq r8, r1, r8, lsr #25 │ │ │ │ + ldrheq r3, [r0], #-8 @ │ │ │ │ + rsbeq r8, r1, r0, asr #25 │ │ │ │ + rsbseq r3, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x00618c98 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 1f17ac │ │ │ │ ldr ip, [pc, #3828] @ 1f17b0 │ │ │ │ @@ -14270,48 +14270,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq sl, r1, r4, asr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ addeq sl, r1, ip, ror r9 │ │ │ │ - @ instruction: 0x00702a9e │ │ │ │ + rsbseq r2, r0, lr, lsl #21 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - ldrsbeq r2, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r8, r1, r0, ror #9 │ │ │ │ - strdeq r8, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r2, r0, r4, asr #17 │ │ │ │ + ldrdeq r8, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r8, r1, r8, ror #9 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - ldrsheq r2, [r0], #-42 @ 0xffffffd6 @ │ │ │ │ + rsbseq r2, r0, sl, ror #5 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - @ instruction: 0x00702298 │ │ │ │ - rsbeq r7, r1, r0, lsl #30 │ │ │ │ - rsbeq r7, r1, ip, lsl pc │ │ │ │ - rsbseq r2, r0, r4, lsl #4 │ │ │ │ - strheq r7, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r7, r1, r8, lsl #28 │ │ │ │ + rsbseq r2, r0, r8, lsl #5 │ │ │ │ + strdeq r7, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r7, r1, ip, lsl #30 │ │ │ │ + ldrsheq r2, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r7, r1, r4, lsr #29 │ │ │ │ + strdeq r7, [r1], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - ldrsbeq r2, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - strheq r7, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r7, r1, ip, lsr lr │ │ │ │ - rsbseq r2, r0, ip, lsr #3 │ │ │ │ - rsbeq r7, r1, r8, ror lr │ │ │ │ - strheq r7, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r2, r0, r8, asr #3 │ │ │ │ + rsbeq r7, r1, r8, lsr #29 │ │ │ │ + rsbeq r7, r1, ip, lsr #28 │ │ │ │ + @ instruction: 0x0070219c │ │ │ │ + rsbeq r7, r1, r8, ror #28 │ │ │ │ + rsbeq r7, r1, r0, lsr #27 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbseq r2, r0, ip, ror r1 │ │ │ │ - rsbeq r7, r1, r0, lsl #27 │ │ │ │ + rsbseq r2, r0, ip, ror #2 │ │ │ │ + rsbeq r7, r1, r0, ror sp │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r2, r0, r4, asr r1 │ │ │ │ - strdeq r7, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r7, r1, r8, asr sp │ │ │ │ + rsbseq r2, r0, r4, asr #2 │ │ │ │ + rsbeq r7, r1, r0, ror #27 │ │ │ │ + rsbeq r7, r1, r8, asr #26 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbseq r2, r0, r0, lsr r1 │ │ │ │ - rsbeq r7, r1, r8, lsr sp │ │ │ │ - rsbseq r2, r0, r4, lsl #2 │ │ │ │ - rsbeq r7, r1, r0, lsl sp │ │ │ │ + rsbseq r2, r0, r0, lsr #2 │ │ │ │ + rsbeq r7, r1, r8, lsr #26 │ │ │ │ + ldrsheq r2, [r0], #-4 @ │ │ │ │ + rsbeq r7, r1, r0, lsl #26 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 1f267c │ │ │ │ ldr ip, [pc, #3608] @ 1f2680 │ │ │ │ @@ -15217,44 +15217,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ umulleq r9, r1, r8, fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ addeq r9, r1, r0, lsl #20 │ │ │ │ - rsbseq r1, r0, r3, lsr #22 │ │ │ │ - rsbseq r1, r0, r0, lsr r8 │ │ │ │ - rsbeq r7, r1, ip, lsr r4 │ │ │ │ - rsbeq r7, r1, r4, asr r4 │ │ │ │ - rsbseq r1, r0, fp, ror #7 │ │ │ │ - rsbseq r1, r0, r4, asr #7 │ │ │ │ - rsbeq r7, r1, ip, lsr #32 │ │ │ │ - rsbeq r7, r1, r8, asr #32 │ │ │ │ - rsbseq r1, r0, r4, lsr r3 │ │ │ │ - rsbeq r6, r1, r4, ror #31 │ │ │ │ - rsbeq r6, r1, r8, lsr pc │ │ │ │ + rsbseq r1, r0, r3, lsl fp │ │ │ │ + rsbseq r1, r0, r0, lsr #16 │ │ │ │ + rsbeq r7, r1, ip, lsr #8 │ │ │ │ + rsbeq r7, r1, r4, asr #8 │ │ │ │ + ldrsbeq r1, [r0], #-59 @ 0xffffffc5 @ │ │ │ │ + ldrheq r1, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r7, r1, ip, lsl r0 │ │ │ │ + rsbeq r7, r1, r8, lsr r0 │ │ │ │ + rsbseq r1, r0, r4, lsr #6 │ │ │ │ + ldrdeq r6, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r6, r1, r8, lsr #30 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbseq r1, r0, r8, lsl #6 │ │ │ │ - rsbeq r6, r1, r8, ror #31 │ │ │ │ - rsbeq r6, r1, ip, ror #30 │ │ │ │ - ldrsbeq r1, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r6, r1, r8, lsr #31 │ │ │ │ - rsbeq r6, r1, r0, ror #29 │ │ │ │ + ldrsheq r1, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq r6, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r6, r1, ip, asr pc │ │ │ │ + rsbseq r1, r0, ip, asr #5 │ │ │ │ + @ instruction: 0x00616f98 │ │ │ │ + ldrdeq r6, [r1], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbseq r1, r0, ip, lsr #5 │ │ │ │ - strheq r6, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x0070129c │ │ │ │ + rsbeq r6, r1, r0, lsr #29 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r1, r0, r4, lsl #5 │ │ │ │ - rsbeq r6, r1, r0, lsr #30 │ │ │ │ - rsbeq r6, r1, r8, lsl #29 │ │ │ │ + rsbseq r1, r0, r4, ror r2 │ │ │ │ + rsbeq r6, r1, r0, lsl pc │ │ │ │ + rsbeq r6, r1, r8, ror lr │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbseq r1, r0, r0, ror #4 │ │ │ │ - rsbeq r6, r1, r8, ror #28 │ │ │ │ - rsbseq r1, r0, r4, lsr r2 │ │ │ │ - rsbeq r6, r1, r0, asr #28 │ │ │ │ + rsbseq r1, r0, r0, asr r2 │ │ │ │ + rsbeq r6, r1, r8, asr lr │ │ │ │ + rsbseq r1, r0, r4, lsr #4 │ │ │ │ + rsbeq r6, r1, r0, lsr lr │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 1f289c │ │ │ │ mov r4, r0 │ │ │ │ @@ -15349,22 +15349,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1f28bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbseq r1, r0, r0, lsl #3 │ │ │ │ - rsbseq r0, r0, r4, asr pc │ │ │ │ + rsbseq r1, r0, r0, ror r1 │ │ │ │ + rsbseq r0, r0, r4, asr #30 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - rsbseq r1, r0, r0, lsr #32 │ │ │ │ - rsbeq r6, r1, r4, lsl sp │ │ │ │ + rsbseq r1, r0, r0, lsl r0 │ │ │ │ + rsbeq r6, r1, r4, lsl #26 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -16383,51 +16383,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 1f2e54 │ │ │ │ strdeq r8, [r1], ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ addeq r8, r1, r4, ror r8 │ │ │ │ - rsbseq r0, r0, r6, lsr r8 │ │ │ │ + rsbseq r0, r0, r6, lsr #16 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - rsbeq pc, pc, sl, lsr #21 │ │ │ │ + @ instruction: 0x006ffa9a │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - rsbeq pc, pc, r8, lsl #19 │ │ │ │ - strdeq r5, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r5, r1, ip, lsl #12 │ │ │ │ + rsbeq pc, pc, r8, ror r9 @ │ │ │ │ + rsbeq r5, r1, r0, ror #11 │ │ │ │ + strdeq r5, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - rsbeq pc, pc, r0, ror #14 │ │ │ │ - rsbeq r5, r1, r4, ror #6 │ │ │ │ + rsbeq pc, pc, r0, asr r7 @ │ │ │ │ + rsbeq r5, r1, r4, asr r3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq pc, pc, r8, lsr r7 @ │ │ │ │ - ldrdeq r5, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r5, r1, ip, lsr r3 │ │ │ │ + rsbeq pc, pc, r8, lsr #14 │ │ │ │ + rsbeq r5, r1, r4, asr #7 │ │ │ │ + rsbeq r5, r1, ip, lsr #6 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbeq pc, pc, r0, lsl r7 @ │ │ │ │ - strdeq r5, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r5, r1, r4, ror r3 │ │ │ │ - rsbeq pc, pc, r4, ror #13 │ │ │ │ - strheq r5, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r5, r1, r8, ror #5 │ │ │ │ + rsbeq pc, pc, r0, lsl #14 │ │ │ │ + rsbeq r5, r1, r0, ror #7 │ │ │ │ + rsbeq r5, r1, r4, ror #6 │ │ │ │ + ldrdeq pc, [pc], #-100 @ │ │ │ │ + rsbeq r5, r1, r0, lsr #7 │ │ │ │ + ldrdeq r5, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - strheq pc, [pc], #-108 @ │ │ │ │ - rsbeq r5, r1, ip, ror #6 │ │ │ │ - rsbeq r5, r1, r0, asr #5 │ │ │ │ + rsbeq pc, pc, ip, lsr #13 │ │ │ │ + rsbeq r5, r1, ip, asr r3 │ │ │ │ + strheq r5, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - @ instruction: 0x006ff694 │ │ │ │ - @ instruction: 0x00615298 │ │ │ │ + rsbeq pc, pc, r4, lsl #13 │ │ │ │ + rsbeq r5, r1, r8, lsl #5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq pc, pc, r0, ror r6 @ │ │ │ │ - rsbeq r5, r1, r8, ror r2 │ │ │ │ - rsbeq pc, pc, r8, asr #12 │ │ │ │ - rsbeq r5, r1, r4, asr r2 │ │ │ │ - rsbeq r5, r1, ip, ror #4 │ │ │ │ + rsbeq pc, pc, r0, ror #12 │ │ │ │ + rsbeq r5, r1, r8, ror #4 │ │ │ │ + rsbeq pc, pc, r8, lsr r6 @ │ │ │ │ + rsbeq r5, r1, r4, asr #4 │ │ │ │ + rsbeq r5, r1, ip, asr r2 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 1f3f30 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 1f3d54 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -17094,15 +17094,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -17122,15 +17122,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 1f4544 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -17849,38 +17849,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 1f500c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq r7, r1, r0, ror #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq pc, [pc], #-27 @ │ │ │ │ + rsbeq pc, pc, fp, asr #3 │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq r6, r1, r0, ror #27 │ │ │ │ - rsbeq lr, pc, r4, ror pc @ │ │ │ │ - rsbeq r4, r1, r0, lsl #25 │ │ │ │ - rsbeq r4, r1, r8, ror fp │ │ │ │ + rsbeq lr, pc, r4, ror #30 │ │ │ │ + rsbeq r4, r1, r0, ror ip │ │ │ │ + rsbeq r4, r1, r8, ror #22 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - rsbeq lr, pc, ip, asr #29 │ │ │ │ - ldrdeq r4, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - strdeq r4, [r1], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq lr, [pc], #-171 @ │ │ │ │ - rsbeq lr, pc, r4, ror sl @ │ │ │ │ - ldrdeq r4, [r1], #-108 @ 0xffffff94 @ │ │ │ │ - strdeq r4, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x006fe99c │ │ │ │ - rsbeq r4, r1, r0, lsr #11 │ │ │ │ + strheq lr, [pc], #-236 @ │ │ │ │ + rsbeq r4, r1, r8, asr #21 │ │ │ │ + rsbeq r4, r1, r0, ror #21 │ │ │ │ + rsbeq lr, pc, fp, asr #21 │ │ │ │ + rsbeq lr, pc, r4, ror #20 │ │ │ │ + rsbeq r4, r1, ip, asr #13 │ │ │ │ + rsbeq r4, r1, r8, ror #13 │ │ │ │ + rsbeq lr, pc, ip, lsl #19 │ │ │ │ + @ instruction: 0x00614590 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq lr, pc, r0, ror #18 │ │ │ │ - rsbeq r4, r1, r0, asr #12 │ │ │ │ - rsbeq r4, r1, r4, asr #11 │ │ │ │ - rsbeq lr, pc, r8, lsr r9 @ │ │ │ │ - rsbeq r4, r1, r0, asr #10 │ │ │ │ - rsbeq lr, pc, ip, lsl #18 │ │ │ │ - rsbeq r4, r1, r8, lsl r5 │ │ │ │ + rsbeq lr, pc, r0, asr r9 @ │ │ │ │ + rsbeq r4, r1, r0, lsr r6 │ │ │ │ + strheq r4, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq lr, pc, r8, lsr #18 │ │ │ │ + rsbeq r4, r1, r0, lsr r5 │ │ │ │ + strdeq lr, [pc], #-140 @ │ │ │ │ + rsbeq r4, r1, r8, lsl #10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 1f5e2c │ │ │ │ ldr ip, [pc, #3588] @ 1f5e30 │ │ │ │ @@ -17975,15 +17975,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -18003,15 +18003,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 1f5308 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -18780,42 +18780,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ ldrdeq r6, [r1], r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq lr, pc, r4, lsr #8 │ │ │ │ + rsbeq lr, pc, r4, lsl r4 @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ addeq r6, r1, r8 │ │ │ │ - rsbeq lr, pc, r8, asr #4 │ │ │ │ - rsbeq r3, r1, r4, asr lr │ │ │ │ - rsbeq r3, r1, ip, ror #28 │ │ │ │ + rsbeq lr, pc, r8, lsr r2 @ │ │ │ │ + rsbeq r3, r1, r4, asr #28 │ │ │ │ + rsbeq r3, r1, ip, asr lr │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq lr, pc, r0, lsr #2 │ │ │ │ - rsbeq r3, r1, ip, lsr #28 │ │ │ │ - rsbeq r3, r1, r4, lsr #26 │ │ │ │ + rsbeq lr, pc, r0, lsl r1 @ │ │ │ │ + rsbeq r3, r1, ip, lsl lr │ │ │ │ + rsbeq r3, r1, r4, lsl sp │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - rsbeq sp, pc, ip, lsr #25 │ │ │ │ + @ instruction: 0x006fdc9c │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - strdeq sp, [pc], #-176 @ │ │ │ │ - rsbeq r3, r1, r8, asr r8 │ │ │ │ - rsbeq r3, r1, r4, ror r8 │ │ │ │ - rsbeq sp, pc, r8, lsl fp @ │ │ │ │ - rsbeq r3, r1, ip, lsl r7 │ │ │ │ + rsbeq sp, pc, r0, ror #23 │ │ │ │ + rsbeq r3, r1, r8, asr #16 │ │ │ │ + rsbeq r3, r1, r4, ror #16 │ │ │ │ + rsbeq sp, pc, r8, lsl #22 │ │ │ │ + rsbeq r3, r1, ip, lsl #14 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq sp, [pc], #-168 @ │ │ │ │ - strheq r3, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, r1, ip, lsr r7 │ │ │ │ - strheq sp, [pc], #-160 @ │ │ │ │ - strheq r3, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq sp, pc, r4, lsl #21 │ │ │ │ - @ instruction: 0x00613690 │ │ │ │ + rsbeq sp, pc, r8, asr #21 │ │ │ │ + rsbeq r3, r1, r8, lsr #15 │ │ │ │ + rsbeq r3, r1, ip, lsr #14 │ │ │ │ + rsbeq sp, pc, r0, lsr #21 │ │ │ │ + rsbeq r3, r1, r8, lsr #13 │ │ │ │ + rsbeq sp, pc, r4, ror sl @ │ │ │ │ + rsbeq r3, r1, r0, lsl #13 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -18996,23 +18996,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 1f61b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strheq sp, [pc], #-125 @ │ │ │ │ + rsbeq sp, pc, sp, lsr #15 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - rsbeq sp, pc, ip, lsr r7 @ │ │ │ │ - rsbeq r3, r1, r8, asr #6 │ │ │ │ + rsbeq sp, pc, ip, lsr #14 │ │ │ │ + rsbeq r3, r1, r8, lsr r3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq sp, pc, r0, lsr #14 │ │ │ │ - rsbeq r3, r1, r8, lsl #7 │ │ │ │ - rsbeq r3, r1, r4, lsr #7 │ │ │ │ + rsbeq sp, pc, r0, lsl r7 @ │ │ │ │ + rsbeq r3, r1, r8, ror r3 │ │ │ │ + @ instruction: 0x00613394 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 1f62cc │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 1f6294 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -19073,18 +19073,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 1f62dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - strdeq sp, [pc], #-73 @ │ │ │ │ + rsbeq sp, pc, r9, ror #9 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - strdeq sp, [pc], #-80 @ │ │ │ │ - rsbeq r3, r1, r4, ror #5 │ │ │ │ + rsbeq sp, pc, r0, ror #11 │ │ │ │ + ldrdeq r3, [r1], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 1f6574 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -19244,21 +19244,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1f6594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq sp, pc, pc, asr r3 @ │ │ │ │ - rsbeq sp, pc, r5, lsr #6 │ │ │ │ - rsbeq sp, pc, ip, ror #6 │ │ │ │ - rsbeq r2, r1, r0, ror pc │ │ │ │ + rsbeq sp, pc, pc, asr #6 │ │ │ │ + rsbeq sp, pc, r5, lsl r3 @ │ │ │ │ + rsbeq sp, pc, ip, asr r3 @ │ │ │ │ + rsbeq r2, r1, r0, ror #30 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - rsbeq sp, pc, r8, asr #6 │ │ │ │ - rsbeq r2, r1, ip, asr #30 │ │ │ │ + rsbeq sp, pc, r8, lsr r3 @ │ │ │ │ + rsbeq r2, r1, ip, lsr pc │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -19354,19 +19354,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq sp, pc, r3, lsl r1 @ │ │ │ │ + rsbeq sp, pc, r3, lsl #2 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq sp, pc, ip, lsl #3 │ │ │ │ - @ instruction: 0x00612d94 │ │ │ │ + rsbeq sp, pc, ip, ror r1 @ │ │ │ │ + rsbeq r2, r1, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 1f6918 │ │ │ │ @@ -19476,19 +19476,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 1f692c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq ip, pc, r5, ror pc @ │ │ │ │ + rsbeq ip, pc, r5, ror #30 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq ip, pc, r4, lsr #31 │ │ │ │ - rsbeq r2, r1, r8, lsr #23 │ │ │ │ + @ instruction: 0x006fcf94 │ │ │ │ + @ instruction: 0x00612b98 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -19570,19 +19570,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 1f6aa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq ip, pc, fp, lsl #27 │ │ │ │ + rsbeq ip, pc, fp, ror sp @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq ip, pc, ip, lsr #28 │ │ │ │ - rsbeq r2, r1, r0, lsr sl │ │ │ │ + rsbeq ip, pc, ip, lsl lr @ │ │ │ │ + rsbeq r2, r1, r0, lsr #20 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -19804,17 +19804,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 1f6af0 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 1f6c7c │ │ │ │ - rsbeq ip, pc, ip, ror #22 │ │ │ │ - @ instruction: 0x00612894 │ │ │ │ - rsbeq r2, r1, r0, ror r7 │ │ │ │ + rsbeq ip, pc, ip, asr fp @ │ │ │ │ + rsbeq r2, r1, r4, lsl #17 │ │ │ │ + rsbeq r2, r1, r0, ror #14 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -20038,17 +20038,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 1f6e90 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 1f701c │ │ │ │ - rsbeq ip, pc, ip, asr #15 │ │ │ │ - strdeq r2, [r1], #-68 @ 0xffffffbc @ │ │ │ │ - ldrdeq r2, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq ip, [pc], #-124 @ │ │ │ │ + rsbeq r2, r1, r4, ror #9 │ │ │ │ + rsbeq r2, r1, r0, asr #7 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -20296,17 +20296,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 1f7258 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 1f7400 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq ip, pc, r8, ror #7 │ │ │ │ - rsbeq r2, r1, r0, lsl r1 │ │ │ │ - rsbeq r1, r1, ip, ror #31 │ │ │ │ + ldrdeq ip, [pc], #-56 @ │ │ │ │ + rsbeq r2, r1, r0, lsl #2 │ │ │ │ + ldrdeq r1, [r1], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -20529,17 +20529,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 1f7640 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 1f77c8 │ │ │ │ - rsbeq ip, pc, r0, lsr #32 │ │ │ │ - rsbeq r1, r1, r8, asr #26 │ │ │ │ - rsbeq r1, r1, r4, lsr #24 │ │ │ │ + rsbeq ip, pc, r0, lsl r0 @ │ │ │ │ + rsbeq r1, r1, r8, lsr sp │ │ │ │ + rsbeq r1, r1, r4, lsl ip │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -20948,17 +20948,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 1f7ec8 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 1f7c20 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq fp, pc, r4, ror fp @ │ │ │ │ - @ instruction: 0x0061189c │ │ │ │ - rsbeq r1, r1, r8, ror r7 │ │ │ │ + rsbeq fp, pc, r4, ror #22 │ │ │ │ + rsbeq r1, r1, ip, lsl #17 │ │ │ │ + rsbeq r1, r1, r8, ror #14 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -21177,22 +21177,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 1f83c8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1f83cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq fp, pc, r4, lsl #16 │ │ │ │ - rsbeq fp, pc, r1, lsr #11 │ │ │ │ + strdeq fp, [pc], #-116 @ │ │ │ │ + @ instruction: 0x006fb591 │ │ │ │ svcvc 0x00800000 │ │ │ │ - rsbeq fp, pc, r8, asr r5 @ │ │ │ │ - rsbeq r1, r1, r0, asr #3 │ │ │ │ - ldrdeq r1, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq fp, pc, r4, lsl #10 │ │ │ │ - rsbeq r1, r1, r0, lsl r1 │ │ │ │ + rsbeq fp, pc, r8, asr #10 │ │ │ │ + strheq r1, [r1], #-16 @ │ │ │ │ + rsbeq r1, r1, ip, asr #3 │ │ │ │ + strdeq fp, [pc], #-68 @ │ │ │ │ + rsbeq r1, r1, r0, lsl #2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 1f8eb0 │ │ │ │ @@ -21266,15 +21266,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 1f85f4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -21884,38 +21884,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 1f8f18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq r3, r1, r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, pc, r1, ror r1 @ │ │ │ │ + rsbeq fp, pc, r1, ror #2 │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq r2, r1, r0, lsr sp │ │ │ │ - rsbeq sl, pc, r4, ror lr @ │ │ │ │ - rsbeq r0, r1, r0, lsl #21 │ │ │ │ - @ instruction: 0x00610a98 │ │ │ │ - rsbeq sl, pc, r9, lsl fp @ │ │ │ │ - @ instruction: 0x006fab98 │ │ │ │ - rsbeq r0, r1, r0, lsr #15 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq sl, pc, r8, lsr #22 │ │ │ │ + rsbeq sl, pc, r4, ror #28 │ │ │ │ + rsbeq r0, r1, r0, ror sl │ │ │ │ + rsbeq r0, r1, r8, lsl #21 │ │ │ │ + rsbeq sl, pc, r9, lsl #22 │ │ │ │ + rsbeq sl, pc, r8, lsl #23 │ │ │ │ @ instruction: 0x00610790 │ │ │ │ - rsbeq r0, r1, ip, lsr #15 │ │ │ │ - rsbeq sl, pc, ip, lsl #21 │ │ │ │ - ldrdeq r0, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x00610690 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + rsbeq sl, pc, r8, lsl fp @ │ │ │ │ + rsbeq r0, r1, r0, lsl #15 │ │ │ │ + @ instruction: 0x0061079c │ │ │ │ + rsbeq sl, pc, ip, ror sl @ │ │ │ │ + rsbeq r0, r1, r0, asr #15 │ │ │ │ + rsbeq r0, r1, r0, lsl #13 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq sl, pc, r4, ror #20 │ │ │ │ - rsbeq r0, r1, r4, asr #14 │ │ │ │ - rsbeq r0, r1, r8, asr #13 │ │ │ │ - rsbeq sl, pc, ip, lsr #20 │ │ │ │ - rsbeq r0, r1, r4, lsr r6 │ │ │ │ - rsbeq sl, pc, r0, lsl #20 │ │ │ │ - rsbeq r0, r1, ip, lsl #12 │ │ │ │ + rsbeq sl, pc, r4, asr sl @ │ │ │ │ + rsbeq r0, r1, r4, lsr r7 │ │ │ │ + strheq r0, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq sl, pc, ip, lsl sl @ │ │ │ │ + rsbeq r0, r1, r4, lsr #12 │ │ │ │ + strdeq sl, [pc], #-144 @ │ │ │ │ + strdeq r0, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 1f9af8 │ │ │ │ ldr ip, [pc, #3012] @ 1f9afc │ │ │ │ @@ -21998,15 +21998,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 1f9174 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -22671,42 +22671,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq r2, r1, r8, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq sl, pc, lr, lsl #12 │ │ │ │ + strdeq sl, [pc], #-94 @ │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umulleq r2, r1, ip, r1 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq sl, pc, r4, lsl #5 │ │ │ │ - @ instruction: 0x0060fe90 │ │ │ │ - rsbeq pc, r0, r8, lsr #29 │ │ │ │ - rsbeq r9, pc, r6, lsl #30 │ │ │ │ - rsbeq r9, pc, r8, ror #30 │ │ │ │ - rsbeq pc, r0, r0, ror fp @ │ │ │ │ + rsbeq sl, pc, r4, ror r2 @ │ │ │ │ + rsbeq pc, r0, r0, lsl #29 │ │ │ │ + @ instruction: 0x0060fe98 │ │ │ │ + strdeq r9, [pc], #-230 @ │ │ │ │ + rsbeq r9, pc, r8, asr pc @ │ │ │ │ + rsbeq pc, r0, r0, ror #22 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq r9, pc, r8, ror #29 │ │ │ │ - rsbeq pc, r0, r0, asr fp @ │ │ │ │ - rsbeq pc, r0, ip, ror #22 │ │ │ │ - rsbeq r9, pc, r4, asr #28 │ │ │ │ - rsbeq pc, r0, r8, lsl #23 │ │ │ │ - rsbeq pc, r0, r8, asr #20 │ │ │ │ + ldrdeq r9, [pc], #-232 @ │ │ │ │ + rsbeq pc, r0, r0, asr #22 │ │ │ │ + rsbeq pc, r0, ip, asr fp @ │ │ │ │ + rsbeq r9, pc, r4, lsr lr @ │ │ │ │ + rsbeq pc, r0, r8, ror fp @ │ │ │ │ + rsbeq pc, r0, r8, lsr sl @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq r9, pc, ip, lsl lr @ │ │ │ │ - strdeq pc, [r0], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq pc, r0, r0, lsl #21 │ │ │ │ - rsbeq r9, pc, r4, ror #27 │ │ │ │ - rsbeq pc, r0, ip, ror #19 │ │ │ │ - strheq r9, [pc], #-216 @ │ │ │ │ - rsbeq pc, r0, r4, asr #19 │ │ │ │ + rsbeq r9, pc, ip, lsl #28 │ │ │ │ + rsbeq pc, r0, ip, ror #21 │ │ │ │ + rsbeq pc, r0, r0, ror sl @ │ │ │ │ + ldrdeq r9, [pc], #-212 @ │ │ │ │ + ldrdeq pc, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r9, pc, r8, lsr #27 │ │ │ │ + strheq pc, [r0], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -22771,30 +22771,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -23033,24 +23033,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq r1, r1, ip, asr r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq r9, pc, r0, ror ip @ │ │ │ │ - @ instruction: 0x006f9997 │ │ │ │ + rsbeq r9, pc, r0, ror #24 │ │ │ │ + rsbeq r9, pc, r7, lsl #19 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq r1, [r1], ip │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - rsbeq r9, pc, ip, ror r8 @ │ │ │ │ - rsbeq pc, r0, r4, ror #9 │ │ │ │ - rsbeq pc, r0, r0, lsl #10 │ │ │ │ - rsbeq r9, pc, r0, lsl r8 @ │ │ │ │ - rsbeq pc, r0, ip, lsl r4 @ │ │ │ │ + rsbeq r9, pc, ip, ror #16 │ │ │ │ + ldrdeq pc, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + strdeq pc, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r9, pc, r0, lsl #16 │ │ │ │ + rsbeq pc, r0, ip, lsl #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 1fa118 │ │ │ │ ldr ip, [pc, #40] @ 1fa11c │ │ │ │ @@ -23060,17 +23060,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r9, pc, r8, lsr #15 │ │ │ │ - rsbeq pc, r0, r8, lsl #9 │ │ │ │ - rsbeq pc, r0, ip, lsl #8 │ │ │ │ + @ instruction: 0x006f9798 │ │ │ │ + rsbeq pc, r0, r8, ror r4 @ │ │ │ │ + strdeq pc, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -23531,20 +23531,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 1fa88c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r9, pc, r0, lsr r1 @ │ │ │ │ - rsbeq lr, r0, r8, asr lr │ │ │ │ - rsbeq lr, r0, r4, lsr sp │ │ │ │ + rsbeq r9, pc, r0, lsr #2 │ │ │ │ + rsbeq lr, r0, r8, asr #28 │ │ │ │ + rsbeq lr, r0, r4, lsr #26 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - rsbeq r9, pc, ip, asr #32 │ │ │ │ - rsbeq lr, r0, r0, asr #26 │ │ │ │ + rsbeq r9, pc, ip, lsr r0 @ │ │ │ │ + rsbeq lr, r0, r0, lsr sp │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -24500,64 +24500,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 1fb014 │ │ │ │ addeq r0, r1, ip, asr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [r1], r8 │ │ │ │ - rsbeq r8, pc, r0, asr #25 │ │ │ │ - rsbeq r8, pc, r8, ror #17 │ │ │ │ - rsbeq r8, pc, r4, asr #17 │ │ │ │ - rsbeq r8, pc, r8, lsl #20 │ │ │ │ - rsbeq r8, pc, r4, ror #19 │ │ │ │ - rsbeq r8, pc, ip, ror #16 │ │ │ │ - rsbeq r8, pc, ip, ror r6 @ │ │ │ │ + strheq r8, [pc], #-192 @ │ │ │ │ + ldrdeq r8, [pc], #-136 @ │ │ │ │ + strheq r8, [pc], #-132 @ │ │ │ │ + strdeq r8, [pc], #-152 @ │ │ │ │ + ldrdeq r8, [pc], #-148 @ │ │ │ │ + rsbeq r8, pc, ip, asr r8 @ │ │ │ │ + rsbeq r8, pc, ip, ror #12 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - rsbeq r8, pc, r0, ror #8 │ │ │ │ - rsbeq r8, pc, ip, ror #7 │ │ │ │ - strdeq r7, [pc], #-244 @ │ │ │ │ - rsbeq r7, pc, r4, lsl pc @ │ │ │ │ - rsbeq sp, r0, r0, lsr #22 │ │ │ │ - rsbeq sp, r0, r8, lsr fp │ │ │ │ + rsbeq r8, pc, r0, asr r4 @ │ │ │ │ + ldrdeq r8, [pc], #-60 @ │ │ │ │ + rsbeq r7, pc, r4, ror #31 │ │ │ │ + rsbeq r7, pc, r4, lsl #30 │ │ │ │ + rsbeq sp, r0, r0, lsl fp │ │ │ │ + rsbeq sp, r0, r8, lsr #22 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - rsbeq r7, pc, r4, lsl #22 │ │ │ │ + strdeq r7, [pc], #-164 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x006f769c │ │ │ │ - rsbeq sp, r0, r4, lsl #6 │ │ │ │ - rsbeq sp, r0, r0, lsr #6 │ │ │ │ - rsbeq r7, pc, ip, lsl #8 │ │ │ │ - rsbeq sp, r0, r4, lsl #2 │ │ │ │ + rsbeq r7, pc, ip, lsl #13 │ │ │ │ + strdeq sp, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sp, r0, r0, lsl r3 │ │ │ │ + strdeq r7, [pc], #-60 @ │ │ │ │ + strdeq sp, [r0], #-4 @ │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - rsbeq r7, pc, r0, ror #5 │ │ │ │ - rsbeq ip, r0, ip, ror pc │ │ │ │ - rsbeq ip, r0, r4, ror #29 │ │ │ │ + ldrdeq r7, [pc], #-32 @ │ │ │ │ + rsbeq ip, r0, ip, ror #30 │ │ │ │ + ldrdeq ip, [r0], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - strheq r7, [pc], #-40 @ │ │ │ │ - @ instruction: 0x0060cf98 │ │ │ │ - rsbeq ip, r0, ip, lsl pc │ │ │ │ - rsbeq r7, pc, ip, lsl #5 │ │ │ │ - rsbeq ip, r0, r8, asr pc │ │ │ │ - @ instruction: 0x0060ce90 │ │ │ │ + rsbeq r7, pc, r8, lsr #5 │ │ │ │ + rsbeq ip, r0, r8, lsl #31 │ │ │ │ + rsbeq ip, r0, ip, lsl #30 │ │ │ │ + rsbeq r7, pc, ip, ror r2 @ │ │ │ │ + rsbeq ip, r0, r8, asr #30 │ │ │ │ + rsbeq ip, r0, r0, lsl #29 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbeq r7, pc, r4, ror #4 │ │ │ │ - rsbeq ip, r0, r4, lsl pc │ │ │ │ - rsbeq ip, r0, r8, ror #28 │ │ │ │ + rsbeq r7, pc, r4, asr r2 @ │ │ │ │ + rsbeq ip, r0, r4, lsl #30 │ │ │ │ + rsbeq ip, r0, r8, asr lr │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbeq r7, pc, ip, lsl r2 @ │ │ │ │ - rsbeq ip, r0, r8, lsr #28 │ │ │ │ - rsbeq ip, r0, r0, asr #28 │ │ │ │ - strdeq r7, [pc], #-28 @ │ │ │ │ - rsbeq ip, r0, r0, lsl #28 │ │ │ │ - ldrdeq r7, [pc], #-24 @ │ │ │ │ - rsbeq ip, r0, ip, asr #29 │ │ │ │ + rsbeq r7, pc, ip, lsl #4 │ │ │ │ + rsbeq ip, r0, r8, lsl lr │ │ │ │ + rsbeq ip, r0, r0, lsr lr │ │ │ │ + rsbeq r7, pc, ip, ror #3 │ │ │ │ + strdeq ip, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r7, pc, r8, asr #3 │ │ │ │ + strheq ip, [r0], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - strheq r7, [pc], #-20 @ │ │ │ │ - strheq ip, [r0], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r7, pc, r8, lsl #3 │ │ │ │ - @ instruction: 0x0060cd94 │ │ │ │ + rsbeq r7, pc, r4, lsr #3 │ │ │ │ + rsbeq ip, r0, ip, lsr #27 │ │ │ │ + rsbeq r7, pc, r8, ror r1 @ │ │ │ │ + rsbeq ip, r0, r4, lsl #27 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1fc288 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -25816,17 +25816,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 1fcc34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r6, pc, r4, asr #26 │ │ │ │ - @ instruction: 0x006f6c98 │ │ │ │ - rsbeq ip, r0, ip, lsl #19 │ │ │ │ + rsbeq r6, pc, r4, lsr sp @ │ │ │ │ + rsbeq r6, pc, r8, lsl #25 │ │ │ │ + rsbeq ip, r0, ip, ror r9 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 1fcce0 │ │ │ │ @@ -26090,17 +26090,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1fd078 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r6, pc, r8, asr #16 │ │ │ │ - strheq ip, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq ip, r0, ip, asr #9 │ │ │ │ + rsbeq r6, pc, r8, lsr r8 @ │ │ │ │ + rsbeq ip, r0, r0, lsr #9 │ │ │ │ + strheq ip, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1fd0d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -26154,16 +26154,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ bl 1fa0d8 │ │ │ │ - rsbeq r6, pc, r0, asr r7 @ │ │ │ │ - rsbeq ip, r0, r8, asr r3 │ │ │ │ + rsbeq r6, pc, r0, asr #14 │ │ │ │ + rsbeq ip, r0, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -26296,17 +26296,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r6, pc, sp, ror r5 @ │ │ │ │ - rsbeq r6, pc, r4, lsl r5 @ │ │ │ │ - rsbeq ip, r0, ip, lsl r1 │ │ │ │ + rsbeq r6, pc, sp, ror #10 │ │ │ │ + rsbeq r6, pc, r4, lsl #10 │ │ │ │ + rsbeq ip, r0, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -26482,21 +26482,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1fd6ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - ldrdeq r6, [pc], #-32 @ │ │ │ │ - ldrdeq fp, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r6, pc, r0, asr #5 │ │ │ │ + rsbeq fp, r0, r8, asr #29 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - rsbeq r6, pc, r0, lsr r2 @ │ │ │ │ - rsbeq fp, r0, r4, lsr lr │ │ │ │ + rsbeq r6, pc, r0, lsr #4 │ │ │ │ + rsbeq fp, r0, r4, lsr #28 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -26590,23 +26590,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 1fd848 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -26631,15 +26631,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 1fd8ec │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -26650,21 +26650,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -26765,23 +26765,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 1fdb04 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -26810,15 +26810,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 1fdfc0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 1fdfb8 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -26839,24 +26839,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -27299,17 +27299,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 1fdf64 │ │ │ │ addeq sp, r0, r4, lsr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ umulleq sp, r0, r0, r4 │ │ │ │ - rsbeq r5, pc, r8, asr r7 @ │ │ │ │ - strheq fp, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq fp, r0, ip, asr r3 │ │ │ │ + rsbeq r5, pc, r8, asr #14 │ │ │ │ + rsbeq fp, r0, r8, lsr #9 │ │ │ │ + rsbeq fp, r0, ip, asr #6 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ addeq sp, r0, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -27605,21 +27605,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 1fe838 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r5, pc, sl, asr #6 │ │ │ │ - rsbeq r5, pc, r8, lsl #6 │ │ │ │ - rsbeq r5, pc, r4, asr #1 │ │ │ │ - rsbeq sl, r0, r8, asr #25 │ │ │ │ + rsbeq r5, pc, sl, lsr r3 @ │ │ │ │ + strdeq r5, [pc], #-40 @ │ │ │ │ + strheq r5, [pc], #-4 @ │ │ │ │ + strheq sl, [r0], #-200 @ 0xffffff38 @ │ │ │ │ muleq r0, r5, r4 │ │ │ │ - rsbeq r5, pc, r0, lsr #1 │ │ │ │ - rsbeq sl, r0, r4, lsr #25 │ │ │ │ + @ instruction: 0x006f5090 │ │ │ │ + @ instruction: 0x0060ac94 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 1fe9d8 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -27716,19 +27716,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - strdeq r4, [pc], #-230 @ │ │ │ │ + rsbeq r4, pc, r6, ror #29 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq r4, pc, r8, ror #29 │ │ │ │ - rsbeq sl, r0, ip, ror #21 │ │ │ │ + ldrdeq r4, [pc], #-232 @ │ │ │ │ + ldrdeq sl, [r0], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 1feb58 │ │ │ │ @@ -27812,19 +27812,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 1feb6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r4, pc, r8, asr #26 │ │ │ │ + rsbeq r4, pc, r8, lsr sp @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq r4, pc, r8, ror #26 │ │ │ │ - rsbeq sl, r0, r8, ror #18 │ │ │ │ + rsbeq r4, pc, r8, asr sp @ │ │ │ │ + rsbeq sl, r0, r8, asr r9 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -28007,21 +28007,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq ip, r0, r4, asr r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r4, pc, r4, asr #25 │ │ │ │ - rsbeq r4, pc, sl, lsr fp @ │ │ │ │ + strheq r4, [pc], #-196 @ │ │ │ │ + rsbeq r4, pc, sl, lsr #22 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ ldrdeq ip, [r0], r0 │ │ │ │ - rsbeq r4, pc, r0, ror #20 │ │ │ │ - rsbeq sl, r0, r8, asr r7 │ │ │ │ + rsbeq r4, pc, r0, asr sl @ │ │ │ │ + rsbeq sl, r0, r8, asr #14 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -28186,21 +28186,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 1ff14c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq ip, r0, r4, asr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r4, [pc], #-148 @ │ │ │ │ - rsbeq r4, pc, r0, lsr r8 @ │ │ │ │ + rsbeq r4, pc, r4, lsr #19 │ │ │ │ + rsbeq r4, pc, r0, lsr #16 │ │ │ │ andeq r1, r0, r1 │ │ │ │ addeq ip, r0, r0, asr #7 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - @ instruction: 0x006f4798 │ │ │ │ - rsbeq sl, r0, r8, lsl #9 │ │ │ │ + rsbeq r4, pc, r8, lsl #15 │ │ │ │ + rsbeq sl, r0, r8, ror r4 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -28731,20 +28731,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 1ff9cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - strheq r4, [pc], #-94 @ │ │ │ │ - rsbeq r3, pc, r8, lsr #30 │ │ │ │ - rsbeq r9, r0, r4, lsr fp │ │ │ │ - rsbeq r9, r0, ip, asr #22 │ │ │ │ - rsbeq r3, pc, r8, lsl #30 │ │ │ │ - rsbeq r9, r0, ip, lsl #22 │ │ │ │ + rsbeq r4, pc, lr, lsr #11 │ │ │ │ + rsbeq r3, pc, r8, lsl pc @ │ │ │ │ + rsbeq r9, r0, r4, lsr #22 │ │ │ │ + rsbeq r9, r0, ip, lsr fp │ │ │ │ + strdeq r3, [pc], #-232 @ │ │ │ │ + strdeq r9, [r0], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 1ffbe8 │ │ │ │ @@ -28874,22 +28874,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 1ffc10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq fp, r0, r4, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, pc, r6, ror #26 │ │ │ │ - rsbeq r3, pc, r4, ror #28 │ │ │ │ + rsbeq r3, pc, r6, asr sp @ │ │ │ │ + rsbeq r3, pc, r4, asr lr @ │ │ │ │ addeq fp, r0, r0, ror r9 │ │ │ │ - ldrdeq r3, [pc], #-212 @ │ │ │ │ - rsbeq r3, pc, r4, ror #26 │ │ │ │ - rsbeq r3, pc, ip, lsr sp @ │ │ │ │ - ldrdeq r3, [pc], #-196 @ │ │ │ │ - rsbeq r9, r0, r8, asr #19 │ │ │ │ + rsbeq r3, pc, r4, asr #27 │ │ │ │ + rsbeq r3, pc, r4, asr sp @ │ │ │ │ + rsbeq r3, pc, ip, lsr #26 │ │ │ │ + rsbeq r3, pc, r4, asr #25 │ │ │ │ + strheq r9, [r0], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -28983,19 +28983,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 1ffdb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r3, pc, r0, asr ip @ │ │ │ │ + rsbeq r3, pc, r0, asr #24 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r3, pc, r8, lsl fp @ │ │ │ │ - rsbeq r9, r0, ip, lsl r7 │ │ │ │ + rsbeq r3, pc, r8, lsl #22 │ │ │ │ + rsbeq r9, r0, ip, lsl #14 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -29098,19 +29098,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 1fff80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r3, pc, r8, ror r9 @ │ │ │ │ - rsbeq r9, r0, ip, ror r5 │ │ │ │ - rsbeq r3, pc, r8, asr #18 │ │ │ │ - strheq r9, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r9, r0, ip, asr #11 │ │ │ │ + rsbeq r3, pc, r8, ror #18 │ │ │ │ + rsbeq r9, r0, ip, ror #10 │ │ │ │ + rsbeq r3, pc, r8, lsr r9 @ │ │ │ │ + rsbeq r9, r0, r0, lsr #11 │ │ │ │ + strheq r9, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -29261,20 +29261,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r3, pc, ip, lsr #15 │ │ │ │ - rsbeq r3, pc, r0, ror #13 │ │ │ │ - rsbeq r9, r0, r8, asr #6 │ │ │ │ - rsbeq r9, r0, r4, ror #6 │ │ │ │ - rsbeq r3, pc, r0, asr #13 │ │ │ │ - rsbeq r9, r0, r8, asr #5 │ │ │ │ + @ instruction: 0x006f379c │ │ │ │ + ldrdeq r3, [pc], #-96 @ │ │ │ │ + rsbeq r9, r0, r8, lsr r3 │ │ │ │ + rsbeq r9, r0, r4, asr r3 │ │ │ │ + strheq r3, [pc], #-96 @ │ │ │ │ + strheq r9, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -29425,29 +29425,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2004c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r3, pc, r8, lsr #9 │ │ │ │ - rsbeq r9, r0, r4, asr #2 │ │ │ │ - rsbeq r9, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0x006f3498 │ │ │ │ + rsbeq r9, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0x0060909c │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbeq r3, pc, r0, lsl #9 │ │ │ │ - rsbeq r9, r0, r0, lsr r1 │ │ │ │ - rsbeq r9, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbeq r3, pc, r4, asr r4 @ │ │ │ │ + rsbeq r3, pc, r0, ror r4 @ │ │ │ │ rsbeq r9, r0, r0, lsr #2 │ │ │ │ - rsbeq r9, r0, r8, asr r0 │ │ │ │ + rsbeq r9, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r6, lsl r2 │ │ │ │ + rsbeq r3, pc, r4, asr #8 │ │ │ │ + rsbeq r9, r0, r0, lsl r1 │ │ │ │ + rsbeq r9, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbeq r3, pc, ip, lsr #8 │ │ │ │ - @ instruction: 0x00609094 │ │ │ │ - strheq r9, [r0], #-0 @ │ │ │ │ + rsbeq r3, pc, ip, lsl r4 @ │ │ │ │ + rsbeq r9, r0, r4, lsl #1 │ │ │ │ + rsbeq r9, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -29615,21 +29615,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 2007a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - ldrdeq r3, [pc], #-28 @ │ │ │ │ - rsbeq r8, r0, r0, ror #27 │ │ │ │ + rsbeq r3, pc, ip, asr #3 │ │ │ │ + ldrdeq r8, [r0], #-208 @ 0xffffff30 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - rsbeq r3, pc, r0, asr #2 │ │ │ │ - rsbeq r8, r0, r0, asr #26 │ │ │ │ + rsbeq r3, pc, r0, lsr r1 @ │ │ │ │ + rsbeq r8, r0, r0, lsr sp │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 200908 │ │ │ │ @@ -29714,15 +29714,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, r0, r8, lsr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r3, [pc], #-4 @ │ │ │ │ + rsbeq r3, pc, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addeq sl, r0, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -29808,15 +29808,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, r0, r0, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, pc, r8, asr #30 │ │ │ │ + rsbeq r2, pc, r8, lsr pc @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ addeq sl, r0, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -29901,15 +29901,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, r0, r8, asr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, pc, r4, asr #27 │ │ │ │ + strheq r2, [pc], #-212 @ │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq sl, r0, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -29998,15 +29998,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq sl, r0, ip, asr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, pc, r4, asr #24 │ │ │ │ + rsbeq r2, pc, r4, lsr ip @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ addeq sl, r0, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -30182,35 +30182,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -30258,15 +30258,15 @@ │ │ │ │ b 200f00 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 200f00 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -30425,21 +30425,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ addeq sl, r0, r4, asr r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq sl, r0, r0, lsl r4 │ │ │ │ - @ instruction: 0x006f2495 │ │ │ │ - ldrdeq r2, [pc], #-76 @ │ │ │ │ - ldrdeq r8, [r0], #-12 @ │ │ │ │ + rsbeq r2, pc, r5, lsl #9 │ │ │ │ + rsbeq r2, pc, ip, asr #9 │ │ │ │ + rsbeq r8, r0, ip, asr #1 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - @ instruction: 0x006f2498 │ │ │ │ - rsbeq r8, r0, r0, lsl #2 │ │ │ │ - rsbeq r8, r0, ip, lsl r1 │ │ │ │ + rsbeq r2, pc, r8, lsl #9 │ │ │ │ + strdeq r8, [r0], #-0 @ │ │ │ │ + rsbeq r8, r0, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 201c80 │ │ │ │ ldr r3, [pc, #2080] @ 201c84 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -30506,23 +30506,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 201578 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -30547,29 +30547,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 20161c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -30700,23 +30700,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 201880 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -30744,15 +30744,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 201a74 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 201a6c │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -30764,15 +30764,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -30961,22 +30961,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ umulleq r9, r0, r8, pc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r9, r0, r4, lsl ip │ │ │ │ - rsbeq r1, pc, r8, ror sp @ │ │ │ │ - ldrdeq r7, [r0], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r7, r0, r8, ror r9 │ │ │ │ + rsbeq r1, pc, r8, ror #26 │ │ │ │ + rsbeq r7, r0, r8, asr #21 │ │ │ │ + rsbeq r7, r0, r8, ror #18 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ addeq r9, r0, r4, lsl r8 │ │ │ │ - rsbeq r1, pc, r8, lsr ip @ │ │ │ │ - rsbeq r7, r0, r0, lsr #17 │ │ │ │ - strheq r7, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r1, pc, r8, lsr #24 │ │ │ │ + @ instruction: 0x00607890 │ │ │ │ + rsbeq r7, r0, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -31010,15 +31010,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -31038,15 +31038,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 201e80 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -31178,21 +31178,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 202008 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strdeq r1, [pc], #-132 @ │ │ │ │ - rsbeq r7, r0, r0, lsl #12 │ │ │ │ - strdeq r7, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r1, pc, r4, ror #17 │ │ │ │ + strdeq r7, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r7, r0, r8, ror #9 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - rsbeq r1, pc, r8, asr #17 │ │ │ │ - rsbeq r7, r0, r0, lsr r5 │ │ │ │ - rsbeq r7, r0, ip, asr #10 │ │ │ │ + strheq r1, [pc], #-136 @ │ │ │ │ + rsbeq r7, r0, r0, lsr #10 │ │ │ │ + rsbeq r7, r0, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 202264 │ │ │ │ ldr r3, [pc, #576] @ 202268 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -31225,15 +31225,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -31338,22 +31338,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrdeq r9, [r0], r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r9, [r0], r0 │ │ │ │ - rsbeq r1, pc, ip, lsl #14 │ │ │ │ - rsbeq r7, r0, r0, asr r4 │ │ │ │ - rsbeq r7, r0, r0, lsl r3 │ │ │ │ + strdeq r1, [pc], #-108 @ │ │ │ │ + rsbeq r7, r0, r0, asr #8 │ │ │ │ + rsbeq r7, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ addeq r9, r0, r8, ror #3 │ │ │ │ - rsbeq r1, pc, r4, asr r6 @ │ │ │ │ - strheq r7, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrdeq r7, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r1, pc, r4, asr #12 │ │ │ │ + rsbeq r7, r0, ip, lsr #5 │ │ │ │ + rsbeq r7, r0, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 202ae0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -31413,15 +31413,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 2023f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -31881,29 +31881,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ addeq r9, r0, ip, asr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r8, r0, r0, asr #29 │ │ │ │ - rsbeq r0, pc, r4, lsr pc @ │ │ │ │ - rsbeq r6, r0, ip, ror #25 │ │ │ │ - rsbeq r6, r0, r4, lsr fp │ │ │ │ + rsbeq r0, pc, r4, lsr #30 │ │ │ │ + ldrdeq r6, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r6, r0, r4, lsr #22 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - strdeq r0, [pc], #-228 @ │ │ │ │ - rsbeq r6, r0, ip, asr fp │ │ │ │ - rsbeq r6, r0, r8, ror fp │ │ │ │ - rsbeq r0, pc, ip, lsl #29 │ │ │ │ - @ instruction: 0x00606a90 │ │ │ │ - rsbeq r0, pc, r8, lsl #28 │ │ │ │ + rsbeq r0, pc, r4, ror #29 │ │ │ │ rsbeq r6, r0, ip, asr #22 │ │ │ │ - rsbeq r6, r0, ip, lsl #20 │ │ │ │ - ldrdeq r0, [pc], #-216 @ │ │ │ │ - rsbeq r6, r0, r4, ror #19 │ │ │ │ - rsbeq r6, r0, ip, ror #22 │ │ │ │ + rsbeq r6, r0, r8, ror #22 │ │ │ │ + rsbeq r0, pc, ip, ror lr @ │ │ │ │ + rsbeq r6, r0, r0, lsl #21 │ │ │ │ + strdeq r0, [pc], #-216 @ │ │ │ │ + rsbeq r6, r0, ip, lsr fp │ │ │ │ + strdeq r6, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r0, pc, r8, asr #27 │ │ │ │ + ldrdeq r6, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, r0, ip, asr fp │ │ │ │ │ │ │ │ 00202b28 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 202b84 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -31935,17 +31935,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r0, pc, r0, lsl #26 │ │ │ │ - rsbeq r6, r0, r8, ror #18 │ │ │ │ - rsbeq r6, r0, r4, lsl #19 │ │ │ │ + strdeq r0, [pc], #-192 @ │ │ │ │ + rsbeq r6, r0, r8, asr r9 │ │ │ │ + rsbeq r6, r0, r4, ror r9 │ │ │ │ │ │ │ │ 00202bc8 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -32410,17 +32410,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2032d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2032d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strdeq r0, [pc], #-80 @ │ │ │ │ - rsbeq r6, r0, r4, asr r2 │ │ │ │ - strheq r6, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r0, pc, r0, ror #11 │ │ │ │ + rsbeq r6, r0, r4, asr #4 │ │ │ │ + rsbeq r6, r0, ip, lsr #7 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 002032d8 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -32547,23 +32547,23 @@ │ │ │ │ beq 20350c │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 203530 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 806f44 │ │ │ │ + bl 806f3c │ │ │ │ ldr r3, [pc, #268] @ 2035dc │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 203568 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 807540 │ │ │ │ + bl 807538 │ │ │ │ cmp r0, #0 │ │ │ │ bne 203578 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -32646,23 +32646,23 @@ │ │ │ │ beq 203690 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2036b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 806f40 │ │ │ │ + bl 806f38 │ │ │ │ ldr r3, [pc, #268] @ 203760 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2036ec │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 807540 │ │ │ │ + bl 807538 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2036fc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -32754,29 +32754,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2038a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806460 │ │ │ │ + bl 806458 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 20399c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2038f0 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 806d74 │ │ │ │ + bl 806d6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 203900 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -32899,29 +32899,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 203ae4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 80645c │ │ │ │ + bl 806454 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 203bd8 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 203b2c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 806d74 │ │ │ │ + bl 806d6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 203b3c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -33089,15 +33089,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [r0], ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, lr, r4, ror ip @ │ │ │ │ + rsbeq pc, lr, r4, ror #24 │ │ │ │ addeq r7, r0, r0, lsr #14 │ │ │ │ │ │ │ │ 00203d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -33173,15 +33173,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008076b4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, lr, ip, lsr #22 │ │ │ │ + rsbeq pc, lr, ip, lsl fp @ │ │ │ │ ldrdeq r7, [r0], r8 │ │ │ │ │ │ │ │ 00203e6c : │ │ │ │ mov r3, #0 │ │ │ │ b 1f184c │ │ │ │ │ │ │ │ 00203e74 : │ │ │ │ @@ -33477,15 +33477,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2043c8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -34104,39 +34104,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 204d1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq r7, r0, ip, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, lr, fp, lsr #8 │ │ │ │ + rsbeq pc, lr, fp, lsl r4 @ │ │ │ │ addeq r6, r0, r4, asr pc │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq pc, lr, ip, ror r0 @ │ │ │ │ - rsbeq r4, r0, r8, lsl #25 │ │ │ │ - rsbeq r4, r0, r0, lsr #25 │ │ │ │ - rsbeq lr, lr, pc, lsr #27 │ │ │ │ - @ instruction: 0x006eed94 │ │ │ │ - @ instruction: 0x0060499c │ │ │ │ + rsbeq pc, lr, ip, rrx │ │ │ │ + rsbeq r4, r0, r8, ror ip │ │ │ │ + @ instruction: 0x00604c90 │ │ │ │ + @ instruction: 0x006eed9f │ │ │ │ + rsbeq lr, lr, r4, lsl #27 │ │ │ │ + rsbeq r4, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq lr, lr, r8, lsr #26 │ │ │ │ - @ instruction: 0x00604990 │ │ │ │ - rsbeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq lr, lr, ip, lsl #25 │ │ │ │ - ldrdeq r4, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x00604890 │ │ │ │ + rsbeq lr, lr, r8, lsl sp │ │ │ │ + rsbeq r4, r0, r0, lsl #19 │ │ │ │ + @ instruction: 0x0060499c │ │ │ │ + rsbeq lr, lr, ip, ror ip │ │ │ │ + rsbeq r4, r0, r0, asr #19 │ │ │ │ + rsbeq r4, r0, r0, lsl #17 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq lr, lr, r4, ror #24 │ │ │ │ - rsbeq r4, r0, r4, asr #18 │ │ │ │ - rsbeq r4, r0, r8, asr #17 │ │ │ │ - rsbeq lr, lr, ip, lsr #24 │ │ │ │ - rsbeq r4, r0, r4, lsr r8 │ │ │ │ - rsbeq lr, lr, r0, lsl #24 │ │ │ │ - rsbeq r4, r0, ip, lsl #16 │ │ │ │ + rsbeq lr, lr, r4, asr ip │ │ │ │ + rsbeq r4, r0, r4, lsr r9 │ │ │ │ + strheq r4, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, lr, ip, lsl ip │ │ │ │ + rsbeq r4, r0, r4, lsr #16 │ │ │ │ + strdeq lr, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq r4, [r0], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00204d20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -34158,23 +34158,23 @@ │ │ │ │ beq 204dd0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 204df0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 807188 │ │ │ │ + bl 807180 │ │ │ │ ldr r3, [pc, #264] @ 204e9c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 204e28 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 807540 │ │ │ │ + bl 807538 │ │ │ │ cmp r0, #0 │ │ │ │ bne 204e38 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -34265,29 +34265,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 204fbc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806814 │ │ │ │ + bl 80680c │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 2050b0 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 205004 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 806d74 │ │ │ │ + bl 806d6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 205014 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -34444,15 +34444,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ addeq r6, r0, r4, lsr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006ee79c │ │ │ │ + rsbeq lr, lr, ip, lsl #15 │ │ │ │ addeq r6, r0, ip, asr #4 │ │ │ │ │ │ │ │ 002051f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -34526,15 +34526,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 205414 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -35146,38 +35146,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 205d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq r6, r0, r0, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq lr, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, lr, r4, ror #7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ addeq r5, r0, r4, lsr #30 │ │ │ │ - rsbeq lr, lr, r4, asr r0 │ │ │ │ - rsbeq r3, r0, r0, ror #24 │ │ │ │ - rsbeq r3, r0, r8, ror ip │ │ │ │ - @ instruction: 0x006edd9c │ │ │ │ - rsbeq sp, lr, r4, ror sp │ │ │ │ - rsbeq r3, r0, ip, ror r9 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq sp, lr, r4, lsl #26 │ │ │ │ + rsbeq lr, lr, r4, asr #32 │ │ │ │ + rsbeq r3, r0, r0, asr ip │ │ │ │ + rsbeq r3, r0, r8, ror #24 │ │ │ │ + rsbeq sp, lr, ip, lsl #27 │ │ │ │ + rsbeq sp, lr, r4, ror #26 │ │ │ │ rsbeq r3, r0, ip, ror #18 │ │ │ │ - rsbeq r3, r0, r8, lsl #19 │ │ │ │ - rsbeq sp, lr, r4, ror #24 │ │ │ │ - rsbeq r3, r0, r8, lsr #19 │ │ │ │ - rsbeq r3, r0, r8, ror #16 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + strdeq sp, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r3, r0, ip, asr r9 │ │ │ │ + rsbeq r3, r0, r8, ror r9 │ │ │ │ + rsbeq sp, lr, r4, asr ip │ │ │ │ + @ instruction: 0x00603998 │ │ │ │ + rsbeq r3, r0, r8, asr r8 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq sp, lr, ip, lsr ip │ │ │ │ - rsbeq r3, r0, ip, lsl r9 │ │ │ │ - rsbeq r3, r0, r0, lsr #17 │ │ │ │ - rsbeq sp, lr, r4, lsl #24 │ │ │ │ - rsbeq r3, r0, ip, lsl #16 │ │ │ │ - ldrdeq sp, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r3, r0, r4, ror #15 │ │ │ │ + rsbeq sp, lr, ip, lsr #24 │ │ │ │ + rsbeq r3, r0, ip, lsl #18 │ │ │ │ + @ instruction: 0x00603890 │ │ │ │ + strdeq sp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq r3, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq sp, lr, r8, asr #23 │ │ │ │ + ldrdeq r3, [r0], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00205d44 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -35307,30 +35307,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -36155,45 +36155,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ addeq r5, r0, ip, ror r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq sp, lr, r5, lsr #13 │ │ │ │ + @ instruction: 0x006ed695 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ addeq r5, r0, r0, lsr #2 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - rsbeq ip, lr, r1, ror #26 │ │ │ │ - rsbeq ip, lr, ip, ror #25 │ │ │ │ - strdeq r2, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, lr, r1, asr sp │ │ │ │ + ldrdeq ip, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r2, r0, r4, ror #17 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq ip, lr, r8, lsr #24 │ │ │ │ - @ instruction: 0x00602890 │ │ │ │ - rsbeq r2, r0, ip, lsr #17 │ │ │ │ + rsbeq ip, lr, r8, lsl ip │ │ │ │ + rsbeq r2, r0, r0, lsl #17 │ │ │ │ + @ instruction: 0x0060289c │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - strheq ip, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r2, r0, r0, lsl #14 │ │ │ │ - strheq r2, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, lr, ip, lsr #19 │ │ │ │ + strdeq r2, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq ip, lr, r0, lsl #19 │ │ │ │ - rsbeq r2, r0, r0, ror #12 │ │ │ │ - rsbeq r2, r0, r4, ror #11 │ │ │ │ - rsbeq ip, lr, r8, asr r9 │ │ │ │ - rsbeq r2, r0, ip, asr r5 │ │ │ │ + rsbeq ip, lr, r0, ror r9 │ │ │ │ + rsbeq r2, r0, r0, asr r6 │ │ │ │ + ldrdeq r2, [r0], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq ip, lr, r8, asr #18 │ │ │ │ + rsbeq r2, r0, ip, asr #10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq ip, lr, r4, lsr r9 │ │ │ │ - rsbeq r2, r0, ip, lsr r5 │ │ │ │ - rsbeq ip, lr, ip, lsl #18 │ │ │ │ - rsbeq r2, r0, r8, lsl r5 │ │ │ │ - rsbeq r2, r0, r0, lsr r5 │ │ │ │ + rsbeq ip, lr, r4, lsr #18 │ │ │ │ + rsbeq r2, r0, ip, lsr #10 │ │ │ │ + strdeq ip, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r2, r0, r8, lsl #10 │ │ │ │ + rsbeq r2, r0, r0, lsr #10 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -36494,34 +36494,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -37301,58 +37301,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 2079ac │ │ │ │ addeq r4, r0, r4, lsr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, lr, r2, lsr #8 │ │ │ │ - strdeq ip, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq ip, lr, r4, ror #8 │ │ │ │ + rsbeq ip, lr, r2, lsl r4 │ │ │ │ + rsbeq ip, lr, ip, ror #7 │ │ │ │ + rsbeq ip, lr, r4, asr r4 │ │ │ │ addeq r3, r0, r4, ror pc │ │ │ │ - rsbeq ip, lr, ip, ror r3 │ │ │ │ - rsbeq ip, lr, r8, ror r2 │ │ │ │ - strheq r1, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r1, r0, r8, ror lr │ │ │ │ + rsbeq ip, lr, ip, ror #6 │ │ │ │ + rsbeq ip, lr, r8, ror #4 │ │ │ │ + rsbeq r1, r0, ip, lsr #31 │ │ │ │ + rsbeq r1, r0, r8, ror #28 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - ldrdeq ip, [lr], #-16 @ │ │ │ │ - rsbeq ip, lr, r4, ror r0 │ │ │ │ - rsbeq fp, lr, r8, lsr #30 │ │ │ │ + rsbeq ip, lr, r0, asr #3 │ │ │ │ + rsbeq ip, lr, r4, rrx │ │ │ │ + rsbeq fp, lr, r8, lsl pc │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - rsbeq fp, lr, r4, asr #29 │ │ │ │ - rsbeq fp, lr, r0, asr lr │ │ │ │ - rsbeq fp, lr, ip, ror #23 │ │ │ │ + strheq fp, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq fp, lr, r0, asr #28 │ │ │ │ + ldrdeq fp, [lr], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - rsbeq fp, lr, ip, lsr #18 │ │ │ │ - rsbeq fp, lr, r8, asr #16 │ │ │ │ - rsbeq r1, r0, r4, asr r4 │ │ │ │ - rsbeq r1, r0, ip, ror #8 │ │ │ │ + rsbeq fp, lr, ip, lsl r9 │ │ │ │ + rsbeq fp, lr, r8, lsr r8 │ │ │ │ + rsbeq r1, r0, r4, asr #8 │ │ │ │ + rsbeq r1, r0, ip, asr r4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq fp, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r1, r0, r4, rrx │ │ │ │ - rsbeq r1, r0, r0, lsl #1 │ │ │ │ - rsbeq fp, lr, ip, ror #2 │ │ │ │ - rsbeq r0, r0, r4, ror #28 │ │ │ │ + rsbeq fp, lr, ip, ror #7 │ │ │ │ + rsbeq r1, r0, r4, asr r0 │ │ │ │ + rsbeq r1, r0, r0, ror r0 │ │ │ │ + rsbeq fp, lr, ip, asr r1 │ │ │ │ + rsbeq r0, r0, r4, asr lr │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - strdeq sl, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq r0, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r0, r0, r0, ror #24 │ │ │ │ - strheq sl, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - strheq r0, [r0], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, lr, ip, lsl #31 │ │ │ │ - rsbeq r0, r0, r0, lsl #25 │ │ │ │ + rsbeq sl, lr, ip, ror #31 │ │ │ │ + rsbeq r0, r0, ip, asr #25 │ │ │ │ + rsbeq r0, r0, r0, asr ip │ │ │ │ + rsbeq sl, lr, r0, lsr #31 │ │ │ │ + rsbeq r0, r0, r4, lsr #23 │ │ │ │ + rsbeq sl, lr, ip, ror pc │ │ │ │ + rsbeq r0, r0, r0, ror ip │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - rsbeq sl, lr, r0, ror #30 │ │ │ │ - rsbeq r0, r0, ip, ror #22 │ │ │ │ + rsbeq sl, lr, r0, asr pc │ │ │ │ + rsbeq r0, r0, ip, asr fp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq sl, lr, r4, asr #30 │ │ │ │ - rsbeq r0, r0, r0, asr fp │ │ │ │ - rsbeq r0, r0, r8, ror #22 │ │ │ │ - rsbeq sl, lr, r4, lsr #30 │ │ │ │ - rsbeq r0, r0, ip, lsr #22 │ │ │ │ + rsbeq sl, lr, r4, lsr pc │ │ │ │ + rsbeq r0, r0, r0, asr #22 │ │ │ │ + rsbeq r0, r0, r8, asr fp │ │ │ │ + rsbeq sl, lr, r4, lsl pc │ │ │ │ + rsbeq r0, r0, ip, lsl fp │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2085c0 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 207f54 │ │ │ │ @@ -38142,15 +38142,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 208be4 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -39033,45 +39033,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 2096d8 │ │ │ │ addeq r2, r0, r4, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq sl, [lr], #-170 @ 0xffffff56 @ │ │ │ │ + rsbeq sl, lr, sl, lsr #21 │ │ │ │ addeq r2, r0, r0, lsl #9 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq sl, lr, r8, lsr #10 │ │ │ │ - rsbeq r0, r0, r4, lsr r1 │ │ │ │ - rsbeq r0, r0, ip, asr #2 │ │ │ │ - rsbeq sl, lr, r8, ror r2 │ │ │ │ - subseq pc, pc, ip, ror lr @ │ │ │ │ + rsbeq sl, lr, r8, lsl r5 │ │ │ │ + rsbeq r0, r0, r4, lsr #2 │ │ │ │ + rsbeq r0, r0, ip, lsr r1 │ │ │ │ + rsbeq sl, lr, r8, ror #4 │ │ │ │ + subseq pc, pc, ip, ror #28 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq sl, lr, r4, lsl r2 │ │ │ │ - subseq pc, pc, ip, asr #31 │ │ │ │ - subseq pc, pc, r4, lsl lr @ │ │ │ │ + rsbeq sl, lr, r4, lsl #4 │ │ │ │ + ldrheq pc, [pc], #-252 @ │ │ │ │ + subseq pc, pc, r4, lsl #28 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq sl, lr, r4, lsl #3 │ │ │ │ - subseq pc, pc, ip, ror #27 │ │ │ │ - subseq pc, pc, r8, lsl #28 │ │ │ │ - rsbeq r9, lr, r8, lsr #20 │ │ │ │ - subseq pc, pc, r8, lsl #14 │ │ │ │ - subseq pc, pc, ip, lsl #13 │ │ │ │ - strdeq r9, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - subseq pc, pc, r0, asr #14 │ │ │ │ - subseq pc, pc, r0, lsl #12 │ │ │ │ - ldrdeq r9, [lr], #-144 @ 0xffffff70 @ │ │ │ │ - ldrsbeq pc, [pc], #-84 @ │ │ │ │ - rsbeq r9, lr, r0, lsr #19 │ │ │ │ - subseq pc, pc, ip, lsr #11 │ │ │ │ + rsbeq sl, lr, r4, ror r1 │ │ │ │ + ldrsbeq pc, [pc], #-220 @ │ │ │ │ + ldrsheq pc, [pc], #-216 @ │ │ │ │ + rsbeq r9, lr, r8, lsl sl │ │ │ │ + ldrsheq pc, [pc], #-104 @ │ │ │ │ + subseq pc, pc, ip, ror r6 @ │ │ │ │ + rsbeq r9, lr, ip, ror #19 │ │ │ │ + subseq pc, pc, r0, lsr r7 @ │ │ │ │ + ldrsheq pc, [pc], #-80 @ │ │ │ │ + rsbeq r9, lr, r0, asr #19 │ │ │ │ + subseq pc, pc, r4, asr #11 │ │ │ │ + @ instruction: 0x006e9990 │ │ │ │ + @ instruction: 0x005ff59c │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq r9, lr, r4, lsl #19 │ │ │ │ - @ instruction: 0x005ff590 │ │ │ │ - subseq pc, pc, r8, lsl r7 @ │ │ │ │ + rsbeq r9, lr, r4, ror r9 │ │ │ │ + subseq pc, pc, r0, lsl #11 │ │ │ │ + subseq pc, pc, r8, lsl #14 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2096d8 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 209124 │ │ │ │ mov r5, #6 │ │ │ │ @@ -39547,15 +39547,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 20a1c8 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -40434,44 +40434,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 20ac6c │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 20ac6c │ │ │ │ addeq r1, r0, r0, ror #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r9, [lr], #-78 @ 0xffffffb2 @ │ │ │ │ + rsbeq r9, lr, lr, asr #9 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x00800eb0 │ │ │ │ - rsbeq r8, lr, r0, ror #25 │ │ │ │ - subseq lr, pc, r4, ror #17 │ │ │ │ + ldrdeq r8, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsbeq lr, [pc], #-132 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq r8, lr, ip, ror ip │ │ │ │ - subseq lr, pc, r4, lsr sl @ │ │ │ │ - subseq lr, pc, ip, ror r8 @ │ │ │ │ + rsbeq r8, lr, ip, ror #24 │ │ │ │ + subseq lr, pc, r4, lsr #20 │ │ │ │ + subseq lr, pc, ip, ror #16 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - strheq r8, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - subseq lr, pc, r8, asr #15 │ │ │ │ - subseq lr, pc, r0, ror #15 │ │ │ │ - rsbeq r8, lr, r4, lsl #23 │ │ │ │ - subseq lr, pc, ip, ror #15 │ │ │ │ - subseq lr, pc, r8, lsl #16 │ │ │ │ - rsbeq r8, lr, r4, ror #8 │ │ │ │ - subseq lr, pc, r4, asr #2 │ │ │ │ - subseq lr, pc, r8, asr #1 │ │ │ │ - rsbeq r8, lr, r8, lsr r4 │ │ │ │ - subseq lr, pc, ip, ror r1 @ │ │ │ │ - subseq lr, pc, ip, lsr r0 @ │ │ │ │ - rsbeq r8, lr, ip, lsl #8 │ │ │ │ - subseq lr, pc, r0, lsl r0 @ │ │ │ │ - ldrdeq r8, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq sp, pc, r8, ror #31 │ │ │ │ + rsbeq r8, lr, ip, lsr #23 │ │ │ │ + ldrheq lr, [pc], #-120 @ │ │ │ │ + ldrsbeq lr, [pc], #-112 @ │ │ │ │ + rsbeq r8, lr, r4, ror fp │ │ │ │ + ldrsbeq lr, [pc], #-124 @ │ │ │ │ + ldrsheq lr, [pc], #-120 @ │ │ │ │ + rsbeq r8, lr, r4, asr r4 │ │ │ │ + subseq lr, pc, r4, lsr r1 @ │ │ │ │ + ldrheq lr, [pc], #-8 @ │ │ │ │ + rsbeq r8, lr, r8, lsr #8 │ │ │ │ + subseq lr, pc, ip, ror #2 │ │ │ │ + subseq lr, pc, ip, lsr #32 │ │ │ │ + strdeq r8, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq lr, pc, r0 │ │ │ │ + rsbeq r8, lr, ip, asr #7 │ │ │ │ + ldrsbeq sp, [pc], #-248 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq r8, lr, r0, asr #7 │ │ │ │ - subseq sp, pc, ip, asr #31 │ │ │ │ - subseq lr, pc, r4, asr r1 @ │ │ │ │ + strheq r8, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq sp, [pc], #-252 @ │ │ │ │ + subseq lr, pc, r4, asr #2 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 20a6f8 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -40938,15 +40938,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 20b77c │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -41813,48 +41813,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 20bf08 │ │ │ │ mov r2, #0 │ │ │ │ b 20bf08 │ │ │ │ rsbseq pc, pc, ip, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq r7, lr, r2, lsr pc │ │ │ │ + rsbeq r7, lr, r2, lsr #30 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrsbeq pc, [pc], #-136 @ │ │ │ │ - rsbeq r7, lr, ip, asr #13 │ │ │ │ - ldrsbeq sp, [pc], #-32 @ │ │ │ │ + strheq r7, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + subseq sp, pc, r0, asr #5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq r7, lr, r0, ror #12 │ │ │ │ - subseq sp, pc, r8, lsl r4 @ │ │ │ │ - subseq sp, pc, r0, ror #4 │ │ │ │ + rsbeq r7, lr, r0, asr r6 │ │ │ │ + subseq sp, pc, r8, lsl #8 │ │ │ │ + subseq sp, pc, r0, asr r2 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x006e7590 │ │ │ │ - @ instruction: 0x005fd19c │ │ │ │ - ldrheq sp, [pc], #-20 @ │ │ │ │ - rsbeq r7, lr, r8, asr r5 │ │ │ │ - subseq sp, pc, r0, asr #3 │ │ │ │ - ldrsbeq sp, [pc], #-28 @ │ │ │ │ + rsbeq r7, lr, r0, lsl #11 │ │ │ │ + subseq sp, pc, ip, lsl #3 │ │ │ │ + subseq sp, pc, r4, lsr #3 │ │ │ │ + rsbeq r7, lr, r8, asr #10 │ │ │ │ + ldrheq sp, [pc], #-16 @ │ │ │ │ + subseq sp, pc, ip, asr #3 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - strheq r6, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x005fca94 │ │ │ │ - subseq ip, pc, r8, lsl sl @ │ │ │ │ - rsbeq r6, lr, r8, lsl #27 │ │ │ │ - subseq ip, pc, ip, asr #21 │ │ │ │ - subseq ip, pc, ip, lsl #19 │ │ │ │ - rsbeq r6, lr, r0, ror #26 │ │ │ │ - subseq ip, pc, r4, ror #18 │ │ │ │ - rsbeq r6, lr, r0, lsr sp │ │ │ │ - subseq ip, pc, ip, lsr r9 @ │ │ │ │ + rsbeq r6, lr, r4, lsr #27 │ │ │ │ + subseq ip, pc, r4, lsl #21 │ │ │ │ + subseq ip, pc, r8, lsl #20 │ │ │ │ + rsbeq r6, lr, r8, ror sp │ │ │ │ + ldrheq ip, [pc], #-172 @ │ │ │ │ + subseq ip, pc, ip, ror r9 @ │ │ │ │ + rsbeq r6, lr, r0, asr sp │ │ │ │ + subseq ip, pc, r4, asr r9 @ │ │ │ │ + rsbeq r6, lr, r0, lsr #26 │ │ │ │ + subseq ip, pc, ip, lsr #18 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq r6, lr, r4, lsl sp │ │ │ │ - subseq ip, pc, r0, lsr #18 │ │ │ │ - subseq ip, pc, r8, lsr #21 │ │ │ │ + rsbeq r6, lr, r4, lsl #26 │ │ │ │ + subseq ip, pc, r0, lsl r9 @ │ │ │ │ + @ instruction: 0x005fca98 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -42332,26 +42332,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 20cdc8 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 20cdb8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 807540 │ │ │ │ + bl 807538 │ │ │ │ cmp r0, #0 │ │ │ │ beq 20cd24 │ │ │ │ b 20cc30 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 806f44 │ │ │ │ + bl 806f3c │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -42500,15 +42500,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 20d0cc │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 20d0e4 │ │ │ │ - bl 806d74 │ │ │ │ + bl 806d6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 20cfdc │ │ │ │ b 20ce7c │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -42518,15 +42518,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 806460 │ │ │ │ + bl 806458 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -42694,15 +42694,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [pc], #-32 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, lr, ip, ror #14 │ │ │ │ + rsbeq r6, lr, ip, asr r7 │ │ │ │ ldrheq lr, [pc], #-20 @ │ │ │ │ │ │ │ │ 0020d290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -42821,15 +42821,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 20d4d0 │ │ │ │ @@ -43714,44 +43714,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 20d6f0 │ │ │ │ rsbseq lr, pc, r0, asr r1 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, lr, sl, ror #3 │ │ │ │ + ldrdeq r6, [lr], #-26 @ 0xffffffe6 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq sp, pc, r4, lsr #23 │ │ │ │ - strheq r5, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - ldrheq fp, [pc], #-88 @ │ │ │ │ + rsbeq r5, lr, r4, lsr #19 │ │ │ │ + subseq fp, pc, r8, lsr #11 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq r5, lr, r0, asr r9 │ │ │ │ - subseq fp, pc, r8, lsl #14 │ │ │ │ - subseq fp, pc, r0, asr r5 @ │ │ │ │ + rsbeq r5, lr, r0, asr #18 │ │ │ │ + ldrsheq fp, [pc], #-104 @ │ │ │ │ + subseq fp, pc, r0, asr #10 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x006e5894 │ │ │ │ - subseq fp, pc, r0, lsr #9 │ │ │ │ - ldrheq fp, [pc], #-72 @ │ │ │ │ - rsbeq r5, lr, ip, asr r8 │ │ │ │ - subseq fp, pc, r4, asr #9 │ │ │ │ - subseq fp, pc, r0, ror #9 │ │ │ │ - ldrdeq r5, [lr], #-8 @ │ │ │ │ - ldrheq sl, [pc], #-216 @ │ │ │ │ - subseq sl, pc, ip, lsr sp @ │ │ │ │ - rsbeq r5, lr, ip, lsr #1 │ │ │ │ - ldrsheq sl, [pc], #-208 @ │ │ │ │ - ldrheq sl, [pc], #-192 @ │ │ │ │ - rsbeq r5, lr, r4, lsl #1 │ │ │ │ - subseq sl, pc, r8, lsl #25 │ │ │ │ - rsbeq r5, lr, r4, asr r0 │ │ │ │ - subseq sl, pc, r0, ror #24 │ │ │ │ + rsbeq r5, lr, r4, lsl #17 │ │ │ │ + @ instruction: 0x005fb490 │ │ │ │ + subseq fp, pc, r8, lsr #9 │ │ │ │ + rsbeq r5, lr, ip, asr #16 │ │ │ │ + ldrheq fp, [pc], #-68 @ │ │ │ │ + ldrsbeq fp, [pc], #-64 @ │ │ │ │ + rsbeq r5, lr, r8, asr #1 │ │ │ │ + subseq sl, pc, r8, lsr #27 │ │ │ │ + subseq sl, pc, ip, lsr #26 │ │ │ │ + @ instruction: 0x006e509c │ │ │ │ + subseq sl, pc, r0, ror #27 │ │ │ │ + subseq sl, pc, r0, lsr #25 │ │ │ │ + rsbeq r5, lr, r4, ror r0 │ │ │ │ + subseq sl, pc, r8, ror ip @ │ │ │ │ + rsbeq r5, lr, r4, asr #32 │ │ │ │ + subseq sl, pc, r0, asr ip @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq r5, lr, r8, lsr r0 │ │ │ │ - subseq sl, pc, r4, asr #24 │ │ │ │ - subseq sl, pc, ip, asr #27 │ │ │ │ + rsbeq r5, lr, r8, lsr #32 │ │ │ │ + subseq sl, pc, r4, lsr ip @ │ │ │ │ + ldrheq sl, [pc], #-220 @ │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -44303,31 +44303,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -45086,30 +45086,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 20f9c4 │ │ │ │ rsbseq ip, pc, ip, lsr fp @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r4, lr, r2, ror r6 │ │ │ │ + rsbeq r4, lr, r2, ror #12 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ rsbseq fp, pc, r0, lsr #31 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - rsbeq r3, lr, r8, ror r9 │ │ │ │ - subseq r9, pc, r0, lsr r7 @ │ │ │ │ - subseq r9, pc, ip, ror r5 @ │ │ │ │ + rsbeq r3, lr, r8, ror #18 │ │ │ │ + subseq r9, pc, r0, lsr #14 │ │ │ │ + subseq r9, pc, ip, ror #10 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq r3, lr, ip, lsr #18 │ │ │ │ - @ instruction: 0x005f9594 │ │ │ │ - ldrheq r9, [pc], #-80 @ │ │ │ │ - strdeq r3, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - ldrsheq r9, [pc], #-76 @ │ │ │ │ + rsbeq r3, lr, ip, lsl r9 │ │ │ │ + subseq r9, pc, r4, lsl #11 │ │ │ │ + subseq r9, pc, r0, lsr #11 │ │ │ │ + rsbeq r3, lr, r8, ror #17 │ │ │ │ + subseq r9, pc, ip, ror #9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -46667,31 +46667,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - rsbeq r2, lr, r8, lsl #18 │ │ │ │ - subseq r8, pc, ip, lsl #10 │ │ │ │ - ldrdeq r2, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - subseq r8, pc, r0, lsr #12 │ │ │ │ - subseq r8, pc, r4, ror #9 │ │ │ │ - strheq r2, [lr], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x005f8590 │ │ │ │ - subseq r8, pc, r4, lsl r5 @ │ │ │ │ - rsbeq r2, lr, r8, lsl #17 │ │ │ │ - subseq r8, pc, ip, lsl #9 │ │ │ │ + strdeq r2, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsheq r8, [pc], #-76 @ │ │ │ │ + rsbeq r2, lr, ip, asr #17 │ │ │ │ + subseq r8, pc, r0, lsl r6 @ │ │ │ │ + ldrsbeq r8, [pc], #-68 @ │ │ │ │ + rsbeq r2, lr, r0, lsr #17 │ │ │ │ + subseq r8, pc, r0, lsl #11 │ │ │ │ + subseq r8, pc, r4, lsl #10 │ │ │ │ + rsbeq r2, lr, r8, ror r8 │ │ │ │ + subseq r8, pc, ip, ror r4 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq r2, lr, r0, ror #16 │ │ │ │ - subseq r8, pc, r8, ror #8 │ │ │ │ - ldrsheq r8, [pc], #-80 @ │ │ │ │ - rsbeq r2, lr, r8, lsr r8 │ │ │ │ - subseq r8, pc, r4, asr #8 │ │ │ │ - subseq r8, pc, ip, asr r4 @ │ │ │ │ + rsbeq r2, lr, r0, asr r8 │ │ │ │ + subseq r8, pc, r8, asr r4 @ │ │ │ │ + subseq r8, pc, r0, ror #11 │ │ │ │ + rsbeq r2, lr, r8, lsr #16 │ │ │ │ + subseq r8, pc, r4, lsr r4 @ │ │ │ │ + subseq r8, pc, ip, asr #8 │ │ │ │ │ │ │ │ 002110d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -46775,15 +46775,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, pc, r8, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, lr, r4, lsl #15 │ │ │ │ + rsbeq r2, lr, r4, ror r7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ rsbseq sl, pc, r4, lsl r2 @ │ │ │ │ │ │ │ │ 00211240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -46806,23 +46806,23 @@ │ │ │ │ beq 2112f0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2112fc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 807320 │ │ │ │ + bl 807318 │ │ │ │ ldr r3, [pc, #248] @ 2113ac │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 21133c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 807540 │ │ │ │ + bl 807538 │ │ │ │ cmp r0, #0 │ │ │ │ bne 21134c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -46910,29 +46910,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 2114b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806a80 │ │ │ │ + bl 806a78 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 2115ac │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 211508 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 806d74 │ │ │ │ + bl 806d6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 211518 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -47083,15 +47083,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, pc, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, lr, r0, lsr #5 │ │ │ │ + @ instruction: 0x006e2290 │ │ │ │ rsbseq r9, pc, r0, asr sp @ │ │ │ │ │ │ │ │ 002116f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -47177,15 +47177,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -47205,15 +47205,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2119c0 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -47930,38 +47930,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 212480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ ldrsbeq r9, [pc], #-204 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, lr, r2, asr #29 │ │ │ │ + strheq r1, [lr], #-226 @ 0xffffff1e @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r9, pc, r0, ror r9 @ │ │ │ │ - rsbeq r1, lr, r0, lsl #22 │ │ │ │ - subseq r7, pc, ip, lsl #16 │ │ │ │ - subseq r7, pc, r4, lsl #14 │ │ │ │ + strdeq r1, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsheq r7, [pc], #-124 @ │ │ │ │ + ldrsheq r7, [pc], #-100 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - rsbeq r1, lr, r8, asr sl │ │ │ │ - subseq r7, pc, r4, ror #12 │ │ │ │ - subseq r7, pc, ip, ror r6 @ │ │ │ │ - rsbeq r1, lr, lr, asr #15 │ │ │ │ - rsbeq r1, lr, r4, lsl #12 │ │ │ │ - subseq r7, pc, ip, ror #4 │ │ │ │ - subseq r7, pc, r8, lsl #5 │ │ │ │ - rsbeq r1, lr, ip, lsr #10 │ │ │ │ - subseq r7, pc, r0, lsr r1 @ │ │ │ │ + rsbeq r1, lr, r8, asr #20 │ │ │ │ + subseq r7, pc, r4, asr r6 @ │ │ │ │ + subseq r7, pc, ip, ror #12 │ │ │ │ + strheq r1, [lr], #-126 @ 0xffffff82 @ │ │ │ │ + strdeq r1, [lr], #-84 @ 0xffffffac @ │ │ │ │ + subseq r7, pc, ip, asr r2 @ │ │ │ │ + subseq r7, pc, r8, ror r2 @ │ │ │ │ + rsbeq r1, lr, ip, lsl r5 │ │ │ │ + subseq r7, pc, r0, lsr #2 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq r1, lr, ip, ror #9 │ │ │ │ - subseq r7, pc, ip, asr #3 │ │ │ │ - subseq r7, pc, r0, asr r1 @ │ │ │ │ - rsbeq r1, lr, r4, asr #9 │ │ │ │ - subseq r7, pc, ip, asr #1 │ │ │ │ - @ instruction: 0x006e1498 │ │ │ │ - subseq r7, pc, r4, lsr #1 │ │ │ │ + ldrdeq r1, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrheq r7, [pc], #-28 @ │ │ │ │ + subseq r7, pc, r0, asr #2 │ │ │ │ + strheq r1, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + ldrheq r7, [pc], #-12 @ │ │ │ │ + rsbeq r1, lr, r8, lsl #9 │ │ │ │ + @ instruction: 0x005f7094 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00212484 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -48102,26 +48102,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2126d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -48150,15 +48150,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 21278c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -48167,26 +48167,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -48254,23 +48254,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 212930 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -48299,35 +48299,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 2129e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -48958,44 +48958,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 2130d0 │ │ │ │ rsbseq r8, pc, r8, lsr pc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x006e0c9b │ │ │ │ + rsbeq r0, lr, fp, lsl #25 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ rsbseq r8, pc, r8, lsl #13 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - rsbeq r0, lr, r8, asr #12 │ │ │ │ - subseq r6, pc, r4, asr r3 @ │ │ │ │ - subseq r6, pc, r8, asr #4 │ │ │ │ + rsbeq r0, lr, r8, lsr r6 │ │ │ │ + subseq r6, pc, r4, asr #6 │ │ │ │ + subseq r6, pc, r8, lsr r2 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - strdeq r0, [lr], #-27 @ 0xffffffe5 @ │ │ │ │ + rsbeq r0, lr, fp, ror #3 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - rsbeq pc, sp, r0, lsr #30 │ │ │ │ - subseq r5, pc, r8, lsl #23 │ │ │ │ - subseq r5, pc, r4, lsr #23 │ │ │ │ + rsbeq pc, sp, r0, lsl pc @ │ │ │ │ + subseq r5, pc, r8, ror fp @ │ │ │ │ + @ instruction: 0x005f5b94 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - ldrdeq pc, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsbeq r5, [pc], #-152 @ │ │ │ │ + rsbeq pc, sp, r4, asr #27 │ │ │ │ + subseq r5, pc, r8, asr #19 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq pc, sp, r0, asr #26 │ │ │ │ - subseq r5, pc, r0, lsr #20 │ │ │ │ - subseq r5, pc, r4, lsr #19 │ │ │ │ - strdeq pc, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - subseq r5, pc, r8, lsl #18 │ │ │ │ - subseq r5, pc, r0, lsr #18 │ │ │ │ - ldrdeq pc, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - subseq r5, pc, r4, ror #17 │ │ │ │ - strheq pc, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - ldrheq r5, [pc], #-140 @ │ │ │ │ + rsbeq pc, sp, r0, lsr sp @ │ │ │ │ + subseq r5, pc, r0, lsl sl @ │ │ │ │ + @ instruction: 0x005f5994 │ │ │ │ + rsbeq pc, sp, ip, ror #25 │ │ │ │ + ldrsheq r5, [pc], #-136 @ │ │ │ │ + subseq r5, pc, r0, lsl r9 @ │ │ │ │ + rsbeq pc, sp, ip, asr #25 │ │ │ │ + ldrsbeq r5, [pc], #-132 @ │ │ │ │ + rsbeq pc, sp, r8, lsr #25 │ │ │ │ + subseq r5, pc, ip, lsr #17 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -49602,26 +49602,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 213e38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -49650,15 +49650,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 213ef4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -49667,26 +49667,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -49754,23 +49754,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 214098 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -49799,35 +49799,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 21414c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -50001,17 +50001,17 @@ │ │ │ │ bl 1fd178 │ │ │ │ mov r1, r0 │ │ │ │ b 2142c4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, pc, r8, asr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, pc, ip, lsl r7 @ │ │ │ │ - rsbeq pc, sp, ip, lsl r5 @ │ │ │ │ - subseq r5, pc, r8, lsr #4 │ │ │ │ - subseq r5, pc, ip, lsl r1 @ │ │ │ │ + rsbeq pc, sp, ip, lsl #10 │ │ │ │ + subseq r5, pc, r8, lsl r2 @ │ │ │ │ + subseq r5, pc, ip, lsl #2 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 0021447c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -50095,15 +50095,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, ip, asr pc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq pc, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq pc, sp, r8, asr #7 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r6, pc, r4, ror #28 │ │ │ │ │ │ │ │ 002145ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -50193,15 +50193,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, ip, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, sp, r4, ror #4 │ │ │ │ + rsbeq pc, sp, r4, asr r2 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r6, pc, r4, ror #25 │ │ │ │ │ │ │ │ 00214768 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -50296,15 +50296,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r8, ror #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, sp, ip, ror #1 │ │ │ │ + ldrdeq pc, [sp], #-12 @ │ │ │ │ rsbseq r6, pc, r8, asr fp @ │ │ │ │ │ │ │ │ 002148f8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50655,19 +50655,19 @@ │ │ │ │ bl 1ffdbc │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 214dac │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r8, asr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, r8, asr #22 │ │ │ │ - rsbeq lr, sp, r4, ror #21 │ │ │ │ + rsbeq lr, sp, r8, lsr fp │ │ │ │ + ldrdeq lr, [sp], #-164 @ 0xffffff5c @ │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r6, pc, r0, lsl #12 │ │ │ │ - rsbeq lr, sp, r8, ror #20 │ │ │ │ + rsbeq lr, sp, r8, asr sl │ │ │ │ │ │ │ │ 00214e80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -50749,19 +50749,19 @@ │ │ │ │ bl 1ffdbc │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 214f18 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, ip, asr r5 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq lr, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq lr, sp, r8, ror r9 │ │ │ │ + rsbeq lr, sp, ip, asr #19 │ │ │ │ + rsbeq lr, sp, r8, ror #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x007f6490 │ │ │ │ - strdeq lr, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, sp, r8, ror #17 │ │ │ │ │ │ │ │ 00214ff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -50845,28 +50845,28 @@ │ │ │ │ bl 1ffdbc │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 21508c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r8, ror #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, ip, asr #16 │ │ │ │ - rsbeq lr, sp, r0, lsl #16 │ │ │ │ + rsbeq lr, sp, ip, lsr r8 │ │ │ │ + strdeq lr, [sp], #-112 @ 0xffffff90 @ │ │ │ │ rsbseq r6, pc, r4, lsr #6 │ │ │ │ │ │ │ │ 00215160 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 215198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 806758 │ │ │ │ + bl 806750 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 2151b8 │ │ │ │ @@ -50965,16 +50965,16 @@ │ │ │ │ bl 1ffdbc │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 215258 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, ip, lsl r2 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006de690 │ │ │ │ - rsbeq lr, sp, ip, lsr r6 │ │ │ │ + rsbeq lr, sp, r0, lsl #13 │ │ │ │ + rsbeq lr, sp, ip, lsr #12 │ │ │ │ rsbseq r6, pc, r8, ror #2 │ │ │ │ │ │ │ │ 00215330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -51051,16 +51051,16 @@ │ │ │ │ bl 1ffdbc │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2153c4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r0, lsr #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, ip, lsl #10 │ │ │ │ - rsbeq lr, sp, ip, asr #9 │ │ │ │ + strdeq lr, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + strheq lr, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r5, pc, r4, ror #31 │ │ │ │ │ │ │ │ 00215484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51136,16 +51136,16 @@ │ │ │ │ bl 1ffdbc │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 215510 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r4, asr pc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, ip, asr #7 │ │ │ │ - rsbeq lr, sp, r0, lsl #7 │ │ │ │ + strheq lr, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq lr, sp, r0, ror r3 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x007f5e98 │ │ │ │ │ │ │ │ 002155d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51221,16 +51221,16 @@ │ │ │ │ bl 1ffdbc │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 21565c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r8, lsl #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, r0, lsl #5 │ │ │ │ - rsbeq lr, sp, r4, lsr r2 │ │ │ │ + rsbeq lr, sp, r0, ror r2 │ │ │ │ + rsbeq lr, sp, r4, lsr #4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r5, pc, ip, asr #26 │ │ │ │ │ │ │ │ 0021571c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51308,16 +51308,16 @@ │ │ │ │ bl 1ffdbc │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2157a8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r5, [pc], #-204 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, r0, lsr r1 │ │ │ │ - rsbeq lr, sp, ip, ror #1 │ │ │ │ + rsbeq lr, sp, r0, lsr #2 │ │ │ │ + ldrdeq lr, [sp], #-12 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r5, pc, r0, lsl #24 │ │ │ │ │ │ │ │ 00215870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51397,16 +51397,16 @@ │ │ │ │ bl 1ffdbc │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 215904 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r0, ror #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, ip, asr #31 │ │ │ │ - @ instruction: 0x006ddf90 │ │ │ │ + strheq sp, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sp, sp, r0, lsl #31 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r5, pc, r4, lsr #21 │ │ │ │ │ │ │ │ 002159cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51512,17 +51512,17 @@ │ │ │ │ b 215ac0 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 215b44 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r0, ror #19 │ │ │ │ - rsbeq sp, sp, ip, ror #28 │ │ │ │ + rsbeq sp, sp, ip, asr lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq sp, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sp, sp, r8, asr #27 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrsheq r5, [pc], #-136 @ │ │ │ │ │ │ │ │ 00215b94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51628,17 +51628,17 @@ │ │ │ │ b 215c88 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 215d0c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r8, lsl r8 @ │ │ │ │ - rsbeq sp, sp, r4, lsr #25 │ │ │ │ + @ instruction: 0x006ddc94 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r0, lsl ip │ │ │ │ + rsbeq sp, sp, r0, lsl #24 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r5, pc, r0, lsr r7 @ │ │ │ │ │ │ │ │ 00215d5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51719,15 +51719,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 1fd07c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 215e28 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r8, ror r6 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq sp, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, sp, r0, asr #21 │ │ │ │ rsbseq r5, pc, ip, lsr #11 │ │ │ │ │ │ │ │ 00215eb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -51808,15 +51808,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1fd07c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 215f84 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r4, lsr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006dd994 │ │ │ │ + rsbeq sp, sp, r4, lsl #19 │ │ │ │ rsbseq r5, pc, r0, asr r4 @ │ │ │ │ │ │ │ │ 00216010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -51942,20 +51942,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrheq r5, [pc], #-60 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r4, ror #14 │ │ │ │ + rsbeq sp, sp, r4, asr r7 │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r5, pc, r4, lsl #5 │ │ │ │ - rsbeq sp, sp, r8, lsr #13 │ │ │ │ - subseq r3, pc, r0, lsl r3 @ │ │ │ │ - subseq r3, pc, ip, lsr #6 │ │ │ │ + @ instruction: 0x006dd698 │ │ │ │ + subseq r3, pc, r0, lsl #6 │ │ │ │ + subseq r3, pc, ip, lsl r3 @ │ │ │ │ │ │ │ │ 00216230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -52080,20 +52080,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0x007f519c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r4, asr #10 │ │ │ │ + rsbeq sp, sp, r4, lsr r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r5, pc, r4, rrx │ │ │ │ - rsbeq sp, sp, r8, lsl #9 │ │ │ │ - ldrsheq r3, [pc], #-0 @ │ │ │ │ - subseq r3, pc, ip, lsl #2 │ │ │ │ + rsbeq sp, sp, r8, ror r4 │ │ │ │ + subseq r3, pc, r0, ror #1 │ │ │ │ + ldrsheq r3, [pc], #-12 @ │ │ │ │ │ │ │ │ 00216450 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -52194,17 +52194,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r4, pc, r4, lsl #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r4, [pc], #-236 @ │ │ │ │ - rsbeq sp, sp, ip, asr #5 │ │ │ │ - subseq r2, pc, r4, lsr pc @ │ │ │ │ - subseq r2, pc, r0, asr pc @ │ │ │ │ + strheq sp, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + subseq r2, pc, r4, lsr #30 │ │ │ │ + subseq r2, pc, r0, asr #30 │ │ │ │ │ │ │ │ 00216604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -52283,15 +52283,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 1fd07c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2166d0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r4, [pc], #-208 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r8, lsr #4 │ │ │ │ + rsbeq sp, sp, r8, lsl r2 │ │ │ │ rsbseq r4, pc, r4, lsl #26 │ │ │ │ │ │ │ │ 0021675c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -52372,15 +52372,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1fd07c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 21682c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, pc, ip, ror ip @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, ip, ror #1 │ │ │ │ + ldrdeq sp, [sp], #-12 @ │ │ │ │ rsbseq r4, pc, r8, lsr #23 │ │ │ │ │ │ │ │ 002168b8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -52455,15 +52455,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 1fd07c │ │ │ │ ldrb r3, [sp] │ │ │ │ b 21696c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, pc, ip, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, ip, lsl #31 │ │ │ │ + rsbeq ip, sp, ip, ror pc │ │ │ │ rsbseq r4, pc, r8, ror #20 │ │ │ │ │ │ │ │ 002169fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -52557,20 +52557,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq r4, pc, r0, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, r0, asr lr │ │ │ │ - @ instruction: 0x006dcd9c │ │ │ │ - rsbeq ip, sp, ip, ror #27 │ │ │ │ + rsbeq ip, sp, r0, asr #28 │ │ │ │ + rsbeq ip, sp, ip, lsl #27 │ │ │ │ + ldrdeq ip, [sp], #-220 @ 0xffffff24 @ │ │ │ │ rsbseq r4, pc, r0, lsl r9 @ │ │ │ │ - rsbeq ip, sp, r0, asr #26 │ │ │ │ - subseq r2, pc, r8, asr #18 │ │ │ │ + rsbeq ip, sp, r0, lsr sp │ │ │ │ + subseq r2, pc, r8, lsr r9 @ │ │ │ │ │ │ │ │ 00216b9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 216d18 │ │ │ │ @@ -52662,21 +52662,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq r4, pc, r0, asr #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq ip, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq ip, sp, r2, lsl #24 │ │ │ │ - rsbeq ip, sp, ip, asr #24 │ │ │ │ + rsbeq ip, sp, r0, lsr #25 │ │ │ │ + strdeq ip, [sp], #-178 @ 0xffffff4e @ │ │ │ │ + rsbeq ip, sp, ip, lsr ip │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r4, pc, ip, ror #14 │ │ │ │ - rsbeq ip, sp, r4, lsr #23 │ │ │ │ - subseq r2, pc, ip, lsr #15 │ │ │ │ + @ instruction: 0x006dcb94 │ │ │ │ + @ instruction: 0x005f279c │ │ │ │ │ │ │ │ 00216d3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -52771,21 +52771,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ @ instruction: 0x007f4694 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq ip, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq ip, sp, ip, asr sl │ │ │ │ - rsbeq ip, sp, r0, lsr #21 │ │ │ │ + rsbeq ip, sp, ip, ror #21 │ │ │ │ + rsbeq ip, sp, ip, asr #20 │ │ │ │ + @ instruction: 0x006dca90 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r4, pc, r0, asr #11 │ │ │ │ - strdeq ip, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - subseq r2, pc, r0, lsl #12 │ │ │ │ + rsbeq ip, sp, r8, ror #19 │ │ │ │ + ldrsheq r2, [pc], #-80 @ │ │ │ │ │ │ │ │ 00216ee8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 21706c │ │ │ │ @@ -52879,21 +52879,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ ldrsheq r4, [pc], #-68 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, r4, ror r9 │ │ │ │ - rsbeq ip, sp, r2, asr #17 │ │ │ │ - rsbeq ip, sp, r0, lsl #18 │ │ │ │ + rsbeq ip, sp, r4, ror #18 │ │ │ │ + strheq ip, [sp], #-130 @ 0xffffff7e @ │ │ │ │ + strdeq ip, [sp], #-128 @ 0xffffff80 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r4, pc, r0, lsr #8 │ │ │ │ - rsbeq ip, sp, r0, asr r8 │ │ │ │ - subseq r2, pc, r8, asr r4 @ │ │ │ │ + rsbeq ip, sp, r0, asr #16 │ │ │ │ + subseq r2, pc, r8, asr #8 │ │ │ │ │ │ │ │ 00217090 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -52986,19 +52986,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq r4, pc, r4, lsr r3 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, r8, lsr #15 │ │ │ │ - strdeq ip, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x006dc798 │ │ │ │ + rsbeq ip, sp, r4, ror #13 │ │ │ │ rsbseq r4, pc, ip, ror r2 @ │ │ │ │ - strheq ip, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrheq r2, [pc], #-36 @ │ │ │ │ + rsbeq ip, sp, r0, lsr #13 │ │ │ │ + subseq r2, pc, r4, lsr #5 │ │ │ │ │ │ │ │ 0021722c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -53091,19 +53091,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq r4, pc, r8, lsr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, lr, ror r5 │ │ │ │ + rsbeq ip, sp, lr, ror #10 │ │ │ │ rsbseq r4, pc, r4, lsl #2 │ │ │ │ - rsbeq ip, sp, ip, asr r5 │ │ │ │ - rsbeq ip, sp, r4, lsl r5 │ │ │ │ - subseq r2, pc, r8, lsl r1 @ │ │ │ │ + rsbeq ip, sp, ip, asr #10 │ │ │ │ + rsbeq ip, sp, r4, lsl #10 │ │ │ │ + subseq r2, pc, r8, lsl #2 │ │ │ │ │ │ │ │ 002173c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -53164,15 +53164,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, pc, r4, lsl r0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, ip, ror r4 │ │ │ │ + rsbeq ip, sp, ip, ror #8 │ │ │ │ rsbseq r3, pc, r8, ror pc @ │ │ │ │ │ │ │ │ 002174d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53234,15 +53234,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r4, lsl #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, ip, ror #6 │ │ │ │ + rsbeq ip, sp, ip, asr r3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r3, pc, r8, ror #28 │ │ │ │ │ │ │ │ 002175f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53304,15 +53304,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, ip, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, r4, asr r2 │ │ │ │ + rsbeq ip, sp, r4, asr #4 │ │ │ │ rsbseq r3, pc, r0, asr sp @ │ │ │ │ │ │ │ │ 002176f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53371,15 +53371,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r4, ror #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, ip, asr #2 │ │ │ │ + rsbeq ip, sp, ip, lsr r1 │ │ │ │ rsbseq r3, pc, r8, asr #24 │ │ │ │ │ │ │ │ 002177fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53441,15 +53441,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r0, ror #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, r8, asr #32 │ │ │ │ + rsbeq ip, sp, r8, lsr r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r3, pc, r4, asr #22 │ │ │ │ │ │ │ │ 00217914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53511,15 +53511,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r8, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r0, lsr pc │ │ │ │ + rsbeq fp, sp, r0, lsr #30 │ │ │ │ rsbseq r3, pc, ip, lsr #20 │ │ │ │ │ │ │ │ 00217a1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53578,15 +53578,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r0, asr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r8, lsr #28 │ │ │ │ + rsbeq fp, sp, r8, lsl lr │ │ │ │ rsbseq r3, pc, r4, lsr #18 │ │ │ │ │ │ │ │ 00217b20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53647,15 +53647,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, sp, r0, ror #26 │ │ │ │ + rsbeq fp, sp, r0, asr sp │ │ │ │ rsbseq r3, pc, r8, lsr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r3, pc, ip, lsl r8 @ │ │ │ │ │ │ │ │ 00217c3c : │ │ │ │ @@ -53718,15 +53718,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, sp, r4, asr #24 │ │ │ │ + rsbeq fp, sp, r4, lsr ip │ │ │ │ rsbseq r3, pc, ip, lsl #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, pc, r0, lsl #14 │ │ │ │ │ │ │ │ 00217d48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53786,15 +53786,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, sp, r8, lsr fp │ │ │ │ + rsbeq fp, sp, r8, lsr #22 │ │ │ │ rsbseq r3, pc, r0, lsl #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r3, [pc], #-84 @ │ │ │ │ │ │ │ │ 00217e50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53858,15 +53858,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, ip, lsl #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r8, lsl #20 │ │ │ │ + strdeq fp, [sp], #-152 @ 0xffffff68 @ │ │ │ │ ldrsheq r3, [pc], #-64 @ │ │ │ │ │ │ │ │ 00217f60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53928,15 +53928,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, ip, ror r4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq fp, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq fp, sp, r8, ror #17 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r3, pc, r0, ror #7 │ │ │ │ │ │ │ │ 00218078 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53998,15 +53998,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r4, ror #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r0, ror #15 │ │ │ │ + ldrdeq fp, [sp], #-112 @ 0xffffff90 @ │ │ │ │ rsbseq r3, pc, r8, asr #5 │ │ │ │ │ │ │ │ 00218180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54065,15 +54065,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, ip, asr r2 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq fp, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq fp, sp, r8, asr #13 │ │ │ │ rsbseq r3, pc, r0, asr #3 │ │ │ │ │ │ │ │ 00218284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54133,15 +54133,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r8, asr r1 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq fp, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq fp, sp, r0, asr #11 │ │ │ │ rsbseq r3, pc, r4, asr #1 │ │ │ │ │ │ │ │ 0021838c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54201,15 +54201,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r0, asr r0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r8, asr #9 │ │ │ │ + strheq fp, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrheq r2, [pc], #-252 @ │ │ │ │ │ │ │ │ 0021849c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54269,15 +54269,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r0, asr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq fp, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq fp, sp, r8, lsr #7 │ │ │ │ rsbseq r2, pc, ip, lsr #29 │ │ │ │ │ │ │ │ 0021859c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54334,15 +54334,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r0, asr #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq fp, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq fp, sp, r8, lsr #5 │ │ │ │ rsbseq r2, pc, ip, lsr #27 │ │ │ │ │ │ │ │ 00218698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54402,15 +54402,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r4, asr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq fp, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq fp, sp, ip, lsr #3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrheq r2, [pc], #-192 @ │ │ │ │ │ │ │ │ 002187a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54470,15 +54470,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r4, lsr ip @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, ip, lsr #1 │ │ │ │ + @ instruction: 0x006db09c │ │ │ │ rsbseq r2, pc, r0, lsr #23 │ │ │ │ │ │ │ │ 002188a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54535,15 +54535,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r4, lsr fp @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, ip, lsr #31 │ │ │ │ + @ instruction: 0x006daf9c │ │ │ │ rsbseq r2, pc, r0, lsr #21 │ │ │ │ │ │ │ │ 002189a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54606,15 +54606,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r8, lsr sl @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006dae98 │ │ │ │ + rsbeq sl, sp, r8, lsl #29 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x007f2998 │ │ │ │ │ │ │ │ 00218ac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54677,15 +54677,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, ip, lsl r9 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, ip, ror sp │ │ │ │ + rsbeq sl, sp, ip, ror #26 │ │ │ │ rsbseq r2, pc, ip, ror r8 @ │ │ │ │ │ │ │ │ 00218bcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54745,15 +54745,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r0, lsl r8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r0, ror ip │ │ │ │ + rsbeq sl, sp, r0, ror #24 │ │ │ │ rsbseq r2, pc, r0, ror r7 @ │ │ │ │ │ │ │ │ 00218cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -54821,15 +54821,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r4, ror #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r4, asr fp │ │ │ │ + rsbeq sl, sp, r4, asr #22 │ │ │ │ rsbseq r2, pc, ip, asr #12 │ │ │ │ │ │ │ │ 00218dfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -54896,15 +54896,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r2, [pc], #-92 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, ip, lsr #20 │ │ │ │ + rsbeq sl, sp, ip, lsl sl │ │ │ │ rsbseq r2, pc, r4, lsr #10 │ │ │ │ │ │ │ │ 00218f20 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55043,17 +55043,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrsheq r2, [pc], #-48 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, pc, r4, ror r3 @ │ │ │ │ - rsbeq sl, sp, r0, ror r7 │ │ │ │ - ldrsbeq r0, [pc], #-56 @ │ │ │ │ - ldrsheq r0, [pc], #-52 @ │ │ │ │ + rsbeq sl, sp, r0, ror #14 │ │ │ │ + subseq r0, pc, r8, asr #7 │ │ │ │ + subseq r0, pc, r4, ror #7 │ │ │ │ │ │ │ │ 00219160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -55140,17 +55140,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r2, pc, r0, ror r2 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r2, [pc], #-20 @ │ │ │ │ - strdeq sl, [sp], #-84 @ 0xffffffac @ │ │ │ │ - subseq r0, pc, ip, asr r2 @ │ │ │ │ - subseq r0, pc, r8, ror r2 @ │ │ │ │ + rsbeq sl, sp, r4, ror #11 │ │ │ │ + subseq r0, pc, ip, asr #4 │ │ │ │ + subseq r0, pc, r8, ror #4 │ │ │ │ │ │ │ │ 002192dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 2193d0 │ │ │ │ @@ -55208,15 +55208,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r0, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r8, ror r5 │ │ │ │ + rsbeq sl, sp, r8, ror #10 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r2, pc, r0, ror r0 @ │ │ │ │ │ │ │ │ 002193e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55275,15 +55275,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [pc], #-244 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, ip, ror #8 │ │ │ │ + rsbeq sl, sp, ip, asr r4 │ │ │ │ rsbseq r1, pc, r4, ror #30 │ │ │ │ │ │ │ │ 002194e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55339,15 +55339,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [pc], #-232 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r0, ror r3 │ │ │ │ + rsbeq sl, sp, r0, ror #6 │ │ │ │ rsbseq r1, pc, r8, ror #28 │ │ │ │ │ │ │ │ 002195dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55406,15 +55406,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r0, lsl #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r8, ror r2 │ │ │ │ + rsbeq sl, sp, r8, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r1, pc, r0, ror sp @ │ │ │ │ │ │ │ │ 002196e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55473,15 +55473,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [pc], #-196 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, ip, ror #2 │ │ │ │ + rsbeq sl, sp, ip, asr r1 │ │ │ │ rsbseq r1, pc, r4, ror #24 │ │ │ │ │ │ │ │ 002197e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55537,15 +55537,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [pc], #-184 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r0, ror r0 │ │ │ │ + rsbeq sl, sp, r0, rrx │ │ │ │ rsbseq r1, pc, r8, ror #22 │ │ │ │ │ │ │ │ 002198dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55607,15 +55607,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r0, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r0, ror #30 │ │ │ │ + rsbeq r9, sp, r0, asr pc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r1, pc, r4, ror #20 │ │ │ │ │ │ │ │ 002199f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55677,15 +55677,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r8, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r8, asr #28 │ │ │ │ + rsbeq r9, sp, r8, lsr lr │ │ │ │ rsbseq r1, pc, ip, asr #18 │ │ │ │ │ │ │ │ 00219afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55744,15 +55744,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r0, ror #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r0, asr #26 │ │ │ │ + rsbeq r9, sp, r0, lsr sp │ │ │ │ rsbseq r1, pc, r4, asr #16 │ │ │ │ │ │ │ │ 00219c00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -55819,15 +55819,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r1, [pc], #-120 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r8, lsr #24 │ │ │ │ + rsbeq r9, sp, r8, lsl ip │ │ │ │ rsbseq r1, pc, r4, lsr #14 │ │ │ │ │ │ │ │ 00219d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -55893,15 +55893,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007f1694 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r4, lsl #22 │ │ │ │ + strdeq r9, [sp], #-164 @ 0xffffff5c @ │ │ │ │ rsbseq r1, pc, r0, lsl #12 │ │ │ │ │ │ │ │ 00219e44 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56037,17 +56037,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r1, pc, ip, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, pc, r4, asr r4 @ │ │ │ │ - rsbeq r9, sp, r8, asr r8 │ │ │ │ - subseq pc, lr, r0, asr #9 │ │ │ │ - ldrsbeq pc, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r9, sp, r8, asr #16 │ │ │ │ + ldrheq pc, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + subseq pc, lr, ip, asr #9 │ │ │ │ │ │ │ │ 0021a078 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -56131,17 +56131,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r1, pc, r8, asr r3 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, pc, r0, ror #5 │ │ │ │ - rsbeq r9, sp, r8, ror #13 │ │ │ │ - subseq pc, lr, r0, asr r3 @ │ │ │ │ - subseq pc, lr, ip, ror #6 │ │ │ │ + ldrdeq r9, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + subseq pc, lr, r0, asr #6 │ │ │ │ + subseq pc, lr, ip, asr r3 @ │ │ │ │ │ │ │ │ 0021a1e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 21a2e0 │ │ │ │ @@ -56200,15 +56200,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [pc], #-20 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r4, ror r6 │ │ │ │ + rsbeq r9, sp, r4, ror #12 │ │ │ │ rsbseq r1, pc, r0, ror #2 │ │ │ │ │ │ │ │ 0021a2f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56268,15 +56268,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, ip, ror #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, ip, ror #10 │ │ │ │ + rsbeq r9, sp, ip, asr r5 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r1, pc, r8, asr r0 @ │ │ │ │ │ │ │ │ 0021a400 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56336,15 +56336,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-252 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, ip, asr r4 │ │ │ │ + rsbeq r9, sp, ip, asr #8 │ │ │ │ rsbseq r0, pc, r8, asr #30 │ │ │ │ │ │ │ │ 0021a500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56401,15 +56401,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-236 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, ip, asr r3 │ │ │ │ + rsbeq r9, sp, ip, asr #6 │ │ │ │ rsbseq r0, pc, r8, asr #28 │ │ │ │ │ │ │ │ 0021a5fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56468,15 +56468,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, r0, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r0, ror #4 │ │ │ │ + rsbeq r9, sp, r0, asr r2 │ │ │ │ rsbseq r0, pc, r0, asr sp @ │ │ │ │ │ │ │ │ 0021a700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56535,15 +56535,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-204 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, ip, asr r1 │ │ │ │ + rsbeq r9, sp, ip, asr #2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r0, pc, ip, asr #24 │ │ │ │ │ │ │ │ 0021a80c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -56602,15 +56602,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-176 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r0, asr r0 │ │ │ │ + rsbeq r9, sp, r0, asr #32 │ │ │ │ rsbseq r0, pc, r0, asr #22 │ │ │ │ │ │ │ │ 0021a908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56666,15 +56666,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-164 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r4, asr pc │ │ │ │ + rsbeq r8, sp, r4, asr #30 │ │ │ │ rsbseq r0, pc, r4, asr #20 │ │ │ │ │ │ │ │ 0021aa00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -56726,15 +56726,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, sp, r4, lsl #29 │ │ │ │ + rsbeq r8, sp, r4, ror lr │ │ │ │ rsbseq r0, pc, r8, asr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, pc, r8, asr r9 @ │ │ │ │ │ │ │ │ 0021aaf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -56787,15 +56787,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006d8d94 │ │ │ │ + rsbeq r8, sp, r4, lsl #27 │ │ │ │ ldrsbeq r0, [pc], #-136 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, pc, r8, ror #16 │ │ │ │ │ │ │ │ 0021abdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56855,15 +56855,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, r0, lsl #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r8, ror #24 │ │ │ │ + rsbeq r8, sp, r8, asr ip │ │ │ │ rsbseq r0, pc, r0, ror r7 @ │ │ │ │ │ │ │ │ 0021acdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -56922,15 +56922,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, r0, lsl #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r8, ror #22 │ │ │ │ + rsbeq r8, sp, r8, asr fp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq r0, pc, r0, ror r6 @ │ │ │ │ │ │ │ │ 0021ade4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56988,15 +56988,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r0, [pc], #-88 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r0, ror #20 │ │ │ │ + rsbeq r8, sp, r0, asr sl │ │ │ │ rsbseq r0, pc, r8, ror #10 │ │ │ │ │ │ │ │ 0021aee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57052,15 +57052,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r0, [pc], #-76 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r4, ror #18 │ │ │ │ + rsbeq r8, sp, r4, asr r9 │ │ │ │ rsbseq r0, pc, ip, ror #8 │ │ │ │ │ │ │ │ 0021afd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57119,15 +57119,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, r4, lsl #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, ip, ror #16 │ │ │ │ + rsbeq r8, sp, ip, asr r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq r0, pc, r4, ror r3 @ │ │ │ │ │ │ │ │ 0021b0e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57185,15 +57185,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r0, [pc], #-44 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r4, ror #14 │ │ │ │ + rsbeq r8, sp, r4, asr r7 │ │ │ │ rsbseq r0, pc, ip, ror #4 │ │ │ │ │ │ │ │ 0021b1dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57249,15 +57249,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, r0, lsl #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r8, ror #12 │ │ │ │ + rsbeq r8, sp, r8, asr r6 │ │ │ │ rsbseq r0, pc, r0, ror r1 @ │ │ │ │ │ │ │ │ 0021b2d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57315,15 +57315,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, sp, ip, lsr #11 │ │ │ │ + @ instruction: 0x006d859c │ │ │ │ ldrsheq r0, [pc], #-4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq r0, pc, r4, ror r0 @ │ │ │ │ │ │ │ │ 0021b3e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -57382,15 +57382,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, sp, r0, lsr #9 │ │ │ │ + @ instruction: 0x006d8490 │ │ │ │ rsbseq pc, lr, r8, ror #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, lr, r8, ror #30 │ │ │ │ │ │ │ │ 0021b4e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57447,15 +57447,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, sp, r0, lsr #7 │ │ │ │ + @ instruction: 0x006d8390 │ │ │ │ rsbseq pc, lr, r8, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, lr, r8, ror #28 │ │ │ │ │ │ │ │ 0021b5dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57515,15 +57515,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r0, lsl #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, ip, ror r2 │ │ │ │ + rsbeq r8, sp, ip, ror #4 │ │ │ │ rsbseq pc, lr, r0, ror sp @ │ │ │ │ │ │ │ │ 0021b6dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57582,15 +57582,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r0, lsl #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, ip, ror r1 │ │ │ │ + rsbeq r8, sp, ip, ror #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, r0, ror ip @ │ │ │ │ │ │ │ │ 0021b7e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57648,15 +57648,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq pc, [lr], #-184 @ 0xffffff48 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r4, ror r0 │ │ │ │ + rsbeq r8, sp, r4, rrx │ │ │ │ rsbseq pc, lr, r8, ror #22 │ │ │ │ │ │ │ │ 0021b8e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57712,15 +57712,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq pc, [lr], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r8, ror pc │ │ │ │ + rsbeq r7, sp, r8, ror #30 │ │ │ │ rsbseq pc, lr, ip, ror #20 │ │ │ │ │ │ │ │ 0021b9d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57776,15 +57776,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r4, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, ip, ror lr │ │ │ │ + rsbeq r7, sp, ip, ror #28 │ │ │ │ rsbseq pc, lr, ip, ror r9 @ │ │ │ │ │ │ │ │ 0021bad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57841,15 +57841,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, ip, lsl #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r4, lsl #27 │ │ │ │ + rsbeq r7, sp, r4, ror sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, r4, lsl #17 │ │ │ │ │ │ │ │ 0021bbd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57905,15 +57905,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, ip, lsl #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r4, lsl #25 │ │ │ │ + rsbeq r7, sp, r4, ror ip │ │ │ │ rsbseq pc, lr, r4, lsl #15 │ │ │ │ │ │ │ │ 0021bcc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57967,15 +57967,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r8, lsl r7 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d7b90 │ │ │ │ + rsbeq r7, sp, r0, lsl #23 │ │ │ │ @ instruction: 0x007ef690 │ │ │ │ │ │ │ │ 0021bdb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58032,15 +58032,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r8, lsr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r0, lsr #21 │ │ │ │ + @ instruction: 0x006d7a90 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, r0, lsr #11 │ │ │ │ │ │ │ │ 0021beb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58096,15 +58096,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r8, lsr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r0, lsr #19 │ │ │ │ + @ instruction: 0x006d7990 │ │ │ │ rsbseq pc, lr, r0, lsr #9 │ │ │ │ │ │ │ │ 0021bfa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58158,15 +58158,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r4, lsr r4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, ip, lsr #17 │ │ │ │ + @ instruction: 0x006d789c │ │ │ │ rsbseq pc, lr, ip, lsr #7 │ │ │ │ │ │ │ │ 0021c098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58226,15 +58226,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r4, asr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r4, lsr #15 │ │ │ │ + @ instruction: 0x006d7794 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrheq pc, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 0021c1a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58293,15 +58293,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r8, lsr r2 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d7698 │ │ │ │ + rsbeq r7, sp, r8, lsl #13 │ │ │ │ rsbseq pc, lr, r4, lsr #3 │ │ │ │ │ │ │ │ 0021c2a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58358,15 +58358,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r8, lsr r1 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d7598 │ │ │ │ + rsbeq r7, sp, r8, lsl #11 │ │ │ │ rsbseq pc, lr, r4, lsr #1 │ │ │ │ │ │ │ │ 0021c3a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -58431,15 +58431,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r8, lsl r0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r8, lsl #9 │ │ │ │ + rsbeq r7, sp, r8, ror r4 │ │ │ │ rsbseq lr, lr, ip, lsl #31 │ │ │ │ │ │ │ │ 0021c4bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -58503,15 +58503,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [lr], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, ip, ror #6 │ │ │ │ + rsbeq r7, sp, ip, asr r3 │ │ │ │ rsbseq lr, lr, r0, ror lr │ │ │ │ │ │ │ │ 0021c5d4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58617,15 +58617,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r8, asr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r7, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r7, sp, r8, lsr #3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq lr, lr, r4, asr #25 │ │ │ │ │ │ │ │ 0021c790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58680,15 +58680,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, ip, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r4, asr #1 │ │ │ │ + strheq r7, [sp], #-4 @ │ │ │ │ rsbseq lr, lr, r8, asr #23 │ │ │ │ │ │ │ │ 0021c880 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58741,15 +58741,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, ip, asr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r6, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r6, sp, r4, asr #31 │ │ │ │ ldrsbeq lr, [lr], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 0021c96c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58805,15 +58805,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r0, ror sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r0, ror #29 │ │ │ │ + ldrdeq r6, [sp], #-224 @ 0xffffff20 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq lr, lr, ip, ror #19 │ │ │ │ │ │ │ │ 0021ca68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58868,15 +58868,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r4, ror r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, ip, ror #27 │ │ │ │ + ldrdeq r6, [sp], #-220 @ 0xffffff24 @ │ │ │ │ ldrsheq lr, [lr], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 0021cb58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58929,15 +58929,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r4, lsl #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r6, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r6, sp, ip, ror #25 │ │ │ │ rsbseq lr, lr, r0, lsl #16 │ │ │ │ │ │ │ │ 0021cc44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58996,15 +58996,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007ee798 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r6, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r6, sp, r4, ror #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq lr, lr, r8, lsl #14 │ │ │ │ │ │ │ │ 0021cd4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59062,15 +59062,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007ee690 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r6, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r6, sp, r0, ror #21 │ │ │ │ rsbseq lr, lr, r0, lsl #12 │ │ │ │ │ │ │ │ 0021ce48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59126,15 +59126,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007ee594 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r6, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, sp, r4, ror #19 │ │ │ │ rsbseq lr, lr, r4, lsl #10 │ │ │ │ │ │ │ │ 0021cf40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -59198,15 +59198,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r8, ror r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r8, ror #17 │ │ │ │ + ldrdeq r6, [sp], #-136 @ 0xffffff78 @ │ │ │ │ ldrsheq lr, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 0021d058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -59269,15 +59269,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r0, ror #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r6, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r6, sp, r0, asr #15 │ │ │ │ ldrsbeq lr, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 0021d16c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59383,15 +59383,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq lr, [lr], #-16 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r0, lsr r6 │ │ │ │ + rsbeq r6, sp, r0, lsr #12 │ │ │ │ rsbseq lr, lr, r8, lsr #2 │ │ │ │ │ │ │ │ 0021d324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59448,15 +59448,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq lr, [lr], #-8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r8, lsr r5 │ │ │ │ + rsbeq r6, sp, r8, lsr #10 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq lr, lr, r0, lsr r0 │ │ │ │ │ │ │ │ 0021d424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59512,15 +59512,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq sp, [lr], #-248 @ 0xffffff08 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r8, lsr r4 │ │ │ │ + rsbeq r6, sp, r8, lsr #8 │ │ │ │ rsbseq sp, lr, r0, lsr pc │ │ │ │ │ │ │ │ 0021d518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59574,15 +59574,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r4, asr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r4, asr #6 │ │ │ │ + rsbeq r6, sp, r4, lsr r3 │ │ │ │ rsbseq sp, lr, ip, lsr lr │ │ │ │ │ │ │ │ 0021d608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59637,15 +59637,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sp, [lr], #-212 @ 0xffffff2c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r4, asr r2 │ │ │ │ + rsbeq r6, sp, r4, asr #4 │ │ │ │ rsbseq sp, lr, r0, asr sp │ │ │ │ │ │ │ │ 0021d6fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59701,15 +59701,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r0, ror #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r0, ror #2 │ │ │ │ + rsbeq r6, sp, r0, asr r1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq sp, lr, ip, asr ip │ │ │ │ │ │ │ │ 0021d7f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59764,15 +59764,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r4, ror #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r4, rrx │ │ │ │ + rsbeq r6, sp, r4, asr r0 │ │ │ │ rsbseq sp, lr, r0, ror #22 │ │ │ │ │ │ │ │ 0021d8e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59825,15 +59825,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sp, [lr], #-164 @ 0xffffff5c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, sp, r4, ror pc │ │ │ │ + rsbeq r5, sp, r4, ror #30 │ │ │ │ rsbseq sp, lr, r0, ror sl │ │ │ │ │ │ │ │ 0021d9d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -59916,15 +59916,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 21da48 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r0, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r5, sp, r4, lsl #28 │ │ │ │ + strdeq r5, [sp], #-212 @ 0xffffff2c @ │ │ │ │ rsbseq sp, lr, ip, lsr #18 │ │ │ │ │ │ │ │ 0021db38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60008,15 +60008,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 21dbb0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r0, lsr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x006d5c9c │ │ │ │ + rsbeq r5, sp, ip, lsl #25 │ │ │ │ rsbseq sp, lr, r4, asr #15 │ │ │ │ │ │ │ │ 0021dca0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60100,15 +60100,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 21dd18 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r8, lsr r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r5, sp, r4, lsr fp │ │ │ │ + rsbeq r5, sp, r4, lsr #22 │ │ │ │ rsbseq sp, lr, ip, asr r6 │ │ │ │ │ │ │ │ 0021de08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60184,15 +60184,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 21de7c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sp, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, sp, r8, ror #19 │ │ │ │ + ldrdeq r5, [sp], #-152 @ 0xffffff68 @ │ │ │ │ rsbseq sp, lr, r0, lsl r5 │ │ │ │ │ │ │ │ 0021df50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60267,15 +60267,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 21dfc0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007ed494 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, sp, r4, lsr #17 │ │ │ │ + @ instruction: 0x006d5894 │ │ │ │ rsbseq sp, lr, ip, asr #7 │ │ │ │ │ │ │ │ 0021e094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60350,15 +60350,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 21e104 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r0, asr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, sp, r0, ror #14 │ │ │ │ + rsbeq r5, sp, r0, asr r7 │ │ │ │ rsbseq sp, lr, r8, lsl #5 │ │ │ │ │ │ │ │ 0021e1d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60433,15 +60433,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 21e248 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, ip, lsl #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, sp, ip, lsl r6 │ │ │ │ + rsbeq r5, sp, ip, lsl #12 │ │ │ │ rsbseq sp, lr, r4, asr #2 │ │ │ │ │ │ │ │ 0021e31c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60459,15 +60459,15 @@ │ │ │ │ bne 21e3b8 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 21e3b8 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 21e3b8 │ │ │ │ - bl 80710c │ │ │ │ + bl 807104 │ │ │ │ ldr r2, [pc, #284] @ 21e49c │ │ │ │ ldr r3, [pc, #276] @ 21e498 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60535,15 +60535,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21e378 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r8, asr #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, lr, ip, ror r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r5, sp, r4, asr #8 │ │ │ │ + rsbeq r5, sp, r4, lsr r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021e4ac : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 21e31c │ │ │ │ @@ -60571,15 +60571,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 21e560 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 21e560 │ │ │ │ - bl 80710c │ │ │ │ + bl 807104 │ │ │ │ ldr r2, [pc, #260] @ 21e62c │ │ │ │ ldr r3, [pc, #252] @ 21e628 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60640,15 +60640,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21e520 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r8, lsl pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq ip, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - strheq r5, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r5, sp, r4, lsr #5 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021e638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60663,15 +60663,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21e6c8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21e6c8 │ │ │ │ - bl 8070dc │ │ │ │ + bl 8070d4 │ │ │ │ ldr r2, [pc, #260] @ 21e794 │ │ │ │ ldr r3, [pc, #252] @ 21e790 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60732,15 +60732,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21e688 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r8, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, ip, ror #26 │ │ │ │ - rsbeq r5, sp, ip, asr #2 │ │ │ │ + rsbeq r5, sp, ip, lsr r1 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021e7a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60755,15 +60755,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21e830 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21e830 │ │ │ │ - bl 8070dc │ │ │ │ + bl 8070d4 │ │ │ │ ldr r2, [pc, #260] @ 21e8fc │ │ │ │ ldr r3, [pc, #252] @ 21e8f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60824,15 +60824,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21e7f0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r0, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, r4, lsl #24 │ │ │ │ - rsbeq r4, sp, r4, ror #31 │ │ │ │ + ldrdeq r4, [sp], #-244 @ 0xffffff0c @ │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021e908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60850,15 +60850,15 @@ │ │ │ │ bne 21e9a0 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 21e9a0 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 21e9a0 │ │ │ │ - bl 8067b4 │ │ │ │ + bl 8067ac │ │ │ │ ldr r2, [pc, #284] @ 21ea88 │ │ │ │ ldr r3, [pc, #276] @ 21ea84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60926,15 +60926,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21e964 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq ip, [lr], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007eca90 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r4, sp, ip, asr lr │ │ │ │ + rsbeq r4, sp, ip, asr #28 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021ea98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60952,15 +60952,15 @@ │ │ │ │ bne 21eb30 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 21eb30 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21eb30 │ │ │ │ - bl 806730 │ │ │ │ + bl 806728 │ │ │ │ ldr r2, [pc, #284] @ 21ec18 │ │ │ │ ldr r3, [pc, #276] @ 21ec14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61028,15 +61028,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21eaf4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r4, asr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, r0, lsl #18 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r4, sp, ip, asr #25 │ │ │ │ + strheq r4, [sp], #-204 @ 0xffffff34 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021ec28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61054,15 +61054,15 @@ │ │ │ │ bne 21ecc0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 21ecc0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21ecc0 │ │ │ │ - bl 806730 │ │ │ │ + bl 806728 │ │ │ │ ldr r2, [pc, #284] @ 21eda8 │ │ │ │ ldr r3, [pc, #276] @ 21eda4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61130,15 +61130,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21ec84 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq ip, [lr], #-116 @ 0xffffff8c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, r0, ror r7 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r4, sp, ip, lsr fp │ │ │ │ + rsbeq r4, sp, ip, lsr #22 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021edb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61154,15 +61154,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 21ee48 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 21ee48 │ │ │ │ - bl 8067b4 │ │ │ │ + bl 8067ac │ │ │ │ ldr r2, [pc, #260] @ 21ef18 │ │ │ │ ldr r3, [pc, #252] @ 21ef14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61223,15 +61223,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21ee0c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, ip, lsr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, r8, ror #11 │ │ │ │ - rsbeq r4, sp, ip, asr #19 │ │ │ │ + strheq r4, [sp], #-156 @ 0xffffff64 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021ef24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61246,15 +61246,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21efb0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21efb0 │ │ │ │ - bl 806730 │ │ │ │ + bl 806728 │ │ │ │ ldr r2, [pc, #260] @ 21f080 │ │ │ │ ldr r3, [pc, #252] @ 21f07c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61315,15 +61315,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21ef74 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq ip, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, r0, lsl #9 │ │ │ │ - rsbeq r4, sp, r4, ror #16 │ │ │ │ + rsbeq r4, sp, r4, asr r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021f08c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61338,15 +61338,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21f118 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21f118 │ │ │ │ - bl 806730 │ │ │ │ + bl 806728 │ │ │ │ ldr r2, [pc, #260] @ 21f1e8 │ │ │ │ ldr r3, [pc, #252] @ 21f1e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61407,15 +61407,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21f0dc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r4, asr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, r8, lsl r3 │ │ │ │ - strdeq r4, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, sp, ip, ror #13 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021f1f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61499,15 +61499,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 21f268 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r0, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r4, sp, r4, ror #11 │ │ │ │ + ldrdeq r4, [sp], #-84 @ 0xffffffac @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq ip, lr, r8, lsl #2 │ │ │ │ │ │ │ │ 0021f360 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -62074,15 +62074,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r4, lsl r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r3, sp, ip, lsr sp │ │ │ │ + rsbeq r3, sp, ip, lsr #26 │ │ │ │ rsbseq fp, lr, ip, asr r8 │ │ │ │ │ │ │ │ 0021fbf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62148,15 +62148,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, ip, ror #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r3, sp, r0, lsr #24 │ │ │ │ + rsbeq r3, sp, r0, lsl ip │ │ │ │ rsbseq fp, lr, ip, lsr r7 │ │ │ │ │ │ │ │ 0021fd10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62222,15 +62222,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, ip, asr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r3, sp, r0, lsl #22 │ │ │ │ + strdeq r3, [sp], #-160 @ 0xffffff60 @ │ │ │ │ rsbseq fp, lr, ip, lsl r6 │ │ │ │ │ │ │ │ 0021fe30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62292,15 +62292,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r8, lsr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, sp, r8, ror #19 │ │ │ │ + ldrdeq r3, [sp], #-152 @ 0xffffff68 @ │ │ │ │ rsbseq fp, lr, r8, lsl #10 │ │ │ │ │ │ │ │ 0021ff40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62355,15 +62355,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r4, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r3, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r3, sp, r8, ror #17 │ │ │ │ rsbseq fp, lr, r0, lsl r4 │ │ │ │ │ │ │ │ 00220034 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62418,15 +62418,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, sp, r4, lsl #16 │ │ │ │ + strdeq r3, [sp], #-116 @ 0xffffff8c @ │ │ │ │ rsbseq fp, lr, ip, lsl r3 │ │ │ │ │ │ │ │ 00220128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62481,15 +62481,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, sp, r0, lsl r7 │ │ │ │ + rsbeq r3, sp, r0, lsl #14 │ │ │ │ rsbseq fp, lr, r8, lsr #4 │ │ │ │ │ │ │ │ 0022021c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62507,15 +62507,15 @@ │ │ │ │ bne 2202b8 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2202b8 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2202b8 │ │ │ │ - bl 8070fc │ │ │ │ + bl 8070f4 │ │ │ │ ldr r2, [pc, #240] @ 220370 │ │ │ │ ldr r3, [pc, #232] @ 22036c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62571,15 +62571,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2202d0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r8, asr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, lr, ip, ror r1 │ │ │ │ - rsbeq r3, sp, r4, asr #11 │ │ │ │ + strheq r3, [sp], #-84 @ 0xffffffac @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62598,15 +62598,15 @@ │ │ │ │ bne 22041c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 22041c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 22041c │ │ │ │ - bl 8070d4 │ │ │ │ + bl 8070cc │ │ │ │ ldr r2, [pc, #220] @ 2204c0 │ │ │ │ ldr r3, [pc, #212] @ 2204bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62657,15 +62657,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 220434 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, ip, asr r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, lr, r8, lsl r0 │ │ │ │ - rsbeq r3, sp, r4, ror #8 │ │ │ │ + rsbeq r3, sp, r4, asr r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002204d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62684,15 +62684,15 @@ │ │ │ │ bne 22056c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 22056c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 22056c │ │ │ │ - bl 8070d4 │ │ │ │ + bl 8070cc │ │ │ │ ldr r2, [pc, #220] @ 220610 │ │ │ │ ldr r3, [pc, #212] @ 22060c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62743,15 +62743,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 220584 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, ip, lsl #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r8, asr #29 │ │ │ │ - rsbeq r3, sp, r4, lsl r3 │ │ │ │ + rsbeq r3, sp, r4, lsl #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62768,15 +62768,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2206b4 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2206b4 │ │ │ │ - bl 8070fc │ │ │ │ + bl 8070f4 │ │ │ │ ldr r2, [pc, #212] @ 220750 │ │ │ │ ldr r3, [pc, #204] @ 22074c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62825,15 +62825,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 220674 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, asr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r0, lsl #27 │ │ │ │ - @ instruction: 0x006d3198 │ │ │ │ + rsbeq r3, sp, r8, lsl #3 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0022075c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62848,15 +62848,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2207e8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2207e8 │ │ │ │ - bl 8070d4 │ │ │ │ + bl 8070cc │ │ │ │ ldr r2, [pc, #184] @ 22086c │ │ │ │ ldr r3, [pc, #176] @ 220868 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62898,15 +62898,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2207ac │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, lsl #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r8, asr #24 │ │ │ │ - rsbeq r3, sp, r8, lsl #1 │ │ │ │ + rsbeq r3, sp, r8, ror r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00220878 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62921,15 +62921,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 220904 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220904 │ │ │ │ - bl 8070d4 │ │ │ │ + bl 8070cc │ │ │ │ ldr r2, [pc, #184] @ 220988 │ │ │ │ ldr r3, [pc, #176] @ 220984 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62971,15 +62971,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2208c8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r8, ror #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, ip, lsr #22 │ │ │ │ - rsbeq r2, sp, ip, ror #30 │ │ │ │ + rsbeq r2, sp, ip, asr pc │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00220994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62997,15 +62997,15 @@ │ │ │ │ bne 220a2c │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 220a2c │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 220a2c │ │ │ │ - bl 8067a0 │ │ │ │ + bl 806798 │ │ │ │ ldr r2, [pc, #240] @ 220ae8 │ │ │ │ ldr r3, [pc, #232] @ 220ae4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63061,15 +63061,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 220a44 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r0, asr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r4, lsl #20 │ │ │ │ - rsbeq r2, sp, r0, asr lr │ │ │ │ + rsbeq r2, sp, r0, asr #28 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220af8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63088,15 +63088,15 @@ │ │ │ │ bne 220b90 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 220b90 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220b90 │ │ │ │ - bl 80670c │ │ │ │ + bl 806704 │ │ │ │ ldr r2, [pc, #220] @ 220c38 │ │ │ │ ldr r3, [pc, #212] @ 220c34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63147,15 +63147,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 220ba8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, ror #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r0, lsr #17 │ │ │ │ - strdeq r2, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r2, sp, r0, ror #25 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220c48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63174,15 +63174,15 @@ │ │ │ │ bne 220ce0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 220ce0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220ce0 │ │ │ │ - bl 80670c │ │ │ │ + bl 806704 │ │ │ │ ldr r2, [pc, #220] @ 220d88 │ │ │ │ ldr r3, [pc, #212] @ 220d84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63233,15 +63233,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 220cf8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007ea794 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r0, asr r7 │ │ │ │ - rsbeq r2, sp, r0, lsr #23 │ │ │ │ + @ instruction: 0x006d2b90 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220d98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63258,15 +63258,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 220e28 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 220e28 │ │ │ │ - bl 8067a0 │ │ │ │ + bl 806798 │ │ │ │ ldr r2, [pc, #212] @ 220ec8 │ │ │ │ ldr r3, [pc, #204] @ 220ec4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63315,15 +63315,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 220dec │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, ip, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r8, lsl #12 │ │ │ │ - rsbeq r2, sp, r4, lsr #20 │ │ │ │ + rsbeq r2, sp, r4, lsl sl │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00220ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63338,15 +63338,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 220f5c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220f5c │ │ │ │ - bl 80670c │ │ │ │ + bl 806704 │ │ │ │ ldr r2, [pc, #184] @ 220fe4 │ │ │ │ ldr r3, [pc, #176] @ 220fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63388,15 +63388,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 220f24 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, ip, lsl #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq sl, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r2, sp, r4, lsl r9 │ │ │ │ + rsbeq r2, sp, r4, lsl #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00220ff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63411,15 +63411,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 221078 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 221078 │ │ │ │ - bl 80670c │ │ │ │ + bl 806704 │ │ │ │ ldr r2, [pc, #184] @ 221100 │ │ │ │ ldr r3, [pc, #176] @ 2210fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63461,15 +63461,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 221040 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sl, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq sl, [lr], #-52 @ 0xffffffcc @ │ │ │ │ - strdeq r2, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r2, sp, r8, ror #15 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0022110c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63538,15 +63538,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, ip, asr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq r2, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r2, sp, r4, ror #13 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq sl, lr, r4, lsl r2 │ │ │ │ │ │ │ │ 0022123c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -63627,15 +63627,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, ip, ror #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, sp, ip, lsr #11 │ │ │ │ + @ instruction: 0x006d259c │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq sl, lr, ip, asr #1 │ │ │ │ │ │ │ │ 00221380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63691,15 +63691,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, rrx │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r2, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r2, sp, r8, lsr #9 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsbeq r9, [lr], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 00221478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63755,15 +63755,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, ip, ror #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, sp, r0, asr #7 │ │ │ │ + strheq r2, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsbeq r9, [lr], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 00221570 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63819,15 +63819,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, r4, ror lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, sp, r8, asr #5 │ │ │ │ + strheq r2, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r9, lr, r0, ror #27 │ │ │ │ │ │ │ │ 00221668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64352,15 +64352,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r9, [lr], #-124 @ 0xffffff84 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, sp, r0, asr #24 │ │ │ │ + rsbeq r1, sp, r0, lsr ip │ │ │ │ ldrheq r9, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 00221da0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64460,15 +64460,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, r4, lsr r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d1a98 │ │ │ │ + rsbeq r1, sp, r8, lsl #21 │ │ │ │ rsbseq r9, lr, r8, lsl #10 │ │ │ │ │ │ │ │ 00221f48 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64568,15 +64568,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, ip, lsl #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r1, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r1, sp, r0, ror #17 │ │ │ │ rsbseq r9, lr, r0, ror #6 │ │ │ │ │ │ │ │ 002220f0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64676,15 +64676,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, r4, ror #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, sp, r8, asr #14 │ │ │ │ + rsbeq r1, sp, r8, lsr r7 │ │ │ │ ldrheq r9, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 00222298 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64784,15 +64784,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, ip, lsr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, sp, r0, lsr #11 │ │ │ │ + @ instruction: 0x006d1590 │ │ │ │ rsbseq r9, lr, r0, lsl r0 │ │ │ │ │ │ │ │ 00222440 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64892,15 +64892,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007e8f94 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r1, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, sp, r8, ror #7 │ │ │ │ rsbseq r8, lr, r8, ror #28 │ │ │ │ │ │ │ │ 002225e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65000,15 +65000,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, lr, ip, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, sp, r0, asr r2 │ │ │ │ + rsbeq r1, sp, r0, asr #4 │ │ │ │ rsbseq r8, lr, r0, asr #25 │ │ │ │ │ │ │ │ 00222790 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65108,15 +65108,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, lr, r4, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, sp, r8, lsr #1 │ │ │ │ + @ instruction: 0x006d1098 │ │ │ │ rsbseq r8, lr, r8, lsl fp │ │ │ │ │ │ │ │ 00222938 : │ │ │ │ mov r3, #0 │ │ │ │ b 1f6aa8 │ │ │ │ │ │ │ │ 00222940 : │ │ │ │ @@ -65145,46 +65145,46 @@ │ │ │ │ b 1f6e48 │ │ │ │ ldr r3, [pc, #180] @ 222a50 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 222a00 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80757c │ │ │ │ + bl 807574 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222a0c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80752c │ │ │ │ + bl 807524 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222a0c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 807540 │ │ │ │ + bl 807538 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 22297c │ │ │ │ b 2229a4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 80757c │ │ │ │ + bl 807574 │ │ │ │ cmp r0, #0 │ │ │ │ bne 22297c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 807554 │ │ │ │ + bl 80754c │ │ │ │ cmp r0, #0 │ │ │ │ bne 22297c │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65214,46 +65214,46 @@ │ │ │ │ b 1f6e48 │ │ │ │ ldr r3, [pc, #180] @ 222b5c │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 222b0c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80757c │ │ │ │ + bl 807574 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222b18 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80752c │ │ │ │ + bl 807524 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222b18 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 807540 │ │ │ │ + bl 807538 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 222a88 │ │ │ │ b 222ab0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 80757c │ │ │ │ + bl 807574 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222a88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 807554 │ │ │ │ + bl 80754c │ │ │ │ cmp r0, #0 │ │ │ │ bne 222a88 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65300,33 +65300,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 222c78 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806db0 │ │ │ │ + bl 806da8 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222c88 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806d60 │ │ │ │ + bl 806d58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222c88 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806d74 │ │ │ │ + bl 806d6c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65336,22 +65336,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 222ba4 │ │ │ │ b 222bf8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 806db0 │ │ │ │ + bl 806da8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222ba4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 806d88 │ │ │ │ + bl 806d80 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 222ba4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -65398,33 +65398,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 222df8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806db0 │ │ │ │ + bl 806da8 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222e08 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806d60 │ │ │ │ + bl 806d58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222e08 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806d74 │ │ │ │ + bl 806d6c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65434,22 +65434,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 222d24 │ │ │ │ b 222d78 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 806db0 │ │ │ │ + bl 806da8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222d24 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 806d88 │ │ │ │ + bl 806d80 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 222d24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -65648,21 +65648,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 223154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq r8, lr, r4, lsr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, sp, r4, lsr #17 │ │ │ │ - rsbeq r0, sp, r4, lsl r8 │ │ │ │ + @ instruction: 0x006d0894 │ │ │ │ + rsbeq r0, sp, r4, lsl #16 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r0, sp, r4, lsr #16 │ │ │ │ + rsbeq r0, sp, r4, lsl r8 │ │ │ │ rsbseq r8, lr, r8, asr #6 │ │ │ │ - rsbeq r0, sp, ip, lsl #15 │ │ │ │ - @ instruction: 0x005e6390 │ │ │ │ + rsbeq r0, sp, ip, ror r7 │ │ │ │ + subseq r6, lr, r0, lsl #7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -65760,22 +65760,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 223310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq r8, lr, r0, lsl #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, sp, r0, ror #13 │ │ │ │ - rsbeq r0, sp, lr, asr r6 │ │ │ │ + ldrdeq r0, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r0, sp, lr, asr #12 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r0, sp, r8, ror #12 │ │ │ │ + rsbeq r0, sp, r8, asr r6 │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r8, lr, r8, lsl #3 │ │ │ │ - ldrdeq r0, [sp], #-84 @ 0xffffffac @ │ │ │ │ - ldrsbeq r6, [lr], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r0, sp, r4, asr #11 │ │ │ │ + subseq r6, lr, r8, asr #3 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -65872,24 +65872,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 2234d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r0, sp, r0, ror r5 │ │ │ │ + rsbeq r0, sp, r0, ror #10 │ │ │ │ ldrheq r8, [lr], #-4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, sp, r4, lsr #9 │ │ │ │ + @ instruction: 0x006d0494 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r0, sp, r8, lsr #9 │ │ │ │ + @ instruction: 0x006d0498 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r7, lr, r8, asr #31 │ │ │ │ - rsbeq r0, sp, r4, lsl r4 │ │ │ │ - subseq r6, lr, r8, lsl r0 │ │ │ │ + rsbeq r0, sp, r4, lsl #8 │ │ │ │ + subseq r6, lr, r8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002234d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -65989,22 +65989,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 223694 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq r7, lr, r4, lsl #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, sp, r4, ror r3 │ │ │ │ - rsbeq r0, sp, lr, ror #5 │ │ │ │ + rsbeq r0, sp, r4, ror #6 │ │ │ │ + ldrdeq r0, [sp], #-46 @ 0xffffffd2 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r0, sp, ip, ror #5 │ │ │ │ + ldrdeq r0, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r7, lr, ip, lsl #28 │ │ │ │ - rsbeq r0, sp, r0, asr r2 │ │ │ │ - subseq r5, lr, r4, asr lr │ │ │ │ + rsbeq r0, sp, r0, asr #4 │ │ │ │ + subseq r5, lr, r4, asr #28 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223698 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66101,20 +66101,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 223844 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq r7, lr, ip, lsr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, sp, r0, lsr #3 │ │ │ │ - rsbeq r0, sp, r0, lsl r1 │ │ │ │ + @ instruction: 0x006d0190 │ │ │ │ + rsbeq r0, sp, r0, lsl #2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ rsbseq r7, lr, r0, asr ip │ │ │ │ - @ instruction: 0x006d0098 │ │ │ │ - @ instruction: 0x005e5c9c │ │ │ │ + rsbeq r0, sp, r8, lsl #1 │ │ │ │ + subseq r5, lr, ip, lsl #25 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223848 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66207,19 +66207,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 2239e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq r7, lr, ip, lsl #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, ip, r6, lsl #31 │ │ │ │ + rsbeq pc, ip, r6, ror pc @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ rsbseq r7, lr, r4, asr #21 │ │ │ │ - strdeq pc, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsheq r5, [lr], #-172 @ 0xffffff54 │ │ │ │ + rsbeq pc, ip, r8, ror #29 │ │ │ │ + subseq r5, lr, ip, ror #21 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002239e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -66437,22 +66437,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 223d78 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 223d7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq pc, ip, r4, asr lr @ │ │ │ │ - rsbeq pc, ip, r0, ror sp @ │ │ │ │ + rsbeq pc, ip, r4, asr #28 │ │ │ │ + rsbeq pc, ip, r0, ror #26 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq pc, ip, r8, lsr #23 │ │ │ │ - subseq r5, lr, r0, lsl r8 │ │ │ │ - subseq r5, lr, ip, lsr #16 │ │ │ │ - rsbeq pc, ip, r4, asr fp @ │ │ │ │ - subseq r5, lr, r0, ror #14 │ │ │ │ + @ instruction: 0x006cfb98 │ │ │ │ + subseq r5, lr, r0, lsl #16 │ │ │ │ + subseq r5, lr, ip, lsl r8 │ │ │ │ + rsbeq pc, ip, r4, asr #22 │ │ │ │ + subseq r5, lr, r0, asr r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00223d80 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 223df0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -66622,31 +66622,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -66772,23 +66772,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r7, lr, ip, ror #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, ip, r4, asr r9 @ │ │ │ │ - rsbeq pc, ip, r4, ror #17 │ │ │ │ + rsbeq pc, ip, r4, asr #18 │ │ │ │ + ldrdeq pc, [ip], #-132 @ 0xffffff7c @ │ │ │ │ ldrsbeq r7, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq pc, ip, r8, ror #13 │ │ │ │ - rsbeq pc, ip, ip, ror #12 │ │ │ │ - subseq r5, lr, r4, ror r2 │ │ │ │ - rsbeq pc, ip, r0, asr #12 │ │ │ │ - subseq r5, lr, r8, lsr #5 │ │ │ │ - subseq r5, lr, r4, asr #5 │ │ │ │ + ldrdeq pc, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq pc, ip, ip, asr r6 @ │ │ │ │ + subseq r5, lr, r4, ror #4 │ │ │ │ + rsbeq pc, ip, r0, lsr r6 @ │ │ │ │ + @ instruction: 0x005e5298 │ │ │ │ + ldrheq r5, [lr], #-36 @ 0xffffffdc │ │ │ │ │ │ │ │ 002242a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -67003,22 +67003,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 224630 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 224634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - @ instruction: 0x006cf598 │ │ │ │ - rsbeq pc, ip, r2, asr #9 │ │ │ │ + rsbeq pc, ip, r8, lsl #11 │ │ │ │ + strheq pc, [ip], #-66 @ 0xffffffbe @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - strdeq pc, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq r4, lr, r8, asr pc │ │ │ │ - subseq r4, lr, r4, ror pc │ │ │ │ - @ instruction: 0x006cf29c │ │ │ │ - subseq r4, lr, r8, lsr #29 │ │ │ │ + rsbeq pc, ip, r0, ror #5 │ │ │ │ + subseq r4, lr, r8, asr #30 │ │ │ │ + subseq r4, lr, r4, ror #30 │ │ │ │ + rsbeq pc, ip, ip, lsl #5 │ │ │ │ + @ instruction: 0x005e4e98 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00224638 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67118,59 +67118,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -67198,43 +67198,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -67290,33 +67290,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -67376,37 +67376,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -67462,15 +67462,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -67955,35 +67955,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq r6, lr, ip, lsl #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq pc, ip, ip, lsl r1 @ │ │ │ │ - ldrdeq lr, [ip], #-158 @ 0xffffff62 @ │ │ │ │ + rsbeq pc, ip, ip, lsl #2 │ │ │ │ + rsbeq lr, ip, lr, asr #19 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ rsbseq r6, lr, r8, asr r4 │ │ │ │ - @ instruction: 0x006ce79a │ │ │ │ + rsbeq lr, ip, sl, lsl #15 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - rsbeq lr, ip, r8, ror #11 │ │ │ │ - subseq r4, lr, r0, asr r2 │ │ │ │ - subseq r4, lr, ip, ror #4 │ │ │ │ - rsbeq lr, ip, r4, ror r5 │ │ │ │ - subseq r4, lr, ip, ror r1 │ │ │ │ + ldrdeq lr, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + subseq r4, lr, r0, asr #4 │ │ │ │ + subseq r4, lr, ip, asr r2 │ │ │ │ + rsbeq lr, ip, r4, ror #10 │ │ │ │ + subseq r4, lr, ip, ror #2 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - rsbeq lr, ip, r0, lsl #8 │ │ │ │ - subseq r4, lr, r0, ror #1 │ │ │ │ - subseq r4, lr, r4, rrx │ │ │ │ - ldrdeq lr, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq r3, lr, r0, ror #31 │ │ │ │ + strdeq lr, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsbeq r4, [lr], #-0 │ │ │ │ + subseq r4, lr, r4, asr r0 │ │ │ │ + rsbeq lr, ip, ip, asr #7 │ │ │ │ + ldrsbeq r3, [lr], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00225544 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68079,59 +68079,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -68157,39 +68157,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -68246,33 +68246,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -68332,35 +68332,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -68418,15 +68418,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -68600,19 +68600,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, lr, r8, lsl #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, ip, r0, lsr #4 │ │ │ │ + rsbeq lr, ip, r0, lsl r2 │ │ │ │ rsbseq r5, lr, r4, lsr #12 │ │ │ │ - rsbeq sp, ip, r8, lsr sl │ │ │ │ - ldrdeq sp, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - ldrsbeq r3, [lr], #-88 @ 0xffffffa8 │ │ │ │ + rsbeq sp, ip, r8, lsr #20 │ │ │ │ + rsbeq sp, ip, r0, asr #19 │ │ │ │ + subseq r3, lr, r8, asr #11 │ │ │ │ │ │ │ │ 00225f0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 226014 │ │ │ │ @@ -68675,15 +68675,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [lr], #-68 @ 0xffffffbc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, ip, r8, asr #18 │ │ │ │ + rsbeq sp, ip, r8, lsr r9 │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r5, lr, r4, lsr #8 │ │ │ │ │ │ │ │ 00226028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68751,15 +68751,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r5, [lr], #-52 @ 0xffffffcc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, ip, r0, lsr #16 │ │ │ │ + rsbeq sp, ip, r0, lsl r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrsheq r5, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 00226150 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 226198 │ │ │ │ @@ -68787,17 +68787,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2261d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq sp, ip, ip, ror #13 │ │ │ │ - subseq r3, lr, r4, asr r3 │ │ │ │ - subseq r3, lr, r0, ror r3 │ │ │ │ + ldrdeq sp, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + subseq r3, lr, r4, asr #6 │ │ │ │ + subseq r3, lr, r0, ror #6 │ │ │ │ │ │ │ │ 002261d8 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 226224 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -68824,17 +68824,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 226260 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq sp, ip, r0, ror #12 │ │ │ │ - subseq r3, lr, r8, asr #5 │ │ │ │ - subseq r3, lr, r4, ror #5 │ │ │ │ + rsbeq sp, ip, r0, asr r6 │ │ │ │ + ldrheq r3, [lr], #-40 @ 0xffffffd8 │ │ │ │ + ldrsbeq r3, [lr], #-36 @ 0xffffffdc │ │ │ │ │ │ │ │ 00226264 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2262bc │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -68864,17 +68864,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2262f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq sp, ip, r8, asr #11 │ │ │ │ - subseq r3, lr, r0, lsr r2 │ │ │ │ - subseq r3, lr, ip, asr #4 │ │ │ │ + strheq sp, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + subseq r3, lr, r0, lsr #4 │ │ │ │ + subseq r3, lr, ip, lsr r2 │ │ │ │ │ │ │ │ 002262fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -68913,17 +68913,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2263b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq sp, ip, ip, lsl #10 │ │ │ │ - subseq r3, lr, r4, ror r1 │ │ │ │ - @ instruction: 0x005e3190 │ │ │ │ + strdeq sp, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + subseq r3, lr, r4, ror #2 │ │ │ │ + subseq r3, lr, r0, lsl #3 │ │ │ │ │ │ │ │ 002263b8 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2263f0 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -68945,17 +68945,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 22642c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006cd494 │ │ │ │ - ldrsheq r3, [lr], #-12 │ │ │ │ - subseq r3, lr, r8, lsl r1 │ │ │ │ + rsbeq sp, ip, r4, lsl #9 │ │ │ │ + subseq r3, lr, ip, ror #1 │ │ │ │ + subseq r3, lr, r8, lsl #2 │ │ │ │ │ │ │ │ 00226430 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 226478 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -69856,21 +69856,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 226ff4 │ │ │ │ b 226eec │ │ │ │ bl 1e3220 │ │ │ │ - rsbeq ip, ip, r6, asr #29 │ │ │ │ - @ instruction: 0x006cce97 │ │ │ │ + strheq ip, [ip], #-230 @ 0xffffff1a @ │ │ │ │ + rsbeq ip, ip, r7, lsl #29 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrdeq ip, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - subseq r2, lr, ip, asr #7 │ │ │ │ + rsbeq ip, ip, r8, asr #13 │ │ │ │ + ldrheq r2, [lr], #-60 @ 0xffffffc4 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 00227220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -70144,22 +70144,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ rsbseq r4, lr, ip, asr r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006cc49c │ │ │ │ - rsbeq ip, ip, ip, lsl r4 │ │ │ │ + rsbeq ip, ip, ip, lsl #9 │ │ │ │ + rsbeq ip, ip, ip, lsl #8 │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r3, lr, r0, ror lr │ │ │ │ - rsbeq ip, ip, ip, asr #5 │ │ │ │ - rsbeq ip, ip, r8, lsr #5 │ │ │ │ - rsbeq ip, ip, r4, ror #4 │ │ │ │ - subseq r1, lr, r4, asr pc │ │ │ │ + strheq ip, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x006cc298 │ │ │ │ + rsbeq ip, ip, r4, asr r2 │ │ │ │ + subseq r1, lr, r4, asr #30 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 00227694 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70304,15 +70304,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2278b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 22784c │ │ │ │ - bl 5668a4 │ │ │ │ + bl 56689c │ │ │ │ b 2278b0 │ │ │ │ │ │ │ │ 002278c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -70332,59 +70332,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ ldr r2, [pc, #16] @ 22792c │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 227894 │ │ │ │ - ldrheq r1, [lr], #-216 @ 0xffffff28 │ │ │ │ - rsbeq ip, ip, r4, lsl #14 │ │ │ │ - @ instruction: 0x005e1d94 │ │ │ │ + subseq r1, lr, r8, lsr #27 │ │ │ │ + strdeq ip, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + subseq r1, lr, r4, lsl #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 00227930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0022797c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002279a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002279c8 : │ │ │ │ @@ -70424,53 +70424,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00227a40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227a68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227ac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -70493,15 +70493,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7c7614 │ │ │ │ + bl 7c760c │ │ │ │ ldr r2, [pc, #64] @ 227b90 │ │ │ │ ldr r3, [pc, #56] @ 227b8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -70536,15 +70536,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7c7684 │ │ │ │ + bl 7c767c │ │ │ │ ldr r2, [pc, #64] @ 227c34 │ │ │ │ ldr r3, [pc, #56] @ 227c30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -70606,15 +70606,15 @@ │ │ │ │ 00227cc8 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 227d00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 80774c │ │ │ │ + bl 807744 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -70632,36 +70632,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00227d28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 80781c │ │ │ │ + bl 807814 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227d4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 807774 │ │ │ │ + bl 80776c │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8077b8 │ │ │ │ + bl 8077b0 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227d90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -78331,20 +78331,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 22f054 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbseq ip, sp, ip, asr #7 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ - subseq sl, sp, r4, ror #1 │ │ │ │ + ldrsbeq sl, [sp], #-4 │ │ │ │ ldr r1, [pc, #8] @ 22f068 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c38c4 │ │ │ │ - subseq sl, sp, r8, asr #1 │ │ │ │ + b 7c38bc │ │ │ │ + ldrheq sl, [sp], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 22f274 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -78421,26 +78421,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7db578 │ │ │ │ + bl 7db570 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e1348 │ │ │ │ bl 1e1e10 │ │ │ │ ldr r1, [pc, #160] @ 22f27c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 22f280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ b 22f170 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 22f13c │ │ │ │ ldr ip, [pc, #132] @ 22f284 │ │ │ │ ldr r3, [pc, #132] @ 22f288 │ │ │ │ ldr r1, [pc, #132] @ 22f28c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -78465,32 +78465,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 22f2ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ ldr r0, [pc, #68] @ 22f2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ bl 1e3220 │ │ │ │ rsbseq ip, sp, ip, ror #6 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - rsbeq r4, ip, r0, asr #28 │ │ │ │ - rsbeq r2, r7, r4, asr #19 │ │ │ │ - rsbeq r1, sl, r0, asr #9 │ │ │ │ - rsbeq r4, ip, r0, lsl lr │ │ │ │ - @ instruction: 0x005db59c │ │ │ │ - @ instruction: 0x005db594 │ │ │ │ - rsbeq r4, ip, r8, ror #27 │ │ │ │ - subseq fp, sp, r4, ror r5 │ │ │ │ + rsbeq r4, ip, r0, lsr lr │ │ │ │ + strheq r2, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + strheq r1, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r4, ip, r0, lsl #28 │ │ │ │ + subseq fp, sp, ip, lsl #11 │ │ │ │ + subseq fp, sp, r4, lsl #11 │ │ │ │ + ldrdeq r4, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + subseq fp, sp, r4, ror #10 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - subseq fp, sp, r0, lsl #11 │ │ │ │ - rsbeq r4, ip, r4, asr #27 │ │ │ │ - subseq fp, sp, r0, asr r5 │ │ │ │ + subseq fp, sp, r0, ror r5 │ │ │ │ + strheq r4, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + subseq fp, sp, r0, asr #10 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - subseq fp, sp, r8, ror r5 │ │ │ │ + subseq fp, sp, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 22f588 │ │ │ │ mov r7, r3 │ │ │ │ @@ -78594,58 +78594,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7a9474 │ │ │ │ + bl 7a946c │ │ │ │ cmp r0, #0 │ │ │ │ bne 22f3dc │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1918 │ │ │ │ cmp r0, #0 │ │ │ │ beq 22f564 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 22f5b0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ ldr r0, [pc, #256] @ 22f5b4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cb998 │ │ │ │ + bl 7cb990 │ │ │ │ b 22f3f4 │ │ │ │ ldr r3, [pc, #240] @ 22f5b8 │ │ │ │ ldr ip, [pc, #240] @ 22f5bc │ │ │ │ ldr r1, [pc, #240] @ 22f5c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #1 │ │ │ │ b 22f424 │ │ │ │ ldr r3, [pc, #200] @ 22f5c4 │ │ │ │ ldr ip, [pc, #200] @ 22f5c8 │ │ │ │ ldr r1, [pc, #200] @ 22f5cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 22f4ec │ │ │ │ mov r0, #20 │ │ │ │ bl 1e103c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -78666,44 +78666,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 1e10b4 │ │ │ │ mov r7, r0 │ │ │ │ b 22f49c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, sp, r8, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, sp, r0, asr #10 │ │ │ │ + subseq fp, sp, r0, lsr r5 │ │ │ │ + subseq fp, sp, r4, lsr r5 │ │ │ │ subseq fp, sp, r4, asr #10 │ │ │ │ - subseq fp, sp, r4, asr r5 │ │ │ │ - subseq fp, sp, r8, lsl #10 │ │ │ │ - rsbeq ip, r7, r8, ror r2 │ │ │ │ - subseq fp, sp, ip, lsl r5 │ │ │ │ - subseq fp, sp, r8, lsl #10 │ │ │ │ + ldrsheq fp, [sp], #-72 @ 0xffffffb8 │ │ │ │ + rsbeq ip, r7, r8, ror #4 │ │ │ │ + subseq fp, sp, ip, lsl #10 │ │ │ │ + ldrsheq fp, [sp], #-72 @ 0xffffffb8 │ │ │ │ ldrsbeq fp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + subseq fp, sp, r0, asr #8 │ │ │ │ subseq fp, sp, r0, asr r4 │ │ │ │ - subseq fp, sp, r0, ror #8 │ │ │ │ - rsbeq r4, ip, ip, asr #22 │ │ │ │ - ldrsbeq fp, [sp], #-48 @ 0xffffffd0 │ │ │ │ - ldrsbeq fp, [sp], #-36 @ 0xffffffdc │ │ │ │ - rsbeq r4, ip, r4, lsl fp │ │ │ │ + rsbeq r4, ip, ip, lsr fp │ │ │ │ subseq fp, sp, r0, asr #7 │ │ │ │ - subseq fp, sp, r0, lsr #5 │ │ │ │ - rsbeq r7, r5, r8, ror #31 │ │ │ │ - subseq fp, sp, ip, ror r3 │ │ │ │ + subseq fp, sp, r4, asr #5 │ │ │ │ + rsbeq r4, ip, r4, lsl #22 │ │ │ │ + ldrheq fp, [sp], #-48 @ 0xffffffd0 │ │ │ │ + @ instruction: 0x005db290 │ │ │ │ + ldrdeq r7, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + subseq fp, sp, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 22f684 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 22f658 │ │ │ │ mov r6, r1 │ │ │ │ - bl 565edc │ │ │ │ + bl 565ed4 │ │ │ │ ldr r3, [pc, #120] @ 22f688 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 22f68c │ │ │ │ ldr r5, [pc, #112] @ 22f690 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -78715,35 +78715,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 22f06c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 22f698 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7c38c4 │ │ │ │ + b 7c38bc │ │ │ │ ldr r3, [pc, #60] @ 22f69c │ │ │ │ ldr lr, [pc, #60] @ 22f6a0 │ │ │ │ ldr r1, [pc, #60] @ 22f6a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq fp, sp, r4, lsl #28 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - subseq fp, sp, r8, lsl #3 │ │ │ │ + subseq fp, sp, r8, ror r1 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - strheq r4, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - subseq fp, sp, r8, asr #5 │ │ │ │ - subseq fp, sp, ip, lsr r1 │ │ │ │ + rsbeq r4, ip, r4, lsr #19 │ │ │ │ + ldrheq fp, [sp], #-40 @ 0xffffffd8 │ │ │ │ + subseq fp, sp, ip, lsr #2 │ │ │ │ │ │ │ │ 0022f6a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 22f784 │ │ │ │ @@ -78773,15 +78773,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 22f7a0 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 7d5f88 │ │ │ │ + bl 7d5f80 │ │ │ │ cmp r0, #0 │ │ │ │ beq 22f75c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -78796,22 +78796,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 912a50 │ │ │ │ + blhi 912a50 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ ldrsheq fp, [sp], #-204 @ 0xffffff34 @ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - strheq r4, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r9, r2, r4, lsl #12 │ │ │ │ - subseq fp, sp, r8, lsr r0 │ │ │ │ + rsbeq r4, ip, r0, lsr #17 │ │ │ │ + strdeq r9, [r2], #-84 @ 0xffffffac @ │ │ │ │ + subseq fp, sp, r8, lsr #32 │ │ │ │ │ │ │ │ 0022f7b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 22f89c │ │ │ │ @@ -78825,34 +78825,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 7ccff8 │ │ │ │ + bl 7ccff0 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7d028c │ │ │ │ + bl 7d0284 │ │ │ │ ldr r6, [pc, #148] @ 22f8a8 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 22f890 │ │ │ │ ldr r3, [pc, #136] @ 22f8ac │ │ │ │ ldr r1, [pc, #136] @ 22f8b0 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7cf8bc │ │ │ │ + bl 7cf8b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cfeac │ │ │ │ + bl 7cfea4 │ │ │ │ ldr r2, [pc, #96] @ 22f8b4 │ │ │ │ ldr r3, [pc, #72] @ 22f8a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -78867,15 +78867,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, sp, r4, lsr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, sp, r0, ror r1 │ │ │ │ + subseq fp, sp, r0, ror #2 │ │ │ │ rsbseq fp, sp, ip, ror #23 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ rsbseq fp, sp, r8, lsr #23 │ │ │ │ │ │ │ │ 0022f8b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -78921,15 +78921,15 @@ │ │ │ │ bl 1e37b4 │ │ │ │ ldr r1, [pc, #136] @ 22f9ec │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 22f9a4 │ │ │ │ ldr r1, [pc, #100] @ 22f9f0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -78946,22 +78946,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 22f06c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 22f9fc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7c38c4 │ │ │ │ + b 7c38bc │ │ │ │ rsbseq fp, sp, ip, lsr #22 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - subseq r9, sp, ip, lsr #16 │ │ │ │ + subseq r9, sp, ip, lsl r8 │ │ │ │ rsbseq lr, sp, r4, lsl #22 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - ldrsheq sl, [sp], #-216 @ 0xffffff28 │ │ │ │ + subseq sl, sp, r8, ror #27 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 0022fa00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -78980,15 +78980,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 1e103c │ │ │ │ ldr fp, [pc, #1248] @ 22ff30 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5365d8 │ │ │ │ + bl 5365d0 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 4d6fac │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -79007,15 +79007,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 22fec8 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 7db4e4 │ │ │ │ + bl 7db4dc │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 1e2e30 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -79115,15 +79115,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 22fe28 │ │ │ │ ldr r1, [pc, #744] @ 22ff54 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 7c38c4 │ │ │ │ + bl 7c38bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 22fa90 │ │ │ │ @@ -79137,17 +79137,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7db578 │ │ │ │ + bl 7db570 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #632] @ 22ff64 │ │ │ │ ldr r3, [pc, #572] @ 22ff2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -79174,15 +79174,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e3028 │ │ │ │ b 22fcd0 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 22ff74 │ │ │ │ @@ -79193,44 +79193,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 22fd64 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 22ff80 │ │ │ │ ldr r2, [pc, #448] @ 22ff84 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 22ff88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 22fd64 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 1e1e10 │ │ │ │ ldr r3, [pc, #400] @ 22ff8c │ │ │ │ ldr r1, [pc, #400] @ 22ff90 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 22ff94 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 22fd64 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 22ff98 │ │ │ │ ldr r3, [pc, #348] @ 22ff9c │ │ │ │ ldr r2, [pc, #348] @ 22ffa0 │ │ │ │ @@ -79238,22 +79238,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 22fed0 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 7c38c4 │ │ │ │ + bl 7c38bc │ │ │ │ b 22fcdc │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 22ffa4 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 22ffa8 │ │ │ │ @@ -79262,25 +79262,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 22fd64 │ │ │ │ mov r7, #0 │ │ │ │ b 22fcdc │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 22f8b8 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 7c38c4 │ │ │ │ + bl 7c38bc │ │ │ │ b 22fcdc │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 22fb8c │ │ │ │ ldr r3, [pc, #172] @ 22ffb0 │ │ │ │ ldr ip, [pc, #172] @ 22ffb4 │ │ │ │ ldr r1, [pc, #172] @ 22ffb8 │ │ │ │ @@ -79292,47 +79292,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq fp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq fp, [sp], #-144 @ 0xffffff70 @ │ │ │ │ andeq r2, r0, ip, ror #18 │ │ │ │ - subseq sl, sp, ip, ror lr │ │ │ │ - @ instruction: 0x005dae9c │ │ │ │ + subseq sl, sp, ip, ror #28 │ │ │ │ + subseq sl, sp, ip, lsl #29 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - subseq sl, sp, r0, asr #24 │ │ │ │ + subseq sl, sp, r0, lsr ip │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - subseq sl, sp, ip, lsr fp │ │ │ │ - rsbeq r4, ip, r0, ror r3 │ │ │ │ - subseq sl, sp, ip, lsr #25 │ │ │ │ - ldrsheq sl, [sp], #-168 @ 0xffffff58 │ │ │ │ + subseq sl, sp, ip, lsr #22 │ │ │ │ + rsbeq r4, ip, r0, ror #6 │ │ │ │ + @ instruction: 0x005dac9c │ │ │ │ + subseq sl, sp, r8, ror #21 │ │ │ │ rsbseq fp, sp, r0, lsl r7 │ │ │ │ - ldrdeq r4, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq sl, sp, r8, lsl ip │ │ │ │ - subseq sl, sp, r4, ror #20 │ │ │ │ - rsbeq r4, ip, r4, lsl #5 │ │ │ │ - ldrsheq sl, [sp], #-204 @ 0xffffff34 │ │ │ │ - subseq sl, sp, r4, lsl #20 │ │ │ │ - rsbeq r4, ip, ip, asr #4 │ │ │ │ - subseq sl, sp, r4, asr #23 │ │ │ │ - subseq sl, sp, ip, asr #19 │ │ │ │ - ldrsbeq sl, [sp], #-188 @ 0xffffff44 │ │ │ │ - @ instruction: 0x005da998 │ │ │ │ - rsbeq r4, ip, ip, lsl #4 │ │ │ │ - subseq sl, sp, r0, ror #18 │ │ │ │ - ldrdeq r4, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrheq sl, [sp], #-192 @ 0xffffff40 │ │ │ │ - subseq sl, sp, r8, ror fp │ │ │ │ - rsbeq r4, ip, r0, ror r1 │ │ │ │ - subseq sl, sp, ip, ror #17 │ │ │ │ - rsbeq r4, ip, r0, lsl r1 │ │ │ │ - strheq r0, [sl], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x005da898 │ │ │ │ + rsbeq r4, ip, ip, asr #5 │ │ │ │ + subseq sl, sp, r8, lsl #24 │ │ │ │ + subseq sl, sp, r4, asr sl │ │ │ │ + rsbeq r4, ip, r4, ror r2 │ │ │ │ + subseq sl, sp, ip, ror #25 │ │ │ │ + ldrsheq sl, [sp], #-148 @ 0xffffff6c │ │ │ │ + rsbeq r4, ip, ip, lsr r2 │ │ │ │ + ldrheq sl, [sp], #-180 @ 0xffffff4c │ │ │ │ + ldrheq sl, [sp], #-156 @ 0xffffff64 │ │ │ │ + subseq sl, sp, ip, asr #23 │ │ │ │ + subseq sl, sp, r8, lsl #19 │ │ │ │ + strdeq r4, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq sl, sp, r0, asr r9 │ │ │ │ + rsbeq r4, ip, r8, asr #3 │ │ │ │ + subseq sl, sp, r0, lsr #25 │ │ │ │ + subseq sl, sp, r8, ror #22 │ │ │ │ + rsbeq r4, ip, r0, ror #2 │ │ │ │ + ldrsbeq sl, [sp], #-140 @ 0xffffff74 │ │ │ │ + rsbeq r4, ip, r0, lsl #2 │ │ │ │ + rsbeq r0, sl, r8, lsr #15 │ │ │ │ + subseq sl, sp, r8, lsl #17 │ │ │ │ │ │ │ │ 0022ffbc : │ │ │ │ mov r3, #0 │ │ │ │ b 22f8b8 │ │ │ │ │ │ │ │ 0022ffc4 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -79349,15 +79349,15 @@ │ │ │ │ b 2314b4 │ │ │ │ │ │ │ │ 0022ffe4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 230024 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79372,15 +79372,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2300bc │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79415,15 +79415,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 230168 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 23012c │ │ │ │ @@ -79453,15 +79453,15 @@ │ │ │ │ rsbseq lr, sp, ip, lsr fp │ │ │ │ │ │ │ │ 0023016c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2301ac │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79476,15 +79476,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 230244 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79519,15 +79519,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2302f0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2302b4 │ │ │ │ @@ -79601,15 +79601,15 @@ │ │ │ │ 00230374 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0023037c : │ │ │ │ ldr r3, [pc, #40] @ 2303ac │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -79634,21 +79634,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 230438 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 567e58 │ │ │ │ + bl 567e50 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -79666,15 +79666,15 @@ │ │ │ │ │ │ │ │ 0023044c : │ │ │ │ ldr r3, [pc, #192] @ 230514 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 230518 │ │ │ │ mov r1, r0 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 23051c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -79723,15 +79723,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 23057c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -79785,15 +79785,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2306bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2306c0 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -79832,17 +79832,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2306cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq sp, sp, r4, ror lr │ │ │ │ - rsbeq r3, ip, r4, ror #20 │ │ │ │ - rsbeq r3, ip, r0, ror #19 │ │ │ │ - subseq sl, sp, ip, lsl #9 │ │ │ │ + rsbeq r3, ip, r4, asr sl │ │ │ │ + ldrdeq r3, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + subseq sl, sp, ip, ror r4 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002306d0 : │ │ │ │ b 2322cc │ │ │ │ │ │ │ │ 002306d4 : │ │ │ │ ldr r3, [pc, #52] @ 230710 │ │ │ │ @@ -79855,33 +79855,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 230718 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ rsbseq sl, sp, r0, lsr #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - ldrdeq r6, [r7], #-12 @ │ │ │ │ + rsbeq r6, r7, ip, asr #1 │ │ │ │ │ │ │ │ 0023071c : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 230748 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 7a9474 │ │ │ │ + b 7a946c │ │ │ │ │ │ │ │ 00230750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2308b4 │ │ │ │ @@ -79890,19 +79890,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2308bc │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 230888 │ │ │ │ - bl 5938d0 │ │ │ │ + bl 5938c8 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 1e3478 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -79969,27 +79969,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007dac94 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq sp, [sp], #-192 @ 0xffffff40 @ │ │ │ │ ldrheq sl, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - strdeq r3, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - ldrheq sl, [sp], #-36 @ 0xffffffdc │ │ │ │ - subseq sl, sp, r0, lsr #5 │ │ │ │ + rsbeq r3, ip, r8, ror #15 │ │ │ │ + subseq sl, sp, r4, lsr #5 │ │ │ │ + @ instruction: 0x005da290 │ │ │ │ │ │ │ │ 002308d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 23098c │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 230964 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -80001,15 +80001,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 230990 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 554544 │ │ │ │ + bl 55453c │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -80023,49 +80023,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq sp, sp, ip, lsl #23 │ │ │ │ rsbseq sp, sp, ip, asr #22 │ │ │ │ - rsbeq r3, ip, ip, lsl r7 │ │ │ │ - ldrsbeq sl, [sp], #-24 @ 0xffffffe8 │ │ │ │ - subseq sl, sp, r4, asr #3 │ │ │ │ + rsbeq r3, ip, ip, lsl #14 │ │ │ │ + subseq sl, sp, r8, asr #3 │ │ │ │ + ldrheq sl, [sp], #-20 @ 0xffffffec │ │ │ │ │ │ │ │ 002309a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 230a08 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2309e0 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5939f8 │ │ │ │ + b 5939f0 │ │ │ │ ldr r3, [pc, #36] @ 230a0c │ │ │ │ ldr ip, [pc, #36] @ 230a10 │ │ │ │ ldr r1, [pc, #36] @ 230a14 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ ldrheq sp, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r3, ip, r0, lsr #13 │ │ │ │ - subseq sl, sp, ip, asr r1 │ │ │ │ - subseq sl, sp, r8, asr #2 │ │ │ │ + @ instruction: 0x006c3690 │ │ │ │ + subseq sl, sp, ip, asr #2 │ │ │ │ + subseq sl, sp, r8, lsr r1 │ │ │ │ │ │ │ │ 00230a18 : │ │ │ │ b 2322e4 │ │ │ │ │ │ │ │ 00230a1c : │ │ │ │ b 2323c4 │ │ │ │ │ │ │ │ @@ -80098,17 +80098,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230aac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r3, ip, ip, lsl #12 │ │ │ │ - ldrsbeq sl, [sp], #-4 │ │ │ │ - ldrheq sl, [sp], #-0 │ │ │ │ + strdeq r3, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq sl, sp, r4, asr #1 │ │ │ │ + subseq sl, sp, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230ab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80149,17 +80149,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230b70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r3, ip, r8, asr #10 │ │ │ │ - subseq sl, sp, r0, lsl r0 │ │ │ │ - subseq r9, sp, ip, ror #31 │ │ │ │ + rsbeq r3, ip, r8, lsr r5 │ │ │ │ + subseq sl, sp, r0 │ │ │ │ + ldrsbeq r9, [sp], #-252 @ 0xffffff04 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230b74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80190,17 +80190,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230c0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r3, ip, ip, lsr #9 │ │ │ │ - subseq r9, sp, r4, ror pc │ │ │ │ - subseq r9, sp, r0, asr pc │ │ │ │ + @ instruction: 0x006c349c │ │ │ │ + subseq r9, sp, r4, ror #30 │ │ │ │ + subseq r9, sp, r0, asr #30 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230c10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80234,17 +80234,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230cb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r3, ip, r4, lsl #8 │ │ │ │ - subseq r9, sp, ip, asr #29 │ │ │ │ - subseq r9, sp, r8, lsr #29 │ │ │ │ + strdeq r3, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + ldrheq r9, [sp], #-236 @ 0xffffff14 │ │ │ │ + @ instruction: 0x005d9e98 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80301,17 +80301,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230db8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r3, ip, r0, lsl #6 │ │ │ │ - subseq r9, sp, r8, asr #27 │ │ │ │ - subseq r9, sp, r4, lsr #27 │ │ │ │ + strdeq r3, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrheq r9, [sp], #-216 @ 0xffffff28 │ │ │ │ + @ instruction: 0x005d9d94 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -80325,32 +80325,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 230e0c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbseq sl, sp, r4, lsl r6 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ - subseq r8, sp, ip, lsr #6 │ │ │ │ + subseq r8, sp, ip, lsl r3 │ │ │ │ ldr r3, [pc, #20] @ 230e2c │ │ │ │ ldr r1, [pc, #20] @ 230e30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 1ebd94 │ │ │ │ addeq r9, r8, r8, asr #28 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 56757c │ │ │ │ + b 567574 │ │ │ │ ldr r1, [pc, #8] @ 230e50 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c38c4 │ │ │ │ - subseq r8, sp, r0, ror #5 │ │ │ │ + b 7c38bc │ │ │ │ + ldrsbeq r8, [sp], #-32 @ 0xffffffe0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 230ed0 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -80433,15 +80433,15 @@ │ │ │ │ beq 231020 │ │ │ │ ldr r9, [pc, #256] @ 2310ac │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c38c4 │ │ │ │ + bl 7c38bc │ │ │ │ bl 1ebdd8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -80456,23 +80456,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 230ff0 │ │ │ │ ldr r3, [pc, #160] @ 2310b0 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 565edc │ │ │ │ + bl 565ed4 │ │ │ │ bl 1ec018 │ │ │ │ ldr r0, [pc, #140] @ 2310b4 │ │ │ │ ldr r1, [pc, #140] @ 2310b8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2310bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 7c38c4 │ │ │ │ + bl 7c38bc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 230e54 │ │ │ │ ldr r3, [pc, #104] @ 2310c0 │ │ │ │ ldr ip, [pc, #104] @ 2310c4 │ │ │ │ @@ -80489,29 +80489,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq sl, sp, r8, lsl #10 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ - subseq r9, sp, ip, ror #24 │ │ │ │ + subseq r9, sp, ip, asr ip │ │ │ │ addeq r9, r8, r8, asr #26 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ ldrdeq r9, [r8], r0 │ │ │ │ - ldrsbeq r9, [sp], #-180 @ 0xffffff4c │ │ │ │ + subseq r9, sp, r4, asr #23 │ │ │ │ addeq r9, r8, r0, asr ip │ │ │ │ addeq r9, r8, r8, lsr ip │ │ │ │ - subseq r9, sp, r0, asr fp │ │ │ │ + subseq r9, sp, r0, asr #22 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - rsbeq r3, ip, r4, asr #1 │ │ │ │ - rsbeq pc, r9, r8, ror #12 │ │ │ │ + strheq r3, [ip], #-4 @ │ │ │ │ + rsbeq pc, r9, r8, asr r6 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - @ instruction: 0x006c309c │ │ │ │ - ldrsheq r9, [sp], #-168 @ 0xffffff58 │ │ │ │ - ldrheq r8, [sp], #-8 │ │ │ │ + rsbeq r3, ip, ip, lsl #1 │ │ │ │ + subseq r9, sp, r8, ror #21 │ │ │ │ + subseq r8, sp, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 231130 │ │ │ │ @@ -80723,15 +80723,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2314ac │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -80752,15 +80752,15 @@ │ │ │ │ b 2313b4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sl, [sp], #-12 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq sl, [sp], #-12 @ │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ addeq r9, r8, r0, lsl #18 │ │ │ │ - subseq r7, sp, r4, asr #27 │ │ │ │ + ldrheq r7, [sp], #-212 @ 0xffffff2c │ │ │ │ rsbseq sl, sp, r0, asr #32 │ │ │ │ addeq r9, r8, r4, lsl #17 │ │ │ │ addeq r9, r8, r4, lsr #16 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002314b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -80826,15 +80826,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2315a4 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7c38c4 │ │ │ │ + b 7c38bc │ │ │ │ ldr r3, [pc, #84] @ 231600 │ │ │ │ ldr ip, [pc, #84] @ 231604 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 231608 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -80848,22 +80848,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrheq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ addeq r9, r8, r4, lsl #14 │ │ │ │ - subseq r9, sp, r0, lsr #12 │ │ │ │ + subseq r9, sp, r0, lsl r6 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - rsbeq r2, ip, r0, ror fp │ │ │ │ - rsbeq pc, r9, r4, lsl r1 @ │ │ │ │ + rsbeq r2, ip, r0, ror #22 │ │ │ │ + rsbeq pc, r9, r4, lsl #2 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - rsbeq r2, ip, r8, asr #22 │ │ │ │ - subseq r9, sp, r8, lsr #11 │ │ │ │ - subseq r7, sp, r8, ror #22 │ │ │ │ + rsbeq r2, ip, r8, lsr fp │ │ │ │ + @ instruction: 0x005d9598 │ │ │ │ + subseq r7, sp, r8, asr fp │ │ │ │ │ │ │ │ 00231618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -80907,15 +80907,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 1e0dfc │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c38c4 │ │ │ │ + bl 7c38bc │ │ │ │ ldr r2, [pc, #88] @ 231740 │ │ │ │ ldr r3, [pc, #60] @ 231728 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -80930,15 +80930,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, sp, r4, asr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007d9d9c │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ ldrdeq r9, [r8], ip │ │ │ │ - ldrsheq r9, [sp], #-72 @ 0xffffffb8 │ │ │ │ + subseq r9, sp, r8, ror #9 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ rsbseq r9, sp, r4, lsl sp │ │ │ │ │ │ │ │ 00231744 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -80988,16 +80988,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 231820 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r2, ip, r0, lsr #18 │ │ │ │ - subseq r9, sp, ip, ror r3 │ │ │ │ + rsbeq r2, ip, r0, lsl r9 │ │ │ │ + subseq r9, sp, ip, ror #6 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00231824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81036,17 +81036,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2318dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r7, lr, r4, lsr r8 │ │ │ │ - rsbeq r2, ip, r8, ror #16 │ │ │ │ - subseq r9, sp, r4, asr #5 │ │ │ │ - ldrsbeq r9, [sp], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq r2, ip, r8, asr r8 │ │ │ │ + ldrheq r9, [sp], #-36 @ 0xffffffdc │ │ │ │ + subseq r9, sp, r0, asr #5 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 002318e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -81094,17 +81094,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2319bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r7, lr, r4, ror #14 │ │ │ │ - rsbeq r2, ip, r8, lsl #15 │ │ │ │ - subseq r9, sp, r4, ror #3 │ │ │ │ - ldrsheq r9, [sp], #-16 │ │ │ │ + rsbeq r2, ip, r8, ror r7 │ │ │ │ + ldrsbeq r9, [sp], #-20 @ 0xffffffec │ │ │ │ + subseq r9, sp, r0, ror #3 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002319c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81159,17 +81159,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 231ab8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r7, lr, r0, lsl #13 │ │ │ │ - rsbeq r2, ip, ip, lsl #13 │ │ │ │ - subseq r9, sp, r8, ror #1 │ │ │ │ - ldrsheq r9, [sp], #-4 │ │ │ │ + rsbeq r2, ip, ip, ror r6 │ │ │ │ + ldrsbeq r9, [sp], #-8 │ │ │ │ + subseq r9, sp, r4, ror #1 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 00231abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81411,17 +81411,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 231ec0 │ │ │ │ ldr r1, [pc, #128] @ 231ec4 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d65c0 │ │ │ │ + bl 7d65b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d5c08 │ │ │ │ + bl 7d5c00 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -81498,16 +81498,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - @ instruction: 0x006c2190 │ │ │ │ - subseq r8, sp, ip, ror #23 │ │ │ │ + rsbeq r2, ip, r0, lsl #3 │ │ │ │ + ldrsbeq r8, [sp], #-188 @ 0xffffff44 │ │ │ │ │ │ │ │ 00231fb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -81578,16 +81578,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 2320e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r2, ip, r8, asr r0 │ │ │ │ - ldrheq r8, [sp], #-160 @ 0xffffff60 │ │ │ │ + rsbeq r2, ip, r8, asr #32 │ │ │ │ + subseq r8, sp, r0, lsr #21 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 002320ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81654,31 +81654,31 @@ │ │ │ │ bne 2321d4 │ │ │ │ ldr r0, [pc, #76] @ 23223c │ │ │ │ ldr r1, [pc, #76] @ 232240 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 7c38c4 │ │ │ │ + bl 7c38bc │ │ │ │ ldr r3, [pc, #56] @ 232244 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 565edc │ │ │ │ + bl 565ed4 │ │ │ │ bl 1ec018 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 231180 │ │ │ │ rsbseq r9, sp, ip, lsr #5 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ strdeq r8, [r8], ip │ │ │ │ - subseq r8, sp, r0, lsl sl │ │ │ │ + subseq r8, sp, r0, lsl #20 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, ip, ror #14 │ │ │ │ addeq r8, r8, r0, ror sl │ │ │ │ - subseq r8, sp, ip, lsl #19 │ │ │ │ + subseq r8, sp, ip, ror r9 │ │ │ │ rsbseq ip, sp, r8, ror #4 │ │ │ │ │ │ │ │ 00232248 : │ │ │ │ ldr r3, [pc, #40] @ 232278 │ │ │ │ ldr r2, [pc, #40] @ 23227c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -81689,34 +81689,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 232288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ rsbseq r9, sp, ip, lsr #3 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ strdeq r8, [r8], ip │ │ │ │ - subseq r8, sp, r4, lsl r9 │ │ │ │ + subseq r8, sp, r4, lsl #18 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 0023228c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2322a4 │ │ │ │ ldr r0, [pc, #36] @ 2322c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 7c35dc │ │ │ │ + b 7c35d4 │ │ │ │ ldr r0, [pc, #24] @ 2322c4 │ │ │ │ ldr r1, [pc, #24] @ 2322c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 7c38c4 │ │ │ │ + b 7c38bc │ │ │ │ addeq r8, r8, r8, asr #19 │ │ │ │ @ instruction: 0x008889b4 │ │ │ │ - ldrsbeq r8, [sp], #-128 @ 0xffffff80 │ │ │ │ + subseq r8, sp, r0, asr #17 │ │ │ │ │ │ │ │ 002322cc : │ │ │ │ ldr r3, [pc, #12] @ 2322e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -81759,28 +81759,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2323bc │ │ │ │ ldr r2, [pc, #72] @ 2323c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 7c38c4 │ │ │ │ + bl 7c38bc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq r8, r8, r0, asr r9 │ │ │ │ rsbseq r9, sp, r8, ror #1 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ - subseq r8, sp, r8, lsr r8 │ │ │ │ + subseq r8, sp, r8, lsr #16 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - subseq r8, sp, ip, lsl r8 │ │ │ │ + subseq r8, sp, ip, lsl #16 │ │ │ │ addeq r8, r8, ip, ror #17 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002323c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -81810,27 +81810,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 232478 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 23247c │ │ │ │ - bl 7c38c4 │ │ │ │ + bl 7c38bc │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 1e0e20 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e1348 │ │ │ │ rsbseq r9, sp, r0, lsr #32 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ addeq r8, r8, ip, ror #16 │ │ │ │ - subseq r8, sp, r4, lsl #15 │ │ │ │ + subseq r8, sp, r4, ror r7 │ │ │ │ addeq r8, r8, r8, asr #16 │ │ │ │ - subseq r8, sp, r0, asr #14 │ │ │ │ + subseq r8, sp, r0, lsr r7 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00232480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81872,17 +81872,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r8, sp, r4, ror #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r1, ip, r4, lsl sp │ │ │ │ - subseq r8, sp, r0, asr #13 │ │ │ │ - ldrsbeq r8, [sp], #-100 @ 0xffffff9c │ │ │ │ + rsbeq r1, ip, r4, lsl #26 │ │ │ │ + ldrheq r8, [sp], #-96 @ 0xffffffa0 │ │ │ │ + subseq r8, sp, r4, asr #13 │ │ │ │ │ │ │ │ 00232544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 2325f4 │ │ │ │ @@ -81923,17 +81923,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r8, sp, r0, lsr #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r1, ip, r0, asr ip │ │ │ │ - ldrsheq r8, [sp], #-92 @ 0xffffffa4 │ │ │ │ - subseq r8, sp, r0, lsl r6 │ │ │ │ + rsbeq r1, ip, r0, asr #24 │ │ │ │ + subseq r8, sp, ip, ror #11 │ │ │ │ + subseq r8, sp, r0, lsl #12 │ │ │ │ │ │ │ │ 00232608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2326dc │ │ │ │ @@ -81944,33 +81944,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #148] @ 2326e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b438c │ │ │ │ + bl 7b4384 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f90e0 │ │ │ │ + bl 7f90d8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 232694 │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ ldr r2, [pc, #80] @ 2326ec │ │ │ │ ldr r3, [pc, #64] @ 2326e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -81983,16 +81983,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [sp], #-220 @ 0xffffff24 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, r5, r8, asr ip │ │ │ │ - @ instruction: 0x005d8290 │ │ │ │ + rsbeq sp, r5, r8, asr #24 │ │ │ │ + subseq r8, sp, r0, lsl #5 │ │ │ │ rsbseq r8, sp, r0, ror #26 │ │ │ │ │ │ │ │ 002326f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82005,21 +82005,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 23280c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4710 │ │ │ │ + bl 7b4708 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2327f4 │ │ │ │ mov r1, sp │ │ │ │ - bl 7f8f6c │ │ │ │ + bl 7f8f64 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2327ec │ │ │ │ cmp r7, #0 │ │ │ │ beq 2327a0 │ │ │ │ ldr r6, [pc, #160] @ 232810 │ │ │ │ @@ -82028,20 +82028,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 232774 │ │ │ │ mov r0, r7 │ │ │ │ - bl 783160 │ │ │ │ + bl 783158 │ │ │ │ ldr r2, [pc, #100] @ 232814 │ │ │ │ ldr r3, [pc, #84] @ 232808 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82051,26 +82051,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ b 2327a8 │ │ │ │ ldr r0, [pc, #28] @ 232818 │ │ │ │ add r0, pc, r0 │ │ │ │ b 232748 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r8, ror #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, r5, r8, ror #22 │ │ │ │ - subseq r8, sp, r8, lsr #9 │ │ │ │ + rsbeq sp, r5, r8, asr fp │ │ │ │ + @ instruction: 0x005d8498 │ │ │ │ rsbseq r8, sp, ip, asr #24 │ │ │ │ - @ instruction: 0x0067b294 │ │ │ │ + rsbeq fp, r7, r4, lsl #5 │ │ │ │ │ │ │ │ 0023281c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -82084,15 +82084,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 1e2674 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f0768 │ │ │ │ + bl 7f0760 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2328b8 │ │ │ │ ldr r2, [pc, #172] @ 232928 │ │ │ │ ldr r3, [pc, #164] @ 232924 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -82117,31 +82117,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 1e10b4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f854c │ │ │ │ + bl 7f8544 │ │ │ │ b 232900 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f0660 │ │ │ │ + bl 7f0658 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f859c │ │ │ │ + bl 7f8594 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2328f4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1348 │ │ │ │ b 232874 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r8, [sp], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, sp, r0, lsl #23 │ │ │ │ - subseq r8, sp, r4, ror #6 │ │ │ │ + subseq r8, sp, r4, asr r3 │ │ │ │ │ │ │ │ 00232930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -82155,15 +82155,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 1e2674 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f0768 │ │ │ │ + bl 7f0760 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2329d4 │ │ │ │ cmp r5, #3 │ │ │ │ beq 232a38 │ │ │ │ ldr r2, [pc, #256] @ 232a98 │ │ │ │ ldr r3, [pc, #248] @ 232a94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -82190,31 +82190,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 1e10b4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f854c │ │ │ │ + bl 7f8544 │ │ │ │ b 232a1c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f0660 │ │ │ │ + bl 7f0658 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f859c │ │ │ │ + bl 7f8594 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 232a10 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1348 │ │ │ │ b 232990 │ │ │ │ ldr r2, [pc, #96] @ 232aa0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f0708 │ │ │ │ + bl 7f0700 │ │ │ │ ldr r2, [pc, #80] @ 232aa4 │ │ │ │ ldr r3, [pc, #60] @ 232a94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82222,58 +82222,58 @@ │ │ │ │ bne 232a8c │ │ │ │ ldr r2, [pc, #48] @ 232aa8 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7f0708 │ │ │ │ + b 7f0700 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r8, lsr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, sp, r4, ror #20 │ │ │ │ - subseq r8, sp, r4, asr #4 │ │ │ │ - rsbeq r4, r5, r4, lsl fp │ │ │ │ + subseq r8, sp, r4, lsr r2 │ │ │ │ + rsbeq r4, r5, r4, lsl #22 │ │ │ │ rsbseq r8, sp, r8, lsr #19 │ │ │ │ - strheq r3, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r3, r2, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 1e3478 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58c2d4 │ │ │ │ + bl 58c2cc │ │ │ │ cmp r4, r0 │ │ │ │ beq 232b94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58caec │ │ │ │ + bl 58cae4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r3, [pc, #152] @ 232ba0 │ │ │ │ ldr r1, [pc, #152] @ 232ba4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #124] @ 232ba8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58976c │ │ │ │ + bl 589764 │ │ │ │ ldr r1, [pc, #108] @ 232bac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2158 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -82292,29 +82292,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e0e20 │ │ │ │ ldr r8, [pc, #20] @ 232bb0 │ │ │ │ add r8, pc, r8 │ │ │ │ b 232af8 │ │ │ │ - rsbeq fp, r5, r4, asr #30 │ │ │ │ - subseq r8, sp, ip, lsl r1 │ │ │ │ + rsbeq fp, r5, r4, lsr pc │ │ │ │ + subseq r8, sp, ip, lsl #2 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strheq fp, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq fp, r5, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 58caec │ │ │ │ + bl 58cae4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 58caec │ │ │ │ + bl 58cae4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e2a64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -82349,21 +82349,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 232d58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4710 │ │ │ │ + bl 7b4708 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 232d38 │ │ │ │ mov r1, sp │ │ │ │ - bl 6f0390 │ │ │ │ + bl 6f0388 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 232cf4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4338 │ │ │ │ ldr r2, [pc, #164] @ 232d5c │ │ │ │ @@ -82388,34 +82388,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 232d60 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 232d08 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77005c │ │ │ │ + bl 770054 │ │ │ │ ldr r1, [sp] │ │ │ │ b 232ca8 │ │ │ │ ldr r1, [pc, #36] @ 232d64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 232cb0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, r3, r8, lsr #8 │ │ │ │ + rsbeq sp, r3, r8, lsl r4 │ │ │ │ rsbseq r8, sp, r4, asr #14 │ │ │ │ - subseq r7, sp, ip, lsr #30 │ │ │ │ - ldrsheq r7, [sp], #-236 @ 0xffffff14 │ │ │ │ + subseq r7, sp, ip, lsl pc │ │ │ │ + subseq r7, sp, ip, ror #29 │ │ │ │ │ │ │ │ 00232d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 232ee8 │ │ │ │ @@ -82428,44 +82428,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4684 │ │ │ │ + bl 7b467c │ │ │ │ ldr r1, [pc, #312] @ 232ef4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #296] @ 232ef8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #280] @ 232efc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 232e78 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58da28 │ │ │ │ + bl 58da20 │ │ │ │ cmp r0, #0 │ │ │ │ beq 232eac │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 58c0c0 │ │ │ │ + bl 58c0b8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 4a4338 │ │ │ │ ldr r2, [pc, #196] @ 232f00 │ │ │ │ ldr r3, [pc, #172] @ 232eec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82480,50 +82480,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7b5e80 │ │ │ │ + bl 7b5e78 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 232e2c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f053c │ │ │ │ + bl 6f0534 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 232e2c │ │ │ │ ldr r2, [pc, #80] @ 232f04 │ │ │ │ ldr r3, [pc, #80] @ 232f08 │ │ │ │ ldr r1, [pc, #80] @ 232f0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 7cb298 │ │ │ │ + bl 7cb290 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 232e2c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, ip, ror r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, sp, r8, lsr #29 │ │ │ │ - ldrdeq sp, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - @ instruction: 0x00655590 │ │ │ │ - rsbeq r2, r6, r8, ror #15 │ │ │ │ + @ instruction: 0x005d7e98 │ │ │ │ + rsbeq sp, r3, ip, asr #5 │ │ │ │ + rsbeq r5, r5, r0, lsl #11 │ │ │ │ + ldrdeq r2, [r6], #-120 @ 0xffffff88 @ │ │ │ │ rsbseq r8, sp, r0, asr #11 │ │ │ │ - rsbeq r2, r4, r4, lsl #25 │ │ │ │ - rsbeq r1, ip, r4, asr #7 │ │ │ │ - subseq r7, sp, r8, lsl #27 │ │ │ │ + rsbeq r2, r4, r4, ror ip │ │ │ │ + strheq r1, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + subseq r7, sp, r8, ror sp │ │ │ │ │ │ │ │ 00232f10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 23306c │ │ │ │ @@ -82535,26 +82535,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #280] @ 233078 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f05e8 │ │ │ │ + bl 6f05e0 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 233014 │ │ │ │ cmp r4, #0 │ │ │ │ beq 232fb8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -82581,24 +82581,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b61c8 │ │ │ │ + bl 7b61c0 │ │ │ │ b 232fb8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7b6158 │ │ │ │ + bl 7b6150 │ │ │ │ ldr r1, [pc, #92] @ 233080 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e0ef8 │ │ │ │ b 232f94 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 233084 │ │ │ │ ldr r1, [pc, #52] @ 233088 │ │ │ │ @@ -82607,21 +82607,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrsbeq r8, [sp], #-68 @ 0xffffffbc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, r3, r8, asr r1 │ │ │ │ - rsbeq r5, r5, r0, lsl #8 │ │ │ │ + rsbeq sp, r3, r8, asr #2 │ │ │ │ + strdeq r5, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ rsbseq r8, sp, r0, lsr r4 │ │ │ │ - rsbeq r3, r2, r0, ror r5 │ │ │ │ - rsbeq r1, ip, ip, lsr r2 │ │ │ │ - subseq r7, sp, r4, lsl #24 │ │ │ │ - subseq r7, sp, ip, lsl ip │ │ │ │ + rsbeq r3, r2, r0, ror #10 │ │ │ │ + rsbeq r1, ip, ip, lsr #4 │ │ │ │ + ldrsheq r7, [sp], #-180 @ 0xffffff4c │ │ │ │ + subseq r7, sp, ip, lsl #24 │ │ │ │ │ │ │ │ 00233090 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -82633,21 +82633,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 23319c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4710 │ │ │ │ + bl 7b4708 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 233154 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 58da28 │ │ │ │ + bl 58da20 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 233178 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 233160 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -82665,36 +82665,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ mov r1, r0 │ │ │ │ b 233104 │ │ │ │ ldr r1, [pc, #60] @ 2331a4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 233110 │ │ │ │ ldr r1, [pc, #40] @ 2331a8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 233110 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r8, asr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq ip, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, r3, r0, asr #31 │ │ │ │ rsbseq r8, sp, r4, ror #5 │ │ │ │ - subseq r7, sp, r0, asr fp │ │ │ │ - subseq r7, sp, r4, lsl fp │ │ │ │ + subseq r7, sp, r0, asr #22 │ │ │ │ + subseq r7, sp, r4, lsl #22 │ │ │ │ │ │ │ │ 002331ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 233258 │ │ │ │ @@ -82706,19 +82706,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 233260 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 58f83c │ │ │ │ + bl 58f834 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4338 │ │ │ │ ldr r2, [pc, #76] @ 233264 │ │ │ │ ldr r3, [pc, #64] @ 23325c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82734,15 +82734,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, ip, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq fp, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq fp, r5, r4, lsr #29 │ │ │ │ rsbseq r8, sp, r4, ror #3 │ │ │ │ │ │ │ │ 00233268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82755,19 +82755,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 23331c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 58f98c │ │ │ │ + bl 58f984 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4338 │ │ │ │ ldr r2, [pc, #76] @ 233320 │ │ │ │ ldr r3, [pc, #64] @ 233318 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82783,15 +82783,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r0, ror r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq sp, [pc], #-108 @ │ │ │ │ + subseq sp, pc, ip, asr #13 │ │ │ │ rsbseq r8, sp, r8, lsr #2 │ │ │ │ │ │ │ │ 00233324 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -82803,43 +82803,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 1e2674 │ │ │ │ ldr r8, [pc, #120] @ 2333d4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f0768 │ │ │ │ + bl 7f0760 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589784 │ │ │ │ + bl 58977c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2333c8 │ │ │ │ mov r4, r9 │ │ │ │ b 233390 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2333c8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 589350 │ │ │ │ + bl 589348 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 233384 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f0708 │ │ │ │ + bl 7f0700 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 233390 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1e2374 │ │ │ │ - subseq r7, sp, r4, lsl #19 │ │ │ │ + subseq r7, sp, r4, ror r9 │ │ │ │ │ │ │ │ 002333d8 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -82848,19 +82848,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 1e2674 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f0768 │ │ │ │ + bl 7f0760 │ │ │ │ ldr r0, [pc, #112] @ 23348c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 6f0390 │ │ │ │ + bl 6f0388 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 233480 │ │ │ │ ldr r8, [pc, #92] @ 233490 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 233448 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -82872,26 +82872,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 1e13f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23343c │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f0708 │ │ │ │ + bl 7f0700 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 233448 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 77005c │ │ │ │ - ldrsbeq r7, [sp], #-128 @ 0xffffff80 │ │ │ │ - subseq r7, sp, r4, asr #17 │ │ │ │ + b 770054 │ │ │ │ + subseq r7, sp, r0, asr #17 │ │ │ │ + ldrheq r7, [sp], #-132 @ 0xffffff7c │ │ │ │ ldr r0, [pc, #4] @ 2334a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r9, r5, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 233540 │ │ │ │ ldr r2, [pc, #132] @ 233544 │ │ │ │ @@ -82899,44 +82899,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #100] @ 23354c │ │ │ │ ldr r1, [pc, #100] @ 233550 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #68] @ 233554 │ │ │ │ ldr r3, [pc, #68] @ 233558 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, ip, ip, ror #27 │ │ │ │ - subseq r7, sp, r4, lsr r8 │ │ │ │ - subseq r7, sp, ip, lsl #16 │ │ │ │ - subseq r7, sp, r8, lsr r8 │ │ │ │ - subseq r7, sp, r0, asr r8 │ │ │ │ + ldrdeq r0, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r7, sp, r4, lsr #16 │ │ │ │ + ldrsheq r7, [sp], #-124 @ 0xffffff84 │ │ │ │ + subseq r7, sp, r8, lsr #16 │ │ │ │ + subseq r7, sp, r0, asr #16 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 2335f0 │ │ │ │ @@ -82946,15 +82946,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 2335f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2335c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -82966,21 +82966,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 233600 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2335a8 │ │ │ │ - rsbeq r0, ip, ip, lsr sp │ │ │ │ - subseq r7, sp, ip, asr #15 │ │ │ │ - subseq r7, sp, r4, ror #15 │ │ │ │ - subseq r7, sp, ip, asr #15 │ │ │ │ - subseq r7, sp, ip, lsr #15 │ │ │ │ + rsbeq r0, ip, ip, lsr #26 │ │ │ │ + ldrheq r7, [sp], #-124 @ 0xffffff84 │ │ │ │ + ldrsbeq r7, [sp], #-116 @ 0xffffff8c │ │ │ │ + ldrheq r7, [sp], #-124 @ 0xffffff84 │ │ │ │ + @ instruction: 0x005d779c │ │ │ │ │ │ │ │ 00233604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 2339d8 │ │ │ │ @@ -82997,15 +82997,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr fp, [pc, #900] @ 2339ec │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 2339f0 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -83106,27 +83106,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 233a04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 233714 │ │ │ │ bl 1e23c8 │ │ │ │ ldr r3, [pc, #436] @ 233a08 │ │ │ │ ldr ip, [pc, #436] @ 233a0c │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 233a10 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -83134,15 +83134,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 233754 │ │ │ │ ldr r3, [pc, #380] @ 233a14 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -83159,22 +83159,22 @@ │ │ │ │ beq 2339a8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 233a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 233690 │ │ │ │ ldr r3, [pc, #264] @ 233a1c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23374c │ │ │ │ @@ -83193,63 +83193,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 233a20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 23374c │ │ │ │ ldr r0, [pc, #140] @ 233a24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 233714 │ │ │ │ ldr r0, [pc, #120] @ 233a28 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 233690 │ │ │ │ ldr r0, [pc, #100] @ 233a2c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 23374c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006c0c94 │ │ │ │ + rsbeq r0, ip, r4, lsl #25 │ │ │ │ rsbseq r7, sp, ip, asr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, sp, ip, lsl #14 │ │ │ │ - subseq r7, sp, r0, lsr r7 │ │ │ │ + ldrsheq r7, [sp], #-108 @ 0xffffff94 │ │ │ │ + subseq r7, sp, r0, lsr #14 │ │ │ │ @ instruction: 0x007d7d90 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, sp, r0, lsr #25 │ │ │ │ andeq r2, r0, r8, ror #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, sp, r8, lsl r6 │ │ │ │ - rsbeq r0, ip, r0, asr sl │ │ │ │ - ldrsbeq r7, [sp], #-80 @ 0xffffffb0 │ │ │ │ - subseq r7, sp, r8, lsl r5 │ │ │ │ + subseq r7, sp, r8, lsl #12 │ │ │ │ + rsbeq r0, ip, r0, asr #20 │ │ │ │ + subseq r7, sp, r0, asr #11 │ │ │ │ + subseq r7, sp, r8, lsl #10 │ │ │ │ andeq r4, r0, r8, asr #23 │ │ │ │ - subseq r7, sp, r0, asr #9 │ │ │ │ + ldrheq r7, [sp], #-64 @ 0xffffffc0 │ │ │ │ andeq r2, r0, r4, ror #29 │ │ │ │ - subseq r7, sp, ip, ror #10 │ │ │ │ - subseq r7, sp, r0, lsl r5 │ │ │ │ - subseq r7, sp, ip, asr #8 │ │ │ │ - subseq r7, sp, r0, ror #10 │ │ │ │ + subseq r7, sp, ip, asr r5 │ │ │ │ + subseq r7, sp, r0, lsl #10 │ │ │ │ + subseq r7, sp, ip, lsr r4 │ │ │ │ + subseq r7, sp, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 233a80 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 233a84 │ │ │ │ @@ -83257,28 +83257,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 233604 │ │ │ │ - rsbeq r0, ip, r0, ror #16 │ │ │ │ - ldrsheq r7, [sp], #-72 @ 0xffffffb8 │ │ │ │ - subseq r7, sp, ip, lsl r5 │ │ │ │ + rsbeq r0, ip, r0, asr r8 │ │ │ │ + subseq r7, sp, r8, ror #9 │ │ │ │ + subseq r7, sp, ip, lsl #10 │ │ │ │ │ │ │ │ 00233a8c : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 233a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7cd8d8 │ │ │ │ + b 7cd8d0 │ │ │ │ addeq r7, r8, r4, asr r2 │ │ │ │ │ │ │ │ 00233aa0 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 233ae0 │ │ │ │ ldr r3, [pc, #68] @ 233af4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83359,23 +83359,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 233d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 233c2c │ │ │ │ ldr r3, [pc, #312] @ 233d54 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 233c7c │ │ │ │ mov r4, #1 │ │ │ │ @@ -83417,55 +83417,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 233d6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 233c28 │ │ │ │ ldr r0, [pc, #96] @ 233d70 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 233c28 │ │ │ │ ldr r0, [pc, #72] @ 233d74 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 233c2c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sp, r4, ror #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r7, [sp], #-132 @ 0xffffff7c @ │ │ │ │ addeq r7, r8, r4, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, ip, asr #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, sp, r4, asr #7 │ │ │ │ + ldrheq r7, [sp], #-52 @ 0xffffffcc │ │ │ │ rsbseq r7, sp, r8, asr #15 │ │ │ │ - ldrsbeq r7, [sp], #-32 @ 0xffffffe0 │ │ │ │ - ldrsheq r7, [sp], #-36 @ 0xffffffdc │ │ │ │ - ldrsbeq r7, [sp], #-40 @ 0xffffffd8 │ │ │ │ + subseq r7, sp, r0, asr #5 │ │ │ │ + subseq r7, sp, r4, ror #5 │ │ │ │ + subseq r7, sp, r8, asr #5 │ │ │ │ │ │ │ │ 00233d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -83489,15 +83489,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 233e9c │ │ │ │ ldr r5, [pc, #292] @ 233f08 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cd944 │ │ │ │ + bl 7cd93c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 233e58 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -83563,20 +83563,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r7, sp, r4, ror #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r6, r8, r4, lsl #30 │ │ │ │ addeq r6, r8, r4, lsr #29 │ │ │ │ @ instruction: 0x007d759c │ │ │ │ - @ instruction: 0x006c049c │ │ │ │ - subseq r7, sp, ip, asr #1 │ │ │ │ - @ instruction: 0x005d719c │ │ │ │ - rsbeq r0, ip, r4, ror r4 │ │ │ │ - subseq r7, sp, r4, lsr #1 │ │ │ │ - subseq r7, sp, r0, asr #2 │ │ │ │ + rsbeq r0, ip, ip, lsl #9 │ │ │ │ + ldrheq r7, [sp], #-12 │ │ │ │ + subseq r7, sp, ip, lsl #3 │ │ │ │ + rsbeq r0, ip, r4, ror #8 │ │ │ │ + @ instruction: 0x005d7094 │ │ │ │ + subseq r7, sp, r0, lsr r1 │ │ │ │ │ │ │ │ 00233f2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -83644,15 +83644,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 23404c │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 23401c │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7cd908 │ │ │ │ + b 7cd900 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -83775,17 +83775,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 234234 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r0, ip, r8, asr #2 │ │ │ │ - subseq r6, sp, r8, ror sp │ │ │ │ - subseq r6, sp, ip, ror #28 │ │ │ │ + rsbeq r0, ip, r8, lsr r1 │ │ │ │ + subseq r6, sp, r8, ror #26 │ │ │ │ + subseq r6, sp, ip, asr lr │ │ │ │ │ │ │ │ 00234238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2343b4 │ │ │ │ @@ -83823,15 +83823,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2343d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 7cd944 │ │ │ │ + bl 7cd93c │ │ │ │ ldr r2, [pc, #228] @ 2343d4 │ │ │ │ ldr r3, [pc, #196] @ 2343b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -83862,41 +83862,41 @@ │ │ │ │ beq 2343a0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2343e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 234290 │ │ │ │ ldr r0, [pc, #64] @ 2343e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 234290 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sp, ip, lsr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007d7198 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ addeq r6, r8, r0, asr sl │ │ │ │ addeq r6, r8, r8, asr #20 │ │ │ │ addeq r6, r8, r0, lsr sl │ │ │ │ addeq r6, r8, r8, lsl sl │ │ │ │ rsbseq r7, sp, ip, lsl #2 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, sp, ip, lsl #26 │ │ │ │ - subseq r6, sp, r4, lsr #26 │ │ │ │ + ldrsheq r6, [sp], #-204 @ 0xffffff34 │ │ │ │ + subseq r6, sp, r4, lsl sp │ │ │ │ │ │ │ │ 002343ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -83944,20 +83944,20 @@ │ │ │ │ bl 1e385c │ │ │ │ mov r2, #1 │ │ │ │ b 23445c │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2344c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ ldrsheq r8, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ ldr r0, [pc, #8] @ 2344d8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r8, r5, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 234574 │ │ │ │ ldr r3, [pc, #128] @ 234578 │ │ │ │ @@ -83968,45 +83968,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58c9b4 │ │ │ │ + bl 58c9ac │ │ │ │ ldr r3, [pc, #84] @ 234580 │ │ │ │ ldr r2, [pc, #84] @ 234584 │ │ │ │ ldr r1, [pc, #84] @ 234588 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 58a5bc │ │ │ │ + bl 58a5b4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r6, sp, r0, lsl #30 │ │ │ │ andeq r4, r0, ip, lsl #14 │ │ │ │ - @ instruction: 0x00650098 │ │ │ │ + rsbeq r0, r5, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - subseq r6, sp, ip, lsr #23 │ │ │ │ - rsbeq ip, sl, r0, lsl r0 │ │ │ │ + @ instruction: 0x005d6b9c │ │ │ │ + rsbeq ip, sl, r0 │ │ │ │ ldr r0, [pc, #4] @ 234598 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7cc048 │ │ │ │ - subseq r6, sp, ip, asr fp │ │ │ │ + b 7cc040 │ │ │ │ + subseq r6, sp, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -84094,39 +84094,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 234774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 234684 │ │ │ │ ldr r0, [pc, #52] @ 234778 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 234684 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r6, [sp], #-208 @ 0xffffff30 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007d6d90 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r6, sp, r8, ror #26 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, sp, r8, ror #19 │ │ │ │ - subseq r6, sp, r4, lsl #20 │ │ │ │ + ldrsbeq r6, [sp], #-152 @ 0xffffff68 │ │ │ │ + ldrsheq r6, [sp], #-148 @ 0xffffff6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 234958 │ │ │ │ ldr r2, [pc, #452] @ 23495c │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -84171,18 +84171,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 234808 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 23489c │ │ │ │ mov r0, #0 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #272] @ 234968 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr r2, [pc, #264] @ 23496c │ │ │ │ ldr r3, [pc, #244] @ 23495c │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -84190,15 +84190,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 234954 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ ldr r3, [pc, #204] @ 234970 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 234848 │ │ │ │ @@ -84220,44 +84220,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 234980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 234848 │ │ │ │ ldr r7, [pc, #40] @ 234964 │ │ │ │ mov r4, #0 │ │ │ │ b 234838 │ │ │ │ ldr r0, [pc, #60] @ 234984 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 234848 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, sp, r4, ror #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, sp, r0, asr #24 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x007d6b98 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror #30 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r6, sp, r0, lsr r8 │ │ │ │ subseq r6, sp, r0, asr #16 │ │ │ │ - subseq r6, sp, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -84283,15 +84283,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2349e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -84306,27 +84306,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 234aa0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #32] @ 234aa0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 234b68 │ │ │ │ @@ -84334,75 +84334,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 234b70 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 234af8 │ │ │ │ bl 234634 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 234b1c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 234b48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 1e1348 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq pc, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - subseq r6, sp, ip, ror #13 │ │ │ │ - subseq r6, sp, r0, lsl #14 │ │ │ │ + rsbeq pc, fp, ip, asr #17 │ │ │ │ + ldrsbeq r6, [sp], #-108 @ 0xffffff94 │ │ │ │ + ldrsheq r6, [sp], #-96 @ 0xffffffa0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 234de0 │ │ │ │ ldr r2, [pc, #596] @ 234de4 │ │ │ │ ldr r1, [pc, #596] @ 234de8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #568] @ 234dec │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 234d78 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 7e18f0 │ │ │ │ + bl 7e18e8 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ ldr ip, [pc, #520] @ 234df0 │ │ │ │ ldr r6, [pc, #520] @ 234df4 │ │ │ │ @@ -84410,48 +84410,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 234df8 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 234d3c │ │ │ │ ldr r7, [pc, #472] @ 234dfc │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 234ce4 │ │ │ │ mov r0, #5 │ │ │ │ - bl 583140 │ │ │ │ + bl 583138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 234ce4 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 234c6c │ │ │ │ b 234c80 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 234c80 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ bne 234c5c │ │ │ │ ldr r1, [pc, #376] @ 234e00 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 234d8c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -84528,23 +84528,23 @@ │ │ │ │ bne 234db4 │ │ │ │ b 234d1c │ │ │ │ ldr r3, [pc, #52] @ 234e08 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 234cbc │ │ │ │ - rsbeq pc, fp, ip, lsl #16 │ │ │ │ - subseq r6, sp, r0, lsr #12 │ │ │ │ - subseq r6, sp, r4, lsr r6 │ │ │ │ + strdeq pc, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + subseq r6, sp, r0, lsl r6 │ │ │ │ + subseq r6, sp, r4, lsr #12 │ │ │ │ addeq r6, r8, r8, asr #2 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ rsbseq r4, lr, r4, asr #18 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - ldrheq r6, [sp], #-92 @ 0xffffffa4 │ │ │ │ - subseq r6, sp, r8, asr r5 │ │ │ │ + subseq r6, sp, ip, lsr #11 │ │ │ │ + subseq r6, sp, r8, asr #10 │ │ │ │ rsbseq r4, lr, r0, asr r8 │ │ │ │ rsbseq r4, lr, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 234e70 │ │ │ │ @@ -84556,96 +84556,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7ab998 │ │ │ │ - rsbeq pc, fp, r0, ror r5 @ │ │ │ │ - subseq r6, sp, r4, lsr #7 │ │ │ │ - subseq r6, sp, r8, ror r3 │ │ │ │ + b 7ab990 │ │ │ │ + rsbeq pc, fp, r0, ror #10 │ │ │ │ + @ instruction: 0x005d6394 │ │ │ │ + subseq r6, sp, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 234efc │ │ │ │ ldr r2, [pc, #104] @ 234f00 │ │ │ │ ldr r1, [pc, #104] @ 234f04 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 234edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 589afc │ │ │ │ + b 589af4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq pc, fp, r8, lsl #10 │ │ │ │ - subseq r6, sp, r4, lsl r3 │ │ │ │ - subseq r6, sp, r4, lsr r3 │ │ │ │ + strdeq pc, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq r6, sp, r4, lsl #6 │ │ │ │ + subseq r6, sp, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 234f70 │ │ │ │ ldr r5, [pc, #92] @ 234f8c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 234f70 │ │ │ │ ldr r0, [pc, #68] @ 234f90 │ │ │ │ ldr r2, [pc, #68] @ 234f94 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - ldrheq r6, [sp], #-36 @ 0xffffffdc │ │ │ │ - rsbeq pc, fp, r4, asr r4 @ │ │ │ │ - subseq r6, sp, ip, asr r2 │ │ │ │ + subseq r6, sp, r4, lsr #5 │ │ │ │ + rsbeq pc, fp, r4, asr #8 │ │ │ │ + subseq r6, sp, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -84666,24 +84666,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e1aec │ │ │ │ + b 7e1ae4 │ │ │ │ │ │ │ │ 0023500c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 7e1aec │ │ │ │ + b 7e1ae4 │ │ │ │ │ │ │ │ 00235028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -84706,41 +84706,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e1aec │ │ │ │ + b 7e1ae4 │ │ │ │ │ │ │ │ 0023509c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e1bf0 │ │ │ │ + bl 7e1be8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2350d8 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e1908 │ │ │ │ - bl 7e0510 │ │ │ │ + b 7e1900 │ │ │ │ + bl 7e0508 │ │ │ │ ldr r3, [pc, #20] @ 2350f8 │ │ │ │ ldr r1, [pc, #20] @ 2350fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7df5a0 │ │ │ │ + bl 7df598 │ │ │ │ b 2350c4 │ │ │ │ - subseq r6, sp, r4, lsl r1 │ │ │ │ + subseq r6, sp, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 00235100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84765,23 +84765,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #176] @ 235230 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 2351e8 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -84793,15 +84793,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e4a88 │ │ │ │ + b 7e4a80 │ │ │ │ ldr r3, [pc, #68] @ 235234 │ │ │ │ ldr r1, [pc, #68] @ 235238 │ │ │ │ ldr r0, [pc, #68] @ 23523c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -84813,20 +84813,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq pc, fp, ip, lsr #3 │ │ │ │ - subseq r6, sp, r8, lsl r0 │ │ │ │ - subseq r6, sp, r0, lsr r0 │ │ │ │ - rsbeq pc, fp, r8, lsl #3 │ │ │ │ - ldrsheq r5, [sp], #-244 @ 0xffffff0c │ │ │ │ - subseq r6, sp, r0 │ │ │ │ + @ instruction: 0x006bf19c │ │ │ │ + subseq r6, sp, r8 │ │ │ │ + subseq r6, sp, r0, lsr #32 │ │ │ │ + rsbeq pc, fp, r8, ror r1 @ │ │ │ │ + subseq r5, sp, r4, ror #31 │ │ │ │ + ldrsheq r5, [sp], #-240 @ 0xffffff10 │ │ │ │ │ │ │ │ 0023524c : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00235254 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -84892,16 +84892,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq pc, [fp], #-4 @ │ │ │ │ - rsbeq pc, fp, r4, lsr #1 │ │ │ │ + rsbeq pc, fp, r4, asr #1 │ │ │ │ + @ instruction: 0x006bf094 │ │ │ │ │ │ │ │ 00235348 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -84948,17 +84948,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq lr, fp, ip, lsr #31 │ │ │ │ - subseq r5, sp, r4, lsl lr │ │ │ │ - subseq r5, sp, r0, asr #28 │ │ │ │ + @ instruction: 0x006bef9c │ │ │ │ + subseq r5, sp, r4, lsl #28 │ │ │ │ + subseq r5, sp, r0, lsr lr │ │ │ │ │ │ │ │ 0023541c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -85047,30 +85047,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 23562c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 235488 │ │ │ │ ldr r0, [pc, #112] @ 235630 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 235488 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 235634 │ │ │ │ ldr r1, [pc, #80] @ 235638 │ │ │ │ ldr r0, [pc, #80] @ 23563c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -85081,23 +85081,23 @@ │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r5, sp, r0, asr #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sp, ip, lsl #31 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, sp, r8, lsr pc │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - ldrsbeq r5, [sp], #-212 @ 0xffffff2c │ │ │ │ + subseq r5, sp, r4, asr #27 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r5, [sp], #-204 @ 0xffffff34 │ │ │ │ - ldrsheq r5, [sp], #-192 @ 0xffffff40 │ │ │ │ - strheq lr, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - subseq r5, sp, ip, lsl ip │ │ │ │ - subseq r5, sp, r4, lsl #26 │ │ │ │ + subseq r5, sp, ip, lsr #25 │ │ │ │ + subseq r5, sp, r0, ror #25 │ │ │ │ + rsbeq lr, fp, r8, lsr #27 │ │ │ │ + subseq r5, sp, ip, lsl #24 │ │ │ │ + ldrsheq r5, [sp], #-196 @ 0xffffff3c │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 00235644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -85159,41 +85159,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2357b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 235698 │ │ │ │ ldr r0, [pc, #60] @ 2357b4 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 235698 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, sp, r0, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sp, r0, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ rsbseq r5, sp, r0, asr #26 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r5, [sp], #-176 @ 0xffffff50 │ │ │ │ - subseq r5, sp, r8, asr #23 │ │ │ │ + subseq r5, sp, r0, lsr #23 │ │ │ │ + ldrheq r5, [sp], #-184 @ 0xffffff48 │ │ │ │ │ │ │ │ 002357b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 235900 │ │ │ │ @@ -85255,39 +85255,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 235920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 235814 │ │ │ │ ldr r0, [pc, #52] @ 235924 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 235814 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, sp, ip, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sp, r0, lsl #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsbeq r5, [sp], #-176 @ 0xffffff50 @ │ │ │ │ andeq r1, r0, r4, lsl #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, sp, r4, lsl #21 │ │ │ │ - subseq r5, sp, r8, lsr #21 │ │ │ │ + subseq r5, sp, r4, ror sl │ │ │ │ + @ instruction: 0x005d5a98 │ │ │ │ │ │ │ │ 00235928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -85381,17 +85381,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r5, [sp], #-168 @ 0xffffff58 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, fp, r0, lsr sl │ │ │ │ + rsbeq lr, fp, r0, lsr #20 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq pc, [fp], #-16 @ │ │ │ │ + rsbeq pc, fp, r0, asr #3 │ │ │ │ rsbseq r5, sp, ip, lsl #19 │ │ │ │ │ │ │ │ 00235ac4 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 234634 │ │ │ │ @@ -85419,23 +85419,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 235c80 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 806de8 │ │ │ │ + bl 806de0 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 806de8 │ │ │ │ + bl 806de0 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 235c04 │ │ │ │ @@ -85519,18 +85519,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 235cd4 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cb340 │ │ │ │ - rsbeq lr, fp, r8, lsl #14 │ │ │ │ - subseq r5, sp, r4, lsr #14 │ │ │ │ - subseq r5, sp, r8, ror #10 │ │ │ │ + b 7cb338 │ │ │ │ + strdeq lr, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + subseq r5, sp, r4, lsl r7 │ │ │ │ + subseq r5, sp, r8, asr r5 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 00235cd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -85544,31 +85544,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 235d54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r3, [pc, #36] @ 235d58 │ │ │ │ ldr r1, [pc, #36] @ 235d5c │ │ │ │ ldr r0, [pc, #36] @ 235d60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq r5, [sp], #-104 @ 0xffffff98 │ │ │ │ - rsbeq lr, fp, r8, ror #12 │ │ │ │ - ldrsbeq r5, [sp], #-64 @ 0xffffffc0 │ │ │ │ - subseq r5, sp, ip, lsr #13 │ │ │ │ + subseq r5, sp, r8, asr #13 │ │ │ │ + rsbeq lr, fp, r8, asr r6 │ │ │ │ + subseq r5, sp, r0, asr #9 │ │ │ │ + @ instruction: 0x005d569c │ │ │ │ │ │ │ │ 00235d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 236340 │ │ │ │ @@ -85661,27 +85661,27 @@ │ │ │ │ beq 23625c │ │ │ │ cmp r3, #2 │ │ │ │ beq 23611c │ │ │ │ ldr r5, [pc, #1136] @ 236354 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 236074 │ │ │ │ ldr ip, [pc, #1108] @ 236358 │ │ │ │ ldr r2, [pc, #1108] @ 23635c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 235f70 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 235f50 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -85732,15 +85732,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 236374 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r6, [pc, #868] @ 236378 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 236284 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -85762,27 +85762,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 23459c │ │ │ │ b 235edc │ │ │ │ ldr r5, [pc, #776] @ 236384 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 235f70 │ │ │ │ ldr ip, [pc, #756] @ 236388 │ │ │ │ ldr r2, [pc, #756] @ 23638c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 244c90 │ │ │ │ b 235f70 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 23624c │ │ │ │ mov r0, r4 │ │ │ │ @@ -85799,15 +85799,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 23639c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 23600c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 235edc │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -85843,15 +85843,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2363ac │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 23600c │ │ │ │ ldr r3, [pc, #476] @ 2363b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 235dc0 │ │ │ │ ldr r3, [pc, #460] @ 2363b4 │ │ │ │ @@ -85868,22 +85868,22 @@ │ │ │ │ beq 2362fc │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2363bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 235dc0 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 235e88 │ │ │ │ b 2360dc │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -85925,15 +85925,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2362e0 │ │ │ │ ldr r0, [pc, #196] @ 2363c8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 235dc0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2363cc │ │ │ │ ldr r1, [pc, #172] @ 2363d0 │ │ │ │ ldr r0, [pc, #172] @ 2363d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -85943,47 +85943,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r5, sp, r0, lsl #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sp, r8, ror #12 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ addeq r4, r8, r4, lsr pc │ │ │ │ - ldrsheq r5, [sp], #-44 @ 0xffffffd4 │ │ │ │ - @ instruction: 0x006be49c │ │ │ │ - subseq r5, sp, r8, lsr #5 │ │ │ │ + subseq r5, sp, ip, ror #5 │ │ │ │ + rsbeq lr, fp, ip, lsl #9 │ │ │ │ + @ instruction: 0x005d5298 │ │ │ │ rsbseq r5, sp, r4, lsl #9 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - strheq lr, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq r5, sp, ip, lsl #4 │ │ │ │ - subseq r5, sp, r4, lsr #9 │ │ │ │ + rsbeq lr, fp, r8, lsr #7 │ │ │ │ + ldrsheq r5, [sp], #-28 @ 0xffffffe4 │ │ │ │ + @ instruction: 0x005d5494 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ addeq r4, r8, r8, ror #25 │ │ │ │ @ instruction: 0x00884cb4 │ │ │ │ addeq r4, r8, r4, lsr #25 │ │ │ │ - @ instruction: 0x005d549c │ │ │ │ - rsbeq lr, fp, ip, lsl #6 │ │ │ │ - subseq r5, sp, r8, lsl r1 │ │ │ │ - rsbeq lr, fp, ip, lsr #5 │ │ │ │ - subseq r5, sp, ip, ror #7 │ │ │ │ - subseq r5, sp, r0, lsl #2 │ │ │ │ + subseq r5, sp, ip, lsl #9 │ │ │ │ + strdeq lr, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + subseq r5, sp, r8, lsl #2 │ │ │ │ + @ instruction: 0x006be29c │ │ │ │ + ldrsbeq r5, [sp], #-60 @ 0xffffffc4 │ │ │ │ + ldrsheq r5, [sp], #-0 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - strdeq lr, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r5, sp, r8, lsl r3 │ │ │ │ - subseq r5, sp, r0, asr r0 │ │ │ │ + rsbeq lr, fp, ip, ror #3 │ │ │ │ + subseq r5, sp, r8, lsl #6 │ │ │ │ + subseq r5, sp, r0, asr #32 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r2, r0, r4, lsl #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, sp, ip, ror #3 │ │ │ │ - rsbeq lr, fp, r4, lsl r1 │ │ │ │ - rsbeq lr, fp, ip, ror #1 │ │ │ │ - subseq r5, sp, r0, ror #2 │ │ │ │ - rsbeq lr, fp, ip, ror r0 │ │ │ │ - subseq r4, sp, r0, ror #29 │ │ │ │ - subseq r5, sp, ip, ror #1 │ │ │ │ + ldrsbeq r5, [sp], #-28 @ 0xffffffe4 │ │ │ │ + rsbeq lr, fp, r4, lsl #2 │ │ │ │ + ldrdeq lr, [fp], #-12 @ │ │ │ │ + subseq r5, sp, r0, asr r1 │ │ │ │ + rsbeq lr, fp, ip, rrx │ │ │ │ + ldrsbeq r4, [sp], #-224 @ 0xffffff20 │ │ │ │ + ldrsbeq r5, [sp], #-12 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002363dc : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -85998,15 +85998,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ │ │ │ │ 0023642c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 236594 │ │ │ │ @@ -86075,40 +86075,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2365b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 236480 │ │ │ │ ldr r0, [pc, #56] @ 2365b8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 236480 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r4, [sp], #-248 @ 0xffffff08 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007d4f98 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, sp, r4, lsr pc │ │ │ │ andeq r1, r0, r0, asr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r4, [sp], #-252 @ 0xffffff04 │ │ │ │ - subseq r4, sp, r4, ror #31 │ │ │ │ + subseq r4, sp, ip, lsr #31 │ │ │ │ + ldrsbeq r4, [sp], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 002365bc : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -86140,17 +86140,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 236654 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r4, ror sp │ │ │ │ - ldrsbeq r4, [sp], #-184 @ 0xffffff48 │ │ │ │ - subseq r4, sp, r4, asr pc │ │ │ │ + rsbeq sp, fp, r4, ror #26 │ │ │ │ + subseq r4, sp, r8, asr #23 │ │ │ │ + subseq r4, sp, r4, asr #30 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 00236658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86179,24 +86179,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #76] @ 236734 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4ea0 │ │ │ │ + bl 7e4e98 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -86309,19 +86309,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2368f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r0, asr #22 │ │ │ │ - rsbeq sp, fp, r8, lsl #22 │ │ │ │ - rsbeq sp, fp, r0, ror #21 │ │ │ │ - subseq r4, sp, r4, asr #18 │ │ │ │ - ldrsbeq r4, [sp], #-204 @ 0xffffff34 │ │ │ │ + rsbeq sp, fp, r0, lsr fp │ │ │ │ + strdeq sp, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq sp, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + subseq r4, sp, r4, lsr r9 │ │ │ │ + subseq r4, sp, ip, asr #25 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002368f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86517,15 +86517,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 236c6c │ │ │ │ @@ -86555,17 +86555,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq sp, fp, ip, asr #15 │ │ │ │ - ldrsheq r4, [sp], #-88 @ 0xffffffa8 │ │ │ │ - ldrsbeq r4, [sp], #-88 @ 0xffffffa8 │ │ │ │ + strheq sp, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + subseq r4, sp, r8, ror #11 │ │ │ │ + subseq r4, sp, r8, asr #11 │ │ │ │ │ │ │ │ 00236c98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 236d74 │ │ │ │ @@ -86576,15 +86576,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 239240 │ │ │ │ mov r0, r6 │ │ │ │ bl 239228 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -86615,17 +86615,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq sp, fp, r8, ror #13 │ │ │ │ - ldrsheq r4, [sp], #-68 @ 0xffffffbc │ │ │ │ - subseq r4, sp, r8, lsl r5 │ │ │ │ + ldrdeq sp, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + subseq r4, sp, r4, ror #9 │ │ │ │ + subseq r4, sp, r8, lsl #10 │ │ │ │ │ │ │ │ 00236d80 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 236d98 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -86640,17 +86640,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 236ddc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, ip, ror #11 │ │ │ │ - subseq r4, sp, r0, asr r4 │ │ │ │ - subseq r4, sp, r4, lsl #16 │ │ │ │ + ldrdeq sp, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq r4, sp, r0, asr #8 │ │ │ │ + ldrsheq r4, [sp], #-116 @ 0xffffff8c │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 00236de0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 236df8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -86666,17 +86666,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 236e3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, ip, lsl #11 │ │ │ │ - ldrsheq r4, [sp], #-48 @ 0xffffffd0 │ │ │ │ - subseq r4, sp, r4, lsr #15 │ │ │ │ + rsbeq sp, fp, ip, ror r5 │ │ │ │ + subseq r4, sp, r0, ror #7 │ │ │ │ + @ instruction: 0x005d4794 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 00236e40 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 236e58 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -86692,17 +86692,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 236e9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, ip, lsr #10 │ │ │ │ - @ instruction: 0x005d4390 │ │ │ │ - subseq r4, sp, r4, asr #14 │ │ │ │ + rsbeq sp, fp, ip, lsl r5 │ │ │ │ + subseq r4, sp, r0, lsl #7 │ │ │ │ + subseq r4, sp, r4, lsr r7 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 00236ea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87008,17 +87008,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 237354 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r4, ror r0 │ │ │ │ - ldrsbeq r3, [sp], #-232 @ 0xffffff18 │ │ │ │ - subseq r4, sp, ip, lsl #5 │ │ │ │ + rsbeq sp, fp, r4, rrx │ │ │ │ + subseq r3, sp, r8, asr #29 │ │ │ │ + subseq r4, sp, ip, ror r2 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 00237358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87031,33 +87031,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e10b4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58d094 │ │ │ │ + bl 58d08c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 58c984 │ │ │ │ + bl 58c97c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 237388 │ │ │ │ ldr r3, [pc, #32] @ 2373e8 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrsbeq r2, [lr], #-16 @ │ │ │ │ - subseq r4, sp, r0, asr r2 │ │ │ │ - rsbeq r0, r3, r0, lsr r1 │ │ │ │ + subseq r4, sp, r0, asr #4 │ │ │ │ + rsbeq r0, r3, r0, lsr #2 │ │ │ │ addeq r3, r8, r4, lsr r9 │ │ │ │ │ │ │ │ 002373ec : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87077,15 +87077,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 23743c │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 237464 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 237430 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -87094,15 +87094,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbseq r2, lr, r4, lsr #2 │ │ │ │ - ldrheq r3, [sp], #-216 @ 0xffffff28 │ │ │ │ + subseq r3, sp, r8, lsr #27 │ │ │ │ ldrsbeq r2, [lr], #-4 @ │ │ │ │ │ │ │ │ 00237490 : │ │ │ │ ldr r3, [pc, #56] @ 2374d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -87147,27 +87147,27 @@ │ │ │ │ b 237540 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2375a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58d654 │ │ │ │ + bl 58d64c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r7, r0 │ │ │ │ bne 237534 │ │ │ │ ldr r1, [pc, #108] @ 2375e0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58be4c │ │ │ │ + bl 58be44 │ │ │ │ cmp sl, r0 │ │ │ │ bne 237534 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -87180,32 +87180,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ rsbseq r2, lr, r0, asr r0 │ │ │ │ rsbseq r3, sp, r4, lsl #30 │ │ │ │ - @ instruction: 0x006bce90 │ │ │ │ + rsbeq ip, fp, r0, lsl #29 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - rsbeq sp, r4, r8, ror r0 │ │ │ │ - subseq r1, sp, ip, lsl #12 │ │ │ │ - ldrdeq r8, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sp, r4, r8, rrx │ │ │ │ + ldrsheq r1, [sp], #-92 @ 0xffffffa4 │ │ │ │ + rsbeq r8, sl, r8, asr #31 │ │ │ │ │ │ │ │ 002375e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 2a7c78 │ │ │ │ mov r1, r5 │ │ │ │ - bl 582414 │ │ │ │ + bl 58240c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 237648 │ │ │ │ mov r1, r6 │ │ │ │ bl 2374d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 237684 │ │ │ │ mov r0, r4 │ │ │ │ @@ -87225,73 +87225,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2376c8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb298 │ │ │ │ + bl 7cb290 │ │ │ │ b 237628 │ │ │ │ ldr r3, [pc, #64] @ 2376cc │ │ │ │ ldr r2, [pc, #64] @ 2376d0 │ │ │ │ ldr r1, [pc, #64] @ 2376d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2376d8 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 237628 │ │ │ │ - rsbeq ip, fp, r8, asr #26 │ │ │ │ - ldrdeq lr, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x005d3b98 │ │ │ │ + rsbeq ip, fp, r8, lsr sp │ │ │ │ + rsbeq lr, r3, ip, asr #9 │ │ │ │ + subseq r3, sp, r8, lsl #23 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - rsbeq ip, fp, r0, lsl sp │ │ │ │ - subseq r3, sp, r8, asr #30 │ │ │ │ - subseq r3, sp, r4, ror #22 │ │ │ │ + rsbeq ip, fp, r0, lsl #26 │ │ │ │ + subseq r3, sp, r8, lsr pc │ │ │ │ + subseq r3, sp, r4, asr fp │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002376dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 237754 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 237738 │ │ │ │ ldr ip, [pc, #68] @ 237758 │ │ │ │ ldr r2, [pc, #68] @ 23775c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r3, sp, ip, ror #21 │ │ │ │ - rsbeq ip, fp, ip, lsl #25 │ │ │ │ - @ instruction: 0x005d3a9c │ │ │ │ + ldrsbeq r3, [sp], #-172 @ 0xffffff54 │ │ │ │ + rsbeq ip, fp, ip, ror ip │ │ │ │ + subseq r3, sp, ip, lsl #21 │ │ │ │ │ │ │ │ 00237760 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -87301,62 +87301,62 @@ │ │ │ │ beq 2377b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2377c8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - subseq r3, sp, r0, asr sl │ │ │ │ + subseq r3, sp, r0, asr #20 │ │ │ │ │ │ │ │ 002377cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 23780c │ │ │ │ ldr r1, [pc, #88] @ 237844 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 23781c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 237848 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r3, [sp], #-152 @ 0xffffff68 │ │ │ │ - subseq r3, sp, ip, ror #27 │ │ │ │ + subseq r3, sp, r8, ror #19 │ │ │ │ + ldrsbeq r3, [sp], #-220 @ 0xffffff24 │ │ │ │ │ │ │ │ 0023784c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 237874 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -87374,55 +87374,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2378b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2378b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r0, lsl fp │ │ │ │ - subseq r3, sp, r8, ror r9 │ │ │ │ - subseq r3, sp, r4, lsl #19 │ │ │ │ + rsbeq ip, fp, r0, lsl #22 │ │ │ │ + subseq r3, sp, r8, ror #18 │ │ │ │ + subseq r3, sp, r4, ror r9 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002378b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 237aa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2379e8 │ │ │ │ ldr r7, [pc, #444] @ 237aac │ │ │ │ ldr r2, [pc, #444] @ 237ab0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237a74 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 237ab4 │ │ │ │ ldr r1, [pc, #384] @ 237ab8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #368] @ 237abc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 237a44 │ │ │ │ ldr r7, [pc, #348] @ 237ac0 │ │ │ │ @@ -87430,24 +87430,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 237978 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 237a44 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ ldr r2, [pc, #312] @ 237ac4 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23796c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 23796c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -87460,38 +87460,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e10b4 │ │ │ │ ldr r5, [pc, #220] @ 237acc │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 237a5c │ │ │ │ ldr r0, [pc, #196] @ 237ad0 │ │ │ │ ldr r2, [pc, #196] @ 237ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 244904 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237a5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e35a4 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 237a38 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ b 237a38 │ │ │ │ ldr r0, [pc, #116] @ 237ad8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e10b4 │ │ │ │ @@ -87500,32 +87500,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 237adc │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e1e1c │ │ │ │ mov r0, r3 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2379d4 │ │ │ │ - subseq r3, sp, r0, lsl r9 │ │ │ │ - strheq ip, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - ldrheq r3, [sp], #-140 @ 0xffffff74 │ │ │ │ - subseq r1, sp, r0, lsl #4 │ │ │ │ - rsbeq ip, r4, r0, ror #24 │ │ │ │ + subseq r3, sp, r0, lsl #18 │ │ │ │ + rsbeq ip, fp, r0, lsr #21 │ │ │ │ + subseq r3, sp, ip, lsr #17 │ │ │ │ + ldrsheq r1, [sp], #-16 │ │ │ │ + rsbeq ip, r4, r0, asr ip │ │ │ │ ldrsheq r1, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq ip, fp, r0, asr #20 │ │ │ │ - subseq r3, sp, ip, lsr #16 │ │ │ │ - subseq r3, sp, r0, asr ip │ │ │ │ - subseq r3, sp, r4, lsr #22 │ │ │ │ - @ instruction: 0x006bc994 │ │ │ │ - subseq r3, sp, r4, lsr #15 │ │ │ │ - subseq r3, sp, ip, asr #23 │ │ │ │ - @ instruction: 0x0062d490 │ │ │ │ + rsbeq ip, fp, r0, lsr sl │ │ │ │ + subseq r3, sp, ip, lsl r8 │ │ │ │ + subseq r3, sp, r0, asr #24 │ │ │ │ + subseq r3, sp, r4, lsl fp │ │ │ │ + rsbeq ip, fp, r4, lsl #19 │ │ │ │ + @ instruction: 0x005d3794 │ │ │ │ + ldrheq r3, [sp], #-188 @ 0xffffff44 │ │ │ │ + rsbeq sp, r2, r0, lsl #9 │ │ │ │ │ │ │ │ 00237ae0 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -87537,37 +87537,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 237b54 │ │ │ │ ldr r5, [pc, #84] @ 237b6c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 237b54 │ │ │ │ ldr ip, [pc, #64] @ 237b70 │ │ │ │ ldr r2, [pc, #64] @ 237b74 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r3, sp, ip, asr #13 │ │ │ │ - rsbeq ip, fp, r0, ror r8 │ │ │ │ - subseq r3, sp, r0, lsl #13 │ │ │ │ + ldrheq r3, [sp], #-108 @ 0xffffff94 │ │ │ │ + rsbeq ip, fp, r0, ror #16 │ │ │ │ + subseq r3, sp, r0, ror r6 │ │ │ │ │ │ │ │ 00237b78 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 237bb0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 237bc8 │ │ │ │ @@ -87759,28 +87759,28 @@ │ │ │ │ b 237e60 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 237fdc │ │ │ │ ldr r1, [pc, #728] @ 238140 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 237e54 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 237e54 │ │ │ │ ldr r3, [pc, #696] @ 238144 │ │ │ │ ldr r1, [pc, #696] @ 238148 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58d654 │ │ │ │ + bl 58d64c │ │ │ │ cmp r0, #0 │ │ │ │ bne 237e54 │ │ │ │ ldr r3, [pc, #664] @ 23814c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23800c │ │ │ │ @@ -87798,28 +87798,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 237f40 │ │ │ │ ldr r3, [pc, #540] @ 238144 │ │ │ │ ldr r1, [pc, #560] @ 23815c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58cd58 │ │ │ │ + bl 58cd50 │ │ │ │ ldr r2, [pc, #536] @ 238160 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 235928 │ │ │ │ @@ -87832,15 +87832,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 238168 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ ldr r2, [pc, #464] @ 23816c │ │ │ │ ldr r3, [pc, #400] @ 238130 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -87859,15 +87859,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23808c │ │ │ │ ldr r0, [pc, #376] @ 238170 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 237ee0 │ │ │ │ ldr r3, [pc, #352] @ 238174 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -87886,22 +87886,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 238180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 237ec0 │ │ │ │ ldr r3, [pc, #240] @ 238184 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 237ff0 │ │ │ │ ldr r3, [pc, #208] @ 238178 │ │ │ │ @@ -87917,58 +87917,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 238188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 237ff0 │ │ │ │ ldr r0, [pc, #128] @ 23818c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 237ec0 │ │ │ │ ldr r0, [pc, #112] @ 238190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 237ff0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r3, [sp], #-84 @ 0xffffffac @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, lr, r4, lsl r7 │ │ │ │ ldrsbeq r3, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq ip, fp, ip, asr r5 │ │ │ │ - subseq r3, sp, r8, ror r3 │ │ │ │ + rsbeq ip, fp, ip, asr #10 │ │ │ │ + subseq r3, sp, r8, ror #6 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - rsbeq ip, r4, ip, lsl #14 │ │ │ │ + strdeq ip, [r4], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strheq ip, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - subseq r3, sp, r0, asr #5 │ │ │ │ - subseq r3, sp, r4, ror #5 │ │ │ │ - rsbeq ip, r4, ip, ror #12 │ │ │ │ - rsbeq ip, fp, r8, asr r4 │ │ │ │ + rsbeq ip, fp, r4, lsr #9 │ │ │ │ + ldrheq r3, [sp], #-32 @ 0xffffffe0 │ │ │ │ + ldrsbeq r3, [sp], #-36 @ 0xffffffdc │ │ │ │ + rsbeq ip, r4, ip, asr r6 │ │ │ │ + rsbeq ip, fp, r8, asr #8 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ rsbseq r3, sp, r0, ror #8 │ │ │ │ - subseq r3, sp, r8, ror #3 │ │ │ │ + ldrsbeq r3, [sp], #-24 @ 0xffffffe8 │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r3, [sp], #-88 @ 0xffffffa8 │ │ │ │ + subseq r3, sp, r8, lsr #11 │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ - subseq r3, sp, ip, ror r5 │ │ │ │ - subseq r3, sp, r0, asr r5 │ │ │ │ - subseq r3, sp, r8, ror r5 │ │ │ │ + subseq r3, sp, ip, ror #10 │ │ │ │ + subseq r3, sp, r0, asr #10 │ │ │ │ + subseq r3, sp, r8, ror #10 │ │ │ │ │ │ │ │ 00238194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 23833c │ │ │ │ @@ -87997,15 +87997,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 23834c │ │ │ │ ldr r1, [pc, #324] @ 238350 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 58cd58 │ │ │ │ + bl 58cd50 │ │ │ │ ldr r3, [pc, #300] @ 238354 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -88054,43 +88054,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 23836c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 238200 │ │ │ │ ldr r0, [pc, #68] @ 238370 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 238200 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, sp, r0, asr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, sp, r4, lsr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - rsbeq ip, r4, ip, lsl #7 │ │ │ │ - rsbeq ip, fp, r8, ror r1 │ │ │ │ - rsbeq ip, fp, r8, asr #2 │ │ │ │ + rsbeq ip, r4, ip, ror r3 │ │ │ │ + rsbeq ip, fp, r8, ror #2 │ │ │ │ + rsbeq ip, fp, r8, lsr r1 │ │ │ │ rsbseq r3, sp, r8, lsl #3 │ │ │ │ andeq r2, r0, ip, ror #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r3, sp, r0, lsl #7 │ │ │ │ @ instruction: 0x005d3390 │ │ │ │ - subseq r3, sp, r0, lsr #7 │ │ │ │ │ │ │ │ 00238374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 238428 │ │ │ │ @@ -88102,15 +88102,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2383b0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2383f8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2383a4 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2383a4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -88131,15 +88131,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrheq r1, [lr], #-20 @ 0xffffffec @ │ │ │ │ - subseq r2, sp, r4, asr #28 │ │ │ │ + subseq r2, sp, r4, lsr lr │ │ │ │ │ │ │ │ 00238430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -88147,15 +88147,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 238520 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2384f8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 238498 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2384ac │ │ │ │ @@ -88194,18 +88194,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 238530 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x005d2d90 │ │ │ │ - @ instruction: 0x006bbe9c │ │ │ │ - subseq r2, sp, r0, lsl #26 │ │ │ │ - ldrsbeq r3, [sp], #-16 │ │ │ │ + subseq r2, sp, r0, lsl #27 │ │ │ │ + rsbeq fp, fp, ip, lsl #29 │ │ │ │ + ldrsheq r2, [sp], #-192 @ 0xffffff40 │ │ │ │ + subseq r3, sp, r0, asr #3 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 00238534 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -88279,17 +88279,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 238668 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ strdeq r2, [r8], r8 │ │ │ │ - rsbeq fp, fp, r0, ror #26 │ │ │ │ - subseq r2, sp, r8, asr #23 │ │ │ │ - ldrheq r3, [sp], #-4 │ │ │ │ + rsbeq fp, fp, r0, asr sp │ │ │ │ + ldrheq r2, [sp], #-184 @ 0xffffff48 │ │ │ │ + subseq r3, sp, r4, lsr #1 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 0023866c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88336,45 +88336,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2387ac │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2387b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7c625c │ │ │ │ + bl 7c6254 │ │ │ │ cmp r0, #0 │ │ │ │ blt 238784 │ │ │ │ ldr r3, [pc, #84] @ 2387b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2386dc │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2386e4 │ │ │ │ mov r9, #1 │ │ │ │ b 2386c4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ b 238758 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, sp, r4, ror sp │ │ │ │ - rsbeq fp, fp, ip, lsl #26 │ │ │ │ + strdeq fp, [fp], #-204 @ 0xffffff34 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r2, r8, r4, asr r6 │ │ │ │ rsbseq r2, sp, ip, lsr sp │ │ │ │ rsbseq r2, sp, r0, lsl sp │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - ldrsbeq r2, [sp], #-248 @ 0xffffff08 │ │ │ │ + subseq r2, sp, r8, asr #31 │ │ │ │ umulleq r2, r8, ip, r5 │ │ │ │ │ │ │ │ 002387b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88433,55 +88433,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2389b4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2389b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7c625c │ │ │ │ + bl 7c6254 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23893c │ │ │ │ ldr r3, [pc, #224] @ 2389bc │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 238820 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r1, [pc, #176] @ 2389c0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23894c │ │ │ │ ldr r2, [pc, #160] @ 2389c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2389c8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ b 2388d4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r1, [pc, #108] @ 2389cc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23891c │ │ │ │ ldr r2, [pc, #92] @ 2389d0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -88498,24 +88498,24 @@ │ │ │ │ rsbseq r2, sp, r4, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, sp, r0, lsl ip │ │ │ │ addeq r2, r8, ip, ror #9 │ │ │ │ rsbseq r2, sp, r8, asr #23 │ │ │ │ @ instruction: 0x007d2b94 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - subseq r2, sp, ip, asr lr │ │ │ │ + subseq r2, sp, ip, asr #28 │ │ │ │ addeq r2, r8, ip, lsl r4 │ │ │ │ - strdeq ip, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq ip, r8, ip, ror #9 │ │ │ │ + ldrsheq r2, [sp], #-212 @ 0xffffff2c │ │ │ │ + subseq r2, sp, r4, asr #28 │ │ │ │ subseq r2, sp, r4, lsl #28 │ │ │ │ - subseq r2, sp, r4, asr lr │ │ │ │ - subseq r2, sp, r4, lsl lr │ │ │ │ - ldrsbeq r2, [sp], #-208 @ 0xffffff30 │ │ │ │ - rsbeq fp, fp, ip, lsl sl │ │ │ │ - subseq r2, sp, r4, lsl #17 │ │ │ │ subseq r2, sp, r0, asr #27 │ │ │ │ + rsbeq fp, fp, ip, lsl #20 │ │ │ │ + subseq r2, sp, r4, ror r8 │ │ │ │ + ldrheq r2, [sp], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002389e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88552,21 +88552,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 238aa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ addeq r2, r8, r4, ror #5 │ │ │ │ - rsbeq fp, fp, r0, ror #18 │ │ │ │ - subseq r2, sp, r4, asr #15 │ │ │ │ - subseq r2, sp, r0, lsl #26 │ │ │ │ + rsbeq fp, fp, r0, asr r9 │ │ │ │ + ldrheq r2, [sp], #-116 @ 0xffffff8c │ │ │ │ + ldrsheq r2, [sp], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - rsbeq fp, fp, r8, lsr r9 │ │ │ │ - @ instruction: 0x005d279c │ │ │ │ - subseq r2, sp, r0, asr sp │ │ │ │ + rsbeq fp, fp, r8, lsr #18 │ │ │ │ + subseq r2, sp, ip, lsl #15 │ │ │ │ + subseq r2, sp, r0, asr #26 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 00238aa8 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 238b20 │ │ │ │ ldr r3, [pc, #156] @ 238b58 │ │ │ │ @@ -88607,19 +88607,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 238b70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ addeq r2, r8, r0, asr #4 │ │ │ │ - ldrsheq r2, [sp], #-200 @ 0xffffff38 │ │ │ │ - ldrsbeq r2, [sp], #-204 @ 0xffffff34 │ │ │ │ - rsbeq fp, fp, r4, ror #16 │ │ │ │ - subseq r2, sp, r8, asr #13 │ │ │ │ - subseq r2, sp, r4, lsl #24 │ │ │ │ + subseq r2, sp, r8, ror #25 │ │ │ │ + subseq r2, sp, ip, asr #25 │ │ │ │ + rsbeq fp, fp, r4, asr r8 │ │ │ │ + ldrheq r2, [sp], #-104 @ 0xffffff98 │ │ │ │ + ldrsheq r2, [sp], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 00238b74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88647,30 +88647,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 238c08 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 1e1858 │ │ │ │ cmp r4, #8 │ │ │ │ beq 238c54 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 238bec │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c625c │ │ │ │ + bl 7c6254 │ │ │ │ cmp r0, #0 │ │ │ │ blt 238c8c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 238bec │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -88686,27 +88686,27 @@ │ │ │ │ bne 238c98 │ │ │ │ ldr r0, [pc, #64] @ 238cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e1858 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ b 238c3c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, sp, r0, ror r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, sp, r4, asr ip │ │ │ │ - subseq lr, sp, r8, lsl #31 │ │ │ │ + subseq r2, sp, r4, asr #24 │ │ │ │ + subseq lr, sp, r8, ror pc │ │ │ │ rsbseq r2, sp, r0, lsr r8 │ │ │ │ addeq r2, r8, r8, lsr #2 │ │ │ │ - subseq r2, sp, ip, asr #22 │ │ │ │ + subseq r2, sp, ip, lsr fp │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ rsbseq r2, sp, r0, lsr #15 │ │ │ │ - @ instruction: 0x005d2b98 │ │ │ │ + subseq r2, sp, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 238ffc │ │ │ │ ldr r3, [pc, #800] @ 239000 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -88907,31 +88907,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r2, sp, r0, lsr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, sp, r8, lsr #23 │ │ │ │ + @ instruction: 0x005d2b98 │ │ │ │ @ instruction: 0x007d2690 │ │ │ │ + @ instruction: 0x005d2b9c │ │ │ │ subseq r2, sp, ip, lsr #23 │ │ │ │ - ldrheq r2, [sp], #-188 @ 0xffffff44 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x006bcd94 │ │ │ │ - subseq r2, sp, r8, asr #22 │ │ │ │ + rsbeq ip, fp, r4, lsl #27 │ │ │ │ + subseq r2, sp, r8, lsr fp │ │ │ │ rsbseq r2, sp, r0, asr #11 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq ip, fp, ip, lsl ip │ │ │ │ - subseq r2, sp, r4, ror r9 │ │ │ │ - strdeq ip, [fp], #-176 @ 0xffffff50 @ │ │ │ │ - subseq r2, sp, r8, ror #18 │ │ │ │ - rsbeq ip, fp, ip, asr #23 │ │ │ │ - subseq r2, sp, r0, lsr #19 │ │ │ │ - subseq r2, sp, r8, lsr #19 │ │ │ │ + rsbeq ip, fp, ip, lsl #24 │ │ │ │ + subseq r2, sp, r4, ror #18 │ │ │ │ + rsbeq ip, fp, r0, ror #23 │ │ │ │ + subseq r2, sp, r8, asr r9 │ │ │ │ + strheq ip, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x005d2990 │ │ │ │ + @ instruction: 0x005d2998 │ │ │ │ │ │ │ │ 00239048 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 239188 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89008,16 +89008,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 1e1504 │ │ │ │ b 2390f4 │ │ │ │ rsbseq r2, sp, r8, lsr #7 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r2, sp, r4, lsl #18 │ │ │ │ - subseq r2, sp, r4, lsr #18 │ │ │ │ + ldrsheq r2, [sp], #-132 @ 0xffffff7c │ │ │ │ + subseq r2, sp, r4, lsl r9 │ │ │ │ │ │ │ │ 00239198 : │ │ │ │ ldr r0, [pc, #4] @ 2391a4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 238cc4 │ │ │ │ rsbseq r0, lr, r8, lsr #7 │ │ │ │ │ │ │ │ @@ -89367,17 +89367,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2396d8 │ │ │ │ ldr r0, [pc, #24] @ 2396dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r8, lsl r5 │ │ │ │ - ldrsbeq r2, [sp], #-84 @ 0xffffffac │ │ │ │ - ldrsbeq r2, [sp], #-92 @ 0xffffffa4 │ │ │ │ + rsbeq ip, fp, r8, lsl #10 │ │ │ │ + subseq r2, sp, r4, asr #11 │ │ │ │ + subseq r2, sp, ip, asr #11 │ │ │ │ │ │ │ │ 002396e0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239710 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2396f8 │ │ │ │ @@ -89397,17 +89397,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 23974c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, ip, lsr #9 │ │ │ │ - subseq r2, sp, r8, ror #10 │ │ │ │ - subseq r2, sp, r0, ror r5 │ │ │ │ + @ instruction: 0x006bc49c │ │ │ │ + subseq r2, sp, r8, asr r5 │ │ │ │ + subseq r2, sp, r0, ror #10 │ │ │ │ │ │ │ │ 00239750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -89434,17 +89434,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2397d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r0, lsr #8 │ │ │ │ - ldrsbeq r2, [sp], #-76 @ 0xffffffb4 │ │ │ │ - subseq r2, sp, r4, ror #9 │ │ │ │ + rsbeq ip, fp, r0, lsl r4 │ │ │ │ + subseq r2, sp, ip, asr #9 │ │ │ │ + ldrsbeq r2, [sp], #-68 @ 0xffffffbc │ │ │ │ │ │ │ │ 002397dc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2397fc │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89460,17 +89460,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r0, asr #7 │ │ │ │ - subseq r2, sp, ip, ror r4 │ │ │ │ - subseq r2, sp, r4, lsl #9 │ │ │ │ + strheq ip, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + subseq r2, sp, ip, ror #8 │ │ │ │ + subseq r2, sp, r4, ror r4 │ │ │ │ │ │ │ │ 0023983c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 23985c │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89486,17 +89486,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239898 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r0, ror #6 │ │ │ │ - subseq r2, sp, ip, lsl r4 │ │ │ │ - subseq r2, sp, r4, lsr #8 │ │ │ │ + rsbeq ip, fp, r0, asr r3 │ │ │ │ + subseq r2, sp, ip, lsl #8 │ │ │ │ + subseq r2, sp, r4, lsl r4 │ │ │ │ │ │ │ │ 0023989c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2398bc │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89512,17 +89512,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2398f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r0, lsl #6 │ │ │ │ - ldrheq r2, [sp], #-60 @ 0xffffffc4 │ │ │ │ - subseq r2, sp, r4, asr #7 │ │ │ │ + strdeq ip, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + subseq r2, sp, ip, lsr #7 │ │ │ │ + ldrheq r2, [sp], #-52 @ 0xffffffcc │ │ │ │ │ │ │ │ 002398fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 23991c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89538,17 +89538,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239958 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r0, lsr #5 │ │ │ │ - subseq r2, sp, ip, asr r3 │ │ │ │ - subseq r2, sp, r4, ror #6 │ │ │ │ + @ instruction: 0x006bc290 │ │ │ │ + subseq r2, sp, ip, asr #6 │ │ │ │ + subseq r2, sp, r4, asr r3 │ │ │ │ │ │ │ │ 0023995c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239978 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -89563,17 +89563,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2399b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, asr #4 │ │ │ │ - subseq r2, sp, r0, lsl #6 │ │ │ │ - subseq r2, sp, r8, lsl #6 │ │ │ │ + rsbeq ip, fp, r4, lsr r2 │ │ │ │ + ldrsheq r2, [sp], #-32 @ 0xffffffe0 │ │ │ │ + ldrsheq r2, [sp], #-40 @ 0xffffffd8 │ │ │ │ │ │ │ │ 002399b8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2399d8 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89589,17 +89589,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239a14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, ror #3 │ │ │ │ - subseq r2, sp, r0, lsr #5 │ │ │ │ - subseq r2, sp, r8, lsr #5 │ │ │ │ + ldrdeq ip, [fp], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x005d2290 │ │ │ │ + @ instruction: 0x005d2298 │ │ │ │ │ │ │ │ 00239a18 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239a38 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89615,17 +89615,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239a74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, lsl #3 │ │ │ │ - subseq r2, sp, r0, asr #4 │ │ │ │ - subseq r2, sp, r8, asr #4 │ │ │ │ + rsbeq ip, fp, r4, ror r1 │ │ │ │ + subseq r2, sp, r0, lsr r2 │ │ │ │ + subseq r2, sp, r8, lsr r2 │ │ │ │ │ │ │ │ 00239a78 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239a98 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89641,17 +89641,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, lsr #2 │ │ │ │ - subseq r2, sp, r0, ror #3 │ │ │ │ - subseq r2, sp, r8, ror #3 │ │ │ │ + rsbeq ip, fp, r4, lsl r1 │ │ │ │ + ldrsbeq r2, [sp], #-16 │ │ │ │ + ldrsbeq r2, [sp], #-24 @ 0xffffffe8 │ │ │ │ │ │ │ │ 00239ad8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239af8 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89667,17 +89667,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239b34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, asr #1 │ │ │ │ - subseq r2, sp, r0, lsl #3 │ │ │ │ - subseq r2, sp, r8, lsl #3 │ │ │ │ + strheq ip, [fp], #-4 @ │ │ │ │ + subseq r2, sp, r0, ror r1 │ │ │ │ + subseq r2, sp, r8, ror r1 │ │ │ │ │ │ │ │ 00239b38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239b58 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89693,17 +89693,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239b94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, rrx │ │ │ │ - subseq r2, sp, r0, lsr #2 │ │ │ │ - subseq r2, sp, r8, lsr #2 │ │ │ │ + rsbeq ip, fp, r4, asr r0 │ │ │ │ + subseq r2, sp, r0, lsl r1 │ │ │ │ + subseq r2, sp, r8, lsl r1 │ │ │ │ │ │ │ │ 00239b98 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239bb8 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89719,17 +89719,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239bf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4 │ │ │ │ - subseq r2, sp, r0, asr #1 │ │ │ │ - subseq r2, sp, r8, asr #1 │ │ │ │ + strdeq fp, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + ldrheq r2, [sp], #-0 │ │ │ │ + ldrheq r2, [sp], #-8 │ │ │ │ │ │ │ │ 00239bf8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239c18 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89745,17 +89745,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239c54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, r4, lsr #31 │ │ │ │ - subseq r2, sp, r0, rrx │ │ │ │ - subseq r2, sp, r8, rrx │ │ │ │ + @ instruction: 0x006bbf94 │ │ │ │ + subseq r2, sp, r0, asr r0 │ │ │ │ + subseq r2, sp, r8, asr r0 │ │ │ │ │ │ │ │ 00239c58 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239c78 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89771,17 +89771,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239cb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, r4, asr #30 │ │ │ │ - subseq r2, sp, r0 │ │ │ │ - subseq r2, sp, r8 │ │ │ │ + rsbeq fp, fp, r4, lsr pc │ │ │ │ + ldrsheq r1, [sp], #-240 @ 0xffffff10 │ │ │ │ + ldrsheq r1, [sp], #-248 @ 0xffffff08 │ │ │ │ │ │ │ │ 00239cb8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239cd8 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89797,17 +89797,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239d14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, r4, ror #29 │ │ │ │ - subseq r1, sp, r0, lsr #31 │ │ │ │ - subseq r1, sp, r8, lsr #31 │ │ │ │ + ldrdeq fp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x005d1f90 │ │ │ │ + @ instruction: 0x005d1f98 │ │ │ │ │ │ │ │ 00239d18 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239d38 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89823,17 +89823,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239d74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, r4, lsl #29 │ │ │ │ - subseq r1, sp, r0, asr #30 │ │ │ │ - subseq r1, sp, r8, asr #30 │ │ │ │ + rsbeq fp, fp, r4, ror lr │ │ │ │ + subseq r1, sp, r0, lsr pc │ │ │ │ + subseq r1, sp, r8, lsr pc │ │ │ │ │ │ │ │ 00239d78 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239d9c │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89850,17 +89850,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239dd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, r0, lsr #28 │ │ │ │ - ldrsbeq r1, [sp], #-236 @ 0xffffff14 │ │ │ │ - subseq r1, sp, r4, ror #29 │ │ │ │ + rsbeq fp, fp, r0, lsl lr │ │ │ │ + subseq r1, sp, ip, asr #29 │ │ │ │ + ldrsbeq r1, [sp], #-228 @ 0xffffff1c │ │ │ │ │ │ │ │ 00239ddc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239e00 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89877,17 +89877,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239e3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strheq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r1, sp, r8, ror lr │ │ │ │ - subseq r1, sp, r0, lsl #29 │ │ │ │ + rsbeq fp, fp, ip, lsr #27 │ │ │ │ + subseq r1, sp, r8, ror #28 │ │ │ │ + subseq r1, sp, r0, ror lr │ │ │ │ │ │ │ │ 00239e40 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239e64 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89904,17 +89904,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, r8, asr sp │ │ │ │ - subseq r1, sp, r4, lsl lr │ │ │ │ - subseq r1, sp, ip, lsl lr │ │ │ │ + rsbeq fp, fp, r8, asr #26 │ │ │ │ + subseq r1, sp, r4, lsl #28 │ │ │ │ + subseq r1, sp, ip, lsl #28 │ │ │ │ │ │ │ │ 00239ea4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239ec8 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89931,17 +89931,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239f04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strdeq fp, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - ldrheq r1, [sp], #-208 @ 0xffffff30 │ │ │ │ - ldrheq r1, [sp], #-216 @ 0xffffff28 │ │ │ │ + rsbeq fp, fp, r4, ror #25 │ │ │ │ + subseq r1, sp, r0, lsr #27 │ │ │ │ + subseq r1, sp, r8, lsr #27 │ │ │ │ │ │ │ │ 00239f08 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239f2c │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89958,31 +89958,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 239f68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006bbc90 │ │ │ │ - subseq r1, sp, ip, asr #26 │ │ │ │ - subseq r1, sp, r4, asr sp │ │ │ │ + rsbeq fp, fp, r0, lsl #25 │ │ │ │ + subseq r1, sp, ip, lsr sp │ │ │ │ + subseq r1, sp, r4, asr #26 │ │ │ │ │ │ │ │ 00239f6c : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 239f8c │ │ │ │ ldr r3, [pc, #28] @ 239f98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq fp, fp, r4, lsr #29 │ │ │ │ + @ instruction: 0x006bbe94 │ │ │ │ │ │ │ │ 00239f9c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 239fc8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -90010,30 +90010,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3b78 │ │ │ │ - rsbeq fp, fp, r0, lsr lr │ │ │ │ + rsbeq fp, fp, r0, lsr #28 │ │ │ │ │ │ │ │ 0023a024 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 23a048 │ │ │ │ ldr r3, [pc, #32] @ 23a054 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq fp, fp, r8, ror #27 │ │ │ │ + ldrdeq fp, [fp], #-216 @ 0xffffff28 @ │ │ │ │ │ │ │ │ 0023a058 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 23a0b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 23a0d0 │ │ │ │ @@ -90072,18 +90072,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006bbd9c │ │ │ │ - rsbeq fp, fp, r0, lsr sp │ │ │ │ + rsbeq fp, fp, ip, lsl #27 │ │ │ │ + rsbeq fp, fp, r0, lsr #26 │ │ │ │ + ldrheq r1, [sp], #-176 @ 0xffffff50 │ │ │ │ subseq r1, sp, r0, asr #23 │ │ │ │ - ldrsbeq r1, [sp], #-176 @ 0xffffff50 │ │ │ │ │ │ │ │ 0023a118 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 23a158 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -90139,15 +90139,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3b78 │ │ │ │ - rsbeq fp, fp, r4, ror ip │ │ │ │ + rsbeq fp, fp, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -90255,16 +90255,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23a2d8 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23a288 │ │ │ │ - rsbeq r9, pc, ip, asr #19 │ │ │ │ - strdeq r9, [pc], #-136 @ │ │ │ │ + strheq r9, [pc], #-156 @ │ │ │ │ + rsbeq r9, pc, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -90335,24 +90335,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 23a50c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 23a548 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e13f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23a500 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23a500 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -90544,15 +90544,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x007dee98 │ │ │ │ ldr r0, [pc, #4] @ 23a824 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r2, r5, r0, lsl #4 │ │ │ │ ldr r2, [pc, #192] @ 23a8f0 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 23a850 │ │ │ │ ldr r0, [pc, #176] @ 23a8f4 │ │ │ │ @@ -90615,201 +90615,201 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #248] @ 23aa40 │ │ │ │ ldr r3, [pc, #248] @ 23aa44 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 23aa48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 23aa4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r3, [pc, #220] @ 23aa50 │ │ │ │ ldr r2, [pc, #220] @ 23aa54 │ │ │ │ ldr r1, [pc, #220] @ 23aa58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r3, [pc, #200] @ 23aa5c │ │ │ │ ldr r2, [pc, #200] @ 23aa60 │ │ │ │ ldr r1, [pc, #200] @ 23aa64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r3, [pc, #180] @ 23aa68 │ │ │ │ ldr r2, [pc, #180] @ 23aa6c │ │ │ │ ldr r1, [pc, #180] @ 23aa70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r3, [pc, #160] @ 23aa74 │ │ │ │ ldr r2, [pc, #160] @ 23aa78 │ │ │ │ ldr r1, [pc, #160] @ 23aa7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r3, [pc, #140] @ 23aa80 │ │ │ │ ldr r2, [pc, #140] @ 23aa84 │ │ │ │ ldr r1, [pc, #140] @ 23aa88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r3, [pc, #120] @ 23aa8c │ │ │ │ ldr r2, [pc, #120] @ 23aa90 │ │ │ │ ldr r1, [pc, #120] @ 23aa94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58dd64 │ │ │ │ - @ instruction: 0x006f9394 │ │ │ │ - ldrsbeq r0, [sp], #-52 @ 0xffffffcc │ │ │ │ - subseq r0, sp, ip, lsr #7 │ │ │ │ + b 58dd5c │ │ │ │ + rsbeq r9, pc, r4, lsl #7 │ │ │ │ + subseq r0, sp, r4, asr #7 │ │ │ │ + @ instruction: 0x005d039c │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - rsbeq r5, r5, r8, lsr #18 │ │ │ │ + rsbeq r5, r5, r8, lsl r9 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ - rsbeq r7, r7, ip, ror #21 │ │ │ │ + ldrdeq r7, [r7], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ - rsbeq r4, fp, r8, asr #15 │ │ │ │ + strheq r4, [fp], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - subseq r1, sp, r0, lsr r3 │ │ │ │ + subseq r1, sp, r0, lsr #6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - subseq r1, sp, ip, lsl r3 │ │ │ │ + subseq r1, sp, ip, lsl #6 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - subseq pc, sp, r0, ror #31 │ │ │ │ + ldrsbeq pc, [sp], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - subseq r1, sp, r8, ror #5 │ │ │ │ + ldrsbeq r1, [sp], #-40 @ 0xffffffd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23aaec │ │ │ │ ldr r2, [pc, #60] @ 23aaf0 │ │ │ │ ldr r1, [pc, #60] @ 23aaf4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 23aaf8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e10b4 │ │ │ │ - rsbeq r9, pc, r4, lsl #4 │ │ │ │ + strdeq r9, [pc], #-20 @ │ │ │ │ + subseq r1, sp, r0, asr #4 │ │ │ │ subseq r1, sp, r0, asr r2 │ │ │ │ - subseq r1, sp, r0, ror #4 │ │ │ │ - rsbeq r0, r6, r8, lsl fp │ │ │ │ + rsbeq r0, r6, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23ab50 │ │ │ │ ldr r2, [pc, #60] @ 23ab54 │ │ │ │ ldr r1, [pc, #60] @ 23ab58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 23ab5c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e10b4 │ │ │ │ - rsbeq r9, pc, r0, lsr #3 │ │ │ │ + @ instruction: 0x006f9190 │ │ │ │ + ldrsbeq r1, [sp], #-28 @ 0xffffffe4 │ │ │ │ subseq r1, sp, ip, ror #3 │ │ │ │ - ldrsheq r1, [sp], #-28 @ 0xffffffe4 │ │ │ │ - strheq r0, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r0, r6, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23abb4 │ │ │ │ ldr r2, [pc, #60] @ 23abb8 │ │ │ │ ldr r1, [pc, #60] @ 23abbc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 23abc0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e10b4 │ │ │ │ - rsbeq r9, pc, ip, lsr r1 @ │ │ │ │ + rsbeq r9, pc, ip, lsr #2 │ │ │ │ + subseq r1, sp, r8, ror r1 │ │ │ │ subseq r1, sp, r8, lsl #3 │ │ │ │ - @ instruction: 0x005d1198 │ │ │ │ - rsbeq r0, r6, r0, asr sl │ │ │ │ + rsbeq r0, r6, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23ac18 │ │ │ │ ldr r2, [pc, #60] @ 23ac1c │ │ │ │ ldr r1, [pc, #60] @ 23ac20 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 23ac24 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e10b4 │ │ │ │ - ldrdeq r9, [pc], #-8 @ │ │ │ │ + rsbeq r9, pc, r8, asr #1 │ │ │ │ + subseq r1, sp, r4, lsl r1 │ │ │ │ subseq r1, sp, r4, lsr #2 │ │ │ │ - subseq r1, sp, r4, lsr r1 │ │ │ │ - rsbeq r0, r6, ip, ror #19 │ │ │ │ + ldrdeq r0, [r6], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #400] @ 23add0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #396] @ 23add4 │ │ │ │ @@ -90825,46 +90825,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #28 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq 23ada0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d9ae0 │ │ │ │ + bl 5d9ad8 │ │ │ │ ldr r9, [pc, #312] @ 23ade4 │ │ │ │ ldr r8, [pc, #312] @ 23ade8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #276] @ 23adec │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0c14 │ │ │ │ + bl 5e0c0c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 5d9e3c │ │ │ │ + bl 5d9e34 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ cmp r6, #0 │ │ │ │ beq 23ad48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #228] @ 23adf0 │ │ │ │ ldr r3, [pc, #200] @ 23add8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -90879,55 +90879,55 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e19d4 │ │ │ │ + bl 5e19cc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #108] @ 23adf4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ str r0, [r4, #24] │ │ │ │ b 23ad04 │ │ │ │ ldr ip, [pc, #80] @ 23adf8 │ │ │ │ ldr r2, [pc, #80] @ 23adfc │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 23ad04 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, pc, r0, ror r0 @ │ │ │ │ + rsbeq r9, pc, r0, rrx │ │ │ │ rsbseq r0, sp, ip, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ + @ instruction: 0x005d1098 │ │ │ │ + @ instruction: 0x005d1098 │ │ │ │ + @ instruction: 0x005d1094 │ │ │ │ subseq r1, sp, r8, lsr #1 │ │ │ │ - subseq r1, sp, r8, lsr #1 │ │ │ │ - subseq r1, sp, r4, lsr #1 │ │ │ │ - ldrheq r1, [sp], #-8 │ │ │ │ - subseq r1, sp, r0, lsr #1 │ │ │ │ + @ instruction: 0x005d1090 │ │ │ │ ldrsheq r0, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ - rsbeq r5, r5, r4, ror #9 │ │ │ │ - subseq r0, sp, r8, lsl #31 │ │ │ │ + ldrdeq r5, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + subseq r0, sp, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 23af0c │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 23af10 │ │ │ │ @@ -90943,22 +90943,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 23af1c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bba24 │ │ │ │ + bl 7bba1c │ │ │ │ cmp r0, #0 │ │ │ │ blt 23ae94 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 23aec4 │ │ │ │ ldr r1, [pc, #132] @ 23af20 │ │ │ │ @@ -90968,15 +90968,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 23af2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 23af30 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #104] @ 23af34 │ │ │ │ ldr r3, [pc, #68] @ 23af14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -90987,23 +90987,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006f8e9c │ │ │ │ + rsbeq r8, pc, ip, lsl #29 │ │ │ │ rsbseq r0, sp, ip, asr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, sp, ip, asr #29 │ │ │ │ ldrheq r0, [sp], #-236 @ 0xffffff14 │ │ │ │ - subseq r0, sp, r8, ror #29 │ │ │ │ + subseq r0, sp, ip, lsr #29 │ │ │ │ + ldrsbeq r0, [sp], #-232 @ 0xffffff18 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r8, pc, ip, lsl #28 │ │ │ │ - subseq r0, sp, r4, asr lr │ │ │ │ + strdeq r8, [pc], #-220 @ │ │ │ │ + subseq r0, sp, r4, asr #28 │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ rsbseq r0, sp, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 23b040 │ │ │ │ @@ -91021,22 +91021,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 23b050 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bba24 │ │ │ │ + bl 7bba1c │ │ │ │ cmp r0, #0 │ │ │ │ blt 23afcc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 23affc │ │ │ │ ldr r3, [pc, #128] @ 23b054 │ │ │ │ @@ -91046,15 +91046,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #664 @ 0x298 │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #96] @ 23b064 │ │ │ │ ldr r3, [pc, #64] @ 23b048 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91064,23 +91064,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, pc, r4, ror #26 │ │ │ │ + rsbeq r8, pc, r4, asr sp @ │ │ │ │ @ instruction: 0x007d0494 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x005d0d94 │ │ │ │ subseq r0, sp, r4, lsl #27 │ │ │ │ - ldrdeq r8, [pc], #-204 @ │ │ │ │ - ldrsbeq r0, [sp], #-212 @ 0xffffff2c │ │ │ │ + subseq r0, sp, r4, ror sp │ │ │ │ + rsbeq r8, pc, ip, asr #25 │ │ │ │ + subseq r0, sp, r4, asr #27 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subseq r0, sp, ip, lsr #26 │ │ │ │ + subseq r0, sp, ip, lsl sp │ │ │ │ ldrsheq r0, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 23b174 │ │ │ │ mov r4, r1 │ │ │ │ @@ -91097,22 +91097,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 23b184 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bba24 │ │ │ │ + bl 7bba1c │ │ │ │ cmp r0, #0 │ │ │ │ blt 23b0fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 23b12c │ │ │ │ ldr r1, [pc, #132] @ 23b188 │ │ │ │ @@ -91122,15 +91122,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 23b194 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 23b198 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #104] @ 23b19c │ │ │ │ ldr r3, [pc, #68] @ 23b17c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91141,23 +91141,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, pc, r4, lsr ip @ │ │ │ │ + rsbeq r8, pc, r4, lsr #24 │ │ │ │ rsbseq r0, sp, r4, ror #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, sp, r4, ror #24 │ │ │ │ subseq r0, sp, r4, asr ip │ │ │ │ - subseq r0, sp, r0, ror #25 │ │ │ │ + subseq r0, sp, r4, asr #24 │ │ │ │ + ldrsbeq r0, [sp], #-192 @ 0xffffff40 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r8, pc, r4, lsr #23 │ │ │ │ - subseq r0, sp, ip, ror #23 │ │ │ │ + @ instruction: 0x006f8b94 │ │ │ │ + ldrsbeq r0, [sp], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ rsbseq r0, sp, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 23b2a8 │ │ │ │ @@ -91175,22 +91175,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 23b2b8 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bba24 │ │ │ │ + bl 7bba1c │ │ │ │ cmp r0, #0 │ │ │ │ blt 23b234 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 23b264 │ │ │ │ ldr r3, [pc, #128] @ 23b2bc │ │ │ │ @@ -91200,15 +91200,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #620 @ 0x26c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #96] @ 23b2cc │ │ │ │ ldr r3, [pc, #64] @ 23b2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91218,23 +91218,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - strdeq r8, [pc], #-172 @ │ │ │ │ + rsbeq r8, pc, ip, ror #21 │ │ │ │ rsbseq r0, sp, ip, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, sp, ip, lsr #22 │ │ │ │ subseq r0, sp, ip, lsl fp │ │ │ │ - rsbeq r8, pc, r4, ror sl @ │ │ │ │ - subseq r0, sp, r8, asr #23 │ │ │ │ + subseq r0, sp, ip, lsl #22 │ │ │ │ + rsbeq r8, pc, r4, ror #20 │ │ │ │ + ldrheq r0, [sp], #-184 @ 0xffffff48 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subseq r0, sp, r4, asr #21 │ │ │ │ + ldrheq r0, [sp], #-164 @ 0xffffff5c │ │ │ │ @ instruction: 0x007d0190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 23b31c │ │ │ │ ldr r2, [pc, #52] @ 23b320 │ │ │ │ @@ -91242,66 +91242,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r8, pc, ip, asr #19 │ │ │ │ + strheq r8, [pc], #-156 @ │ │ │ │ + subseq r0, sp, r8, lsl #20 │ │ │ │ subseq r0, sp, r8, lsl sl │ │ │ │ - subseq r0, sp, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 23b374 │ │ │ │ ldr r2, [pc, #52] @ 23b378 │ │ │ │ ldr r1, [pc, #52] @ 23b37c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r8, pc, r4, ror r9 @ │ │ │ │ + rsbeq r8, pc, r4, ror #18 │ │ │ │ + ldrheq r0, [sp], #-144 @ 0xffffff70 │ │ │ │ subseq r0, sp, r0, asr #19 │ │ │ │ - ldrsbeq r0, [sp], #-144 @ 0xffffff70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 23b3cc │ │ │ │ ldr r2, [pc, #52] @ 23b3d0 │ │ │ │ ldr r1, [pc, #52] @ 23b3d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r8, pc, ip, lsl r9 @ │ │ │ │ + rsbeq r8, pc, ip, lsl #18 │ │ │ │ + subseq r0, sp, r8, asr r9 │ │ │ │ subseq r0, sp, r8, ror #18 │ │ │ │ - subseq r0, sp, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 23b450 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 23b454 │ │ │ │ @@ -91309,32 +91309,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r8, pc, r0, asr #17 │ │ │ │ + strheq r8, [pc], #-128 @ │ │ │ │ + ldrsheq r0, [sp], #-140 @ 0xffffff74 │ │ │ │ subseq r0, sp, ip, lsl #18 │ │ │ │ - subseq r0, sp, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 23b4d4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 23b4d8 │ │ │ │ @@ -91342,47 +91342,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r8, pc, ip, lsr r8 @ │ │ │ │ + rsbeq r8, pc, ip, lsr #16 │ │ │ │ + subseq r0, sp, r8, ror r8 │ │ │ │ subseq r0, sp, r8, lsl #17 │ │ │ │ - @ instruction: 0x005d0898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 23b5a0 │ │ │ │ ldr r2, [pc, #168] @ 23b5a4 │ │ │ │ ldr r1, [pc, #168] @ 23b5a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 23b590 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 23b570 │ │ │ │ @@ -91391,37 +91391,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 23b5b4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e12ac │ │ │ │ + bl 5e12a4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e1348 │ │ │ │ bl 1e169c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 23b52c │ │ │ │ - strheq r8, [pc], #-124 @ │ │ │ │ + rsbeq r8, pc, ip, lsr #15 │ │ │ │ + ldrsheq r0, [sp], #-120 @ 0xffffff88 │ │ │ │ + subseq r0, sp, r8, lsl #16 │ │ │ │ + rsbeq r8, pc, r4, ror #14 │ │ │ │ + ldrsheq r0, [sp], #-116 @ 0xffffff8c │ │ │ │ subseq r0, sp, r8, lsl #16 │ │ │ │ - subseq r0, sp, r8, lsl r8 │ │ │ │ - rsbeq r8, pc, r4, ror r7 @ │ │ │ │ - subseq r0, sp, r4, lsl #16 │ │ │ │ - subseq r0, sp, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 23b67c │ │ │ │ ldr r6, [pc, #172] @ 23b680 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -91431,15 +91431,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23b63c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -91454,42 +91454,42 @@ │ │ │ │ ldr ip, [pc, #68] @ 23b688 │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r8, pc, r8, ror #13 │ │ │ │ - subseq r0, sp, ip, lsr #14 │ │ │ │ - subseq r0, sp, r0, lsr r7 │ │ │ │ - ldrsheq r0, [sp], #-124 @ 0xffffff84 │ │ │ │ + ldrdeq r8, [pc], #-104 @ │ │ │ │ + subseq r0, sp, ip, lsl r7 │ │ │ │ + subseq r0, sp, r0, lsr #14 │ │ │ │ + subseq r0, sp, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 23b790 │ │ │ │ ldr r2, [pc, #236] @ 23b794 │ │ │ │ ldr r1, [pc, #236] @ 23b798 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [pc, #204] @ 23b79c │ │ │ │ ldr r3, [pc, #204] @ 23b7a0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91532,22 +91532,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 23e7ec │ │ │ │ str r0, [r6] │ │ │ │ b 23b6fc │ │ │ │ - rsbeq r8, pc, r0, lsl r6 @ │ │ │ │ - subseq r0, sp, r4, asr r6 │ │ │ │ - subseq r0, sp, r0, ror r6 │ │ │ │ + rsbeq r8, pc, r0, lsl #12 │ │ │ │ + subseq r0, sp, r4, asr #12 │ │ │ │ + subseq r0, sp, r0, ror #12 │ │ │ │ rsbseq pc, ip, ip, lsr #26 │ │ │ │ andeq r3, r0, ip, ror r0 │ │ │ │ addeq pc, r7, ip, lsr r6 @ │ │ │ │ - subseq r0, sp, r8, asr #14 │ │ │ │ - subseq r0, sp, r4, lsr r7 │ │ │ │ + subseq r0, sp, r8, lsr r7 │ │ │ │ + subseq r0, sp, r4, lsr #14 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ rsbseq r1, r5, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -91575,19 +91575,19 @@ │ │ │ │ bl 1e2e30 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 5e1058 │ │ │ │ + bl 5e1050 │ │ │ │ cmp r0, r9 │ │ │ │ blt 23b878 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -91614,19 +91614,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e1058 │ │ │ │ + bl 5e1050 │ │ │ │ cmp r0, r9 │ │ │ │ blt 23b878 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 23b998 │ │ │ │ ldr r2, [pc, #1612] @ 23bf54 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -91731,19 +91731,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e1140 │ │ │ │ + bl 5e1138 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23b878 │ │ │ │ mov r0, #1 │ │ │ │ b 23b884 │ │ │ │ cmp r2, #0 │ │ │ │ ble 23b878 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -92025,32 +92025,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 23bd30 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, ip, r0, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, pc, r8, asr #9 │ │ │ │ - subseq r0, sp, ip, asr #10 │ │ │ │ - subseq r0, sp, r0, ror #10 │ │ │ │ + strheq r8, [pc], #-72 @ │ │ │ │ + subseq r0, sp, ip, lsr r5 │ │ │ │ + subseq r0, sp, r0, asr r5 │ │ │ │ rsbseq pc, ip, r0, ror fp @ │ │ │ │ rsbseq r1, r5, r4, lsl r1 │ │ │ │ - rsbeq r8, pc, r0, ror #5 │ │ │ │ - ldrsbeq r0, [sp], #-64 @ 0xffffffc0 │ │ │ │ - subseq r0, sp, r8, ror #8 │ │ │ │ + ldrdeq r8, [pc], #-32 @ │ │ │ │ + subseq r0, sp, r0, asr #9 │ │ │ │ + subseq r0, sp, r8, asr r4 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - rsbeq r8, pc, r8, lsr #4 │ │ │ │ - ldrheq r0, [sp], #-36 @ 0xffffffdc │ │ │ │ - subseq r0, sp, r8, asr #5 │ │ │ │ - rsbeq r8, pc, r2, lsr #3 │ │ │ │ - subseq r0, sp, r0, ror #6 │ │ │ │ - subseq r0, sp, r4, lsr r3 │ │ │ │ - @ instruction: 0x006f8094 │ │ │ │ - rsbeq r8, pc, ip, asr r0 @ │ │ │ │ - ldrheq r0, [sp], #-28 @ 0xffffffe4 │ │ │ │ + rsbeq r8, pc, r8, lsl r2 @ │ │ │ │ + subseq r0, sp, r4, lsr #5 │ │ │ │ + ldrheq r0, [sp], #-40 @ 0xffffffd8 │ │ │ │ + @ instruction: 0x006f8192 │ │ │ │ + subseq r0, sp, r0, asr r3 │ │ │ │ + subseq r0, sp, r4, lsr #6 │ │ │ │ + rsbeq r8, pc, r4, lsl #1 │ │ │ │ + rsbeq r8, pc, ip, asr #32 │ │ │ │ + subseq r0, sp, ip, lsr #3 │ │ │ │ ldr r3, [pc, #172] @ 23c040 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 23c028 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 23bfb4 │ │ │ │ @@ -92119,15 +92119,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 23c0dc │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd944 │ │ │ │ + bl 7cd93c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -92158,15 +92158,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 23c160 │ │ │ │ ldr r0, [pc, #44] @ 23c164 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 7cd944 │ │ │ │ + b 7cd93c │ │ │ │ ldr r0, [pc, #20] @ 23c168 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 23c0fc │ │ │ │ rsbseq sp, sp, ip, ror #10 │ │ │ │ rsbseq sp, sp, ip, lsr r5 │ │ │ │ strdeq lr, [r7], r4 │ │ │ │ @@ -92187,15 +92187,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 23c1cc │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7cd944 │ │ │ │ + b 7cd93c │ │ │ │ ldr r2, [pc, #16] @ 23c1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 23c184 │ │ │ │ rsbseq sp, sp, r4, ror #9 │ │ │ │ addeq lr, r7, ip, ror fp │ │ │ │ ldrheq sp, [sp], #-68 @ 0xffffffbc @ │ │ │ │ @@ -92216,15 +92216,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [pc, #28] @ 23c234 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7cd944 │ │ │ │ + b 7cd93c │ │ │ │ ldr r1, [pc, #12] @ 23c238 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 23c1fc │ │ │ │ addeq lr, r7, r4, lsl fp │ │ │ │ rsbseq sp, sp, r8, asr #8 │ │ │ │ │ │ │ │ @@ -92251,15 +92251,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2375e4 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 23c2a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #72] @ 23c2f8 │ │ │ │ ldr r3, [pc, #64] @ 23c2f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -92309,15 +92309,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 23c958 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #1484] @ 23c95c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 23c800 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -92360,15 +92360,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 23c3a4 │ │ │ │ ldr r3, [pc, #1312] @ 23c964 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #1280] @ 23c95c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c3a0 │ │ │ │ ldr r3, [pc, #1268] @ 23c968 │ │ │ │ @@ -92390,32 +92390,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 23c974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3a4 │ │ │ │ ldr r3, [pc, #1148] @ 23c978 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #1092] @ 23c95c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c3a0 │ │ │ │ ldr r3, [pc, #1100] @ 23c97c │ │ │ │ @@ -92437,32 +92437,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 23c980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3a4 │ │ │ │ ldr r3, [pc, #928] @ 23c958 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #904] @ 23c95c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c3a0 │ │ │ │ ldr r3, [pc, #920] @ 23c984 │ │ │ │ @@ -92484,32 +92484,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 23c988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3a4 │ │ │ │ ldr r3, [pc, #740] @ 23c958 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #716] @ 23c95c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c3a0 │ │ │ │ ldr r3, [pc, #740] @ 23c98c │ │ │ │ @@ -92531,33 +92531,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 23c990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3a4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 23a024 │ │ │ │ ldr r3, [pc, #556] @ 23c964 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r2, [pc, #524] @ 23c95c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 23c3a0 │ │ │ │ ldr r2, [pc, #556] @ 23c994 │ │ │ │ @@ -92582,26 +92582,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 23c998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3a4 │ │ │ │ ldr r3, [pc, #404] @ 23c99c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23c3a0 │ │ │ │ @@ -92619,102 +92619,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 23c9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 23c9a4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 23c9a8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 23c9ac │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 23c3a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 23c9b0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3a4 │ │ │ │ ldr r0, [pc, #168] @ 23c9b4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 23c9b8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3a4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, ip, r8, ror #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq pc, [ip], #-4 @ │ │ │ │ - rsbeq r7, pc, r4, asr #20 │ │ │ │ + rsbeq r7, pc, r4, lsr sl @ │ │ │ │ andeq r1, r0, r0, ror r8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq pc, ip, r8, lsl r0 @ │ │ │ │ andeq r3, r0, r8, asr #1 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r1, sp, ip, lsr #12 │ │ │ │ + subseq r1, sp, ip, lsl r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ - subseq r1, sp, ip, ror #11 │ │ │ │ + ldrsbeq r1, [sp], #-92 @ 0xffffffa4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x005d1598 │ │ │ │ + subseq r1, sp, r8, lsl #11 │ │ │ │ andeq r2, r0, r0, asr #32 │ │ │ │ - subseq r1, sp, r0, asr #10 │ │ │ │ + subseq r1, sp, r0, lsr r5 │ │ │ │ andeq r2, r0, r0, lsl #29 │ │ │ │ - @ instruction: 0x005d1294 │ │ │ │ + subseq r1, sp, r4, lsl #5 │ │ │ │ andeq r4, r0, r4, lsl r1 │ │ │ │ - subseq r1, sp, ip, asr #8 │ │ │ │ - ldrsheq r1, [sp], #-60 @ 0xffffffc4 │ │ │ │ - subseq r1, sp, r4, ror r3 │ │ │ │ - subseq r1, sp, r8, lsr #8 │ │ │ │ - ldrsbeq r1, [sp], #-36 @ 0xffffffdc │ │ │ │ - subseq r1, sp, r0, asr #3 │ │ │ │ - subseq r1, sp, r0, lsr #4 │ │ │ │ + subseq r1, sp, ip, lsr r4 │ │ │ │ + subseq r1, sp, ip, ror #7 │ │ │ │ + subseq r1, sp, r4, ror #6 │ │ │ │ + subseq r1, sp, r8, lsl r4 │ │ │ │ + subseq r1, sp, r4, asr #5 │ │ │ │ + ldrheq r1, [sp], #-16 │ │ │ │ + subseq r1, sp, r0, lsl r2 │ │ │ │ │ │ │ │ 0023c9bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -92752,17 +92752,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 23ca6c │ │ │ │ ldr r0, [pc, #24] @ 23ca70 │ │ │ │ ldr r2, [pc, #24] @ 23ca74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r7, pc, r8, asr #6 │ │ │ │ - ldrsbeq r1, [sp], #-36 @ 0xffffffdc │ │ │ │ - ldrsbeq r1, [sp], #-44 @ 0xffffffd4 │ │ │ │ + rsbeq r7, pc, r8, lsr r3 @ │ │ │ │ + subseq r1, sp, r4, asr #5 │ │ │ │ + subseq r1, sp, ip, asr #5 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -92798,30 +92798,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 23cb4c │ │ │ │ cmp r0, #3 │ │ │ │ beq 23cbc8 │ │ │ │ cmp r0, #1 │ │ │ │ bne 23cb60 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #292] @ 23cc50 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 23c9bc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 799a48 │ │ │ │ + bl 799a40 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -92875,20 +92875,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ addeq lr, r7, r4, ror #4 │ │ │ │ addeq lr, r7, r0, lsr r2 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r7, pc, r0, lsr #3 │ │ │ │ - @ instruction: 0x005d1194 │ │ │ │ - subseq r1, sp, r8, lsr #2 │ │ │ │ - rsbeq r7, pc, r8, ror r1 @ │ │ │ │ + @ instruction: 0x006f7190 │ │ │ │ subseq r1, sp, r4, lsl #3 │ │ │ │ - subseq r1, sp, r0, lsl #2 │ │ │ │ + subseq r1, sp, r8, lsl r1 │ │ │ │ + rsbeq r7, pc, r8, ror #2 │ │ │ │ + subseq r1, sp, r4, ror r1 │ │ │ │ + ldrsheq r1, [sp], #-0 │ │ │ │ │ │ │ │ 0023cc6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 23cdcc │ │ │ │ @@ -92958,38 +92958,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 23cdf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 23ccb8 │ │ │ │ ldr r0, [pc, #52] @ 23cdf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 23ccb8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, ip, r8, ror r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, ip, r4, ror #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq ip, [sp], #-148 @ 0xffffff6c @ │ │ │ │ ldrsheq lr, [ip], #-100 @ 0xffffff9c @ │ │ │ │ andeq r1, r0, r0, lsl #9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r1, sp, ip, lsl r0 │ │ │ │ subseq r1, sp, ip, lsr #32 │ │ │ │ - subseq r1, sp, ip, lsr r0 │ │ │ │ │ │ │ │ 0023cdf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 449550 │ │ │ │ @@ -93077,15 +93077,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 449224 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23cf5c │ │ │ │ bl 4cfff8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 799a48 │ │ │ │ + b 799a40 │ │ │ │ ldrsheq ip, [sp], #-116 @ 0xffffff8c @ │ │ │ │ umulleq sp, r7, r8, lr │ │ │ │ │ │ │ │ 0023cf70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -93134,27 +93134,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 23d004 │ │ │ │ ldr r3, [pc, #380] @ 23d1b0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #360] @ 23d1b4 │ │ │ │ ldr ip, [pc, #360] @ 23d1b8 │ │ │ │ ldr r1, [pc, #360] @ 23d1bc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #324] @ 23d1c0 │ │ │ │ ldr r3, [pc, #296] @ 23d1a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93177,27 +93177,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 23d074 │ │ │ │ bl 449550 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23d110 │ │ │ │ mov r0, #12 │ │ │ │ bl 449224 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23d074 │ │ │ │ bl 4cfff8 │ │ │ │ b 23d074 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 23d074 │ │ │ │ mov r7, #1 │ │ │ │ b 23d144 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 23c9bc │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -93227,21 +93227,21 @@ │ │ │ │ bl 23ce38 │ │ │ │ b 23d138 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, ip, r4, ror r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, ip, r0, asr r4 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq r6, pc, r0, asr sp @ │ │ │ │ - subseq r0, sp, r8, asr #27 │ │ │ │ - ldrsbeq r0, [sp], #-200 @ 0xffffff38 │ │ │ │ + rsbeq r6, pc, r0, asr #26 │ │ │ │ + ldrheq r0, [sp], #-216 @ 0xffffff28 │ │ │ │ + subseq r0, sp, r8, asr #25 │ │ │ │ rsbseq lr, ip, r0, lsl #7 │ │ │ │ - rsbeq r6, pc, ip, asr #25 │ │ │ │ - subseq r0, sp, ip, lsr sp │ │ │ │ - subseq r0, sp, r8, asr ip │ │ │ │ + strheq r6, [pc], #-204 @ │ │ │ │ + subseq r0, sp, ip, lsr #26 │ │ │ │ + subseq r0, sp, r8, asr #24 │ │ │ │ │ │ │ │ 0023d1d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -93334,41 +93334,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 449224 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23d284 │ │ │ │ b 23d310 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #116] @ 23d3c8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ ldr r3, [pc, #68] @ 23d3cc │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 23d3d0 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 23d3c8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 23d298 │ │ │ │ addeq sp, r7, r4, lsr #21 │ │ │ │ umulleq sp, r7, r0, sl │ │ │ │ rsbseq ip, sp, r8, lsr #7 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ rsbseq ip, sp, r8, ror #5 │ │ │ │ @@ -93537,15 +93537,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -93644,15 +93644,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -93797,15 +93797,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -93849,19 +93849,19 @@ │ │ │ │ rsbseq sp, ip, r8, asr r9 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 0023db00 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 23db10 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7cd8d8 │ │ │ │ + b 7cd8d0 │ │ │ │ addeq sp, r7, r4, lsr #4 │ │ │ │ │ │ │ │ 0023db14 : │ │ │ │ - b 7cd908 │ │ │ │ + b 7cd900 │ │ │ │ │ │ │ │ 0023db18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 23dbec │ │ │ │ @@ -93939,15 +93939,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 23dc7c │ │ │ │ mov r0, r3 │ │ │ │ bl 23c0e0 │ │ │ │ ldr r0, [pc, #148] @ 23dcec │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd944 │ │ │ │ + bl 7cd93c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -93958,39 +93958,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 23dcf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 23dcfc │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ b 23dc64 │ │ │ │ ldr r3, [pc, #68] @ 23dd00 │ │ │ │ ldr lr, [pc, #68] @ 23dd04 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 23dd08 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 23dd0c │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 23dcac │ │ │ │ rsbseq fp, sp, r8, ror #20 │ │ │ │ ldrdeq sp, [r7], r4 │ │ │ │ - rsbeq r6, pc, r0, lsl r1 @ │ │ │ │ - ldrsbeq r0, [sp], #-20 @ 0xffffffec │ │ │ │ - @ instruction: 0x005d0090 │ │ │ │ + rsbeq r6, pc, r0, lsl #2 │ │ │ │ + subseq r0, sp, r4, asr #3 │ │ │ │ + subseq r0, sp, r0, lsl #1 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - ldrdeq r6, [pc], #-8 @ │ │ │ │ - subseq r0, sp, r4, lsl #3 │ │ │ │ - subseq r0, sp, ip, asr r0 │ │ │ │ + rsbeq r6, pc, r8, asr #1 │ │ │ │ + subseq r0, sp, r4, ror r1 │ │ │ │ + subseq r0, sp, ip, asr #32 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -94126,16 +94126,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 23de5c │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 23de5c │ │ │ │ - strdeq r5, [pc], #-243 @ │ │ │ │ - ldrdeq r5, [pc], #-243 @ │ │ │ │ + rsbeq r5, pc, r3, ror #31 │ │ │ │ + rsbeq r5, pc, r3, asr #31 │ │ │ │ │ │ │ │ 0023df38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -94274,15 +94274,15 @@ │ │ │ │ bne 23e258 │ │ │ │ ldr r0, [pc, #296] @ 23e270 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7cc048 │ │ │ │ + b 7cc040 │ │ │ │ mov r0, #12 │ │ │ │ bl 1e103c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -94311,23 +94311,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 23e284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 23e0d8 │ │ │ │ ldr r2, [pc, #108] @ 23e288 │ │ │ │ ldr r3, [pc, #64] @ 23e260 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -94337,29 +94337,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 23e28c │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, ip, r8, ror r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, ip, ip, asr #6 │ │ │ │ rsbseq sp, ip, ip, lsl r3 │ │ │ │ ldrsbeq sp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - subseq pc, ip, r4, asr #26 │ │ │ │ + subseq pc, ip, r4, lsr sp @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, ip, ip, lsr #25 │ │ │ │ + @ instruction: 0x005cfc9c │ │ │ │ rsbseq sp, ip, r0, ror #3 │ │ │ │ - ldrheq pc, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + subseq pc, ip, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 23e398 │ │ │ │ ldr r3, [pc, #240] @ 23e39c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -94620,27 +94620,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 23e7c8 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r4, #0 │ │ │ │ b 23e64c │ │ │ │ ldr r1, [pc, #248] @ 23e7cc │ │ │ │ ldr r3, [pc, #248] @ 23e7d0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 23e7d4 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r4, #0 │ │ │ │ b 23e644 │ │ │ │ ldr r3, [pc, #212] @ 23e7d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23e43c │ │ │ │ @@ -94657,52 +94657,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 23e7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 23e43c │ │ │ │ ldr r0, [pc, #104] @ 23e7e8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 23e43c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, ip, r0, lsr r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq ip, [ip], #-248 @ 0xffffff08 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r3, r5, r8, lsl #10 │ │ │ │ - subseq pc, ip, r0, lsr #22 │ │ │ │ - subseq pc, ip, r4, lsr #22 │ │ │ │ - strdeq fp, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq pc, ip, r8, asr #20 │ │ │ │ - subseq sl, sp, r4, asr #23 │ │ │ │ - subseq pc, ip, r0, lsl #20 │ │ │ │ + strdeq r3, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq pc, ip, r0, lsl fp @ │ │ │ │ + subseq pc, ip, r4, lsl fp @ │ │ │ │ + rsbeq fp, r1, ip, ror #3 │ │ │ │ + subseq pc, ip, r8, lsr sl @ │ │ │ │ + ldrheq sl, [sp], #-180 @ 0xffffff4c │ │ │ │ + ldrsheq pc, [ip], #-144 @ 0xffffff70 @ │ │ │ │ rsbseq ip, ip, r8, lsr #27 │ │ │ │ - subseq pc, ip, r8, asr #17 │ │ │ │ - rsbeq r5, pc, r4, asr r7 @ │ │ │ │ - subseq pc, ip, r0, lsr #17 │ │ │ │ - ldrsbeq pc, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r5, pc, r4, lsr #14 │ │ │ │ - subseq pc, ip, r0, ror r8 @ │ │ │ │ + ldrheq pc, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r5, pc, r4, asr #14 │ │ │ │ + @ instruction: 0x005cf890 │ │ │ │ + subseq pc, ip, r0, asr #17 │ │ │ │ + rsbeq r5, pc, r4, lsl r7 @ │ │ │ │ + subseq pc, ip, r0, ror #16 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq pc, ip, r4, lsr #15 │ │ │ │ ldrheq pc, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - subseq pc, ip, r4, asr #15 │ │ │ │ │ │ │ │ 0023e7ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -94831,15 +94831,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23ea08 │ │ │ │ ldr r0, [pc, #184] @ 23eab0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ mov r0, #0 │ │ │ │ b 23e920 │ │ │ │ ldr r3, [pc, #164] @ 23eab4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23e9f0 │ │ │ │ @@ -94856,40 +94856,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 23eac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 23e9f0 │ │ │ │ ldr r0, [pc, #56] @ 23eac4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 23e9f0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, ip, r8, ror #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, ip, r0, asr #22 │ │ │ │ ldrsbeq ip, [ip], #-164 @ 0xffffff5c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq pc, ip, r8, lsr r6 @ │ │ │ │ + subseq pc, ip, r8, lsr #12 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, ip, r0, ror r5 @ │ │ │ │ - subseq pc, ip, r8, lsl #11 │ │ │ │ + subseq pc, ip, r0, ror #10 │ │ │ │ + subseq pc, ip, r8, ror r5 @ │ │ │ │ │ │ │ │ 0023eac8 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94919,15 +94919,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0f28 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7c502c │ │ │ │ + b 7c5024 │ │ │ │ │ │ │ │ 0023eb50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -95064,17 +95064,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 23ed90 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r5, pc, r8, lsr r2 @ │ │ │ │ - strheq r5, [pc], #-4 @ │ │ │ │ - ldrsbeq pc, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r5, pc, r8, lsr #4 │ │ │ │ + rsbeq r5, pc, r4, lsr #1 │ │ │ │ + subseq pc, ip, r8, asr #5 │ │ │ │ │ │ │ │ 0023ed94 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 23edb8 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 23eddc │ │ │ │ @@ -95099,15 +95099,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 23ee10 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - rsbeq r5, pc, r8, asr #32 │ │ │ │ + rsbeq r5, pc, r8, lsr r0 @ │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 0023ee14 : │ │ │ │ ldr r2, [pc, #140] @ 23eea8 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 23ee68 │ │ │ │ @@ -95340,17 +95340,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 23f1a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, pc, r0, lsr #25 │ │ │ │ + @ instruction: 0x006f4c90 │ │ │ │ + ldrheq lr, [ip], #-228 @ 0xffffff1c │ │ │ │ subseq lr, ip, r4, asr #29 │ │ │ │ - ldrsbeq lr, [ip], #-228 @ 0xffffff1c │ │ │ │ │ │ │ │ 0023f1ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -95563,15 +95563,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 23f580 │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 7c4e08 │ │ │ │ + bl 7c4e00 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 23f59c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -95582,15 +95582,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 23f618 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1f00 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #216] @ 23f61c │ │ │ │ ldr r3, [pc, #196] @ 23f60c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95619,19 +95619,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 23f634 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c502c │ │ │ │ + bl 7c5024 │ │ │ │ b 23f59c │ │ │ │ ldr r1, [pc, #76] @ 23f638 │ │ │ │ ldr r2, [pc, #76] @ 23f63c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -95640,22 +95640,22 @@ │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007cbf90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, ip, r0, ror #30 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ ldrheq fp, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r4, pc, r0, lsr #17 │ │ │ │ - subseq lr, ip, r8, ror #21 │ │ │ │ - rsbeq r4, pc, r4, ror r8 @ │ │ │ │ - ldrsbeq lr, [ip], #-164 @ 0xffffff5c │ │ │ │ - subseq lr, ip, r8, lsl #21 │ │ │ │ + @ instruction: 0x006f4890 │ │ │ │ + ldrsbeq lr, [ip], #-168 @ 0xffffff58 │ │ │ │ + rsbeq r4, pc, r4, ror #16 │ │ │ │ + subseq lr, ip, r4, asr #21 │ │ │ │ + subseq lr, ip, r8, ror sl │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - rsbeq r4, pc, ip, lsr r8 @ │ │ │ │ - subseq lr, ip, r4, ror sl │ │ │ │ + rsbeq r4, pc, ip, lsr #16 │ │ │ │ + subseq lr, ip, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -95671,25 +95671,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 23f760 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #196] @ 23f764 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #180] @ 23f768 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4710 │ │ │ │ + bl 7b4708 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2c8c <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -95722,28 +95722,28 @@ │ │ │ │ bl 23cdf8 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 23d3d4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 23cdf8 │ │ │ │ - subseq lr, ip, r0, lsl sl │ │ │ │ - subseq lr, ip, ip, lsl #20 │ │ │ │ subseq lr, ip, r0, lsl #20 │ │ │ │ + ldrsheq lr, [ip], #-156 @ 0xffffff64 │ │ │ │ + ldrsheq lr, [ip], #-144 @ 0xffffff70 │ │ │ │ │ │ │ │ 0023f76c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 23f7ec │ │ │ │ ldr r5, [pc, #100] @ 23f7f0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b4320 │ │ │ │ + bl 7b4318 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -95759,15 +95759,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq lr, ip, r0, lsr r9 │ │ │ │ + subseq lr, ip, r0, lsr #18 │ │ │ │ addeq fp, r7, r8, lsr #11 │ │ │ │ rsbseq r9, sp, r8, asr #29 │ │ │ │ │ │ │ │ 0023f7f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -95783,15 +95783,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7b4320 │ │ │ │ + bl 7b4318 │ │ │ │ mov r1, sp │ │ │ │ bl 23dbf0 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4338 │ │ │ │ ldr r2, [pc, #76] @ 23f8b0 │ │ │ │ ldr r3, [pc, #64] @ 23f8a8 │ │ │ │ @@ -95809,15 +95809,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, ip, r0, ror #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, r4, r4, lsr #5 │ │ │ │ + @ instruction: 0x0064e294 │ │ │ │ @ instruction: 0x007cbb98 │ │ │ │ │ │ │ │ 0023f8b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95846,32 +95846,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 23f8f8 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 79959c │ │ │ │ + b 799594 │ │ │ │ ldr r1, [pc, #28] @ 23f97c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6f1918 │ │ │ │ - rsbeq pc, r4, r4, ror #2 │ │ │ │ - ldrsbeq lr, [ip], #-124 @ 0xffffff84 │ │ │ │ - subseq lr, ip, r0, lsl #16 │ │ │ │ - subseq lr, ip, r4, ror r7 │ │ │ │ + b 6f1910 │ │ │ │ + rsbeq pc, r4, r4, asr r1 @ │ │ │ │ + subseq lr, ip, ip, asr #15 │ │ │ │ + ldrsheq lr, [ip], #-112 @ 0xffffff90 │ │ │ │ + subseq lr, ip, r4, ror #14 │ │ │ │ │ │ │ │ 0023f980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 23fd5c │ │ │ │ @@ -95913,15 +95913,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 23fcb0 │ │ │ │ ldr r3, [pc, #804] @ 23fd78 │ │ │ │ ldr r2, [pc, #804] @ 23fd7c │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 23fd80 │ │ │ │ @@ -95932,59 +95932,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 23fd88 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 23fac0 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 23fd8c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 23fd90 │ │ │ │ ldr r1, [pc, #752] @ 23fd94 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 23fb44 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 23fd98 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 23fa88 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r2, [pc, #628] @ 23fd9c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 23fa98 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 23fc1c │ │ │ │ @@ -95993,44 +95993,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 23fba8 │ │ │ │ ldr r1, [pc, #556] @ 23fda4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 23fc0c │ │ │ │ ldr r1, [pc, #532] @ 23fda8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 23fc18 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 23fdac │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 23fb70 │ │ │ │ ldr r2, [pc, #424] @ 23fdb0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 23fb70 │ │ │ │ ldr r2, [pc, #416] @ 23fdb4 │ │ │ │ @@ -96044,23 +96044,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 23fc4c │ │ │ │ ldr r1, [pc, #372] @ 23fdb8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 23fa20 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7994e4 │ │ │ │ + bl 7994dc │ │ │ │ ldr r2, [pc, #328] @ 23fdbc │ │ │ │ ldr r3, [pc, #232] @ 23fd60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96082,73 +96082,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 23fd78 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 23fd10 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 23fdc0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 23fdc4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 23fc2c │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #128] @ 23fd9c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ b 23fcf0 │ │ │ │ ldr r2, [pc, #60] @ 23fd7c │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 23fb58 │ │ │ │ ldr r1, [pc, #124] @ 23fdc8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 23fc6c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, ip, r4, ror #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, ip, r0, lsr sl │ │ │ │ - subseq lr, ip, ip, lsr #14 │ │ │ │ - rsbeq pc, r4, ip, asr #32 │ │ │ │ - rsbeq sl, r4, r8, asr #17 │ │ │ │ - ldrsheq lr, [ip], #-100 @ 0xffffff9c │ │ │ │ + subseq lr, ip, ip, lsl r7 │ │ │ │ + rsbeq pc, r4, ip, lsr r0 @ │ │ │ │ + strheq sl, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + subseq lr, ip, r4, ror #13 │ │ │ │ andeq r4, r0, r0, asr fp │ │ │ │ @ instruction: 0x000043b8 │ │ │ │ + @ instruction: 0x005ce698 │ │ │ │ subseq lr, ip, r8, lsr #13 │ │ │ │ - ldrheq lr, [ip], #-104 @ 0xffffff98 │ │ │ │ - ldrdeq lr, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - ldrheq r8, [sp], #-0 │ │ │ │ - subseq ip, ip, r0, ror #3 │ │ │ │ - @ instruction: 0x005ce69c │ │ │ │ - subseq lr, ip, r8, asr #12 │ │ │ │ + rsbeq lr, r4, r8, asr #31 │ │ │ │ + subseq r8, sp, r0, lsr #1 │ │ │ │ + ldrsbeq ip, [ip], #-16 │ │ │ │ + subseq lr, ip, ip, lsl #13 │ │ │ │ + subseq lr, ip, r8, lsr r6 │ │ │ │ andeq r3, r0, r8, asr #20 │ │ │ │ - ldrsheq lr, [ip], #-92 @ 0xffffffa4 │ │ │ │ subseq lr, ip, ip, ror #11 │ │ │ │ - subseq lr, ip, r4, ror #11 │ │ │ │ - subseq lr, ip, ip, asr r5 │ │ │ │ - subseq r7, sp, r0, asr #30 │ │ │ │ - subseq r7, sp, r4, lsr pc │ │ │ │ + ldrsbeq lr, [ip], #-92 @ 0xffffffa4 │ │ │ │ + ldrsbeq lr, [ip], #-84 @ 0xffffffac │ │ │ │ subseq lr, ip, ip, asr #10 │ │ │ │ + subseq r7, sp, r0, lsr pc │ │ │ │ + subseq r7, sp, r4, lsr #30 │ │ │ │ + subseq lr, ip, ip, lsr r5 │ │ │ │ rsbseq fp, ip, r8, lsl #15 │ │ │ │ - subseq r7, sp, r8, asr lr │ │ │ │ - subseq lr, ip, r4, asr #8 │ │ │ │ - subseq lr, ip, ip, asr #7 │ │ │ │ + subseq r7, sp, r8, asr #28 │ │ │ │ + subseq lr, ip, r4, lsr r4 │ │ │ │ + ldrheq lr, [ip], #-60 @ 0xffffffc4 │ │ │ │ │ │ │ │ 0023fdcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -96160,51 +96160,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 240030 │ │ │ │ ldr r1, [pc, #584] @ 240054 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23ffe4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23ffb8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23ffac │ │ │ │ ldr r2, [pc, #536] @ 240058 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 24005c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #520] @ 240060 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #504] @ 240064 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [pc, #488] @ 240068 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r1, [pc, #468] @ 24006c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 240010 │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 240010 │ │ │ │ ldr r9, [pc, #428] @ 240070 │ │ │ │ @@ -96213,46 +96213,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 23fef4 │ │ │ │ ldr r1, [pc, #412] @ 24007c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 240020 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 240080 │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 240084 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 240088 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 24008c │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 240090 │ │ │ │ @@ -96272,69 +96272,69 @@ │ │ │ │ b 23fe40 │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 24009c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23fe38 │ │ │ │ b 23ffac │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2400a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23fe2c │ │ │ │ b 23ffb8 │ │ │ │ ldr r1, [pc, #140] @ 2400a4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7991a8 │ │ │ │ + b 7991a0 │ │ │ │ ldr r1, [pc, #112] @ 2400a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7991a8 │ │ │ │ + b 7991a0 │ │ │ │ rsbseq fp, ip, ip, lsl #12 │ │ │ │ - ldrheq lr, [ip], #-56 @ 0xffffffc8 │ │ │ │ - subseq lr, ip, r4, ror #6 │ │ │ │ - subseq lr, ip, r0, asr #7 │ │ │ │ - subseq lr, ip, r4, asr #7 │ │ │ │ - subseq lr, ip, r4, asr #7 │ │ │ │ - andeq r4, r0, r8, lsr #22 │ │ │ │ + subseq lr, ip, r8, lsr #7 │ │ │ │ + subseq lr, ip, r4, asr r3 │ │ │ │ ldrheq lr, [ip], #-48 @ 0xffffffd0 │ │ │ │ + ldrheq lr, [ip], #-52 @ 0xffffffcc │ │ │ │ + ldrheq lr, [ip], #-52 @ 0xffffffcc │ │ │ │ + andeq r4, r0, r8, lsr #22 │ │ │ │ subseq lr, ip, r0, lsr #7 │ │ │ │ - rsbeq lr, r4, r0, lsl #23 │ │ │ │ - ldrsbeq lr, [ip], #-40 @ 0xffffffd8 │ │ │ │ - ldrsbeq lr, [ip], #-60 @ 0xffffffc4 │ │ │ │ - subseq lr, ip, r8, ror #6 │ │ │ │ - subseq lr, ip, r4, asr r3 │ │ │ │ - subseq lr, ip, ip, asr #6 │ │ │ │ + @ instruction: 0x005ce390 │ │ │ │ + rsbeq lr, r4, r0, ror fp │ │ │ │ + subseq lr, ip, r8, asr #5 │ │ │ │ + subseq lr, ip, ip, asr #7 │ │ │ │ + subseq lr, ip, r8, asr r3 │ │ │ │ + subseq lr, ip, r4, asr #6 │ │ │ │ + subseq lr, ip, ip, lsr r3 │ │ │ │ rsbseq lr, r4, r4, lsl r1 │ │ │ │ - @ instruction: 0x0069d190 │ │ │ │ - rsbeq sp, r9, r8, ror r1 │ │ │ │ - rsbeq pc, r6, r0, ror r3 @ │ │ │ │ - subseq lr, ip, ip, lsl r2 │ │ │ │ - ldrsbeq lr, [ip], #-24 @ 0xffffffe8 │ │ │ │ - subseq lr, ip, r0, asr #4 │ │ │ │ - subseq lr, ip, r8, ror r1 │ │ │ │ + rsbeq sp, r9, r0, lsl #3 │ │ │ │ + rsbeq sp, r9, r8, ror #2 │ │ │ │ + rsbeq pc, r6, r0, ror #6 │ │ │ │ + subseq lr, ip, ip, lsl #4 │ │ │ │ + subseq lr, ip, r8, asr #3 │ │ │ │ + subseq lr, ip, r0, lsr r2 │ │ │ │ + subseq lr, ip, r8, ror #2 │ │ │ │ │ │ │ │ 002400ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 240230 │ │ │ │ @@ -96346,32 +96346,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #320] @ 24023c │ │ │ │ ldr r6, [pc, #320] @ 240240 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #300] @ 240244 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4710 │ │ │ │ + bl 7b4708 │ │ │ │ ldr r1, [pc, #284] @ 240248 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4710 │ │ │ │ + bl 7b4708 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 24024c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -96381,15 +96381,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7a939c │ │ │ │ + bl 7a9394 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2401dc │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4338 │ │ │ │ ldr r2, [pc, #176] @ 240250 │ │ │ │ @@ -96412,15 +96412,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 240254 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7a939c │ │ │ │ + bl 7a9394 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 240190 │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -96428,19 +96428,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 240b24 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 240190 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, ip, r8, lsr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, r6, ip, asr #28 │ │ │ │ - rsbeq r0, r7, r0, ror #4 │ │ │ │ + rsbeq r7, r6, ip, lsr lr │ │ │ │ + rsbeq r0, r7, r0, asr r2 │ │ │ │ ldrsheq fp, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq lr, ip, r0, asr #3 │ │ │ │ - rsbeq r7, r3, ip, lsl #15 │ │ │ │ + ldrheq lr, [ip], #-16 │ │ │ │ + rsbeq r7, r3, ip, ror r7 │ │ │ │ andeq r1, r0, r0, ror #8 │ │ │ │ rsbseq fp, ip, ip, asr r2 │ │ │ │ andeq r3, r0, ip, ror r8 │ │ │ │ │ │ │ │ 00240258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -96455,41 +96455,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #232] @ 240390 │ │ │ │ ldr r5, [pc, #232] @ 240394 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #212] @ 240398 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4710 │ │ │ │ + bl 7b4708 │ │ │ │ ldr ip, [pc, #196] @ 24039c │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7a939c │ │ │ │ + bl 7a9394 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 240334 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -96515,18 +96515,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, ip, ip, lsl #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, r6, r0, lsr #25 │ │ │ │ - subseq ip, sp, r8, lsl r9 │ │ │ │ + @ instruction: 0x00667c90 │ │ │ │ + subseq ip, sp, r8, lsl #18 │ │ │ │ rsbseq fp, ip, r0, asr r1 │ │ │ │ - subseq lr, ip, r4, lsl r0 │ │ │ │ + subseq lr, ip, r4 │ │ │ │ andeq r3, r0, ip, ror r8 │ │ │ │ ldrheq fp, [ip], #-8 @ │ │ │ │ │ │ │ │ 002403a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96562,15 +96562,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 7cb340 │ │ │ │ + b 7cb338 │ │ │ │ ldr r1, [pc, #80] @ 24049c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4a7fc0 │ │ │ │ ldr ip, [pc, #60] @ 2404a0 │ │ │ │ @@ -96579,24 +96579,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 7cb340 │ │ │ │ - subseq sp, ip, r4, asr pc │ │ │ │ - rsbeq pc, r6, ip, ror #30 │ │ │ │ - subseq sp, ip, ip, asr #29 │ │ │ │ - @ instruction: 0x006f3a9c │ │ │ │ - subseq sp, ip, r4, lsr #29 │ │ │ │ + b 7cb338 │ │ │ │ + subseq sp, ip, r4, asr #30 │ │ │ │ + rsbeq pc, r6, ip, asr pc @ │ │ │ │ + ldrheq sp, [ip], #-236 @ 0xffffff14 │ │ │ │ + rsbeq r3, pc, ip, lsl #21 │ │ │ │ + @ instruction: 0x005cde94 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - subseq sp, ip, r0, asr #29 │ │ │ │ - rsbeq r3, pc, r8, asr sl @ │ │ │ │ - subseq sp, ip, r0, ror #28 │ │ │ │ + ldrheq sp, [ip], #-224 @ 0xffffff20 │ │ │ │ + rsbeq r3, pc, r8, asr #20 │ │ │ │ + subseq sp, ip, r0, asr lr │ │ │ │ │ │ │ │ 002404ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 24070c │ │ │ │ @@ -96608,46 +96608,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r6, [pc, #540] @ 240718 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 24071c │ │ │ │ ldr r9, [pc, #524] @ 240720 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b41bc │ │ │ │ + bl 7b41b4 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2405c4 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 7bba24 │ │ │ │ + bl 7bba1c │ │ │ │ cmp r0, sl │ │ │ │ blt 240630 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2406e8 │ │ │ │ bne 240630 │ │ │ │ @@ -96677,15 +96677,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 1e103c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7bb770 │ │ │ │ + bl 7bb768 │ │ │ │ cmp r0, #0 │ │ │ │ bne 240550 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 23a4d0 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -96694,20 +96694,20 @@ │ │ │ │ bne 2405a0 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 240724 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7996b0 │ │ │ │ + bl 7996a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 79970c │ │ │ │ + bl 799704 │ │ │ │ ldr r2, [pc, #192] @ 240728 │ │ │ │ ldr r3, [pc, #164] @ 240710 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96745,23 +96745,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 240738 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq sl, ip, r8, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sl, r0, asr #9 │ │ │ │ - subseq sp, ip, ip, asr #28 │ │ │ │ - subseq fp, ip, r8, ror #4 │ │ │ │ - subseq sp, ip, r0, asr #28 │ │ │ │ - subseq sp, ip, r8, lsr sp │ │ │ │ + strheq ip, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + subseq sp, ip, ip, lsr lr │ │ │ │ + subseq fp, ip, r8, asr r2 │ │ │ │ + subseq sp, ip, r0, lsr lr │ │ │ │ + subseq sp, ip, r8, lsr #26 │ │ │ │ @ instruction: 0x007cad94 │ │ │ │ - ldrdeq r3, [pc], #-120 @ │ │ │ │ - subseq sp, ip, r0, ror #23 │ │ │ │ - subseq sp, ip, r8, asr ip │ │ │ │ + rsbeq r3, pc, r8, asr #15 │ │ │ │ + ldrsbeq sp, [ip], #-176 @ 0xffffff50 │ │ │ │ + subseq sp, ip, r8, asr #24 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 0024073c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96781,42 +96781,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2674 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7f0768 │ │ │ │ + bl 7f0760 │ │ │ │ ldr r3, [pc, #108] @ 240814 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2407d0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e13f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2407ac │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7f0660 │ │ │ │ + bl 7f0658 │ │ │ │ b 2407ac │ │ │ │ rsbseq sl, ip, r8, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #1 │ │ │ │ │ │ │ │ 00240818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -96831,46 +96831,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #276] @ 24097c │ │ │ │ ldr r5, [pc, #276] @ 240980 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4710 │ │ │ │ + bl 7b4708 │ │ │ │ ldr r1, [pc, #256] @ 240984 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 240988 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4710 │ │ │ │ + bl 7b4708 │ │ │ │ ldr r3, [pc, #212] @ 24098c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7a939c │ │ │ │ + bl 7a9394 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 240934 │ │ │ │ mov r0, r6 │ │ │ │ bl 4a4338 │ │ │ │ ldr r2, [pc, #152] @ 240990 │ │ │ │ ldr r3, [pc, #120] @ 240974 │ │ │ │ @@ -96902,19 +96902,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2414c8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2408e8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, ip, r8, asr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, r2, r4, ror #26 │ │ │ │ - rsbeq r3, r4, r4, lsr sp │ │ │ │ + rsbeq r5, r2, r4, asr sp │ │ │ │ + rsbeq r3, r4, r4, lsr #26 │ │ │ │ @ instruction: 0x007cab90 │ │ │ │ - rsbeq pc, r9, r4, asr #25 │ │ │ │ - rsbeq pc, r5, r8, lsr #12 │ │ │ │ + strheq pc, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq pc, r5, r8, lsl r6 @ │ │ │ │ andeq r2, r0, r4, asr #9 │ │ │ │ rsbseq sl, ip, r4, lsl #22 │ │ │ │ │ │ │ │ 00240994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96930,49 +96930,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #292] @ 240b10 │ │ │ │ ldr r5, [pc, #292] @ 240b14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 240b18 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b41bc │ │ │ │ + bl 7b41b4 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b41bc │ │ │ │ + bl 7b41b4 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ ldr r1, [pc, #188] @ 240b1c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4710 │ │ │ │ + bl 7b4708 │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -97005,19 +97005,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, ip, r0, asr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, r6, ip, asr r5 │ │ │ │ - rsbeq ip, r2, r0, lsr sl │ │ │ │ - rsbeq lr, sl, r8, ror r7 │ │ │ │ - @ instruction: 0x005cd998 │ │ │ │ - strdeq sp, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r7, r6, ip, asr #10 │ │ │ │ + rsbeq ip, r2, r0, lsr #20 │ │ │ │ + rsbeq lr, sl, r8, ror #14 │ │ │ │ + subseq sp, ip, r8, lsl #19 │ │ │ │ + rsbeq sp, r4, r4, ror #13 │ │ │ │ rsbseq sl, ip, r8, lsr r9 │ │ │ │ │ │ │ │ 00240b24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97052,15 +97052,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97090,15 +97090,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97110,40 +97110,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 240d00 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb298 │ │ │ │ + bl 7cb290 │ │ │ │ b 240b78 │ │ │ │ ldr r3, [pc, #76] @ 240d04 │ │ │ │ ldr r1, [pc, #76] @ 240d08 │ │ │ │ ldr r0, [pc, #76] @ 240d0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrheq sl, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r3, pc, r0, asr #6 │ │ │ │ - subseq sp, ip, r8, lsr #17 │ │ │ │ - subseq sp, ip, r4, ror #16 │ │ │ │ + rsbeq r3, pc, r0, lsr r3 @ │ │ │ │ + @ instruction: 0x005cd898 │ │ │ │ + subseq sp, ip, r4, asr r8 │ │ │ │ andeq r1, r0, r4, ror r9 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq r3, pc, r8, lsr #5 │ │ │ │ - subseq sp, ip, r0, asr r8 │ │ │ │ - subseq sp, ip, ip, asr #15 │ │ │ │ - subseq sp, ip, r8, ror r7 │ │ │ │ - rsbeq r3, pc, r4, asr r2 @ │ │ │ │ + @ instruction: 0x006f3298 │ │ │ │ + subseq sp, ip, r0, asr #16 │ │ │ │ + ldrheq sp, [ip], #-124 @ 0xffffff84 │ │ │ │ + subseq sp, ip, r8, ror #14 │ │ │ │ + rsbeq r3, pc, r4, asr #4 │ │ │ │ + subseq sp, ip, r0, lsr r7 │ │ │ │ + rsbeq r3, pc, ip, lsl r2 @ │ │ │ │ subseq sp, ip, r0, asr #14 │ │ │ │ - rsbeq r3, pc, ip, lsr #4 │ │ │ │ subseq sp, ip, r0, asr r7 │ │ │ │ - subseq sp, ip, r0, ror #14 │ │ │ │ │ │ │ │ 00240d10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -97198,15 +97198,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 240e30 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 240da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 240f3c │ │ │ │ @@ -97236,15 +97236,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 240eb8 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7bc15c │ │ │ │ + bl 7bc154 │ │ │ │ cmp r0, #0 │ │ │ │ blt 240f04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 240e0c │ │ │ │ @@ -97261,59 +97261,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 240f94 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb298 │ │ │ │ + bl 7cb290 │ │ │ │ b 240e30 │ │ │ │ ldr r3, [pc, #140] @ 240f98 │ │ │ │ ldr ip, [pc, #140] @ 240f9c │ │ │ │ ldr r1, [pc, #140] @ 240fa0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 240e30 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 240fa4 │ │ │ │ ldr r1, [pc, #96] @ 240fa8 │ │ │ │ ldr r0, [pc, #96] @ 240fac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq sl, ip, r4, asr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, ip, r4, asr r7 │ │ │ │ + subseq sp, ip, r4, asr #14 │ │ │ │ @ instruction: 0x007ca690 │ │ │ │ - subseq sp, ip, r8, lsr #14 │ │ │ │ + subseq sp, ip, r8, lsl r7 │ │ │ │ andeq r1, r0, r4, ror r9 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq r3, pc, r0, lsl #2 │ │ │ │ - ldrsheq sp, [ip], #-104 @ 0xffffff98 │ │ │ │ - subseq sp, ip, r4, lsr #12 │ │ │ │ + strdeq r3, [pc], #-0 @ │ │ │ │ + subseq sp, ip, r8, ror #13 │ │ │ │ + subseq sp, ip, r4, lsl r6 │ │ │ │ rsbseq sl, ip, r4, asr #11 │ │ │ │ - subseq sp, ip, r4, lsr #10 │ │ │ │ - rsbeq r3, pc, r0 │ │ │ │ - subseq sp, ip, ip, ror #9 │ │ │ │ - ldrdeq r2, [pc], #-244 @ │ │ │ │ - subseq sp, ip, r0, lsr #11 │ │ │ │ - ldrsheq sp, [ip], #-72 @ 0xffffffb8 │ │ │ │ - rsbeq r2, pc, r0, lsr #31 │ │ │ │ + subseq sp, ip, r4, lsl r5 │ │ │ │ + strdeq r2, [pc], #-240 @ │ │ │ │ + ldrsbeq sp, [ip], #-76 @ 0xffffffb4 │ │ │ │ + rsbeq r2, pc, r4, asr #31 │ │ │ │ + @ instruction: 0x005cd590 │ │ │ │ + subseq sp, ip, r8, ror #9 │ │ │ │ + @ instruction: 0x006f2f90 │ │ │ │ + ldrheq sp, [ip], #-68 @ 0xffffffbc │ │ │ │ subseq sp, ip, r4, asr #9 │ │ │ │ - ldrsbeq sp, [ip], #-68 @ 0xffffffbc │ │ │ │ │ │ │ │ 00240fb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -97338,26 +97338,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r2, [pc], #-232 @ │ │ │ │ - subseq sp, ip, r0, lsl #9 │ │ │ │ - ldrsheq sp, [ip], #-60 @ 0xffffffc4 │ │ │ │ + rsbeq r2, pc, r8, asr #29 │ │ │ │ + subseq sp, ip, r0, ror r4 │ │ │ │ + subseq sp, ip, ip, ror #7 │ │ │ │ │ │ │ │ 00241058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 24114c │ │ │ │ @@ -97392,15 +97392,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb298 │ │ │ │ + bl 7cb290 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97411,25 +97411,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2410fc │ │ │ │ rsbseq sl, ip, ip, lsl #7 │ │ │ │ andeq r1, r0, r4, ror r9 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - subseq sp, ip, r4, lsr #6 │ │ │ │ - rsbeq r2, pc, r4, lsl #28 │ │ │ │ - ldrsheq sp, [ip], #-36 @ 0xffffffdc │ │ │ │ - strheq r2, [pc], #-220 @ │ │ │ │ - ldrsbeq sp, [ip], #-56 @ 0xffffffc8 │ │ │ │ - ldrsbeq sp, [ip], #-44 @ 0xffffffd4 │ │ │ │ + subseq sp, ip, r4, lsl r3 │ │ │ │ + strdeq r2, [pc], #-212 @ │ │ │ │ + subseq sp, ip, r4, ror #5 │ │ │ │ + rsbeq r2, pc, ip, lsr #27 │ │ │ │ + subseq sp, ip, r8, asr #7 │ │ │ │ + subseq sp, ip, ip, asr #5 │ │ │ │ │ │ │ │ 00241170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -97471,29 +97471,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb298 │ │ │ │ + bl 7cb290 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq sl, ip, ip, lsr r2 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r8, lsr #5 │ │ │ │ - ldrdeq r2, [pc], #-204 @ │ │ │ │ - subseq sp, ip, r0, lsr r3 │ │ │ │ - subseq sp, ip, r4, lsl #6 │ │ │ │ + rsbeq r2, pc, ip, asr #25 │ │ │ │ + subseq sp, ip, r0, lsr #6 │ │ │ │ + ldrsheq sp, [ip], #-36 @ 0xffffffdc │ │ │ │ │ │ │ │ 00241260 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2412a0 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -97591,28 +97591,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cb340 │ │ │ │ + b 7cb338 │ │ │ │ ldr r3, [pc, #172] @ 2414a4 │ │ │ │ ldr ip, [pc, #172] @ 2414a8 │ │ │ │ ldr r1, [pc, #172] @ 2414ac │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cb340 │ │ │ │ + b 7cb338 │ │ │ │ ldr r3, [pc, #132] @ 2414b0 │ │ │ │ ldr ip, [pc, #132] @ 2414b4 │ │ │ │ ldr r1, [pc, #132] @ 2414b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -97627,33 +97627,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cb298 │ │ │ │ - rsbeq r5, r1, r4, ror #29 │ │ │ │ + b 7cb290 │ │ │ │ + ldrdeq r5, [r1], #-228 @ 0xffffff1c @ │ │ │ │ ldrsheq sl, [ip], #-0 @ │ │ │ │ andeq r1, r0, r4, ror r9 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - ldrsheq sp, [ip], #-28 @ 0xffffffe4 │ │ │ │ - rsbeq r2, pc, r4, lsr #22 │ │ │ │ - rsbeq r6, r6, r4, ror #22 │ │ │ │ - subseq sp, ip, r8, ror #3 │ │ │ │ - subseq sp, ip, r8, lsr r0 │ │ │ │ - rsbeq r2, pc, ip, ror #21 │ │ │ │ - subseq sp, ip, r4, asr r1 │ │ │ │ - subseq sp, ip, ip │ │ │ │ - strheq r2, [pc], #-168 @ │ │ │ │ - subseq sp, ip, ip, asr #2 │ │ │ │ - ldrsbeq ip, [ip], #-248 @ 0xffffff08 │ │ │ │ - subseq ip, ip, ip, lsr #31 │ │ │ │ - rsbeq r2, pc, r8, lsl #21 │ │ │ │ - subseq ip, ip, r4, ror pc │ │ │ │ + subseq sp, ip, ip, ror #3 │ │ │ │ + rsbeq r2, pc, r4, lsl fp @ │ │ │ │ + rsbeq r6, r6, r4, asr fp │ │ │ │ + ldrsbeq sp, [ip], #-24 @ 0xffffffe8 │ │ │ │ + subseq sp, ip, r8, lsr #32 │ │ │ │ + ldrdeq r2, [pc], #-172 @ │ │ │ │ + subseq sp, ip, r4, asr #2 │ │ │ │ + ldrsheq ip, [ip], #-252 @ 0xffffff04 │ │ │ │ + rsbeq r2, pc, r8, lsr #21 │ │ │ │ + subseq sp, ip, ip, lsr r1 │ │ │ │ + subseq ip, ip, r8, asr #31 │ │ │ │ + @ instruction: 0x005ccf9c │ │ │ │ + rsbeq r2, pc, r8, ror sl @ │ │ │ │ + subseq ip, ip, r4, ror #30 │ │ │ │ │ │ │ │ 002414c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 241c88 │ │ │ │ @@ -97688,15 +97688,15 @@ │ │ │ │ beq 2419c8 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e277c │ │ │ │ ldr r2, [pc, #1844] @ 241c94 │ │ │ │ ldr r1, [pc, #1844] @ 241c98 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7baf2c │ │ │ │ + bl 7baf24 │ │ │ │ cmn r0, #1 │ │ │ │ beq 241a20 │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -97803,15 +97803,15 @@ │ │ │ │ bl 1e1780 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e3a18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5d7bf0 │ │ │ │ + bl 5d7be8 │ │ │ │ ldr r2, [pc, #1388] @ 241cac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 241ae4 │ │ │ │ @@ -97832,23 +97832,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 1e2674 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2a0c │ │ │ │ + bl 5e2a04 │ │ │ │ cmp r0, #0 │ │ │ │ blt 24194c │ │ │ │ ldr r0, [pc, #1216] @ 241c9c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 23f134 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -97867,39 +97867,39 @@ │ │ │ │ bl 23f1ac │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e115c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0f28 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 5e2a0c │ │ │ │ + bl 5e2a04 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2417f8 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 241880 │ │ │ │ mov r0, r4 │ │ │ │ bl 23f298 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1348 │ │ │ │ cmp r8, #0 │ │ │ │ beq 241898 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 241964 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2416dc │ │ │ │ ldr r2, [pc, #1036] @ 241cc0 │ │ │ │ ldr r3, [pc, #980] @ 241c8c │ │ │ │ @@ -97942,17 +97942,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 241a08 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1348 │ │ │ │ cmp r8, #0 │ │ │ │ beq 241964 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7bb03c │ │ │ │ + bl 7bb034 │ │ │ │ b 2416d4 │ │ │ │ ldr r2, [pc, #864] @ 241cd8 │ │ │ │ ldr r3, [pc, #784] @ 241c8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -97967,15 +97967,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cb340 │ │ │ │ + b 7cb338 │ │ │ │ ldr r2, [pc, #792] @ 241ce8 │ │ │ │ ldr r3, [pc, #696] @ 241c8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98007,15 +98007,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 241d08 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2418ac │ │ │ │ ldr r2, [pc, #660] @ 241d0c │ │ │ │ ldr r3, [pc, #528] @ 241c8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -98033,15 +98033,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 241d1c │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ cmp r9, #0 │ │ │ │ beq 241964 │ │ │ │ mov r0, r9 │ │ │ │ bl 23f298 │ │ │ │ b 241964 │ │ │ │ ldr r2, [pc, #564] @ 241d20 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -98061,73 +98061,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 241d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 241754 │ │ │ │ cmp r0, #0 │ │ │ │ beq 241b8c │ │ │ │ bl 23f298 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1348 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2416d4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ b 2416d4 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1348 │ │ │ │ cmp r8, #0 │ │ │ │ bne 241b80 │ │ │ │ b 2416d4 │ │ │ │ ldr r0, [pc, #392] @ 241d30 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 241754 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 241d34 │ │ │ │ ldr r3, [pc, #368] @ 241d38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 241d3c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ cmp r9, r4 │ │ │ │ bne 241ad8 │ │ │ │ b 241964 │ │ │ │ ldr r3, [pc, #316] @ 241d40 │ │ │ │ ldr r2, [pc, #316] @ 241d44 │ │ │ │ ldr r1, [pc, #316] @ 241d48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, fp │ │ │ │ bl 1e124c │ │ │ │ cmp r9, #0 │ │ │ │ bne 241ad8 │ │ │ │ b 241964 │ │ │ │ ldr r3, [pc, #264] @ 241d4c │ │ │ │ ldr r2, [pc, #264] @ 241d50 │ │ │ │ @@ -98135,75 +98135,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 241d58 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, fp │ │ │ │ bl 1e124c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 1e0ec8 │ │ │ │ cmp r9, #0 │ │ │ │ bne 241ad8 │ │ │ │ b 241964 │ │ │ │ rsbseq r9, ip, r4, lsl pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, ip, r4, lsl #30 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ + subseq sp, ip, r8, ror r0 │ │ │ │ subseq sp, ip, r8, lsl #1 │ │ │ │ - @ instruction: 0x005cd098 │ │ │ │ rsbseq r9, ip, r8, lsl sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - ldrsheq ip, [ip], #-244 @ 0xffffff0c │ │ │ │ - rsbeq r2, pc, r0, ror r7 @ │ │ │ │ - subseq sl, ip, ip, ror #11 │ │ │ │ - ldrsbeq sl, [ip], #-80 @ 0xffffffb0 │ │ │ │ + subseq ip, ip, r4, ror #31 │ │ │ │ + rsbeq r2, pc, r0, ror #14 │ │ │ │ + ldrsbeq sl, [ip], #-92 @ 0xffffffa4 │ │ │ │ + subseq sl, ip, r0, asr #11 │ │ │ │ rsbseq r9, ip, r8, asr #22 │ │ │ │ rsbseq r9, ip, ip, ror #21 │ │ │ │ - rsbeq r2, pc, ip, lsr #11 │ │ │ │ - ldrheq ip, [ip], #-204 @ 0xffffff34 │ │ │ │ - subseq ip, ip, ip, asr #21 │ │ │ │ + @ instruction: 0x006f259c │ │ │ │ + subseq ip, ip, ip, lsr #25 │ │ │ │ + ldrheq ip, [ip], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ rsbseq r9, ip, r4, lsl #21 │ │ │ │ - rsbeq r2, pc, r8, asr #10 │ │ │ │ - subseq ip, ip, r8, lsr #24 │ │ │ │ - subseq ip, ip, r8, ror #20 │ │ │ │ + rsbeq r2, pc, r8, lsr r5 @ │ │ │ │ + subseq ip, ip, r8, lsl ip │ │ │ │ + subseq ip, ip, r8, asr sl │ │ │ │ rsbseq r9, ip, ip, lsr #20 │ │ │ │ - rsbeq r2, pc, ip, ror #9 │ │ │ │ - subseq ip, ip, ip, lsr #24 │ │ │ │ - subseq ip, ip, ip, lsl #20 │ │ │ │ + ldrdeq r2, [pc], #-76 @ │ │ │ │ + subseq ip, ip, ip, lsl ip │ │ │ │ + ldrsheq ip, [ip], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - subseq ip, ip, r4, lsl #24 │ │ │ │ - rsbeq r2, pc, r0, lsr #9 │ │ │ │ - subseq ip, ip, r0, asr #19 │ │ │ │ + ldrsheq ip, [ip], #-180 @ 0xffffff4c │ │ │ │ + @ instruction: 0x006f2490 │ │ │ │ + ldrheq ip, [ip], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ rsbseq r9, ip, r4, lsl #19 │ │ │ │ - subseq ip, ip, r4, asr #24 │ │ │ │ - rsbeq r2, pc, r8, lsr r4 @ │ │ │ │ - subseq ip, ip, r8, asr r9 │ │ │ │ + subseq ip, ip, r4, lsr ip │ │ │ │ + rsbeq r2, pc, r8, lsr #8 │ │ │ │ + subseq ip, ip, r8, asr #18 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r4, r0, ip, lsr #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq ip, [ip], #-188 @ 0xffffff44 │ │ │ │ - @ instruction: 0x005ccb94 │ │ │ │ - @ instruction: 0x005cca98 │ │ │ │ - rsbeq r2, pc, r8, lsl r3 @ │ │ │ │ - subseq ip, ip, r8, lsr r8 │ │ │ │ - ldrdeq r2, [pc], #-44 @ │ │ │ │ + subseq ip, ip, ip, lsr #23 │ │ │ │ + subseq ip, ip, r4, lsl #23 │ │ │ │ subseq ip, ip, r8, lsl #21 │ │ │ │ - ldrsheq ip, [ip], #-120 @ 0xffffff88 │ │ │ │ - @ instruction: 0x006f229c │ │ │ │ - subseq ip, ip, r4, ror sl │ │ │ │ - ldrheq ip, [ip], #-124 @ 0xffffff84 │ │ │ │ + rsbeq r2, pc, r8, lsl #6 │ │ │ │ + subseq ip, ip, r8, lsr #16 │ │ │ │ + rsbeq r2, pc, ip, asr #5 │ │ │ │ + subseq ip, ip, r8, ror sl │ │ │ │ + subseq ip, ip, r8, ror #15 │ │ │ │ + rsbeq r2, pc, ip, lsl #5 │ │ │ │ + subseq ip, ip, r4, ror #20 │ │ │ │ + subseq ip, ip, ip, lsr #15 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 241e54 │ │ │ │ mov r7, r2 │ │ │ │ @@ -98214,24 +98214,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #176] @ 241e60 │ │ │ │ ldr r1, [pc, #176] @ 241e64 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 241de0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 241d5c │ │ │ │ mov r0, r6 │ │ │ │ @@ -98259,20 +98259,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r2, pc, r0, asr r2 @ │ │ │ │ - subseq r6, ip, ip, lsr #27 │ │ │ │ - rsbeq r2, r4, ip, lsl #16 │ │ │ │ - ldrheq ip, [ip], #-148 @ 0xffffff6c │ │ │ │ - ldrsbeq r5, [lr], #-248 @ 0xffffff08 │ │ │ │ - subseq ip, ip, r8, lsl #19 │ │ │ │ + rsbeq r2, pc, r0, asr #4 │ │ │ │ + @ instruction: 0x005c6d9c │ │ │ │ + strdeq r2, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + subseq ip, ip, r4, lsr #19 │ │ │ │ + subseq r5, lr, r8, asr #31 │ │ │ │ + subseq ip, ip, r8, ror r9 │ │ │ │ │ │ │ │ 00241e6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 241f9c │ │ │ │ @@ -98285,25 +98285,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 241fa8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 58d654 │ │ │ │ + bl 58d64c │ │ │ │ ldr r2, [pc, #236] @ 241fac │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #212] @ 241fb0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 241f30 │ │ │ │ ldr r1, [pc, #196] @ 241fb4 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1e64 │ │ │ │ @@ -98324,15 +98324,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 241fbc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -98341,37 +98341,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 241fc4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 241f54 │ │ │ │ rsbseq r9, ip, r4, ror r5 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - rsbeq r2, r4, r8, lsl #14 │ │ │ │ - rsbeq r2, pc, r8, lsl r1 @ │ │ │ │ - subseq r6, ip, r4, ror ip │ │ │ │ - ldrheq ip, [ip], #-132 @ 0xffffff7c │ │ │ │ - ldrsheq ip, [ip], #-132 @ 0xffffff7c │ │ │ │ - subseq ip, ip, ip, ror #16 │ │ │ │ + strdeq r2, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r2, pc, r8, lsl #2 │ │ │ │ + subseq r6, ip, r4, ror #24 │ │ │ │ + subseq ip, ip, r4, lsr #17 │ │ │ │ + subseq ip, ip, r4, ror #17 │ │ │ │ subseq ip, ip, ip, asr r8 │ │ │ │ - subseq ip, ip, r4, ror r8 │ │ │ │ - subseq ip, ip, r8, lsl r8 │ │ │ │ + subseq ip, ip, ip, asr #16 │ │ │ │ + subseq ip, ip, r4, ror #16 │ │ │ │ + subseq ip, ip, r8, lsl #16 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 241fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ ldrsheq ip, [r4], #-8 @ │ │ │ │ ldr r0, [pc, #8] @ 241ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq ip, r4, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 242198 │ │ │ │ @@ -98472,60 +98472,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r9, ip, r8, ror #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006f2098 │ │ │ │ + rsbeq r2, pc, r8, lsl #1 │ │ │ │ umulleq r8, r7, r0, ip │ │ │ │ rsbseq r9, ip, r4, lsl r3 │ │ │ │ - strdeq r1, [pc], #-244 @ │ │ │ │ - rsbeq r2, pc, r4, ror #1 │ │ │ │ - @ instruction: 0x006f1f98 │ │ │ │ - ldrheq ip, [ip], #-104 @ 0xffffff98 │ │ │ │ - subseq ip, ip, r4, asr #13 │ │ │ │ + rsbeq r1, pc, r4, ror #31 │ │ │ │ + ldrdeq r2, [pc], #-4 @ │ │ │ │ + rsbeq r1, pc, r8, lsl #31 │ │ │ │ + subseq ip, ip, r8, lsr #13 │ │ │ │ + ldrheq ip, [ip], #-100 @ 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2422c8 │ │ │ │ ldr r3, [pc, #240] @ 2422cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 6ebe80 │ │ │ │ + bl 6ebe78 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 242280 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7ca948 │ │ │ │ + bl 7ca940 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 6ebef0 │ │ │ │ + bl 6ebee8 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 6ebe80 │ │ │ │ + bl 6ebe78 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -98563,89 +98563,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 1e103c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ecce8 │ │ │ │ + bl 6ecce0 │ │ │ │ ldr r1, [pc, #212] @ 2423ec │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cf1d4 │ │ │ │ + bl 7cf1cc │ │ │ │ ldr r1, [pc, #192] @ 2423f0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7cf1d4 │ │ │ │ + bl 7cf1cc │ │ │ │ ldr r1, [pc, #148] @ 2423f4 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7cf1d4 │ │ │ │ + bl 7cf1cc │ │ │ │ ldr r1, [pc, #104] @ 2423f8 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7cf1d4 │ │ │ │ + bl 7cf1cc │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r8, sp, r4, asr #13 │ │ │ │ - ldrsbeq r9, [ip], #-156 @ 0xffffff64 │ │ │ │ - rsbeq r6, r9, r8, asr #29 │ │ │ │ - rsbeq r0, r9, r0, ror #12 │ │ │ │ + ldrheq r8, [sp], #-100 @ 0xffffff9c │ │ │ │ + subseq r9, ip, ip, asr #19 │ │ │ │ + strheq r6, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r0, r9, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 242494 │ │ │ │ ldr r2, [pc, #128] @ 242498 │ │ │ │ ldr r1, [pc, #128] @ 24249c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #96] @ 2424a0 │ │ │ │ ldr ip, [pc, #96] @ 2424a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2424a8 │ │ │ │ ldr r2, [pc, #92] @ 2424ac │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -98661,17 +98661,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, pc, r4, lsl #26 │ │ │ │ - subseq ip, ip, r0, lsr r4 │ │ │ │ - rsbeq sp, r4, r0, lsr #5 │ │ │ │ + strdeq r1, [pc], #-196 @ │ │ │ │ + subseq ip, ip, r0, lsr #8 │ │ │ │ + @ instruction: 0x0064d290 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -98696,15 +98696,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 242550 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -98726,28 +98726,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2425d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r1, pc, r0, lsr #23 │ │ │ │ - ldrheq ip, [ip], #-36 @ 0xffffffdc │ │ │ │ - subseq ip, ip, r4, ror #5 │ │ │ │ + @ instruction: 0x006f1b90 │ │ │ │ + subseq ip, ip, r4, lsr #5 │ │ │ │ + ldrsbeq ip, [ip], #-36 @ 0xffffffdc │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 242620 │ │ │ │ ldr r2, [pc, #52] @ 242624 │ │ │ │ @@ -98755,22 +98755,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 24262c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2421c0 │ │ │ │ - rsbeq r1, pc, ip, lsr #22 │ │ │ │ - subseq ip, ip, r0, asr #4 │ │ │ │ - subseq ip, ip, r0, ror r2 │ │ │ │ + rsbeq r1, pc, ip, lsl fp @ │ │ │ │ + subseq ip, ip, r0, lsr r2 │ │ │ │ + subseq ip, ip, r0, ror #4 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2426a4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -98784,23 +98784,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #28] @ 2426a8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ strdeq r8, [r7], r8 @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 242774 │ │ │ │ @@ -98810,53 +98810,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #140] @ 242780 │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 7ca5cc │ │ │ │ + bl 7ca5c4 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #84] @ 242784 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r1, pc, r8, asr sl @ │ │ │ │ - subseq r8, ip, r8, ror #21 │ │ │ │ - subseq r8, ip, r4, lsr lr │ │ │ │ - ldrsbeq r8, [ip], #-172 @ 0xffffff54 │ │ │ │ + rsbeq r1, pc, r8, asr #20 │ │ │ │ + ldrsbeq r8, [ip], #-168 @ 0xffffff58 │ │ │ │ + subseq r8, ip, r4, lsr #28 │ │ │ │ + subseq r8, ip, ip, asr #21 │ │ │ │ @ instruction: 0x0074b99c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 24283c │ │ │ │ mov r6, r1 │ │ │ │ @@ -98867,15 +98867,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 237760 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24281c │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -98895,17 +98895,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, pc, ip, ror r9 @ │ │ │ │ - subseq r8, ip, r4, lsl sl │ │ │ │ - subseq r8, ip, r0, lsl #20 │ │ │ │ + rsbeq r1, pc, ip, ror #18 │ │ │ │ + subseq r8, ip, r4, lsl #20 │ │ │ │ + ldrsheq r8, [ip], #-144 @ 0xffffff70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 242a70 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -98913,15 +98913,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 242a74 │ │ │ │ ldr r1, [pc, #512] @ 242a78 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 242a54 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 1e1780 │ │ │ │ @@ -99036,19 +99036,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 242a7c │ │ │ │ ldr r0, [pc, #32] @ 242a80 │ │ │ │ ldr r2, [pc, #32] @ 242a84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strheq r1, [pc], #-140 @ │ │ │ │ - subseq r8, ip, r0, asr #18 │ │ │ │ - subseq r8, ip, r4, asr r9 │ │ │ │ - subseq fp, ip, r0, ror #27 │ │ │ │ - subseq fp, ip, ip, lsl lr │ │ │ │ + rsbeq r1, pc, ip, lsr #17 │ │ │ │ + subseq r8, ip, r0, lsr r9 │ │ │ │ + subseq r8, ip, r4, asr #18 │ │ │ │ + ldrsbeq fp, [ip], #-208 @ 0xffffff30 │ │ │ │ + subseq fp, ip, ip, lsl #28 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -99069,15 +99069,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 242b88 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -99094,15 +99094,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 241ff4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -99114,29 +99114,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r1, pc, r8, ror #11 │ │ │ │ - subseq r8, ip, r4, ror r6 │ │ │ │ - subseq r8, ip, r8, lsl #13 │ │ │ │ + ldrdeq r1, [pc], #-88 @ │ │ │ │ + subseq r8, ip, r4, ror #12 │ │ │ │ + subseq r8, ip, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -99171,15 +99171,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 242fac │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 242fb0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 242fb4 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 242e7c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -99197,37 +99197,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 242ea4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 242e38 │ │ │ │ ldr r0, [pc, #712] @ 242fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr r3, [pc, #704] @ 242fc0 │ │ │ │ ldr r2, [pc, #704] @ 242fc4 │ │ │ │ ldr r1, [pc, #704] @ 242fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 242fcc │ │ │ │ ldr r2, [pc, #672] @ 242fd0 │ │ │ │ ldr r1, [pc, #672] @ 242fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 235644 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -99250,15 +99250,15 @@ │ │ │ │ bl 1e10b4 │ │ │ │ mov r4, r0 │ │ │ │ bl 1e2674 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ebce8 │ │ │ │ + bl 6ebce0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 242fdc │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 242fa0 │ │ │ │ @@ -99282,24 +99282,24 @@ │ │ │ │ bne 242e98 │ │ │ │ cmp r2, #0 │ │ │ │ bne 242efc │ │ │ │ ldr r4, [pc, #416] @ 242fe0 │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr r3, [pc, #400] @ 242fe4 │ │ │ │ ldr r2, [pc, #400] @ 242fe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 242d24 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -99325,15 +99325,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 242f58 │ │ │ │ ldr r0, [pc, #268] @ 242ff8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 242ce4 │ │ │ │ ldr r3, [pc, #232] @ 242fec │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 242e38 │ │ │ │ ldr r3, [pc, #216] @ 242ff0 │ │ │ │ @@ -99346,61 +99346,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 242f50 │ │ │ │ ldr r0, [pc, #188] @ 242ffc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 242e38 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 243000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 242ce4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r8, [ip], #-116 @ 0xffffff8c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r1, [pc], #-68 @ │ │ │ │ - ldrsheq fp, [ip], #-176 @ 0xffffff50 │ │ │ │ - subseq fp, ip, r4, asr #23 │ │ │ │ + rsbeq r1, pc, r4, lsr #9 │ │ │ │ + subseq fp, ip, r0, ror #23 │ │ │ │ + ldrheq fp, [ip], #-180 @ 0xffffff4c │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ rsbseq r8, ip, r0, ror #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r8, ip, r0, lsr #18 │ │ │ │ - rsbeq r1, pc, r8, lsl r4 @ │ │ │ │ - subseq r8, ip, r8, lsr #9 │ │ │ │ - subseq r8, ip, r0, lsl #16 │ │ │ │ - rsbeq r1, pc, ip, ror #7 │ │ │ │ - subseq r8, ip, r0, lsl #9 │ │ │ │ - @ instruction: 0x005c8494 │ │ │ │ - subseq fp, ip, ip, lsr fp │ │ │ │ + subseq r8, ip, r0, lsl r9 │ │ │ │ + rsbeq r1, pc, r8, lsl #8 │ │ │ │ + @ instruction: 0x005c8498 │ │ │ │ + ldrsheq r8, [ip], #-112 @ 0xffffff90 │ │ │ │ + ldrdeq r1, [pc], #-60 @ │ │ │ │ + subseq r8, ip, r0, ror r4 │ │ │ │ + subseq r8, ip, r4, lsl #9 │ │ │ │ + subseq fp, ip, ip, lsr #22 │ │ │ │ rsbseq r8, ip, r4, lsl r6 │ │ │ │ - ldrsbeq r8, [ip], #-100 @ 0xffffff9c │ │ │ │ - rsbeq r1, pc, r8, asr #5 │ │ │ │ - subseq r8, ip, r4, asr r3 │ │ │ │ + subseq r8, ip, r4, asr #13 │ │ │ │ + strheq r1, [pc], #-40 @ │ │ │ │ + subseq r8, ip, r4, asr #6 │ │ │ │ andeq r3, r0, r8, lsr r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq fp, [ip], #-156 @ 0xffffff64 │ │ │ │ - subseq fp, ip, r4, lsl #19 │ │ │ │ - subseq fp, ip, r8, lsl r9 │ │ │ │ + subseq fp, ip, ip, asr #19 │ │ │ │ + subseq fp, ip, r4, ror r9 │ │ │ │ + subseq fp, ip, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2431d8 │ │ │ │ ldr r2, [pc, #444] @ 2431dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -99408,15 +99408,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2431e0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 24314c │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -99460,15 +99460,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 236a54 │ │ │ │ @@ -99496,37 +99496,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2369ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, pc, r0, lsl #2 │ │ │ │ - subseq r8, ip, r8, lsl #3 │ │ │ │ - ldrsbeq r8, [ip], #-76 @ 0xffffffb4 │ │ │ │ - rsbeq r1, pc, r8, lsr #32 │ │ │ │ - ldrheq r8, [ip], #-12 │ │ │ │ - ldrsbeq r8, [ip], #-0 │ │ │ │ - @ instruction: 0x006f0f98 │ │ │ │ - subseq r8, ip, r4, lsr #32 │ │ │ │ - subseq r8, ip, r8, lsr r0 │ │ │ │ + strdeq r1, [pc], #-0 @ │ │ │ │ + subseq r8, ip, r8, ror r1 │ │ │ │ + subseq r8, ip, ip, asr #9 │ │ │ │ + rsbeq r1, pc, r8, lsl r0 @ │ │ │ │ + subseq r8, ip, ip, lsr #1 │ │ │ │ + subseq r8, ip, r0, asr #1 │ │ │ │ + rsbeq r0, pc, r8, lsl #31 │ │ │ │ + subseq r8, ip, r4, lsl r0 │ │ │ │ + subseq r8, ip, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2433c0 │ │ │ │ ldr r2, [pc, #424] @ 2433c4 │ │ │ │ @@ -99544,15 +99544,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 243328 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -99573,15 +99573,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 241ff4 │ │ │ │ ldr r2, [pc, #228] @ 2433d8 │ │ │ │ ldr r3, [pc, #204] @ 2433c4 │ │ │ │ @@ -99623,34 +99623,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2433ec │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 241ff4 │ │ │ │ b 2432ec │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, ip, r4, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r7, r7, r4, lsr #21 │ │ │ │ - rsbeq r0, pc, r8, ror #28 │ │ │ │ - ldrsheq r7, [ip], #-236 @ 0xffffff14 │ │ │ │ - subseq r7, ip, r0, lsl pc │ │ │ │ + rsbeq r0, pc, r8, asr lr @ │ │ │ │ + subseq r7, ip, ip, ror #29 │ │ │ │ + subseq r7, ip, r0, lsl #30 │ │ │ │ rsbseq r8, ip, r8, lsl #2 │ │ │ │ rsbseq r8, ip, ip, asr #1 │ │ │ │ - rsbeq r0, pc, r8, lsr #27 │ │ │ │ - subseq r7, ip, ip, lsr #28 │ │ │ │ - subseq r7, ip, r0, asr #28 │ │ │ │ + @ instruction: 0x006f0d98 │ │ │ │ + subseq r7, ip, ip, lsl lr │ │ │ │ + subseq r7, ip, r0, lsr lr │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2436a0 │ │ │ │ ldr r2, [pc, #664] @ 2436a4 │ │ │ │ @@ -99668,15 +99668,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 238534 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 243684 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -99688,15 +99688,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e1780 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e3a18 │ │ │ │ @@ -99743,15 +99743,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 241ff4 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -99776,15 +99776,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e1780 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e3a18 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99816,28 +99816,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2436d0 │ │ │ │ ldr r0, [pc, #68] @ 2436d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r0, pc, r0, lsl sp @ │ │ │ │ + rsbeq r0, pc, r0, lsl #26 │ │ │ │ rsbseq r7, ip, r8, ror #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, ip, ip, lsl #27 │ │ │ │ - subseq r7, ip, r0, lsr #27 │ │ │ │ - strdeq r0, [pc], #-188 @ │ │ │ │ - subseq r7, ip, r8, lsl #25 │ │ │ │ - subseq r7, ip, r4, ror ip │ │ │ │ - rsbeq r0, pc, r8, lsr fp @ │ │ │ │ - subseq r7, ip, ip, asr #23 │ │ │ │ - subseq r7, ip, r0, ror #23 │ │ │ │ + subseq r7, ip, ip, ror sp │ │ │ │ + @ instruction: 0x005c7d90 │ │ │ │ + rsbeq r0, pc, ip, ror #23 │ │ │ │ + subseq r7, ip, r8, ror ip │ │ │ │ + subseq r7, ip, r4, ror #24 │ │ │ │ + rsbeq r0, pc, r8, lsr #22 │ │ │ │ + ldrheq r7, [ip], #-188 @ 0xffffff44 │ │ │ │ + ldrsbeq r7, [ip], #-176 @ 0xffffff50 │ │ │ │ ldrheq r7, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - ldrheq fp, [ip], #-20 @ 0xffffffec │ │ │ │ - subseq fp, ip, r0, asr #3 │ │ │ │ + subseq fp, ip, r4, lsr #3 │ │ │ │ + ldrheq fp, [ip], #-16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 243770 │ │ │ │ ldr r7, [pc, #128] @ 243774 │ │ │ │ ldr r6, [pc, #128] @ 243778 │ │ │ │ @@ -99846,40 +99846,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #88] @ 24377c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 243744 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2433f0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 242848 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2433f0 │ │ │ │ - rsbeq r0, pc, r8, lsr #20 │ │ │ │ - ldrheq r7, [ip], #-172 @ 0xffffff54 │ │ │ │ - subseq r7, ip, r4, lsl lr │ │ │ │ - ldrsheq r7, [ip], #-224 @ 0xffffff20 │ │ │ │ + rsbeq r0, pc, r8, lsl sl @ │ │ │ │ + subseq r7, ip, ip, lsr #21 │ │ │ │ + subseq r7, ip, r4, lsl #28 │ │ │ │ + subseq r7, ip, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 243a40 │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 243a44 │ │ │ │ @@ -99907,15 +99907,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 243864 │ │ │ │ @@ -99974,15 +99974,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 238534 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 243a24 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -100004,15 +100004,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 1e1fa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -100051,19 +100051,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r7, ip, ip, asr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, ip, r4, lsl #23 │ │ │ │ - rsbeq r0, pc, r4, asr #16 │ │ │ │ - ldrsbeq r7, [ip], #-128 @ 0xffffff80 │ │ │ │ - subseq r7, ip, r4, ror #17 │ │ │ │ - subseq sl, ip, r4, lsl lr │ │ │ │ - subseq sl, ip, r0, lsr #28 │ │ │ │ + rsbeq r0, pc, r4, lsr r8 @ │ │ │ │ + subseq r7, ip, r0, asr #17 │ │ │ │ + ldrsbeq r7, [ip], #-132 @ 0xffffff7c │ │ │ │ + subseq sl, ip, r4, lsl #28 │ │ │ │ + subseq sl, ip, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 244894 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -100082,15 +100082,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2448a8 │ │ │ │ ldr r3, [pc, #3560] @ 2448ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -100217,15 +100217,15 @@ │ │ │ │ bge 243e78 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -100310,15 +100310,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 237c48 │ │ │ │ b 243b88 │ │ │ │ @@ -100352,22 +100352,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2448e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 243b58 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -100617,15 +100617,15 @@ │ │ │ │ bl 1e10b4 │ │ │ │ mov r9, r0 │ │ │ │ bl 1e2674 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 6ebef0 │ │ │ │ + bl 6ebee8 │ │ │ │ b 243b5c │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 24406c │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -100763,45 +100763,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2448f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 243c90 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2448f8 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 6ebef0 │ │ │ │ + bl 6ebee8 │ │ │ │ b 243b58 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -100919,15 +100919,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -100957,50 +100957,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2440c8 │ │ │ │ ldr r0, [pc, #148] @ 2448fc │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 243c90 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 244900 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 243b58 │ │ │ │ - rsbeq r0, pc, r4, lsr #13 │ │ │ │ + @ instruction: 0x006f0694 │ │ │ │ rsbseq r7, ip, r4, ror #18 │ │ │ │ rsbseq r7, ip, r0, ror #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrheq sl, [ip], #-208 @ 0xffffff30 │ │ │ │ - subseq sl, ip, r0, lsl #27 │ │ │ │ + subseq sl, ip, r0, lsr #27 │ │ │ │ + subseq sl, ip, r0, ror sp │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - strdeq r0, [pc], #-78 @ │ │ │ │ - rsbeq r0, pc, r4, ror #9 │ │ │ │ - rsbeq r0, pc, r0, lsl r5 @ │ │ │ │ + rsbeq r0, pc, lr, ror #9 │ │ │ │ + ldrdeq r0, [pc], #-68 @ │ │ │ │ + rsbeq r0, pc, r0, lsl #10 │ │ │ │ rsbseq r7, ip, ip, ror #16 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r0, pc, sl, lsr #7 │ │ │ │ - rsbeq r0, pc, r0, ror #5 │ │ │ │ - subseq r7, ip, r0, ror r3 │ │ │ │ - subseq r7, ip, r4, lsl #7 │ │ │ │ + @ instruction: 0x006f039a │ │ │ │ + ldrdeq r0, [pc], #-32 @ │ │ │ │ + subseq r7, ip, r0, ror #6 │ │ │ │ + subseq r7, ip, r4, ror r3 │ │ │ │ @ instruction: 0x000019b8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, ip, r8, ror sl │ │ │ │ - rsbeq r0, pc, r6, ror r0 @ │ │ │ │ - subseq sl, ip, r0, lsl #13 │ │ │ │ + subseq sl, ip, r8, ror #20 │ │ │ │ + rsbeq r0, pc, r6, rrx │ │ │ │ + subseq sl, ip, r0, ror r6 │ │ │ │ andeq r2, r0, ip, ror #11 │ │ │ │ - subseq sl, ip, r4, asr r3 │ │ │ │ - subseq sl, ip, r8, asr #7 │ │ │ │ - ldrsbeq sl, [ip], #-0 │ │ │ │ - subseq sl, ip, r0, asr r1 │ │ │ │ + subseq sl, ip, r4, asr #6 │ │ │ │ + ldrheq sl, [ip], #-56 @ 0xffffffc8 │ │ │ │ + subseq sl, ip, r0, asr #1 │ │ │ │ + subseq sl, ip, r0, asr #2 │ │ │ │ │ │ │ │ 00244904 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -101044,21 +101044,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 244bb0 │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ mov r0, r4 │ │ │ │ bl 2421c0 │ │ │ │ b 244a20 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -101171,36 +101171,36 @@ │ │ │ │ beq 244bc4 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6ebce8 │ │ │ │ + bl 6ebce0 │ │ │ │ b 2449b8 │ │ │ │ ldr r1, [pc, #68] @ 244c10 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6ebce8 │ │ │ │ + bl 6ebce0 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2449b0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, ip, ip, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, lr, sl, asr #15 │ │ │ │ + strheq pc, [lr], #-122 @ 0xffffff86 @ │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ ldrsbeq r6, [ip], #-148 @ 0xffffff6c @ │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbeq lr, r7, ip, asr #4 │ │ │ │ + rsbeq lr, r7, ip, lsr r2 │ │ │ │ │ │ │ │ 00244c14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 244c88 │ │ │ │ @@ -101215,23 +101215,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #28] @ 244c8c │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ addeq r6, r7, r4, lsl r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 00244c90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -101243,43 +101243,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 236b04 │ │ │ │ - rsbeq pc, lr, r0, ror r4 @ │ │ │ │ - subseq r6, ip, r0, lsl #10 │ │ │ │ - subseq r6, ip, r4, lsl r5 │ │ │ │ + rsbeq pc, lr, r0, ror #8 │ │ │ │ + ldrsheq r6, [ip], #-64 @ 0xffffffc0 │ │ │ │ + subseq r6, ip, r4, lsl #10 │ │ │ │ │ │ │ │ 00244cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 244d34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 589360 │ │ │ │ + bl 589358 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 244d38 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 58878c │ │ │ │ - subseq r9, ip, r0, ror fp │ │ │ │ + b 588784 │ │ │ │ + subseq r9, ip, r0, ror #22 │ │ │ │ rsbseq r9, r4, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 244d98 │ │ │ │ mov r0, r1 │ │ │ │ @@ -101287,26 +101287,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 244da0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r9, ip, r8, asr #25 │ │ │ │ - ldrdeq r0, [pc], #-72 @ │ │ │ │ - subseq r9, ip, ip, lsr #25 │ │ │ │ + ldrheq r9, [ip], #-200 @ 0xffffff38 │ │ │ │ + rsbeq r0, pc, r8, asr #9 │ │ │ │ + @ instruction: 0x005c9c9c │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -101314,17 +101314,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 244de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ bl 1e3220 │ │ │ │ - subseq r9, ip, r8, ror #24 │ │ │ │ + subseq r9, ip, r8, asr ip │ │ │ │ │ │ │ │ 00244dec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 244e38 │ │ │ │ @@ -101341,15 +101341,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r4, sp, ip, lsr #17 │ │ │ │ ldr r0, [pc, #4] @ 244e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r9, r4, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -101415,15 +101415,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 244f70 │ │ │ │ bl 23d5f8 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 244eb4 │ │ │ │ - rsbeq r0, pc, r4, lsl #7 │ │ │ │ + rsbeq r0, pc, r4, ror r3 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -101431,55 +101431,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 1e103c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ecce8 │ │ │ │ + bl 6ecce0 │ │ │ │ ldr r1, [pc, #84] @ 24500c │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 7cf1c4 │ │ │ │ + bl 7cf1bc │ │ │ │ ldr r1, [pc, #60] @ 245010 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 7cf1c4 │ │ │ │ + bl 7cf1bc │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r9, [ip], #-232 @ 0xffffff18 │ │ │ │ - ldrheq r9, [ip], #-244 @ 0xffffff0c │ │ │ │ + subseq r9, ip, r8, asr #29 │ │ │ │ + subseq r9, ip, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2450ac │ │ │ │ ldr r2, [pc, #128] @ 2450b0 │ │ │ │ ldr r1, [pc, #128] @ 2450b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #96] @ 2450b8 │ │ │ │ ldr ip, [pc, #96] @ 2450bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2450c0 │ │ │ │ ldr r2, [pc, #92] @ 2450c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -101495,17 +101495,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, pc, r0, asr #4 │ │ │ │ - subseq r9, ip, r8, lsl r8 │ │ │ │ - rsbeq sl, r4, r8, lsl #13 │ │ │ │ + rsbeq r0, pc, r0, lsr r2 @ │ │ │ │ + subseq r9, ip, r8, lsl #16 │ │ │ │ + rsbeq sl, r4, r8, ror r6 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -101519,53 +101519,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 24515c │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 6ebe80 │ │ │ │ + bl 588e2c │ │ │ │ + bl 6ebe78 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 24517c │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 6ebef0 │ │ │ │ + bl 6ebee8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e993c │ │ │ │ + bl 7e9934 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e9724 │ │ │ │ + bl 7e971c │ │ │ │ ldr r4, [pc, #56] @ 2451a4 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 245100 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r0, pc, ip, lsl #3 │ │ │ │ - subseq r9, ip, r8, ror #14 │ │ │ │ - rsbeq sl, r4, r0, ror #10 │ │ │ │ + rsbeq r0, pc, ip, ror r1 @ │ │ │ │ + subseq r9, ip, r8, asr r7 │ │ │ │ + rsbeq sl, r4, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -101626,23 +101626,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e98ec │ │ │ │ + bl 7e98e4 │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 7e98ec │ │ │ │ + bl 7e98e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 24529c │ │ │ │ mov r0, r9 │ │ │ │ bl 2450cc │ │ │ │ ldr r2, [pc, #268] @ 245408 │ │ │ │ @@ -101663,15 +101663,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 24540c │ │ │ │ add r4, pc, r4 │ │ │ │ b 245254 │ │ │ │ ldr r0, [pc, #196] @ 245410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 2452f4 │ │ │ │ ldr r4, [pc, #184] @ 245414 │ │ │ │ add r4, pc, r4 │ │ │ │ b 245254 │ │ │ │ ldr r3, [pc, #176] @ 245418 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -101690,43 +101690,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 245424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 245268 │ │ │ │ ldr r0, [pc, #68] @ 245428 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 245268 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, ip, r0, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r6, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ rsbseq r8, r4, r4, asr #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r6, ip, r0, lsl #2 │ │ │ │ - subseq r9, ip, r4, lsr #14 │ │ │ │ - subseq r9, ip, r8, asr r7 │ │ │ │ - subseq r9, ip, r8, lsl #14 │ │ │ │ + subseq r9, ip, r4, lsl r7 │ │ │ │ + subseq r9, ip, r8, asr #14 │ │ │ │ + ldrsheq r9, [ip], #-104 @ 0xffffff98 │ │ │ │ andeq r4, r0, r0, lsr r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r9, ip, r4, lsl #13 │ │ │ │ @ instruction: 0x005c9694 │ │ │ │ - subseq r9, ip, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -102216,22 +102216,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2463bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 245a88 │ │ │ │ ldr r2, [pc, #1940] @ 2463c0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -102258,22 +102258,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2463c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -102448,25 +102448,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 245e08 │ │ │ │ b 245e04 │ │ │ │ ldr r0, [pc, #1132] @ 2463f8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 245a88 │ │ │ │ ldr r0, [pc, #1100] @ 2463fc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 245cb8 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 246014 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 245e74 │ │ │ │ mov r0, r9 │ │ │ │ bl 233d78 │ │ │ │ @@ -102508,22 +102508,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 24640c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 245ed4 │ │ │ │ ldr r2, [pc, #852] @ 246404 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 245ed4 │ │ │ │ @@ -102552,23 +102552,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 246414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 245e14 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2340d4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -102589,15 +102589,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 246008 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 24641c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 245ed4 │ │ │ │ cmp fp, #0 │ │ │ │ beq 246278 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 245fe0 │ │ │ │ @@ -102620,41 +102620,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 246424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 245fe0 │ │ │ │ bl 233d78 │ │ │ │ b 245fe0 │ │ │ │ ldr fp, [pc, #424] @ 246428 │ │ │ │ add fp, pc, fp │ │ │ │ b 2461d8 │ │ │ │ ldr r0, [pc, #416] @ 24642c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 245e14 │ │ │ │ ldr r0, [pc, #400] @ 246430 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 245fe0 │ │ │ │ ldr r3, [pc, #380] @ 246434 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 246178 │ │ │ │ ldr r3, [pc, #232] @ 2463b4 │ │ │ │ @@ -102670,21 +102670,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 246438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 246178 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 24643c │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 24637c │ │ │ │ @@ -102696,67 +102696,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2461b4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 234188 │ │ │ │ ldr r0, [pc, #208] @ 246440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 246178 │ │ │ │ rsbseq r5, ip, ip, asr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, ip, r8, lsr fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, ip, r4, lsl #22 │ │ │ │ rsbseq r8, r4, r0, asr r8 │ │ │ │ - @ instruction: 0x006ef890 │ │ │ │ + rsbeq pc, lr, r0, lsl #17 │ │ │ │ rsbseq r8, r4, ip, asr #14 │ │ │ │ - subseq r9, ip, ip │ │ │ │ + ldrsheq r8, [ip], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - subseq r9, ip, ip │ │ │ │ + ldrsheq r8, [ip], #-252 @ 0xffffff04 │ │ │ │ ldrheq r5, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - subseq r8, ip, r0, ror #29 │ │ │ │ + ldrsbeq r8, [ip], #-224 @ 0xffffff20 │ │ │ │ @ instruction: 0x00003fb4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, ip, ip, lsl #30 │ │ │ │ + ldrsheq r8, [ip], #-236 @ 0xffffff14 │ │ │ │ andeq r4, r0, r0, asr #5 │ │ │ │ - subseq r8, ip, r0, lsl lr │ │ │ │ - rsbeq pc, lr, r8, lsl #11 │ │ │ │ - subseq r8, ip, r8, lsr sp │ │ │ │ + subseq r8, ip, r0, lsl #28 │ │ │ │ + rsbeq pc, lr, r8, ror r5 @ │ │ │ │ + subseq r8, ip, r8, lsr #26 │ │ │ │ rsbseq r5, ip, r0, asr #13 │ │ │ │ rsbseq r5, ip, r4, lsr r6 │ │ │ │ - subseq r9, ip, r8, lsl #3 │ │ │ │ + subseq r9, ip, r8, ror r1 │ │ │ │ ldrsheq r8, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq r8, [ip], #-176 @ 0xffffff50 │ │ │ │ - rsbeq pc, lr, r0, lsr r3 @ │ │ │ │ - subseq r8, ip, r8, lsl #27 │ │ │ │ + subseq r8, ip, r0, asr #23 │ │ │ │ + rsbeq pc, lr, r0, lsr #6 │ │ │ │ + subseq r8, ip, r8, ror sp │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ rsbseq r8, r4, r0, lsr #4 │ │ │ │ - subseq r8, ip, r8, ror #21 │ │ │ │ - ldrheq r8, [ip], #-176 @ 0xffffff50 │ │ │ │ - subseq r8, ip, ip, lsr fp │ │ │ │ + ldrsbeq r8, [ip], #-168 @ 0xffffff58 │ │ │ │ + subseq r8, ip, r0, lsr #23 │ │ │ │ + subseq r8, ip, ip, lsr #22 │ │ │ │ rsbseq r5, ip, r4, lsl r4 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ - subseq r8, ip, r4, lsl sl │ │ │ │ - subseq r8, ip, r4, lsr #23 │ │ │ │ + subseq r8, ip, r4, lsl #20 │ │ │ │ + @ instruction: 0x005c8b94 │ │ │ │ andeq r1, r0, r0, asr #13 │ │ │ │ - subseq r8, ip, r4, lsl sl │ │ │ │ + subseq r8, ip, r4, lsl #20 │ │ │ │ rsbseq r5, ip, r8, ror #4 │ │ │ │ - subseq r8, ip, r8, lsr #21 │ │ │ │ + @ instruction: 0x005c8a98 │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - subseq r8, ip, ip, asr r9 │ │ │ │ - subseq r8, ip, r4, ror #15 │ │ │ │ - subseq r8, ip, ip, lsl #18 │ │ │ │ - subseq r8, ip, r4, ror #18 │ │ │ │ + subseq r8, ip, ip, asr #18 │ │ │ │ + ldrsbeq r8, [ip], #-116 @ 0xffffff8c │ │ │ │ + ldrsheq r8, [ip], #-140 @ 0xffffff74 │ │ │ │ + subseq r8, ip, r4, asr r9 │ │ │ │ @ instruction: 0x00004ab4 │ │ │ │ - subseq r8, ip, ip, ror #18 │ │ │ │ + subseq r8, ip, ip, asr r9 │ │ │ │ ldrheq r5, [ip], #-12 @ │ │ │ │ - subseq r8, ip, r8, asr #18 │ │ │ │ + subseq r8, ip, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -102777,19 +102777,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 6ebc60 │ │ │ │ + b 6ebc58 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 234098 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -102930,17 +102930,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2465fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 246700 │ │ │ │ b 24661c │ │ │ │ - ldrdeq lr, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - ldrheq r8, [ip], #-56 @ 0xffffffc8 │ │ │ │ - rsbeq r9, r4, r8, lsr #4 │ │ │ │ + rsbeq lr, lr, r8, asr #27 │ │ │ │ + subseq r8, ip, r8, lsr #7 │ │ │ │ + rsbeq r9, r4, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2468dc │ │ │ │ ldr r1, [pc, #416] @ 2468e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102954,15 +102954,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 246850 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 7e9748 │ │ │ │ + bl 7e9740 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 1e2e30 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -103030,38 +103030,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 246900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 246774 │ │ │ │ ldr r0, [pc, #52] @ 246904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 246774 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, ip, r0, asr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, ip, r0, lsr #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, ip, r4, lsr #24 │ │ │ │ rsbseq r4, ip, r8, ror #23 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, ip, r8, lsr #8 │ │ │ │ - subseq r8, ip, ip, lsr r4 │ │ │ │ + subseq r8, ip, r8, lsl r4 │ │ │ │ + subseq r8, ip, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 246c9c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103077,15 +103077,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr sl, [pc, #832] @ 246cb0 │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -103220,23 +103220,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 246cbc │ │ │ │ ldr r0, [pc, #296] @ 246cc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 246af0 │ │ │ │ ldr r1, [pc, #276] @ 246cc4 │ │ │ │ ldr r0, [pc, #276] @ 246cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 246b14 │ │ │ │ ldr r3, [pc, #252] @ 246ccc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 246a54 │ │ │ │ ldr r3, [pc, #236] @ 246cd0 │ │ │ │ @@ -103253,85 +103253,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 246cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 246a54 │ │ │ │ mov r0, r5 │ │ │ │ bl 245878 │ │ │ │ b 246b14 │ │ │ │ ldr r0, [pc, #120] @ 246cdc │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 246a54 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 246ce0 │ │ │ │ ldr r1, [pc, #96] @ 246ce4 │ │ │ │ ldr r0, [pc, #96] @ 246ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq lr, lr, r0, asr r9 │ │ │ │ + rsbeq lr, lr, r0, asr #18 │ │ │ │ rsbseq r4, ip, r4, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r8, ip, r4, lsl #7 │ │ │ │ - ldrsbeq r8, [ip], #-52 @ 0xffffffcc │ │ │ │ + subseq r8, ip, r4, ror r3 │ │ │ │ + subseq r8, ip, r4, asr #7 │ │ │ │ rsbseq r4, ip, ip, lsl #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r4, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - ldrdeq lr, [lr], #-108 @ 0xffffff94 @ │ │ │ │ - subseq r8, ip, r8, lsl r2 │ │ │ │ - rsbeq lr, lr, r0, asr #13 │ │ │ │ - ldrsbeq r8, [ip], #-28 @ 0xffffffe4 │ │ │ │ + rsbeq lr, lr, ip, asr #13 │ │ │ │ + subseq r8, ip, r8, lsl #4 │ │ │ │ + strheq lr, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq r8, ip, ip, asr #3 │ │ │ │ andeq r1, r0, ip, lsr #29 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, ip, ip, lsl #2 │ │ │ │ - subseq r8, ip, r4, lsl r1 │ │ │ │ - rsbeq lr, lr, ip, ror #11 │ │ │ │ - subseq r8, ip, ip, asr #32 │ │ │ │ - subseq r8, ip, ip, lsr #1 │ │ │ │ + ldrsheq r8, [ip], #-12 │ │ │ │ + subseq r8, ip, r4, lsl #2 │ │ │ │ + ldrdeq lr, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq r8, ip, ip, lsr r0 │ │ │ │ + @ instruction: 0x005c809c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 246d34 │ │ │ │ ldr r2, [pc, #48] @ 246d38 │ │ │ │ ldr r1, [pc, #48] @ 246d3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2450cc │ │ │ │ - rsbeq lr, lr, r8, ror #10 │ │ │ │ - subseq r7, ip, r0, asr #31 │ │ │ │ - subseq r8, ip, r8 │ │ │ │ + rsbeq lr, lr, r8, asr r5 │ │ │ │ + ldrheq r7, [ip], #-240 @ 0xffffff10 │ │ │ │ + ldrsheq r7, [ip], #-248 @ 0xffffff08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 246dd4 │ │ │ │ ldr r5, [pc, #124] @ 246dd8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103339,72 +103339,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #88] @ 246de0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr ip, [pc, #72] @ 246de4 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq lr, lr, r8, lsl r5 │ │ │ │ - subseq r7, ip, r0, ror pc │ │ │ │ - subseq r7, ip, ip, lsr #31 │ │ │ │ - subseq r8, ip, r8, asr #32 │ │ │ │ - subseq r8, ip, r0, asr #32 │ │ │ │ + rsbeq lr, lr, r8, lsl #10 │ │ │ │ + subseq r7, ip, r0, ror #30 │ │ │ │ + @ instruction: 0x005c7f9c │ │ │ │ + subseq r8, ip, r8, lsr r0 │ │ │ │ + subseq r8, ip, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 246e58 │ │ │ │ ldr r2, [pc, #88] @ 246e5c │ │ │ │ ldr r1, [pc, #88] @ 246e60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 47763c │ │ │ │ mov r0, r4 │ │ │ │ bl 246724 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 246e48 │ │ │ │ bl 23c1d4 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e9754 │ │ │ │ - rsbeq lr, lr, ip, ror #8 │ │ │ │ - subseq r7, ip, r4, asr #29 │ │ │ │ - subseq r7, ip, ip, lsl #30 │ │ │ │ + b 7e974c │ │ │ │ + rsbeq lr, lr, ip, asr r4 │ │ │ │ + ldrheq r7, [ip], #-228 @ 0xffffff1c │ │ │ │ + ldrsheq r7, [ip], #-236 @ 0xffffff14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 246f58 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103414,15 +103414,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 4775b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 246f08 │ │ │ │ @@ -103458,17 +103458,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 246f64 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 23c044 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 246f00 │ │ │ │ - strdeq lr, [lr], #-52 @ 0xffffffcc @ │ │ │ │ - subseq r7, ip, r0, lsl #29 │ │ │ │ - subseq r7, ip, ip, lsr lr │ │ │ │ + rsbeq lr, lr, r4, ror #7 │ │ │ │ + subseq r7, ip, r0, ror lr │ │ │ │ + subseq r7, ip, ip, lsr #28 │ │ │ │ rsbseq r7, r4, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2471a4 │ │ │ │ ldr lr, [pc, #548] @ 2471a8 │ │ │ │ @@ -103485,15 +103485,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #488] @ 2471b8 │ │ │ │ ldr r3, [pc, #488] @ 2471bc │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -103544,21 +103544,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2471d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r0, r8 │ │ │ │ bl 246724 │ │ │ │ ldr r2, [pc, #252] @ 2471d8 │ │ │ │ ldr r3, [pc, #204] @ 2471ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -103566,74 +103566,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2471a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6ebc60 │ │ │ │ + b 6ebc58 │ │ │ │ ldr r3, [pc, #188] @ 2471d0 │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24717c │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2471dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 246ff0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 247058 │ │ │ │ b 2470cc │ │ │ │ ldr r0, [pc, #92] @ 2471e0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 247164 │ │ │ │ ldr r0, [pc, #76] @ 2471e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2470cc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq lr, lr, ip, ror #5 │ │ │ │ + ldrdeq lr, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ rsbseq r4, ip, r0, ror r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, ip, r8, lsr #26 │ │ │ │ - subseq r7, ip, r0, ror sp │ │ │ │ + subseq r7, ip, r8, lsl sp │ │ │ │ + subseq r7, ip, r0, ror #26 │ │ │ │ rsbseq r4, ip, ip, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, ip, r4, lsl #8 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r4, r0, r4, lsl fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x005c7d94 │ │ │ │ + subseq r7, ip, r4, lsl #27 │ │ │ │ rsbseq r4, ip, r0, lsr #6 │ │ │ │ - ldrheq r7, [ip], #-196 @ 0xffffff3c │ │ │ │ - ldrheq r7, [ip], #-200 @ 0xffffff38 │ │ │ │ - subseq r7, ip, r4, ror #25 │ │ │ │ + subseq r7, ip, r4, lsr #25 │ │ │ │ + subseq r7, ip, r8, lsr #25 │ │ │ │ + ldrsbeq r7, [ip], #-196 @ 0xffffff3c │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2471f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r7, r4, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 24730c │ │ │ │ ldr r2, [pc, #248] @ 247310 │ │ │ │ @@ -103641,44 +103641,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #216] @ 247318 │ │ │ │ ldr r3, [pc, #216] @ 24731c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 247320 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 247324 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 247328 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r3, [pc, #184] @ 24732c │ │ │ │ ldr r2, [pc, #184] @ 247330 │ │ │ │ ldr r1, [pc, #184] @ 247334 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ded8 │ │ │ │ + bl 58ded0 │ │ │ │ ldr r3, [pc, #164] @ 247338 │ │ │ │ ldr r2, [pc, #164] @ 24733c │ │ │ │ ldr r1, [pc, #164] @ 247340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ded8 │ │ │ │ + bl 58ded0 │ │ │ │ ldr r0, [pc, #144] @ 247344 │ │ │ │ ldr r3, [pc, #144] @ 247348 │ │ │ │ ldr ip, [pc, #144] @ 24734c │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 247350 │ │ │ │ ldr r1, [pc, #140] @ 247354 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103686,42 +103686,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 58e04c │ │ │ │ + bl 58e044 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq lr, lr, r8, lsl r1 │ │ │ │ - ldrsbeq r3, [ip], #-172 @ 0xffffff54 │ │ │ │ - ldrheq r3, [ip], #-164 @ 0xffffff5c │ │ │ │ + rsbeq lr, lr, r8, lsl #2 │ │ │ │ + subseq r3, ip, ip, asr #21 │ │ │ │ + subseq r3, ip, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - subseq r7, ip, r0, ror #28 │ │ │ │ + subseq r7, ip, r0, asr lr │ │ │ │ rsbseq r4, ip, r8, lsr #3 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - subseq r7, ip, r4, lsr lr │ │ │ │ + subseq r7, ip, r4, lsr #28 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - rsbeq r7, r8, ip, asr r3 │ │ │ │ + rsbeq r7, r8, ip, asr #6 │ │ │ │ andeq r2, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - subseq r7, ip, ip, ror #27 │ │ │ │ - ldrsheq r7, [ip], #-212 @ 0xffffff2c │ │ │ │ + ldrsbeq r7, [ip], #-220 @ 0xffffff24 │ │ │ │ + subseq r7, ip, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 24744c │ │ │ │ mov r5, r0 │ │ │ │ @@ -103800,15 +103800,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -103887,27 +103887,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2479a0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2477e8 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2479a4 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ ldr r2, [pc, #864] @ 2479a8 │ │ │ │ ldr r3, [pc, #812] @ 247978 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -103926,15 +103926,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb4dc │ │ │ │ + bl 7cb4d4 │ │ │ │ b 247640 │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 247718 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -103983,15 +103983,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2479b0 │ │ │ │ ldr r2, [pc, #568] @ 2479b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 247640 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2479b8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 1e22e4 <__ioctl_time64@plt> │ │ │ │ @@ -104005,24 +104005,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2479c8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 1e1d68 │ │ │ │ b 247640 │ │ │ │ ldr r1, [pc, #464] @ 2479cc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7e0c40 │ │ │ │ + bl 7e0c38 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 247890 │ │ │ │ ldr r3, [pc, #424] @ 2479d0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -104041,15 +104041,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2479d4 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2479d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2477e8 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 24789c │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 247588 │ │ │ │ mov r0, r4 │ │ │ │ @@ -104087,66 +104087,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2477e8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2479f0 │ │ │ │ ldr r2, [pc, #176] @ 2479f4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2479f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2477e8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sp, lr, r0, asr #29 │ │ │ │ + strheq sp, [lr], #-224 @ 0xffffff20 @ │ │ │ │ rsbseq r3, ip, r0, lsl #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, ip, r8, asr #24 │ │ │ │ - subseq r7, ip, r8, asr #24 │ │ │ │ + subseq r7, ip, r8, lsr ip │ │ │ │ + subseq r7, ip, r8, lsr ip │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - rsbeq sp, lr, r0, asr #26 │ │ │ │ - ldrheq r7, [ip], #-180 @ 0xffffff4c │ │ │ │ - ldrsbeq r7, [ip], #-164 @ 0xffffff5c │ │ │ │ + rsbeq sp, lr, r0, lsr sp │ │ │ │ + subseq r7, ip, r4, lsr #23 │ │ │ │ + subseq r7, ip, r4, asr #21 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - ldrsheq r7, [ip], #-168 @ 0xffffff58 │ │ │ │ + subseq r7, ip, r8, ror #21 │ │ │ │ ldrheq r3, [ip], #-212 @ 0xffffff2c @ │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - subseq r7, ip, r4, lsl #19 │ │ │ │ + subseq r7, ip, r4, ror r9 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - rsbeq sp, lr, r8, ror #22 │ │ │ │ - subseq r7, ip, r0, lsl #20 │ │ │ │ - ldrsheq r7, [ip], #-140 @ 0xffffff74 │ │ │ │ + rsbeq sp, lr, r8, asr fp │ │ │ │ + ldrsheq r7, [ip], #-144 @ 0xffffff70 │ │ │ │ + subseq r7, ip, ip, ror #17 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rsbseq r1, sp, r4, lsr #29 │ │ │ │ - ldrsbeq r7, [ip], #-136 @ 0xffffff78 │ │ │ │ + subseq r7, ip, r8, asr #17 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - rsbeq sp, lr, r0, lsr #20 │ │ │ │ - subseq r7, ip, r4, asr #16 │ │ │ │ - ldrheq r7, [ip], #-120 @ 0xffffff88 │ │ │ │ - rsbeq sp, lr, r8, ror #19 │ │ │ │ + rsbeq sp, lr, r0, lsl sl │ │ │ │ subseq r7, ip, r4, lsr r8 │ │ │ │ - subseq r7, ip, r0, lsl #15 │ │ │ │ + subseq r7, ip, r8, lsr #15 │ │ │ │ + ldrdeq sp, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + subseq r7, ip, r4, lsr #16 │ │ │ │ + subseq r7, ip, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 247edc │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -104274,15 +104274,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e3178 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7e0c40 │ │ │ │ + bl 7e0c38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 1e1d68 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 247d88 │ │ │ │ @@ -104453,20 +104453,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 23d3d4 │ │ │ │ b 247a28 │ │ │ │ ldrsbeq r3, [ip], #-152 @ 0xffffff68 @ │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - rsbeq sp, lr, r0, lsr #17 │ │ │ │ - strdeq sp, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x006ed890 │ │ │ │ + rsbeq sp, lr, r4, ror #15 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - rsbeq sp, lr, ip, asr #14 │ │ │ │ - ldrsheq r7, [ip], #-92 @ 0xffffffa4 │ │ │ │ - rsbeq sp, lr, r6, ror #12 │ │ │ │ + rsbeq sp, lr, ip, lsr r7 │ │ │ │ + subseq r7, ip, ip, ror #11 │ │ │ │ + rsbeq sp, lr, r6, asr r6 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 247f64 │ │ │ │ mov r4, r1 │ │ │ │ @@ -104475,53 +104475,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sp, lr, r4, lsl r4 │ │ │ │ + rsbeq sp, lr, r4, lsl #8 │ │ │ │ + subseq r7, ip, r0, lsr #3 │ │ │ │ ldrheq r7, [ip], #-16 │ │ │ │ - subseq r7, ip, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 247fcc │ │ │ │ ldr r2, [pc, #68] @ 247fd0 │ │ │ │ ldr r1, [pc, #68] @ 247fd4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sp, lr, r8, lsr #7 │ │ │ │ + @ instruction: 0x006ed398 │ │ │ │ + subseq r7, ip, r4, lsr r1 │ │ │ │ subseq r7, ip, r4, asr #2 │ │ │ │ - subseq r7, ip, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 24803c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 248040 │ │ │ │ @@ -104529,53 +104529,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sp, lr, ip, lsr r3 │ │ │ │ + rsbeq sp, lr, ip, lsr #6 │ │ │ │ + subseq r7, ip, r8, asr #1 │ │ │ │ ldrsbeq r7, [ip], #-8 │ │ │ │ - subseq r7, ip, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2480a4 │ │ │ │ ldr r2, [pc, #68] @ 2480a8 │ │ │ │ ldr r1, [pc, #68] @ 2480ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq sp, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, lr, r0, asr #5 │ │ │ │ + subseq r7, ip, ip, asr r0 │ │ │ │ subseq r7, ip, ip, rrx │ │ │ │ - subseq r7, ip, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 248114 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 248118 │ │ │ │ @@ -104583,90 +104583,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sp, lr, r4, ror #4 │ │ │ │ + rsbeq sp, lr, r4, asr r2 │ │ │ │ + ldrsheq r6, [ip], #-240 @ 0xffffff10 │ │ │ │ subseq r7, ip, r0 │ │ │ │ - subseq r7, ip, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 24817c │ │ │ │ ldr r2, [pc, #68] @ 248180 │ │ │ │ ldr r1, [pc, #68] @ 248184 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq sp, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sp, lr, r8, ror #3 │ │ │ │ + subseq r6, ip, r4, lsl #31 │ │ │ │ @ instruction: 0x005c6f94 │ │ │ │ - subseq r6, ip, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2481d4 │ │ │ │ ldr r2, [pc, #52] @ 2481d8 │ │ │ │ ldr r1, [pc, #52] @ 2481dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - @ instruction: 0x006ed190 │ │ │ │ + rsbeq sp, lr, r0, lsl #3 │ │ │ │ + subseq r6, ip, ip, lsl pc │ │ │ │ subseq r6, ip, ip, lsr #30 │ │ │ │ - subseq r6, ip, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 24828c │ │ │ │ ldr r2, [pc, #148] @ 248290 │ │ │ │ ldr r1, [pc, #148] @ 248294 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24826c │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -104676,28 +104676,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 7e0c40 │ │ │ │ + bl 7e0c38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 1e1d68 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e1348 │ │ │ │ ldr r3, [pc, #20] @ 248298 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 248244 │ │ │ │ - rsbeq sp, lr, r8, lsr r1 │ │ │ │ + rsbeq sp, lr, r8, lsr #2 │ │ │ │ + subseq r6, ip, r0, asr #29 │ │ │ │ ldrsbeq r6, [ip], #-224 @ 0xffffff20 │ │ │ │ - subseq r6, ip, r0, ror #29 │ │ │ │ rsbseq r1, sp, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 248360 │ │ │ │ ldr r6, [pc, #172] @ 248364 │ │ │ │ @@ -104708,15 +104708,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 248320 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -104731,27 +104731,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 24836c │ │ │ │ ldr r2, [pc, #68] @ 248370 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sp, lr, r0, lsl #1 │ │ │ │ - subseq r6, ip, r4, lsl lr │ │ │ │ - subseq r6, ip, r8, lsl lr │ │ │ │ - ldrsbeq r6, [ip], #-224 @ 0xffffff20 │ │ │ │ + rsbeq sp, lr, r0, ror r0 │ │ │ │ + subseq r6, ip, r4, lsl #28 │ │ │ │ + subseq r6, ip, r8, lsl #28 │ │ │ │ + subseq r6, ip, r0, asr #29 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 00248374 : │ │ │ │ ldr r3, [pc, #176] @ 24842c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -104785,27 +104785,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e16d8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 24843c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r1, sp, r4, ror #6 │ │ │ │ addeq r2, r7, r8, asr #27 │ │ │ │ - subseq r6, ip, r8, asr lr │ │ │ │ + subseq r6, ip, r8, asr #28 │ │ │ │ addeq r2, r7, r4, lsl #27 │ │ │ │ - subseq r6, ip, ip, lsl lr │ │ │ │ + subseq r6, ip, ip, lsl #28 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2484e8 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2484a8 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -104972,36 +104972,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 24874c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq ip, lr, r0, ror lr │ │ │ │ - ldrdeq r4, [r9], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq fp, r4, r0, ror #20 │ │ │ │ - subseq r6, ip, r0, ror #25 │ │ │ │ + rsbeq ip, lr, r0, ror #28 │ │ │ │ + rsbeq r4, r9, r4, asr #23 │ │ │ │ + rsbeq fp, r4, r0, asr sl │ │ │ │ ldrsbeq r6, [ip], #-192 @ 0xffffff40 │ │ │ │ - subseq r6, ip, r4, asr #25 │ │ │ │ - ldrheq r6, [ip], #-200 @ 0xffffff38 │ │ │ │ - rsbeq r8, r2, r0, lsl #27 │ │ │ │ - ldrdeq ip, [lr], #-213 @ 0xffffff2b @ │ │ │ │ - strdeq fp, [r4], #-144 @ 0xffffff70 @ │ │ │ │ - subseq pc, ip, r8, lsr r5 @ │ │ │ │ - strdeq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - subseq r6, ip, r8, lsl #24 │ │ │ │ + subseq r6, ip, r0, asr #25 │ │ │ │ + ldrheq r6, [ip], #-196 @ 0xffffff3c │ │ │ │ + subseq r6, ip, r8, lsr #25 │ │ │ │ + rsbeq r8, r2, r0, ror sp │ │ │ │ + rsbeq ip, lr, r5, asr #27 │ │ │ │ + rsbeq fp, r4, r0, ror #19 │ │ │ │ + subseq pc, ip, r8, lsr #10 │ │ │ │ + rsbeq sp, r2, r8, ror #19 │ │ │ │ + ldrsheq r6, [ip], #-184 @ 0xffffff48 │ │ │ │ + subseq r6, ip, r4, lsl ip │ │ │ │ + subseq r6, ip, r0, lsl ip │ │ │ │ + subseq r6, ip, r0, ror #24 │ │ │ │ + subseq r6, ip, r0, ror #24 │ │ │ │ subseq r6, ip, r4, lsr #24 │ │ │ │ - subseq r6, ip, r0, lsr #24 │ │ │ │ - subseq r6, ip, r0, ror ip │ │ │ │ - subseq r6, ip, r0, ror ip │ │ │ │ - subseq r6, ip, r4, lsr ip │ │ │ │ - subseq r6, ip, ip, lsl #24 │ │ │ │ - subseq r6, ip, r4, ror #23 │ │ │ │ - ldrheq r6, [ip], #-188 @ 0xffffff44 │ │ │ │ - subseq r6, ip, r0, lsr #24 │ │ │ │ + ldrsheq r6, [ip], #-188 @ 0xffffff44 │ │ │ │ + ldrsbeq r6, [ip], #-180 @ 0xffffff4c │ │ │ │ + subseq r6, ip, ip, lsr #23 │ │ │ │ + subseq r6, ip, r0, lsl ip │ │ │ │ ldr ip, [pc, #656] @ 2489e8 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 248770 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -105160,16 +105160,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq ip, lr, r2, ror #24 │ │ │ │ - rsbeq ip, lr, r9, ror #22 │ │ │ │ + rsbeq ip, lr, r2, asr ip │ │ │ │ + rsbeq ip, lr, r9, asr fp │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -105186,26 +105186,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 248b14 │ │ │ │ ldr r2, [pc, #216] @ 248b1c │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr ip, [pc, #196] @ 248b20 │ │ │ │ ldr r3, [pc, #196] @ 248b24 │ │ │ │ ldr r1, [pc, #196] @ 248b28 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -105238,17 +105238,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 248acc │ │ │ │ bl 1e3220 │ │ │ │ rsbseq r2, ip, r0, ror #19 │ │ │ │ andeq r3, r0, r4, asr #5 │ │ │ │ - subseq r6, ip, r0, asr #17 │ │ │ │ - rsbeq ip, lr, r0, lsr ip │ │ │ │ - subseq r6, ip, r8, lsr #17 │ │ │ │ + ldrheq r6, [ip], #-128 @ 0xffffff80 │ │ │ │ + rsbeq ip, lr, r0, lsr #24 │ │ │ │ + @ instruction: 0x005c6898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 248c3c │ │ │ │ mov r9, r3 │ │ │ │ @@ -105259,33 +105259,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d9ac0 │ │ │ │ + bl 5d9ab8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 248bc0 │ │ │ │ mov r0, #28 │ │ │ │ bl 1e103c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2489f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 77e8f0 │ │ │ │ + bl 77e8e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 248c04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7993d0 │ │ │ │ + bl 7993c8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 248c44 │ │ │ │ ldr r3, [pc, #112] @ 248c40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -105403,50 +105403,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 248e3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 248cec │ │ │ │ ldr r0, [pc, #64] @ 248e40 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 248cec │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007c2798 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, ip, r4, ror #14 │ │ │ │ rsbseq r2, ip, r8, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, r0, r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, ip, r8, asr r5 │ │ │ │ - ldrsbeq r6, [ip], #-92 @ 0xffffffa4 │ │ │ │ + subseq r6, ip, r8, asr #10 │ │ │ │ + subseq r6, ip, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 248f88 │ │ │ │ @@ -105470,22 +105470,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 248f54 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d9ac0 │ │ │ │ + bl 5d9ab8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 248ee0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2489f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77e8f0 │ │ │ │ + bl 77e8e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248520 │ │ │ │ bl 1e35a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 248f3c │ │ │ │ @@ -105502,38 +105502,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 799260 │ │ │ │ + bl 799258 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ mov r5, #0 │ │ │ │ b 248efc │ │ │ │ ldr r3, [pc, #56] @ 248f94 │ │ │ │ ldr r0, [pc, #56] @ 248f98 │ │ │ │ ldr r1, [pc, #56] @ 248f9c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 248ee0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007c2598 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r2, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq ip, lr, r0, lsr r7 │ │ │ │ - subseq r6, ip, ip, lsl #10 │ │ │ │ - subseq r6, ip, r8, lsr #7 │ │ │ │ + rsbeq ip, lr, r0, lsr #14 │ │ │ │ + ldrsheq r6, [ip], #-76 @ 0xffffffb4 │ │ │ │ + @ instruction: 0x005c6398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -105561,20 +105561,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 248fe4 │ │ │ │ ldr r1, [pc, #188] @ 2490e0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ ldr r1, [pc, #172] @ 2490e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2490a0 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 249078 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -105591,107 +105591,107 @@ │ │ │ │ b 248ff0 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2490f0 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 248ff0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r3, [pc, #68] @ 2490f4 │ │ │ │ ldr ip, [pc, #68] @ 2490f8 │ │ │ │ ldr r1, [pc, #68] @ 2490fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 249100 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r0, #0 │ │ │ │ b 248ff4 │ │ │ │ - subseq r6, ip, r8, ror #8 │ │ │ │ - subseq r6, ip, r8, ror #8 │ │ │ │ + subseq r6, ip, r8, asr r4 │ │ │ │ + subseq r6, ip, r8, asr r4 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - ldrdeq ip, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsheq r6, [ip], #-56 @ 0xffffffc8 │ │ │ │ - subseq r6, ip, r4, asr r2 │ │ │ │ + rsbeq ip, lr, ip, asr #11 │ │ │ │ + subseq r6, ip, r8, ror #7 │ │ │ │ + subseq r6, ip, r4, asr #4 │ │ │ │ andeq r0, r0, lr, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 24917c │ │ │ │ - bl 5e3664 │ │ │ │ + bl 5e365c │ │ │ │ ldr r1, [pc, #216] @ 24920c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 5e36d4 │ │ │ │ + bl 5e36cc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5e3898 │ │ │ │ + bl 5e3890 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2491f0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 24913c │ │ │ │ ldr r1, [pc, #164] @ 249210 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e3b7c │ │ │ │ + bl 5e3b74 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2491d8 │ │ │ │ - bl 5e3664 │ │ │ │ + bl 5e365c │ │ │ │ ldr r1, [pc, #132] @ 249214 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 5e36d4 │ │ │ │ + bl 5e36cc │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5e3898 │ │ │ │ + bl 5e3890 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2491f0 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 249198 │ │ │ │ ldr r1, [pc, #80] @ 249218 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5e3b7c │ │ │ │ + bl 5e3b74 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x005c639c │ │ │ │ + subseq r6, ip, ip, lsl #7 │ │ │ │ ldrdeq sl, [r0], -r8 │ │ │ │ - subseq r6, ip, ip, asr #6 │ │ │ │ + subseq r6, ip, ip, lsr r3 │ │ │ │ andeq sl, r0, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -105776,15 +105776,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 249624 │ │ │ │ movne r5, #0 │ │ │ │ - bl 7bce30 │ │ │ │ + bl 7bce28 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2495d8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -105809,15 +105809,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2492cc │ │ │ │ mov r0, r4 │ │ │ │ - bl 77e8f0 │ │ │ │ + bl 77e8e8 │ │ │ │ b 2492cc │ │ │ │ cmp r6, #0 │ │ │ │ beq 2495a8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e16c0 │ │ │ │ @@ -105854,15 +105854,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 249634 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 249638 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r5, #0 │ │ │ │ b 249408 │ │ │ │ cmn r7, #1 │ │ │ │ beq 249578 │ │ │ │ ldr r0, [pc, #352] @ 24963c │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -105886,145 +105886,145 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 24964c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2494c4 │ │ │ │ ldr r3, [pc, #256] @ 249650 │ │ │ │ ldr ip, [pc, #256] @ 249654 │ │ │ │ ldr r1, [pc, #256] @ 249658 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #3760 @ 0xeb0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2494c4 │ │ │ │ ldr r1, [pc, #220] @ 24965c │ │ │ │ ldr r3, [pc, #220] @ 249660 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #212] @ 249664 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #208] @ 249668 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2494c4 │ │ │ │ ldr r1, [pc, #188] @ 24966c │ │ │ │ ldr r3, [pc, #188] @ 249670 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #180] @ 249674 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 249678 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2494c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #152] @ 24967c │ │ │ │ ldr r2, [pc, #152] @ 249680 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #148] @ 249684 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #132] @ 249688 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2494c4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r2, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, ip, ip, asr r2 │ │ │ │ + subseq r6, ip, ip, asr #4 │ │ │ │ rsbseq r2, ip, r8, lsr #2 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - rsbeq r2, r5, r8, lsr r2 │ │ │ │ - subseq r6, ip, r0, asr r0 │ │ │ │ - rsbeq ip, lr, r8, ror #3 │ │ │ │ - subseq r5, ip, r8, asr lr │ │ │ │ + rsbeq r2, r5, r8, lsr #4 │ │ │ │ + subseq r6, ip, r0, asr #32 │ │ │ │ + ldrdeq ip, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq r5, ip, r8, asr #28 │ │ │ │ muleq r0, r9, lr │ │ │ │ - rsbeq r2, r5, r4, lsl r1 │ │ │ │ - rsbeq ip, lr, ip, ror #2 │ │ │ │ - subseq r6, ip, ip, rrx │ │ │ │ - ldrsbeq r5, [ip], #-216 @ 0xffffff28 │ │ │ │ + rsbeq r2, r5, r4, lsl #2 │ │ │ │ + rsbeq ip, lr, ip, asr r1 │ │ │ │ + subseq r6, ip, ip, asr r0 │ │ │ │ + subseq r5, ip, r8, asr #27 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ - rsbeq ip, lr, ip, lsr r1 │ │ │ │ - ldrsbeq r5, [ip], #-252 @ 0xffffff04 │ │ │ │ - ldrheq r5, [ip], #-216 @ 0xffffff28 │ │ │ │ + rsbeq ip, lr, ip, lsr #2 │ │ │ │ subseq r5, ip, ip, asr #31 │ │ │ │ - rsbeq ip, lr, r8, lsl #2 │ │ │ │ - subseq r5, ip, r8, ror sp │ │ │ │ + subseq r5, ip, r8, lsr #27 │ │ │ │ + ldrheq r5, [ip], #-252 @ 0xffffff04 │ │ │ │ + strdeq ip, [lr], #-8 @ │ │ │ │ + subseq r5, ip, r8, ror #26 │ │ │ │ andeq r0, r0, r2, asr #29 │ │ │ │ - subseq r5, ip, r8, ror #30 │ │ │ │ - ldrdeq ip, [lr], #-8 @ │ │ │ │ - subseq r5, ip, r8, asr #26 │ │ │ │ + subseq r5, ip, r8, asr pc │ │ │ │ + rsbeq ip, lr, r8, asr #1 │ │ │ │ + subseq r5, ip, r8, lsr sp │ │ │ │ andeq r0, r0, r9, lsr #29 │ │ │ │ - rsbeq ip, lr, r4, lsr #1 │ │ │ │ - subseq r5, ip, r4, lsl #31 │ │ │ │ - subseq r5, ip, r0, lsl sp │ │ │ │ + @ instruction: 0x006ec094 │ │ │ │ + subseq r5, ip, r4, ror pc │ │ │ │ + subseq r5, ip, r0, lsl #26 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2496b8 │ │ │ │ - bl 5e3e68 │ │ │ │ + bl 5e3e60 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2496d8 │ │ │ │ - bl 5e3e68 │ │ │ │ + bl 5e3e60 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 249708 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 249720 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 1e1348 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 24977c │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 249754 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 1e1348 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -106035,15 +106035,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 23a758 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 24973c │ │ │ │ ldr r0, [pc, #4] @ 249798 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7cd2c0 │ │ │ │ + b 7cd2b8 │ │ │ │ rsbseq pc, ip, r8, ror pc @ │ │ │ │ ldr r1, [pc, #76] @ 2497f0 │ │ │ │ ldr r2, [pc, #76] @ 2497f4 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -106060,17 +106060,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 249804 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strheq fp, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - subseq r5, ip, r4, lsr fp │ │ │ │ - subseq r5, ip, r4, asr #27 │ │ │ │ + rsbeq fp, lr, ip, lsr #29 │ │ │ │ + subseq r5, ip, r4, lsr #22 │ │ │ │ + ldrheq r5, [ip], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r7, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 249a24 │ │ │ │ ldr r3, [pc, #516] @ 249a28 │ │ │ │ @@ -106126,15 +106126,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 249928 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ bl 265838 │ │ │ │ ldr r3, [pc, #312] @ 249a48 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 235d64 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -106182,49 +106182,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 249a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2498cc │ │ │ │ ldr r0, [pc, #88] @ 249a68 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2498cc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [ip], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ ldrheq r1, [ip], #-176 @ 0xffffff50 @ │ │ │ │ rsbseq pc, ip, r4, lsr #29 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r3, r0, ip, ror r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsbeq r4, [r4], #-156 @ 0xffffff64 @ │ │ │ │ rsbseq r2, sl, r0, ror r1 │ │ │ │ rsbseq r1, ip, ip, asr #21 │ │ │ │ - subseq r5, ip, r8, lsl #25 │ │ │ │ + subseq r5, ip, r8, ror ip │ │ │ │ rsbseq r4, r4, r4, lsr r9 │ │ │ │ andeq r2, r0, r4, lsr r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, ip, r8, asr #23 │ │ │ │ - ldrsbeq r5, [ip], #-180 @ 0xffffff4c │ │ │ │ + ldrheq r5, [ip], #-184 @ 0xffffff48 │ │ │ │ + subseq r5, ip, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 249bc0 │ │ │ │ ldr r3, [pc, #316] @ 249bc4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -106242,15 +106242,15 @@ │ │ │ │ b 249b10 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 249ad8 │ │ │ │ - bl 5f5890 │ │ │ │ + bl 5f5888 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 249af8 │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 249af8 │ │ │ │ @@ -106268,28 +106268,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 1e103c │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5d9ad0 │ │ │ │ + bl 5d9ac8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 249b58 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2489f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77e8f0 │ │ │ │ + bl 77e8e8 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 249ab8 │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7992bc │ │ │ │ + bl 7992b4 │ │ │ │ mov r5, #0 │ │ │ │ b 249af8 │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 249bc8 │ │ │ │ ldr r3, [pc, #60] @ 249bc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -106365,15 +106365,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 7c9550 │ │ │ │ + bl 7c9548 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 249cac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -106496,15 +106496,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 249f2c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e12ac │ │ │ │ + bl 5e12a4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 24a000 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 249ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -106553,41 +106553,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 24a010 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 249e80 │ │ │ │ ldr r0, [pc, #56] @ 24a014 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 249e80 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r1, [ip], #-84 @ 0xffffffac @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007c1594 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, ip, r0, lsr #10 │ │ │ │ andeq r3, r0, ip, asr #9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, ip, ip, lsr r6 │ │ │ │ - subseq r5, ip, r0, lsl #13 │ │ │ │ + subseq r5, ip, ip, lsr #12 │ │ │ │ + subseq r5, ip, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 24a24c │ │ │ │ mov r4, r2 │ │ │ │ @@ -106604,28 +106604,28 @@ │ │ │ │ beq 24a0f4 │ │ │ │ cmn r3, #2 │ │ │ │ beq 24a0a8 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 24a188 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7caf60 │ │ │ │ + bl 7caf58 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 24a258 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 24a194 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24a0a8 │ │ │ │ mov r0, r6 │ │ │ │ bl 249e30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ ldr r2, [pc, #420] @ 24a25c │ │ │ │ ldr r3, [pc, #404] @ 24a250 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106662,23 +106662,23 @@ │ │ │ │ beq 24a230 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 24a26c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24a094 │ │ │ │ ldr r8, [pc, #224] @ 24a270 │ │ │ │ add r8, pc, r8 │ │ │ │ b 24a080 │ │ │ │ ldr r3, [pc, #216] @ 24a274 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -106697,52 +106697,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 24a278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24a094 │ │ │ │ ldr r0, [pc, #96] @ 24a27c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24a094 │ │ │ │ ldr r0, [pc, #72] @ 24a280 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24a094 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, ip, r4, asr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r1, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, ip, r4, asr #6 │ │ │ │ andeq r1, r0, r0, lsl r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, ip, r4, lsr r5 │ │ │ │ - subseq r5, ip, ip, lsl r5 │ │ │ │ + subseq r5, ip, r4, lsr #10 │ │ │ │ + subseq r5, ip, ip, lsl #10 │ │ │ │ andeq r3, r0, r8, lsl #19 │ │ │ │ - subseq r5, ip, r4, lsl r5 │ │ │ │ - subseq r5, ip, ip, asr #10 │ │ │ │ - ldrheq r5, [ip], #-68 @ 0xffffffbc │ │ │ │ + subseq r5, ip, r4, lsl #10 │ │ │ │ + subseq r5, ip, ip, lsr r5 │ │ │ │ + subseq r5, ip, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 24a4d0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -106764,33 +106764,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 24a4dc │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 24a38c │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a348 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e9724 │ │ │ │ + bl 7e971c │ │ │ │ cmp r0, #0 │ │ │ │ beq 24a348 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 24a384 │ │ │ │ ldr r2, [pc, #436] @ 24a4e0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 24a4e4 │ │ │ │ ldr r3, [pc, #384] @ 24a4d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -106798,15 +106798,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 24a4cc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e98ec │ │ │ │ + b 7e98e4 │ │ │ │ bl 1e169c │ │ │ │ b 24a324 │ │ │ │ ldr r2, [pc, #340] @ 24a4e8 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 24a420 │ │ │ │ @@ -106862,48 +106862,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 24a500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24a3a0 │ │ │ │ ldr r0, [pc, #76] @ 24a504 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24a3a0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, ip, r8, asr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, ip, ip, lsr r1 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, r4, lsr #12 │ │ │ │ rsbseq r1, ip, ip, lsr #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, ip, r8, asr #32 │ │ │ │ rsbseq r1, ip, r4, lsl r0 │ │ │ │ andeq r4, r0, r4, ror #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, ip, r0, lsl r3 │ │ │ │ - subseq r5, ip, r4, ror #6 │ │ │ │ + subseq r5, ip, r0, lsl #6 │ │ │ │ + subseq r5, ip, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 24a814 │ │ │ │ @@ -106925,29 +106925,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 24a64c │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5e1140 │ │ │ │ + bl 5e1138 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 24a680 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 24a5a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24a73c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 7e993c │ │ │ │ + bl 7e9934 │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 24a5d0 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 24a694 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -106958,15 +106958,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 24a820 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 24a824 │ │ │ │ ldr r3, [pc, #516] @ 24a818 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -106984,15 +106984,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 24a568 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 5e1140 │ │ │ │ + bl 5e1138 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 24a588 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -107023,24 +107023,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 24a838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 24a5d0 │ │ │ │ bl 1e169c │ │ │ │ b 24a5e4 │ │ │ │ ldr r3, [pc, #228] @ 24a828 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -107066,53 +107066,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 24a840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24a5a0 │ │ │ │ ldr r0, [pc, #96] @ 24a844 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24a5a0 │ │ │ │ ldr r0, [pc, #80] @ 24a848 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 24a5d0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [ip], #-224 @ 0xffffff20 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r0, [ip], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ rsbseq r0, ip, ip, ror #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, lsr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, ip, r8, lsl #4 │ │ │ │ + ldrsheq r5, [ip], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0x000022bc │ │ │ │ - subseq r5, ip, r8, lsr #1 │ │ │ │ - ldrsheq r5, [ip], #-4 │ │ │ │ - @ instruction: 0x005c519c │ │ │ │ + @ instruction: 0x005c5098 │ │ │ │ + subseq r5, ip, r4, ror #1 │ │ │ │ + subseq r5, ip, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 24a8b4 │ │ │ │ ldr ip, [pc, #80] @ 24a8b8 │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -107133,17 +107133,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 24a8c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq sl, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - subseq r4, ip, r0, ror sl │ │ │ │ - subseq r4, ip, r0, lsl #26 │ │ │ │ + rsbeq sl, lr, r8, ror #27 │ │ │ │ + subseq r4, ip, r0, ror #20 │ │ │ │ + ldrsheq r4, [ip], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 24ac10 │ │ │ │ ldr r3, [pc, #812] @ 24ac14 │ │ │ │ @@ -107352,17 +107352,17 @@ │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r0, ip, r8, lsl fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ rsbseq r0, ip, r0, asr r8 │ │ │ │ - @ instruction: 0x006eaa9c │ │ │ │ - subseq r4, ip, r4, lsl r7 │ │ │ │ - subseq r4, ip, r4, lsr #19 │ │ │ │ + rsbeq sl, lr, ip, lsl #21 │ │ │ │ + subseq r4, ip, r4, lsl #14 │ │ │ │ + @ instruction: 0x005c4994 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 24b714 │ │ │ │ @@ -107394,28 +107394,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 24b720 │ │ │ │ bl 23dd98 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 24ad38 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 24b724 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 24b728 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 23dd50 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -107911,23 +107911,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 24b7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24aefc │ │ │ │ bl 23dd50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24ae78 │ │ │ │ ldr r3, [pc, #536] @ 24b738 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -107951,22 +107951,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 24b7dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24afb0 │ │ │ │ ldr r2, [pc, #560] @ 24b7e0 │ │ │ │ ldr r3, [pc, #356] @ 24b718 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -107992,23 +107992,23 @@ │ │ │ │ beq 24b700 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 24b7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24afb0 │ │ │ │ ldr r3, [pc, #368] @ 24b7c8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24aefc │ │ │ │ ldr r3, [pc, #352] @ 24b7cc │ │ │ │ @@ -108024,49 +108024,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 24b7e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24aefc │ │ │ │ ldr r0, [pc, #280] @ 24b7ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24aefc │ │ │ │ ldr r0, [pc, #264] @ 24b7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24aefc │ │ │ │ ldr r0, [pc, #252] @ 24b7f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24afb0 │ │ │ │ ldr r0, [pc, #240] @ 24b7f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24afb0 │ │ │ │ rsbseq r0, ip, r4, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, ip, r4, ror r7 │ │ │ │ - subseq r0, ip, r0, asr r8 │ │ │ │ - subseq r0, ip, r0, asr #9 │ │ │ │ - rsbeq sl, lr, r4, lsr #19 │ │ │ │ + subseq r0, ip, r0, asr #16 │ │ │ │ + ldrheq r0, [ip], #-64 @ 0xffffffc0 │ │ │ │ + @ instruction: 0x006ea994 │ │ │ │ ldrheq r0, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq sl, lr, r6, lsr #12 │ │ │ │ + rsbeq sl, lr, r6, lsl r6 │ │ │ │ rsbseq r0, ip, r8, asr #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r0, ip, r4, asr #9 │ │ │ │ rsbseq r0, ip, r8, lsl r4 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ rsbseq r0, ip, ip, ror #7 │ │ │ │ rsbseq r0, ip, r0, asr #7 │ │ │ │ @@ -108099,24 +108099,24 @@ │ │ │ │ rsbseq r0, ip, r4, lsr r0 │ │ │ │ rsbseq r0, ip, r8 │ │ │ │ ldrsbeq pc, [fp], #-252 @ 0xffffff04 @ │ │ │ │ ldrheq pc, [fp], #-240 @ 0xffffff10 @ │ │ │ │ @ instruction: 0x000044b4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, ip, r0, asr #10 │ │ │ │ + subseq r4, ip, r0, lsr r5 │ │ │ │ andeq r3, r0, r0, lsr r0 │ │ │ │ - subseq r4, ip, r0, ror #8 │ │ │ │ + subseq r4, ip, r0, asr r4 │ │ │ │ rsbseq pc, fp, ip, asr #28 │ │ │ │ - ldrheq r4, [ip], #-56 @ 0xffffffc8 │ │ │ │ - subseq r4, ip, r0, lsl #7 │ │ │ │ - @ instruction: 0x005c4394 │ │ │ │ + subseq r4, ip, r8, lsr #7 │ │ │ │ + subseq r4, ip, r0, ror r3 │ │ │ │ subseq r4, ip, r4, lsl #7 │ │ │ │ - subseq r4, ip, r0, lsr r3 │ │ │ │ - subseq r4, ip, ip, lsl r3 │ │ │ │ + subseq r4, ip, r4, ror r3 │ │ │ │ + subseq r4, ip, r0, lsr #6 │ │ │ │ + subseq r4, ip, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 24b9b8 │ │ │ │ @@ -108147,15 +108147,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 23a024 │ │ │ │ ldr r3, [pc, #316] @ 24b9c4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #296] @ 24b9c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 24b910 │ │ │ │ ldr r2, [pc, #276] @ 24b9cc │ │ │ │ @@ -108200,45 +108200,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 24b9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24b8b0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 24b9e0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24b8b0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [fp], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, fp, ip, asr #23 │ │ │ │ andeq r3, r0, r8, asr #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq pc, fp, r4, asr #22 │ │ │ │ andeq r3, r0, r0, lsr #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r4, [ip], #-12 │ │ │ │ - subseq r4, ip, ip, lsr #2 │ │ │ │ + subseq r4, ip, ip, ror #1 │ │ │ │ + subseq r4, ip, ip, lsl r1 │ │ │ │ │ │ │ │ 0024b9e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -108259,15 +108259,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24ba70 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 77e8f0 │ │ │ │ + bl 77e8e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -108278,46 +108278,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 249a6c │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5d9ac0 │ │ │ │ + bl 5d9ab8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 24bb08 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 24bb5c │ │ │ │ bls 24bb20 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 24bb84 │ │ │ │ ldr r3, [pc, #200] @ 24bb90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r1, [pc, #184] @ 24bb94 │ │ │ │ ldr r3, [pc, #184] @ 24bb98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 24bb9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77e8f0 │ │ │ │ + bl 77e8e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 799374 │ │ │ │ + bl 79936c │ │ │ │ mov r4, #0 │ │ │ │ b 24ba50 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 1e35a4 │ │ │ │ @@ -108341,17 +108341,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 24bb3c │ │ │ │ bl 1e3220 │ │ │ │ ldrsheq sp, [ip], #-204 @ 0xffffff34 @ │ │ │ │ rsbseq pc, fp, r8, ror #19 │ │ │ │ andeq r3, r0, r4, asr #5 │ │ │ │ - subseq r3, ip, r4, asr #16 │ │ │ │ - rsbeq r9, lr, ip, lsr #23 │ │ │ │ - subseq r3, ip, r4, lsr #16 │ │ │ │ + subseq r3, ip, r4, lsr r8 │ │ │ │ + @ instruction: 0x006e9b9c │ │ │ │ + subseq r3, ip, r4, lsl r8 │ │ │ │ │ │ │ │ 0024bba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #436] @ 24bd6c │ │ │ │ @@ -108391,21 +108391,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 24bc7c │ │ │ │ ldr r3, [pc, #308] @ 24bd7c │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 58d654 │ │ │ │ + bl 58d64c │ │ │ │ ldr r2, [pc, #288] @ 24bd80 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 24bcc0 │ │ │ │ @@ -108463,18 +108463,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ rsbseq sp, ip, r0, asr fp │ │ │ │ rsbseq pc, fp, ip, lsr r8 @ │ │ │ │ - strheq r9, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r8, r3, r0, asr #19 │ │ │ │ + rsbeq r9, lr, ip, lsr #21 │ │ │ │ + strheq r8, [r3], #-144 @ 0xffffff70 @ │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - ldrsbeq ip, [fp], #-232 @ 0xffffff18 │ │ │ │ + subseq ip, fp, r8, asr #29 │ │ │ │ │ │ │ │ 0024bd84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 24bef8 │ │ │ │ @@ -108496,24 +108496,24 @@ │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 24bdbc │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 24be50 │ │ │ │ ldr r5, [pc, #264] @ 24befc │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 24bf00 │ │ │ │ ldr r1, [pc, #256] @ 24bf04 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 24bec8 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -108530,15 +108530,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 24bf14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -108548,42 +108548,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 24bf24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 24be7c │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr ip, [pc, #84] @ 24bf28 │ │ │ │ ldr r1, [pc, #84] @ 24bf2c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 24bf30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 24be7c │ │ │ │ rsbseq sp, ip, ip, ror #18 │ │ │ │ - rsbeq r9, lr, r0, lsr #17 │ │ │ │ - subseq lr, fp, r0, asr pc │ │ │ │ - subseq lr, fp, r8, ror #30 │ │ │ │ - rsbeq r9, lr, r8, lsr r8 │ │ │ │ - subseq r3, ip, r4, asr #25 │ │ │ │ - subseq r3, ip, ip, lsr #9 │ │ │ │ + @ instruction: 0x006e9890 │ │ │ │ + subseq lr, fp, r0, asr #30 │ │ │ │ + subseq lr, fp, r8, asr pc │ │ │ │ + rsbeq r9, lr, r8, lsr #16 │ │ │ │ + ldrheq r3, [ip], #-196 @ 0xffffff3c │ │ │ │ + @ instruction: 0x005c349c │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq r9, lr, ip, ror #15 │ │ │ │ - subseq r3, ip, r4, ror #24 │ │ │ │ - subseq r3, ip, r4, ror #8 │ │ │ │ + ldrdeq r9, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + subseq r3, ip, r4, asr ip │ │ │ │ + subseq r3, ip, r4, asr r4 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ - subseq r3, ip, r8, ror #24 │ │ │ │ - subseq r3, ip, r8, lsr r4 │ │ │ │ + subseq r3, ip, r8, asr ip │ │ │ │ + subseq r3, ip, r8, lsr #8 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ │ │ │ │ 0024bf34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -108712,17 +108712,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq pc, fp, r8, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq pc, fp, ip, lsr r3 @ │ │ │ │ - rsbeq r9, lr, r8, ror r5 │ │ │ │ - ldrsheq r3, [ip], #-16 │ │ │ │ - subseq r3, ip, r0, lsl #9 │ │ │ │ + rsbeq r9, lr, r8, ror #10 │ │ │ │ + subseq r3, ip, r0, ror #3 │ │ │ │ + subseq r3, ip, r0, ror r4 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 0024c158 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 1e0f28 │ │ │ │ │ │ │ │ @@ -108890,17 +108890,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq pc, fp, r4, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq pc, fp, r8, ror r0 @ │ │ │ │ - rsbeq r9, lr, r8, asr #5 │ │ │ │ - subseq r2, ip, r0, asr #30 │ │ │ │ - ldrsbeq r3, [ip], #-16 │ │ │ │ + strheq r9, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq r2, ip, r0, lsr pc │ │ │ │ + subseq r3, ip, r0, asr #3 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 0024c408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -109024,15 +109024,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2632d4 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 263320 │ │ │ │ - rsbeq r9, lr, ip, asr #32 │ │ │ │ + rsbeq r9, lr, ip, lsr r0 │ │ │ │ │ │ │ │ 0024c604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 24c8f0 │ │ │ │ @@ -109067,23 +109067,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c6b0 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 248e44 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 24c6b0 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 7a2824 │ │ │ │ + bl 7a281c │ │ │ │ mov r0, r4 │ │ │ │ - bl 799260 │ │ │ │ + bl 799258 │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 7992bc │ │ │ │ + bl 7992b4 │ │ │ │ mov r0, r6 │ │ │ │ bl 25619c │ │ │ │ mov r0, r6 │ │ │ │ bl 25b894 │ │ │ │ mov r0, r6 │ │ │ │ bl 26336c │ │ │ │ mov r0, r6 │ │ │ │ @@ -109122,43 +109122,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c848 │ │ │ │ ldr r1, [pc, #400] @ 24c908 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c798 │ │ │ │ add r0, r4, #916 @ 0x394 │ │ │ │ bl 233ff8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c2f74 │ │ │ │ + bl 7c2f6c │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24c7b0 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 1e1348 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 24c7bc │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 1e1348 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #900] @ 0x384 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -109197,44 +109197,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 24c91c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24c654 │ │ │ │ ldr r0, [pc, #68] @ 24c920 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24c654 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, fp, r0, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, fp, r0, asr #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - @ instruction: 0x005c3594 │ │ │ │ - @ instruction: 0x005c3494 │ │ │ │ + subseq r3, ip, r4, lsl #11 │ │ │ │ + subseq r3, ip, r4, lsl #9 │ │ │ │ rsbseq lr, fp, r0, ror #23 │ │ │ │ andeq r1, r0, ip, lsl #22 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, ip, r0, lsr #5 │ │ │ │ - subseq r3, ip, r4, ror #5 │ │ │ │ + @ instruction: 0x005c3290 │ │ │ │ + ldrsbeq r3, [ip], #-36 @ 0xffffffdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 24d8dc │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109348,15 +109348,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7ca070 │ │ │ │ + bl 7ca068 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 24cdbc │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 24d8f8 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 1e115c │ │ │ │ @@ -109514,26 +109514,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7ca070 │ │ │ │ + bl 7ca068 │ │ │ │ cmp r4, r0 │ │ │ │ bne 24cbb8 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 23f298 │ │ │ │ ldr r1, [pc, #2880] @ 24d904 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 24d280 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 24ce54 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -109682,15 +109682,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7ca070 │ │ │ │ + bl 7ca068 │ │ │ │ cmp r4, r0 │ │ │ │ beq 24d184 │ │ │ │ ldr r6, [pc, #2216] @ 24d8fc │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -109699,22 +109699,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 7ca1ac │ │ │ │ + bl 7ca1a4 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c9770 │ │ │ │ + bl 7c9768 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 24d1b8 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -109724,15 +109724,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 24d0f8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 7c9770 │ │ │ │ + bl 7c9768 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 24d108 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 24d0dc │ │ │ │ @@ -109816,23 +109816,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 24d91c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24ce48 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 24d920 │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -109990,39 +109990,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 8067b4 │ │ │ │ + bl 8067ac │ │ │ │ ldr r3, [pc, #1040] @ 24d92c │ │ │ │ mov r2, #0 │ │ │ │ - bl 806a80 │ │ │ │ + bl 806a78 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8067b4 │ │ │ │ + bl 8067ac │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 806460 │ │ │ │ + bl 806458 │ │ │ │ ldr r3, [pc, #980] @ 24d930 │ │ │ │ mov r2, #0 │ │ │ │ - bl 806a80 │ │ │ │ + bl 806a78 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 24d934 │ │ │ │ - bl 806a80 │ │ │ │ + bl 806a78 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 24d7bc │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -110131,15 +110131,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 7c9550 │ │ │ │ + bl 7c9548 │ │ │ │ cmp r5, sl │ │ │ │ bne 24d734 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #944] @ 0x3b0 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 24d700 │ │ │ │ @@ -110196,82 +110196,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 24d940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24ce48 │ │ │ │ ldr r0, [pc, #196] @ 24d944 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24ce48 │ │ │ │ ldr r0, [pc, #168] @ 24d948 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24ce48 │ │ │ │ ldr r3, [pc, #140] @ 24d94c │ │ │ │ ldr r1, [pc, #140] @ 24d950 │ │ │ │ ldr r0, [pc, #140] @ 24d954 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 24d958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq lr, fp, r0, asr #21 │ │ │ │ rsbseq lr, fp, r8, lsr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - subseq r3, ip, r4, ror r2 │ │ │ │ + subseq r3, ip, r4, ror #4 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ rsbseq lr, fp, ip, lsr #13 │ │ │ │ - subseq r2, ip, r8, asr #28 │ │ │ │ + subseq r2, ip, r8, lsr lr │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq lr, fp, r8, lsr #10 │ │ │ │ andeq r3, r0, r8, asr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r2, [ip], #-152 @ 0xffffff68 │ │ │ │ + subseq r2, ip, r8, lsr #19 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ rsbseq lr, fp, ip, lsr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r3, r0, r0, asr r1 │ │ │ │ - subseq r2, ip, r4, lsr #9 │ │ │ │ - ldrsheq r2, [ip], #-68 @ 0xffffffbc │ │ │ │ - ldrsheq r2, [ip], #-60 @ 0xffffffc4 │ │ │ │ - ldrdeq r7, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - subseq r1, ip, r8, asr #20 │ │ │ │ - subseq r2, ip, ip, asr #6 │ │ │ │ + @ instruction: 0x005c2494 │ │ │ │ + subseq r2, ip, r4, ror #9 │ │ │ │ + subseq r2, ip, ip, ror #7 │ │ │ │ + rsbeq r7, lr, r0, asr #27 │ │ │ │ + subseq r1, ip, r8, lsr sl │ │ │ │ + subseq r2, ip, ip, lsr r3 │ │ │ │ andeq r0, r0, r7, ror #24 │ │ │ │ │ │ │ │ 0024d95c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -110331,24 +110331,24 @@ │ │ │ │ beq 24da50 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24db18 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e9734 │ │ │ │ + bl 7e972c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e1058 │ │ │ │ + bl 5e1050 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 24dc24 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -110370,15 +110370,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 24dc34 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 24daac │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7e993c │ │ │ │ + bl 7e9934 │ │ │ │ b 24daac │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24d9f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 249e30 │ │ │ │ b 24d9f4 │ │ │ │ @@ -110417,21 +110417,21 @@ │ │ │ │ bne 24dc40 │ │ │ │ ldr r2, [pc, #280] @ 24dcbc │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 24dcc0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ b 24d9d4 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24dc04 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24dc04 │ │ │ │ @@ -110482,24 +110482,24 @@ │ │ │ │ rsbseq sp, fp, ip, ror sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq sp, fp, ip, asr #20 │ │ │ │ rsbseq sp, fp, r0, lsl #20 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r2, ip, r0, lsr #1 │ │ │ │ + @ instruction: 0x005c2090 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - subseq r2, ip, r8, asr #32 │ │ │ │ - rsbeq r7, lr, r4, lsr sl │ │ │ │ - subseq r1, ip, ip, lsr #13 │ │ │ │ - subseq r1, ip, ip, lsr r9 │ │ │ │ + subseq r2, ip, r8, lsr r0 │ │ │ │ + rsbeq r7, lr, r4, lsr #20 │ │ │ │ + @ instruction: 0x005c169c │ │ │ │ + subseq r1, ip, ip, lsr #18 │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - rsbeq r7, lr, r0, lsl sl │ │ │ │ - subseq r1, ip, r8, lsl #13 │ │ │ │ - subseq r1, ip, r8, lsl r9 │ │ │ │ + rsbeq r7, lr, r0, lsl #20 │ │ │ │ + subseq r1, ip, r8, ror r6 │ │ │ │ + subseq r1, ip, r8, lsl #18 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0024dce4 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 24dd04 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -110542,15 +110542,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 5e1140 │ │ │ │ + bl 5e1138 │ │ │ │ cmp r0, #0 │ │ │ │ ble 24dddc │ │ │ │ ldr r2, [pc, #92] @ 24de00 │ │ │ │ ldr r3, [pc, #84] @ 24ddfc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -110599,15 +110599,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 5e1058 │ │ │ │ + bl 5e1050 │ │ │ │ cmp r0, #0 │ │ │ │ ble 24deb0 │ │ │ │ ldr r2, [pc, #92] @ 24ded4 │ │ │ │ ldr r3, [pc, #84] @ 24ded0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -110658,17 +110658,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 24df54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbeq r7, lr, ip, ror #14 │ │ │ │ - subseq r1, ip, r4, ror #7 │ │ │ │ - subseq r1, ip, r4, ror r6 │ │ │ │ + rsbeq r7, lr, ip, asr r7 │ │ │ │ + ldrsbeq r1, [ip], #-52 @ 0xffffffcc │ │ │ │ + subseq r1, ip, r4, ror #12 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 0024df58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -110725,17 +110725,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq sp, fp, ip, ror r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq sp, fp, r4, lsr #8 │ │ │ │ - rsbeq r7, lr, r4, ror r6 │ │ │ │ - subseq r1, ip, ip, ror #5 │ │ │ │ - subseq r1, ip, ip, ror r5 │ │ │ │ + rsbeq r7, lr, r4, ror #12 │ │ │ │ + ldrsbeq r1, [ip], #-44 @ 0xffffffd4 │ │ │ │ + subseq r1, ip, ip, ror #10 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 0024e05c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -110792,17 +110792,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq sp, fp, r8, ror r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq sp, fp, r0, lsr #6 │ │ │ │ - rsbeq r7, lr, r0, ror r5 │ │ │ │ - subseq r1, ip, r8, ror #3 │ │ │ │ - subseq r1, ip, r8, ror r4 │ │ │ │ + rsbeq r7, lr, r0, ror #10 │ │ │ │ + ldrsbeq r1, [ip], #-24 @ 0xffffffe8 │ │ │ │ + subseq r1, ip, r8, ror #8 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -110939,15 +110939,15 @@ │ │ │ │ bne 24e55c │ │ │ │ ldr r1, [pc, #536] @ 24e5a4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7c3410 │ │ │ │ + b 7c3408 │ │ │ │ ldr r3, [pc, #488] @ 24e590 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 24e5a8 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -111033,15 +111033,15 @@ │ │ │ │ bne 24e55c │ │ │ │ ldr r1, [pc, #176] @ 24e5b4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7c3410 │ │ │ │ + b 7c3408 │ │ │ │ ldr r2, [pc, #152] @ 24e5b8 │ │ │ │ ldr r3, [pc, #100] @ 24e588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -111065,27 +111065,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq sp, fp, r4, ror r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, fp, r4, asr r2 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r1, ip, ip, lsr #20 │ │ │ │ + subseq r1, ip, ip, lsl sl │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x007bd094 │ │ │ │ - subseq r1, ip, r0, lsl #17 │ │ │ │ - subseq r1, ip, r4, asr r8 │ │ │ │ + subseq r1, ip, r0, ror r8 │ │ │ │ + subseq r1, ip, r4, asr #16 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ rsbseq ip, fp, ip, lsl pc │ │ │ │ - subseq r1, ip, r8, lsl #14 │ │ │ │ + ldrsheq r1, [ip], #-104 @ 0xffffff98 │ │ │ │ ldrsbeq ip, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r7, lr, r8, lsr #2 │ │ │ │ - subseq r0, ip, r0, lsr #27 │ │ │ │ - subseq r1, ip, r0, lsr r0 │ │ │ │ + rsbeq r7, lr, r8, lsl r1 │ │ │ │ + @ instruction: 0x005c0d90 │ │ │ │ + subseq r1, ip, r0, lsr #32 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -111180,17 +111180,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq ip, fp, ip, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq ip, fp, r8, lsl sp │ │ │ │ - rsbeq r6, lr, r8, ror #30 │ │ │ │ - subseq r0, ip, r0, ror #23 │ │ │ │ - subseq r0, ip, r0, ror lr │ │ │ │ + rsbeq r6, lr, r8, asr pc │ │ │ │ + ldrsbeq r0, [ip], #-176 @ 0xffffff50 │ │ │ │ + subseq r0, ip, r0, ror #28 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 0024e768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111223,17 +111223,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 24e808 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strheq r6, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - subseq r0, ip, r0, lsr fp │ │ │ │ - subseq r0, ip, r0, asr #27 │ │ │ │ + rsbeq r6, lr, r8, lsr #29 │ │ │ │ + subseq r0, ip, r0, lsr #22 │ │ │ │ + ldrheq r0, [ip], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 0024e80c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111265,15 +111265,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 24e8f0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 7c3410 │ │ │ │ + b 7c3408 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24e8c4 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24e8c4 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -111285,16 +111285,16 @@ │ │ │ │ bl 1e169c │ │ │ │ b 24e880 │ │ │ │ mov r0, r4 │ │ │ │ bl 2684c8 │ │ │ │ b 24e868 │ │ │ │ ldrsbeq ip, [fp], #-184 @ 0xffffff48 @ │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r1, ip, r8, asr #7 │ │ │ │ - subseq r1, ip, ip, ror r3 │ │ │ │ + ldrheq r1, [ip], #-56 @ 0xffffffc8 │ │ │ │ + subseq r1, ip, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 24ed38 │ │ │ │ @@ -111457,15 +111457,15 @@ │ │ │ │ bl 24e80c │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 24ebf4 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24ec40 │ │ │ │ - bl 5f5890 │ │ │ │ + bl 5f5888 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 24ebcc │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -111476,17 +111476,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 24ebf4 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 248e44 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 24ebf4 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 7a2610 │ │ │ │ + bl 7a2608 │ │ │ │ mov r0, r4 │ │ │ │ - bl 799260 │ │ │ │ + bl 799258 │ │ │ │ ldr r3, [pc, #348] @ 24ed58 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 24e99c │ │ │ │ mov r0, r4 │ │ │ │ @@ -111567,28 +111567,28 @@ │ │ │ │ rsbseq ip, fp, r4, ror #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, fp, r0, lsr #21 │ │ │ │ rsbseq ip, fp, r8, asr sl │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ - subseq r1, ip, ip, lsl #7 │ │ │ │ + subseq r1, ip, ip, ror r3 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbeq r1, r4, r0, lsr r0 │ │ │ │ - strheq r6, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - subseq r0, ip, r4, lsr r6 │ │ │ │ - subseq r1, ip, ip, asr r1 │ │ │ │ + rsbeq r1, r4, r0, lsr #32 │ │ │ │ + rsbeq r6, lr, ip, lsr #19 │ │ │ │ + subseq r0, ip, r4, lsr #12 │ │ │ │ + subseq r1, ip, ip, asr #2 │ │ │ │ andeq r0, r0, fp, lsl #21 │ │ │ │ - @ instruction: 0x006e6998 │ │ │ │ - subseq r0, ip, r0, lsl r6 │ │ │ │ - subseq r0, ip, r0, lsr #17 │ │ │ │ + rsbeq r6, lr, r8, lsl #19 │ │ │ │ + subseq r0, ip, r0, lsl #12 │ │ │ │ + @ instruction: 0x005c0890 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ - rsbeq r6, lr, r4, ror r9 │ │ │ │ - subseq r0, ip, ip, ror #11 │ │ │ │ - ldrheq r1, [ip], #-4 │ │ │ │ + rsbeq r6, lr, r4, ror #18 │ │ │ │ + ldrsbeq r0, [ip], #-92 @ 0xffffffa4 │ │ │ │ + subseq r1, ip, r4, lsr #1 │ │ │ │ andeq r0, r0, r9, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3604] @ 0xe14 │ │ │ │ @@ -111705,15 +111705,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 24bf34 │ │ │ │ ldr r1, [pc, #96] @ 24efd4 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ mov r0, r8 │ │ │ │ bl 24e80c │ │ │ │ b 24edfc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 24efd8 │ │ │ │ ldr r1, [pc, #64] @ 24efdc │ │ │ │ ldr r0, [pc, #64] @ 24efe0 │ │ │ │ @@ -111724,21 +111724,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq ip, fp, r0, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, fp, r8, lsl r6 │ │ │ │ ldrsheq ip, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, ip, ip, lsr #27 │ │ │ │ + @ instruction: 0x005c0d9c │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - @ instruction: 0x005c0c94 │ │ │ │ - strdeq r6, [lr], #-104 @ 0xffffff98 @ │ │ │ │ - subseq r0, ip, r0, ror r3 │ │ │ │ - subseq r0, ip, r0, lsl #12 │ │ │ │ + subseq r0, ip, r4, lsl #25 │ │ │ │ + rsbeq r6, lr, r8, ror #13 │ │ │ │ + subseq r0, ip, r0, ror #6 │ │ │ │ + ldrsheq r0, [ip], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 24f1c8 │ │ │ │ @@ -111828,15 +111828,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a284 │ │ │ │ ldr r1, [pc, #132] @ 24f1e4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r2, [pc, #116] @ 24f1e8 │ │ │ │ ldr r3, [pc, #84] @ 24f1cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -111856,22 +111856,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrsheq ip, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, fp, r4, ror #7 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, ip, ip, asr #23 │ │ │ │ + ldrheq r0, [ip], #-188 @ 0xffffff44 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq r0, ip, ip, lsr #21 │ │ │ │ + @ instruction: 0x005c0a9c │ │ │ │ rsbseq ip, fp, r8, lsl #5 │ │ │ │ - rsbeq r6, lr, r4, ror #9 │ │ │ │ - subseq r0, ip, ip, asr r1 │ │ │ │ - subseq r0, ip, ip, ror #7 │ │ │ │ + ldrdeq r6, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + subseq r0, ip, ip, asr #2 │ │ │ │ + ldrsbeq r0, [ip], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 24f390 │ │ │ │ ldr r2, [pc, #380] @ 24f394 │ │ │ │ @@ -111947,43 +111947,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 24f3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24f250 │ │ │ │ ldr r0, [pc, #56] @ 24f3b4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24f250 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, fp, r8, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, fp, r8, asr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, fp, r0, ror #2 │ │ │ │ andeq r4, r0, r4, asr #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, ip, r4, asr #22 │ │ │ │ - subseq r0, ip, r8, ror #22 │ │ │ │ + subseq r0, ip, r4, lsr fp │ │ │ │ + subseq r0, ip, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 24f574 │ │ │ │ mov r7, r1 │ │ │ │ @@ -112063,15 +112063,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 24a284 │ │ │ │ ldr r1, [pc, #132] @ 24f590 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r2, [pc, #116] @ 24f594 │ │ │ │ ldr r3, [pc, #84] @ 24f578 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112091,22 +112091,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq ip, fp, r4, lsr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, fp, r0, lsl r0 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrsheq r0, [ip], #-120 @ 0xffffff88 │ │ │ │ + subseq r0, ip, r8, ror #15 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq r0, ip, r0, lsl #14 │ │ │ │ + ldrsheq r0, [ip], #-96 @ 0xffffffa0 │ │ │ │ ldrsbeq fp, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r6, lr, r8, lsr r1 │ │ │ │ - ldrheq pc, [fp], #-208 @ 0xffffff30 @ │ │ │ │ - subseq r0, ip, r0, asr #32 │ │ │ │ + rsbeq r6, lr, r8, lsr #2 │ │ │ │ + subseq pc, fp, r0, lsr #27 │ │ │ │ + subseq r0, ip, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 24f924 │ │ │ │ @@ -112204,15 +112204,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a284 │ │ │ │ ldr r1, [pc, #516] @ 24f944 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r2, [pc, #500] @ 24f948 │ │ │ │ ldr r3, [pc, #464] @ 24f928 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112244,23 +112244,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 24f958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24f738 │ │ │ │ ldr r3, [pc, #324] @ 24f95c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f618 │ │ │ │ ldr r3, [pc, #292] @ 24f950 │ │ │ │ @@ -112277,40 +112277,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 24f960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24f618 │ │ │ │ ldr r0, [pc, #192] @ 24f964 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24f618 │ │ │ │ ldr r0, [pc, #164] @ 24f968 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24f738 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 24f96c │ │ │ │ ldr r1, [pc, #136] @ 24f970 │ │ │ │ ldr r0, [pc, #136] @ 24f974 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 24f978 │ │ │ │ @@ -112330,32 +112330,32 @@ │ │ │ │ rsbseq fp, fp, r4, lsr lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq fp, fp, r0, lsl #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrsbeq r0, [ip], #-92 @ 0xffffffa4 │ │ │ │ - subseq r0, ip, ip, asr #9 │ │ │ │ + subseq r0, ip, ip, asr #11 │ │ │ │ + ldrheq r0, [ip], #-76 @ 0xffffffb4 │ │ │ │ rsbseq fp, fp, r8, lsr #25 │ │ │ │ andeq r4, r0, r8, lsl #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, ip, ip, asr #15 │ │ │ │ + ldrheq r0, [ip], #-124 @ 0xffffff84 │ │ │ │ muleq r0, r0, r7 │ │ │ │ - subseq r0, ip, r8, lsl #13 │ │ │ │ - ldrsbeq r0, [ip], #-104 @ 0xffffff98 │ │ │ │ - subseq r0, ip, r4, ror #14 │ │ │ │ - rsbeq r5, lr, ip, lsr #27 │ │ │ │ - subseq pc, fp, r4, lsr #20 │ │ │ │ - ldrheq pc, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + subseq r0, ip, r8, ror r6 │ │ │ │ + subseq r0, ip, r8, asr #13 │ │ │ │ + subseq r0, ip, r4, asr r7 │ │ │ │ + @ instruction: 0x006e5d9c │ │ │ │ + subseq pc, fp, r4, lsl sl @ │ │ │ │ + subseq pc, fp, r4, lsr #25 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ - rsbeq r5, lr, r8, lsl #27 │ │ │ │ - subseq pc, fp, r0, lsl #20 │ │ │ │ - @ instruction: 0x005bfc90 │ │ │ │ + rsbeq r5, lr, r8, ror sp │ │ │ │ + ldrsheq pc, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + subseq pc, fp, r0, lsl #25 │ │ │ │ andeq r0, r0, r3, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 24fdf0 │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -112435,15 +112435,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a284 │ │ │ │ ldr r1, [pc, #820] @ 24fe10 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r2, [pc, #804] @ 24fe14 │ │ │ │ ldr r3, [pc, #768] @ 24fdf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112526,15 +112526,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a284 │ │ │ │ ldr r1, [pc, #472] @ 24fe20 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r2, [pc, #456] @ 24fe24 │ │ │ │ ldr r3, [pc, #404] @ 24fdf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112559,22 +112559,22 @@ │ │ │ │ beq 24fd78 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 24fe34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24fb70 │ │ │ │ ldr r3, [pc, #312] @ 24fe38 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24fa08 │ │ │ │ ldr r3, [pc, #280] @ 24fe2c │ │ │ │ @@ -112591,34 +112591,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 24fe3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24fa08 │ │ │ │ ldr r0, [pc, #192] @ 24fe40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24fb70 │ │ │ │ ldr r0, [pc, #172] @ 24fe44 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24fa08 │ │ │ │ ldr r3, [pc, #152] @ 24fe48 │ │ │ │ ldr r1, [pc, #152] @ 24fe4c │ │ │ │ ldr r0, [pc, #152] @ 24fe50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 24fe54 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -112637,36 +112637,36 @@ │ │ │ │ rsbseq fp, fp, r0, asr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq fp, fp, r0, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, ip, r8, ror #3 │ │ │ │ - subseq r0, ip, r0, lsr r1 │ │ │ │ + ldrsbeq r0, [ip], #-24 @ 0xffffffe8 │ │ │ │ + subseq r0, ip, r0, lsr #2 │ │ │ │ rsbseq fp, fp, ip, lsl #18 │ │ │ │ ldrsbeq fp, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - subseq r0, ip, r0, lsl #1 │ │ │ │ - subseq pc, fp, r4, asr #31 │ │ │ │ + subseq r0, ip, r0, ror r0 │ │ │ │ + ldrheq pc, [fp], #-244 @ 0xffffff0c @ │ │ │ │ rsbseq fp, fp, r0, lsr #15 │ │ │ │ andeq r3, r0, r4, lsl r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, ip, r8, lsr #8 │ │ │ │ + subseq r0, ip, r8, lsl r4 │ │ │ │ @ instruction: 0x00004bb0 │ │ │ │ - subseq r0, ip, r4, lsl r3 │ │ │ │ - subseq r0, ip, r8, ror #7 │ │ │ │ - subseq r0, ip, r8, lsr r3 │ │ │ │ - rsbeq r5, lr, r0, ror #17 │ │ │ │ - subseq pc, fp, r8, asr r5 @ │ │ │ │ - subseq pc, fp, r8, ror #15 │ │ │ │ + subseq r0, ip, r4, lsl #6 │ │ │ │ + ldrsbeq r0, [ip], #-56 @ 0xffffffc8 │ │ │ │ + subseq r0, ip, r8, lsr #6 │ │ │ │ + ldrdeq r5, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + subseq pc, fp, r8, asr #10 │ │ │ │ + ldrsbeq pc, [fp], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r3, asr #9 │ │ │ │ - strheq r5, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - subseq pc, fp, r4, lsr r5 @ │ │ │ │ - subseq pc, fp, r4, asr #15 │ │ │ │ + rsbeq r5, lr, ip, lsr #17 │ │ │ │ + subseq pc, fp, r4, lsr #10 │ │ │ │ + ldrheq pc, [fp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2502ec │ │ │ │ ldr r2, [pc, #1132] @ 2502f0 │ │ │ │ @@ -112879,15 +112879,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a284 │ │ │ │ ldr r1, [pc, #324] @ 250310 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r2, [pc, #308] @ 250314 │ │ │ │ ldr r3, [pc, #268] @ 2502f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112919,33 +112919,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 250324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24fec0 │ │ │ │ ldr r0, [pc, #128] @ 250328 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 24fec0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 25032c │ │ │ │ ldr r1, [pc, #92] @ 250330 │ │ │ │ ldr r0, [pc, #92] @ 250334 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 250338 │ │ │ │ @@ -112954,28 +112954,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq fp, fp, ip, ror r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, fp, ip, asr r5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq pc, fp, r4, lsr sp @ │ │ │ │ + subseq pc, fp, r4, lsr #26 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - subseq pc, fp, r0, asr #20 │ │ │ │ + subseq pc, fp, r0, lsr sl @ │ │ │ │ rsbseq fp, fp, ip, lsl r2 │ │ │ │ muleq r0, r0, r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, fp, ip, lsl pc @ │ │ │ │ - subseq pc, fp, r0, ror pc @ │ │ │ │ - rsbeq r5, lr, r0, asr #7 │ │ │ │ - subseq pc, fp, r8, lsr r0 @ │ │ │ │ - subseq pc, fp, r8, asr #5 │ │ │ │ + subseq pc, fp, ip, lsl #30 │ │ │ │ + subseq pc, fp, r0, ror #30 │ │ │ │ + strheq r5, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + subseq pc, fp, r8, lsr #32 │ │ │ │ + ldrheq pc, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -113083,15 +113083,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 24bf34 │ │ │ │ ldr r1, [pc, #540] @ 250718 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r2, [pc, #524] @ 25071c │ │ │ │ ldr r3, [pc, #488] @ 2506fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113144,24 +113144,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 250730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 250404 │ │ │ │ ldr r2, [pc, #264] @ 250734 │ │ │ │ ldr r3, [pc, #204] @ 2506fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -113178,15 +113178,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 250738 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 250404 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 25073c │ │ │ │ ldr r1, [pc, #168] @ 250740 │ │ │ │ ldr r0, [pc, #168] @ 250744 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 250748 │ │ │ │ @@ -113213,36 +113213,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq fp, fp, ip, lsl #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, fp, ip, ror r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrsheq pc, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + subseq pc, fp, r0, ror #15 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq pc, fp, r0, lsl r7 @ │ │ │ │ + subseq pc, fp, r0, lsl #14 │ │ │ │ rsbseq sl, fp, ip, ror #29 │ │ │ │ ldrheq sl, [fp], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, r0, ror #22 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, fp, r4, lsr #25 │ │ │ │ + @ instruction: 0x005bfc94 │ │ │ │ ldrsbeq sl, [fp], #-208 @ 0xffffff30 @ │ │ │ │ - subseq pc, fp, r8, lsr #25 │ │ │ │ - strdeq r4, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - subseq lr, fp, r4, ror ip │ │ │ │ - @ instruction: 0x005bf79c │ │ │ │ + @ instruction: 0x005bfc98 │ │ │ │ + rsbeq r4, lr, ip, ror #31 │ │ │ │ + subseq lr, fp, r4, ror #24 │ │ │ │ + subseq pc, fp, ip, lsl #15 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ - ldrdeq r4, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - subseq lr, fp, r4, asr ip │ │ │ │ - subseq pc, fp, r0, asr #23 │ │ │ │ - strheq r4, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - subseq lr, fp, ip, lsr #24 │ │ │ │ - ldrheq lr, [fp], #-236 @ 0xffffff14 │ │ │ │ + rsbeq r4, lr, r8, asr #31 │ │ │ │ + subseq lr, fp, r4, asr #24 │ │ │ │ + ldrheq pc, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r4, lr, r4, lsr #31 │ │ │ │ + subseq lr, fp, ip, lsl ip │ │ │ │ + subseq lr, fp, ip, lsr #29 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #4076] @ 251770 │ │ │ │ @@ -113291,15 +113291,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 250d0c │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2519ec │ │ │ │ ldr r0, [pc, #3900] @ 251780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 250fd0 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2519e4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2514d8 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -113333,15 +113333,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 251d18 │ │ │ │ ldr r0, [pc, #3736] @ 251784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 250d0c │ │ │ │ cmp r7, #1 │ │ │ │ beq 251474 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -113422,26 +113422,26 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldrb r1, [r6, #16] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 807774 │ │ │ │ + bl 80776c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ lsl r9, r9, #16 │ │ │ │ lsr r9, r9, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ - bl 807774 │ │ │ │ + bl 80776c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r5, #0 │ │ │ │ lsl r3, r5, r3 │ │ │ │ moveq r5, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ moveq lr, r9 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -113750,15 +113750,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 24bf34 │ │ │ │ ldr r1, [pc, #2132] @ 2517bc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e80c │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 250c68 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 250fa4 │ │ │ │ @@ -114075,15 +114075,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 250f7c │ │ │ │ mov r0, #8 │ │ │ │ b 250d2c │ │ │ │ ldr r0, [pc, #856] @ 2517dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 250d0c │ │ │ │ b 250fdc │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -114265,75 +114265,75 @@ │ │ │ │ ldr r8, [pc, #76] @ 2517b4 │ │ │ │ ldr r6, [pc, #68] @ 2517b0 │ │ │ │ add r9, sp, #112 @ 0x70 │ │ │ │ b 25187c │ │ │ │ rsbseq sl, fp, r8, ror ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, fp, r0, ror #24 │ │ │ │ - @ instruction: 0x006e4d96 │ │ │ │ - subseq pc, fp, r8, lsr ip @ │ │ │ │ - subseq pc, fp, r4, lsl #26 │ │ │ │ + rsbeq r4, lr, r6, lsl #27 │ │ │ │ + subseq pc, fp, r8, lsr #24 │ │ │ │ + ldrsheq pc, [fp], #-196 @ 0xffffff3c @ │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb774 │ │ │ │ - rsbeq r4, lr, r4, lsl #18 │ │ │ │ - rsbeq r4, lr, r0, asr #19 │ │ │ │ + strdeq r4, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + strheq r4, [lr], #-144 @ 0xffffff70 @ │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ rsbseq sl, fp, r8, asr #13 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrheq lr, [fp], #-208 @ 0xffffff30 │ │ │ │ + subseq lr, fp, r0, lsr #27 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - subseq lr, fp, r8, lsr #25 │ │ │ │ + @ instruction: 0x005bec98 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ @ instruction: 0x007c8590 │ │ │ │ - subseq lr, fp, ip, ror #17 │ │ │ │ + ldrsbeq lr, [fp], #-140 @ 0xffffff74 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - subseq lr, fp, r4, ror #15 │ │ │ │ + ldrsbeq lr, [fp], #-116 @ 0xffffff8c │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - ldrsbeq lr, [fp], #-240 @ 0xffffff10 │ │ │ │ + subseq lr, fp, r0, asr #31 │ │ │ │ andeq r3, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff91f8 │ │ │ │ - @ instruction: 0x005be590 │ │ │ │ - subseq lr, fp, ip, ror r2 │ │ │ │ - subseq lr, fp, r8, lsr sl │ │ │ │ - subseq lr, fp, ip, ror #19 │ │ │ │ - subseq lr, fp, ip, asr r9 │ │ │ │ - subseq lr, fp, r4, ror #21 │ │ │ │ + subseq lr, fp, r0, lsl #11 │ │ │ │ + subseq lr, fp, ip, ror #4 │ │ │ │ + subseq lr, fp, r8, lsr #20 │ │ │ │ + ldrsbeq lr, [fp], #-156 @ 0xffffff64 │ │ │ │ + subseq lr, fp, ip, asr #18 │ │ │ │ + ldrsbeq lr, [fp], #-164 @ 0xffffff5c │ │ │ │ andeq r3, r0, r8, asr #1 │ │ │ │ - rsbeq r3, lr, r8, lsl fp │ │ │ │ + rsbeq r3, lr, r8, lsl #22 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r4, lsr #16 │ │ │ │ - @ instruction: 0x005bea98 │ │ │ │ + subseq lr, fp, r8, lsl #21 │ │ │ │ andeq r3, r0, r8, lsl pc │ │ │ │ - subseq lr, fp, r4, lsr #21 │ │ │ │ + @ instruction: 0x005bea94 │ │ │ │ @ instruction: 0xffffdc64 │ │ │ │ @ instruction: 0xffff6cbc │ │ │ │ @ instruction: 0xffffd860 │ │ │ │ - @ instruction: 0x005be89c │ │ │ │ + subseq lr, fp, ip, lsl #17 │ │ │ │ andeq r3, r0, r8, lsl #31 │ │ │ │ - subseq lr, fp, r8, lsr #13 │ │ │ │ + @ instruction: 0x005be698 │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ - ldrsbeq lr, [fp], #-96 @ 0xffffffa0 │ │ │ │ + subseq lr, fp, r0, asr #13 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, fp, r4, lsr #14 │ │ │ │ - subseq lr, fp, r4, lsl #18 │ │ │ │ - ldrheq lr, [fp], #-80 @ 0xffffffb0 │ │ │ │ - ldrheq lr, [fp], #-116 @ 0xffffff8c │ │ │ │ - subseq lr, fp, r0, lsl #12 │ │ │ │ - subseq lr, fp, r0, asr #13 │ │ │ │ - rsbeq r3, lr, r0, asr #13 │ │ │ │ - subseq sp, fp, r8, lsr r3 │ │ │ │ - subseq sp, fp, r8, asr #11 │ │ │ │ + subseq lr, fp, r4, lsl r7 │ │ │ │ + ldrsheq lr, [fp], #-132 @ 0xffffff7c │ │ │ │ + subseq lr, fp, r0, lsr #11 │ │ │ │ + subseq lr, fp, r4, lsr #15 │ │ │ │ + ldrsheq lr, [fp], #-80 @ 0xffffffb0 │ │ │ │ + ldrheq lr, [fp], #-96 @ 0xffffffa0 │ │ │ │ + strheq r3, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq sp, fp, r8, lsr #6 │ │ │ │ + ldrheq sp, [fp], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ ldr fp, [r4] │ │ │ │ ldr sl, [r4, #4] │ │ │ │ ldrb r2, [r5, #640] @ 0x280 │ │ │ │ ldrb r3, [r5, #644] @ 0x284 │ │ │ │ cmp sl, r6 │ │ │ │ cmpeq fp, r8 │ │ │ │ @@ -114400,32 +114400,32 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 251874 │ │ │ │ ldr r1, [pc, #-420] @ 2517ec │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ b 250b40 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 24fe68 │ │ │ │ b 250d0c │ │ │ │ mov r0, #4 │ │ │ │ b 250d2c │ │ │ │ ldr r0, [pc, #-464] @ 2517f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 250d0c │ │ │ │ b 250fdc │ │ │ │ ldr r0, [pc, #-488] @ 2517f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 250fd0 │ │ │ │ mov r0, #2 │ │ │ │ b 250d2c │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 251d10 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -114433,24 +114433,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24f3b8 │ │ │ │ b 250d0c │ │ │ │ ldr r0, [pc, #-544] @ 2517f8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 250d0c │ │ │ │ b 250fdc │ │ │ │ ldr r0, [pc, #-576] @ 2517fc │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 250d0c │ │ │ │ b 250fdc │ │ │ │ mov r0, sl │ │ │ │ b 250ad4 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -114469,15 +114469,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 23a024 │ │ │ │ ldr r3, [pc, #-672] @ 251800 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #-684] @ 25180c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 251d74 │ │ │ │ mov r3, r7 │ │ │ │ @@ -114556,25 +114556,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1052] @ 251814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 250d0c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 251b44 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 251b44 │ │ │ │ @@ -114606,26 +114606,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1248] @ 25181c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 251074 │ │ │ │ mov r0, #3 │ │ │ │ bl 449d34 │ │ │ │ b 250d0c │ │ │ │ bl 44a4a0 │ │ │ │ b 250d0c │ │ │ │ ldr r2, [pc, #-1280] @ 251820 │ │ │ │ @@ -114645,15 +114645,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 427ecc │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 250d0c │ │ │ │ ldr r0, [pc, #-1344] @ 25182c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 250d0c │ │ │ │ ldr r3, [pc, #-1356] @ 251830 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 251ac8 │ │ │ │ ldr r3, [pc, #-1356] @ 251844 │ │ │ │ @@ -114671,25 +114671,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1480] @ 251834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 251ac8 │ │ │ │ ldr r3, [pc, #-1492] @ 251838 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2508c4 │ │ │ │ ldr r3, [pc, #-1500] @ 251844 │ │ │ │ @@ -114706,22 +114706,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1600] @ 25183c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2508c8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1616] @ 251840 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 251af4 │ │ │ │ @@ -114739,70 +114739,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1716] @ 25184c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 251af4 │ │ │ │ ldr r0, [pc, #-1728] @ 251850 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 251074 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-1764] @ 251854 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 251ac8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 807774 │ │ │ │ + bl 80776c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ lsl lr, r9, r3 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ b 250ac0 │ │ │ │ ldr r0, [pc, #-1828] @ 251858 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 250d0c │ │ │ │ ldr r0, [pc, #-1860] @ 25185c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2508c4 │ │ │ │ ldr r0, [pc, #-1880] @ 251860 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 251af4 │ │ │ │ ldr r3, [pc, #-1900] @ 251864 │ │ │ │ ldr r1, [pc, #-1900] @ 251868 │ │ │ │ ldr r0, [pc, #-1900] @ 25186c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1904] @ 251870 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -114923,18 +114923,18 @@ │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrsbeq r9, [fp], #-52 @ 0xffffffcc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq r9, fp, ip, asr r3 │ │ │ │ rsbseq r9, fp, r8, lsl r3 │ │ │ │ - rsbeq r3, lr, r4, lsr #10 │ │ │ │ - rsbeq r3, lr, r0, lsl #10 │ │ │ │ - subseq sp, fp, r8, ror r1 │ │ │ │ - subseq sp, fp, r8, lsl #8 │ │ │ │ + rsbeq r3, lr, r4, lsl r5 │ │ │ │ + strdeq r3, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + subseq sp, fp, r8, ror #2 │ │ │ │ + ldrsheq sp, [fp], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1640] @ 252858 │ │ │ │ ldr r3, [pc, #1640] @ 25285c │ │ │ │ @@ -114973,15 +114973,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r4, [r4, #944] @ 0x3b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 25225c │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -115014,15 +115014,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r4, [r4, #944] @ 0x3b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2522e0 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -115126,15 +115126,15 @@ │ │ │ │ bl 24bf34 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a8cc │ │ │ │ ldr r1, [pc, #932] @ 25288c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e80c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25251c │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -115276,23 +115276,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2528a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2523b0 │ │ │ │ ldr r3, [pc, #308] @ 2528ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252618 │ │ │ │ ldr r3, [pc, #276] @ 2528a0 │ │ │ │ @@ -115308,78 +115308,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2528b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252618 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2528b4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2523b0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2528b8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252618 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2528bc │ │ │ │ ldr r1, [pc, #128] @ 2528c0 │ │ │ │ ldr r0, [pc, #128] @ 2528c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2528c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r9, fp, ip, lsl #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r9, [fp], #-16 @ │ │ │ │ - subseq sp, fp, r4, asr #19 │ │ │ │ + ldrheq sp, [fp], #-148 @ 0xffffff6c │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq sp, fp, r0, lsr r9 │ │ │ │ + subseq sp, fp, r0, lsr #18 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xffff9f04 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff8468 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq sp, fp, ip, lsl #16 │ │ │ │ + ldrsheq sp, [fp], #-124 @ 0xffffff84 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - subseq sp, fp, r4, lsr #14 │ │ │ │ + subseq sp, fp, r4, lsl r7 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ rsbseq r8, fp, ip, lsr #27 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq lr, [fp], #-28 @ 0xffffffe4 │ │ │ │ + subseq lr, fp, ip, lsr #3 │ │ │ │ andeq r2, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0x005be098 │ │ │ │ - subseq lr, fp, r8, ror r1 │ │ │ │ - ldrheq lr, [fp], #-4 │ │ │ │ - rsbeq r2, lr, r4, asr lr │ │ │ │ - subseq ip, fp, ip, asr #21 │ │ │ │ - subseq ip, fp, ip, asr sp │ │ │ │ + subseq lr, fp, r8, lsl #1 │ │ │ │ + subseq lr, fp, r8, ror #2 │ │ │ │ + subseq lr, fp, r4, lsr #1 │ │ │ │ + rsbeq r2, lr, r4, asr #28 │ │ │ │ + ldrheq ip, [fp], #-172 @ 0xffffff54 │ │ │ │ + subseq ip, fp, ip, asr #26 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 252fc0 │ │ │ │ ldr r3, [pc, #1756] @ 252fc4 │ │ │ │ @@ -115455,22 +115455,22 @@ │ │ │ │ bne 2529ac │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5ed27c │ │ │ │ + bl 5ed274 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 252b18 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 5eda88 │ │ │ │ + bl 5eda80 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 252bf8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 1e2d94 │ │ │ │ @@ -115488,15 +115488,15 @@ │ │ │ │ bl 24e80c │ │ │ │ ldr r3, [pc, #1352] @ 252fd0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 5edad0 │ │ │ │ + bl 5edac8 │ │ │ │ ldr r2, [pc, #1328] @ 252fd4 │ │ │ │ ldr r3, [pc, #1308] @ 252fc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115511,34 +115511,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 252d20 │ │ │ │ mov r0, r5 │ │ │ │ bl 252004 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5edad0 │ │ │ │ + bl 5edac8 │ │ │ │ b 252a9c │ │ │ │ ldr r3, [pc, #1224] @ 252fcc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 252ca0 │ │ │ │ mov r9, #0 │ │ │ │ b 252ae8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 7caf60 │ │ │ │ + bl 7caf58 │ │ │ │ ldr r3, [pc, #1184] @ 252fcc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 252db8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ b 252b10 │ │ │ │ ldr r3, [pc, #1148] @ 252fcc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 252b10 │ │ │ │ ldr r3, [pc, #1140] @ 252fd8 │ │ │ │ @@ -115560,40 +115560,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [pc, #1056] @ 252fe4 │ │ │ │ ldr r3, [pc, #1056] @ 252fe8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 252fec │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252b10 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7caf60 │ │ │ │ + bl 7caf58 │ │ │ │ ldr r3, [pc, #964] @ 252fcc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 252e48 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ b 252ae8 │ │ │ │ ldr r3, [pc, #964] @ 252ff0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252a6c │ │ │ │ ldr r3, [pc, #924] @ 252fdc │ │ │ │ @@ -115609,22 +115609,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 252ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252a6c │ │ │ │ ldr r3, [pc, #816] @ 252fd8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252b10 │ │ │ │ ldr r3, [pc, #800] @ 252fdc │ │ │ │ @@ -115641,15 +115641,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [pc, #752] @ 252ff8 │ │ │ │ ldr r3, [pc, #752] @ 252ffc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 253000 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -115672,29 +115672,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #640] @ 253004 │ │ │ │ ldr r2, [pc, #640] @ 253008 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 25300c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252ae8 │ │ │ │ ldr r3, [pc, #536] @ 252fd8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252b3c │ │ │ │ ldr r3, [pc, #520] @ 252fdc │ │ │ │ @@ -115710,27 +115710,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #500] @ 253010 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 253014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252b3c │ │ │ │ ldr r3, [pc, #392] @ 252fd8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252c18 │ │ │ │ ldr r3, [pc, #376] @ 252fdc │ │ │ │ @@ -115746,124 +115746,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #364] @ 253018 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 25301c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252c18 │ │ │ │ ldr r0, [pc, #320] @ 253020 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252a6c │ │ │ │ ldr r1, [pc, #300] @ 253024 │ │ │ │ ldr r3, [pc, #300] @ 253028 │ │ │ │ ldr r0, [pc, #300] @ 25302c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252ae8 │ │ │ │ ldr r0, [pc, #268] @ 253030 │ │ │ │ ldr r3, [pc, #268] @ 253034 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 253038 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252b10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 25303c │ │ │ │ ldr r0, [pc, #232] @ 253040 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252c18 │ │ │ │ ldr r0, [pc, #208] @ 253044 │ │ │ │ ldr r3, [pc, #208] @ 253048 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 25304c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252b10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 253050 │ │ │ │ ldr r0, [pc, #172] @ 253054 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 252b3c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, fp, r8, lsl fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r8, [fp], #-172 @ 0xffffff54 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xffffbe64 │ │ │ │ rsbseq r8, fp, r8, asr r9 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq fp, r3, r8, lsl #29 │ │ │ │ - subseq sp, fp, r8, asr lr │ │ │ │ - ldrsheq sp, [fp], #-208 @ 0xffffff30 │ │ │ │ + rsbeq fp, r3, r8, ror lr │ │ │ │ + subseq sp, fp, r8, asr #28 │ │ │ │ + subseq sp, fp, r0, ror #27 │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - subseq sp, fp, r0, ror #28 │ │ │ │ - rsbeq fp, r3, r4, asr #26 │ │ │ │ - subseq sp, fp, r8, ror sp │ │ │ │ - subseq sp, fp, ip, lsr #25 │ │ │ │ - rsbeq fp, r3, r8, asr #25 │ │ │ │ - subseq sp, fp, ip, asr #26 │ │ │ │ - subseq sp, fp, r8, lsl ip │ │ │ │ - subseq sp, fp, ip, ror ip │ │ │ │ - subseq sp, fp, r8, lsl #23 │ │ │ │ - subseq sp, fp, r4, lsl #24 │ │ │ │ - ldrsheq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ - subseq sp, fp, r8, asr ip │ │ │ │ - rsbeq fp, r3, r0, asr fp │ │ │ │ - ldrsbeq sp, [fp], #-176 @ 0xffffff50 │ │ │ │ - subseq sp, fp, r8, lsr #22 │ │ │ │ - rsbeq fp, r3, r8, lsr #22 │ │ │ │ - subseq sp, fp, r4, asr fp │ │ │ │ - ldrsheq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ - subseq sp, fp, ip, asr fp │ │ │ │ - ldrsbeq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ - ldrdeq fp, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - subseq sp, fp, r0, lsr #21 │ │ │ │ - subseq sp, fp, r8, lsr #21 │ │ │ │ - ldrsheq sp, [fp], #-164 @ 0xffffff5c │ │ │ │ - subseq sp, fp, r4, lsl #21 │ │ │ │ + subseq sp, fp, r0, asr lr │ │ │ │ + rsbeq fp, r3, r4, lsr sp │ │ │ │ + subseq sp, fp, r8, ror #26 │ │ │ │ + @ instruction: 0x005bdc9c │ │ │ │ + strheq fp, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + subseq sp, fp, ip, lsr sp │ │ │ │ + subseq sp, fp, r8, lsl #24 │ │ │ │ + subseq sp, fp, ip, ror #24 │ │ │ │ + subseq sp, fp, r8, ror fp │ │ │ │ + ldrsheq sp, [fp], #-180 @ 0xffffff4c │ │ │ │ + subseq sp, fp, r8, ror #21 │ │ │ │ + subseq sp, fp, r8, asr #24 │ │ │ │ + rsbeq fp, r3, r0, asr #22 │ │ │ │ + subseq sp, fp, r0, asr #23 │ │ │ │ + subseq sp, fp, r8, lsl fp │ │ │ │ + rsbeq fp, r3, r8, lsl fp │ │ │ │ + subseq sp, fp, r4, asr #22 │ │ │ │ + subseq sp, fp, r8, ror #21 │ │ │ │ + subseq sp, fp, ip, asr #22 │ │ │ │ + subseq sp, fp, r8, asr #21 │ │ │ │ + rsbeq fp, r3, r8, asr #21 │ │ │ │ + @ instruction: 0x005bda90 │ │ │ │ + @ instruction: 0x005bda98 │ │ │ │ + subseq sp, fp, r4, ror #21 │ │ │ │ + subseq sp, fp, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #1124] @ 2534d8 │ │ │ │ mov r8, r3 │ │ │ │ @@ -115898,97 +115898,97 @@ │ │ │ │ bl 1e103c │ │ │ │ add r3, pc, #992 @ 0x3e0 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 58996c │ │ │ │ + bl 589964 │ │ │ │ ldr r3, [pc, #992] @ 2534ec │ │ │ │ ldr r2, [pc, #992] @ 2534f0 │ │ │ │ ldr r1, [pc, #992] @ 2534f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 58996c │ │ │ │ + bl 589964 │ │ │ │ ldr r1, [pc, #952] @ 2534f8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r1, [pc, #932] @ 2534fc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r1, [pc, #916] @ 253500 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #896] @ 253504 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #876] @ 253508 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #856] @ 25350c │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #836] @ 253510 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #816] @ 253514 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r1, [pc, #800] @ 253518 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #780] @ 25351c │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #760] @ 253520 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ ldr r1, [pc, #740] @ 253524 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ cmp r9, #0 │ │ │ │ beq 253584 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ str r3, [r4, #476] @ 0x1dc │ │ │ │ @@ -116005,15 +116005,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2363dc │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5e1228 │ │ │ │ + bl 5e1220 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 253650 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 253634 │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -116026,55 +116026,55 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 1e103c │ │ │ │ mov r1, fp │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 5d9ad0 │ │ │ │ + bl 5d9ac8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 253348 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ bl 2489f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77e8f0 │ │ │ │ + bl 77e8e8 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 253378 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 7992bc │ │ │ │ + bl 7992b4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2533a4 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 248e44 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2533a4 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 7a23fc │ │ │ │ + bl 7a23f4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 799260 │ │ │ │ + bl 799258 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 248440 │ │ │ │ ldr r2, [pc, #372] @ 25352c │ │ │ │ mvn r3, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -116082,22 +116082,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r8, [r4, #676] @ 0x2a4 │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ ldr r2, [pc, #324] @ 253530 │ │ │ │ ldr r0, [pc, #324] @ 253534 │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r6, r5, #102400 @ 0x19000 │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r6, #948] @ 0x3b4 │ │ │ │ str r8, [r6, #944] @ 0x3b0 │ │ │ │ @@ -116149,51 +116149,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq r8, fp, r4, lsl #7 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ rsbseq r8, fp, r4, asr r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r2, lr, r4, lsl #11 │ │ │ │ - subseq r8, fp, r8, lsr ip │ │ │ │ - subseq r8, fp, ip, asr #24 │ │ │ │ - ldrheq sp, [fp], #-164 @ 0xffffff5c │ │ │ │ - subseq sp, fp, ip, lsr #21 │ │ │ │ - subseq sp, fp, r8, lsr #21 │ │ │ │ + rsbeq r2, lr, r4, ror r5 │ │ │ │ + subseq r8, fp, r8, lsr #24 │ │ │ │ + subseq r8, fp, ip, lsr ip │ │ │ │ subseq sp, fp, r4, lsr #21 │ │ │ │ @ instruction: 0x005bda9c │ │ │ │ @ instruction: 0x005bda98 │ │ │ │ - @ instruction: 0x005bda98 │ │ │ │ - @ instruction: 0x005bda94 │ │ │ │ @ instruction: 0x005bda94 │ │ │ │ + subseq sp, fp, ip, lsl #21 │ │ │ │ subseq sp, fp, r8, lsl #21 │ │ │ │ - subseq sp, fp, ip, ror sl │ │ │ │ - subseq sp, fp, r4, ror sl │ │ │ │ + subseq sp, fp, r8, lsl #21 │ │ │ │ + subseq sp, fp, r4, lsl #21 │ │ │ │ + subseq sp, fp, r4, lsl #21 │ │ │ │ + subseq sp, fp, r8, ror sl │ │ │ │ + subseq sp, fp, ip, ror #20 │ │ │ │ + subseq sp, fp, r4, ror #20 │ │ │ │ andeq r4, r0, r8, lsl #21 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - ldrsbeq sp, [fp], #-136 @ 0xffffff78 │ │ │ │ + subseq sp, fp, r8, asr #17 │ │ │ │ @ instruction: 0xffff63a0 │ │ │ │ rsbseq r7, fp, r8, ror #30 │ │ │ │ andeq r2, r0, r0, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq sp, fp, r0, ror #13 │ │ │ │ + ldrsbeq sp, [fp], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ @ instruction: 0xffffb774 │ │ │ │ @ instruction: 0xffffa318 │ │ │ │ @ instruction: 0x007b7d9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r4, r0, r0, ror #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, fp, r0, ror r4 │ │ │ │ - subseq sp, fp, r0, lsr #9 │ │ │ │ - rsbeq r1, lr, r8, asr pc │ │ │ │ - ldrsbeq fp, [fp], #-176 @ 0xffffff50 │ │ │ │ - subseq fp, fp, r0, ror #28 │ │ │ │ + subseq sp, fp, r0, ror #8 │ │ │ │ + @ instruction: 0x005bd490 │ │ │ │ + rsbeq r1, lr, r8, asr #30 │ │ │ │ + subseq fp, fp, r0, asr #23 │ │ │ │ + subseq fp, fp, r0, asr lr │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ cmp r8, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 253258 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -116202,15 +116202,15 @@ │ │ │ │ b 253260 │ │ │ │ ldr r2, [pc, #-116] @ 25353c │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ b 253304 │ │ │ │ ldr r1, [pc, #-144] @ 253540 │ │ │ │ ldr r3, [pc, #-144] @ 253544 │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 253730 │ │ │ │ @@ -116236,15 +116236,15 @@ │ │ │ │ bl 23db00 │ │ │ │ b 253440 │ │ │ │ ldr r2, [pc, #-232] @ 253554 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ b 253304 │ │ │ │ bl 1e169c │ │ │ │ b 2532bc │ │ │ │ ldr r2, [pc, #-264] @ 253558 │ │ │ │ ldr r3, [pc, #-264] @ 25355c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -116278,28 +116278,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-416] @ 25356c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2530cc │ │ │ │ ldr r0, [pc, #-428] @ 253570 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2530c8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-452] @ 253574 │ │ │ │ ldr r1, [pc, #-452] @ 253578 │ │ │ │ ldr r0, [pc, #-452] @ 25357c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-456] @ 253580 │ │ │ │ @@ -116323,53 +116323,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 253814 │ │ │ │ ldr r1, [pc, #108] @ 25382c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0c14 │ │ │ │ + bl 5e0c0c │ │ │ │ ldr ip, [pc, #100] @ 253830 │ │ │ │ ldr r2, [pc, #100] @ 253834 │ │ │ │ ldr r1, [pc, #100] @ 253838 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e19d4 │ │ │ │ + bl 5e19cc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253058 │ │ │ │ ldr r1, [pc, #32] @ 25383c │ │ │ │ add r1, pc, r1 │ │ │ │ b 2537c0 │ │ │ │ - rsbeq r1, lr, r8, lsl pc │ │ │ │ - ldrsbeq r8, [fp], #-80 @ 0xffffffb0 │ │ │ │ - ldrheq r8, [fp], #-92 @ 0xffffffa4 │ │ │ │ - subseq sp, fp, r8, lsr r5 │ │ │ │ - rsbeq r1, lr, r4, asr #29 │ │ │ │ - subseq r8, fp, r8, ror r5 │ │ │ │ - subseq r8, fp, r4, lsl #11 │ │ │ │ - subseq sp, fp, ip, asr #9 │ │ │ │ + rsbeq r1, lr, r8, lsl #30 │ │ │ │ + subseq r8, fp, r0, asr #11 │ │ │ │ + subseq r8, fp, ip, lsr #11 │ │ │ │ + subseq sp, fp, r8, lsr #10 │ │ │ │ + strheq r1, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + subseq r8, fp, r8, ror #10 │ │ │ │ + subseq r8, fp, r4, ror r5 │ │ │ │ + ldrheq sp, [fp], #-76 @ 0xffffffb4 │ │ │ │ │ │ │ │ 00253840 : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -116413,15 +116413,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 7f83e4 │ │ │ │ + bl 7f83dc │ │ │ │ ldr r6, [pc, #436] @ 253ab4 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 25399c │ │ │ │ ldr r1, [pc, #424] @ 253ab8 │ │ │ │ ldr r3, [pc, #424] @ 253abc │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -116457,23 +116457,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 7caf60 │ │ │ │ + bl 7caf58 │ │ │ │ ldr r3, [pc, #280] @ 253ac8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2539d4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 252004 │ │ │ │ b 253958 │ │ │ │ ldr r3, [pc, #240] @ 253acc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -116491,35 +116491,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #160] @ 253ad8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 253adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2539c0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 253ae0 │ │ │ │ ldr r0, [pc, #116] @ 253ae4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2539c0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 253ae8 │ │ │ │ ldr r1, [pc, #88] @ 253aec │ │ │ │ ldr r0, [pc, #88] @ 253af0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 253af4 │ │ │ │ @@ -116534,21 +116534,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ @ instruction: 0x007b7a9c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, fp, r8, asr #5 │ │ │ │ - subseq ip, fp, r0, ror pc │ │ │ │ - @ instruction: 0x005bd294 │ │ │ │ - ldrheq ip, [fp], #-252 @ 0xffffff04 │ │ │ │ - rsbeq r1, lr, r0, lsl #24 │ │ │ │ - subseq fp, fp, r8, ror r8 │ │ │ │ - subseq fp, fp, r8, lsl #22 │ │ │ │ + ldrheq sp, [fp], #-40 @ 0xffffffd8 │ │ │ │ + subseq ip, fp, r0, ror #30 │ │ │ │ + subseq sp, fp, r4, lsl #5 │ │ │ │ + subseq ip, fp, ip, lsr #31 │ │ │ │ + strdeq r1, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + subseq fp, fp, r8, ror #16 │ │ │ │ + ldrsheq fp, [fp], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 253f98 │ │ │ │ ldr ip, [pc, #1160] @ 253f9c │ │ │ │ @@ -116725,22 +116725,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 253fcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 253cec │ │ │ │ ldr r3, [pc, #460] @ 253fd0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 253d08 │ │ │ │ @@ -116757,28 +116757,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #372] @ 253fd4 │ │ │ │ ldr r3, [pc, #372] @ 253fd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 253fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 253d08 │ │ │ │ ldr r3, [pc, #328] @ 253fe0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 253d64 │ │ │ │ ldr r3, [pc, #280] @ 253fc4 │ │ │ │ @@ -116795,85 +116795,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 253fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 253d64 │ │ │ │ ldr r0, [pc, #208] @ 253fe8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 253cec │ │ │ │ ldr r0, [pc, #184] @ 253fec │ │ │ │ ldr r3, [pc, #184] @ 253ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 253ff4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 253d08 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 253ff8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 253d64 │ │ │ │ ldr r3, [pc, #128] @ 253ffc │ │ │ │ ldr r1, [pc, #128] @ 254000 │ │ │ │ ldr r0, [pc, #128] @ 254004 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 254008 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r7, fp, r8, ror #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, fp, ip, asr #3 │ │ │ │ + ldrheq sp, [fp], #-28 @ 0xffffffe4 │ │ │ │ @ instruction: 0x007b789c │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrsbeq r7, [fp], #-112 @ 0xffffff90 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xffffab80 │ │ │ │ andeq r3, r0, r4, lsl #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, fp, ip, lsr pc │ │ │ │ + subseq ip, fp, ip, lsr #30 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq sl, r3, ip, ror #23 │ │ │ │ - subseq ip, fp, r8, asr #30 │ │ │ │ - subseq ip, fp, r0, asr #22 │ │ │ │ + ldrdeq sl, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + subseq ip, fp, r8, lsr pc │ │ │ │ + subseq ip, fp, r0, lsr fp │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - ldrsheq ip, [fp], #-176 @ 0xffffff50 │ │ │ │ - subseq ip, fp, r8, asr lr │ │ │ │ - rsbeq sl, r3, r8, lsl fp │ │ │ │ - subseq ip, fp, ip, ror #28 │ │ │ │ - subseq ip, fp, r8, ror #21 │ │ │ │ - ldrsbeq ip, [fp], #-184 @ 0xffffff48 │ │ │ │ - rsbeq r1, lr, r4, lsl r7 │ │ │ │ - subseq fp, fp, ip, lsl #7 │ │ │ │ - subseq fp, fp, ip, lsl r6 │ │ │ │ + subseq ip, fp, r0, ror #23 │ │ │ │ + subseq ip, fp, r8, asr #28 │ │ │ │ + rsbeq sl, r3, r8, lsl #22 │ │ │ │ + subseq ip, fp, ip, asr lr │ │ │ │ + ldrsbeq ip, [fp], #-168 @ 0xffffff58 │ │ │ │ + subseq ip, fp, r8, asr #23 │ │ │ │ + rsbeq r1, lr, r4, lsl #14 │ │ │ │ + subseq fp, fp, ip, ror r3 │ │ │ │ + subseq fp, fp, ip, lsl #12 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 25442c │ │ │ │ ldr r3, [pc, #1032] @ 254430 │ │ │ │ @@ -116963,24 +116963,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 254454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 254070 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 24e05c │ │ │ │ mov r0, r4 │ │ │ │ bl 24e80c │ │ │ │ b 254110 │ │ │ │ @@ -117002,22 +117002,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 25445c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 254460 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 25426c │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -117044,28 +117044,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #396] @ 254468 │ │ │ │ ldr r3, [pc, #396] @ 25446c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 254470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 254070 │ │ │ │ ldr r3, [pc, #352] @ 254474 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 254278 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -117073,15 +117073,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 254478 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 254070 │ │ │ │ ldr r3, [pc, #296] @ 25447c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25411c │ │ │ │ ldr r3, [pc, #228] @ 25444c │ │ │ │ @@ -117098,74 +117098,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 254480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 25411c │ │ │ │ ldr r0, [pc, #176] @ 254484 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 254248 │ │ │ │ ldr r0, [pc, #156] @ 254488 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 25411c │ │ │ │ ldr r0, [pc, #136] @ 25448c │ │ │ │ ldr r3, [pc, #136] @ 254490 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 254494 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 254070 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r7, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r7, [fp], #-52 @ 0xffffffcc @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, fp, ip, ror r3 │ │ │ │ - rsbeq r1, lr, sl, ror r5 │ │ │ │ + rsbeq r1, lr, sl, ror #10 │ │ │ │ @ instruction: 0xffffa7c8 │ │ │ │ andeq r4, r0, r4, ror r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, fp, r4, lsr #24 │ │ │ │ + subseq ip, fp, r4, lsl ip │ │ │ │ andeq r3, r0, r4, lsl #26 │ │ │ │ - subseq ip, fp, r8, ror #21 │ │ │ │ - rsbeq r1, lr, r2, lsl #8 │ │ │ │ + ldrsbeq ip, [fp], #-168 @ 0xffffff58 │ │ │ │ + strdeq r1, [lr], #-50 @ 0xffffffce @ │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq sl, r3, r0, ror r7 │ │ │ │ - @ instruction: 0x005bcb9c │ │ │ │ - subseq ip, fp, r4, asr #13 │ │ │ │ - rsbeq r1, lr, r6, asr r3 │ │ │ │ - ldrsheq ip, [fp], #-164 @ 0xffffff5c │ │ │ │ + rsbeq sl, r3, r0, ror #14 │ │ │ │ + subseq ip, fp, ip, lsl #23 │ │ │ │ + ldrheq ip, [fp], #-100 @ 0xffffff9c │ │ │ │ + rsbeq r1, lr, r6, asr #6 │ │ │ │ + subseq ip, fp, r4, ror #21 │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - subseq ip, fp, r4, lsr r7 │ │ │ │ - @ instruction: 0x005bc99c │ │ │ │ - subseq ip, fp, r0, asr r7 │ │ │ │ - rsbeq sl, r3, r8, asr #12 │ │ │ │ - subseq ip, fp, ip, ror #20 │ │ │ │ - subseq ip, fp, r8, lsl r6 │ │ │ │ + subseq ip, fp, r4, lsr #14 │ │ │ │ + subseq ip, fp, ip, lsl #19 │ │ │ │ + subseq ip, fp, r0, asr #14 │ │ │ │ + rsbeq sl, r3, r8, lsr r6 │ │ │ │ + subseq ip, fp, ip, asr sl │ │ │ │ + subseq ip, fp, r8, lsl #12 │ │ │ │ │ │ │ │ 00254498 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -117256,35 +117256,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 806460 │ │ │ │ + bl 806458 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2545dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2545a8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 25467c │ │ │ │ mov r0, r5 │ │ │ │ - bl 806730 │ │ │ │ + bl 806728 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 806a80 │ │ │ │ + bl 806a78 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -117336,20 +117336,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 254760 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrsheq ip, [fp], #-88 @ 0xffffffa8 │ │ │ │ + subseq ip, fp, r8, ror #11 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa688 │ │ │ │ - rsbeq r0, lr, ip, ror #30 │ │ │ │ - subseq sl, fp, r4, ror #23 │ │ │ │ - subseq sl, fp, r4, ror lr │ │ │ │ + rsbeq r0, lr, ip, asr pc │ │ │ │ + ldrsbeq sl, [fp], #-180 @ 0xffffff4c │ │ │ │ + subseq sl, fp, r4, ror #28 │ │ │ │ andeq r0, r0, r1, lsl #13 │ │ │ │ │ │ │ │ 00254764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -117428,22 +117428,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2548ac │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 254854 │ │ │ │ ldr r0, [pc, #28] @ 2548c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 6f1c90 │ │ │ │ + bl 6f1c88 │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsheq r4, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsheq ip, [fp], #-80 @ 0xffffffb0 │ │ │ │ + subseq ip, fp, r0, ror #11 │ │ │ │ │ │ │ │ 002548c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 254968 │ │ │ │ @@ -117500,17 +117500,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2549e8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2549cc │ │ │ │ - bl 5e3e68 │ │ │ │ + bl 5e3e60 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 249104 │ │ │ │ @@ -117528,21 +117528,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 254a40 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 254a44 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r4 │ │ │ │ b 2549e8 │ │ │ │ rsbseq r4, ip, r4, lsl #27 │ │ │ │ - subseq fp, fp, r0, lsl #2 │ │ │ │ - rsbeq r0, lr, r0, lsl #25 │ │ │ │ - ldrsheq sl, [fp], #-128 @ 0xffffff80 │ │ │ │ + ldrsheq fp, [fp], #-0 │ │ │ │ + rsbeq r0, lr, r0, ror ip │ │ │ │ + subseq sl, fp, r0, ror #17 │ │ │ │ muleq r0, r7, pc @ │ │ │ │ │ │ │ │ 00254a48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -117574,25 +117574,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 254aa8 │ │ │ │ ldr r0, [pc, #3816] @ 2559bc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cf978 │ │ │ │ + bl 7cf970 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24968c │ │ │ │ cmp fp, #0 │ │ │ │ beq 254ec0 │ │ │ │ ldr r1, [pc, #3784] @ 2559c0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1c4 │ │ │ │ + bl 7cf1bc │ │ │ │ ldr r1, [pc, #3768] @ 2559c4 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -117605,68 +117605,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2559c8 │ │ │ │ ldr r9, [pc, #3716] @ 2559cc │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1d4 │ │ │ │ + bl 7cf1cc │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1c4 │ │ │ │ + bl 7cf1bc │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1c4 │ │ │ │ + bl 7cf1bc │ │ │ │ ldr r1, [pc, #3624] @ 2559d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 25547c │ │ │ │ ldr r1, [pc, #3596] @ 2559d4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 254dc8 │ │ │ │ ldr r1, [pc, #3572] @ 2559d8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ cmp r0, r6 │ │ │ │ beq 254c04 │ │ │ │ mov r0, #1 │ │ │ │ - bl 5f6378 │ │ │ │ + bl 5f6370 │ │ │ │ cmp r0, r6 │ │ │ │ beq 255504 │ │ │ │ ldr r2, [pc, #3536] @ 2559dc │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 7cef9c │ │ │ │ + bl 7cef94 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -117690,15 +117690,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 1e103c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cefc0 │ │ │ │ + bl 7cefb8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 254c4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -117708,15 +117708,15 @@ │ │ │ │ beq 2555dc │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2559e0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 7cef9c │ │ │ │ + bl 7cef94 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -117756,49 +117756,49 @@ │ │ │ │ bne 2555c8 │ │ │ │ mov r0, #8 │ │ │ │ bl 1e103c │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cefc0 │ │ │ │ + bl 7cefb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 254d14 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2559e4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 25540c │ │ │ │ ldr r1, [pc, #3072] @ 2559e8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 254f04 │ │ │ │ ldr r3, [pc, #3052] @ 2559ec │ │ │ │ ldr r2, [pc, #3052] @ 2559f0 │ │ │ │ ldr r1, [pc, #3052] @ 2559f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2559f8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r4 │ │ │ │ bl 24968c │ │ │ │ cmp r7, #0 │ │ │ │ beq 254e3c │ │ │ │ mov r0, r7 │ │ │ │ - bl 77e94c │ │ │ │ + bl 77e944 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 254ec0 │ │ │ │ ldr r2, [pc, #2988] @ 2559fc │ │ │ │ ldr r3, [pc, #2912] @ 2559b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -117806,32 +117806,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2554d0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 77e94c │ │ │ │ + b 77e944 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7cf978 │ │ │ │ + bl 7cf970 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 254ae0 │ │ │ │ ldr r3, [pc, #2916] @ 255a00 │ │ │ │ ldr ip, [pc, #2916] @ 255a04 │ │ │ │ ldr r1, [pc, #2916] @ 255a08 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 255a0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #2888] @ 255a10 │ │ │ │ ldr r3, [pc, #2792] @ 2559b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -117843,93 +117843,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 5f0368 │ │ │ │ + bl 5f0360 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 254e24 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 5ed264 │ │ │ │ + bl 5ed25c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 255598 │ │ │ │ ldr r1, [pc, #2776] @ 255a14 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1c4 │ │ │ │ + bl 7cf1bc │ │ │ │ ldr r1, [pc, #2760] @ 255a18 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 255a1c │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1d4 │ │ │ │ + bl 7cf1cc │ │ │ │ ldr r1, [pc, #2732] @ 255a20 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1c4 │ │ │ │ + bl 7cf1bc │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 254fe4 │ │ │ │ - bl 58d368 │ │ │ │ + bl 58d360 │ │ │ │ mov r1, r5 │ │ │ │ - bl 58d01c │ │ │ │ + bl 58d014 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2555f0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 255624 │ │ │ │ - bl 58996c │ │ │ │ + bl 589964 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 5f15d0 │ │ │ │ + bl 5f15c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 254e24 │ │ │ │ ldr r1, [pc, #2616] @ 255a24 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 255010 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 255658 │ │ │ │ ldr r1, [pc, #2576] @ 255a28 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 255568 │ │ │ │ ldr r1, [pc, #2540] @ 255a2c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2554fc │ │ │ │ ldr r1, [pc, #2520] @ 255a30 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2555e8 │ │ │ │ @@ -117948,37 +117948,37 @@ │ │ │ │ bne 2557ec │ │ │ │ ldr r1, [pc, #2460] @ 255a3c │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1d4 │ │ │ │ + bl 7cf1cc │ │ │ │ ldr r1, [pc, #2436] @ 255a40 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1c4 │ │ │ │ + bl 7cf1bc │ │ │ │ ldr r1, [pc, #2412] @ 255a44 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1c4 │ │ │ │ + bl 7cf1bc │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 255a48 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1c4 │ │ │ │ + bl 7cf1bc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 255128 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -118030,34 +118030,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 25569c │ │ │ │ ldr r1, [pc, #2160] @ 255a5c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2556b4 │ │ │ │ mov r1, sl │ │ │ │ bl 429218 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 254e24 │ │ │ │ ldr r1, [pc, #2112] @ 255a60 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 255700 │ │ │ │ ldr r1, [pc, #2092] @ 255a64 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1d4 │ │ │ │ + bl 7cf1cc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2375e4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -118088,104 +118088,104 @@ │ │ │ │ beq 2556c0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2558ec │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25597c │ │ │ │ - bl 5d9ae0 │ │ │ │ + bl 5d9ad8 │ │ │ │ ldr r3, [pc, #1916] @ 255a68 │ │ │ │ ldr r2, [pc, #1916] @ 255a6c │ │ │ │ ldr r1, [pc, #1916] @ 255a70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #1884] @ 255a74 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0c14 │ │ │ │ + bl 5e0c0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d9e3c │ │ │ │ + bl 5d9e34 │ │ │ │ cmp r0, #0 │ │ │ │ blt 255968 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 253058 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ ldr r1, [pc, #1820] @ 255a78 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2553d0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2553d0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2553d0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5d9ac0 │ │ │ │ + bl 5d9ab8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2556f4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2553bc │ │ │ │ ldr r0, [pc, #1740] @ 255a7c │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 6f1c90 │ │ │ │ + bl 6f1c88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 77e8f0 │ │ │ │ + bl 77e8e8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2553d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77e94c │ │ │ │ + bl 77e944 │ │ │ │ ldr r2, [pc, #1704] @ 255a80 │ │ │ │ ldr r3, [pc, #1496] @ 2559b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 254e6c │ │ │ │ b 2554d0 │ │ │ │ ldr r0, [pc, #1668] @ 255a84 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cf978 │ │ │ │ + bl 7cf970 │ │ │ │ b 254e94 │ │ │ │ ldr r1, [pc, #1652] @ 255a88 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf1c4 │ │ │ │ + bl 7cf1bc │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 254f20 │ │ │ │ b 254f34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2554d4 │ │ │ │ - bl 77e94c │ │ │ │ + bl 77e944 │ │ │ │ ldr r2, [pc, #1596] @ 255a8c │ │ │ │ ldr r3, [pc, #1376] @ 2559b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118197,20 +118197,20 @@ │ │ │ │ b 24968c │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 254dc8 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 255438 │ │ │ │ - bl 77e94c │ │ │ │ + bl 77e944 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 255448 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 77e94c │ │ │ │ + bl 77e944 │ │ │ │ ldr r2, [pc, #1500] @ 255a90 │ │ │ │ ldr r3, [pc, #1276] @ 2559b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118235,52 +118235,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 255aa0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 255aa4 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #1392] @ 255aa8 │ │ │ │ ldr r3, [pc, #1144] @ 2559b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 25546c │ │ │ │ b 2554d0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7cf978 │ │ │ │ + bl 7cf970 │ │ │ │ b 254e94 │ │ │ │ ldr r3, [pc, #1340] @ 255aac │ │ │ │ ldr r2, [pc, #1340] @ 255ab0 │ │ │ │ ldr r1, [pc, #1340] @ 255ab4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 255ab8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 254e24 │ │ │ │ ldr r3, [pc, #1308] @ 255abc │ │ │ │ ldr r2, [pc, #1308] @ 255ac0 │ │ │ │ ldr r1, [pc, #1308] @ 255ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 255ac8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 254e24 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 254d98 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -118295,40 +118295,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 255ad4 │ │ │ │ ldr r2, [pc, #1228] @ 255ad8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 254e24 │ │ │ │ ldr r3, [pc, #1200] @ 255adc │ │ │ │ ldr r1, [pc, #1200] @ 255ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 255ae4 │ │ │ │ ldr r2, [pc, #1192] @ 255ae8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 254e24 │ │ │ │ ldr r3, [pc, #1164] @ 255aec │ │ │ │ ldr r2, [pc, #1164] @ 255af0 │ │ │ │ ldr r1, [pc, #1164] @ 255af4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 255af8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 254e24 │ │ │ │ mov r0, sl │ │ │ │ bl 268394 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2551d4 │ │ │ │ b 254e24 │ │ │ │ ldr r0, [pc, #1112] @ 255afc │ │ │ │ @@ -118346,25 +118346,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 249104 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2558d0 │ │ │ │ ldr r1, [pc, #1052] @ 255b00 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2558b4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2553c8 │ │ │ │ b 2553d0 │ │ │ │ bl 237404 │ │ │ │ mov r5, r0 │ │ │ │ b 255270 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 254e24 │ │ │ │ ldr r3, [pc, #996] @ 255b04 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 25518c │ │ │ │ ldr r3, [pc, #980] @ 255b08 │ │ │ │ @@ -118385,26 +118385,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 255b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 25518c │ │ │ │ cmp r7, #0 │ │ │ │ beq 254ec0 │ │ │ │ ldr r2, [pc, #844] @ 255b14 │ │ │ │ ldr r3, [pc, #488] @ 2559b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -118421,15 +118421,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 255b24 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 254e24 │ │ │ │ ldr r3, [pc, #736] @ 255b04 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2551cc │ │ │ │ @@ -118450,192 +118450,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 255b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2551cc │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2556f4 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2556f4 │ │ │ │ b 255384 │ │ │ │ mov r0, r4 │ │ │ │ bl 24968c │ │ │ │ cmp r7, #0 │ │ │ │ beq 254e48 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77e94c │ │ │ │ + bl 77e944 │ │ │ │ b 254e48 │ │ │ │ ldr r3, [pc, #568] @ 255b2c │ │ │ │ ldr r2, [pc, #568] @ 255b30 │ │ │ │ ldr r1, [pc, #568] @ 255b34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 255b38 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r4 │ │ │ │ bl 24968c │ │ │ │ mov r0, r7 │ │ │ │ - bl 77e94c │ │ │ │ + bl 77e944 │ │ │ │ b 254e48 │ │ │ │ ldr r0, [pc, #520] @ 255b3c │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 25518c │ │ │ │ ldr r0, [pc, #496] @ 255b40 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2551cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ mov r0, r4 │ │ │ │ bl 24968c │ │ │ │ b 254e48 │ │ │ │ ldr r3, [pc, #448] @ 255b44 │ │ │ │ ldr r2, [pc, #448] @ 255b48 │ │ │ │ ldr r1, [pc, #448] @ 255b4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 255b50 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 255970 │ │ │ │ @ instruction: 0x007b699c │ │ │ │ rsbseq r6, fp, r8, lsl #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, ip, r8, lsl #25 │ │ │ │ rsbseq r4, ip, r4, lsr ip │ │ │ │ - subseq ip, fp, r8, lsl r7 │ │ │ │ - rsbeq r3, r5, r8, asr #25 │ │ │ │ - subseq ip, fp, r0, asr #7 │ │ │ │ - subseq ip, fp, r4, asr #7 │ │ │ │ - rsbeq pc, r3, r8, lsl r4 @ │ │ │ │ - subseq r2, ip, r0, lsl #31 │ │ │ │ - subseq ip, fp, r0, lsr r3 │ │ │ │ - rsbeq pc, r3, r0, lsr #7 │ │ │ │ - subseq ip, fp, r0, lsr r2 │ │ │ │ - subseq ip, fp, r0, lsl #3 │ │ │ │ - rsbeq fp, r5, r4, ror r5 │ │ │ │ - rsbeq r0, lr, ip, lsl #17 │ │ │ │ - subseq ip, fp, ip, asr r1 │ │ │ │ - ldrsheq sl, [fp], #-72 @ 0xffffffb8 │ │ │ │ + subseq ip, fp, r8, lsl #14 │ │ │ │ + strheq r3, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + ldrheq ip, [fp], #-48 @ 0xffffffd0 │ │ │ │ + ldrheq ip, [fp], #-52 @ 0xffffffcc │ │ │ │ + rsbeq pc, r3, r8, lsl #8 │ │ │ │ + subseq r2, ip, r0, ror pc │ │ │ │ + subseq ip, fp, r0, lsr #6 │ │ │ │ + @ instruction: 0x0063f390 │ │ │ │ + subseq ip, fp, r0, lsr #4 │ │ │ │ + subseq ip, fp, r0, ror r1 │ │ │ │ + rsbeq fp, r5, r4, ror #10 │ │ │ │ + rsbeq r0, lr, ip, ror r8 │ │ │ │ + subseq ip, fp, ip, asr #2 │ │ │ │ + subseq sl, fp, r8, ror #9 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ rsbseq r6, fp, ip, lsr #11 │ │ │ │ - strdeq r0, [lr], #-116 @ 0xffffff8c @ │ │ │ │ - subseq ip, fp, r8, asr #32 │ │ │ │ - subseq sl, fp, r8, ror #8 │ │ │ │ + rsbeq r0, lr, r4, ror #15 │ │ │ │ + subseq ip, fp, r8, lsr r0 │ │ │ │ + subseq sl, fp, r8, asr r4 │ │ │ │ @ instruction: 0x00000fbe │ │ │ │ rsbseq r6, fp, r4, lsr r5 │ │ │ │ - subseq ip, fp, r8, lsl #1 │ │ │ │ - subseq ip, fp, r0, lsl #1 │ │ │ │ - subseq r5, fp, r8, lsl lr │ │ │ │ - rsbeq pc, r3, r4, ror r0 @ │ │ │ │ - ldrsheq fp, [fp], #-248 @ 0xffffff08 │ │ │ │ - subseq ip, fp, r0, asr r0 │ │ │ │ - ldrsheq r3, [ip], #-220 @ 0xffffff24 │ │ │ │ - subseq ip, fp, r4, asr r0 │ │ │ │ + subseq ip, fp, r8, ror r0 │ │ │ │ + subseq ip, fp, r0, ror r0 │ │ │ │ + subseq r5, fp, r8, lsl #28 │ │ │ │ + rsbeq pc, r3, r4, rrx │ │ │ │ + subseq fp, fp, r8, ror #31 │ │ │ │ + subseq ip, fp, r0, asr #32 │ │ │ │ + subseq r3, ip, ip, ror #27 │ │ │ │ subseq ip, fp, r4, asr #32 │ │ │ │ - subseq ip, fp, ip, lsr r0 │ │ │ │ - rsbeq r0, r4, ip, asr fp │ │ │ │ - subseq ip, fp, r0, lsr r0 │ │ │ │ - subseq ip, fp, ip, lsl r0 │ │ │ │ - subseq ip, fp, r0, lsl r0 │ │ │ │ + subseq ip, fp, r4, lsr r0 │ │ │ │ + subseq ip, fp, ip, lsr #32 │ │ │ │ + rsbeq r0, r4, ip, asr #22 │ │ │ │ + subseq ip, fp, r0, lsr #32 │ │ │ │ + subseq ip, fp, ip │ │ │ │ + subseq ip, fp, r0 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - subseq fp, fp, r0, asr #31 │ │ │ │ - ldrheq r9, [fp], #-4 │ │ │ │ - rsbeq fp, r8, r0, lsl r3 │ │ │ │ - rsbeq r0, lr, r4, lsr #7 │ │ │ │ - subseq r6, fp, r8, asr sl │ │ │ │ - subseq r6, fp, ip, ror #20 │ │ │ │ - ldrsheq fp, [fp], #-232 @ 0xffffff18 │ │ │ │ - rsbeq r3, r5, r4, lsl #9 │ │ │ │ - subseq fp, fp, r8, ror #28 │ │ │ │ + ldrheq fp, [fp], #-240 @ 0xffffff10 │ │ │ │ + subseq r9, fp, r4, lsr #1 │ │ │ │ + rsbeq fp, r8, r0, lsl #6 │ │ │ │ + @ instruction: 0x006e0394 │ │ │ │ + subseq r6, fp, r8, asr #20 │ │ │ │ + subseq r6, fp, ip, asr sl │ │ │ │ + subseq fp, fp, r8, ror #29 │ │ │ │ + rsbeq r3, r5, r4, ror r4 │ │ │ │ + subseq fp, fp, r8, asr lr │ │ │ │ rsbseq r6, fp, r4, lsr #32 │ │ │ │ rsbseq r4, ip, r8, lsl #6 │ │ │ │ - rsbeq sl, r5, r8, asr #30 │ │ │ │ + rsbeq sl, r5, r8, lsr pc │ │ │ │ rsbseq r5, fp, ip, lsr #31 │ │ │ │ rsbseq r5, fp, r8, asr #30 │ │ │ │ rsbseq r5, fp, r0, lsr #30 │ │ │ │ - subseq fp, fp, r4, lsl sl │ │ │ │ - rsbeq r0, lr, ip, ror r1 │ │ │ │ - subseq r9, fp, ip, ror #27 │ │ │ │ + subseq fp, fp, r4, lsl #20 │ │ │ │ + rsbeq r0, lr, ip, ror #2 │ │ │ │ + ldrsbeq r9, [fp], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, pc, lsl #30 │ │ │ │ rsbseq r5, fp, r4, asr #29 │ │ │ │ - rsbeq r0, lr, ip, lsl r1 │ │ │ │ - subseq fp, fp, r0, lsl #22 │ │ │ │ - subseq r9, fp, r8, lsl #27 │ │ │ │ + rsbeq r0, lr, ip, lsl #2 │ │ │ │ + ldrsheq fp, [fp], #-160 @ 0xffffff60 │ │ │ │ + subseq r9, fp, r8, ror sp │ │ │ │ andeq r1, r0, r2, lsl r0 │ │ │ │ - rsbeq r0, lr, ip, ror #1 │ │ │ │ - ldrsheq fp, [fp], #-144 @ 0xffffff70 │ │ │ │ - subseq r9, fp, r8, asr sp │ │ │ │ + ldrdeq r0, [lr], #-12 @ │ │ │ │ + subseq fp, fp, r0, ror #19 │ │ │ │ + subseq r9, fp, r8, asr #26 │ │ │ │ andeq r0, r0, r1, ror #31 │ │ │ │ - ldrsheq fp, [fp], #-152 @ 0xffffff68 │ │ │ │ - subseq r9, fp, r0, lsl #26 │ │ │ │ - rsbeq r0, lr, ip, lsl #1 │ │ │ │ + subseq fp, fp, r8, ror #19 │ │ │ │ + ldrsheq r9, [fp], #-192 @ 0xffffff40 │ │ │ │ + rsbeq r0, lr, ip, ror r0 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - subseq fp, fp, r4, ror #19 │ │ │ │ - subseq r9, fp, ip, asr #25 │ │ │ │ - rsbeq r0, lr, r8, asr r0 │ │ │ │ + ldrsbeq fp, [fp], #-148 @ 0xffffff6c │ │ │ │ + ldrheq r9, [fp], #-204 @ 0xffffff34 │ │ │ │ + rsbeq r0, lr, r8, asr #32 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq r0, lr, ip, lsr #32 │ │ │ │ - ldrsbeq fp, [fp], #-152 @ 0xffffff68 │ │ │ │ - @ instruction: 0x005b9c98 │ │ │ │ + rsbeq r0, lr, ip, lsl r0 │ │ │ │ + subseq fp, fp, r8, asr #19 │ │ │ │ + subseq r9, fp, r8, lsl #25 │ │ │ │ andeq r1, r0, ip │ │ │ │ @ instruction: 0xffff9b50 │ │ │ │ - strdeq r3, [r5], #-12 @ │ │ │ │ + rsbeq r3, r5, ip, ror #1 │ │ │ │ andeq r4, r0, r8, lsr #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, fp, r8, ror #18 │ │ │ │ + subseq fp, fp, r8, asr r9 │ │ │ │ rsbseq r5, fp, r4, lsr ip │ │ │ │ - @ instruction: 0x006dfe98 │ │ │ │ - ldrsbeq fp, [fp], #-136 @ 0xffffff78 │ │ │ │ - subseq r9, fp, r4, lsl #22 │ │ │ │ + rsbeq pc, sp, r8, lsl #29 │ │ │ │ + subseq fp, fp, r8, asr #17 │ │ │ │ + ldrsheq r9, [fp], #-164 @ 0xffffff5c │ │ │ │ andeq r1, r0, pc, lsl r0 │ │ │ │ - subseq fp, fp, ip, ror #16 │ │ │ │ - @ instruction: 0x006dfd98 │ │ │ │ - subseq fp, fp, r0, asr #17 │ │ │ │ - subseq r9, fp, ip, lsl #20 │ │ │ │ + subseq fp, fp, ip, asr r8 │ │ │ │ + rsbeq pc, sp, r8, lsl #27 │ │ │ │ + ldrheq fp, [fp], #-128 @ 0xffffff80 │ │ │ │ + ldrsheq r9, [fp], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r7, asr pc │ │ │ │ - subseq fp, fp, r4, lsr r8 │ │ │ │ - subseq fp, fp, r0, lsl r8 │ │ │ │ - rsbeq pc, sp, r8, lsl #26 │ │ │ │ - subseq fp, fp, r8, asr r8 │ │ │ │ - subseq r9, fp, r4, ror r9 │ │ │ │ + subseq fp, fp, r4, lsr #16 │ │ │ │ + subseq fp, fp, r0, lsl #16 │ │ │ │ + strdeq pc, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + subseq fp, fp, r8, asr #16 │ │ │ │ + subseq r9, fp, r4, ror #18 │ │ │ │ andeq r0, r0, fp, asr pc │ │ │ │ │ │ │ │ 00255b54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -118657,76 +118657,76 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 255b90 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d9cb4 │ │ │ │ + bl 5d9cac │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 255c28 │ │ │ │ ldr r3, [pc, #120] @ 255c48 │ │ │ │ ldr r2, [pc, #120] @ 255c4c │ │ │ │ ldr r1, [pc, #120] @ 255c50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #92] @ 255c54 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0c14 │ │ │ │ + bl 5e0c0c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 253058 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 589afc │ │ │ │ + b 589af4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 255bb4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x007c3b9c │ │ │ │ - rsbeq pc, sp, r0, asr #21 │ │ │ │ + strheq pc, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + subseq r6, fp, r4, ror #2 │ │ │ │ subseq r6, fp, r4, ror r1 │ │ │ │ - subseq r6, fp, r4, lsl #3 │ │ │ │ - subseq fp, fp, r0, lsl #2 │ │ │ │ + ldrsheq fp, [fp], #-0 │ │ │ │ │ │ │ │ 00255c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #232] @ 255d5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7ccff8 │ │ │ │ + bl 7ccff0 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ bne 255d38 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 255d38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7d028c │ │ │ │ + bl 7d0284 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 255d54 │ │ │ │ - bl 7cfe94 │ │ │ │ + bl 7cfe8c │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -118747,34 +118747,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e10b4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cf978 │ │ │ │ + bl 7cf970 │ │ │ │ cmp r0, #0 │ │ │ │ bne 255cf8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7cfe9c │ │ │ │ + b 7cfe94 │ │ │ │ ldr r1, [pc, #40] @ 255d68 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 255c94 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ - rsbeq lr, r3, ip, asr #6 │ │ │ │ - subseq fp, fp, ip, asr r5 │ │ │ │ - subseq fp, fp, r4, asr r5 │ │ │ │ - subseq r4, fp, r0, lsl fp │ │ │ │ + rsbeq lr, r3, ip, lsr r3 │ │ │ │ + subseq fp, fp, ip, asr #10 │ │ │ │ + subseq fp, fp, r4, asr #10 │ │ │ │ + subseq r4, fp, r0, lsl #22 │ │ │ │ │ │ │ │ 00255d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -118785,15 +118785,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7cfe94 │ │ │ │ + bl 7cfe8c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 255e80 │ │ │ │ ldr r3, [pc, #236] @ 255eac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 255ddc │ │ │ │ @@ -118834,15 +118834,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 249808 │ │ │ │ b 255df4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ mvn r0, #0 │ │ │ │ b 255e18 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ 255eb4 │ │ │ │ ldr r1, [pc, #44] @ 255eb8 │ │ │ │ ldr r0, [pc, #44] @ 255ebc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -118851,17 +118851,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r5, fp, r0, ror r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, ip, ip, asr #18 │ │ │ │ ldrsbeq r5, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq pc, sp, r8, lsl #16 │ │ │ │ - subseq r9, fp, r0, lsl #9 │ │ │ │ - subseq sl, sp, r0, ror #21 │ │ │ │ + strdeq pc, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + subseq r9, fp, r0, ror r4 │ │ │ │ + ldrsbeq sl, [sp], #-160 @ 0xffffff60 │ │ │ │ andeq r1, r0, r6, asr #1 │ │ │ │ │ │ │ │ 00255ec4 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 1e103c │ │ │ │ @@ -118893,15 +118893,15 @@ │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ bl 24df58 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e9748 │ │ │ │ + bl 7e9740 │ │ │ │ mov ip, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add r6, r4, #800 @ 0x320 │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ mov r7, r8 │ │ │ │ stm r6, {r0, r1, r2, r3} │ │ │ │ @@ -118968,15 +118968,15 @@ │ │ │ │ bne 256138 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ str r3, [r4, #888] @ 0x378 │ │ │ │ ldr r1, [r4, #776] @ 0x308 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ str r3, [r4, #876] @ 0x36c │ │ │ │ ldr r3, [r4, #576] @ 0x240 │ │ │ │ ldr r5, [r4, #556] @ 0x22c │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r4, #844] @ 0x34c │ │ │ │ @@ -119039,33 +119039,33 @@ │ │ │ │ mov r2, #29 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e0d9c │ │ │ │ b 256138 │ │ │ │ ldrsheq r5, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - subseq fp, fp, r0, asr r2 │ │ │ │ + subseq fp, fp, r0, asr #4 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq fp, fp, ip, asr #2 │ │ │ │ - ldrsbeq fp, [fp], #-12 │ │ │ │ + subseq fp, fp, ip, lsr r1 │ │ │ │ + subseq fp, fp, ip, asr #1 │ │ │ │ │ │ │ │ 0025619c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2561c4 │ │ │ │ add r0, r4, #832 @ 0x340 │ │ │ │ bl 1e331c │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e9754 │ │ │ │ + b 7e974c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -119585,17 +119585,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r5, fp, r0, lsl #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r4, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - strheq lr, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - subseq sl, fp, r4, lsr #17 │ │ │ │ - subseq sl, fp, r0, asr #17 │ │ │ │ + rsbeq lr, sp, r0, lsr #29 │ │ │ │ + @ instruction: 0x005ba894 │ │ │ │ + ldrheq sl, [fp], #-128 @ 0xffffff80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -120131,17 +120131,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrheq r4, [fp], #-152 @ 0xffffff68 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, fp, r0, lsl #13 │ │ │ │ - rsbeq lr, sp, ip, lsr #12 │ │ │ │ - subseq sl, fp, r0, lsr #32 │ │ │ │ - subseq sl, fp, ip, lsr r0 │ │ │ │ + rsbeq lr, sp, ip, lsl r6 │ │ │ │ + subseq sl, fp, r0, lsl r0 │ │ │ │ + subseq sl, fp, ip, lsr #32 │ │ │ │ │ │ │ │ 002572a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -120334,25 +120334,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -120384,15 +120384,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 1e37b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2576a4 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 1e1348 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -120406,15 +120406,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7e9748 │ │ │ │ + bl 7e9740 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -120729,15 +120729,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 25790c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 1e39ac │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 257e14 │ │ │ │ bl 23f134 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 1e115c │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -120757,15 +120757,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 1e2bfc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 1e39ac │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 257e14 │ │ │ │ bl 23f134 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 1e115c │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -120819,15 +120819,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 24ded8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 7e9748 │ │ │ │ + bl 7e9740 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 257e18 │ │ │ │ ldr r3, [pc, #156] @ 257df4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -120865,17 +120865,17 @@ │ │ │ │ bl 1e0ec8 │ │ │ │ mvn r0, #0 │ │ │ │ b 257d4c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r3, [fp], #-148 @ 0xffffff6c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - rsbeq sp, sp, r4, ror lr │ │ │ │ + rsbeq sp, sp, r4, ror #28 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - subseq r6, fp, r0, lsl #24 │ │ │ │ + ldrsheq r6, [fp], #-176 @ 0xffffff50 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ rsbseq r3, fp, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -120885,15 +120885,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 1e1108 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -120937,15 +120937,15 @@ │ │ │ │ beq 25804c │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 257ff0 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -120981,15 +120981,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 24ded8 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 7e9748 │ │ │ │ + bl 7e9740 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -121064,18 +121064,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e0d9c │ │ │ │ b 2580e0 │ │ │ │ rsbseq r3, fp, r8, asr #10 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r2, r0, r0, lsr fp │ │ │ │ - subseq r9, fp, ip, asr #3 │ │ │ │ + ldrheq r9, [fp], #-28 @ 0xffffffe4 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r9, fp, r0, lsr #4 │ │ │ │ - subseq r9, fp, r0, asr r1 │ │ │ │ + subseq r9, fp, r0, lsl r2 │ │ │ │ + subseq r9, fp, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #648] @ 2583d0 │ │ │ │ @@ -121191,15 +121191,15 @@ │ │ │ │ bgt 2581e8 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 258388 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 258388 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -121218,15 +121218,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 258360 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ b 25838c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2583d8 │ │ │ │ ldr r3, [pc, #60] @ 2583d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121394,15 +121394,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2586b0 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -121420,15 +121420,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 25868c │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ b 2586b4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 258700 │ │ │ │ ldr r3, [pc, #60] @ 2586fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121596,15 +121596,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2589d8 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -121622,15 +121622,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2589b4 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ b 2589dc │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 258a28 │ │ │ │ ldr r3, [pc, #60] @ 258a24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121777,32 +121777,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strheq ip, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq ip, sp, ip, ror sp │ │ │ │ - rsbeq ip, sp, r4, asr #26 │ │ │ │ - rsbeq ip, sp, ip, lsl #26 │ │ │ │ - rsbeq ip, sp, ip, asr #25 │ │ │ │ + rsbeq ip, sp, r4, lsr #27 │ │ │ │ + rsbeq ip, sp, ip, ror #26 │ │ │ │ + rsbeq ip, sp, r4, lsr sp │ │ │ │ + strdeq ip, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + strheq ip, [sp], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -121957,15 +121957,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ bl 257a04 │ │ │ │ b 258e0c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, fp, ip, ror r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq ip, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq ip, sp, r4, ror #21 │ │ │ │ rsbseq r2, fp, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2591ac │ │ │ │ @@ -122014,15 +122014,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 259188 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2d1c │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2ce0 │ │ │ │ @@ -122098,15 +122098,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 24ded8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 7e9748 │ │ │ │ + bl 7e9740 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2591c4 │ │ │ │ ldr r3, [pc, #92] @ 2591b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -122630,15 +122630,15 @@ │ │ │ │ b 2598f4 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 259820 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, fp, r8, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq ip, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, sp, ip, asr #11 │ │ │ │ rsbseq r1, fp, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #776] @ 259cbc │ │ │ │ @@ -122835,15 +122835,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, r1, r2 │ │ │ │ str r2, [r7, #560] @ 0x230 │ │ │ │ b 259ac0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, fp, r4, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq fp, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq fp, sp, r8, ror #29 │ │ │ │ @ instruction: 0xffffd9d4 │ │ │ │ @ instruction: 0xffffd94c │ │ │ │ rsbseq r1, fp, ip, ror r8 │ │ │ │ rsbseq r1, fp, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -122856,15 +122856,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 25abfc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 25a4c8 │ │ │ │ @@ -122910,25 +122910,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 25ac00 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ cmp r0, #1 │ │ │ │ ble 25a064 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -123054,20 +123054,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 806d9c │ │ │ │ + bl 806d94 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 806d74 │ │ │ │ + bl 806d6c │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25a180 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 259ddc │ │ │ │ @@ -123247,15 +123247,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 25a9b0 │ │ │ │ @@ -123356,15 +123356,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 25ac1c │ │ │ │ bl 1e37b4 │ │ │ │ ldr r3, [pc, #1860] @ 25ac20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 7c4690 │ │ │ │ + bl 7c4688 │ │ │ │ b 259d38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 259f38 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 259e80 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 25a0f4 │ │ │ │ @@ -123407,15 +123407,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 25a574 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 25bb5c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 8089c0 │ │ │ │ + bl 8089b0 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 25a5d4 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 25a6f0 │ │ │ │ @@ -123627,15 +123627,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 25a3f4 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 7e9748 │ │ │ │ + bl 7e9740 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -123810,26 +123810,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 259ecc │ │ │ │ mov ip, #0 │ │ │ │ b 25a14c │ │ │ │ ldrsheq r1, [fp], #-108 @ 0xffffff94 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq fp, sp, r0, ror #21 │ │ │ │ - ldrdeq fp, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq fp, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq fp, sp, r4, asr #17 │ │ │ │ rsbseq r1, fp, r0, ror r3 │ │ │ │ - strdeq fp, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, sp, r0, ror #13 │ │ │ │ rsbseq r1, fp, r0, ror #3 │ │ │ │ - rsbeq fp, sp, r0, ror r6 │ │ │ │ - rsbeq fp, sp, ip, ror #11 │ │ │ │ + rsbeq fp, sp, r0, ror #12 │ │ │ │ + ldrdeq fp, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd184 │ │ │ │ rsbseq r0, fp, ip, lsr #26 │ │ │ │ - rsbeq fp, sp, r4, lsr #3 │ │ │ │ - rsbeq fp, sp, r8, ror #2 │ │ │ │ + @ instruction: 0x006db194 │ │ │ │ + rsbeq fp, sp, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -123851,15 +123851,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 25ad00 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 25ace0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -123927,15 +123927,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq sl, sp, r0, ror #24 │ │ │ │ + rsbeq sl, sp, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -123973,15 +123973,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 25b850 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 806d60 │ │ │ │ + bl 806d58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25b7e4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 25b71c │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -123991,15 +123991,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 25b854 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 25b83c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -124598,16 +124598,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 25b158 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 25b020 │ │ │ │ - rsbeq sl, sp, r0, ror #20 │ │ │ │ - rsbeq sl, sp, ip, lsl sl │ │ │ │ + rsbeq sl, sp, r0, asr sl │ │ │ │ + rsbeq sl, sp, ip, lsl #20 │ │ │ │ │ │ │ │ 0025b858 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -124642,28 +124642,28 @@ │ │ │ │ bl 1e331c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 25b8b0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 7e9754 │ │ │ │ + b 7e974c │ │ │ │ │ │ │ │ 0025b920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -124915,21 +124915,21 @@ │ │ │ │ ldr r0, [r6, #900] @ 0x384 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7e9748 │ │ │ │ + bl 7e9740 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #900] @ 0x384 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #900] @ 0x384 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -125044,15 +125044,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strheq r9, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r9, sp, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -125354,19 +125354,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq pc, sl, r0, ror #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq pc, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r9, sp, r0, lsl sl │ │ │ │ + rsbeq r9, sp, r0, lsl #20 │ │ │ │ rsbseq pc, sl, r4, asr #1 │ │ │ │ - rsbeq r9, sp, ip, lsr #17 │ │ │ │ - subseq r4, fp, r4, ror pc │ │ │ │ - subseq r4, fp, r8, lsl #31 │ │ │ │ + @ instruction: 0x006d989c │ │ │ │ + subseq r4, fp, r4, ror #30 │ │ │ │ + subseq r4, fp, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -125597,15 +125597,15 @@ │ │ │ │ bhi 25c62c │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -125622,15 +125622,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 25c89c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -126461,20 +126461,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq lr, sl, r4, ror r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r0, lsr #21 │ │ │ │ + @ instruction: 0x006d8a90 │ │ │ │ rsbseq lr, sl, r4, lsl #2 │ │ │ │ ldrheq lr, [sl], #-12 @ │ │ │ │ - rsbeq r8, sp, ip, asr r7 │ │ │ │ - subseq r3, fp, r4, lsr #28 │ │ │ │ - subseq r3, fp, r8, lsr lr │ │ │ │ + rsbeq r8, sp, ip, asr #14 │ │ │ │ + subseq r3, fp, r4, lsl lr │ │ │ │ + subseq r3, fp, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -126827,19 +126827,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq sp, sl, r8, lsr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r8, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r8, sp, ip, asr #9 │ │ │ │ @ instruction: 0x007adb9c │ │ │ │ - rsbeq r8, sp, r4, lsr #3 │ │ │ │ - subseq r3, fp, ip, ror #16 │ │ │ │ - subseq r3, fp, r0, lsl #17 │ │ │ │ + @ instruction: 0x006d8194 │ │ │ │ + subseq r3, fp, ip, asr r8 │ │ │ │ + subseq r3, fp, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -127190,19 +127190,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrsheq sp, [sl], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, ip, lsr #30 │ │ │ │ + rsbeq r7, sp, ip, lsl pc │ │ │ │ rsbseq sp, sl, ip, ror #11 │ │ │ │ - strdeq r7, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - subseq r3, fp, r0, asr #5 │ │ │ │ - ldrsbeq r3, [fp], #-36 @ 0xffffffdc │ │ │ │ + rsbeq r7, sp, r8, ror #23 │ │ │ │ + ldrheq r3, [fp], #-32 @ 0xffffffe0 │ │ │ │ + subseq r3, fp, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -127938,20 +127938,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq ip, sl, r0, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, ip, lsl #7 │ │ │ │ + rsbeq r7, sp, ip, ror r3 │ │ │ │ ldrsheq ip, [sl], #-144 @ 0xffffff70 @ │ │ │ │ rsbseq ip, sl, r8, lsr #19 │ │ │ │ - rsbeq r7, sp, r8, asr #32 │ │ │ │ - subseq r2, fp, r0, lsl r7 │ │ │ │ - subseq r2, fp, r4, lsr #14 │ │ │ │ + rsbeq r7, sp, r8, lsr r0 │ │ │ │ + subseq r2, fp, r0, lsl #14 │ │ │ │ + subseq r2, fp, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128304,19 +128304,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0x007ac794 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r8, asr #27 │ │ │ │ + strheq r6, [sp], #-216 @ 0xffffff28 @ │ │ │ │ rsbseq ip, sl, r8, lsl #9 │ │ │ │ - @ instruction: 0x006d6a90 │ │ │ │ - subseq r2, fp, r8, asr r1 │ │ │ │ - subseq r2, fp, ip, ror #2 │ │ │ │ + rsbeq r6, sp, r0, lsl #21 │ │ │ │ + subseq r2, fp, r8, asr #2 │ │ │ │ + subseq r2, fp, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128667,19 +128667,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq ip, sl, r0, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r8, lsl r8 │ │ │ │ + rsbeq r6, sp, r8, lsl #16 │ │ │ │ ldrsbeq fp, [sl], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r6, sp, r4, ror #9 │ │ │ │ - subseq r1, fp, ip, lsr #23 │ │ │ │ - subseq r1, fp, r0, asr #23 │ │ │ │ + ldrdeq r6, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x005b1b9c │ │ │ │ + ldrheq r1, [fp], #-176 @ 0xffffff50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -129425,20 +129425,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq fp, sl, ip, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, sp, r8, lsr #24 │ │ │ │ + rsbeq r5, sp, r8, lsl ip │ │ │ │ ldrsheq fp, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ rsbseq fp, sl, ip, lsr #5 │ │ │ │ - rsbeq r5, sp, ip, lsl #18 │ │ │ │ - ldrsbeq r0, [fp], #-244 @ 0xffffff0c │ │ │ │ - subseq r0, fp, r8, ror #31 │ │ │ │ + strdeq r5, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + subseq r0, fp, r4, asr #31 │ │ │ │ + ldrsbeq r0, [fp], #-248 @ 0xffffff08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -130184,20 +130184,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq fp, sl, r0, asr r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, sp, ip, asr #32 │ │ │ │ + rsbeq r5, sp, ip, lsr r0 │ │ │ │ rsbseq sl, sl, r0, lsr #14 │ │ │ │ ldrsbeq sl, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r4, sp, r0, lsr sp │ │ │ │ - ldrsheq r0, [fp], #-56 @ 0xffffffc8 │ │ │ │ - subseq r0, fp, ip, lsl #8 │ │ │ │ + rsbeq r4, sp, r0, lsr #26 │ │ │ │ + subseq r0, fp, r8, ror #7 │ │ │ │ + ldrsheq r0, [fp], #-60 @ 0xffffffc4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -130954,20 +130954,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq sl, sl, r4, ror r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r4, sp, r4, asr #8 │ │ │ │ + rsbeq r4, sp, r4, lsr r4 │ │ │ │ rsbseq r9, sl, r8, lsl fp │ │ │ │ rsbseq r9, sl, r8, asr #21 │ │ │ │ - rsbeq r4, sp, r8, lsr #2 │ │ │ │ - ldrsheq pc, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - subseq pc, sl, r4, lsl #16 │ │ │ │ + rsbeq r4, sp, r8, lsl r1 │ │ │ │ + subseq pc, sl, r0, ror #15 │ │ │ │ + ldrsheq pc, [sl], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -131724,20 +131724,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r9, sl, ip, ror #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, sp, ip, lsr r8 │ │ │ │ + rsbeq r3, sp, ip, lsr #16 │ │ │ │ rsbseq r8, sl, r0, lsl pc │ │ │ │ rsbseq r8, sl, r0, asr #29 │ │ │ │ - rsbeq r3, sp, r0, lsr #10 │ │ │ │ - subseq lr, sl, r8, ror #23 │ │ │ │ - ldrsheq lr, [sl], #-188 @ 0xffffff44 │ │ │ │ + rsbeq r3, sp, r0, lsl r5 │ │ │ │ + ldrsbeq lr, [sl], #-184 @ 0xffffff48 │ │ │ │ + subseq lr, sl, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -131751,15 +131751,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ ldrb r5, [r8, #656] @ 0x290 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ beq 262c34 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 7e9748 │ │ │ │ + bl 7e9740 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #900] @ 0x384 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -131834,15 +131834,15 @@ │ │ │ │ ldr r5, [r8, #900] @ 0x384 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 7e9748 │ │ │ │ + bl 7e9740 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 262970 │ │ │ │ ldr r3, [pc, #2464] @ 2632bc │ │ │ │ mov r2, #8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -131866,15 +131866,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 26328c │ │ │ │ ldr r0, [r8, #900] @ 0x384 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ ldr r2, [r8, #900] @ 0x384 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #900] @ 0x384 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -132459,18 +132459,18 @@ │ │ │ │ bl 1e0d9c │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #900] @ 0x384 │ │ │ │ b 2629ec │ │ │ │ rsbseq r8, sl, r4, ror #24 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r2, r0, r0, lsr fp │ │ │ │ - subseq lr, sl, ip, lsl #18 │ │ │ │ + ldrsheq lr, [sl], #-140 @ 0xffffff74 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrsbeq lr, [sl], #-12 │ │ │ │ - ldrheq sp, [sl], #-248 @ 0xffffff08 │ │ │ │ + subseq lr, sl, ip, asr #1 │ │ │ │ + subseq sp, sl, r8, lsr #31 │ │ │ │ │ │ │ │ 002632d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -132520,22 +132520,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 26339c │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 1e331c │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 7e9754 │ │ │ │ + b 7e974c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 263668 │ │ │ │ ldr r3, [pc, #656] @ 26366c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -132623,22 +132623,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 26368c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 263574 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2634c0 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -132664,66 +132664,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #168] @ 263694 │ │ │ │ ldr r3, [pc, #168] @ 263698 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 26369c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 263428 │ │ │ │ ldr r0, [pc, #124] @ 2636a0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26355c │ │ │ │ ldr r0, [pc, #100] @ 2636a4 │ │ │ │ ldr r3, [pc, #100] @ 2636a8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2636ac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 263428 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sl, r4, lsr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, sl, ip │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r7, [sl], #-240 @ 0xffffff10 @ │ │ │ │ andeq r1, r0, r8, lsr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, sl, r8, lsl lr │ │ │ │ + subseq sp, sl, r8, lsl #28 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq fp, r2, r0, ror #8 │ │ │ │ - subseq sp, sl, r8, lsr lr │ │ │ │ - ldrheq sp, [sl], #-52 @ 0xffffffcc │ │ │ │ - subseq sp, sl, r8, lsr #27 │ │ │ │ - rsbeq fp, r2, ip, lsl #8 │ │ │ │ - ldrsbeq sp, [sl], #-220 @ 0xffffff24 │ │ │ │ - ldrsbeq sp, [sl], #-60 @ 0xffffffc4 │ │ │ │ + rsbeq fp, r2, r0, asr r4 │ │ │ │ + subseq sp, sl, r8, lsr #28 │ │ │ │ + subseq sp, sl, r4, lsr #7 │ │ │ │ + @ instruction: 0x005add98 │ │ │ │ + strdeq fp, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq sp, sl, ip, asr #27 │ │ │ │ + subseq sp, sl, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 263b8c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -132800,55 +132800,55 @@ │ │ │ │ bne 2638a8 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 5dc854 │ │ │ │ + bl 5dc84c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2639b8 │ │ │ │ ldr fp, [pc, #916] @ 263ba8 │ │ │ │ ldr r9, [pc, #916] @ 263bac │ │ │ │ ldr sl, [pc, #916] @ 263bb0 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #884] @ 263bb4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0c14 │ │ │ │ + bl 5e0c0c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 2639e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dcfe4 │ │ │ │ + bl 5dcfdc │ │ │ │ ldr r1, [pc, #816] @ 263bb8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5dcd2c │ │ │ │ + bl 5dcd24 │ │ │ │ b 263740 │ │ │ │ bl 1e169c │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2637e8 │ │ │ │ ldr r3, [pc, #768] @ 263bbc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -132857,22 +132857,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 263bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2637c0 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -132895,38 +132895,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #576] @ 263bc8 │ │ │ │ ldr r3, [pc, #576] @ 263bcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 263bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 263724 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 7caf60 │ │ │ │ + bl 7caf58 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 263ab8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 24dd34 │ │ │ │ b 263740 │ │ │ │ ldr r3, [pc, #484] @ 263bd4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -132944,43 +132944,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #396] @ 263bd8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 263bdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 263878 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 263be0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 263904 │ │ │ │ ldr r0, [pc, #336] @ 263be4 │ │ │ │ ldr r3, [pc, #336] @ 263be8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 263bec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 263724 │ │ │ │ ldr r3, [pc, #260] @ 263bc4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2639d4 │ │ │ │ ldr r3, [pc, #208] @ 263ba4 │ │ │ │ @@ -132996,76 +132996,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #212] @ 263bf0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 263bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2639d4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 263bf8 │ │ │ │ ldr r0, [pc, #168] @ 263bfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 263878 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 263c00 │ │ │ │ ldr r0, [pc, #144] @ 263c04 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2639d4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sl, r8, lsr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, sl, r0, lsl #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r7, [sl], #-196 @ 0xffffff3c @ │ │ │ │ andeq r3, r0, r0, asr r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r8, sl, r4, lsr r5 │ │ │ │ - subseq r8, sl, r0, asr r5 │ │ │ │ - rsbeq r2, sp, r4, ror r9 │ │ │ │ - subseq sp, sl, r0, ror #25 │ │ │ │ + subseq r8, sl, r4, lsr #10 │ │ │ │ + subseq r8, sl, r0, asr #10 │ │ │ │ + rsbeq r2, sp, r4, ror #18 │ │ │ │ + ldrsbeq sp, [sl], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, sl, r0, asr #22 │ │ │ │ + subseq sp, sl, r0, lsr fp │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq fp, r2, r4, asr #1 │ │ │ │ - subseq sp, sl, ip, asr fp │ │ │ │ - subseq sp, sl, r8, lsl r0 │ │ │ │ + strheq fp, [r2], #-4 @ │ │ │ │ + subseq sp, sl, ip, asr #22 │ │ │ │ + subseq sp, sl, r8 │ │ │ │ andeq r2, r0, r4, lsl #25 │ │ │ │ - strdeq sp, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - subseq sp, sl, r4, asr #21 │ │ │ │ + rsbeq sp, r0, r4, ror #17 │ │ │ │ + ldrheq sp, [sl], #-164 @ 0xffffff5c │ │ │ │ + subseq sp, sl, r8, lsl #20 │ │ │ │ + rsbeq sl, r2, r8, lsr #31 │ │ │ │ + subseq sp, sl, r8, lsr sl │ │ │ │ + subseq ip, sl, r8, ror pc │ │ │ │ + ldrsbeq sp, [sl], #-156 @ 0xffffff64 │ │ │ │ + subseq ip, sl, ip, ror lr │ │ │ │ + rsbeq sp, r0, r0, ror #15 │ │ │ │ subseq sp, sl, r8, lsl sl │ │ │ │ - strheq sl, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - subseq sp, sl, r8, asr #20 │ │ │ │ - subseq ip, sl, r8, lsl #31 │ │ │ │ - subseq sp, sl, ip, ror #19 │ │ │ │ - subseq ip, sl, ip, lsl #29 │ │ │ │ - strdeq sp, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - subseq sp, sl, r8, lsr #20 │ │ │ │ - @ instruction: 0x005ad998 │ │ │ │ - ldrheq ip, [sl], #-232 @ 0xffffff18 │ │ │ │ + subseq sp, sl, r8, lsl #19 │ │ │ │ + subseq ip, sl, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 263f50 │ │ │ │ ldr r3, [pc, #816] @ 263f54 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -133074,15 +133074,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 5e4b84 │ │ │ │ + bl 5e4b7c │ │ │ │ ldr r5, [pc, #772] @ 263f58 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 263cc8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 263cc0 │ │ │ │ @@ -133091,15 +133091,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 263f60 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -133109,25 +133109,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 1e169c │ │ │ │ b 263c68 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 7caf60 │ │ │ │ + bl 7caf58 │ │ │ │ ldr r3, [pc, #644] @ 263f64 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 263dd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 24dd34 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ ldr r2, [pc, #608] @ 263f68 │ │ │ │ ldr r3, [pc, #584] @ 263f54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133195,26 +133195,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #324] @ 263f7c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 263f80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 263cf0 │ │ │ │ ldr r3, [pc, #264] @ 263f70 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 263d88 │ │ │ │ ldr r3, [pc, #248] @ 263f74 │ │ │ │ @@ -133231,72 +133231,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #188] @ 263f84 │ │ │ │ ldr r2, [pc, #188] @ 263f88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 263f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 263d88 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 263f90 │ │ │ │ ldr r0, [pc, #136] @ 263f94 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 263cf0 │ │ │ │ ldr r1, [pc, #112] @ 263f98 │ │ │ │ ldr r3, [pc, #112] @ 263f9c │ │ │ │ ldr r0, [pc, #112] @ 263fa0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 263d88 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r7, [sl], #-124 @ 0xffffff84 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, sl, ip, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r2, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r2, sp, r4, ror #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq r7, [sl], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq r2, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r2, sp, r4, asr #7 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, sl, r4, lsl #15 │ │ │ │ - subseq ip, sl, r0, ror fp │ │ │ │ - rsbeq sl, r2, r4, lsl #23 │ │ │ │ - subseq sp, sl, r8, lsl #14 │ │ │ │ - ldrsbeq ip, [sl], #-164 @ 0xffffff5c │ │ │ │ - ldrheq sp, [sl], #-100 @ 0xffffff9c │ │ │ │ - subseq ip, sl, r0, lsr #22 │ │ │ │ - rsbeq sl, r2, r0, lsr #22 │ │ │ │ - subseq sp, sl, r0, lsr #13 │ │ │ │ - ldrsheq ip, [sl], #-168 @ 0xffffff58 │ │ │ │ + subseq sp, sl, r4, ror r7 │ │ │ │ + subseq ip, sl, r0, ror #22 │ │ │ │ + rsbeq sl, r2, r4, ror fp │ │ │ │ + ldrsheq sp, [sl], #-104 @ 0xffffff98 │ │ │ │ + subseq ip, sl, r4, asr #21 │ │ │ │ + subseq sp, sl, r4, lsr #13 │ │ │ │ + subseq ip, sl, r0, lsl fp │ │ │ │ + rsbeq sl, r2, r0, lsl fp │ │ │ │ + @ instruction: 0x005ad690 │ │ │ │ + subseq ip, sl, r8, ror #21 │ │ │ │ │ │ │ │ 00263fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -133324,28 +133324,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5e4b84 │ │ │ │ + bl 5e4b7c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2640b0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2640a8 │ │ │ │ ldr r2, [pc, #136] @ 2640d0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2640d4 │ │ │ │ ldr r3, [pc, #92] @ 2640cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -133361,15 +133361,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e169c │ │ │ │ b 264040 │ │ │ │ mov r0, r4 │ │ │ │ bl 24dd34 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ b 264064 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r7, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0x007a7390 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -133384,23 +133384,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5e4b84 │ │ │ │ + bl 5e4b7c │ │ │ │ ldr r5, [pc, #176] @ 2641d4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 264180 │ │ │ │ bl 24dd34 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ ldr r2, [pc, #148] @ 2641d8 │ │ │ │ ldr r3, [pc, #136] @ 2641d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133423,15 +133423,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 26413c │ │ │ │ bl 1e169c │ │ │ │ b 264190 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sl, ip, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @@ -133458,51 +133458,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 26431c │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 264310 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e0554 │ │ │ │ + bl 5e054c │ │ │ │ ldr r9, [pc, #420] @ 2643e8 │ │ │ │ ldr r7, [pc, #420] @ 2643ec │ │ │ │ ldr sl, [pc, #420] @ 2643f0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #384] @ 2643f4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0c14 │ │ │ │ + bl 5e0c0c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #344] @ 2643f8 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 26432c │ │ │ │ ldr r1, [pc, #320] @ 2643fc │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e0754 │ │ │ │ + bl 5e074c │ │ │ │ ldr r2, [pc, #300] @ 264400 │ │ │ │ ldr r3, [pc, #264] @ 2643e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133541,53 +133541,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #128] @ 264410 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 264414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2642b4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 264418 │ │ │ │ ldr r0, [pc, #84] @ 26441c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2642b4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r7, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, sl, r8, ror #3 │ │ │ │ - subseq r7, sl, r4, lsl #22 │ │ │ │ - subseq r7, sl, r0, lsr #22 │ │ │ │ - rsbeq r1, sp, r0, ror pc │ │ │ │ - subseq sp, sl, r0, lsl #7 │ │ │ │ + ldrsheq r7, [sl], #-164 @ 0xffffff5c │ │ │ │ + subseq r7, sl, r0, lsl fp │ │ │ │ + rsbeq r1, sp, r0, ror #30 │ │ │ │ + subseq sp, sl, r0, ror r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ rsbseq r7, sl, r8, lsr #2 │ │ │ │ andeq r2, r0, r4, lsl #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq r9, r3, r0, ror #16 │ │ │ │ - subseq sp, sl, r0, lsl #3 │ │ │ │ - rsbeq r9, r3, ip, lsr #16 │ │ │ │ - ldrheq sp, [sl], #-16 │ │ │ │ + rsbeq r9, r3, r0, asr r8 │ │ │ │ + subseq sp, sl, r0, ror r1 │ │ │ │ + rsbeq r9, r3, ip, lsl r8 │ │ │ │ + subseq sp, sl, r0, lsr #3 │ │ │ │ │ │ │ │ 00264420 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -133612,57 +133612,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 5dc854 │ │ │ │ + bl 5dc84c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 264588 │ │ │ │ ldr fp, [pc, #440] @ 264664 │ │ │ │ ldr r8, [pc, #440] @ 264668 │ │ │ │ ldr sl, [pc, #440] @ 26466c │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #408] @ 264670 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0c14 │ │ │ │ + bl 5e0c0c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #368] @ 264674 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2645a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dcfe4 │ │ │ │ + bl 5dcfdc │ │ │ │ ldr r1, [pc, #336] @ 264678 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5dcd2c │ │ │ │ + bl 5dcd24 │ │ │ │ ldr r2, [pc, #304] @ 26467c │ │ │ │ ldr r3, [pc, #268] @ 26465c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133673,15 +133673,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 24dd34 │ │ │ │ b 264544 │ │ │ │ bl 1e169c │ │ │ │ str r6, [r4, #16] │ │ │ │ b 264474 │ │ │ │ ldr r3, [pc, #208] @ 264680 │ │ │ │ @@ -133702,53 +133702,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #128] @ 26468c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 264690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 264518 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 264694 │ │ │ │ ldr r0, [pc, #84] @ 264698 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 264518 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r6, [sl], #-252 @ 0xffffff04 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, sl, r4, lsr #31 │ │ │ │ - @ instruction: 0x005a789c │ │ │ │ - ldrheq r7, [sl], #-136 @ 0xffffff78 │ │ │ │ - rsbeq r1, sp, r8, lsl #26 │ │ │ │ - subseq sp, sl, r4, lsr r1 │ │ │ │ + subseq r7, sl, ip, lsl #17 │ │ │ │ + subseq r7, sl, r8, lsr #17 │ │ │ │ + strdeq r1, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + subseq sp, sl, r4, lsr #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ ldrheq r6, [sl], #-224 @ 0xffffff20 @ │ │ │ │ andeq r2, r0, r4, lsl #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq ip, r0, r4, lsr sp │ │ │ │ - subseq ip, sl, r4, lsl #30 │ │ │ │ - rsbeq ip, r0, r0, lsl #26 │ │ │ │ - subseq ip, sl, r8, lsr pc │ │ │ │ + rsbeq ip, r0, r4, lsr #26 │ │ │ │ + ldrsheq ip, [sl], #-228 @ 0xffffff1c │ │ │ │ + strdeq ip, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + subseq ip, sl, r8, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -133807,15 +133807,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 264758 │ │ │ │ ldr r5, [pc, #1416] @ 264d20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 26512c │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1380] @ 264d24 │ │ │ │ ldr r3, [pc, #1380] @ 264d28 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -133839,15 +133839,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2648e4 │ │ │ │ ldr r1, [pc, #1300] @ 264d30 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1276] @ 264d34 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -133862,17 +133862,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7c3a7c │ │ │ │ + bl 7c3a74 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1180] @ 264d3c │ │ │ │ ldr r3, [pc, #1120] @ 264d04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #103424 @ 0x19400 │ │ │ │ @@ -133888,34 +133888,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 7e9724 │ │ │ │ + bl 7e971c │ │ │ │ cmp r0, #0 │ │ │ │ bne 264f0c │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1080] @ 264d40 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1052] @ 264d44 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r5, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 7e9518 │ │ │ │ + bl 7e9510 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ add fp, sp, #82944 @ 0x14400 │ │ │ │ mov sl, #0 │ │ │ │ add fp, fp, #16 │ │ │ │ str sl, [r3, #-952] @ 0xfffffc48 │ │ │ │ str sl, [r3, #-948] @ 0xfffffc4c │ │ │ │ @@ -134053,15 +134053,15 @@ │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134070,15 +134070,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #404] @ 264d4c │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 264a98 │ │ │ │ mov r6, r3 │ │ │ │ b 264790 │ │ │ │ ldr r1, [pc, #376] @ 264d50 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -134095,15 +134095,15 @@ │ │ │ │ bne 264fec │ │ │ │ ldr r0, [pc, #320] @ 264d54 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3584] @ 0xe00 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 264b0c │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -134127,20 +134127,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #196] @ 264d58 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -134155,47 +134155,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq r6, sl, ip, lsl sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ rsbseq r6, sl, r4, ror #25 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq ip, sl, ip, ror #29 │ │ │ │ - subseq ip, sl, ip, asr #29 │ │ │ │ + ldrsbeq ip, [sl], #-236 @ 0xffffff14 │ │ │ │ + ldrheq ip, [sl], #-236 @ 0xffffff14 │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ - subseq ip, sl, r4, lsl #29 │ │ │ │ + subseq ip, sl, r4, ror lr │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq fp, sl, r4, lsr #8 │ │ │ │ - ldrsheq fp, [sl], #-48 @ 0xffffffd0 │ │ │ │ - subseq ip, sl, r4, ror #27 │ │ │ │ - ldrheq ip, [sl], #-208 @ 0xffffff30 │ │ │ │ + subseq fp, sl, r4, lsl r4 │ │ │ │ + subseq fp, sl, r0, ror #7 │ │ │ │ + ldrsbeq ip, [sl], #-212 @ 0xffffff2c │ │ │ │ + subseq ip, sl, r0, lsr #27 │ │ │ │ rsbseq r6, sl, ip, asr fp │ │ │ │ - subseq fp, sl, r4, lsl #6 │ │ │ │ - subseq ip, sl, ip, lsl sp │ │ │ │ + ldrsheq fp, [sl], #-36 @ 0xffffffdc │ │ │ │ + subseq ip, sl, ip, lsl #26 │ │ │ │ andeq r2, r0, r4, ror ip │ │ │ │ - subseq ip, sl, r4, lsl #24 │ │ │ │ + ldrsheq ip, [sl], #-180 @ 0xffffff4c │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ - @ instruction: 0x005aca9c │ │ │ │ - subseq sl, sl, r8, ror pc │ │ │ │ - subseq sl, sl, r4, lsr lr │ │ │ │ - subseq sl, sl, ip, asr sp │ │ │ │ + subseq ip, sl, ip, lsl #21 │ │ │ │ + subseq sl, sl, r8, ror #30 │ │ │ │ + subseq sl, sl, r4, lsr #28 │ │ │ │ + subseq sl, sl, ip, asr #26 │ │ │ │ andeq r1, r0, r0, ror #25 │ │ │ │ - subseq ip, sl, r0, lsr r7 │ │ │ │ - subseq ip, sl, r8, lsl #12 │ │ │ │ - subseq ip, sl, r8, lsr #15 │ │ │ │ + subseq ip, sl, r0, lsr #14 │ │ │ │ + ldrsheq ip, [sl], #-88 @ 0xffffffa8 │ │ │ │ + @ instruction: 0x005ac798 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, ror r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, sl, r0, asr r7 │ │ │ │ - subseq ip, sl, r0, lsr #12 │ │ │ │ - subseq ip, sl, ip, asr #14 │ │ │ │ - rsbeq r1, sp, r8, asr #32 │ │ │ │ - subseq ip, sl, r4, lsr #9 │ │ │ │ + subseq ip, sl, r0, asr #14 │ │ │ │ + subseq ip, sl, r0, lsl r6 │ │ │ │ + subseq ip, sl, ip, lsr r7 │ │ │ │ + rsbeq r1, sp, r8, lsr r0 │ │ │ │ + @ instruction: 0x005ac494 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ mov r6, sl │ │ │ │ @@ -134208,15 +134208,15 @@ │ │ │ │ ldr r8, [pc, #-120] @ 264d5c │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r3, [fp, #3712] @ 0xe80 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strb r5, [r3, r2] │ │ │ │ ldr r3, [fp, #3712] @ 0xe80 │ │ │ │ add r3, r3, r2 │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -134233,18 +134233,18 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 264ec0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 7e9b8c │ │ │ │ + bl 7e9b84 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -134253,28 +134253,28 @@ │ │ │ │ ldr r2, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r3, [fp, #3544] @ 0xdd8 │ │ │ │ str r2, [r5, #900] @ 0x384 │ │ │ │ str r3, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 7df5fc │ │ │ │ + bl 7df5f4 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-332] @ 264d60 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ b 264828 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e9748 │ │ │ │ + bl 7e9740 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 7e9754 │ │ │ │ + bl 7e974c │ │ │ │ add r5, r5, #86016 @ 0x15000 │ │ │ │ ldr r3, [fp, #3896] @ 0xf38 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r3, [r5, #760] @ 0x2f8 │ │ │ │ add r1, fp, #3904 @ 0xf40 │ │ │ │ add r0, r5, #768 @ 0x300 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -134289,15 +134289,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #960 @ 0x3c0 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #616 @ 0x268 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 7e9980 │ │ │ │ + bl 7e9978 │ │ │ │ b 2648fc │ │ │ │ ldr r1, [pc, #-472] @ 264d64 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 264a78 │ │ │ │ ldr r1, [pc, #-468] @ 264d7c │ │ │ │ @@ -134317,15 +134317,15 @@ │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134334,29 +134334,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-624] @ 264d68 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 264a78 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #976 @ 0x3d0 │ │ │ │ str r1, [r3, #-976] @ 0xfffffc30 │ │ │ │ str r1, [r3, #-972] @ 0xfffffc34 │ │ │ │ str r1, [r3, #-968] @ 0xfffffc38 │ │ │ │ str r1, [r3, #-964] @ 0xfffffc3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134365,23 +134365,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-744] @ 264d6c │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-976] @ 0xfffffc30 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 264c28 │ │ │ │ ldr r0, [pc, #-764] @ 264d70 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 264a98 │ │ │ │ ldr r3, [pc, #-792] @ 264d74 │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 264dbc │ │ │ │ ldr r3, [pc, #-808] @ 264d78 │ │ │ │ @@ -134404,44 +134404,44 @@ │ │ │ │ sub r8, sl, #976 @ 0x3d0 │ │ │ │ str r1, [sl, #-976] @ 0xfffffc30 │ │ │ │ str r1, [sl, #-972] @ 0xfffffc34 │ │ │ │ str r1, [sl, #-968] @ 0xfffffc38 │ │ │ │ str r1, [sl, #-964] @ 0xfffffc3c │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sl, #-968] @ 0xfffffc38 │ │ │ │ ldr r2, [sl, #-976] @ 0xfffffc30 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-928] @ 264d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 264dc8 │ │ │ │ mvn r0, #0 │ │ │ │ b 264898 │ │ │ │ ldr r0, [pc, #-948] @ 264d88 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 264a78 │ │ │ │ ldr r0, [pc, #-980] @ 264d8c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 264dc8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1008] @ 264d90 │ │ │ │ ldr r0, [pc, #-1008] @ 264d94 │ │ │ │ ldr r2, [pc, #-1008] @ 264d98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -134449,26 +134449,26 @@ │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 7c4ad4 │ │ │ │ + bl 7c4acc │ │ │ │ mov r0, r4 │ │ │ │ bl 2646a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2651b0 │ │ │ │ ldr r5, [pc, #48] @ 2651f8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 7c39d0 │ │ │ │ + bl 7c39c8 │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 7c2f74 │ │ │ │ + bl 7c2f6c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -134506,15 +134506,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -134528,18 +134528,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrsbeq r6, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ addeq r5, r5, r4, lsl pc │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrheq ip, [sl], #-60 @ 0xffffffc4 │ │ │ │ - rsbeq r0, sp, r8, lsl pc │ │ │ │ - subseq ip, sl, r4, ror #6 │ │ │ │ - subseq sl, sl, ip, ror #5 │ │ │ │ + subseq ip, sl, ip, lsr #7 │ │ │ │ + rsbeq r0, sp, r8, lsl #30 │ │ │ │ + subseq ip, sl, r4, asr r3 │ │ │ │ + ldrsbeq sl, [sl], #-44 @ 0xffffffd4 │ │ │ │ │ │ │ │ 002652f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -134591,15 +134591,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r2, [pc, #280] @ 2654f8 │ │ │ │ ldr r3, [pc, #244] @ 2654d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -134632,52 +134632,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 265508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26535c │ │ │ │ ldr r0, [pc, #88] @ 26550c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26535c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, sl, ip, ror #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r6, [sl], #-8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r5, [r5], r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq ip, sl, ip, lsl #5 │ │ │ │ - subseq ip, sl, r0, ror r2 │ │ │ │ + subseq ip, sl, ip, ror r2 │ │ │ │ + subseq ip, sl, r0, ror #4 │ │ │ │ umulleq r5, r5, ip, sp @ │ │ │ │ rsbseq r6, sl, ip, lsl r0 │ │ │ │ andeq r2, r0, ip, ror ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, sl, r4, asr #8 │ │ │ │ - subseq ip, sl, r4, lsl #9 │ │ │ │ + subseq ip, sl, r4, lsr r4 │ │ │ │ + subseq ip, sl, r4, ror r4 │ │ │ │ │ │ │ │ 00265510 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2655c0 │ │ │ │ @@ -134703,33 +134703,33 @@ │ │ │ │ beq 265594 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 7c3a7c │ │ │ │ + bl 7c3a74 │ │ │ │ b 26559c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [pc, #44] @ 2655d0 │ │ │ │ ldr r1, [pc, #44] @ 2655d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 7c3410 │ │ │ │ + b 7c3408 │ │ │ │ ldrsbeq r5, [sl], #-224 @ 0xffffff20 @ │ │ │ │ addeq r5, r5, r8, lsr #24 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq ip, sl, ip, asr #1 │ │ │ │ + ldrheq ip, [sl], #-12 │ │ │ │ @ instruction: 0x00855bb4 │ │ │ │ - subseq ip, sl, ip, rrx │ │ │ │ + subseq ip, sl, ip, asr r0 │ │ │ │ │ │ │ │ 002655d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 265718 │ │ │ │ @@ -134752,20 +134752,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 265654 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e9724 │ │ │ │ + bl 7e971c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2656d0 │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e9b8c │ │ │ │ + bl 7e9b84 │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -134774,49 +134774,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2656b4 │ │ │ │ ldr r1, [pc, #140] @ 265724 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24e80c │ │ │ │ ldr r1, [pc, #108] @ 265728 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7c3410 │ │ │ │ + b 7c3408 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 265710 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 265654 │ │ │ │ ldr r2, [pc, #60] @ 26572c │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 265654 │ │ │ │ bl 1e169c │ │ │ │ b 2656dc │ │ │ │ rsbseq r5, sl, ip, lsl #28 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrsheq sl, [sl], #-92 @ 0xffffffa4 │ │ │ │ - subseq sl, sl, r4, ror r5 │ │ │ │ - subseq sl, sl, r0, asr r5 │ │ │ │ + subseq sl, sl, ip, ror #11 │ │ │ │ + subseq sl, sl, r4, ror #10 │ │ │ │ + subseq sl, sl, r0, asr #10 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ │ │ │ │ 00265730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -134866,26 +134866,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2657b0 │ │ │ │ ldr r1, [pc, #52] @ 265834 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2655d8 │ │ │ │ ldrheq r5, [sl], #-192 @ 0xffffff40 @ │ │ │ │ addeq r5, r5, r8, lsl #20 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrheq fp, [sl], #-224 @ 0xffffff20 │ │ │ │ + subseq fp, sl, r0, lsr #29 │ │ │ │ addeq r5, r5, r8, asr #19 │ │ │ │ - subseq fp, sl, r8, lsl #29 │ │ │ │ + subseq fp, sl, r8, ror lr │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ - subseq fp, sl, ip, lsl lr │ │ │ │ + subseq fp, sl, ip, lsl #28 │ │ │ │ │ │ │ │ 00265838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 2658e8 │ │ │ │ @@ -134900,41 +134900,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 1e103c │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c38c8 │ │ │ │ + bl 7c38c0 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ ldr r2, [pc, #80] @ 2658ec │ │ │ │ ldr r1, [pc, #80] @ 2658f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7c46b4 │ │ │ │ + bl 7c46ac │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq r5, r5, r8, lsl #18 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - ldrsbeq ip, [sl], #-0 │ │ │ │ + subseq ip, sl, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 265b5c │ │ │ │ mov r6, r0 │ │ │ │ @@ -135034,15 +135034,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 24ded8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ mov r0, r6 │ │ │ │ bl 24e80c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #184] @ 265b74 │ │ │ │ ldr r3, [pc, #160] @ 265b60 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135084,17 +135084,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2659d8 │ │ │ │ rsbseq r5, sl, r4, ror #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sl, ip, lsr #21 │ │ │ │ - subseq fp, sl, r8, lsr #17 │ │ │ │ + @ instruction: 0x005ab898 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq sl, sl, ip, ror #3 │ │ │ │ + ldrsbeq sl, [sl], #-28 @ 0xffffffe4 │ │ │ │ rsbseq r5, sl, r0, asr #18 │ │ │ │ ldrsheq r5, [sl], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 265c48 │ │ │ │ @@ -135136,22 +135136,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 24e05c │ │ │ │ ldr r1, [pc, #36] @ 265c54 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24e80c │ │ │ │ rsbseq r5, sl, r8, ror #16 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq sl, sl, r0, asr r0 │ │ │ │ - ldrsbeq r9, [sl], #-252 @ 0xffffff04 │ │ │ │ + subseq sl, sl, r0, asr #32 │ │ │ │ + subseq r9, sl, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 265cf4 │ │ │ │ ldr r3, [pc, #132] @ 265cf8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135482,15 +135482,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 2343ec │ │ │ │ b 26602c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, sl, r8, lsl #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r5, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrsheq fp, [sl], #-32 @ 0xffffffe0 │ │ │ │ + subseq fp, sl, r0, ror #5 │ │ │ │ ldrheq r5, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ rsbseq r5, sl, r0, lsr r3 │ │ │ │ ldrsbeq r5, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 002661a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -135586,15 +135586,15 @@ │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sl, ip, lsr #3 │ │ │ │ blne 266328 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rsbeq sp, r2, r0, ror #25 │ │ │ │ + ldrdeq sp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ rsbseq r5, sl, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -135667,40 +135667,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2664cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2663f8 │ │ │ │ ldr r0, [pc, #56] @ 2664d0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2663f8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, sl, r4, lsr #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007a5094 │ │ │ │ rsbseq r5, sl, r0, ror r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, ip, lsr #9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, sl, r8, lsl #10 │ │ │ │ - subseq fp, sl, r0, asr #10 │ │ │ │ + ldrsheq fp, [sl], #-72 @ 0xffffffb8 │ │ │ │ + subseq fp, sl, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -135799,29 +135799,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 26679c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26653c │ │ │ │ ldr r0, [pc, #244] @ 2667a0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26653c │ │ │ │ ldr r3, [pc, #224] @ 2667a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26660c │ │ │ │ ldr r3, [pc, #188] @ 266794 │ │ │ │ @@ -135838,54 +135838,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #132] @ 2667a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2667ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26660c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2667b0 │ │ │ │ ldr r0, [pc, #84] @ 2667b4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26660c │ │ │ │ ldrsheq r4, [sl], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r4, [sl], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ rsbseq r4, sl, r4, ror #28 │ │ │ │ @ instruction: 0x000015b8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, sl, r0, lsl #7 │ │ │ │ - ldrheq fp, [sl], #-60 @ 0xffffffc4 │ │ │ │ + subseq fp, sl, r0, ror r3 │ │ │ │ + subseq fp, sl, ip, lsr #7 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - subseq fp, sl, r8, lsl #7 │ │ │ │ - subseq sl, sl, r0, lsl #5 │ │ │ │ - subseq fp, sl, r0, asr r3 │ │ │ │ - subseq sl, sl, ip, asr #5 │ │ │ │ + subseq fp, sl, r8, ror r3 │ │ │ │ + subseq sl, sl, r0, ror r2 │ │ │ │ + subseq fp, sl, r0, asr #6 │ │ │ │ + ldrheq sl, [sl], #-44 @ 0xffffffd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 266a20 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -135961,28 +135961,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [pc, #308] @ 266a44 │ │ │ │ ldr r3, [pc, #308] @ 266a48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 266a4c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266880 │ │ │ │ ldr r3, [pc, #240] @ 266a38 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 266880 │ │ │ │ ldr r3, [pc, #224] @ 266a3c │ │ │ │ @@ -136000,15 +136000,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [pc, #164] @ 266a50 │ │ │ │ ldr r3, [pc, #164] @ 266a54 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 266a58 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -136019,48 +136019,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 266a64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266880 │ │ │ │ ldr r0, [pc, #108] @ 266a68 │ │ │ │ ldr r3, [pc, #108] @ 266a6c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 266a70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266880 │ │ │ │ rsbseq r4, sl, r0, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r4, [sl], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ rsbseq r4, sl, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq r8, r2, ip, lsr r1 │ │ │ │ - ldrheq fp, [sl], #-16 │ │ │ │ - subseq sl, sl, r4, lsr #1 │ │ │ │ - rsbeq r8, r2, r0, lsr #1 │ │ │ │ - subseq fp, sl, ip, lsr #2 │ │ │ │ - subseq sl, sl, r8 │ │ │ │ - rsbeq r8, r2, ip, ror r0 │ │ │ │ - subseq fp, sl, r8, ror #1 │ │ │ │ - subseq sl, sl, ip, asr #32 │ │ │ │ - rsbeq r8, r2, r0, asr r0 │ │ │ │ - ldrsbeq fp, [sl], #-4 │ │ │ │ - subseq sl, sl, r0, lsr #32 │ │ │ │ + rsbeq r8, r2, ip, lsr #2 │ │ │ │ + subseq fp, sl, r0, lsr #3 │ │ │ │ + @ instruction: 0x005aa094 │ │ │ │ + @ instruction: 0x00628090 │ │ │ │ + subseq fp, sl, ip, lsl r1 │ │ │ │ + ldrsheq r9, [sl], #-248 @ 0xffffff08 │ │ │ │ + rsbeq r8, r2, ip, rrx │ │ │ │ + ldrsbeq fp, [sl], #-8 │ │ │ │ + subseq sl, sl, ip, lsr r0 │ │ │ │ + rsbeq r8, r2, r0, asr #32 │ │ │ │ + subseq fp, sl, r4, asr #1 │ │ │ │ + subseq sl, sl, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 267010 │ │ │ │ @@ -136096,15 +136096,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 266b44 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 5f6f80 │ │ │ │ + bl 5f6f78 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 266d40 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 266cc4 │ │ │ │ @@ -136144,23 +136144,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 267030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 266b18 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -136184,24 +136184,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 267038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266b44 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 266b18 │ │ │ │ b 266c28 │ │ │ │ @@ -136222,46 +136222,46 @@ │ │ │ │ beq 266d84 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 26703c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266b40 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 7caf60 │ │ │ │ + bl 7caf58 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 266f08 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ mvn r4, #0 │ │ │ │ b 266b44 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 267040 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266c04 │ │ │ │ ldr r0, [pc, #696] @ 267044 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266b40 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 1e2110 │ │ │ │ ldr r3, [pc, #616] @ 26701c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -136287,33 +136287,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #548] @ 26704c │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 267050 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266d64 │ │ │ │ ldr r0, [pc, #504] @ 267054 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266b44 │ │ │ │ ldr r3, [pc, #424] @ 26701c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 266d64 │ │ │ │ ldr r3, [pc, #448] @ 267048 │ │ │ │ @@ -136336,15 +136336,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [pc, #364] @ 267058 │ │ │ │ ldr r3, [pc, #364] @ 26705c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 267060 │ │ │ │ @@ -136368,88 +136368,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #248] @ 267064 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 267068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266d5c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 26706c │ │ │ │ ldr r0, [pc, #200] @ 267070 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266d5c │ │ │ │ ldr r3, [pc, #172] @ 267074 │ │ │ │ ldr r0, [pc, #172] @ 267078 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266d64 │ │ │ │ ldr ip, [pc, #144] @ 26707c │ │ │ │ ldr r3, [pc, #144] @ 267080 │ │ │ │ ldr r0, [pc, #144] @ 267084 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 266d64 │ │ │ │ rsbseq r4, sl, r8, ror #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, sl, r0, lsr r9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r4, [sl], #-128 @ 0xffffff80 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, sl, ip, lsr #30 │ │ │ │ - andeq r1, r0, r8, ror r4 │ │ │ │ subseq sl, sl, ip, lsl pc │ │ │ │ - subseq sl, sl, r8, lsl #29 │ │ │ │ - subseq sl, sl, r0, lsl #28 │ │ │ │ - subseq sl, sl, ip, ror lr │ │ │ │ + andeq r1, r0, r8, ror r4 │ │ │ │ + subseq sl, sl, ip, lsl #30 │ │ │ │ + subseq sl, sl, r8, ror lr │ │ │ │ + ldrsheq sl, [sl], #-208 @ 0xffffff30 │ │ │ │ + subseq sl, sl, ip, ror #28 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ + ldrheq sl, [sl], #-204 @ 0xffffff34 │ │ │ │ + subseq r9, sl, r0, lsl #23 │ │ │ │ + @ instruction: 0x005aad9c │ │ │ │ + rsbeq r7, r2, r0, asr fp │ │ │ │ + subseq sl, sl, r0, lsl ip │ │ │ │ + ldrheq r9, [sl], #-164 @ 0xffffff5c │ │ │ │ subseq sl, sl, ip, asr #25 │ │ │ │ - @ instruction: 0x005a9b90 │ │ │ │ - subseq sl, sl, ip, lsr #27 │ │ │ │ - rsbeq r7, r2, r0, ror #22 │ │ │ │ - subseq sl, sl, r0, lsr #24 │ │ │ │ - subseq r9, sl, r4, asr #21 │ │ │ │ - ldrsbeq sl, [sl], #-204 @ 0xffffff34 │ │ │ │ - subseq r9, sl, r8, lsr sl │ │ │ │ - subseq sl, sl, r4, lsr #25 │ │ │ │ - subseq r9, sl, ip, lsl #21 │ │ │ │ - subseq sl, sl, ip, lsr #22 │ │ │ │ - subseq r9, sl, r8, ror #20 │ │ │ │ - rsbeq r7, r2, ip, asr sl │ │ │ │ + subseq r9, sl, r8, lsr #20 │ │ │ │ + @ instruction: 0x005aac94 │ │ │ │ + subseq r9, sl, ip, ror sl │ │ │ │ subseq sl, sl, ip, lsl fp │ │ │ │ - subseq r9, sl, ip, lsr sl │ │ │ │ + subseq r9, sl, r8, asr sl │ │ │ │ + rsbeq r7, r2, ip, asr #20 │ │ │ │ + subseq sl, sl, ip, lsl #22 │ │ │ │ + subseq r9, sl, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 267758 │ │ │ │ ldr r3, [pc, #1716] @ 26775c │ │ │ │ @@ -136576,26 +136576,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 26777c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267128 │ │ │ │ ldr r3, [pc, #1188] @ 267780 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2671b4 │ │ │ │ ldr r3, [pc, #1156] @ 267774 │ │ │ │ @@ -136612,23 +136612,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 267784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2671b4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2673fc │ │ │ │ ldr r3, [pc, #1052] @ 267788 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -136649,28 +136649,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [pc, #956] @ 26778c │ │ │ │ ldr r3, [pc, #956] @ 267790 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 267794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e05c │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e05c │ │ │ │ ldr r1, [pc, #892] @ 267798 │ │ │ │ @@ -136688,21 +136688,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 26779c │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267128 │ │ │ │ ldr r0, [pc, #816] @ 2677a0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2671b4 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 1e16e4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -136736,29 +136736,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #632] @ 2677a4 │ │ │ │ ldr r2, [pc, #632] @ 2677a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2677ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26749c │ │ │ │ ldr r3, [pc, #508] @ 267764 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 267610 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -136781,27 +136781,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #464] @ 2677b0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2677b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26749c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 267788 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 267574 │ │ │ │ @@ -136820,110 +136820,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #316] @ 2677b8 │ │ │ │ ldr r2, [pc, #316] @ 2677bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2677c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26749c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2677c4 │ │ │ │ ldr r0, [pc, #264] @ 2677c8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26749c │ │ │ │ ldr r0, [pc, #240] @ 2677cc │ │ │ │ ldr r3, [pc, #240] @ 2677d0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2677d4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2673fc │ │ │ │ ldr r1, [pc, #208] @ 2677d8 │ │ │ │ ldr r3, [pc, #208] @ 2677dc │ │ │ │ ldr r0, [pc, #208] @ 2677e0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26749c │ │ │ │ ldr r1, [pc, #176] @ 2677e4 │ │ │ │ ldr r3, [pc, #176] @ 2677e8 │ │ │ │ ldr r0, [pc, #176] @ 2677ec │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26749c │ │ │ │ rsbseq r4, sl, r8, asr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, sl, r8, lsr r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, sl, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r4, r0, r4, lsr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq sl, [sl], #-144 @ 0xffffff70 │ │ │ │ + subseq sl, sl, r0, asr #19 │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - subseq r9, sl, r8, lsr #15 │ │ │ │ + @ instruction: 0x005a9798 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq r7, r2, ip, ror r6 │ │ │ │ - ldrsheq sl, [sl], #-144 @ 0xffffff70 │ │ │ │ - ldrsbeq r9, [sl], #-80 @ 0xffffffb0 │ │ │ │ - ldrheq sl, [sl], #-156 @ 0xffffff64 │ │ │ │ - subseq sl, sl, ip, asr #17 │ │ │ │ - subseq r9, sl, ip, asr #13 │ │ │ │ - rsbeq r7, r2, r0, lsr #10 │ │ │ │ - subseq sl, sl, r0, lsl #17 │ │ │ │ - subseq r9, sl, r0, ror r4 │ │ │ │ - ldrheq sl, [sl], #-120 @ 0xffffff88 │ │ │ │ - subseq r9, sl, r4, asr #7 │ │ │ │ - subseq sl, sl, r0, ror #11 │ │ │ │ - ldrsheq sl, [sl], #-92 @ 0xffffffa4 │ │ │ │ - subseq r9, sl, r0, lsr #6 │ │ │ │ - ldrsbeq sl, [sl], #-108 @ 0xffffff94 │ │ │ │ - subseq r9, sl, r0, ror r3 │ │ │ │ - rsbeq r7, r2, r0, ror r3 │ │ │ │ - ldrsbeq sl, [sl], #-108 @ 0xffffff94 │ │ │ │ - subseq r9, sl, r0, asr #6 │ │ │ │ - rsbeq r7, r2, r0, asr #6 │ │ │ │ - @ instruction: 0x005aa69c │ │ │ │ - subseq r9, sl, r8, lsl r3 │ │ │ │ - subseq sl, sl, r4, lsr #10 │ │ │ │ - subseq sl, sl, ip, lsr r5 │ │ │ │ - subseq r9, sl, ip, ror #5 │ │ │ │ + rsbeq r7, r2, ip, ror #12 │ │ │ │ + subseq sl, sl, r0, ror #19 │ │ │ │ + subseq r9, sl, r0, asr #11 │ │ │ │ + subseq sl, sl, ip, lsr #19 │ │ │ │ + ldrheq sl, [sl], #-140 @ 0xffffff74 │ │ │ │ + ldrheq r9, [sl], #-108 @ 0xffffff94 │ │ │ │ + rsbeq r7, r2, r0, lsl r5 │ │ │ │ + subseq sl, sl, r0, ror r8 │ │ │ │ + subseq r9, sl, r0, ror #8 │ │ │ │ + subseq sl, sl, r8, lsr #15 │ │ │ │ + ldrheq r9, [sl], #-52 @ 0xffffffcc │ │ │ │ + ldrsbeq sl, [sl], #-80 @ 0xffffffb0 │ │ │ │ + subseq sl, sl, ip, ror #11 │ │ │ │ + subseq r9, sl, r0, lsl r3 │ │ │ │ + subseq sl, sl, ip, asr #13 │ │ │ │ + subseq r9, sl, r0, ror #6 │ │ │ │ + rsbeq r7, r2, r0, ror #6 │ │ │ │ + subseq sl, sl, ip, asr #13 │ │ │ │ + subseq r9, sl, r0, lsr r3 │ │ │ │ + rsbeq r7, r2, r0, lsr r3 │ │ │ │ + subseq sl, sl, ip, lsl #13 │ │ │ │ + subseq r9, sl, r8, lsl #6 │ │ │ │ + subseq sl, sl, r4, lsl r5 │ │ │ │ + subseq sl, sl, ip, lsr #10 │ │ │ │ + ldrsbeq r9, [sl], #-44 @ 0xffffffd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2679cc │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -137008,57 +137008,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [pc, #136] @ 2679f4 │ │ │ │ ldr r3, [pc, #136] @ 2679f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2679fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2678f0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 267a00 │ │ │ │ ldr r3, [pc, #88] @ 267a04 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 267a08 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2678f0 │ │ │ │ rsbseq r3, sl, r8, ror #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, sl, r4, asr #23 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0x007a3b90 │ │ │ │ rsbseq r3, sl, r0, asr fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq r7, r2, r0, ror #1 │ │ │ │ - subseq sl, sl, r0, lsl #9 │ │ │ │ - subseq r9, sl, r4, lsr r0 │ │ │ │ - rsbeq r7, r2, r4, lsr #1 │ │ │ │ - subseq sl, sl, ip, lsr r4 │ │ │ │ - subseq r9, sl, r4, ror r0 │ │ │ │ + ldrdeq r7, [r2], #-0 @ │ │ │ │ + subseq sl, sl, r0, ror r4 │ │ │ │ + subseq r9, sl, r4, lsr #32 │ │ │ │ + @ instruction: 0x00627094 │ │ │ │ + subseq sl, sl, ip, lsr #8 │ │ │ │ + subseq r9, sl, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2680e0 │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -137187,26 +137187,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 268104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267aa4 │ │ │ │ ldr r3, [pc, #1184] @ 268108 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 267b30 │ │ │ │ ldr r3, [pc, #1152] @ 2680fc │ │ │ │ @@ -137223,22 +137223,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 26810c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267b30 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 267d84 │ │ │ │ ldr r3, [pc, #1052] @ 268110 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -137259,28 +137259,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [pc, #956] @ 268114 │ │ │ │ ldr r3, [pc, #956] @ 268118 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 26811c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e05c │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e05c │ │ │ │ ldr r1, [pc, #892] @ 268120 │ │ │ │ @@ -137298,21 +137298,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 268124 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267aa4 │ │ │ │ ldr r0, [pc, #816] @ 268128 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267b30 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 1e16e4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -137346,29 +137346,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #632] @ 26812c │ │ │ │ ldr r2, [pc, #632] @ 268130 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 268134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267e24 │ │ │ │ ldr r2, [pc, #508] @ 2680ec │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 267f98 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -137391,27 +137391,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #464] @ 268138 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 26813c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267e24 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 268110 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 267efc │ │ │ │ @@ -137430,110 +137430,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #316] @ 268140 │ │ │ │ ldr r2, [pc, #316] @ 268144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 268148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267e24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 26814c │ │ │ │ ldr r0, [pc, #264] @ 268150 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267e24 │ │ │ │ ldr r0, [pc, #240] @ 268154 │ │ │ │ ldr r3, [pc, #240] @ 268158 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 26815c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267d84 │ │ │ │ ldr r1, [pc, #208] @ 268160 │ │ │ │ ldr r3, [pc, #208] @ 268164 │ │ │ │ ldr r0, [pc, #208] @ 268168 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267e24 │ │ │ │ ldr r1, [pc, #176] @ 26816c │ │ │ │ ldr r3, [pc, #176] @ 268170 │ │ │ │ ldr r0, [pc, #176] @ 268174 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 267e24 │ │ │ │ ldrsbeq r3, [sl], #-144 @ 0xffffff70 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r3, [sl], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x007a389c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r4, r0, ip, lsr #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq sl, [sl], #-24 @ 0xffffffe8 │ │ │ │ + subseq sl, sl, r8, lsr #3 │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - subseq r8, sl, r0, lsr #28 │ │ │ │ + subseq r8, sl, r0, lsl lr │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - strdeq r6, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - subseq sl, sl, r8, rrx │ │ │ │ - subseq r8, sl, r8, asr #24 │ │ │ │ - subseq sl, sl, r4, lsr r0 │ │ │ │ - ldrheq sl, [sl], #-4 │ │ │ │ - subseq r8, sl, r4, asr #26 │ │ │ │ - @ instruction: 0x00626b98 │ │ │ │ - ldrsheq r9, [sl], #-232 @ 0xffffff18 │ │ │ │ - subseq r8, sl, r8, ror #21 │ │ │ │ - subseq r9, sl, r0, lsr #31 │ │ │ │ - subseq r8, sl, ip, lsr sl │ │ │ │ - subseq r9, sl, r8, asr ip │ │ │ │ - subseq r9, sl, r4, ror ip │ │ │ │ - @ instruction: 0x005a8998 │ │ │ │ - subseq r9, sl, r4, asr #29 │ │ │ │ - subseq r8, sl, r8, ror #19 │ │ │ │ - rsbeq r6, r2, r8, ror #19 │ │ │ │ - subseq r9, sl, r4, asr sp │ │ │ │ - ldrheq r8, [sl], #-152 @ 0xffffff68 │ │ │ │ - strheq r6, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - subseq r9, sl, r4, lsl sp │ │ │ │ - @ instruction: 0x005a8990 │ │ │ │ - @ instruction: 0x005a9b9c │ │ │ │ - ldrheq r9, [sl], #-180 @ 0xffffff4c │ │ │ │ - subseq r8, sl, r4, ror #18 │ │ │ │ + rsbeq r6, r2, r4, ror #25 │ │ │ │ + subseq sl, sl, r8, asr r0 │ │ │ │ + subseq r8, sl, r8, lsr ip │ │ │ │ + subseq sl, sl, r4, lsr #32 │ │ │ │ + subseq sl, sl, r4, lsr #1 │ │ │ │ + subseq r8, sl, r4, lsr sp │ │ │ │ + rsbeq r6, r2, r8, lsl #23 │ │ │ │ + subseq r9, sl, r8, ror #29 │ │ │ │ + ldrsbeq r8, [sl], #-168 @ 0xffffff58 │ │ │ │ + @ instruction: 0x005a9f90 │ │ │ │ + subseq r8, sl, ip, lsr #20 │ │ │ │ + subseq r9, sl, r8, asr #24 │ │ │ │ + subseq r9, sl, r4, ror #24 │ │ │ │ + subseq r8, sl, r8, lsl #19 │ │ │ │ + ldrheq r9, [sl], #-228 @ 0xffffff1c │ │ │ │ + ldrsbeq r8, [sl], #-152 @ 0xffffff68 │ │ │ │ + ldrdeq r6, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + subseq r9, sl, r4, asr #26 │ │ │ │ + subseq r8, sl, r8, lsr #19 │ │ │ │ + rsbeq r6, r2, r8, lsr #19 │ │ │ │ + subseq r9, sl, r4, lsl #26 │ │ │ │ + subseq r8, sl, r0, lsl #19 │ │ │ │ + subseq r9, sl, ip, lsl #23 │ │ │ │ + subseq r9, sl, r4, lsr #23 │ │ │ │ + subseq r8, sl, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 268354 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -137618,57 +137618,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [pc, #136] @ 26837c │ │ │ │ ldr r3, [pc, #136] @ 268380 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 268384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268278 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 268388 │ │ │ │ ldr r3, [pc, #88] @ 26838c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 268390 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268278 │ │ │ │ rsbseq r3, sl, r0, ror #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, sl, ip, lsr r2 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ rsbseq r3, sl, r8, lsl #4 │ │ │ │ rsbseq r3, sl, r8, asr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq r6, r2, r8, asr r7 │ │ │ │ - subseq r9, sl, r8, lsr #24 │ │ │ │ - subseq r8, sl, ip, lsr #13 │ │ │ │ - rsbeq r6, r2, ip, lsl r7 │ │ │ │ - subseq r9, sl, r4, ror #23 │ │ │ │ - subseq r8, sl, ip, ror #13 │ │ │ │ + rsbeq r6, r2, r8, asr #14 │ │ │ │ + subseq r9, sl, r8, lsl ip │ │ │ │ + @ instruction: 0x005a869c │ │ │ │ + rsbeq r6, r2, ip, lsl #14 │ │ │ │ + ldrsbeq r9, [sl], #-180 @ 0xffffff4c │ │ │ │ + ldrsbeq r8, [sl], #-108 @ 0xffffff94 │ │ │ │ │ │ │ │ 00268394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 268438 │ │ │ │ @@ -137696,26 +137696,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq pc, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - subseq r9, sl, r0, asr fp │ │ │ │ - strdeq sp, [ip], #-208 @ 0xffffff30 @ │ │ │ │ - subseq r9, sl, r0, lsr fp │ │ │ │ + rsbeq pc, r1, r4, ror #29 │ │ │ │ + subseq r9, sl, r0, asr #22 │ │ │ │ + rsbeq sp, ip, r0, ror #27 │ │ │ │ + subseq r9, sl, r0, lsr #22 │ │ │ │ │ │ │ │ 00268448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -137792,15 +137792,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e14a0 │ │ │ │ + bl 5e1498 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 268838 │ │ │ │ ldr r3, [pc, #656] @ 26882c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -137823,15 +137823,15 @@ │ │ │ │ bhi 2685fc │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 268754 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 7e993c │ │ │ │ + bl 7e9934 │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 268620 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2686b0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -137895,24 +137895,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 268850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 268620 │ │ │ │ ldr r2, [pc, #228] @ 268840 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2685fc │ │ │ │ @@ -137935,54 +137935,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 268858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2685fc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 26885c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 268620 │ │ │ │ ldr r0, [pc, #76] @ 268860 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2685fc │ │ │ │ rsbseq r2, sl, r8, lsl pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, sl, r0, lsl #30 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, sl, r4, ror #28 │ │ │ │ rsbseq r2, sl, r0, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, lsr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, sl, r8, ror #3 │ │ │ │ + ldrsbeq r7, [sl], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0x000022bc │ │ │ │ - @ instruction: 0x005a709c │ │ │ │ - subseq r7, sl, r4, lsr #3 │ │ │ │ - subseq r7, sl, r0, asr #1 │ │ │ │ + subseq r7, sl, ip, lsl #1 │ │ │ │ + @ instruction: 0x005a7194 │ │ │ │ + ldrheq r7, [sl], #-0 │ │ │ │ │ │ │ │ 00268864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -138041,19 +138041,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 1e2818 │ │ │ │ cmp r0, r6 │ │ │ │ bne 268980 │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e9704 │ │ │ │ + bl 7e96fc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 7e98ec │ │ │ │ + bl 7e98e4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 2688e4 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24dce4 │ │ │ │ b 2688e4 │ │ │ │ @@ -138085,44 +138085,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5d9ac0 │ │ │ │ + bl 5d9ab8 │ │ │ │ ldr r8, [pc, #2736] @ 2694c8 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 268c5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268a44 │ │ │ │ ldr r0, [pc, #2712] @ 2694cc │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10b4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77e8f0 │ │ │ │ + bl 77e8e8 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 5d9ad0 │ │ │ │ + bl 5d9ac8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 268d40 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268c50 │ │ │ │ ldr r0, [pc, #2656] @ 2694d0 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10b4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77e8f0 │ │ │ │ + bl 77e8e8 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2694d4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -138146,15 +138146,15 @@ │ │ │ │ bne 268af8 │ │ │ │ ldr r3, [pc, #2536] @ 2694d8 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 268e48 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 5d9ac0 │ │ │ │ + bl 5d9ab8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 268b1c │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -138163,15 +138163,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5d9ac0 │ │ │ │ + bl 5d9ab8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 268b5c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 268d88 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -138230,29 +138230,29 @@ │ │ │ │ bl 24e80c │ │ │ │ ldr r1, [pc, #2220] @ 2694ec │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 24de04 │ │ │ │ b 268c94 │ │ │ │ - bl 77e8f0 │ │ │ │ + bl 77e8e8 │ │ │ │ mov r9, #0 │ │ │ │ b 268a84 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 7caf60 │ │ │ │ + bl 7caf58 │ │ │ │ ldr r3, [pc, #2164] @ 2694e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 268f40 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ mov r0, r6 │ │ │ │ bl 24dd34 │ │ │ │ ldr r2, [pc, #2132] @ 2694f0 │ │ │ │ ldr r3, [pc, #2084] @ 2694c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -138293,15 +138293,15 @@ │ │ │ │ bne 269104 │ │ │ │ mov r0, fp │ │ │ │ bl 1e3448 │ │ │ │ b 268d00 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 7caf60 │ │ │ │ + bl 7caf58 │ │ │ │ ldr r3, [pc, #1936] @ 2694e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 26924c │ │ │ │ mov r0, r4 │ │ │ │ @@ -138342,33 +138342,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #1764] @ 269500 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 269504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5f5804 │ │ │ │ + bl 5f57fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 269194 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -138404,27 +138404,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #1524] @ 269508 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 26950c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d34 │ │ │ │ ldr r3, [pc, #1452] @ 2694f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 268c84 │ │ │ │ ldr r3, [pc, #1436] @ 2694f8 │ │ │ │ @@ -138440,27 +138440,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #1388] @ 269510 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 269514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268c84 │ │ │ │ ldr r3, [pc, #1344] @ 269518 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2692dc │ │ │ │ ldr r3, [pc, #1292] @ 2694f8 │ │ │ │ @@ -138476,23 +138476,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 26951c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268bfc │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -138515,29 +138515,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #1104] @ 269520 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 269524 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 269528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d34 │ │ │ │ ldr r3, [pc, #1000] @ 2694f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 268d34 │ │ │ │ ldr r3, [pc, #984] @ 2694f8 │ │ │ │ @@ -138553,31 +138553,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #964] @ 26952c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 269530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 7caf60 │ │ │ │ + bl 7caf58 │ │ │ │ ldr r3, [pc, #832] @ 2694e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 268d34 │ │ │ │ ldr r3, [pc, #820] @ 2694f4 │ │ │ │ @@ -138599,27 +138599,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #788] @ 269534 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 269538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d34 │ │ │ │ ldr r3, [pc, #672] @ 2694f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 268d68 │ │ │ │ ldr r3, [pc, #656] @ 2694f8 │ │ │ │ @@ -138635,27 +138635,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #652] @ 26953c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 269540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d68 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268bfc │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 26906c │ │ │ │ ldr r3, [pc, #508] @ 2694f4 │ │ │ │ @@ -138675,162 +138675,162 @@ │ │ │ │ beq 269400 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #500] @ 269544 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 269548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d00 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 26954c │ │ │ │ ldr r0, [pc, #452] @ 269550 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268c84 │ │ │ │ ldr r0, [pc, #428] @ 269554 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 26904c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 269558 │ │ │ │ ldr r0, [pc, #404] @ 26955c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d68 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 269560 │ │ │ │ ldr r0, [pc, #376] @ 269564 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d34 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 269568 │ │ │ │ ldr r0, [pc, #348] @ 26956c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d00 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 269570 │ │ │ │ ldr r0, [pc, #320] @ 269574 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d34 │ │ │ │ ldr r3, [pc, #296] @ 269578 │ │ │ │ ldr r0, [pc, #296] @ 26957c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 269580 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d34 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 269584 │ │ │ │ ldr r0, [pc, #256] @ 269588 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d34 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 26958c │ │ │ │ ldr r0, [pc, #228] @ 269590 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 268d34 │ │ │ │ rsbseq r2, sl, ip, lsr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, sl, r8, ror #19 │ │ │ │ - subseq r9, sl, ip, lsr r5 │ │ │ │ - subseq r9, sl, r0, lsl #10 │ │ │ │ - rsbeq fp, r2, r8, lsl r5 │ │ │ │ + subseq r9, sl, ip, lsr #10 │ │ │ │ + ldrsheq r9, [sl], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq fp, r2, r8, lsl #10 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - @ instruction: 0x00625e9c │ │ │ │ - rsbeq r0, r3, r0, lsr #20 │ │ │ │ + rsbeq r5, r2, ip, lsl #29 │ │ │ │ + rsbeq r0, r3, r0, lsl sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ rsbseq r2, sl, r0, ror #14 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, sl, r4, lsl #4 │ │ │ │ - subseq r7, sl, r8, lsl #23 │ │ │ │ - subseq r9, sl, ip, asr #1 │ │ │ │ - @ instruction: 0x005a7a90 │ │ │ │ - ldrsbeq r8, [sl], #-244 @ 0xffffff0c │ │ │ │ - subseq r7, sl, r0, lsl #20 │ │ │ │ + ldrsheq r9, [sl], #-20 @ 0xffffffec │ │ │ │ + subseq r7, sl, r8, ror fp │ │ │ │ + ldrheq r9, [sl], #-12 │ │ │ │ + subseq r7, sl, r0, lsl #21 │ │ │ │ + subseq r8, sl, r4, asr #31 │ │ │ │ + ldrsheq r7, [sl], #-144 @ 0xffffff70 │ │ │ │ andeq r3, r0, ip, lsr #22 │ │ │ │ - ldrsheq r8, [sl], #-248 @ 0xffffff08 │ │ │ │ - rsbeq r5, r2, ip, ror r9 │ │ │ │ - ldrsheq r8, [sl], #-240 @ 0xffffff10 │ │ │ │ - subseq r7, sl, ip, asr #17 │ │ │ │ - @ instruction: 0x005a8e98 │ │ │ │ - subseq r7, sl, ip, lsr r8 │ │ │ │ - subseq r8, sl, r4, lsr #27 │ │ │ │ - subseq r7, sl, r4, lsl #15 │ │ │ │ - subseq r8, sl, r0, ror #25 │ │ │ │ - ldrsheq r7, [sl], #-100 @ 0xffffff9c │ │ │ │ - subseq r8, sl, r8, asr ip │ │ │ │ - subseq r7, sl, r4, asr r6 │ │ │ │ - ldrsheq r8, [sl], #-176 @ 0xffffff50 │ │ │ │ - subseq r7, sl, r0, lsr #13 │ │ │ │ - subseq r8, sl, r4, ror #25 │ │ │ │ - subseq r8, sl, ip, asr #23 │ │ │ │ - subseq r7, sl, r8, ror #12 │ │ │ │ - subseq r8, sl, r4, lsl ip │ │ │ │ + subseq r8, sl, r8, ror #31 │ │ │ │ + rsbeq r5, r2, ip, ror #18 │ │ │ │ + subseq r8, sl, r0, ror #31 │ │ │ │ + ldrheq r7, [sl], #-140 @ 0xffffff74 │ │ │ │ + subseq r8, sl, r8, lsl #29 │ │ │ │ + subseq r7, sl, ip, lsr #16 │ │ │ │ + @ instruction: 0x005a8d94 │ │ │ │ + subseq r7, sl, r4, ror r7 │ │ │ │ + ldrsbeq r8, [sl], #-192 @ 0xffffff40 │ │ │ │ + subseq r7, sl, r4, ror #13 │ │ │ │ + subseq r8, sl, r8, asr #24 │ │ │ │ subseq r7, sl, r4, asr #12 │ │ │ │ - @ instruction: 0x005a8b9c │ │ │ │ - subseq r7, sl, r0, lsr #12 │ │ │ │ - subseq r8, sl, ip, ror #23 │ │ │ │ - ldrsheq r7, [sl], #-92 @ 0xffffffa4 │ │ │ │ - strdeq r5, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsbeq r7, [sl], #-80 @ 0xffffffb0 │ │ │ │ - subseq r8, sl, r0, ror ip │ │ │ │ - subseq r8, sl, ip, lsr fp │ │ │ │ - subseq r7, sl, r8, lsr #11 │ │ │ │ - subseq r8, sl, r4, lsr fp │ │ │ │ - subseq r7, sl, r4, lsl #11 │ │ │ │ + subseq r8, sl, r0, ror #23 │ │ │ │ + @ instruction: 0x005a7690 │ │ │ │ + ldrsbeq r8, [sl], #-196 @ 0xffffff3c │ │ │ │ + ldrheq r8, [sl], #-188 @ 0xffffff44 │ │ │ │ + subseq r7, sl, r8, asr r6 │ │ │ │ + subseq r8, sl, r4, lsl #24 │ │ │ │ + subseq r7, sl, r4, lsr r6 │ │ │ │ + subseq r8, sl, ip, lsl #23 │ │ │ │ + subseq r7, sl, r0, lsl r6 │ │ │ │ + ldrsbeq r8, [sl], #-188 @ 0xffffff44 │ │ │ │ + subseq r7, sl, ip, ror #11 │ │ │ │ + rsbeq r5, r2, ip, ror #11 │ │ │ │ + subseq r7, sl, r0, asr #11 │ │ │ │ + subseq r8, sl, r0, ror #24 │ │ │ │ + subseq r8, sl, ip, lsr #22 │ │ │ │ + @ instruction: 0x005a7598 │ │ │ │ + subseq r8, sl, r4, lsr #22 │ │ │ │ + subseq r7, sl, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -138873,15 +138873,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 269668 │ │ │ │ cmp r4, #0 │ │ │ │ beq 269660 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7bb320 │ │ │ │ + b 7bb318 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e334c │ │ │ │ bl 1e3070 │ │ │ │ b 269650 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -138979,18 +138979,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2696dc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, sl, ip, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, sl, r8, lsl sp │ │ │ │ - ldrheq r8, [sl], #-152 @ 0xffffff68 │ │ │ │ subseq r8, sl, r8, lsr #19 │ │ │ │ - @ instruction: 0x005a8994 │ │ │ │ + @ instruction: 0x005a8998 │ │ │ │ subseq r8, sl, r4, lsl #19 │ │ │ │ + subseq r8, sl, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2699ac │ │ │ │ ldr r3, [pc, #380] @ 2699b0 │ │ │ │ @@ -139088,18 +139088,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 26985c │ │ │ │ b 26988c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, sl, ip, asr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, sl, r8, ror #22 │ │ │ │ - subseq r8, sl, r0, lsr #16 │ │ │ │ - ldrsheq r8, [sl], #-112 @ 0xffffff90 │ │ │ │ - subseq r8, sl, r0, asr #15 │ │ │ │ - subseq r8, sl, r0, ror #14 │ │ │ │ + subseq r8, sl, r0, lsl r8 │ │ │ │ + subseq r8, sl, r0, ror #15 │ │ │ │ + ldrheq r8, [sl], #-112 @ 0xffffff90 │ │ │ │ + subseq r8, sl, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -139184,25 +139184,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 269ef0 │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ ldr r1, [pc, #944] @ 269ef4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ ldr r1, [pc, #928] @ 269ef8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 269e28 │ │ │ │ ldr r1, [pc, #900] @ 269efc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ @@ -139240,32 +139240,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 269d18 │ │ │ │ ldr r1, [pc, #764] @ 269f08 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cf1d4 │ │ │ │ + bl 7cf1cc │ │ │ │ ldr r7, [pc, #744] @ 269f0c │ │ │ │ ldr r1, [pc, #744] @ 269f10 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cf1d4 │ │ │ │ + bl 7cf1cc │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #684] @ 269f14 │ │ │ │ ldr r3, [pc, #632] @ 269ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -139307,33 +139307,33 @@ │ │ │ │ bne 269b9c │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 269bd4 │ │ │ │ ldr r1, [pc, #516] @ 269f24 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cee48 │ │ │ │ + bl 7cee40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 269dbc │ │ │ │ ldr r1, [pc, #496] @ 269f28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cee48 │ │ │ │ + bl 7cee40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 269c48 │ │ │ │ ldr ip, [pc, #476] @ 269f2c │ │ │ │ ldr r3, [pc, #476] @ 269f30 │ │ │ │ ldr r1, [pc, #476] @ 269f34 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r6, #0 │ │ │ │ b 269c54 │ │ │ │ ldr r1, [pc, #440] @ 269f38 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -139354,125 +139354,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 269f48 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 269f4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 269d70 │ │ │ │ ldr r1, [pc, #352] @ 269f50 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad00 │ │ │ │ + bl 7cacf8 │ │ │ │ b 269d70 │ │ │ │ ldr ip, [pc, #336] @ 269f54 │ │ │ │ ldr r3, [pc, #336] @ 269f58 │ │ │ │ ldr r1, [pc, #336] @ 269f5c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 269f60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 269d70 │ │ │ │ ldr r0, [pc, #308] @ 269f64 │ │ │ │ ldr r3, [pc, #308] @ 269f68 │ │ │ │ ldr r1, [pc, #308] @ 269f6c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r1, [pc, #280] @ 269f70 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ b 269d70 │ │ │ │ ldr r1, [pc, #264] @ 269f74 │ │ │ │ ldr r3, [pc, #264] @ 269f78 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 269f7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 269f80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r1, [pc, #240] @ 269f84 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ b 269d70 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 269f88 │ │ │ │ ldr r3, [pc, #220] @ 269f8c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 269f90 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 269f94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r1, [pc, #196] @ 269f98 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ b 269d70 │ │ │ │ rsbseq r1, sl, r8, lsl r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, sl, ip, ror #17 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - subseq r8, sl, ip, lsl #12 │ │ │ │ - rsbeq r6, r0, r4, asr r5 │ │ │ │ - ldrsheq r8, [sl], #-84 @ 0xffffffac │ │ │ │ - subseq r8, sl, r0, ror #12 │ │ │ │ - subseq r8, sl, ip, lsl #13 │ │ │ │ + ldrsheq r8, [sl], #-92 @ 0xffffffa4 │ │ │ │ + rsbeq r6, r0, r4, asr #10 │ │ │ │ + subseq r8, sl, r4, ror #11 │ │ │ │ + subseq r8, sl, r0, asr r6 │ │ │ │ subseq r8, sl, ip, ror r6 │ │ │ │ - ldrheq r8, [sl], #-96 @ 0xffffffa0 │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ + subseq r8, sl, ip, ror #12 │ │ │ │ subseq r8, sl, r0, lsr #13 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ + @ instruction: 0x005a8690 │ │ │ │ @ instruction: 0x007a1794 │ │ │ │ - subseq r8, sl, r8, lsr r5 │ │ │ │ subseq r8, sl, r8, lsr #10 │ │ │ │ - subseq sp, sl, r8, ror #28 │ │ │ │ - subseq r8, sl, r0, lsr #11 │ │ │ │ + subseq r8, sl, r8, lsl r5 │ │ │ │ + subseq sp, sl, r8, asr lr │ │ │ │ @ instruction: 0x005a8590 │ │ │ │ - subseq r8, sl, ip, lsr #11 │ │ │ │ - strheq ip, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsheq r8, [sl], #-56 @ 0xffffffc8 │ │ │ │ - subseq r8, sl, r0, asr #9 │ │ │ │ - subseq r8, sl, ip, asr r4 │ │ │ │ - subseq r8, sl, r8, lsl #10 │ │ │ │ - rsbeq ip, ip, r8, lsr r4 │ │ │ │ - subseq r8, sl, r0, lsl #7 │ │ │ │ + subseq r8, sl, r0, lsl #11 │ │ │ │ + @ instruction: 0x005a859c │ │ │ │ + rsbeq ip, ip, r0, lsr #9 │ │ │ │ + subseq r8, sl, r8, ror #7 │ │ │ │ + ldrheq r8, [sl], #-64 @ 0xffffffc0 │ │ │ │ + subseq r8, sl, ip, asr #8 │ │ │ │ + ldrsheq r8, [sl], #-72 @ 0xffffffb8 │ │ │ │ + rsbeq ip, ip, r8, lsr #8 │ │ │ │ + subseq r8, sl, r0, ror r3 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - subseq r8, sl, ip, lsr #9 │ │ │ │ - ldrsheq ip, [pc], #-116 @ │ │ │ │ - strdeq ip, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq r8, sl, r0, asr #6 │ │ │ │ - andeq r0, r0, fp, lsl #12 │ │ │ │ - subseq r8, sl, r4, lsr r3 │ │ │ │ - rsbeq ip, ip, ip, asr #7 │ │ │ │ - subseq r8, sl, r0, lsl r3 │ │ │ │ + @ instruction: 0x005a849c │ │ │ │ + subseq ip, pc, r4, ror #15 │ │ │ │ + rsbeq ip, ip, r8, ror #7 │ │ │ │ subseq r8, sl, r0, lsr r3 │ │ │ │ - ldrsbeq r8, [sl], #-60 @ 0xffffffc4 │ │ │ │ - rsbeq ip, ip, r8, lsl #7 │ │ │ │ - ldrsbeq r8, [sl], #-32 @ 0xffffffe0 │ │ │ │ + andeq r0, r0, fp, lsl #12 │ │ │ │ + subseq r8, sl, r4, lsr #6 │ │ │ │ + strheq ip, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq r8, sl, r0, lsl #6 │ │ │ │ + subseq r8, sl, r0, lsr #6 │ │ │ │ + subseq r8, sl, ip, asr #7 │ │ │ │ + rsbeq ip, ip, r8, ror r3 │ │ │ │ + subseq r8, sl, r0, asr #5 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrsbeq r8, [sl], #-52 @ 0xffffffcc │ │ │ │ - subseq r8, sl, ip, asr r3 │ │ │ │ - rsbeq ip, ip, r8, asr #6 │ │ │ │ - @ instruction: 0x005a8290 │ │ │ │ + subseq r8, sl, r4, asr #7 │ │ │ │ + subseq r8, sl, ip, asr #6 │ │ │ │ + rsbeq ip, ip, r8, lsr r3 │ │ │ │ + subseq r8, sl, r0, lsl #5 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - ldrheq r8, [sl], #-36 @ 0xffffffdc │ │ │ │ + subseq r8, sl, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 26a1c0 │ │ │ │ ldr r3, [pc, #524] @ 26a1c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -139577,15 +139577,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 26a1fc │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1348 │ │ │ │ mvn r0, #0 │ │ │ │ b 26a088 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 26a200 │ │ │ │ ldr r3, [pc, #132] @ 26a204 │ │ │ │ @@ -139597,15 +139597,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1e1d68 │ │ │ │ b 26a160 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, sl, r8, asr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, sl, r8, lsl r4 │ │ │ │ @@ -139614,21 +139614,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ andeq r3, r0, r4, lsl #14 │ │ │ │ rsbseq r1, sl, ip, ror #6 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r0, lsr #3 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - subseq r8, sl, r0, lsr #4 │ │ │ │ - rsbeq ip, ip, ip, asr #1 │ │ │ │ - subseq r8, sl, ip │ │ │ │ + subseq r8, sl, r0, lsl r2 │ │ │ │ + strheq ip, [ip], #-12 @ │ │ │ │ + ldrsheq r7, [sl], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - subseq r8, sl, r4, ror #3 │ │ │ │ - rsbeq ip, ip, r8, ror r0 │ │ │ │ - ldrheq r7, [sl], #-252 @ 0xffffff04 │ │ │ │ + ldrsbeq r8, [sl], #-20 @ 0xffffffec │ │ │ │ + rsbeq ip, ip, r8, rrx │ │ │ │ + subseq r7, sl, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -139782,27 +139782,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 26a4c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r8, sl, r8, asr #2 │ │ │ │ - subseq r8, sl, r8, lsl r1 │ │ │ │ - rsbeq ip, r3, r4, asr #9 │ │ │ │ - rsbeq r1, r3, ip, asr r6 │ │ │ │ - subseq r0, fp, r8, asr r1 │ │ │ │ - subseq r7, sl, ip, lsl #31 │ │ │ │ - strheq fp, [ip], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsheq r7, [sl], #-200 @ 0xffffff38 │ │ │ │ - subseq r7, sl, r0, asr pc │ │ │ │ + subseq r8, sl, r8, lsr r1 │ │ │ │ + subseq r8, sl, r8, lsl #2 │ │ │ │ + strheq ip, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r1, r3, ip, asr #12 │ │ │ │ + subseq r0, fp, r8, asr #2 │ │ │ │ + subseq r7, sl, ip, ror pc │ │ │ │ + rsbeq fp, ip, r4, lsr #27 │ │ │ │ + subseq r7, sl, r8, ror #25 │ │ │ │ + subseq r7, sl, r0, asr #30 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x006cbd90 │ │ │ │ - ldrsbeq r7, [sl], #-200 @ 0xffffff38 │ │ │ │ - subseq r7, sl, r0, lsr pc │ │ │ │ + rsbeq fp, ip, r0, lsl #27 │ │ │ │ + subseq r7, sl, r8, asr #25 │ │ │ │ + subseq r7, sl, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 26a578 │ │ │ │ ldr r9, [pc, #156] @ 26a57c │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -139840,16 +139840,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + @ instruction: 0x005a7e98 │ │ │ │ subseq r7, sl, r8, lsr #29 │ │ │ │ - ldrheq r7, [sl], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -139916,16 +139916,16 @@ │ │ │ │ bl 1e1d68 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 26a5ac │ │ │ │ b 26a630 │ │ │ │ - ldrsbeq r7, [sl], #-208 @ 0xffffff30 │ │ │ │ - subseq r7, sl, r4, lsl sp │ │ │ │ + subseq r7, sl, r0, asr #27 │ │ │ │ + subseq r7, sl, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 26a82c │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -140005,29 +140005,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 269594 │ │ │ │ b 26a714 │ │ │ │ ldr r1, [pc, #64] @ 26a844 │ │ │ │ ldr r0, [pc, #64] @ 26a848 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc38c │ │ │ │ + bl 7cc384 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1d68 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 26a714 │ │ │ │ bl 1e3bf4 │ │ │ │ rsbseq r0, sl, ip, lsr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ ldrsbeq r0, [sl], #-204 @ 0xffffff34 @ │ │ │ │ - subseq r7, sl, r8, asr #23 │ │ │ │ + ldrheq r7, [sl], #-184 @ 0xffffff48 │ │ │ │ addeq r0, r5, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -140310,38 +140310,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 26ad30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r0, sl, ip, lsl #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, r2, r8, lsl #1 │ │ │ │ - subseq r7, sl, r8, asr #21 │ │ │ │ - subseq r7, sl, r0, asr #22 │ │ │ │ - subseq r7, sl, r8, asr #22 │ │ │ │ - subseq r7, sl, r8, lsr #22 │ │ │ │ - ldrsheq r7, [sl], #-172 @ 0xffffff54 │ │ │ │ - rsbeq r3, r8, r0, ror #29 │ │ │ │ - ldrsbeq r7, [sl], #-144 @ 0xffffff70 │ │ │ │ + rsbeq r7, r2, r8, ror r0 │ │ │ │ + ldrheq r7, [sl], #-168 @ 0xffffff58 │ │ │ │ + subseq r7, sl, r0, lsr fp │ │ │ │ + subseq r7, sl, r8, lsr fp │ │ │ │ + subseq r7, sl, r8, lsl fp │ │ │ │ + subseq r7, sl, ip, ror #21 │ │ │ │ + ldrdeq r3, [r8], #-224 @ 0xffffff20 @ │ │ │ │ subseq r7, sl, r0, asr #19 │ │ │ │ ldrheq r7, [sl], #-144 @ 0xffffff70 │ │ │ │ subseq r7, sl, r0, lsr #19 │ │ │ │ + @ instruction: 0x005a7990 │ │ │ │ rsbseq r0, sl, r0, asr #17 │ │ │ │ - rsbeq r3, r8, r4, asr #26 │ │ │ │ - ldrsbeq r7, [sl], #-124 @ 0xffffff84 │ │ │ │ - ldrheq r7, [sl], #-112 @ 0xffffff90 │ │ │ │ - subseq r7, sl, r4, lsl #15 │ │ │ │ - rsbeq r6, r2, r4, lsr sp │ │ │ │ - strheq r3, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq fp, ip, ip, ror r5 │ │ │ │ - subseq r7, sl, r4, asr #9 │ │ │ │ - ldrsbeq r7, [sl], #-124 @ 0xffffff84 │ │ │ │ - rsbeq fp, ip, r8, asr r5 │ │ │ │ - @ instruction: 0x005a749c │ │ │ │ - subseq r7, sl, r4, asr #15 │ │ │ │ + rsbeq r3, r8, r4, lsr sp │ │ │ │ + subseq r7, sl, ip, asr #15 │ │ │ │ + subseq r7, sl, r0, lsr #15 │ │ │ │ + subseq r7, sl, r4, ror r7 │ │ │ │ + rsbeq r6, r2, r4, lsr #26 │ │ │ │ + rsbeq r3, r8, r0, lsr #25 │ │ │ │ + rsbeq fp, ip, ip, ror #10 │ │ │ │ + ldrheq r7, [sl], #-68 @ 0xffffffbc │ │ │ │ + subseq r7, sl, ip, asr #15 │ │ │ │ + rsbeq fp, ip, r8, asr #10 │ │ │ │ + subseq r7, sl, ip, lsl #9 │ │ │ │ + ldrheq r7, [sl], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 26aea4 │ │ │ │ @@ -140431,15 +140431,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 26adc8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, sl, ip, lsr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ rsbseq r0, sl, r8, lsr #12 │ │ │ │ - subseq r7, sl, r8, ror r6 │ │ │ │ + subseq r7, sl, r8, ror #12 │ │ │ │ │ │ │ │ 0026aeb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -140518,15 +140518,15 @@ │ │ │ │ beq 26b078 │ │ │ │ mov r5, r8 │ │ │ │ b 26af30 │ │ │ │ ldr r1, [pc, #360] @ 26b168 │ │ │ │ ldr r0, [pc, #360] @ 26b16c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc38c │ │ │ │ + bl 7cc384 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1d68 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -140606,23 +140606,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bl 1e3bf4 │ │ │ │ rsbseq r0, sl, r4, lsr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, sl, ip, asr #7 │ │ │ │ + ldrheq r7, [sl], #-60 @ 0xffffffc4 │ │ │ │ addeq r0, r5, r8, asr r1 │ │ │ │ ldrheq r0, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq fp, ip, r8, ror #1 │ │ │ │ - subseq r7, sl, r0, lsr r0 │ │ │ │ - subseq r7, sl, ip, asr #7 │ │ │ │ - rsbeq fp, ip, r4, asr #1 │ │ │ │ - subseq r7, sl, ip │ │ │ │ - @ instruction: 0x005a7394 │ │ │ │ + ldrdeq fp, [ip], #-8 @ │ │ │ │ + subseq r7, sl, r0, lsr #32 │ │ │ │ + ldrheq r7, [sl], #-60 @ 0xffffffc4 │ │ │ │ + strheq fp, [ip], #-4 @ │ │ │ │ + ldrsheq r6, [sl], #-252 @ 0xffffff04 │ │ │ │ + subseq r7, sl, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -140798,16 +140798,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsbeq r6, [sl], #-252 @ 0xffffff04 │ │ │ │ - subseq r6, sl, ip, lsr #31 │ │ │ │ + subseq r6, sl, ip, asr #31 │ │ │ │ + @ instruction: 0x005a6f9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -140966,18 +140966,18 @@ │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1d68 │ │ │ │ str r5, [r4] │ │ │ │ b 26b4fc │ │ │ │ - ldrsbeq r6, [sl], #-232 @ 0xffffff18 │ │ │ │ - ldrsbeq r6, [sl], #-224 @ 0xffffff20 │ │ │ │ - ldrheq r6, [sl], #-216 @ 0xffffff28 │ │ │ │ - subseq r6, sl, ip, ror #26 │ │ │ │ + subseq r6, sl, r8, asr #29 │ │ │ │ + subseq r6, sl, r0, asr #29 │ │ │ │ + subseq r6, sl, r8, lsr #27 │ │ │ │ + subseq r6, sl, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 26b83c │ │ │ │ ldr r3, [pc, #264] @ 26b840 │ │ │ │ @@ -141173,16 +141173,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1e39dc │ │ │ │ str r8, [r4] │ │ │ │ b 26b91c │ │ │ │ bl 26a84c │ │ │ │ mov r5, r0 │ │ │ │ b 26b9ac │ │ │ │ - subseq r6, sl, r4, lsl #22 │ │ │ │ - ldrsbeq r6, [sl], #-160 @ 0xffffff60 │ │ │ │ + ldrsheq r6, [sl], #-164 @ 0xffffff5c │ │ │ │ + subseq r6, sl, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 26be48 │ │ │ │ mov r4, r3 │ │ │ │ @@ -141408,15 +141408,15 @@ │ │ │ │ beq 26bbe8 │ │ │ │ b 26bd70 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 26be5c │ │ │ │ ldr r0, [pc, #116] @ 26be60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc38c │ │ │ │ + bl 7cc384 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1d68 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -141432,20 +141432,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 26be64 │ │ │ │ ldr r0, [pc, #40] @ 26be68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 26bdf0 │ │ │ │ @ instruction: 0x0079f990 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r6, [sl], #-136 @ 0xffffff78 │ │ │ │ + subseq r6, sl, r8, asr #17 │ │ │ │ rsbseq pc, r9, r8, lsr #18 │ │ │ │ - subseq r6, sl, r0, lsl #17 │ │ │ │ - subseq r6, sl, r4, ror #11 │ │ │ │ + subseq r6, sl, r0, ror r8 │ │ │ │ + ldrsbeq r6, [sl], #-84 @ 0xffffffac │ │ │ │ addeq pc, r4, r0, ror r3 @ │ │ │ │ - @ instruction: 0x005a6590 │ │ │ │ + subseq r6, sl, r0, lsl #11 │ │ │ │ addeq pc, r4, ip, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -141635,18 +141635,18 @@ │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e1d68 │ │ │ │ str r5, [r4] │ │ │ │ b 26bf58 │ │ │ │ - subseq r6, sl, r8, asr #8 │ │ │ │ - subseq r6, sl, r4, lsl #8 │ │ │ │ - subseq r6, sl, r0, asr #6 │ │ │ │ - ldrsheq r6, [sl], #-40 @ 0xffffffd8 │ │ │ │ + subseq r6, sl, r8, lsr r4 │ │ │ │ + ldrsheq r6, [sl], #-52 @ 0xffffffcc │ │ │ │ + subseq r6, sl, r0, lsr r3 │ │ │ │ + subseq r6, sl, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 26c4dc │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -141833,15 +141833,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 26c3e0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 26c4f4 │ │ │ │ ldr r0, [pc, #104] @ 26c4f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc38c │ │ │ │ + bl 7cc384 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1d68 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -141853,19 +141853,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 26c2a8 │ │ │ │ bl 1e3bf4 │ │ │ │ rsbseq pc, r9, r8, asr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x005a619c │ │ │ │ + subseq r6, sl, ip, lsl #3 │ │ │ │ rsbseq pc, r9, ip, ror #3 │ │ │ │ - subseq r6, sl, r4, asr #2 │ │ │ │ + subseq r6, sl, r4, lsr r1 │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - subseq r5, sl, r0, asr #30 │ │ │ │ + subseq r5, sl, r0, lsr pc │ │ │ │ addeq lr, r4, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 26c640 │ │ │ │ @@ -142118,16 +142118,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1e39dc │ │ │ │ str r8, [r4] │ │ │ │ b 26c7d4 │ │ │ │ bl 26a84c │ │ │ │ mov r5, r0 │ │ │ │ b 26c86c │ │ │ │ - subseq r5, sl, ip, asr #24 │ │ │ │ - subseq r5, sl, r8, lsl ip │ │ │ │ + subseq r5, sl, ip, lsr ip │ │ │ │ + subseq r5, sl, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -142582,47 +142582,47 @@ │ │ │ │ b 26cea4 │ │ │ │ mov r6, r0 │ │ │ │ b 26cd38 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r9, r0, ror #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, r9, ip, lsr #13 │ │ │ │ - subseq r5, sl, ip, asr r3 │ │ │ │ - subseq r5, sl, r4, lsr r3 │ │ │ │ - subseq r5, sl, r8, lsl r3 │ │ │ │ - subseq r5, sl, r0, lsl #6 │ │ │ │ - rsbeq r4, r2, r4, asr #21 │ │ │ │ - subseq r5, sl, r4, lsl #10 │ │ │ │ - subseq r5, sl, r4, lsl #11 │ │ │ │ - subseq r5, sl, ip, lsl #11 │ │ │ │ - subseq r5, sl, ip, ror #10 │ │ │ │ - subseq r5, sl, ip, asr #10 │ │ │ │ - subseq r5, sl, r8, lsr #7 │ │ │ │ - rsbeq r4, r2, r8, asr r9 │ │ │ │ + subseq r5, sl, ip, asr #6 │ │ │ │ + subseq r5, sl, r4, lsr #6 │ │ │ │ + subseq r5, sl, r8, lsl #6 │ │ │ │ + ldrsheq r5, [sl], #-32 @ 0xffffffe0 │ │ │ │ + strheq r4, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsheq r5, [sl], #-68 @ 0xffffffbc │ │ │ │ + subseq r5, sl, r4, ror r5 │ │ │ │ + subseq r5, sl, ip, ror r5 │ │ │ │ + subseq r5, sl, ip, asr r5 │ │ │ │ + subseq r5, sl, ip, lsr r5 │ │ │ │ + @ instruction: 0x005a5398 │ │ │ │ + rsbeq r4, r2, r8, asr #18 │ │ │ │ │ │ │ │ 0026d078 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 26aeb8 │ │ │ │ ldr r2, [pc, #4] @ 26d090 │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f2b8 │ │ │ │ - subseq r5, sl, ip, ror r4 │ │ │ │ + subseq r5, sl, ip, ror #8 │ │ │ │ ldr r2, [pc, #4] @ 26d0a0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f2b8 │ │ │ │ - @ instruction: 0x005a5490 │ │ │ │ + subseq r5, sl, r0, lsl #9 │ │ │ │ ldr r2, [pc, #4] @ 26d0b0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f1f4 │ │ │ │ - subseq r5, sl, ip, asr r4 │ │ │ │ + subseq r5, sl, ip, asr #8 │ │ │ │ ldr r2, [pc, #4] @ 26d0c0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f1f4 │ │ │ │ - subseq r5, sl, r0, ror r4 │ │ │ │ + subseq r5, sl, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 26d120 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 26f384 │ │ │ │ @@ -142638,15 +142638,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, sl, r0, asr r4 │ │ │ │ + subseq r5, sl, r0, asr #8 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 26d174 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -142676,15 +142676,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, sl, r4, ror #7 │ │ │ │ + ldrsbeq r5, [sl], #-52 @ 0xffffffcc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 26d218 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 26f384 │ │ │ │ @@ -142700,15 +142700,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, sl, r4, lsr r3 │ │ │ │ + subseq r5, sl, r4, lsr #6 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 26d26c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -142738,15 +142738,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, sl, r8, asr #5 │ │ │ │ + ldrheq r5, [sl], #-40 @ 0xffffffd8 │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -142816,28 +142816,28 @@ │ │ │ │ addeq sp, r4, r0, ror #27 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 26d3ec │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c3410 │ │ │ │ - subseq fp, r9, r4, asr #26 │ │ │ │ + b 7c3408 │ │ │ │ + subseq fp, r9, r4, lsr sp │ │ │ │ ldr r3, [pc, #28] @ 26d414 │ │ │ │ ldr r2, [pc, #28] @ 26d418 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 26d41c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbseq lr, r9, r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq fp, r9, ip, lsl sp │ │ │ │ + subseq fp, r9, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -142895,18 +142895,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 7bb688 │ │ │ │ + bl 7bb680 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -143271,51 +143271,51 @@ │ │ │ │ beq 26dbc4 │ │ │ │ cmp r1, #0 │ │ │ │ beq 26dc68 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 26dbf0 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 26db30 │ │ │ │ ldr r3, [pc, #384] @ 26dca4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 26db54 │ │ │ │ b 26db68 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 26db68 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26db44 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 26dc94 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 26dba8 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r4, [r5] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 26dc74 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 26dc00 │ │ │ │ @@ -143368,15 +143368,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 26dafc │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 26dcb0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c43e8 │ │ │ │ + bl 7c43e0 │ │ │ │ b 26dba8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3c34 │ │ │ │ rsbseq sp, r9, r4, asr r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r9, ip, lsr r9 │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ @@ -143499,41 +143499,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r9, [pc, #408] @ 26e038 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 26dec8 │ │ │ │ ldr r3, [pc, #384] @ 26e03c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 26defc │ │ │ │ mov r3, #0 │ │ │ │ b 26deec │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 26defc │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 26dedc │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 26e034 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -143569,27 +143569,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str sl, [fp] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 26df20 │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 26e040 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c43e8 │ │ │ │ + bl 7c43e0 │ │ │ │ b 26df20 │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -143607,17 +143607,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ bl 1e3c34 │ │ │ │ rsbseq sp, r9, r0, ror #10 │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ - rsbeq r8, ip, r4, lsl #5 │ │ │ │ - subseq r4, sl, r0, lsl #11 │ │ │ │ - subseq r4, sl, r8, ror #10 │ │ │ │ + rsbeq r8, ip, r4, ror r2 │ │ │ │ + subseq r4, sl, r0, ror r5 │ │ │ │ + subseq r4, sl, r8, asr r5 │ │ │ │ │ │ │ │ 0026e050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -143710,18 +143710,18 @@ │ │ │ │ b 26e190 │ │ │ │ mvn r5, #10 │ │ │ │ b 26e190 │ │ │ │ strdeq sp, [r4], r4 │ │ │ │ rsbseq sp, r9, r8, lsl #7 │ │ │ │ muleq r0, ip, fp │ │ │ │ umulleq sp, r4, ip, r0 │ │ │ │ - subseq fp, r9, ip, asr r0 │ │ │ │ + subseq fp, r9, ip, asr #32 │ │ │ │ addeq sp, r4, r8, asr #32 │ │ │ │ - @ instruction: 0x005a449c │ │ │ │ - ldrheq ip, [sl], #-48 @ 0xffffffd0 │ │ │ │ + subseq r4, sl, ip, lsl #9 │ │ │ │ + subseq ip, sl, r0, lsr #7 │ │ │ │ ldrdeq ip, [r4], ip @ │ │ │ │ rsbseq fp, sl, r4, lsr r8 │ │ │ │ │ │ │ │ 0026e1f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -143790,18 +143790,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 7bb688 │ │ │ │ + bl 7bb680 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 26e394 │ │ │ │ @@ -143821,15 +143821,15 @@ │ │ │ │ b 26e348 │ │ │ │ mvn r4, #10 │ │ │ │ b 26e348 │ │ │ │ addeq ip, r4, r4, asr pc │ │ │ │ rsbseq sp, r9, r8, ror #3 │ │ │ │ muleq r0, ip, fp │ │ │ │ addeq ip, r4, r0, lsl #30 │ │ │ │ - subseq sl, r9, r0, asr #29 │ │ │ │ + ldrheq sl, [r9], #-224 @ 0xffffff20 │ │ │ │ addeq ip, r4, r4, ror lr │ │ │ │ addeq ip, r4, r4, lsr #28 │ │ │ │ rsbseq fp, sl, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -143845,15 +143845,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 26e6c8 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 26d4d0 │ │ │ │ @@ -144028,50 +144028,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq sp, r9, r4, asr #32 │ │ │ │ umulleq ip, r4, ip, sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, sl, r8, lsl r6 │ │ │ │ - subseq r4, sl, r8, ror #3 │ │ │ │ - subseq ip, sl, r4, lsl #2 │ │ │ │ + ldrsbeq r4, [sl], #-24 @ 0xffffffe8 │ │ │ │ + ldrsheq ip, [sl], #-4 │ │ │ │ rsbseq ip, r9, ip, asr #31 │ │ │ │ muleq r0, ip, r7 │ │ │ │ - subseq r4, sl, r8, lsl #3 │ │ │ │ - subseq r4, sl, r8, lsr r1 │ │ │ │ + subseq r4, sl, r8, ror r1 │ │ │ │ + subseq r4, sl, r8, lsr #2 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - subseq r2, fp, r4, asr r7 │ │ │ │ + subseq r2, fp, r4, asr #14 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - ldrsheq r4, [sl], #-0 │ │ │ │ - ldrsbeq r4, [sl], #-8 │ │ │ │ - subseq r4, sl, r4, asr #1 │ │ │ │ + subseq r4, sl, r0, ror #1 │ │ │ │ + subseq r4, sl, r8, asr #1 │ │ │ │ + ldrheq r4, [sl], #-4 │ │ │ │ rsbseq ip, r9, ip, asr lr │ │ │ │ - rsbeq r7, ip, ip, lsr #25 │ │ │ │ - @ instruction: 0x005a3f90 │ │ │ │ - subseq r3, sl, ip, asr #26 │ │ │ │ + @ instruction: 0x006c7c9c │ │ │ │ + subseq r3, sl, r0, lsl #31 │ │ │ │ + subseq r3, sl, ip, lsr sp │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - rsbeq r7, ip, r8, lsl #25 │ │ │ │ - subseq r3, sl, ip, ror #30 │ │ │ │ - subseq r3, sl, r8, lsr #26 │ │ │ │ + rsbeq r7, ip, r8, ror ip │ │ │ │ + subseq r3, sl, ip, asr pc │ │ │ │ + subseq r3, sl, r8, lsl sp │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - rsbeq r7, ip, r4, ror #24 │ │ │ │ - subseq r3, sl, r8, asr #30 │ │ │ │ - subseq r3, sl, r4, lsl #26 │ │ │ │ + rsbeq r7, ip, r4, asr ip │ │ │ │ + subseq r3, sl, r8, lsr pc │ │ │ │ + ldrsheq r3, [sl], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - rsbeq r7, ip, r0, asr #24 │ │ │ │ - subseq r3, sl, r4, lsr #30 │ │ │ │ - subseq r3, sl, r0, ror #25 │ │ │ │ + rsbeq r7, ip, r0, lsr ip │ │ │ │ + subseq r3, sl, r4, lsl pc │ │ │ │ + ldrsbeq r3, [sl], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - rsbeq r7, ip, ip, lsl ip │ │ │ │ - subseq r3, sl, r0, lsl #30 │ │ │ │ - ldrheq r3, [sl], #-204 @ 0xffffff34 │ │ │ │ + rsbeq r7, ip, ip, lsl #24 │ │ │ │ + ldrsheq r3, [sl], #-224 @ 0xffffff20 │ │ │ │ + subseq r3, sl, ip, lsr #25 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - strdeq r7, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsbeq r3, [sl], #-236 @ 0xffffff14 │ │ │ │ - @ instruction: 0x005a3c98 │ │ │ │ + rsbeq r7, ip, r8, ror #23 │ │ │ │ + subseq r3, sl, ip, asr #29 │ │ │ │ + subseq r3, sl, r8, lsl #25 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 0026e75c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -144253,51 +144253,51 @@ │ │ │ │ bne 26e8a0 │ │ │ │ ldr ip, [pc, #156] @ 26ead0 │ │ │ │ add ip, pc, ip │ │ │ │ b 26e8a8 │ │ │ │ ldr r0, [pc, #148] @ 26ead4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 26e790 │ │ │ │ - @ instruction: 0x005a3e90 │ │ │ │ - @ instruction: 0x005a3e94 │ │ │ │ - subseq r3, sl, ip, lsl #29 │ │ │ │ + subseq r3, sl, r0, lsl #29 │ │ │ │ subseq r3, sl, r4, lsl #29 │ │ │ │ subseq r3, sl, ip, ror lr │ │ │ │ - subseq r3, sl, r0, ror lr │ │ │ │ - subseq r3, sl, r4, ror #28 │ │ │ │ - subseq r3, sl, ip, asr lr │ │ │ │ - subseq r3, sl, r0, asr lr │ │ │ │ - subseq r3, sl, r8, asr #28 │ │ │ │ - subseq r3, sl, r4, asr #28 │ │ │ │ + subseq r3, sl, r4, ror lr │ │ │ │ + subseq r3, sl, ip, ror #28 │ │ │ │ + subseq r3, sl, r0, ror #28 │ │ │ │ + subseq r3, sl, r4, asr lr │ │ │ │ + subseq r3, sl, ip, asr #28 │ │ │ │ subseq r3, sl, r0, asr #28 │ │ │ │ - subseq r3, sl, ip, lsr lr │ │ │ │ - andseq r1, r0, r0 │ │ │ │ + subseq r3, sl, r8, lsr lr │ │ │ │ subseq r3, sl, r4, lsr lr │ │ │ │ - rsbeq r0, r2, r8, asr #3 │ │ │ │ - subeq r4, r0, r0 │ │ │ │ + subseq r3, sl, r0, lsr lr │ │ │ │ + subseq r3, sl, ip, lsr #28 │ │ │ │ + andseq r1, r0, r0 │ │ │ │ subseq r3, sl, r4, lsr #28 │ │ │ │ - subseq r3, sl, r0, lsr #28 │ │ │ │ - subseq r3, sl, r0, lsl sp │ │ │ │ - rsbeq r0, r2, r0, lsr #2 │ │ │ │ + strheq r0, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + subeq r4, r0, r0 │ │ │ │ + subseq r3, sl, r4, lsl lr │ │ │ │ + subseq r3, sl, r0, lsl lr │ │ │ │ + subseq r3, sl, r0, lsl #26 │ │ │ │ rsbeq r0, r2, r0, lsl r1 │ │ │ │ rsbeq r0, r2, r0, lsl #2 │ │ │ │ strdeq r0, [r2], #-0 @ │ │ │ │ - ldrdeq r0, [r2], #-12 @ │ │ │ │ - rsbeq r0, r2, r8, asr #1 │ │ │ │ - strheq r0, [r2], #-4 @ │ │ │ │ - rsbeq r0, r2, r0, lsr #1 │ │ │ │ + rsbeq r0, r2, r0, ror #1 │ │ │ │ + rsbeq r0, r2, ip, asr #1 │ │ │ │ + strheq r0, [r2], #-8 @ │ │ │ │ + rsbeq r0, r2, r4, lsr #1 │ │ │ │ @ instruction: 0x00620090 │ │ │ │ rsbeq r0, r2, r0, lsl #1 │ │ │ │ rsbeq r0, r2, r0, ror r0 │ │ │ │ rsbeq r0, r2, r0, rrx │ │ │ │ - rsbeq r0, r2, ip, asr #32 │ │ │ │ - subseq r3, sl, r4, lsr #25 │ │ │ │ - rsbeq r0, r2, r8, lsr #32 │ │ │ │ - rsbeq r0, r2, ip, lsl r0 │ │ │ │ - subseq r3, sl, r8, ror #23 │ │ │ │ + rsbeq r0, r2, r0, asr r0 │ │ │ │ + rsbeq r0, r2, ip, lsr r0 │ │ │ │ + @ instruction: 0x005a3c94 │ │ │ │ + rsbeq r0, r2, r8, lsl r0 │ │ │ │ + rsbeq r0, r2, ip │ │ │ │ + ldrsbeq r3, [sl], #-184 @ 0xffffff48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -144337,16 +144337,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 26eb64 │ │ │ │ - ldrsbeq r3, [sl], #-176 @ 0xffffff50 │ │ │ │ - ldrheq r3, [sl], #-188 @ 0xffffff44 │ │ │ │ + subseq r3, sl, r0, asr #23 │ │ │ │ + subseq r3, sl, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 26ec18 │ │ │ │ mov r4, r2 │ │ │ │ @@ -144370,15 +144370,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r3, sl, r0, lsl fp │ │ │ │ + subseq r3, sl, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 26ec98 │ │ │ │ mov r4, r2 │ │ │ │ @@ -144402,15 +144402,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x005a3a90 │ │ │ │ + subseq r3, sl, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 26ed10 │ │ │ │ mov r4, r2 │ │ │ │ @@ -144432,15 +144432,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r3, sl, r8, lsl sl │ │ │ │ + subseq r3, sl, r8, lsl #20 │ │ │ │ │ │ │ │ 0026ed14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -145020,15 +145020,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq fp, [r9], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, ip, ip, lsl #27 │ │ │ │ + rsbeq r6, ip, ip, ror sp │ │ │ │ rsbseq fp, r9, r8, ror lr │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -145261,17 +145261,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 26f994 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 26f998 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r6, ip, r0, asr r9 │ │ │ │ - subseq r2, sl, ip, lsl #27 │ │ │ │ - @ instruction: 0x005a2d98 │ │ │ │ + rsbeq r6, ip, r0, asr #18 │ │ │ │ + subseq r2, sl, ip, ror sp │ │ │ │ + subseq r2, sl, r8, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 26faa0 │ │ │ │ @@ -145303,23 +145303,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 7eeb1c │ │ │ │ + bl 7eeb14 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7eed58 │ │ │ │ + bl 7eed50 │ │ │ │ ldr r2, [pc, #72] @ 26faa8 │ │ │ │ ldr r3, [pc, #64] @ 26faa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -145451,17 +145451,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 26fc8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r6, ip, r8, asr r6 │ │ │ │ - @ instruction: 0x005a2a98 │ │ │ │ - ldrheq r2, [sl], #-164 @ 0xffffff5c │ │ │ │ + rsbeq r6, ip, r8, asr #12 │ │ │ │ + subseq r2, sl, r8, lsl #21 │ │ │ │ + subseq r2, sl, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 26fe48 │ │ │ │ @@ -145749,30 +145749,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 270138 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 42fdbc │ │ │ │ b 270040 │ │ │ │ - @ instruction: 0x0063679c │ │ │ │ - subseq r2, sl, r4, asr r6 │ │ │ │ - subseq r2, sl, ip, lsr #12 │ │ │ │ - subseq r2, sl, r4, lsr r6 │ │ │ │ + rsbeq r6, r3, ip, lsl #15 │ │ │ │ + subseq r2, sl, r4, asr #12 │ │ │ │ + subseq r2, sl, ip, lsl r6 │ │ │ │ + subseq r2, sl, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 8067a0 │ │ │ │ + bl 806798 │ │ │ │ bl 1e28a8 │ │ │ │ - bl 806de8 │ │ │ │ + bl 806de0 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2702e0 │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -145889,21 +145889,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 1e2e90 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2703c4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2703dc │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -145916,31 +145916,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 27040c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 7e1c00 │ │ │ │ + bl 7e1bf8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 270370 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7e1c00 │ │ │ │ + bl 7e1bf8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r5, ip, r8, lsl pc │ │ │ │ - subseq r2, sl, r4, asr r3 │ │ │ │ - subseq r2, sl, r0, ror #6 │ │ │ │ + rsbeq r5, ip, r8, lsl #30 │ │ │ │ + subseq r2, sl, r4, asr #6 │ │ │ │ + subseq r2, sl, r0, asr r3 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2704e4 │ │ │ │ @@ -145965,15 +145965,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 27049c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 27049c │ │ │ │ mov r0, r4 │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2704ec │ │ │ │ ldr r3, [pc, #64] @ 2704e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -146024,15 +146024,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 270a9c │ │ │ │ ldr r0, [pc, #1400] @ 270ae4 │ │ │ │ ldr r1, [pc, #1400] @ 270ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 7cc484 │ │ │ │ + bl 7cc47c │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 1e1e1c │ │ │ │ @@ -146082,15 +146082,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 7d5f80 │ │ │ │ + bl 7d5f78 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 270938 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -146144,15 +146144,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d5f80 │ │ │ │ + bl 7d5f78 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2707a0 │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -146192,23 +146192,23 @@ │ │ │ │ bl 27013c │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 7d5f88 │ │ │ │ + bl 7d5f80 │ │ │ │ b 270764 │ │ │ │ ldr r3, [pc, #740] @ 270b0c │ │ │ │ ldr r1, [pc, #740] @ 270b10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7cc484 │ │ │ │ + bl 7cc47c │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 270af4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 270af8 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -146258,15 +146258,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 7d5f80 │ │ │ │ + bl 7d5f78 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2709ac │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 270598 │ │ │ │ mov r0, #16 │ │ │ │ bl 1e103c │ │ │ │ @@ -146283,15 +146283,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 7d5f88 │ │ │ │ + bl 7d5f80 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -146351,50 +146351,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7d5f88 │ │ │ │ + bl 7d5f80 │ │ │ │ b 27092c │ │ │ │ ldr r0, [pc, #116] @ 270b18 │ │ │ │ ldr r1, [pc, #116] @ 270b1c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 7cc38c │ │ │ │ + bl 7cc384 │ │ │ │ mvn r0, #18 │ │ │ │ b 2705e4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 270b20 │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc38c │ │ │ │ + bl 7cc384 │ │ │ │ mvn r0, #22 │ │ │ │ b 2705e4 │ │ │ │ rsbseq sl, r9, r4, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq sl, r4, r8, lsl ip │ │ │ │ - subseq r2, sl, r4, lsl r3 │ │ │ │ + subseq r2, sl, r4, lsl #6 │ │ │ │ rsbseq sl, r9, r0, lsl lr │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ addeq sl, r4, ip, asr r9 │ │ │ │ - subseq r1, sl, r0, lsr pc │ │ │ │ + subseq r1, sl, r0, lsr #30 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ addeq sl, r4, r0, ror #13 │ │ │ │ - subseq r1, sl, r4, lsr sp │ │ │ │ - subseq r1, sl, r8, asr #25 │ │ │ │ + subseq r1, sl, r4, lsr #26 │ │ │ │ + ldrheq r1, [sl], #-200 @ 0xffffff38 │ │ │ │ │ │ │ │ 00270b24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -146696,16 +146696,16 @@ │ │ │ │ b 270dc0 │ │ │ │ mvn r6, #1 │ │ │ │ b 270dd4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq sl, [r9], #-108 @ 0xffffff94 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r9, r0, lsr #12 │ │ │ │ - rsbeq r9, r0, ip, asr r3 │ │ │ │ - strheq r5, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r9, r0, ip, asr #6 │ │ │ │ + rsbeq r5, r3, r8, lsr #17 │ │ │ │ │ │ │ │ 00270fd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -146834,30 +146834,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2712b8 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2712e4 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 271174 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 271330 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 271334 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 271310 │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -146872,15 +146872,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 271230 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r2, [pc, #188] @ 271338 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -146912,24 +146912,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2711cc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ b 2712a8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r9, r8, asr r3 │ │ │ │ rsbseq sl, r9, ip, lsr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r9, r8, ror #5 │ │ │ │ addeq sl, r4, ip, lsl r0 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r1, sl, r4, lsl #15 │ │ │ │ + subseq r1, sl, r4, ror r7 │ │ │ │ addeq r9, r4, ip, lsl #30 │ │ │ │ │ │ │ │ 0027133c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -146998,17 +146998,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 271464 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r4, ip, ip, lsl #29 │ │ │ │ - subseq r1, sl, ip, asr #10 │ │ │ │ - subseq r1, sl, r4, asr #5 │ │ │ │ + rsbeq r4, ip, ip, ror lr │ │ │ │ + subseq r1, sl, ip, lsr r5 │ │ │ │ + ldrheq r1, [sl], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2717d4 │ │ │ │ ldr r3, [pc, #852] @ 2717d8 │ │ │ │ @@ -147090,15 +147090,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 7e1a90 │ │ │ │ + bl 7e1a88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 271624 │ │ │ │ ldr r2, [pc, #532] @ 2717f0 │ │ │ │ ldr r3, [pc, #504] @ 2717d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -147162,22 +147162,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 271804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 271580 │ │ │ │ ldr r3, [pc, #240] @ 271808 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 271680 │ │ │ │ @@ -147195,57 +147195,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 27180c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 271680 │ │ │ │ ldr r0, [pc, #116] @ 271810 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 271580 │ │ │ │ ldr r0, [pc, #88] @ 271814 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 271680 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r9, ip, ror pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r9, r8, asr #30 │ │ │ │ - rsbeq r2, r5, r4, asr #15 │ │ │ │ - rsbeq sl, r0, r0, lsl #5 │ │ │ │ + strheq r2, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sl, r0, r0, ror r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r1, sl, r8, lsr #9 │ │ │ │ + @ instruction: 0x005a1498 │ │ │ │ rsbseq r9, r9, r0, lsr #28 │ │ │ │ ldrsbeq r9, [r9], #-208 @ 0xffffff30 @ │ │ │ │ andeq r4, r0, r0, lsl #15 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r1, [sl], #-44 @ 0xffffffd4 │ │ │ │ + subseq r1, sl, ip, asr #5 │ │ │ │ andeq r3, r0, ip, asr r1 │ │ │ │ - subseq r1, sl, r4, lsl r2 │ │ │ │ - subseq r1, sl, r8, ror #4 │ │ │ │ subseq r1, sl, r4, lsl #4 │ │ │ │ + subseq r1, sl, r8, asr r2 │ │ │ │ + ldrsheq r1, [sl], #-20 @ 0xffffffec │ │ │ │ mvn r1, #29 │ │ │ │ b 271468 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 271468 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -147536,30 +147536,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 271dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2718f8 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 271d68 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -147576,42 +147576,42 @@ │ │ │ │ b 2719ec │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 271af4 │ │ │ │ b 271b64 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 271d3c │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e28bc │ │ │ │ + bl 7e28b4 │ │ │ │ b 271d14 │ │ │ │ ldr r0, [pc, #76] @ 271dcc │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2718f8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r9, [r9], #-184 @ 0xffffff48 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r1, sl, ip, lsl #3 │ │ │ │ + subseq r1, sl, ip, ror r1 │ │ │ │ rsbseq r9, r9, r8, lsr #22 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r9, [r9], #-156 @ 0xffffff64 @ │ │ │ │ movshi r0, #0 │ │ │ │ andeq r3, r0, r8, lsl fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, sl, r0, asr #26 │ │ │ │ - subseq r0, sl, r0, lsl #26 │ │ │ │ + subseq r0, sl, r0, lsr sp │ │ │ │ + ldrsheq r0, [sl], #-192 @ 0xffffff40 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 272170 │ │ │ │ ldr r3, [pc, #900] @ 272174 │ │ │ │ @@ -147761,25 +147761,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 272198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 271e74 │ │ │ │ ldr r3, [pc, #284] @ 27219c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 271fa4 │ │ │ │ @@ -147804,61 +147804,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2721a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 271fa4 │ │ │ │ ldr r0, [pc, #116] @ 2721a4 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 271e74 │ │ │ │ ldr r0, [pc, #92] @ 2721a8 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 271fa4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r9, ip, lsl #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, r0, r4, lsl #19 │ │ │ │ + rsbeq r9, r0, r4, ror r9 │ │ │ │ rsbseq r9, r9, ip, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq r9, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq r0, sl, r0, lsr #23 │ │ │ │ + @ instruction: 0x005a0b90 │ │ │ │ andeq r4, r0, r0, lsr #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, sl, r4, ror #20 │ │ │ │ + subseq r0, sl, r4, asr sl │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq r0, sl, r0, lsl #20 │ │ │ │ - subseq r0, sl, r4, asr #19 │ │ │ │ - subseq r0, sl, ip, lsl sl │ │ │ │ + ldrsheq r0, [sl], #-144 @ 0xffffff70 │ │ │ │ + ldrheq r0, [sl], #-148 @ 0xffffff6c │ │ │ │ + subseq r0, sl, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2723bc │ │ │ │ ldr r1, [pc, #504] @ 2723c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -147962,46 +147962,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2723e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 272224 │ │ │ │ ldr r0, [pc, #68] @ 2723e4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 272224 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r9, r8, lsr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r9, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r9, r0, ip, asr #11 │ │ │ │ ldrsheq r9, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r9, r9, r0, lsr r1 │ │ │ │ andeq r3, r0, r8, lsr #28 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, sl, ip, lsr r8 │ │ │ │ - subseq r0, sl, r4, asr r8 │ │ │ │ + subseq r0, sl, ip, lsr #16 │ │ │ │ + subseq r0, sl, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2725b0 │ │ │ │ ldr r1, [pc, #432] @ 2725b4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -148087,46 +148087,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2725d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 272464 │ │ │ │ ldr r0, [pc, #68] @ 2725d8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 272464 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r8, [r9], #-252 @ 0xffffff04 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x00609398 │ │ │ │ + rsbeq r9, r0, r8, lsl #7 │ │ │ │ ldrheq r8, [r9], #-252 @ 0xffffff04 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r9, ip, lsr pc │ │ │ │ andeq r3, r0, r4, lsl #31 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r0, sl, ip, lsl #13 │ │ │ │ @ instruction: 0x005a069c │ │ │ │ - subseq r0, sl, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 272af0 │ │ │ │ @@ -148193,15 +148193,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 2728e8 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 26faac │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 271468 │ │ │ │ ldr r2, [pc, #1000] @ 272b04 │ │ │ │ ldr r3, [pc, #980] @ 272af4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -148219,15 +148219,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2726f0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2727b0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -148237,21 +148237,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 272814 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ef244 │ │ │ │ + bl 7ef23c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7eed58 │ │ │ │ + bl 7eed50 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 27bec8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -148259,15 +148259,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 272804 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2727d0 │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ b 2726f4 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 272b08 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -148301,26 +148301,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 272b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 272808 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -148405,69 +148405,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 272b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2726c4 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 272b28 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2726c4 │ │ │ │ mvn r4, #27 │ │ │ │ b 2726f4 │ │ │ │ ldr r0, [pc, #84] @ 272b2c │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 272808 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r8, [r9], #-220 @ 0xffffff24 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, sl, r4, asr #12 │ │ │ │ + subseq r0, sl, r4, lsr r6 │ │ │ │ rsbseq r8, r9, r4, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r9, r0, ror #25 │ │ │ │ - @ instruction: 0x00608f9c │ │ │ │ + rsbeq r8, r0, ip, lsl #31 │ │ │ │ andeq r1, r0, ip, asr r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, sl, r4, lsl r4 │ │ │ │ - @ instruction: 0x00608e90 │ │ │ │ + subseq r0, sl, r4, lsl #8 │ │ │ │ + rsbeq r8, r0, r0, lsl #29 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - subseq r0, sl, r0, ror #3 │ │ │ │ - subseq r0, sl, r0, lsl #4 │ │ │ │ - subseq r0, sl, r4, asr r2 │ │ │ │ + ldrsbeq r0, [sl], #-16 │ │ │ │ + ldrsheq r0, [sl], #-16 │ │ │ │ + subseq r0, sl, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2733a4 │ │ │ │ ldr r1, [pc, #2140] @ 2733a8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -148586,15 +148586,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 42f32c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 272c10 │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 273184 │ │ │ │ @@ -148687,15 +148687,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2731c4 │ │ │ │ ldr r1, [pc, #1308] @ 2733d0 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 1e1348 │ │ │ │ cmp r4, #0 │ │ │ │ blt 272c20 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 272c20 │ │ │ │ @@ -148733,15 +148733,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 272fd8 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ cmp r4, #0 │ │ │ │ blt 273298 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 42fd80 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 42fd80 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -148756,18 +148756,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 272de4 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e1c0c │ │ │ │ + bl 7e1c04 │ │ │ │ b 272e18 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e2128 │ │ │ │ + bl 7e2120 │ │ │ │ b 272f78 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -148782,35 +148782,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 26f99c │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ b 27306c │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2731d0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ef244 │ │ │ │ + bl 7ef23c │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 7eed58 │ │ │ │ + bl 7eed50 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27bfb4 │ │ │ │ @@ -148818,17 +148818,17 @@ │ │ │ │ bge 273040 │ │ │ │ cmn r4, #4 │ │ │ │ bne 2730c4 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27308c │ │ │ │ mov r0, sl │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ mov r0, fp │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ b 272c10 │ │ │ │ ldr r3, [pc, #760] @ 2733d8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 272bd4 │ │ │ │ ldr r3, [pc, #744] @ 2733dc │ │ │ │ @@ -148850,47 +148850,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2733e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 272bd4 │ │ │ │ ldr r0, [pc, #604] @ 2733e8 │ │ │ │ ldr r1, [pc, #604] @ 2733ec │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 7cc484 │ │ │ │ + bl 7cc47c │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 272c20 │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 272cc0 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e2128 │ │ │ │ + bl 7e2120 │ │ │ │ b 272ec0 │ │ │ │ ldr r2, [pc, #536] @ 2733f0 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 26f6b8 │ │ │ │ @@ -148922,25 +148922,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2733f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 272c20 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27adf0 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -148959,15 +148959,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 273394 │ │ │ │ ldr r1, [pc, #264] @ 2733fc │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27adf0 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 42fd80 │ │ │ │ @@ -148986,54 +148986,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 273400 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 272bd4 │ │ │ │ ldr r0, [pc, #136] @ 273404 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 272c20 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e2128 │ │ │ │ + bl 7e2120 │ │ │ │ b 273300 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r8, [r9], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, sl, r0, ror #1 │ │ │ │ + ldrsbeq r0, [sl], #-0 │ │ │ │ rsbseq r8, r9, r0, asr r8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r8, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq r8, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - subseq r0, sl, r0, lsl #1 │ │ │ │ - rsbeq r0, r4, r4, ror ip │ │ │ │ - subseq r0, sl, r8, rrx │ │ │ │ + rsbeq r8, r0, r4, ror #21 │ │ │ │ + subseq r0, sl, r0, ror r0 │ │ │ │ + rsbeq r0, r4, r4, ror #24 │ │ │ │ + subseq r0, sl, r8, asr r0 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq pc, r9, r8, lsl #31 │ │ │ │ - ldrdeq r8, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + subseq pc, r9, r8, ror pc @ │ │ │ │ + rsbeq r8, r0, ip, asr #17 │ │ │ │ andeq r2, r0, ip, asr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq pc, [r9], #-176 @ 0xffffff50 @ │ │ │ │ + subseq pc, r9, r0, ror #23 │ │ │ │ strdeq r7, [r4], r8 │ │ │ │ - subseq pc, r9, r0, asr ip @ │ │ │ │ - rsbeq r8, r0, r8, ror #11 │ │ │ │ + subseq pc, r9, r0, asr #24 │ │ │ │ + ldrdeq r8, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r2, r0, r8, lsr #12 │ │ │ │ - subseq pc, r9, r0, asr #23 │ │ │ │ - subseq pc, r9, r8, asr #22 │ │ │ │ - subseq pc, r9, r4, asr #20 │ │ │ │ - subseq pc, r9, r8, lsl #22 │ │ │ │ + ldrheq pc, [r9], #-176 @ 0xffffff50 @ │ │ │ │ + subseq pc, r9, r8, lsr fp @ │ │ │ │ + subseq pc, r9, r4, lsr sl @ │ │ │ │ + ldrsheq pc, [r9], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 273d30 │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -149274,15 +149274,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -149290,15 +149290,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 273d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 273510 │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -149434,15 +149434,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 273d60 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 273510 │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 26f4c4 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -149523,40 +149523,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2736d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 2736d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e28bc │ │ │ │ + bl 7e28b4 │ │ │ │ b 2736a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 2738d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e28bc │ │ │ │ + bl 7e28b4 │ │ │ │ b 27389c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 2739e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e28bc │ │ │ │ + bl 7e28b4 │ │ │ │ b 2739b0 │ │ │ │ ldr r3, [pc, #300] @ 273d6c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 273740 │ │ │ │ ldr r3, [pc, #252] @ 273d50 │ │ │ │ @@ -149579,65 +149579,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 273d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 273740 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e28bc │ │ │ │ + bl 7e28b4 │ │ │ │ b 273ba4 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 273d74 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 273740 │ │ │ │ rsbseq r7, r9, ip, asr #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq pc, r9, r4, lsl sl @ │ │ │ │ + subseq pc, r9, r4, lsl #20 │ │ │ │ rsbseq r7, r9, r4, lsl pc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r7, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - subseq pc, r9, r8, lsr r8 @ │ │ │ │ + subseq pc, r9, r8, lsr #16 │ │ │ │ andeq r2, r0, r4, ror #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, r9, r0, lsr #13 │ │ │ │ - subseq lr, r9, r4, lsl sp │ │ │ │ - subseq pc, r9, ip, lsr #9 │ │ │ │ + @ instruction: 0x0059f690 │ │ │ │ + subseq lr, r9, r4, lsl #26 │ │ │ │ + @ instruction: 0x0059f49c │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ - subseq pc, r9, r0, ror r2 @ │ │ │ │ - subseq pc, r9, r4, lsl #5 │ │ │ │ + subseq pc, r9, r0, ror #4 │ │ │ │ + subseq pc, r9, r4, ror r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 274b94 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -149819,30 +149819,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 1e35d4 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #2872] @ 274bb0 │ │ │ │ ldr r2, [pc, #2872] @ 274bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 27429c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -149959,15 +149959,15 @@ │ │ │ │ b 274008 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 273f40 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 26faac │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -150014,34 +150014,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #2112] @ 274bc4 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 274bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 273f58 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2742a4 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2745b4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -150154,15 +150154,15 @@ │ │ │ │ bne 27448c │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 274504 │ │ │ │ b 27448c │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2742a0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 26faac │ │ │ │ mvn r4, #3 │ │ │ │ b 2742b0 │ │ │ │ @@ -150188,15 +150188,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #1424] @ 274bcc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -150204,15 +150204,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 274bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 274008 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ @@ -150346,25 +150346,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 274be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2747d0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2702e8 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 274944 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -150450,28 +150450,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 274bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 274008 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2747c0 │ │ │ │ ldr r0, [pc, #336] @ 274bf0 │ │ │ │ @@ -150480,96 +150480,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 274bf4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 273f58 │ │ │ │ ldr r0, [pc, #296] @ 274bf8 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 274bfc │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov fp, r4 │ │ │ │ b 274674 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2746d0 │ │ │ │ b 2742a4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 274738 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e28bc │ │ │ │ + bl 7e28b4 │ │ │ │ b 274700 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2743d8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 274c00 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2747d0 │ │ │ │ ldr r0, [pc, #144] @ 274c04 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 274008 │ │ │ │ rsbseq r7, r9, ip, ror #12 │ │ │ │ rsbseq r7, r9, r8, asr r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq pc, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq pc, r4, r0, lsl #28 │ │ │ │ + subseq pc, r9, r8, asr #3 │ │ │ │ + strdeq pc, [r4], #-208 @ 0xffffff30 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, r9, r4, ror #8 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsheq lr, [r9], #-140 @ 0xffffff74 │ │ │ │ + subseq lr, r9, ip, ror #17 │ │ │ │ andeq r1, r0, ip, ror #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r9, r0, lsl #27 │ │ │ │ - subseq lr, r9, r0, ror #24 │ │ │ │ - rsbeq sl, r1, r0, lsl r4 │ │ │ │ - @ instruction: 0x0059e994 │ │ │ │ - strheq sl, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq r9, fp, r4, lsr #29 │ │ │ │ - rsbeq sl, r7, ip, ror #1 │ │ │ │ + subseq lr, r9, r0, ror sp │ │ │ │ + subseq lr, r9, r0, asr ip │ │ │ │ + rsbeq sl, r1, r0, lsl #8 │ │ │ │ + subseq lr, r9, r4, lsl #19 │ │ │ │ + rsbeq sl, r7, r8, lsr #3 │ │ │ │ + @ instruction: 0x005b9e94 │ │ │ │ + ldrdeq sl, [r7], #-12 @ │ │ │ │ andeq r2, r0, r8, lsl r9 │ │ │ │ - subseq lr, r9, r4, asr #15 │ │ │ │ - subseq lr, r9, r4, asr #12 │ │ │ │ - subseq lr, r9, r8, lsl #11 │ │ │ │ - subseq lr, r9, r4, ror #12 │ │ │ │ - @ instruction: 0x0059e59c │ │ │ │ - rsbeq r9, r1, ip, ror pc │ │ │ │ - subseq lr, r9, ip, ror #10 │ │ │ │ - subseq lr, r9, r0, ror r5 │ │ │ │ - ldrsbeq lr, [r9], #-72 @ 0xffffffb8 │ │ │ │ + ldrheq lr, [r9], #-116 @ 0xffffff8c │ │ │ │ + subseq lr, r9, r4, lsr r6 │ │ │ │ + subseq lr, r9, r8, ror r5 │ │ │ │ + subseq lr, r9, r4, asr r6 │ │ │ │ + subseq lr, r9, ip, lsl #11 │ │ │ │ + rsbeq r9, r1, ip, ror #30 │ │ │ │ + subseq lr, r9, ip, asr r5 │ │ │ │ + subseq lr, r9, r0, ror #10 │ │ │ │ + subseq lr, r9, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 275110 │ │ │ │ @@ -150731,15 +150731,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4775b4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 274fe0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -150773,15 +150773,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -150790,15 +150790,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 275148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 274cf8 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 1e30e8 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -150848,70 +150848,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 275154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 274dc4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 275158 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 274cf8 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 27515c │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 274dc4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r9, r8, asr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq lr, r9, r8, ror #8 │ │ │ │ + subseq lr, r9, r8, asr r4 │ │ │ │ rsbseq r6, r9, ip, lsr #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq lr, r3, r0, lsr r8 │ │ │ │ - @ instruction: 0x005b9898 │ │ │ │ + rsbeq lr, r3, r0, lsr #16 │ │ │ │ + subseq r9, fp, r8, lsl #17 │ │ │ │ rsbseq r6, r9, r8, lsl #12 │ │ │ │ - rsbeq r1, ip, r0, lsr r4 │ │ │ │ - subseq lr, r9, r4, lsl #6 │ │ │ │ - subseq sp, r9, r8, ror #16 │ │ │ │ + rsbeq r1, ip, r0, lsr #8 │ │ │ │ + ldrsheq lr, [r9], #-36 @ 0xffffffdc │ │ │ │ + subseq sp, r9, r8, asr r8 │ │ │ │ andeq r1, r0, r8, lsr r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r9, ip, ror r1 │ │ │ │ - subseq r6, r9, r4, lsl #16 │ │ │ │ + subseq lr, r9, ip, ror #2 │ │ │ │ + ldrsheq r6, [r9], #-116 @ 0xffffff8c │ │ │ │ andeq r2, r0, ip, asr #27 │ │ │ │ - subseq lr, r9, ip, asr #2 │ │ │ │ - subseq lr, r9, r4, lsl #1 │ │ │ │ - subseq lr, r9, r0, asr #2 │ │ │ │ + subseq lr, r9, ip, lsr r1 │ │ │ │ + subseq lr, r9, r4, ror r0 │ │ │ │ + subseq lr, r9, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2754a4 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2754a8 │ │ │ │ @@ -151005,22 +151005,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 275238 │ │ │ │ ldr r0, [pc, #472] @ 2754c8 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 27527c │ │ │ │ ldr r0, [pc, #456] @ 2754cc │ │ │ │ ldr r1, [pc, #456] @ 2754d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc484 │ │ │ │ + bl 7cc47c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 27524c │ │ │ │ ldr r1, [pc, #432] @ 2754d4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 42fdbc │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -151049,26 +151049,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2754e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2751e8 │ │ │ │ ldr r3, [pc, #264] @ 2754e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27527c │ │ │ │ ldr r3, [pc, #232] @ 2754dc │ │ │ │ @@ -151088,60 +151088,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2754ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 27527c │ │ │ │ ldr r0, [pc, #132] @ 2754f0 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2751e8 │ │ │ │ ldr r0, [pc, #108] @ 2754f4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 27527c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r9, ip, ror r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sl, sl, r0, lsr #25 │ │ │ │ + @ instruction: 0x005aac90 │ │ │ │ rsbseq r6, r9, r4, lsr r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - ldrsheq lr, [r9], #-4 │ │ │ │ subseq lr, r9, r4, ror #1 │ │ │ │ - ldrsheq sl, [sl], #-180 @ 0xffffff4c │ │ │ │ + ldrsbeq lr, [r9], #-4 │ │ │ │ + subseq sl, sl, r4, ror #23 │ │ │ │ rsbseq r6, r9, r4, ror #2 │ │ │ │ - subseq lr, r9, r4, lsl r0 │ │ │ │ + subseq lr, r9, r4 │ │ │ │ addeq r5, r4, r0, lsl #29 │ │ │ │ - subseq lr, r9, r8, asr #32 │ │ │ │ - strdeq r7, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + subseq lr, r9, r8, lsr r0 │ │ │ │ + rsbeq r7, r6, r8, ror #27 │ │ │ │ andeq r2, r0, r8, ror #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq sp, [r9], #-228 @ 0xffffff1c │ │ │ │ + subseq sp, r9, r4, lsr #29 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrheq sp, [r9], #-244 @ 0xffffff0c │ │ │ │ - subseq sp, r9, r8, asr #28 │ │ │ │ - subseq sp, r9, r0, asr #31 │ │ │ │ + subseq sp, r9, r4, lsr #31 │ │ │ │ + subseq sp, r9, r8, lsr lr │ │ │ │ + ldrheq sp, [r9], #-240 @ 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2756e8 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2756ec │ │ │ │ @@ -151260,15 +151260,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 27558c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r9, r4, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r9, r4, lsr #30 │ │ │ │ + subseq sp, r9, r4, lsl pc │ │ │ │ rsbseq r5, r9, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -151445,28 +151445,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26faac │ │ │ │ cmp r9, #0 │ │ │ │ beq 275938 │ │ │ │ b 27592c │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e28bc │ │ │ │ + bl 7e28b4 │ │ │ │ b 2758ac │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 26faac │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 26faac │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2757a4 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 275944 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -151561,26 +151561,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26faac │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2757a0 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 2757a0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2757a0 │ │ │ │ b 275b9c │ │ │ │ rsbseq r5, r9, ip, asr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r9, r8, lsl sp │ │ │ │ + subseq sp, r9, r8, lsl #26 │ │ │ │ rsbseq r5, r9, r4, lsr ip │ │ │ │ - rsbeq r4, r0, r4, lsl r7 │ │ │ │ + rsbeq r4, r0, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 275fd0 │ │ │ │ ldr r3, [pc, #992] @ 275fd4 │ │ │ │ @@ -151730,28 +151730,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 275ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26faac │ │ │ │ b 275cb4 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 275d48 │ │ │ │ @@ -151787,15 +151787,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -151804,53 +151804,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 276000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 275ca4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 276004 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 275ca4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 276008 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 275e80 │ │ │ │ rsbseq r5, r9, r8, lsl #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r9, r4, asr #16 │ │ │ │ + subseq sp, r9, r4, lsr r8 │ │ │ │ rsbseq r5, r9, ip, ror r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, r9, ip, lsr #14 │ │ │ │ - subseq r8, fp, r4, ror r8 │ │ │ │ + subseq r8, fp, r4, ror #16 │ │ │ │ andeq r4, r0, r8, ror sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r9, r0, lsr #13 │ │ │ │ + @ instruction: 0x0059d690 │ │ │ │ andeq r1, r0, ip, lsl #7 │ │ │ │ - subseq sp, r9, r0, lsr r5 │ │ │ │ - subseq sp, r9, r8, asr #10 │ │ │ │ - ldrheq sp, [r9], #-84 @ 0xffffffac │ │ │ │ + subseq sp, r9, r0, lsr #10 │ │ │ │ + subseq sp, r9, r8, lsr r5 │ │ │ │ + subseq sp, r9, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 276288 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 27628c │ │ │ │ @@ -151979,48 +151979,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2762ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2760a4 │ │ │ │ ldr r0, [pc, #76] @ 2762b0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2760a4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r9, ip, asr r5 │ │ │ │ + subseq sp, r9, ip, asr #10 │ │ │ │ rsbseq r5, r9, ip, ror r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, r9, ip, lsr #6 │ │ │ │ andeq r3, r0, r8, ror #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r9, r4, ror r3 │ │ │ │ - @ instruction: 0x0059d390 │ │ │ │ + subseq sp, r9, r4, ror #6 │ │ │ │ + subseq sp, r9, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 276644 │ │ │ │ ldr r3, [pc, #888] @ 276648 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -152152,15 +152152,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -152168,15 +152168,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 27666c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 276380 │ │ │ │ ldr r3, [pc, #316] @ 276670 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 276400 │ │ │ │ @@ -152202,68 +152202,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 276674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 276400 │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 276678 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 276380 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 27667c │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 276400 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r9, ip, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq sp, [r9], #-44 @ 0xffffffd4 │ │ │ │ + subseq sp, r9, ip, ror #5 │ │ │ │ rsbseq r5, r9, ip, lsr #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq sp, r9, r0, lsl #6 │ │ │ │ + ldrsheq sp, [r9], #-32 @ 0xffffffe0 │ │ │ │ ldrsbeq r4, [r9], #-244 @ 0xffffff0c @ │ │ │ │ andeq r4, r0, r0, asr #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r9, r0, lsr #2 │ │ │ │ + subseq sp, r9, r0, lsl r1 │ │ │ │ andeq r4, r0, ip, lsr #16 │ │ │ │ - ldrsheq sp, [r9], #-12 │ │ │ │ - subseq sp, r9, r4, lsl #1 │ │ │ │ - subseq sp, r9, r4, lsl #2 │ │ │ │ + subseq sp, r9, ip, ror #1 │ │ │ │ + subseq sp, r9, r4, ror r0 │ │ │ │ + ldrsheq sp, [r9], #-4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2769c0 │ │ │ │ ldr r3, [pc, #808] @ 2769c4 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -152394,30 +152394,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2769e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 276750 │ │ │ │ ldr r3, [pc, #248] @ 2769ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 276818 │ │ │ │ ldr r3, [pc, #216] @ 2769e0 │ │ │ │ @@ -152436,57 +152436,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2769f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 276818 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2769f4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 276750 │ │ │ │ ldr r0, [pc, #76] @ 2769f8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 276818 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r9, r0, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r9, r0, ror r0 │ │ │ │ + subseq sp, r9, r0, rrx │ │ │ │ rsbseq r4, r9, ip, asr #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r9, r0, lsl #25 │ │ │ │ - subseq r7, ip, r0, lsl #10 │ │ │ │ + ldrsheq r7, [ip], #-64 @ 0xffffffc0 │ │ │ │ andeq r2, r0, r8, ror r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r9, r8, lsr #29 │ │ │ │ + @ instruction: 0x0059ce98 │ │ │ │ andeq r3, r0, ip, ror r2 │ │ │ │ - subseq ip, r9, r8, lsr #29 │ │ │ │ - subseq ip, r9, ip, lsr lr │ │ │ │ - @ instruction: 0x0059ce9c │ │ │ │ + @ instruction: 0x0059ce98 │ │ │ │ + subseq ip, r9, ip, lsr #28 │ │ │ │ + subseq ip, r9, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 276bc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 276bcc │ │ │ │ @@ -152572,47 +152572,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 276bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 276a80 │ │ │ │ ldr r0, [pc, #72] @ 276bf0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 276a80 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r9, r4, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r5, r9, r0, lsl #26 │ │ │ │ + ldrsheq r5, [r9], #-192 @ 0xffffff40 │ │ │ │ rsbseq r4, r9, r0, lsr #19 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r9, ip, lsr #18 │ │ │ │ andeq r1, r0, ip, lsl r2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r9, r8, ror #25 │ │ │ │ - subseq ip, r9, r4, lsl #26 │ │ │ │ + ldrsbeq ip, [r9], #-200 @ 0xffffff38 │ │ │ │ + ldrsheq ip, [r9], #-196 @ 0xffffff3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -152756,15 +152756,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 276da4 │ │ │ │ ldr r0, [pc, #796] @ 277160 │ │ │ │ ldr r1, [pc, #796] @ 277164 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 7cc484 │ │ │ │ + bl 7cc47c │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 26faac │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 271468 │ │ │ │ @@ -152787,22 +152787,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 27716c │ │ │ │ ldr r1, [pc, #688] @ 277170 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 7cc484 │ │ │ │ + bl 7cc47c │ │ │ │ b 276ca4 │ │ │ │ ldr r0, [pc, #664] @ 277174 │ │ │ │ ldr r1, [pc, #664] @ 277178 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 7cc484 │ │ │ │ + bl 7cc47c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 26faac │ │ │ │ b 276e64 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -152859,25 +152859,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 27718c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 276e58 │ │ │ │ ldr r3, [pc, #364] @ 277190 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 276c94 │ │ │ │ ldr r3, [pc, #332] @ 277184 │ │ │ │ @@ -152899,28 +152899,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 277194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 276c94 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -152931,51 +152931,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 276f08 │ │ │ │ ldr r0, [pc, #152] @ 277198 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 276c94 │ │ │ │ mov r6, r4 │ │ │ │ b 276f50 │ │ │ │ ldr r0, [pc, #116] @ 27719c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 276e58 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r9, r0, ror #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r9, ip, lsl r0 │ │ │ │ + subseq ip, r9, ip │ │ │ │ @ instruction: 0x00794790 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq pc, r2, r4, lsl #21 │ │ │ │ - subseq ip, r9, ip, lsr #25 │ │ │ │ + rsbeq pc, r2, r4, ror sl @ │ │ │ │ + @ instruction: 0x0059cc9c │ │ │ │ addeq r4, r4, r0, asr #6 │ │ │ │ - subseq ip, r9, r0, asr fp │ │ │ │ + subseq ip, r9, r0, asr #22 │ │ │ │ rsbseq r4, r9, r4, lsl #11 │ │ │ │ addeq r4, r4, r8, asr #5 │ │ │ │ - subseq ip, r9, r4, lsr #21 │ │ │ │ + @ instruction: 0x0059ca94 │ │ │ │ addeq r4, r4, r8, lsr #5 │ │ │ │ - subseq ip, r9, ip, ror #21 │ │ │ │ - rsbeq r4, r0, r8, ror #16 │ │ │ │ + ldrsbeq ip, [r9], #-172 @ 0xffffff54 │ │ │ │ + rsbeq r4, r0, r8, asr r8 │ │ │ │ andeq r3, r0, ip, ror #4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r9, r4, lsl sl │ │ │ │ + subseq ip, r9, r4, lsl #20 │ │ │ │ andeq r2, r0, r0, asr #18 │ │ │ │ - subseq ip, r9, r4, lsr #16 │ │ │ │ - subseq ip, r9, r4, lsr #16 │ │ │ │ - subseq ip, r9, r8, lsr r9 │ │ │ │ + subseq ip, r9, r4, lsl r8 │ │ │ │ + subseq ip, r9, r4, lsl r8 │ │ │ │ + subseq ip, r9, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 277434 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -153105,53 +153105,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 277458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 27724c │ │ │ │ ldr r0, [pc, #76] @ 27745c │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 27724c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r9, r4, lsr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r9, r4, lsr #17 │ │ │ │ + @ instruction: 0x0059c894 │ │ │ │ ldrsbeq r4, [r9], #-20 @ 0xffffffec @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r9, ip, ror #2 │ │ │ │ andeq r4, r0, ip, lsr #18 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq ip, [r9], #-96 @ 0xffffffa0 │ │ │ │ - ldrsbeq ip, [r9], #-108 @ 0xffffff94 │ │ │ │ + subseq ip, r9, r0, lsr #13 │ │ │ │ + subseq ip, r9, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 27794c │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 277950 │ │ │ │ @@ -153365,28 +153365,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 277978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 277500 │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 1e30e8 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -153420,69 +153420,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 277980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 26faac │ │ │ │ b 27761c │ │ │ │ ldr r0, [pc, #140] @ 277984 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 277500 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 277988 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 26faac │ │ │ │ b 27761c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r9, ip, ror pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r9, r0, lsl r1 │ │ │ │ + subseq ip, r9, r0, lsl #2 │ │ │ │ rsbseq r3, r9, r4, lsr #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r7, r6, r4, lsl #2 │ │ │ │ + strdeq r7, [r6], #-4 @ │ │ │ │ ldrheq r3, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq r6, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r6, r6, ip, asr #31 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r9, r8, lsr r3 │ │ │ │ + subseq ip, r9, r8, lsr #6 │ │ │ │ andeq r3, r0, r8, lsl #8 │ │ │ │ - subseq ip, r9, r0, ror #5 │ │ │ │ - subseq ip, r9, r0, lsl #5 │ │ │ │ - subseq ip, r9, r8, asr #5 │ │ │ │ + ldrsbeq ip, [r9], #-32 @ 0xffffffe0 │ │ │ │ + subseq ip, r9, r0, ror r2 │ │ │ │ + ldrheq ip, [r9], #-40 @ 0xffffffd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 277db0 │ │ │ │ ldr r3, [pc, #1032] @ 277db4 │ │ │ │ @@ -153659,15 +153659,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -153681,15 +153681,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 277dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 277a20 │ │ │ │ ldr r3, [pc, #256] @ 277dd8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 277b18 │ │ │ │ @@ -153708,60 +153708,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 277ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 277b18 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 277de0 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 277a20 │ │ │ │ ldr r0, [pc, #72] @ 277de4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 277b18 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r9, r0, asr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r9, r0, asr #4 │ │ │ │ + subseq ip, r9, r0, lsr r2 │ │ │ │ rsbseq r3, r9, r0, lsl #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r9, r0, asr #17 │ │ │ │ andeq r2, r0, r4, lsr #15 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r9, r8, ror #30 │ │ │ │ + subseq fp, r9, r8, asr pc │ │ │ │ andeq r4, r0, r0, asr #7 │ │ │ │ - subseq fp, r9, r4, asr #31 │ │ │ │ - subseq fp, r9, r0, lsr #30 │ │ │ │ - subseq fp, r9, r0, lsr #31 │ │ │ │ + ldrheq fp, [r9], #-244 @ 0xffffff0c │ │ │ │ + subseq fp, r9, r0, lsl pc │ │ │ │ + @ instruction: 0x0059bf90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 27829c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2782a0 │ │ │ │ @@ -153879,15 +153879,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 277fec │ │ │ │ mov r0, sl │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -153977,28 +153977,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2782c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 277ef8 │ │ │ │ ldr r3, [pc, #292] @ 2782cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 277ea4 │ │ │ │ @@ -154020,65 +154020,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2782d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 277ea4 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2782d4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 277ea4 │ │ │ │ ldr r0, [pc, #96] @ 2782d8 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 277ef8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r9, ip, ror #11 │ │ │ │ ldrsheq r3, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq fp, [r9], #-228 @ 0xffffff1c │ │ │ │ + subseq fp, r9, r4, ror #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r9, r4, ror #9 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subseq r3, sp, ip, ror #5 │ │ │ │ + ldrsbeq r3, [sp], #-44 @ 0xffffffd4 │ │ │ │ andeq r3, r0, r8, ror #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r9, r8, asr #24 │ │ │ │ + subseq fp, r9, r8, lsr ip │ │ │ │ andeq r1, r0, ip, ror #3 │ │ │ │ - subseq fp, r9, r8, lsr #22 │ │ │ │ - subseq fp, r9, r8, asr #22 │ │ │ │ - ldrheq fp, [r9], #-188 @ 0xffffff44 │ │ │ │ + subseq fp, r9, r8, lsl fp │ │ │ │ + subseq fp, r9, r8, lsr fp │ │ │ │ + subseq fp, r9, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 278584 │ │ │ │ ldr r3, [pc, #656] @ 278588 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -154180,23 +154180,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2785ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 278360 │ │ │ │ ldr r3, [pc, #236] @ 2785b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2783cc │ │ │ │ @@ -154216,54 +154216,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2785b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2783cc │ │ │ │ ldr r0, [pc, #108] @ 2785b8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 278360 │ │ │ │ ldr r0, [pc, #80] @ 2785bc │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2783cc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r9, r8, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, r0, r8, lsr #9 │ │ │ │ + @ instruction: 0x00603498 │ │ │ │ rsbseq r3, r9, r0, asr #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq fp, r4, r4, lsr r9 │ │ │ │ + rsbeq fp, r4, r4, lsr #18 │ │ │ │ rsbseq r3, r9, r8 │ │ │ │ andeq r2, r0, r8, ror #30 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r9, r4, ror #19 │ │ │ │ + ldrsbeq fp, [r9], #-148 @ 0xffffff6c │ │ │ │ andeq r4, r0, ip, lsl #10 │ │ │ │ - subseq fp, r9, ip, lsr #19 │ │ │ │ - subseq fp, r9, ip, ror #18 │ │ │ │ - subseq fp, r9, r8, lsr #19 │ │ │ │ + @ instruction: 0x0059b99c │ │ │ │ + subseq fp, r9, ip, asr r9 │ │ │ │ + @ instruction: 0x0059b998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2787a8 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2787ac │ │ │ │ @@ -154371,24 +154371,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 278794 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 27871c │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e28bc │ │ │ │ + bl 7e28b4 │ │ │ │ b 278754 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 278778 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r9, ip, lsl lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0059af98 │ │ │ │ + subseq sl, r9, r8, lsl #31 │ │ │ │ @ instruction: 0x00792d90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 278bf8 │ │ │ │ @@ -154559,27 +154559,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 278c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26faac │ │ │ │ b 2788b0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 278944 │ │ │ │ @@ -154616,15 +154616,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -154633,52 +154633,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 278c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 27889c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 278c34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 27889c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 278c38 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 278ab0 │ │ │ │ rsbseq r2, r9, r4, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq fp, [r9], #-96 @ 0xffffffa0 │ │ │ │ + subseq fp, r9, r0, ror #13 │ │ │ │ rsbseq r2, r9, r0, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r2, r9, r0, lsr fp │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - subseq r5, fp, r4, asr #24 │ │ │ │ + subseq r5, fp, r4, lsr ip │ │ │ │ andeq r2, r0, r4, lsr #32 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r9, ip, lsr #10 │ │ │ │ + subseq fp, r9, ip, lsl r5 │ │ │ │ andeq r3, r0, r4, lsr r1 │ │ │ │ - ldrheq fp, [r9], #-48 @ 0xffffffd0 │ │ │ │ - ldrsbeq fp, [r9], #-56 @ 0xffffffc8 │ │ │ │ - subseq fp, r9, ip, lsr r4 │ │ │ │ + subseq fp, r9, r0, lsr #7 │ │ │ │ + subseq fp, r9, r8, asr #7 │ │ │ │ + subseq fp, r9, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 279044 │ │ │ │ ldr r3, [pc, #1004] @ 279048 │ │ │ │ @@ -154832,26 +154832,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 27906c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26faac │ │ │ │ b 278d24 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 278dc0 │ │ │ │ @@ -154887,15 +154887,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -154904,54 +154904,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 279074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 278d14 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 279078 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 278d14 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 27907c │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 278ef0 │ │ │ │ rsbseq r2, r9, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrheq fp, [r9], #-48 @ 0xffffffd0 │ │ │ │ + subseq fp, r9, r0, lsr #7 │ │ │ │ rsbseq r2, r9, r0, lsl r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r2, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - subseq r5, fp, r0, lsl #16 │ │ │ │ + ldrsheq r5, [fp], #-112 @ 0xffffff90 │ │ │ │ andeq r3, r0, r8, asr #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r9, r0, lsl r2 │ │ │ │ + subseq fp, r9, r0, lsl #4 │ │ │ │ muleq r0, r8, r8 │ │ │ │ - @ instruction: 0x0059b094 │ │ │ │ - ldrheq fp, [r9], #-4 │ │ │ │ - subseq fp, r9, r4, lsl r1 │ │ │ │ + subseq fp, r9, r4, lsl #1 │ │ │ │ + subseq fp, r9, r4, lsr #1 │ │ │ │ + subseq fp, r9, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2794e0 │ │ │ │ ldr r3, [pc, #1092] @ 2794e4 │ │ │ │ @@ -155093,15 +155093,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -155110,15 +155110,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 279504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 279158 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 26f508 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -155189,64 +155189,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 279510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 279224 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 279514 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 279158 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 279518 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 279224 │ │ │ │ rsbseq r2, r9, ip, asr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0059b094 │ │ │ │ + subseq fp, r9, r4, lsl #1 │ │ │ │ rsbseq r2, r9, r8, asr #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r2, r9, r4, ror r2 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r9, r8, lsl #29 │ │ │ │ - subseq r9, r9, ip, lsl #23 │ │ │ │ + subseq sl, r9, r8, ror lr │ │ │ │ + subseq r9, r9, ip, ror fp │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subseq sl, r9, r4, lsr #27 │ │ │ │ - subseq sl, r9, r8, asr #26 │ │ │ │ - subseq sl, r9, ip, lsr #27 │ │ │ │ + @ instruction: 0x0059ad94 │ │ │ │ + subseq sl, r9, r8, lsr sp │ │ │ │ + @ instruction: 0x0059ad9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 279a0c │ │ │ │ ldr r3, [pc, #1236] @ 279a10 │ │ │ │ @@ -155423,27 +155423,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 279a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 279620 │ │ │ │ ldr r2, [pc, #512] @ 279a3c │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -155491,28 +155491,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 279a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2795f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 26f508 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2796ec │ │ │ │ @@ -155543,44 +155543,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 279a4c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 279620 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 279a50 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2795f8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r9, r0, asr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r9, ip, ror #28 │ │ │ │ - ldrdeq r5, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r5, r6, r8, asr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r1, [r9], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - ldrsheq r9, [r9], #-116 @ 0xffffff8c │ │ │ │ + subseq r9, r9, r4, ror #15 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r9, r8, lsl #22 │ │ │ │ - ldrsheq r2, [r9], #-236 @ 0xffffff14 │ │ │ │ + ldrsheq sl, [r9], #-168 @ 0xffffff58 │ │ │ │ + subseq r2, r9, ip, ror #29 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x0059a990 │ │ │ │ - subseq r9, r9, r4, asr #11 │ │ │ │ - ldrheq sl, [r9], #-152 @ 0xffffff68 │ │ │ │ - subseq sl, r9, ip, lsl #18 │ │ │ │ + subseq sl, r9, r0, lsl #19 │ │ │ │ + ldrheq r9, [r9], #-84 @ 0xffffffac │ │ │ │ + subseq sl, r9, r8, lsr #19 │ │ │ │ + ldrsheq sl, [r9], #-140 @ 0xffffff74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 279c0c │ │ │ │ ldr r3, [pc, #412] @ 279c10 │ │ │ │ @@ -155617,15 +155617,15 @@ │ │ │ │ bl 27c230 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 279bac │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 279c18 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -155638,25 +155638,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -155685,16 +155685,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r9, r8, lsl #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, r0, r8, lsl sp │ │ │ │ - subseq sl, r9, r0, asr #17 │ │ │ │ + rsbeq r1, r0, r8, lsl #26 │ │ │ │ + ldrheq sl, [r9], #-128 @ 0xffffff80 │ │ │ │ rsbseq r1, r9, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 279e70 │ │ │ │ ldr r1, [pc, #568] @ 279e74 │ │ │ │ @@ -155738,17 +155738,17 @@ │ │ │ │ bne 279cb8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 7e1908 │ │ │ │ + bl 7e1900 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e1a90 │ │ │ │ + bl 7e1a88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 279d4c │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 271468 │ │ │ │ ldr r2, [pc, #372] @ 279e84 │ │ │ │ ldr r3, [pc, #352] @ 279e74 │ │ │ │ @@ -155786,15 +155786,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 279d00 │ │ │ │ ldr r0, [pc, #224] @ 279e88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ mov r1, #7 │ │ │ │ b 279d00 │ │ │ │ ldr r2, [pc, #208] @ 279e8c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 279ca0 │ │ │ │ @@ -155813,49 +155813,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 279e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 279ca0 │ │ │ │ ldr r0, [pc, #72] @ 279e9c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 279ca0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r9, r4, asr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x00674c9c │ │ │ │ + rsbeq r4, r7, ip, lsl #25 │ │ │ │ rsbseq r1, r9, r4, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, r9, ip, ror #13 │ │ │ │ - @ instruction: 0x0059a69c │ │ │ │ + subseq sl, r9, ip, lsl #13 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r9, ip, lsr #11 │ │ │ │ - subseq sl, r9, r0, asr #11 │ │ │ │ + @ instruction: 0x0059a59c │ │ │ │ + ldrheq sl, [r9], #-80 @ 0xffffffb0 │ │ │ │ │ │ │ │ 00279ea0 : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00279eac : │ │ │ │ @@ -155906,20 +155906,20 @@ │ │ │ │ bne 279f74 │ │ │ │ ldr r5, [pc, #168] @ 27a010 │ │ │ │ add r5, pc, r5 │ │ │ │ b 279f74 │ │ │ │ ldr r5, [pc, #160] @ 27a014 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 7e18f0 │ │ │ │ + bl 7e18e8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e0fa8 │ │ │ │ + bl 7e0fa0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e15f8 │ │ │ │ + b 7e15f0 │ │ │ │ ldr r5, [pc, #128] @ 27a018 │ │ │ │ add r5, pc, r5 │ │ │ │ b 279f74 │ │ │ │ ldr r3, [pc, #120] @ 27a01c │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -155991,41 +155991,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 27a15c │ │ │ │ ldr r1, [pc, #192] @ 27a17c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7d64c8 │ │ │ │ + bl 7d64c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d5bd8 │ │ │ │ + bl 7d5bd0 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 27a170 │ │ │ │ ldr r1, [pc, #148] @ 27a180 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7d64c8 │ │ │ │ + bl 7d64c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d5bd8 │ │ │ │ + bl 7d5bd0 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 27a130 │ │ │ │ ldr r1, [pc, #104] @ 27a184 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7d64c8 │ │ │ │ + bl 7d64c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d5bd8 │ │ │ │ + bl 7d5bd0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e1348 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -156141,15 +156141,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 1e2854 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e25dc │ │ │ │ + bl 7e25d4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 27a5bc │ │ │ │ @@ -156179,29 +156179,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 27a654 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7d5ad4 │ │ │ │ + bl 7d5acc │ │ │ │ ldr r1, [pc, #672] @ 27a658 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 7d5ad4 │ │ │ │ + bl 7d5acc │ │ │ │ ldr r1, [pc, #648] @ 27a65c │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 7d5ad4 │ │ │ │ + bl 7d5acc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -156215,15 +156215,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 1e1348 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #536] @ 27a660 │ │ │ │ ldr r3, [pc, #504] @ 27a644 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -156245,15 +156245,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 27a670 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r4 │ │ │ │ bl 27a038 │ │ │ │ mov r7, #1 │ │ │ │ b 27a420 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e16d8 │ │ │ │ @@ -156264,15 +156264,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 27a680 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 27a4b8 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 27a60c │ │ │ │ ldr r3, [pc, #360] @ 27a684 │ │ │ │ ldr r2, [pc, #360] @ 27a688 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -156280,64 +156280,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 27a690 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 27a4b8 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 27a694 │ │ │ │ ldr r2, [pc, #316] @ 27a698 │ │ │ │ ldr r1, [pc, #316] @ 27a69c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 27a6a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 27a4b8 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 27a6a4 │ │ │ │ ldr r2, [pc, #276] @ 27a6a8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 27a6ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 27a6b0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 27a4b8 │ │ │ │ ldr r1, [pc, #240] @ 27a6b4 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cad00 │ │ │ │ + bl 7cacf8 │ │ │ │ b 27a4b8 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 27a6b8 │ │ │ │ ldr r2, [pc, #216] @ 27a6bc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 27a6c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 27a6c4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 27a4b8 │ │ │ │ ldr r1, [pc, #180] @ 27a6c8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 27a514 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 27a6cc │ │ │ │ ldr r1, [pc, #168] @ 27a6d0 │ │ │ │ @@ -156348,48 +156348,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r1, r9, ip, asr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r9, r0, lsr r2 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq r9, r3, r0, lsl r2 │ │ │ │ + rsbeq r9, r3, r0, lsl #4 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ ldrheq r0, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq fp, fp, r8, lsr #28 │ │ │ │ - subseq sl, r9, ip, ror #1 │ │ │ │ - subseq r8, r9, r8, asr r2 │ │ │ │ + rsbeq fp, fp, r8, lsl lr │ │ │ │ + ldrsbeq sl, [r9], #-12 │ │ │ │ + subseq r8, r9, r8, asr #4 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - rsbeq fp, fp, r0, ror #27 │ │ │ │ - subseq sl, r9, r0, rrx │ │ │ │ - subseq r8, r9, r8, lsl r2 │ │ │ │ + ldrdeq fp, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + subseq sl, r9, r0, asr r0 │ │ │ │ + subseq r8, r9, r8, lsl #4 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - @ instruction: 0x006bbd9c │ │ │ │ - subseq r9, r9, r0, ror #30 │ │ │ │ - subseq r8, r9, ip, asr #3 │ │ │ │ + rsbeq fp, fp, ip, lsl #27 │ │ │ │ + subseq r9, r9, r0, asr pc │ │ │ │ + ldrheq r8, [r9], #-28 @ 0xffffffe4 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - rsbeq fp, fp, r4, ror #26 │ │ │ │ - subseq r9, r9, r8, lsl #31 │ │ │ │ - @ instruction: 0x00598190 │ │ │ │ + rsbeq fp, fp, r4, asr sp │ │ │ │ + subseq r9, r9, r8, ror pc │ │ │ │ + subseq r8, r9, r0, lsl #3 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - rsbeq fp, fp, r8, lsr #26 │ │ │ │ - subseq r9, r9, ip, asr #31 │ │ │ │ - subseq r8, r9, r8, asr r1 │ │ │ │ + rsbeq fp, fp, r8, lsl sp │ │ │ │ + ldrheq r9, [r9], #-252 @ 0xffffff04 │ │ │ │ + subseq r8, r9, r8, asr #2 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - subseq r9, r9, ip, asr pc │ │ │ │ - ldrdeq fp, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsbeq r9, [r9], #-224 @ 0xffffff20 │ │ │ │ - subseq r8, r9, r8, lsl #2 │ │ │ │ + subseq r9, r9, ip, asr #30 │ │ │ │ + rsbeq fp, fp, r8, asr #25 │ │ │ │ + subseq r9, r9, r0, asr #29 │ │ │ │ + ldrsheq r8, [r9], #-8 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - subseq r1, r9, ip, asr #3 │ │ │ │ - @ instruction: 0x006bbc9c │ │ │ │ - ldrsbeq r8, [r9], #-8 │ │ │ │ - subseq r9, r9, r0, asr #28 │ │ │ │ + ldrheq r1, [r9], #-28 @ 0xffffffe4 │ │ │ │ + rsbeq fp, fp, ip, lsl #25 │ │ │ │ + subseq r8, r9, r8, asr #1 │ │ │ │ + subseq r9, r9, r0, lsr lr │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 0027a6dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -156407,31 +156407,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 1e2e30 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 27a74c │ │ │ │ - bl 7e0510 │ │ │ │ + bl 7e0508 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7bea50 │ │ │ │ + bl 7bea48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27a734 │ │ │ │ ldr r0, [pc, #128] @ 27a7d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e0fa8 │ │ │ │ - bl 7e15f8 │ │ │ │ + bl 7e0fa0 │ │ │ │ + bl 7e15f0 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27a784 │ │ │ │ - bl 7e0510 │ │ │ │ + bl 7e0508 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7bea50 │ │ │ │ + bl 7bea48 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27a76c │ │ │ │ ldr r2, [pc, #76] @ 27a7d8 │ │ │ │ ldr r3, [pc, #64] @ 27a7d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -156464,43 +156464,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 27a8bc │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #172] @ 27a8c8 │ │ │ │ ldr r2, [pc, #172] @ 27a8cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 27a8a0 │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -156511,15 +156511,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27a880 │ │ │ │ mvn r4, #3 │ │ │ │ b 27a884 │ │ │ │ rsbseq r0, r9, r0, lsl #24 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r8, r9, r4, asr r1 │ │ │ │ + subseq r8, r9, r4, asr #2 │ │ │ │ │ │ │ │ 0027a8d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -156539,28 +156539,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 27acd0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #960] @ 27ad00 │ │ │ │ ldr r2, [pc, #960] @ 27ad04 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -156713,22 +156713,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 27ac84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 27ad14 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7c3410 │ │ │ │ + bl 7c3408 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 270c1c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r2, [pc, #260] @ 27ad18 │ │ │ │ ldr r3, [pc, #224] @ 27acf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -156753,19 +156753,19 @@ │ │ │ │ bl 1e103c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 27aac8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 7e2128 │ │ │ │ + bl 7e2120 │ │ │ │ b 27abf0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 7e1c0c │ │ │ │ + bl 7e1c04 │ │ │ │ b 27a9e0 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 27abb0 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -156783,19 +156783,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 27abb0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r9, r8, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r9, r0, ror #21 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r8, r9, r4, lsr r0 │ │ │ │ + subseq r8, r9, r4, lsr #32 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r8, r9, ip, ror #8 │ │ │ │ - rsbeq fp, r2, ip, lsl #27 │ │ │ │ - subseq r8, r9, r4, asr r2 │ │ │ │ + subseq r8, r9, ip, asr r4 │ │ │ │ + rsbeq fp, r2, ip, ror sp │ │ │ │ + subseq r8, r9, r4, asr #4 │ │ │ │ rsbseq r0, r9, r8, ror #15 │ │ │ │ │ │ │ │ 0027ad1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -156803,55 +156803,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 27ade4 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 27add8 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #144] @ 27ade8 │ │ │ │ ldr r2, [pc, #144] @ 27adec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 27adb8 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 27adbc │ │ │ │ rsbseq r0, r9, r0, asr #13 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r7, r9, r4, lsl ip │ │ │ │ + subseq r7, r9, r4, lsl #24 │ │ │ │ │ │ │ │ 0027adf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -156867,42 +156867,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #92] @ 27aeac │ │ │ │ ldr r2, [pc, #92] @ 27aeb0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7e1658 │ │ │ │ + b 7e1650 │ │ │ │ ldrsheq r0, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r7, r9, ip, lsl fp │ │ │ │ + subseq r7, r9, ip, lsl #22 │ │ │ │ │ │ │ │ 0027aeb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -156916,40 +156916,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #84] @ 27af60 │ │ │ │ ldr r2, [pc, #84] @ 27af64 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e1658 │ │ │ │ + b 7e1650 │ │ │ │ rsbseq r0, r9, r8, lsr #10 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r7, r9, r0, ror #20 │ │ │ │ + subseq r7, r9, r0, asr sl │ │ │ │ │ │ │ │ 0027af68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -156987,43 +156987,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 27b144 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #348] @ 27b17c │ │ │ │ ldr r2, [pc, #348] @ 27b180 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 27b0d8 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27b134 │ │ │ │ ldr r2, [pc, #228] @ 27b184 │ │ │ │ ldr r3, [pc, #208] @ 27b174 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157055,38 +157055,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27b154 │ │ │ │ mov r0, r6 │ │ │ │ bl 270c1c │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27b098 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 27b098 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27b014 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27b11c │ │ │ │ mvn r4, #3 │ │ │ │ b 27b098 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r9, r4, ror r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r9, r4, lsr #8 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r7, r9, r0, asr r9 │ │ │ │ + subseq r7, r9, r0, asr #18 │ │ │ │ rsbseq r0, r9, ip, asr r3 │ │ │ │ │ │ │ │ 0027b188 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157098,37 +157098,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 27b2f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 27b2c8 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r2, [pc, #304] @ 27b304 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 27b308 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 27b278 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27b2d8 │ │ │ │ ldr r3, [pc, #212] @ 27b30c │ │ │ │ ldr r2, [pc, #212] @ 27b310 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -157144,15 +157144,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27b2e8 │ │ │ │ cmp r8, #0 │ │ │ │ beq 27b230 │ │ │ │ mov r0, r6 │ │ │ │ @@ -157164,28 +157164,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 271088 │ │ │ │ b 27b258 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27b1c8 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 27b230 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 27b294 │ │ │ │ mvn r6, #3 │ │ │ │ b 27b25c │ │ │ │ rsbseq r0, r9, r4, asr r2 │ │ │ │ - subseq r7, r9, r0, lsr #15 │ │ │ │ + @ instruction: 0x00597790 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ │ │ │ │ 0027b314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -157195,40 +157195,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 27b3ec │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27b3e4 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r2, [pc, #160] @ 27b3f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 27b3f4 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27b3a8 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ cmp r4, #0 │ │ │ │ bne 27b3c8 │ │ │ │ ldr r3, [pc, #60] @ 27b3f8 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -157238,15 +157238,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27b3c8 │ │ │ │ rsbseq r0, r9, r8, asr #1 │ │ │ │ - subseq r7, r9, r8, lsr #12 │ │ │ │ + subseq r7, r9, r8, lsl r6 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ │ │ │ │ 0027b3fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -157264,76 +157264,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 27b4bc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27b4f8 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #228] @ 27b540 │ │ │ │ ldr r2, [pc, #228] @ 27b544 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27b4d8 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27b508 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27b4bc │ │ │ │ b 27b508 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27b450 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27b4bc │ │ │ │ rsbseq pc, r8, r0, ror #31 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r7, r9, r4, lsl r5 │ │ │ │ + subseq r7, r9, r4, lsl #10 │ │ │ │ │ │ │ │ 0027b548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -157344,71 +157344,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27b658 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27b61c │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #208] @ 27b664 │ │ │ │ ldr r2, [pc, #208] @ 27b668 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27b5f0 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27b62c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27b588 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27b600 │ │ │ │ @ instruction: 0x0078fe94 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsbeq r7, [r9], #-60 @ 0xffffffc4 │ │ │ │ + subseq r7, r9, ip, asr #7 │ │ │ │ │ │ │ │ 0027b66c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -157417,49 +157417,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 27b760 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #188] @ 27b76c │ │ │ │ ldr r2, [pc, #188] @ 27b770 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27b724 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 27b708 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27b548 │ │ │ │ @@ -157468,15 +157468,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 27b708 │ │ │ │ mvn r4, #3 │ │ │ │ b 27b708 │ │ │ │ rsbseq pc, r8, r4, ror sp @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrheq r7, [r9], #-44 @ 0xffffffd4 │ │ │ │ + subseq r7, r9, ip, lsr #5 │ │ │ │ │ │ │ │ 0027b774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -157488,38 +157488,38 @@ │ │ │ │ bne 27b8ec │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 27b8cc │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r2, [pc, #308] @ 27b8f8 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 27b8fc │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 27b87c │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27b86c │ │ │ │ ldr r3, [pc, #212] @ 27b900 │ │ │ │ ldr r2, [pc, #212] @ 27b904 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -157535,19 +157535,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 27b824 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27b8dc │ │ │ │ cmp r7, #0 │ │ │ │ beq 27b824 │ │ │ │ mov r0, r6 │ │ │ │ @@ -157559,24 +157559,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 271088 │ │ │ │ b 27b84c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27b7b8 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 27b898 │ │ │ │ mvn r6, #3 │ │ │ │ b 27b850 │ │ │ │ rsbseq pc, r8, ip, ror #24 │ │ │ │ - ldrheq r7, [r9], #-16 │ │ │ │ + subseq r7, r9, r0, lsr #3 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ │ │ │ │ 0027b908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -157621,28 +157621,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 27bb50 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r2, [pc, #508] @ 27bbcc │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 27bbd0 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, sl │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -157652,15 +157652,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 27bac4 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27bb40 │ │ │ │ cmp r7, #0 │ │ │ │ bne 27ba84 │ │ │ │ ldr r3, [pc, #368] @ 27bbd4 │ │ │ │ @@ -157712,54 +157712,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 270c1c │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27ba54 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 27ba54 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e28bc │ │ │ │ + bl 7e28b4 │ │ │ │ b 27b9c4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 270c1c │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27ba84 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 27ba84 │ │ │ │ mov r0, r6 │ │ │ │ bl 271088 │ │ │ │ b 27ba84 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 270fd0 │ │ │ │ b 27bb28 │ │ │ │ mvn r7, #3 │ │ │ │ b 27ba84 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, r8, ip, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r8, r0, lsr #21 │ │ │ │ - subseq r6, r9, r4, lsr #31 │ │ │ │ + @ instruction: 0x00596f94 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ rsbseq pc, r8, r0, ror r9 @ │ │ │ │ │ │ │ │ 0027bbe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -157770,40 +157770,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 27bcb8 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27bcb0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r2, [pc, #160] @ 27bcbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 27bcc0 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27bc74 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ cmp r4, #0 │ │ │ │ bne 27bc94 │ │ │ │ ldr r3, [pc, #60] @ 27bcc4 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -157813,15 +157813,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27bc94 │ │ │ │ ldrsheq pc, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - subseq r6, r9, ip, asr sp │ │ │ │ + subseq r6, r9, ip, asr #26 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ │ │ │ │ 0027bcc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -157831,54 +157831,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27bd88 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #140] @ 27bd94 │ │ │ │ ldr r2, [pc, #140] @ 27bd98 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27bd68 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27bd6c │ │ │ │ rsbseq pc, r8, r4, lsl r7 @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, r4, ror #24 │ │ │ │ + subseq r6, r9, r4, asr ip │ │ │ │ │ │ │ │ 0027bd9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -157890,72 +157890,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27beb4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27be78 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #212] @ 27bec0 │ │ │ │ ldr r2, [pc, #212] @ 27bec4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27be4c │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27be88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27bde0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27be5c │ │ │ │ rsbseq pc, r8, r0, asr #12 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, r4, lsl #23 │ │ │ │ + subseq r6, r9, r4, ror fp │ │ │ │ │ │ │ │ 0027bec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -157967,56 +157967,56 @@ │ │ │ │ bne 27bfa0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 42f0d4 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #148] @ 27bfac │ │ │ │ ldr r2, [pc, #148] @ 27bfb0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27bf80 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27bf84 │ │ │ │ rsbseq pc, r8, r0, lsl r5 @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, r4, asr sl │ │ │ │ + subseq r6, r9, r4, asr #20 │ │ │ │ │ │ │ │ 0027bfb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -158028,56 +158028,56 @@ │ │ │ │ bne 27c08c │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 42f0d4 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #148] @ 27c098 │ │ │ │ ldr r2, [pc, #148] @ 27c09c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c06c │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c070 │ │ │ │ rsbseq pc, r8, r4, lsr #8 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, r8, ror #18 │ │ │ │ + subseq r6, r9, r8, asr r9 │ │ │ │ │ │ │ │ 0027c0a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -158088,31 +158088,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27c21c │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 27c1f4 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #316] @ 27c228 │ │ │ │ ldr r2, [pc, #316] @ 27c22c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 1e37b4 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -158123,15 +158123,15 @@ │ │ │ │ blt 27c198 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 27c204 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c1c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -158141,45 +158141,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 1e1348 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 27c17c │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27c0e0 │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e37b4 │ │ │ │ mov r2, r0 │ │ │ │ b 27c130 │ │ │ │ mvn r4, #3 │ │ │ │ b 27c17c │ │ │ │ rsbseq pc, r8, ip, lsr r3 @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, r4, lsl #17 │ │ │ │ + subseq r6, r9, r4, ror r8 │ │ │ │ │ │ │ │ 0027c230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -158190,71 +158190,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27c340 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27c304 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #208] @ 27c34c │ │ │ │ ldr r2, [pc, #208] @ 27c350 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c2d8 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c314 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27c270 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c2e8 │ │ │ │ rsbseq pc, r8, ip, lsr #3 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsheq r6, [r9], #-100 @ 0xffffff9c │ │ │ │ + subseq r6, r9, r4, ror #13 │ │ │ │ │ │ │ │ 0027c354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -158283,41 +158283,41 @@ │ │ │ │ bne 27c4b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 270bd8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c494 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #228] @ 27c4cc │ │ │ │ ldr r2, [pc, #228] @ 27c4d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c444 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c4a4 │ │ │ │ ldr r2, [pc, #120] @ 27c4d4 │ │ │ │ ldr r3, [pc, #100] @ 27c4c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158331,28 +158331,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27c3dc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 27c454 │ │ │ │ mvn r4, #3 │ │ │ │ b 27c454 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, r8, r8, lsl #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r8, r4, asr #32 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, r8, lsl #11 │ │ │ │ + subseq r6, r9, r8, ror r5 │ │ │ │ rsbseq lr, r8, r0, lsr #31 │ │ │ │ │ │ │ │ 0027c4d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158364,71 +158364,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27c5e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27c5ac │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #208] @ 27c5f4 │ │ │ │ ldr r2, [pc, #208] @ 27c5f8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c580 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c5bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27c518 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c590 │ │ │ │ rsbseq lr, r8, r4, lsl #30 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, ip, asr #8 │ │ │ │ + subseq r6, r9, ip, lsr r4 │ │ │ │ │ │ │ │ 0027c5fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -158459,41 +158459,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 270bd8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 27c744 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #228] @ 27c77c │ │ │ │ ldr r2, [pc, #228] @ 27c780 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c6f4 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c754 │ │ │ │ ldr r2, [pc, #120] @ 27c784 │ │ │ │ ldr r3, [pc, #100] @ 27c774 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158507,28 +158507,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27c68c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 27c704 │ │ │ │ mvn r4, #3 │ │ │ │ b 27c704 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r8, r0, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq lr, [r8], #-212 @ 0xffffff2c @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsbeq r6, [r9], #-40 @ 0xffffffd8 │ │ │ │ + subseq r6, r9, r8, asr #5 │ │ │ │ ldrsheq lr, [r8], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 0027c788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158541,72 +158541,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27c8a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27c864 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #212] @ 27c8ac │ │ │ │ ldr r2, [pc, #212] @ 27c8b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c838 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c874 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27c7cc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c848 │ │ │ │ rsbseq lr, r8, r4, asr ip │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - @ instruction: 0x00596198 │ │ │ │ + subseq r6, r9, r8, lsl #3 │ │ │ │ │ │ │ │ 0027c8b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -158646,43 +158646,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 27ca98 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #348] @ 27cad0 │ │ │ │ ldr r2, [pc, #348] @ 27cad4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 27ca2c │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27ca88 │ │ │ │ ldr r2, [pc, #228] @ 27cad8 │ │ │ │ ldr r3, [pc, #208] @ 27cac8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -158714,38 +158714,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27caa8 │ │ │ │ mov r0, r6 │ │ │ │ bl 270c1c │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27c9ec │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 27c9ec │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27c968 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27ca70 │ │ │ │ mvn r4, #3 │ │ │ │ b 27c9ec │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r8, r8, lsr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq lr, [r8], #-168 @ 0xffffff58 @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsheq r5, [r9], #-252 @ 0xffffff04 │ │ │ │ + subseq r5, r9, ip, ror #31 │ │ │ │ rsbseq lr, r8, r8, lsl #20 │ │ │ │ │ │ │ │ 0027cadc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -158756,69 +158756,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27cbe0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 27cba4 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr ip, [pc, #200] @ 27cbec │ │ │ │ ldr r2, [pc, #200] @ 27cbf0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27cb78 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27cbb4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27cb18 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27cb88 │ │ │ │ rsbseq lr, r8, r0, lsl #18 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, ip, asr #28 │ │ │ │ + subseq r5, r9, ip, lsr lr │ │ │ │ │ │ │ │ 0027cbf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -158830,72 +158830,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27cd0c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27ccd0 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #212] @ 27cd18 │ │ │ │ ldr r2, [pc, #212] @ 27cd1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27cca4 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27cce0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27cc38 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27ccb4 │ │ │ │ rsbseq lr, r8, r8, ror #15 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, ip, lsr #26 │ │ │ │ + subseq r5, r9, ip, lsl sp │ │ │ │ │ │ │ │ 0027cd20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -158903,53 +158903,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 27cddc │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #136] @ 27cde8 │ │ │ │ ldr r2, [pc, #136] @ 27cdec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27cdbc │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27cdc0 │ │ │ │ ldrheq lr, [r8], #-108 @ 0xffffff94 @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, ip, lsl #24 │ │ │ │ + ldrsheq r5, [r9], #-188 @ 0xffffff44 │ │ │ │ │ │ │ │ 0027cdf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -158958,29 +158958,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 27cec0 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #152] @ 27cecc │ │ │ │ ldr r2, [pc, #152] @ 27ced0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -158988,27 +158988,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27cea0 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27cea4 │ │ │ │ ldrsheq lr, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, r8, lsr fp │ │ │ │ + subseq r5, r9, r8, lsr #22 │ │ │ │ │ │ │ │ 0027ced4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -159047,44 +159047,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 27d0b8 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #356] @ 27d0f4 │ │ │ │ ldr r2, [pc, #356] @ 27d0f8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, sl │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 27d04c │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27d0a8 │ │ │ │ ldr r2, [pc, #232] @ 27d0fc │ │ │ │ ldr r3, [pc, #208] @ 27d0e8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -159116,39 +159116,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27d0c8 │ │ │ │ mov r0, r6 │ │ │ │ bl 270c1c │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27d00c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ b 27d00c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27cf84 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27d090 │ │ │ │ mvn r4, #3 │ │ │ │ b 27d00c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r8, r8, lsl #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq lr, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, r0, ror #19 │ │ │ │ + ldrsbeq r5, [r9], #-144 @ 0xffffff70 │ │ │ │ rsbseq lr, r8, r8, ror #7 │ │ │ │ │ │ │ │ 0027d100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -159174,42 +159174,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 27d234 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #188] @ 27d240 │ │ │ │ ldr r2, [pc, #188] @ 27d244 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d1e4 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -159225,34 +159225,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d144 │ │ │ │ ldrsbeq lr, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, r8, ror #15 │ │ │ │ - b 7e15f8 │ │ │ │ + ldrsbeq r5, [r9], #-120 @ 0xffffff88 │ │ │ │ + b 7e15f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 7e15f8 │ │ │ │ + bl 7e15f0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0027d270 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 27d28c │ │ │ │ ldr r0, [pc, #16] @ 27d290 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 7e3a0c │ │ │ │ + b 7e3a04 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 0027d294 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -159266,72 +159266,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27d3ac │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27d370 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #212] @ 27d3b8 │ │ │ │ ldr r2, [pc, #212] @ 27d3bc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d344 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d380 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27d2d8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d354 │ │ │ │ rsbseq lr, r8, r8, asr #2 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, ip, lsl #13 │ │ │ │ + subseq r5, r9, ip, ror r6 │ │ │ │ │ │ │ │ 0027d3c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -159343,74 +159343,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 27d4e0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27d4a4 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #220] @ 27d4ec │ │ │ │ ldr r2, [pc, #220] @ 27d4f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d478 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d4b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27d404 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d488 │ │ │ │ rsbseq lr, r8, ip, lsl r0 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, r0, ror #10 │ │ │ │ + subseq r5, r9, r0, asr r5 │ │ │ │ │ │ │ │ 0027d4f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -159422,29 +159422,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 27d61c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27d5e0 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #228] @ 27d628 │ │ │ │ ldr r2, [pc, #228] @ 27d62c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -159453,45 +159453,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d5b4 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d5f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27d538 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d5c4 │ │ │ │ rsbseq sp, r8, r8, ror #29 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, ip, lsr #8 │ │ │ │ + subseq r5, r9, ip, lsl r4 │ │ │ │ │ │ │ │ 0027d630 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159502,71 +159502,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27d740 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27d704 │ │ │ │ - bl 7e3138 │ │ │ │ + bl 7e3130 │ │ │ │ ldr r3, [pc, #208] @ 27d74c │ │ │ │ ldr r2, [pc, #208] @ 27d750 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df5fc │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7df5f4 │ │ │ │ + bl 7e1650 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d6d8 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1658 │ │ │ │ + bl 7e1650 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d714 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e262c │ │ │ │ + bl 7e2624 │ │ │ │ b 27d670 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2784 │ │ │ │ + bl 7e277c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d6e8 │ │ │ │ rsbseq sp, r8, ip, lsr #27 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsheq r5, [r9], #-36 @ 0xffffffdc │ │ │ │ + subseq r5, r9, r4, ror #5 │ │ │ │ │ │ │ │ 0027d754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -159588,15 +159588,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r6, r9, ip, asr lr │ │ │ │ + subseq r6, r9, ip, asr #28 │ │ │ │ │ │ │ │ 0027d7c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -159617,15 +159617,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r6, r9, ip, ror #27 │ │ │ │ + ldrsbeq r6, [r9], #-220 @ 0xffffff24 │ │ │ │ │ │ │ │ 0027d830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -159644,15 +159644,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r6, r9, r0, lsl #27 │ │ │ │ + subseq r6, r9, r0, ror sp │ │ │ │ │ │ │ │ 0027d894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -159677,15 +159677,15 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r6, r9, r4, lsl sp │ │ │ │ + subseq r6, r9, r4, lsl #26 │ │ │ │ │ │ │ │ 0027d910 : │ │ │ │ b 1e2b3c │ │ │ │ │ │ │ │ 0027d914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -159696,16 +159696,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r8, fp, ip, ror #20 │ │ │ │ - subseq r6, r9, r8, lsr #25 │ │ │ │ + rsbeq r8, fp, ip, asr sl │ │ │ │ + @ instruction: 0x00596c98 │ │ │ │ │ │ │ │ 0027d950 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0027d958 : │ │ │ │ bx lr │ │ │ │ @@ -159781,68 +159781,68 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 27da1c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r2, r1, r0, lsl #1 │ │ │ │ │ │ │ │ 0027da20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 27dacc │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 27dad0 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #132] @ 27dad4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 27daac │ │ │ │ ldr r2, [pc, #92] @ 27dad8 │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsbeq r6, [r9], #-176 @ 0xffffff50 │ │ │ │ - rsbeq r8, fp, r0, ror #18 │ │ │ │ - @ instruction: 0x00596b9c │ │ │ │ - subseq r6, r9, r8, lsr #23 │ │ │ │ + subseq r6, r9, r0, asr #23 │ │ │ │ + rsbeq r8, fp, r0, asr r9 │ │ │ │ + subseq r6, r9, ip, lsl #23 │ │ │ │ + @ instruction: 0x00596b98 │ │ │ │ │ │ │ │ 0027dadc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -159857,59 +159857,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 27dbd4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #160] @ 27dbd8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 27dba4 │ │ │ │ ldr sl, [pc, #136] @ 27dbdc │ │ │ │ mov r0, r5 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 27dba4 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 27db14 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r8, fp, r8, lsr #17 │ │ │ │ - subseq fp, r8, ip, lsr #32 │ │ │ │ - rsbeq r6, r0, r0, lsl #21 │ │ │ │ - subseq r6, r9, ip, lsl fp │ │ │ │ - subseq r6, r9, r0, lsl fp │ │ │ │ + @ instruction: 0x006b8898 │ │ │ │ + subseq fp, r8, ip, lsl r0 │ │ │ │ + rsbeq r6, r0, r0, ror sl │ │ │ │ + subseq r6, r9, ip, lsl #22 │ │ │ │ + subseq r6, r9, r0, lsl #22 │ │ │ │ │ │ │ │ 0027dbe0 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0027dbe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -159931,35 +159931,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 58d434 │ │ │ │ + bl 58d42c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 27dce8 │ │ │ │ ldr r4, [pc, #212] @ 27dd2c │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #208] @ 27dd30 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #184] @ 27dd34 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 27dd38 │ │ │ │ ldr r3, [pc, #112] @ 27dd20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -159982,28 +159982,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 27dca4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sp, [r8], #-124 @ 0xffffff84 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r9, r4, lsl #20 │ │ │ │ - rsbeq r0, r1, r8, lsl lr │ │ │ │ - strheq r8, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x00596990 │ │ │ │ - subseq r6, r9, ip, lsl #20 │ │ │ │ + ldrsheq r6, [r9], #-148 @ 0xffffff6c │ │ │ │ + rsbeq r0, r1, r8, lsl #28 │ │ │ │ + rsbeq r8, fp, r8, lsr #15 │ │ │ │ + subseq r6, r9, r0, lsl #19 │ │ │ │ + ldrsheq r6, [r9], #-156 @ 0xffffff64 │ │ │ │ rsbseq sp, r8, r0, asr r7 │ │ │ │ - rsbeq r8, fp, ip, lsl r7 │ │ │ │ - ldrheq r6, [r9], #-148 @ 0xffffff6c │ │ │ │ - @ instruction: 0x00596994 │ │ │ │ + rsbeq r8, fp, ip, lsl #14 │ │ │ │ + subseq r6, r9, r4, lsr #19 │ │ │ │ + subseq r6, r9, r4, lsl #19 │ │ │ │ │ │ │ │ 0027dd48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 27ddc8 │ │ │ │ @@ -160031,17 +160031,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 27ddd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ addeq sp, r3, r8, asr #8 │ │ │ │ - @ instruction: 0x006b8698 │ │ │ │ + rsbeq r8, fp, r8, lsl #13 │ │ │ │ + subseq r6, r9, r0, lsl r9 │ │ │ │ subseq r6, r9, r0, lsr #18 │ │ │ │ - subseq r6, r9, r0, lsr r9 │ │ │ │ │ │ │ │ 0027ddd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 27de54 │ │ │ │ @@ -160068,17 +160068,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0083d3b8 │ │ │ │ - rsbeq r8, fp, r0, lsl r6 │ │ │ │ + rsbeq r8, fp, r0, lsl #12 │ │ │ │ + subseq r6, r9, r8, lsl #17 │ │ │ │ @ instruction: 0x00596898 │ │ │ │ - subseq r6, r9, r8, lsr #17 │ │ │ │ │ │ │ │ 0027de64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 27df08 │ │ │ │ @@ -160115,17 +160115,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 27df14 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 1e1858 │ │ │ │ addeq sp, r3, ip, lsr #6 │ │ │ │ - subseq r6, r9, r8, lsl #17 │ │ │ │ - subseq r6, r9, r4, lsl #17 │ │ │ │ - subseq r6, r9, ip, asr #16 │ │ │ │ + subseq r6, r9, r8, ror r8 │ │ │ │ + subseq r6, r9, r4, ror r8 │ │ │ │ + subseq r6, r9, ip, lsr r8 │ │ │ │ │ │ │ │ 0027df18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 27dfcc │ │ │ │ @@ -160156,27 +160156,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 27dfd4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ bl 27de64 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r0, [pc, #24] @ 27dfd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ addeq sp, r3, r8, ror r2 │ │ │ │ addeq sp, r3, ip, lsr #4 │ │ │ │ - subseq r6, r9, r4, lsr r8 │ │ │ │ - ldrsheq r6, [r9], #-120 @ 0xffffff88 │ │ │ │ + subseq r6, r9, r4, lsr #16 │ │ │ │ + subseq r6, r9, r8, ror #15 │ │ │ │ │ │ │ │ 0027dfdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 27e1b8 │ │ │ │ @@ -160185,23 +160185,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 58d434 │ │ │ │ + bl 58d42c │ │ │ │ ldr r1, [pc, #420] @ 27e1c4 │ │ │ │ ldr r7, [pc, #420] @ 27e1c8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58d434 │ │ │ │ + bl 58d42c │ │ │ │ cmp r5, #0 │ │ │ │ beq 27e144 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 27e0d4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -160211,49 +160211,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 27e1d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 27e1d8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 27e118 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r3, [pc, #320] @ 27e1dc │ │ │ │ ldr r1, [pc, #320] @ 27e1e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5803b8 │ │ │ │ + bl 5803b0 │ │ │ │ ldr r3, [pc, #300] @ 27e1e4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5821e8 │ │ │ │ + b 5821e0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 27e164 │ │ │ │ ldr r3, [pc, #260] @ 27e1e8 │ │ │ │ ldr r2, [pc, #260] @ 27e1ec │ │ │ │ ldr r1, [pc, #260] @ 27e1f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 27e1d8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 27e090 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27e194 │ │ │ │ @@ -160272,53 +160272,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 27e1f8 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r0, [pc, #120] @ 27e1fc │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r3, [pc, #100] @ 27e200 │ │ │ │ ldr r1, [pc, #100] @ 27e204 │ │ │ │ ldr r0, [pc, #100] @ 27e208 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r1, r4, asr sl │ │ │ │ + rsbeq r0, r1, r4, asr #20 │ │ │ │ addeq sp, r3, r8, lsr #3 │ │ │ │ - ldrsheq r6, [r9], #-116 @ 0xffffff8c │ │ │ │ - subseq r9, sl, ip, ror #26 │ │ │ │ + subseq r6, r9, r4, ror #15 │ │ │ │ + subseq r9, sl, ip, asr sp │ │ │ │ ldrsbeq sp, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r8, fp, r8, ror #7 │ │ │ │ - subseq sl, r8, r8, asr #21 │ │ │ │ - subseq r5, ip, r8, ror #19 │ │ │ │ + ldrdeq r8, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrheq sl, [r8], #-168 @ 0xffffff58 │ │ │ │ + ldrsbeq r5, [ip], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ addeq sp, r3, r8, lsl #2 │ │ │ │ - subseq r3, r9, r8, lsl #2 │ │ │ │ + ldrsheq r3, [r9], #-8 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq r8, fp, r4, ror #6 │ │ │ │ - subseq sl, r8, r0, asr #20 │ │ │ │ - subseq r5, ip, r0, ror #18 │ │ │ │ + rsbeq r8, fp, r4, asr r3 │ │ │ │ + subseq sl, r8, r0, lsr sl │ │ │ │ + subseq r5, ip, r0, asr r9 │ │ │ │ addeq sp, r3, r8, ror r0 │ │ │ │ - @ instruction: 0x00596690 │ │ │ │ - @ instruction: 0x00596698 │ │ │ │ - rsbeq r8, fp, ip, lsr #5 │ │ │ │ - subseq r6, r9, r4, lsr r5 │ │ │ │ - @ instruction: 0x00596694 │ │ │ │ + subseq r6, r9, r0, lsl #13 │ │ │ │ + subseq r6, r9, r8, lsl #13 │ │ │ │ + @ instruction: 0x006b829c │ │ │ │ + subseq r6, r9, r4, lsr #10 │ │ │ │ + subseq r6, r9, r4, lsl #13 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -160327,15 +160327,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 27e274 │ │ │ │ cmp r5, #2 │ │ │ │ beq 27e334 │ │ │ │ cmp r5, #4 │ │ │ │ beq 27e2b0 │ │ │ │ @@ -160525,39 +160525,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r8, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r8, fp, ip, ror #3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - rsbeq r8, fp, r9, lsl #3 │ │ │ │ + rsbeq r8, fp, r9, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 27e5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ ldr r3, [pc, #32] @ 27e5bc │ │ │ │ ldr r1, [pc, #32] @ 27e5c0 │ │ │ │ ldr r0, [pc, #32] @ 27e5c4 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 27ddd8 │ │ │ │ rsbseq r1, r1, r0, ror #10 │ │ │ │ - subseq r6, r9, r0, lsr #5 │ │ │ │ - subseq r6, r9, r4, lsr #5 │ │ │ │ - ldrheq r6, [r9], #-44 @ 0xffffffd4 │ │ │ │ + @ instruction: 0x00596290 │ │ │ │ + @ instruction: 0x00596294 │ │ │ │ + subseq r6, r9, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 27e784 │ │ │ │ mov r3, r2 │ │ │ │ @@ -160663,15 +160663,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 27e6c4 │ │ │ │ b 27e730 │ │ │ │ rsbseq ip, r8, r0, lsl lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, fp, r4, ror #29 │ │ │ │ + ldrdeq r7, [fp], #-228 @ 0xffffff1c @ │ │ │ │ rsbseq ip, r8, r0, lsl #27 │ │ │ │ ldrsheq ip, [r8], #-200 @ 0xffffff38 @ │ │ │ │ rsbseq ip, r8, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160773,20 +160773,20 @@ │ │ │ │ bl 424ec0 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 27e83c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r8, r4, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - subseq r6, r9, ip, asr r0 │ │ │ │ + subseq r6, r9, ip, asr #32 │ │ │ │ ldrheq ip, [r8], #-184 @ 0xffffff48 @ │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - ldrheq r5, [r9], #-240 @ 0xffffff10 │ │ │ │ + subseq r5, r9, r0, lsr #31 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - subseq r5, r9, r8, lsl #31 │ │ │ │ + subseq r5, r9, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -160822,25 +160822,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 27eab8 │ │ │ │ ldr r1, [pc, #192] @ 27eabc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #172] @ 27eac0 │ │ │ │ ldr r1, [pc, #172] @ 27eac4 │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #140] @ 27eac8 │ │ │ │ ldr r1, [pc, #140] @ 27eacc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 27ead0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -160858,29 +160858,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 27eae0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r1, [pc, #64] @ 27eae4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582784 │ │ │ │ - rsbeq r7, fp, r4, lsl #22 │ │ │ │ - subseq sl, r8, r0, asr #2 │ │ │ │ - @ instruction: 0x00605b9c │ │ │ │ - subseq r5, r9, r0, ror lr │ │ │ │ - subseq pc, r8, r0, ror sp @ │ │ │ │ + b 58277c │ │ │ │ + strdeq r7, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + subseq sl, r8, r0, lsr r1 │ │ │ │ + rsbeq r5, r0, ip, lsl #23 │ │ │ │ + subseq r5, r9, r0, ror #28 │ │ │ │ + subseq pc, r8, r0, ror #26 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - subseq r5, r9, r0, lsl #28 │ │ │ │ + ldrsheq r5, [r9], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ rsbseq r1, r1, ip, ror r0 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ rsbseq sp, r6, r0, asr #32 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -160889,15 +160889,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 27eb3c │ │ │ │ cmp r6, #2 │ │ │ │ beq 27eb7c │ │ │ │ cmp r6, #4 │ │ │ │ beq 27eb58 │ │ │ │ @@ -160952,16 +160952,16 @@ │ │ │ │ b 42761c │ │ │ │ ldr r1, [pc, #16] @ 27ec10 │ │ │ │ ldr r0, [pc, #16] @ 27ec14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 4239a4 │ │ │ │ - subseq r5, r9, r8, lsr #25 │ │ │ │ - subseq r5, r9, r4, ror #24 │ │ │ │ + @ instruction: 0x00595c98 │ │ │ │ + subseq r5, r9, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -161018,29 +161018,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 27edc0 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -161072,15 +161072,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -161389,15 +161389,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -161405,15 +161405,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 27f29c │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -161497,30 +161497,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 42703c │ │ │ │ cmp r0, #0 │ │ │ │ beq 27f574 │ │ │ │ @@ -161783,16 +161783,16 @@ │ │ │ │ bl 1e2e30 │ │ │ │ b 27f7fc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r8, ip, lsr lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq fp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ rsbseq fp, r8, r8, lsr #23 │ │ │ │ - subseq r5, r9, ip, asr r0 │ │ │ │ - subseq r4, r9, ip, ror #31 │ │ │ │ + subseq r5, r9, ip, asr #32 │ │ │ │ + ldrsbeq r4, [r9], #-252 @ 0xffffff04 │ │ │ │ rsbseq fp, r8, r4, asr #22 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 27f59c │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 27f59c │ │ │ │ @@ -161867,15 +161867,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 426968 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -161883,17 +161883,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 426968 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 427e98 │ │ │ │ - rsbeq r6, fp, r8, lsr #21 │ │ │ │ - ldrheq r4, [r9], #-236 @ 0xffffff14 │ │ │ │ - subseq r4, r9, ip, ror #27 │ │ │ │ + @ instruction: 0x006b6a98 │ │ │ │ + subseq r4, r9, ip, lsr #29 │ │ │ │ + ldrsbeq r4, [r9], #-220 @ 0xffffff24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 27fbcc │ │ │ │ ldr r3, [pc, #268] @ 27fbd0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -161981,32 +161981,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 27ec18 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 27ec18 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 27ec18 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27faa8 │ │ │ │ - rsbeq r6, fp, r0, ror #17 │ │ │ │ - ldrsheq r4, [r9], #-196 @ 0xffffff3c │ │ │ │ - subseq r4, r9, r4, lsr #24 │ │ │ │ + ldrdeq r6, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + subseq r4, r9, r4, ror #25 │ │ │ │ + subseq r4, r9, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 27fe00 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 27fe04 │ │ │ │ @@ -162014,15 +162014,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 27fe0c │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 427de4 │ │ │ │ @@ -162065,27 +162065,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #152] @ 27fe18 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529b0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -162096,27 +162096,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 27fe20 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27fbec │ │ │ │ - rsbeq r6, fp, ip, asr r8 │ │ │ │ - subseq r4, r9, r0, ror ip │ │ │ │ - subseq r4, r9, r4, lsr #23 │ │ │ │ - subseq r4, r9, r8, lsr #23 │ │ │ │ + rsbeq r6, fp, ip, asr #16 │ │ │ │ + subseq r4, r9, r0, ror #24 │ │ │ │ + @ instruction: 0x00594b94 │ │ │ │ + @ instruction: 0x00594b98 │ │ │ │ rsbseq pc, r0, r0, lsr #27 │ │ │ │ - subseq r4, r9, r8, asr #23 │ │ │ │ - subseq r4, r9, r4, lsr #23 │ │ │ │ - subseq r8, r8, ip, asr sp │ │ │ │ - strheq r4, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq r4, [r9], #-184 @ 0xffffff48 │ │ │ │ + @ instruction: 0x00594b94 │ │ │ │ + subseq r8, r8, ip, asr #26 │ │ │ │ + rsbeq r4, r0, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 27ff54 │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 27ff58 │ │ │ │ @@ -162209,15 +162209,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 27ffe0 │ │ │ │ cmp r5, #2 │ │ │ │ beq 280030 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -162522,20 +162522,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ rsbseq fp, r8, r4, ror #3 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ @ instruction: 0x0078b198 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - subseq r4, r9, ip, ror r5 │ │ │ │ + subseq r4, r9, ip, ror #10 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - subseq r4, r9, r8, lsr #10 │ │ │ │ + subseq r4, r9, r8, lsl r5 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - ldrsheq r4, [r9], #-68 @ 0xffffffbc │ │ │ │ + subseq r4, r9, r4, ror #9 │ │ │ │ rsbseq fp, r8, r8, lsr #32 │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ rsbseq sl, r8, ip, ror #31 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 280500 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -162548,33 +162548,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq r6, fp, r0, ror #1 │ │ │ │ + ldrdeq r6, [fp], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 28056c │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 280570 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 280570 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -162583,28 +162583,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2805b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ ldr r3, [pc, #32] @ 2805b8 │ │ │ │ ldr r1, [pc, #32] @ 2805bc │ │ │ │ ldr r0, [pc, #32] @ 2805c0 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 27ddd8 │ │ │ │ rsbseq pc, r0, r0, ror #12 │ │ │ │ - subseq r4, r9, r4, lsr #8 │ │ │ │ - subseq r4, r9, r8, lsr #8 │ │ │ │ - subseq r4, r9, ip, lsr r4 │ │ │ │ + subseq r4, r9, r4, lsl r4 │ │ │ │ + subseq r4, r9, r8, lsl r4 │ │ │ │ + subseq r4, r9, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -162837,28 +162837,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 280a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 280790 │ │ │ │ ldr r3, [pc, #156] @ 280a68 │ │ │ │ ldr r2, [pc, #156] @ 280a6c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -162872,39 +162872,39 @@ │ │ │ │ b 2807fc │ │ │ │ ldr r0, [pc, #112] @ 280a70 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 280790 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r8, r8, lsl #27 │ │ │ │ rsbseq sl, r8, ip, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r0, ip, lsr r5 @ │ │ │ │ - subseq r4, r9, r8, asr #6 │ │ │ │ - subseq r4, r9, r0, lsr r3 │ │ │ │ - subseq r4, r9, ip, lsl r3 │ │ │ │ - ldrsbeq sp, [fp], #-108 @ 0xffffff94 │ │ │ │ + subseq r4, r9, r8, lsr r3 │ │ │ │ + subseq r4, r9, r0, lsr #6 │ │ │ │ + subseq r4, r9, ip, lsl #6 │ │ │ │ + subseq sp, fp, ip, asr #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r4, r9, r4, lsr #4 │ │ │ │ + subseq r4, r9, r4, lsl r2 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ ldrheq sl, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsheq r4, [r9], #-8 │ │ │ │ + subseq r4, r9, r8, ror #1 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r9, r4, rrx │ │ │ │ + subseq r4, r9, r4, asr r0 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - ldrheq r4, [r9], #-0 │ │ │ │ - subseq r4, r9, r8, asr r0 │ │ │ │ + subseq r4, r9, r0, lsr #1 │ │ │ │ + subseq r4, r9, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -163038,24 +163038,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 280f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 280b9c │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 280f7c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -163104,24 +163104,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 280f94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 280b9c │ │ │ │ ldr r3, [pc, #432] @ 280f98 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -163177,69 +163177,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 280fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 280cf8 │ │ │ │ ldr r0, [pc, #156] @ 280fa4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 280b9c │ │ │ │ ldr r0, [pc, #128] @ 280fa8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 280cf8 │ │ │ │ ldr r0, [pc, #104] @ 280fac │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 280b9c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq sl, [r8], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r8, r0, lsr #17 │ │ │ │ - rsbeq r5, fp, r8, lsr #19 │ │ │ │ + @ instruction: 0x006b5998 │ │ │ │ rsbseq sl, r8, r8, asr r8 │ │ │ │ - rsbeq r5, fp, sl, asr r9 │ │ │ │ + rsbeq r5, fp, sl, asr #18 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r9, r4, asr lr │ │ │ │ + subseq r3, r9, r4, asr #28 │ │ │ │ andeq r2, r0, r0, lsr #21 │ │ │ │ - subseq r3, r9, r8, asr #25 │ │ │ │ + ldrheq r3, [r9], #-200 @ 0xffffff38 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r0, lsl #18 │ │ │ │ - subseq r3, r9, r4, lsr #25 │ │ │ │ - subseq r3, r9, r8, asr ip │ │ │ │ - subseq r3, r9, r4, lsr #25 │ │ │ │ - @ instruction: 0x00593b9c │ │ │ │ + @ instruction: 0x00593c94 │ │ │ │ + subseq r3, r9, r8, asr #24 │ │ │ │ + @ instruction: 0x00593c94 │ │ │ │ + subseq r3, r9, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 2810ac │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 2810b0 │ │ │ │ @@ -163247,15 +163247,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #192] @ 2810b8 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -163285,28 +163285,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2805c4 │ │ │ │ - ldrdeq r5, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - subseq r3, r9, ip, lsl ip │ │ │ │ - subseq r3, r9, r4, ror #19 │ │ │ │ - subseq r3, r9, ip, ror #19 │ │ │ │ + rsbeq r5, fp, ip, asr #11 │ │ │ │ + subseq r3, r9, ip, lsl #24 │ │ │ │ + ldrsbeq r3, [r9], #-148 @ 0xffffff6c │ │ │ │ + ldrsbeq r3, [r9], #-156 @ 0xffffff64 │ │ │ │ rsbseq lr, r0, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 2811ac │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -163315,25 +163315,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 2811b0 │ │ │ │ ldr r1, [pc, #196] @ 2811b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #176] @ 2811b8 │ │ │ │ ldr r1, [pc, #176] @ 2811bc │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #144] @ 2811c0 │ │ │ │ ldr r2, [pc, #144] @ 2811c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 2811c8 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 2811cc │ │ │ │ @@ -163351,34 +163351,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r1, [pc, #72] @ 2811e0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5809e0 │ │ │ │ - ldrdeq r5, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - subseq r7, r8, ip, asr #20 │ │ │ │ - rsbeq r3, r0, r8, lsr #9 │ │ │ │ - subseq r3, r9, ip, ror r7 │ │ │ │ - subseq sp, r8, ip, ror r6 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r5, fp, r4, asr #9 │ │ │ │ + subseq r7, r8, ip, lsr sl │ │ │ │ + @ instruction: 0x00603498 │ │ │ │ + subseq r3, r9, ip, ror #14 │ │ │ │ + subseq sp, r8, ip, ror #12 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ rsbseq lr, r0, r0, lsl #21 │ │ │ │ - subseq r3, r9, r8, asr r8 │ │ │ │ + subseq r3, r9, r8, asr #16 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ rsbseq sl, r6, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -163479,29 +163479,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 42703c │ │ │ │ cmp r0, #0 │ │ │ │ bne 281348 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -163581,15 +163581,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -163597,15 +163597,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 28159c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -163665,23 +163665,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2817c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2815cc │ │ │ │ ldr r3, [pc, #292] @ 2817c8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 281488 │ │ │ │ @@ -163704,64 +163704,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2817cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 281488 │ │ │ │ mov r9, r4 │ │ │ │ b 2813f0 │ │ │ │ ldr r0, [pc, #112] @ 2817d0 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 281488 │ │ │ │ ldr r0, [pc, #72] @ 2817d4 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2815cc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r8, r4, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r8, r4, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r9, r8, ip, ror #30 │ │ │ │ + subseq r3, r9, ip, ror r6 │ │ │ │ subseq r3, r9, ip, lsl #13 │ │ │ │ - @ instruction: 0x0059369c │ │ │ │ andeq r1, r0, r4, asr pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r9, ip, ror r5 │ │ │ │ + subseq r3, r9, ip, ror #10 │ │ │ │ andeq r4, r0, r4, asr #12 │ │ │ │ - subseq r3, r9, r4, asr r5 │ │ │ │ - subseq r3, r9, r0, lsr #11 │ │ │ │ - ldrheq r3, [r9], #-76 @ 0xffffffb4 │ │ │ │ + subseq r3, r9, r4, asr #10 │ │ │ │ + @ instruction: 0x00593590 │ │ │ │ + subseq r3, r9, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 281964 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 281968 │ │ │ │ @@ -163882,36 +163882,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2805c4 │ │ │ │ - strdeq r4, [fp], #-176 @ 0xffffff50 @ │ │ │ │ - subseq r3, r9, r0, lsr r2 │ │ │ │ - ldrsheq r2, [r9], #-248 @ 0xffffff08 │ │ │ │ + rsbeq r4, fp, r0, ror #23 │ │ │ │ + subseq r3, r9, r0, lsr #4 │ │ │ │ + subseq r2, r9, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 281a6c │ │ │ │ ldr r2, [pc, #96] @ 281a70 │ │ │ │ ldr r1, [pc, #96] @ 281a74 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 424ec0 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -163919,17 +163919,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 426968 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 427e98 │ │ │ │ - @ instruction: 0x006b4b9c │ │ │ │ - ldrsbeq r3, [r9], #-28 @ 0xffffffe4 │ │ │ │ - @ instruction: 0x00592f9c │ │ │ │ + rsbeq r4, fp, ip, lsl #23 │ │ │ │ + subseq r3, r9, ip, asr #3 │ │ │ │ + subseq r2, r9, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 282040 │ │ │ │ @@ -164031,24 +164031,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 282070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 281b2c │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -164117,23 +164117,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 282080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 281b2c │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 281e28 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -164231,23 +164231,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 282090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 281b2c │ │ │ │ cmp ip, #0 │ │ │ │ beq 281dd4 │ │ │ │ b 281e8c │ │ │ │ ldr r2, [pc, #268] @ 282094 │ │ │ │ ldr r3, [pc, #184] @ 282044 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -164259,15 +164259,15 @@ │ │ │ │ bne 281eb8 │ │ │ │ ldr r0, [pc, #236] @ 282098 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r2, [pc, #212] @ 28209c │ │ │ │ ldr r3, [pc, #120] @ 282044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -164276,15 +164276,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 2820a0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r2, [pc, #152] @ 2820a4 │ │ │ │ ldr r3, [pc, #52] @ 282044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -164295,128 +164295,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 281ff8 │ │ │ │ rsbseq r9, r8, r0, ror #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r8, ip, asr #18 │ │ │ │ - @ instruction: 0x006b4a98 │ │ │ │ + rsbeq r4, fp, r8, lsl #21 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r9, r8, r8, asr #17 │ │ │ │ - rsbeq r4, fp, r1, lsr #20 │ │ │ │ + rsbeq r4, fp, r1, lsl sl │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r0, asr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r9, r8, lsl #4 │ │ │ │ + ldrsheq r3, [r9], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, ror #22 │ │ │ │ - subseq r2, r9, ip, asr #31 │ │ │ │ + ldrheq r2, [r9], #-252 @ 0xffffff04 │ │ │ │ rsbseq r9, r8, r4, lsl #12 │ │ │ │ rsbseq r9, r8, r8, ror #10 │ │ │ │ @ instruction: 0x00002db0 │ │ │ │ - subseq r2, r9, r8, lsl #29 │ │ │ │ + subseq r2, r9, r8, ror lr │ │ │ │ rsbseq r9, r8, r4, ror r4 │ │ │ │ - subseq r2, r9, ip, ror lr │ │ │ │ + subseq r2, r9, ip, ror #28 │ │ │ │ rsbseq r9, r8, r4, lsr r4 │ │ │ │ - subseq r2, r9, ip, lsr #29 │ │ │ │ + @ instruction: 0x00592e9c │ │ │ │ ldrsheq r9, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r2, r9, r4, lsl #27 │ │ │ │ + subseq r2, r9, r4, ror sp │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 282128 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ ldr r2, [pc, #28] @ 28212c │ │ │ │ ldr r1, [pc, #28] @ 282130 │ │ │ │ ldr r0, [pc, #28] @ 282134 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 27dd48 │ │ │ │ rsbseq sp, r0, r8, lsr ip │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - ldrsheq r2, [r9], #-220 @ 0xffffff24 │ │ │ │ - subseq r2, r9, r8, lsl #28 │ │ │ │ + subseq r2, r9, ip, ror #27 │ │ │ │ + ldrsheq r2, [r9], #-216 @ 0xffffff28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 282200 │ │ │ │ ldr r2, [pc, #176] @ 282204 │ │ │ │ ldr r1, [pc, #176] @ 282208 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #144] @ 28220c │ │ │ │ ldr r1, [pc, #144] @ 282210 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #112] @ 282214 │ │ │ │ ldr r2, [pc, #112] @ 282218 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 28221c │ │ │ │ ldr ip, [pc, #108] @ 282220 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 282224 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [pc, #76] @ 282228 │ │ │ │ ldr r1, [pc, #76] @ 28222c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5809e0 │ │ │ │ - @ instruction: 0x006b4490 │ │ │ │ - ldrsbeq r6, [r8], #-152 @ 0xffffff68 │ │ │ │ - rsbeq r2, r0, r8, lsr r4 │ │ │ │ - subseq r2, r9, r8, lsl #14 │ │ │ │ - subseq ip, r8, r8, lsl #12 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r4, fp, r0, lsl #9 │ │ │ │ + subseq r6, r8, r8, asr #19 │ │ │ │ + rsbeq r2, r0, r8, lsr #8 │ │ │ │ + ldrsheq r2, [r9], #-104 @ 0xffffff98 │ │ │ │ + ldrsheq ip, [r8], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ rsbseq sp, r0, r8, lsr fp │ │ │ │ rsbseq sl, r6, ip, ror r0 │ │ │ │ @@ -164549,47 +164549,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 1e3178 <__fprintf_chk@plt> │ │ │ │ b 282378 │ │ │ │ rsbseq r9, r8, r0, lsl #3 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r2, r9, r0, asr #24 │ │ │ │ - subseq r2, r9, r4, lsl ip │ │ │ │ - strheq r4, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq r2, r9, ip, ror #23 │ │ │ │ - rsbeq r4, fp, r8, asr #4 │ │ │ │ - subseq r2, r9, ip, lsr #23 │ │ │ │ - subseq r2, r9, r4, lsl #23 │ │ │ │ - subseq r2, r9, ip, asr fp │ │ │ │ - subseq r2, r9, r4, lsr fp │ │ │ │ - rsbeq r4, fp, r4, asr #3 │ │ │ │ - subseq r2, r9, r0, lsl #22 │ │ │ │ + subseq r2, r9, r0, lsr ip │ │ │ │ + subseq r2, r9, r4, lsl #24 │ │ │ │ + rsbeq r4, fp, r0, lsr #5 │ │ │ │ + ldrsbeq r2, [r9], #-188 @ 0xffffff44 │ │ │ │ + rsbeq r4, fp, r8, lsr r2 │ │ │ │ + @ instruction: 0x00592b9c │ │ │ │ + subseq r2, r9, r4, ror fp │ │ │ │ + subseq r2, r9, ip, asr #22 │ │ │ │ + subseq r2, r9, r4, lsr #22 │ │ │ │ + strheq r4, [fp], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r2, [r9], #-160 @ 0xffffff60 │ │ │ │ b 282230 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -164614,20 +164614,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2825d4 │ │ │ │ @@ -164648,61 +164648,61 @@ │ │ │ │ bne 28274c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2825d0 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 282794 │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 2827cc │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ ldr r2, [pc, #460] @ 2827d0 │ │ │ │ ldr r3, [pc, #460] @ 2827d4 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 2827d8 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53ce64 │ │ │ │ + bl 53ce5c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529b0 │ │ │ │ ldr ip, [pc, #308] @ 2827dc │ │ │ │ ldr r2, [pc, #308] @ 2827e0 │ │ │ │ @@ -164710,24 +164710,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #276] @ 2827e8 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ldr r2, [pc, #244] @ 2827ec │ │ │ │ ldr r3, [pc, #244] @ 2827f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 2827f4 │ │ │ │ @@ -164749,18 +164749,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2825b8 │ │ │ │ ldr r1, [pc, #152] @ 2827f8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 282708 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2827fc │ │ │ │ ldr r2, [pc, #120] @ 282800 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -164770,36 +164770,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 28280c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 282810 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, fp, r8, ror #1 │ │ │ │ + ldrdeq r4, [fp], #-8 @ │ │ │ │ rsbseq r8, r8, r8, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, r9, ip, lsr #20 │ │ │ │ - subseq r2, r9, r4, lsr sl │ │ │ │ - subseq r2, r9, r8, lsl sl │ │ │ │ - rsbseq sp, r0, r0, lsl #14 │ │ │ │ + subseq r2, r9, ip, lsl sl │ │ │ │ + subseq r2, r9, r4, lsr #20 │ │ │ │ subseq r2, r9, r8, lsl #20 │ │ │ │ - subseq r2, r9, r0, asr #19 │ │ │ │ - rsbeq r3, fp, ip, lsr pc │ │ │ │ - subseq r6, r8, r4, lsl #9 │ │ │ │ - rsbeq r1, r0, r4, ror #29 │ │ │ │ - subseq r2, r9, r0, ror #18 │ │ │ │ + rsbseq sp, r0, r0, lsl #14 │ │ │ │ + ldrsheq r2, [r9], #-152 @ 0xffffff68 │ │ │ │ + ldrheq r2, [r9], #-144 @ 0xffffff70 │ │ │ │ + rsbeq r3, fp, ip, lsr #30 │ │ │ │ + subseq r6, r8, r4, ror r4 │ │ │ │ + ldrdeq r1, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + subseq r2, r9, r0, asr r9 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ rsbseq r8, r8, ip, ror #25 │ │ │ │ - subseq r2, r9, r8, lsr r8 │ │ │ │ - ldrsheq r2, [r9], #-124 @ 0xffffff84 │ │ │ │ + subseq r2, r9, r8, lsr #16 │ │ │ │ + subseq r2, r9, ip, ror #15 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - rsbeq r3, fp, r8, asr #28 │ │ │ │ - subseq r2, r9, ip, lsr #15 │ │ │ │ - subseq r2, r9, r4, lsr r8 │ │ │ │ + rsbeq r3, fp, r8, lsr lr │ │ │ │ + @ instruction: 0x0059279c │ │ │ │ + subseq r2, r9, r4, lsr #16 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 282230 │ │ │ │ b 282230 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -164816,42 +164816,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5820b4 │ │ │ │ - @ instruction: 0x006b3d94 │ │ │ │ - ldrsbeq r6, [r8], #-40 @ 0xffffffd8 │ │ │ │ - rsbeq r1, r0, r8, lsr sp │ │ │ │ + b 5820ac │ │ │ │ + rsbeq r3, fp, r4, lsl #27 │ │ │ │ + subseq r6, r8, r8, asr #5 │ │ │ │ + rsbeq r1, r0, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2828d4 │ │ │ │ ldr r2, [pc, #48] @ 2828d8 │ │ │ │ ldr r1, [pc, #48] @ 2828dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 34d14c │ │ │ │ - rsbeq r3, fp, r0, asr #26 │ │ │ │ - subseq r2, r9, r0, lsr #13 │ │ │ │ - ldrheq r2, [r9], #-100 @ 0xffffff9c │ │ │ │ + rsbeq r3, fp, r0, lsr sp │ │ │ │ + @ instruction: 0x00592690 │ │ │ │ + subseq r2, r9, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 282bfc │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -165002,15 +165002,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 1e3178 <__fprintf_chk@plt> │ │ │ │ b 282a94 │ │ │ │ ldr r0, [pc, #212] @ 282c24 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 282a80 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -165047,26 +165047,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrsheq r8, [r8], #-164 @ 0xffffff5c @ │ │ │ │ @ instruction: 0x0070d590 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r2, r9, r0, lsr #10 │ │ │ │ - ldrsheq r2, [r9], #-88 @ 0xffffffa8 │ │ │ │ - subseq r2, r9, r8, lsl #9 │ │ │ │ - subseq r2, r9, ip, lsl #11 │ │ │ │ - subseq r2, r9, r8, lsr r4 │ │ │ │ - subseq r2, r9, ip, ror #10 │ │ │ │ - subseq r2, r9, ip, lsl #10 │ │ │ │ - ldrheq r2, [r9], #-52 @ 0xffffffcc │ │ │ │ - subseq r2, r9, r0, asr #9 │ │ │ │ - rsbeq r3, fp, r4, lsl #20 │ │ │ │ - subseq r2, r9, r8, ror #6 │ │ │ │ - subseq r2, r9, r8, asr #9 │ │ │ │ + subseq r2, r9, r0, lsl r5 │ │ │ │ + subseq r2, r9, r8, ror #11 │ │ │ │ + subseq r2, r9, r8, ror r4 │ │ │ │ + subseq r2, r9, ip, ror r5 │ │ │ │ + subseq r2, r9, r8, lsr #8 │ │ │ │ + subseq r2, r9, ip, asr r5 │ │ │ │ + ldrsheq r2, [r9], #-76 @ 0xffffffb4 │ │ │ │ + subseq r2, r9, r4, lsr #7 │ │ │ │ + ldrheq r2, [r9], #-64 @ 0xffffffc0 │ │ │ │ + strdeq r3, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + subseq r2, r9, r8, asr r3 │ │ │ │ + ldrheq r2, [r9], #-72 @ 0xffffffb8 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 282cfc │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -165079,49 +165079,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 282d08 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [pc, #116] @ 282d0c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 282d10 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r1, [pc, #96] @ 282d14 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5803b8 │ │ │ │ + bl 5803b0 │ │ │ │ ldr r3, [pc, #80] @ 282d18 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5821e8 │ │ │ │ + bl 5821e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq r2, [r9], #-60 @ 0xffffffc4 │ │ │ │ - rsbeq r3, fp, r4, ror r9 │ │ │ │ - ldrheq r5, [r8], #-232 @ 0xffffff18 │ │ │ │ - rsbeq r1, r0, r8, lsl r9 │ │ │ │ + subseq r2, r9, ip, lsr #7 │ │ │ │ + rsbeq r3, fp, r4, ror #18 │ │ │ │ + subseq r5, r8, r8, lsr #29 │ │ │ │ + rsbeq r1, r0, r8, lsl #18 │ │ │ │ rsbseq r8, r8, r8, ror #14 │ │ │ │ - subseq r2, r9, r8, lsr #8 │ │ │ │ - ldrsheq lr, [r8], #-72 @ 0xffffffb8 │ │ │ │ + subseq r2, r9, r8, lsl r4 │ │ │ │ + subseq lr, r8, r8, ror #9 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 282fdc │ │ │ │ @@ -165294,37 +165294,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 282dcc │ │ │ │ ldrheq r8, [r8], #-108 @ 0xffffff94 @ │ │ │ │ rsbseq sp, r0, ip, asr r1 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r2, r9, ip, lsl r1 │ │ │ │ - subseq r2, r9, ip, lsl #5 │ │ │ │ - subseq r2, r9, r8, rrx │ │ │ │ - subseq r2, r9, ip, ror #2 │ │ │ │ - subseq r2, r9, r8, lsl r0 │ │ │ │ - subseq r2, r9, ip, ror #1 │ │ │ │ - ldrheq r1, [r9], #-240 @ 0xffffff10 │ │ │ │ - ldrheq r2, [r9], #-12 │ │ │ │ + subseq r2, r9, ip, lsl #2 │ │ │ │ + subseq r2, r9, ip, ror r2 │ │ │ │ + subseq r2, r9, r8, asr r0 │ │ │ │ + subseq r2, r9, ip, asr r1 │ │ │ │ + subseq r2, r9, r8 │ │ │ │ + ldrsbeq r2, [r9], #-12 │ │ │ │ + subseq r1, r9, r0, lsr #31 │ │ │ │ + subseq r2, r9, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 283100 │ │ │ │ ldr r2, [pc, #224] @ 283104 │ │ │ │ ldr r1, [pc, #224] @ 283108 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #192] @ 28310c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -165333,15 +165333,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 283058 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2830f0 │ │ │ │ ldr r6, [pc, #108] @ 283110 │ │ │ │ ldr r8, [pc, #108] @ 283114 │ │ │ │ @@ -165351,48 +165351,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2830b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 282230 │ │ │ │ - rsbeq r3, fp, r4, asr #11 │ │ │ │ - subseq r1, r9, ip, lsl pc │ │ │ │ - subseq r1, r9, r0, lsr pc │ │ │ │ + strheq r3, [fp], #-84 @ 0xffffffac @ │ │ │ │ + subseq r1, r9, ip, lsl #30 │ │ │ │ + subseq r1, r9, r0, lsr #30 │ │ │ │ rsbseq ip, r0, r8, ror #28 │ │ │ │ - rsbeq r3, fp, r0, asr #10 │ │ │ │ - subseq r2, r9, r4, asr #32 │ │ │ │ - subseq r2, r9, r8, asr r0 │ │ │ │ + rsbeq r3, fp, r0, lsr r5 │ │ │ │ + subseq r2, r9, r4, lsr r0 │ │ │ │ + subseq r2, r9, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 2831a0 │ │ │ │ ldr r2, [pc, #108] @ 2831a4 │ │ │ │ ldr r1, [pc, #108] @ 2831a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr ip, [pc, #80] @ 2831ac │ │ │ │ ldr r1, [pc, #80] @ 2831b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 2831b4 │ │ │ │ @@ -165403,47 +165403,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5809e0 │ │ │ │ - rsbeq r3, fp, ip, lsr #9 │ │ │ │ - ldrsheq r5, [r8], #-148 @ 0xffffff6c │ │ │ │ - rsbeq r1, r0, r4, asr r4 │ │ │ │ + b 5809d8 │ │ │ │ + @ instruction: 0x006b349c │ │ │ │ + subseq r5, r8, r4, ror #19 │ │ │ │ + rsbeq r1, r0, r4, asr #8 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ rsbseq r9, r6, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - ldrheq r1, [r9], #-224 @ 0xffffff20 │ │ │ │ + subseq r1, r9, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 283268 │ │ │ │ ldr r2, [pc, #148] @ 28326c │ │ │ │ ldr r1, [pc, #148] @ 283270 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #116] @ 283274 │ │ │ │ ldr r1, [pc, #116] @ 283278 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #84] @ 28327c │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 283280 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -165454,46 +165454,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r3, fp, ip, lsl #8 │ │ │ │ - subseq r5, r8, r4, asr r9 │ │ │ │ - strheq r1, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - subseq r1, r9, r4, lsl #13 │ │ │ │ - subseq fp, r8, r4, lsl #11 │ │ │ │ + strdeq r3, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq r5, r8, r4, asr #18 │ │ │ │ + rsbeq r1, r0, r4, lsr #7 │ │ │ │ + subseq r1, r9, r4, ror r6 │ │ │ │ + subseq fp, r8, r4, ror r5 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - ldrsbeq r1, [r9], #-236 @ 0xffffff14 │ │ │ │ + subseq r1, r9, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 283330 │ │ │ │ ldr r2, [pc, #148] @ 283334 │ │ │ │ ldr r1, [pc, #148] @ 283338 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #116] @ 28333c │ │ │ │ ldr r1, [pc, #116] @ 283340 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #84] @ 283344 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 283348 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -165504,21 +165504,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r3, fp, r4, asr #6 │ │ │ │ - subseq r5, r8, ip, lsl #17 │ │ │ │ - rsbeq r1, r0, ip, ror #5 │ │ │ │ - ldrheq r1, [r9], #-92 @ 0xffffffa4 │ │ │ │ - ldrheq fp, [r8], #-76 @ 0xffffffb4 │ │ │ │ + rsbeq r3, fp, r4, lsr r3 │ │ │ │ + subseq r5, r8, ip, ror r8 │ │ │ │ + ldrdeq r1, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + subseq r1, r9, ip, lsr #11 │ │ │ │ + subseq fp, r8, ip, lsr #9 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - subseq r1, r9, r8, lsr lr │ │ │ │ + subseq r1, r9, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 2835b8 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -165584,30 +165584,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -165669,16 +165669,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00788094 │ │ │ │ rsbseq r8, r8, r4, lsl #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r1, r9, ip, asr fp │ │ │ │ - subseq r1, r9, ip, asr sp │ │ │ │ + subseq r1, r9, ip, asr #22 │ │ │ │ + subseq r1, r9, ip, asr #26 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ rsbseq r7, r8, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -165728,17 +165728,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 1e3178 <__fprintf_chk@plt> │ │ │ │ b 2835fc │ │ │ │ rsbseq r7, r8, r8, lsl #28 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrsbeq r1, [r9], #-132 @ 0xffffff7c │ │ │ │ - rsbeq r2, fp, ip, asr pc │ │ │ │ - ldrsheq r2, [sp], #-236 @ 0xffffff14 │ │ │ │ + subseq r1, r9, r4, asr #17 │ │ │ │ + rsbeq r2, fp, ip, asr #30 │ │ │ │ + subseq r2, sp, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -165753,23 +165753,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 283788 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 283758 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -165780,17 +165780,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r2, fp, r4, lsl #30 │ │ │ │ - subseq r1, r9, r0, lsl #20 │ │ │ │ - subseq r1, r9, r8, lsl #20 │ │ │ │ + strdeq r2, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsheq r1, [r9], #-144 @ 0xffffff70 │ │ │ │ + ldrsheq r1, [r9], #-152 @ 0xffffff68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -165901,20 +165901,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 1e3178 <__fprintf_chk@plt> │ │ │ │ b 28385c │ │ │ │ rsbseq r7, r8, r0, lsr ip │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrheq r1, [r9], #-100 @ 0xffffff9c │ │ │ │ - subseq r1, r9, r0, asr #17 │ │ │ │ - subseq r1, r9, r8, ror #12 │ │ │ │ - subseq r1, r9, ip, lsr #17 │ │ │ │ - subseq r1, r9, r8, lsr #12 │ │ │ │ - subseq r1, r9, r0, asr #16 │ │ │ │ + subseq r1, r9, r4, lsr #13 │ │ │ │ + ldrheq r1, [r9], #-128 @ 0xffffff80 │ │ │ │ + subseq r1, r9, r8, asr r6 │ │ │ │ + @ instruction: 0x0059189c │ │ │ │ + subseq r1, r9, r8, lsl r6 │ │ │ │ + subseq r1, r9, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 283a1c │ │ │ │ ldr r6, [pc, #136] @ 283a20 │ │ │ │ ldr r5, [pc, #136] @ 283a24 │ │ │ │ @@ -165923,23 +165923,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2839fc │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -165947,17 +165947,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r2, fp, r0, asr ip │ │ │ │ - subseq r1, r9, ip, asr #14 │ │ │ │ - subseq r1, r9, r0, ror #14 │ │ │ │ + rsbeq r2, fp, r0, asr #24 │ │ │ │ + subseq r1, r9, ip, lsr r7 │ │ │ │ + subseq r1, r9, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -165985,15 +165985,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -166068,15 +166068,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -166085,15 +166085,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -166214,47 +166214,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 283cd4 │ │ │ │ b 283d88 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r8, ip, lsr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r8, ip, ror r9 │ │ │ │ - rsbeq r2, fp, r8, ror fp │ │ │ │ - @ instruction: 0x00591594 │ │ │ │ - subseq r1, r9, r0, ror #12 │ │ │ │ + rsbeq r2, fp, r8, ror #22 │ │ │ │ + subseq r1, r9, r4, lsl #11 │ │ │ │ + subseq r1, r9, r0, asr r6 │ │ │ │ rsbseq r7, r8, r0, lsl #18 │ │ │ │ - ldrsheq r1, [r9], #-56 @ 0xffffffc8 │ │ │ │ - subseq r1, r9, r4, ror #12 │ │ │ │ + subseq r1, r9, r8, ror #7 │ │ │ │ + subseq r1, r9, r4, asr r6 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r1, r9, ip, lsr #3 │ │ │ │ - subseq r1, r9, r0, lsr r4 │ │ │ │ + @ instruction: 0x0059119c │ │ │ │ + subseq r1, r9, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 283fe4 │ │ │ │ ldr r5, [pc, #256] @ 283fe8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -166265,33 +166265,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r9, [pc, #208] @ 283ff0 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 283f98 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -166308,30 +166308,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r2, fp, r4, lsl #14 │ │ │ │ - ldrsheq r1, [r9], #-28 @ 0xffffffe4 │ │ │ │ - subseq r1, r9, r0, lsr r1 │ │ │ │ - subseq r1, r9, r8, ror #3 │ │ │ │ - rsbeq r2, fp, r0, asr #12 │ │ │ │ - subseq r1, r9, r0, asr r2 │ │ │ │ - subseq r0, r9, r8, lsr #31 │ │ │ │ + strdeq r2, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + subseq r1, r9, ip, ror #3 │ │ │ │ + subseq r1, r9, r0, lsr #2 │ │ │ │ + ldrsbeq r1, [r9], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r2, fp, r0, lsr r6 │ │ │ │ + subseq r1, r9, r0, asr #4 │ │ │ │ + @ instruction: 0x00590f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 284538 │ │ │ │ @@ -166355,15 +166355,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 284360 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -166397,15 +166397,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -166420,29 +166420,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -166451,15 +166451,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 284218 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 28447c │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -166661,34 +166661,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 282230 │ │ │ │ ldrsbeq r7, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ rsbseq r7, r8, ip, asr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006b2598 │ │ │ │ - subseq r1, r9, r4, lsl #1 │ │ │ │ - subseq r0, r9, r0, asr #31 │ │ │ │ + rsbeq r2, fp, r8, lsl #11 │ │ │ │ + subseq r1, r9, r4, ror r0 │ │ │ │ + ldrheq r0, [r9], #-240 @ 0xffffff10 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r0, r9, r8, lsl #26 │ │ │ │ - rsbeq r2, fp, r8, lsl #7 │ │ │ │ - ldrsheq r0, [r9], #-244 @ 0xffffff0c │ │ │ │ + ldrsheq r0, [r9], #-200 @ 0xffffff38 │ │ │ │ + rsbeq r2, fp, r8, ror r3 │ │ │ │ + subseq r0, r9, r4, ror #31 │ │ │ │ rsbseq r7, r8, ip, asr #2 │ │ │ │ - subseq r0, r9, ip, lsr ip │ │ │ │ + subseq r0, r9, ip, lsr #24 │ │ │ │ ldrsbeq r7, [r8], #-8 @ │ │ │ │ - ldrsheq r0, [r9], #-224 @ 0xffffff20 │ │ │ │ - subseq r0, r9, r8, lsr #23 │ │ │ │ - subseq r0, r9, r0, asr lr │ │ │ │ - subseq r0, r9, ip, asr #22 │ │ │ │ - rsbeq r2, fp, ip, asr #3 │ │ │ │ - subseq r0, r9, r4, lsl #29 │ │ │ │ + subseq r0, r9, r0, ror #29 │ │ │ │ + @ instruction: 0x00590b98 │ │ │ │ + subseq r0, r9, r0, asr #28 │ │ │ │ + subseq r0, r9, ip, lsr fp │ │ │ │ + strheq r2, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq r0, r9, r4, ror lr │ │ │ │ rsbseq r6, r8, r0, lsr #31 │ │ │ │ - @ instruction: 0x00590a94 │ │ │ │ - rsbeq r2, fp, r8, lsl r1 │ │ │ │ - ldrheq r0, [r9], #-212 @ 0xffffff2c │ │ │ │ + subseq r0, r9, r4, lsl #21 │ │ │ │ + rsbeq r2, fp, r8, lsl #2 │ │ │ │ + subseq r0, r9, r4, lsr #27 │ │ │ │ ldrsheq r6, [r8], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 284734 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -166718,27 +166718,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 284678 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 284608 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -166786,24 +166786,24 @@ │ │ │ │ bl 1e3178 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 284758 │ │ │ │ ldr r2, [pc, #48] @ 28475c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2846d8 │ │ │ │ rsbseq r6, r8, r8, asr #28 │ │ │ │ - rsbeq r2, fp, r0 │ │ │ │ - subseq r0, r9, r0, lsl #22 │ │ │ │ - subseq r0, r9, r4, lsl fp │ │ │ │ + strdeq r1, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsheq r0, [r9], #-160 @ 0xffffff60 │ │ │ │ + subseq r0, r9, r4, lsl #22 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x00590890 │ │ │ │ - rsbeq r1, fp, r8, lsl pc │ │ │ │ - subseq r0, r9, r8, lsr #24 │ │ │ │ - subseq r0, r9, r8, lsr r8 │ │ │ │ - rsbeq r1, fp, r0, asr #29 │ │ │ │ - subseq r0, r9, r4, lsr #23 │ │ │ │ + subseq r0, r9, r0, lsl #17 │ │ │ │ + rsbeq r1, fp, r8, lsl #30 │ │ │ │ + subseq r0, r9, r8, lsl ip │ │ │ │ + subseq r0, r9, r8, lsr #16 │ │ │ │ + strheq r1, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x00590b94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 284aa4 │ │ │ │ tst r2, #1 │ │ │ │ @@ -166851,30 +166851,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 2848d0 │ │ │ │ ldr r2, [pc, #544] @ 284ab4 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -167008,31 +167008,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 1e3178 <__fprintf_chk@plt> │ │ │ │ b 284908 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r8, ip, ror ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r8, r8, ror #24 │ │ │ │ - rsbeq r1, fp, r8, lsr #28 │ │ │ │ + rsbeq r1, fp, r8, lsl lr │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r0, r9, ip, lsr #13 │ │ │ │ - ldrheq r0, [r9], #-172 @ 0xffffff54 │ │ │ │ + @ instruction: 0x0059069c │ │ │ │ + subseq r0, r9, ip, lsr #21 │ │ │ │ rsbseq r6, r8, ip, ror #21 │ │ │ │ - subseq r0, r9, r8, asr #11 │ │ │ │ - rsbeq r1, fp, r0, asr ip │ │ │ │ - @ instruction: 0x00590998 │ │ │ │ - subseq r0, r9, r8, ror r5 │ │ │ │ - rsbeq r1, fp, r0, lsl #24 │ │ │ │ - subseq r0, r9, ip, ror #18 │ │ │ │ - subseq r0, r9, r4, lsr r5 │ │ │ │ - strheq r1, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - subseq r0, r9, r8, ror #17 │ │ │ │ - ldrsbeq r0, [r9], #-76 @ 0xffffffb4 │ │ │ │ - rsbeq r1, fp, r4, ror #22 │ │ │ │ - ldrheq r0, [r9], #-136 @ 0xffffff78 │ │ │ │ + ldrheq r0, [r9], #-88 @ 0xffffffa8 │ │ │ │ + rsbeq r1, fp, r0, asr #24 │ │ │ │ + subseq r0, r9, r8, lsl #19 │ │ │ │ + subseq r0, r9, r8, ror #10 │ │ │ │ + strdeq r1, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + subseq r0, r9, ip, asr r9 │ │ │ │ + subseq r0, r9, r4, lsr #10 │ │ │ │ + rsbeq r1, fp, r8, lsr #23 │ │ │ │ + ldrsbeq r0, [r9], #-136 @ 0xffffff78 │ │ │ │ + subseq r0, r9, ip, asr #9 │ │ │ │ + rsbeq r1, fp, r4, asr fp │ │ │ │ + subseq r0, r9, r8, lsr #17 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 284760 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -167074,27 +167074,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 284be0 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x00590490 │ │ │ │ + subseq r0, r9, r0, lsl #9 │ │ │ │ │ │ │ │ 00284be4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -167114,15 +167114,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 284c74 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 284c28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -167132,17 +167132,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq r1, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsbeq r0, [r9], #-72 @ 0xffffffb8 │ │ │ │ - subseq r0, r9, ip, ror #9 │ │ │ │ + rsbeq r1, fp, r8, asr #19 │ │ │ │ + subseq r0, r9, r8, asr #9 │ │ │ │ + ldrsbeq r0, [r9], #-76 @ 0xffffffb4 │ │ │ │ │ │ │ │ 00284c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 284d04 │ │ │ │ @@ -167155,25 +167155,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq r1, fp, r8, lsr #18 │ │ │ │ - subseq r0, r9, r8, asr r3 │ │ │ │ - subseq r0, r9, r8, lsl r4 │ │ │ │ + rsbeq r1, fp, r8, lsl r9 │ │ │ │ + subseq r0, r9, r8, asr #6 │ │ │ │ + subseq r0, r9, r8, lsl #8 │ │ │ │ │ │ │ │ 00284d10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -167188,48 +167188,48 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - strheq r1, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - subseq r0, r9, r4, ror #5 │ │ │ │ - subseq r0, r9, r4, lsr #7 │ │ │ │ + rsbeq r1, fp, r0, lsr #17 │ │ │ │ + ldrsbeq r0, [r9], #-36 @ 0xffffffdc │ │ │ │ + @ instruction: 0x00590394 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 284de8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq lr, r0, r8, ror ip │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -167363,21 +167363,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 426a48 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 284f94 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ ldr ip, [pc, #252] @ 285124 │ │ │ │ add ip, pc, ip │ │ │ │ b 284fe4 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ ldr ip, [pc, #232] @ 285128 │ │ │ │ add ip, pc, ip │ │ │ │ b 284f68 │ │ │ │ ldr r2, [pc, #224] @ 28512c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -167403,31 +167403,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 28513c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 284f4c │ │ │ │ ldr r0, [pc, #84] @ 285140 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 284f4c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r8, r0, lsl #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r8, r4, ror #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -167435,16 +167435,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r4, r0, r8, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ rsbseq lr, r0, r8, lsr #19 │ │ │ │ - subseq r0, r9, r8, ror #17 │ │ │ │ - subseq r0, r9, r4, lsl #18 │ │ │ │ + ldrsbeq r0, [r9], #-136 @ 0xffffff78 │ │ │ │ + ldrsheq r0, [r9], #-132 @ 0xffffff7c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -167597,15 +167597,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 28531c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #400] @ 285560 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 28534c │ │ │ │ ldr r2, [pc, #388] @ 28556c │ │ │ │ @@ -167628,22 +167628,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 285578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28534c │ │ │ │ ldr r2, [pc, #272] @ 28557c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 285330 │ │ │ │ ldr r2, [pc, #240] @ 285570 │ │ │ │ @@ -167661,32 +167661,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 285580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 285330 │ │ │ │ ldr r8, [pc, #144] @ 285584 │ │ │ │ mvn r5, #0 │ │ │ │ b 28531c │ │ │ │ ldr r0, [pc, #136] @ 285588 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 285330 │ │ │ │ ldr r2, [pc, #116] @ 28558c │ │ │ │ ldr r3, [pc, #56] @ 285554 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -167694,58 +167694,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 28554c │ │ │ │ ldr r0, [pc, #84] @ 285590 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r8, r4, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00786194 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r6, r8, r8, lsr #1 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, r9, ip, asr #11 │ │ │ │ + ldrheq r0, [r9], #-92 @ 0xffffffa4 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ - subseq r0, r9, r8, lsl #11 │ │ │ │ + subseq r0, r9, r8, ror r5 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - @ instruction: 0x00590594 │ │ │ │ + subseq r0, r9, r4, lsl #11 │ │ │ │ rsbseq r5, r8, r4, ror #29 │ │ │ │ - subseq r0, r9, r0, lsl r5 │ │ │ │ + subseq r0, r9, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 285664 │ │ │ │ ldr r2, [pc, #184] @ 285668 │ │ │ │ ldr r1, [pc, #184] @ 28566c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #152] @ 285670 │ │ │ │ ldr r1, [pc, #152] @ 285674 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #120] @ 285678 │ │ │ │ ldr r2, [pc, #120] @ 28567c │ │ │ │ ldr r3, [pc, #120] @ 285680 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -167753,31 +167753,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 285684 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [pc, #72] @ 285688 │ │ │ │ ldr r1, [pc, #72] @ 28568c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5809e0 │ │ │ │ - @ instruction: 0x006b119c │ │ │ │ - subseq r3, r8, ip, ror r5 │ │ │ │ - ldrsbeq lr, [pc], #-252 @ │ │ │ │ - subseq pc, r8, r4, lsl fp @ │ │ │ │ - subseq pc, r8, r8, lsr #22 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r1, fp, ip, lsl #3 │ │ │ │ + subseq r3, r8, ip, ror #10 │ │ │ │ + subseq lr, pc, ip, asr #31 │ │ │ │ + subseq pc, r8, r4, lsl #22 │ │ │ │ + subseq pc, r8, r8, lsl fp @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ ldrsheq lr, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ rsbseq r7, r6, r8, lsr #10 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -167856,28 +167856,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 285808 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2858bc │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 285984 │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 7e4ce8 │ │ │ │ + bl 7e4ce0 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 28584c │ │ │ │ ldr r2, [pc, #356] @ 285988 │ │ │ │ ldr r3, [pc, #336] @ 285978 │ │ │ │ @@ -167917,15 +167917,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ b 285808 │ │ │ │ ldr r2, [pc, #192] @ 285994 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2857b0 │ │ │ │ ldr r2, [pc, #176] @ 285998 │ │ │ │ @@ -167943,45 +167943,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2859a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2857b0 │ │ │ │ ldr r0, [pc, #72] @ 2859a4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2857b0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r8, r0, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r8, r4, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrsbeq r5, [r8], #-184 @ 0xffffff48 @ │ │ │ │ rsbseq r5, r8, r8, lsr #23 │ │ │ │ rsbseq r5, r8, r8, ror fp │ │ │ │ andeq r3, r0, r0, ror #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, r9, r0, ror r1 │ │ │ │ - subseq r0, r9, ip, lsl #3 │ │ │ │ + subseq r0, r9, r0, ror #2 │ │ │ │ + subseq r0, r9, ip, ror r1 │ │ │ │ ldr ip, [pc, #368] @ 285b20 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 285b24 │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -168070,15 +168070,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 285b38 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 285a2c │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - rsbeq r0, fp, r4, lsl sp │ │ │ │ + rsbeq r0, fp, r4, lsl #26 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fed305e8 <__bss_end__@@Base+0xfe24f8ac> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -168145,17 +168145,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 1e3178 <__fprintf_chk@plt> │ │ │ │ b 285b6c │ │ │ │ @ instruction: 0x0078589c │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq pc, r8, r0, lsr r3 @ │ │ │ │ - rsbeq r0, fp, r0, lsr #22 │ │ │ │ - subseq r0, sp, r8, asr r9 │ │ │ │ + subseq pc, r8, r0, lsr #6 │ │ │ │ + rsbeq r0, fp, r0, lsl fp │ │ │ │ + subseq r0, sp, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 286364 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -168165,15 +168165,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 286370 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -168597,55 +168597,55 @@ │ │ │ │ b 2862e4 │ │ │ │ ldr lr, [pc, #140] @ 2863e0 │ │ │ │ add lr, pc, lr │ │ │ │ b 2862d4 │ │ │ │ ldr ip, [pc, #132] @ 2863e4 │ │ │ │ add ip, pc, ip │ │ │ │ b 2862c4 │ │ │ │ - rsbeq r0, fp, ip, asr #21 │ │ │ │ + strheq r0, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + subseq pc, r8, r0, lsl #29 │ │ │ │ @ instruction: 0x0058fe90 │ │ │ │ - subseq pc, r8, r0, lsr #29 │ │ │ │ rsbseq r5, r8, ip, lsr #14 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrheq pc, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq pc, r8, ip, asr #27 │ │ │ │ - subseq pc, r8, r8, asr r1 @ │ │ │ │ - subseq ip, lr, r4, ror #5 │ │ │ │ - strdeq r0, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - subseq pc, r8, ip, lsl #2 │ │ │ │ - ldrdeq r0, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - subseq pc, r8, r8, asr #25 │ │ │ │ - @ instruction: 0x0058f098 │ │ │ │ - ldrheq lr, [r8], #-228 @ 0xffffff1c │ │ │ │ - @ instruction: 0x006b0698 │ │ │ │ - subseq pc, r8, ip, lsl fp @ │ │ │ │ - subseq lr, r8, ip, lsl #28 │ │ │ │ - subseq pc, r8, r0, lsr #20 │ │ │ │ - subseq lr, r8, r4, asr #25 │ │ │ │ - ldrheq ip, [sl], #-96 @ 0xffffffa0 │ │ │ │ - rsbeq r9, r1, ip, lsl #9 │ │ │ │ - subseq r7, fp, r0, ror #19 │ │ │ │ - rsbeq fp, r0, r4, ror r6 │ │ │ │ - subseq pc, r8, r0, lsr #16 │ │ │ │ - subseq pc, r8, r0, lsr #17 │ │ │ │ - subseq pc, r8, ip, ror #15 │ │ │ │ - rsbeq r8, r0, r4, lsl r7 │ │ │ │ - ldrsbeq pc, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - subseq pc, r8, r8, asr #15 │ │ │ │ - ldrheq pc, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + subseq pc, r8, r8, lsr #3 │ │ │ │ + ldrheq pc, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + subseq pc, r8, r8, asr #2 │ │ │ │ + ldrsbeq ip, [lr], #-36 @ 0xffffffdc │ │ │ │ + rsbeq r0, fp, r4, ror #17 │ │ │ │ + ldrsheq pc, [r8], #-12 @ │ │ │ │ + rsbeq r0, fp, r8, asr #17 │ │ │ │ + ldrheq pc, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + subseq pc, r8, r8, lsl #1 │ │ │ │ + subseq lr, r8, r4, lsr #29 │ │ │ │ + rsbeq r0, fp, r8, lsl #13 │ │ │ │ + subseq pc, r8, ip, lsl #22 │ │ │ │ + ldrsheq lr, [r8], #-220 @ 0xffffff24 │ │ │ │ + subseq pc, r8, r0, lsl sl @ │ │ │ │ + ldrheq lr, [r8], #-196 @ 0xffffff3c │ │ │ │ + subseq ip, sl, r0, lsr #13 │ │ │ │ + rsbeq r9, r1, ip, ror r4 │ │ │ │ + ldrsbeq r7, [fp], #-144 @ 0xffffff70 │ │ │ │ + rsbeq fp, r0, r4, ror #12 │ │ │ │ + subseq pc, r8, r0, lsl r8 @ │ │ │ │ + @ instruction: 0x0058f890 │ │ │ │ + ldrsbeq pc, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r8, r0, r4, lsl #14 │ │ │ │ + subseq pc, r8, r4, asr #15 │ │ │ │ + ldrheq pc, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + subseq pc, r8, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -168663,22 +168663,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 286548 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -168736,28 +168736,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7e4ce8 │ │ │ │ + b 7e4ce0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe938da0 <__bss_end__@@Base+0xfde58064> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -168774,22 +168774,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 2866fc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -168846,15 +168846,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7e4ce8 │ │ │ │ + b 7e4ce0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe938f58 <__bss_end__@@Base+0xfde5821c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -168866,138 +168866,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #100] @ 286808 │ │ │ │ ldr r1, [pc, #100] @ 28680c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #68] @ 286810 │ │ │ │ ldr r3, [pc, #68] @ 286814 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq pc, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - ldrheq r2, [r8], #-48 @ 0xffffffd0 │ │ │ │ - subseq sp, pc, r0, lsl lr @ │ │ │ │ - subseq lr, r8, r8, asr #18 │ │ │ │ - subseq lr, r8, ip, asr r9 │ │ │ │ + rsbeq pc, sl, r0, asr #31 │ │ │ │ + subseq r2, r8, r0, lsr #7 │ │ │ │ + subseq sp, pc, r0, lsl #28 │ │ │ │ + subseq lr, r8, r8, lsr r9 │ │ │ │ + subseq lr, r8, ip, asr #18 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - subseq pc, r8, r0, asr #8 │ │ │ │ + subseq pc, r8, r0, lsr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2868b4 │ │ │ │ ldr r2, [pc, #132] @ 2868b8 │ │ │ │ ldr r1, [pc, #132] @ 2868bc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #100] @ 2868c0 │ │ │ │ ldr r1, [pc, #100] @ 2868c4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #68] @ 2868c8 │ │ │ │ ldr r3, [pc, #68] @ 2868cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, sl, r8, lsl pc @ │ │ │ │ - ldrsheq r2, [r8], #-40 @ 0xffffffd8 │ │ │ │ - subseq sp, pc, r8, asr sp @ │ │ │ │ - @ instruction: 0x0058e890 │ │ │ │ - subseq lr, r8, r4, lsr #17 │ │ │ │ + rsbeq pc, sl, r8, lsl #30 │ │ │ │ + subseq r2, r8, r8, ror #5 │ │ │ │ + subseq sp, pc, r8, asr #26 │ │ │ │ + subseq lr, r8, r0, lsl #17 │ │ │ │ + @ instruction: 0x0058e894 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - ldrheq pc, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + subseq pc, r8, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 28696c │ │ │ │ ldr r2, [pc, #132] @ 286970 │ │ │ │ ldr r1, [pc, #132] @ 286974 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #100] @ 286978 │ │ │ │ ldr r1, [pc, #100] @ 28697c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #68] @ 286980 │ │ │ │ ldr r3, [pc, #68] @ 286984 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, sl, r0, ror #28 │ │ │ │ - subseq r2, r8, r0, asr #4 │ │ │ │ - subseq sp, pc, r0, lsr #25 │ │ │ │ - ldrsbeq lr, [r8], #-120 @ 0xffffff88 │ │ │ │ - subseq lr, r8, ip, ror #15 │ │ │ │ + rsbeq pc, sl, r0, asr lr @ │ │ │ │ + subseq r2, r8, r0, lsr r2 │ │ │ │ + @ instruction: 0x005fdc90 │ │ │ │ + subseq lr, r8, r8, asr #15 │ │ │ │ + ldrsbeq lr, [r8], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - subseq pc, r8, r8, lsr #6 │ │ │ │ + subseq pc, r8, r8, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 286bf8 │ │ │ │ @@ -169126,47 +169126,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 286c20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 286ae8 │ │ │ │ ldr r5, [pc, #72] @ 286c24 │ │ │ │ mvn r4, #0 │ │ │ │ b 286ad4 │ │ │ │ ldr r0, [pc, #64] @ 286c28 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 286ae8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r8, r4, asr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r8, r0, lsl sl │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq r4, [r8], #-128 @ 0xffffff80 @ │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r8, r0, lsr #29 │ │ │ │ + @ instruction: 0x0058ee90 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - ldrheq lr, [r8], #-224 @ 0xffffff20 │ │ │ │ + subseq lr, r8, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 286cf8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -169176,15 +169176,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -169210,32 +169210,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq pc, sl, r0, lsl #22 │ │ │ │ - ldrsbeq lr, [r8], #-228 @ 0xffffff1c │ │ │ │ + strdeq pc, [sl], #-160 @ 0xffffff60 @ │ │ │ │ subseq lr, r8, r4, asr #29 │ │ │ │ + ldrheq lr, [r8], #-228 @ 0xffffff1c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 286de8 │ │ │ │ ldr r2, [pc, #204] @ 286dec │ │ │ │ ldr r1, [pc, #204] @ 286df0 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [pc, #172] @ 286df4 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 286dac │ │ │ │ @@ -169270,36 +169270,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 286e00 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 1e3178 <__fprintf_chk@plt> │ │ │ │ b 286d5c │ │ │ │ - rsbeq pc, sl, r0, lsr sl @ │ │ │ │ - ldrsheq lr, [r8], #-212 @ 0xffffff2c │ │ │ │ - subseq lr, r8, r8, lsl #28 │ │ │ │ + rsbeq pc, sl, r0, lsr #20 │ │ │ │ + subseq lr, r8, r4, ror #27 │ │ │ │ + ldrsheq lr, [r8], #-216 @ 0xffffff28 │ │ │ │ ldrheq r4, [r8], #-104 @ 0xffffff98 @ │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq lr, r8, ip, lsl #3 │ │ │ │ - ldrheq pc, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + subseq lr, r8, ip, ror r1 │ │ │ │ + subseq pc, ip, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 286f18 │ │ │ │ ldr r2, [pc, #252] @ 286f1c │ │ │ │ ldr r1, [pc, #252] @ 286f20 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #220] @ 286f24 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 286edc │ │ │ │ @@ -169310,15 +169310,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 286eac │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 286e94 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1348 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 286ed4 │ │ │ │ @@ -169346,22 +169346,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 286f34 │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 1e3178 <__fprintf_chk@plt> │ │ │ │ b 286e5c │ │ │ │ - rsbeq pc, sl, r0, lsr r9 @ │ │ │ │ - ldrsheq lr, [r8], #-196 @ 0xffffff3c │ │ │ │ - subseq lr, r8, r8, lsl #26 │ │ │ │ + rsbeq pc, sl, r0, lsr #18 │ │ │ │ + subseq lr, r8, r4, ror #25 │ │ │ │ + ldrsheq lr, [r8], #-200 @ 0xffffff38 │ │ │ │ ldrheq r4, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq lr, r8, ip, asr r0 │ │ │ │ - subseq pc, ip, ip, lsl #13 │ │ │ │ + subseq lr, r8, ip, asr #32 │ │ │ │ + subseq pc, ip, ip, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 2871bc │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -169370,15 +169370,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 2871c4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 2871c8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 2871cc │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -169391,15 +169391,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 287154 │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -169455,15 +169455,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -169487,15 +169487,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ b 2870d0 │ │ │ │ ldr r2, [pc, #128] @ 2871dc │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 2871e0 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -169515,28 +169515,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 2871f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 2871f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq pc, sl, r0, lsl #16 │ │ │ │ - ldrheq lr, [r8], #-188 @ 0xffffff44 │ │ │ │ - ldrsbeq lr, [r8], #-176 @ 0xffffff50 │ │ │ │ + strdeq pc, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + subseq lr, r8, ip, lsr #23 │ │ │ │ + subseq lr, r8, r0, asr #23 │ │ │ │ rsbseq r4, r8, r8, ror r4 │ │ │ │ - @ instruction: 0x0058df94 │ │ │ │ + subseq sp, r8, r4, lsl #31 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq sp, r8, r4, ror #27 │ │ │ │ - subseq lr, r8, r4, lsl fp │ │ │ │ - rsbeq pc, sl, ip, lsr #11 │ │ │ │ - subseq lr, r8, r8, ror r9 │ │ │ │ - ldrsheq lr, [r8], #-160 @ 0xffffff60 │ │ │ │ + ldrsbeq sp, [r8], #-212 @ 0xffffff2c │ │ │ │ + subseq lr, r8, r4, lsl #22 │ │ │ │ + @ instruction: 0x006af59c │ │ │ │ + subseq lr, r8, r8, ror #18 │ │ │ │ + subseq lr, r8, r0, ror #21 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 28727c │ │ │ │ ldr r2, [pc, #108] @ 287280 │ │ │ │ @@ -169546,15 +169546,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28726c │ │ │ │ ldr r3, [pc, #52] @ 287288 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -169563,17 +169563,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 286f38 │ │ │ │ ldr r3, [pc, #24] @ 28728c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 287258 │ │ │ │ - rsbeq pc, sl, r0, asr #10 │ │ │ │ + rsbeq pc, sl, r0, lsr r5 @ │ │ │ │ + subseq lr, r8, ip, ror #17 │ │ │ │ ldrsheq lr, [r8], #-140 @ 0xffffff74 │ │ │ │ - subseq lr, r8, ip, lsl #18 │ │ │ │ rsbseq ip, r0, r8, ror #15 │ │ │ │ rsbseq ip, r0, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 287314 │ │ │ │ @@ -169584,15 +169584,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 287304 │ │ │ │ ldr r3, [pc, #52] @ 287320 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -169601,17 +169601,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 286f38 │ │ │ │ ldr r3, [pc, #24] @ 287324 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 2872f0 │ │ │ │ - rsbeq pc, sl, r8, lsr #9 │ │ │ │ + @ instruction: 0x006af498 │ │ │ │ + subseq lr, r8, r4, asr r8 │ │ │ │ subseq lr, r8, r4, ror #16 │ │ │ │ - subseq lr, r8, r4, ror r8 │ │ │ │ rsbseq ip, r0, r0, asr r7 │ │ │ │ rsbseq ip, r0, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 2873ac │ │ │ │ @@ -169622,15 +169622,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28739c │ │ │ │ ldr r3, [pc, #52] @ 2873b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -169639,17 +169639,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 286f38 │ │ │ │ ldr r3, [pc, #24] @ 2873bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 287388 │ │ │ │ - rsbeq pc, sl, r0, lsl r4 @ │ │ │ │ + rsbeq pc, sl, r0, lsl #8 │ │ │ │ + ldrheq lr, [r8], #-124 @ 0xffffff84 │ │ │ │ subseq lr, r8, ip, asr #15 │ │ │ │ - ldrsbeq lr, [r8], #-124 @ 0xffffff84 │ │ │ │ ldrheq ip, [r0], #-104 @ 0xffffff98 @ │ │ │ │ @ instruction: 0x0070c698 │ │ │ │ ldr r3, [pc, #248] @ 2874c0 │ │ │ │ cmp r0, r3 │ │ │ │ bhi 287478 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls 2873f8 │ │ │ │ @@ -169709,48 +169709,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 2874f0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - strdeq pc, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsheq lr, [r8], #-156 @ 0xffffff64 │ │ │ │ - subseq lr, r8, r8, lsl #21 │ │ │ │ - subseq lr, r8, r0, ror #20 │ │ │ │ - subseq lr, r8, r8, lsl sl │ │ │ │ - subseq lr, r8, r4, lsr #20 │ │ │ │ - ldrsbeq lr, [r8], #-156 @ 0xffffff64 │ │ │ │ - subseq lr, r8, r4, lsl #19 │ │ │ │ - subseq lr, r8, r8, lsr sl │ │ │ │ - subseq lr, r8, r0, asr #20 │ │ │ │ + rsbeq pc, sl, r0, ror #15 │ │ │ │ + subseq lr, r8, ip, ror #19 │ │ │ │ + subseq lr, r8, r8, ror sl │ │ │ │ + subseq lr, r8, r0, asr sl │ │ │ │ + subseq lr, r8, r8, lsl #20 │ │ │ │ + subseq lr, r8, r4, lsl sl │ │ │ │ + subseq lr, r8, ip, asr #19 │ │ │ │ + subseq lr, r8, r4, ror r9 │ │ │ │ + subseq lr, r8, r8, lsr #20 │ │ │ │ subseq lr, r8, r0, lsr sl │ │ │ │ - subseq lr, r8, ip, ror #18 │ │ │ │ + subseq lr, r8, r0, lsr #20 │ │ │ │ + subseq lr, r8, ip, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 287504 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5887b0 │ │ │ │ + b 5887a8 │ │ │ │ rsbseq ip, r0, r8, lsr #22 │ │ │ │ ldr r1, [pc, #8] @ 287518 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c3410 │ │ │ │ - subseq r1, r8, r8, lsl ip │ │ │ │ + b 7c3408 │ │ │ │ + subseq r1, r8, r8, lsl #24 │ │ │ │ ldr r3, [pc, #28] @ 287540 │ │ │ │ ldr r2, [pc, #28] @ 287544 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 287548 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ ldrsbeq r3, [r8], #-232 @ 0xffffff18 @ │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrsheq r1, [r8], #-176 @ 0xffffff50 │ │ │ │ + subseq r1, r8, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 2876bc │ │ │ │ mov r8, r3 │ │ │ │ @@ -169766,15 +169766,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 2876cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 2876d0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #288] @ 2876d4 │ │ │ │ ldr r3, [pc, #288] @ 2876d8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -169817,46 +169817,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2876ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2875d8 │ │ │ │ ldr r0, [pc, #76] @ 2876f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2875d8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00783e90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, sl, r8, asr r6 @ │ │ │ │ - subseq lr, r8, r0, ror #18 │ │ │ │ + rsbeq pc, sl, r8, asr #12 │ │ │ │ subseq lr, r8, r0, asr r9 │ │ │ │ + subseq lr, r8, r0, asr #18 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ rsbseq r3, r8, r8, asr #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r8, ip, lsl lr │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r8, r0, lsl #17 │ │ │ │ - subseq lr, r8, r8, lsr #17 │ │ │ │ + subseq lr, r8, r0, ror r8 │ │ │ │ + @ instruction: 0x0058e898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 287850 │ │ │ │ ldr r2, [pc, #324] @ 287854 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -169891,15 +169891,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 287868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 287740 │ │ │ │ ldr r3, [pc, #192] @ 28786c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 287754 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -169913,49 +169913,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 287874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 287754 │ │ │ │ ldr r2, [pc, #92] @ 287878 │ │ │ │ ldr r3, [pc, #52] @ 287854 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 28784c │ │ │ │ ldr r0, [pc, #60] @ 28787c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r3, [r8], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r3, [r8], #-204 @ 0xffffff34 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r8, r0, lsr #25 │ │ │ │ - ldrsheq lr, [r8], #-116 @ 0xffffff8c │ │ │ │ + subseq lr, r8, r4, ror #15 │ │ │ │ andeq r4, r0, r0, lsr #16 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq lr, [r8], #-112 @ 0xffffff90 │ │ │ │ + subseq lr, r8, r0, lsr #15 │ │ │ │ rsbseq r3, r8, r0, ror #23 │ │ │ │ - subseq lr, r8, r0, asr #15 │ │ │ │ + ldrheq lr, [r8], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 287a74 │ │ │ │ ldr r0, [pc, #476] @ 287a78 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -170008,21 +170008,21 @@ │ │ │ │ beq 287a40 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 287a94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2878d4 │ │ │ │ ldr r3, [pc, #256] @ 287a98 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2878d4 │ │ │ │ ldr r3, [pc, #224] @ 287a8c │ │ │ │ @@ -170038,36 +170038,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 287a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2878d4 │ │ │ │ ldr r2, [pc, #144] @ 287aa0 │ │ │ │ ldr r3, [pc, #100] @ 287a78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 287a70 │ │ │ │ ldr r0, [pc, #112] @ 287aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r2, [pc, #96] @ 287aa8 │ │ │ │ ldr r3, [pc, #44] @ 287a78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -170081,21 +170081,21 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, r8, r4, asr #22 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r8, r0, lsr #22 │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r8, ip, lsl r7 │ │ │ │ + subseq lr, r8, ip, lsl #14 │ │ │ │ @ instruction: 0x00002ebc │ │ │ │ - subseq lr, r8, r8, lsr r6 │ │ │ │ + subseq lr, r8, r8, lsr #12 │ │ │ │ rsbseq r3, r8, ip, ror #19 │ │ │ │ - subseq lr, r8, r0, asr #12 │ │ │ │ + subseq lr, r8, r0, lsr r6 │ │ │ │ ldrheq r3, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - subseq lr, r8, r4, ror r6 │ │ │ │ + subseq lr, r8, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 287c24 │ │ │ │ ldr lr, [pc, #348] @ 287c28 │ │ │ │ ldr ip, [pc, #348] @ 287c2c │ │ │ │ @@ -170111,15 +170111,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #288] @ 287c38 │ │ │ │ ldr r3, [pc, #288] @ 287c3c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -170160,48 +170160,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 287c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 287b30 │ │ │ │ ldr r0, [pc, #76] @ 287c54 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 287b30 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, sl, ip, lsl r1 @ │ │ │ │ + rsbeq pc, sl, ip, lsl #2 │ │ │ │ rsbseq r3, r8, r8, lsr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq lr, [r8], #-48 @ 0xffffffd0 │ │ │ │ - subseq lr, r8, r4, lsl #8 │ │ │ │ + subseq lr, r8, r0, ror #7 │ │ │ │ + ldrsheq lr, [r8], #-52 @ 0xffffffcc │ │ │ │ rsbseq r3, r8, r4, ror #17 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r8, r4, asr #17 │ │ │ │ andeq r4, r0, r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r8, r8, lsl r5 │ │ │ │ - subseq lr, r8, r4, asr r5 │ │ │ │ + subseq lr, r8, r8, lsl #10 │ │ │ │ + subseq lr, r8, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 287f40 │ │ │ │ @@ -170349,15 +170349,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 287ce4 │ │ │ │ @@ -170382,30 +170382,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 287f88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbseq r3, r8, r8, ror #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq lr, [sl], #-229 @ 0xffffff1b @ │ │ │ │ + rsbeq lr, sl, r5, asr #29 │ │ │ │ andeq r8, r0, r1 │ │ │ │ ldrsbeq r3, [r8], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq lr, sl, ip, ror #28 │ │ │ │ + rsbeq lr, sl, ip, asr lr │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x0058e39c │ │ │ │ + subseq lr, r8, ip, lsl #7 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - subseq lr, r8, r4, asr #6 │ │ │ │ - strdeq lr, [sl], #-204 @ 0xffffff34 @ │ │ │ │ - subseq sp, r8, ip, ror #31 │ │ │ │ + subseq lr, r8, r4, lsr r3 │ │ │ │ + rsbeq lr, sl, ip, ror #25 │ │ │ │ + ldrsbeq sp, [r8], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - rsbeq lr, sl, r4, asr #25 │ │ │ │ - ldrheq sp, [r8], #-244 @ 0xffffff0c │ │ │ │ + strheq lr, [sl], #-196 @ 0xffffff3c @ │ │ │ │ + subseq sp, r8, r4, lsr #31 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 288098 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -170414,34 +170414,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 28809c │ │ │ │ ldr r1, [pc, #228] @ 2880a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #208] @ 2880a4 │ │ │ │ ldr r1, [pc, #208] @ 2880a8 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 2880ac │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #144] @ 2880b0 │ │ │ │ ldr r2, [pc, #144] @ 2880b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -170466,19 +170466,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq lr, sl, r4, asr #24 │ │ │ │ - subseq r0, r8, r0, lsl #23 │ │ │ │ - ldrsbeq ip, [pc], #-92 @ │ │ │ │ - ldrsheq lr, [r8], #-20 @ 0xffffffec │ │ │ │ - subseq lr, r8, r0, lsl r2 │ │ │ │ + rsbeq lr, sl, r4, lsr ip │ │ │ │ + subseq r0, r8, r0, ror fp │ │ │ │ + subseq ip, pc, ip, asr #11 │ │ │ │ + subseq lr, r8, r4, ror #3 │ │ │ │ + subseq lr, r8, r0, lsl #4 │ │ │ │ rsbseq r5, r6, ip, lsl #1 │ │ │ │ rsbseq ip, r0, r4 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -170505,15 +170505,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 2882ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 288274 │ │ │ │ ldr r8, [pc, #356] @ 2882b0 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -170537,34 +170537,34 @@ │ │ │ │ beq 2881a8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 2881e4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 519cac │ │ │ │ + bl 519ca4 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 288158 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e1e1c │ │ │ │ b 2881b8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 51b378 │ │ │ │ + bl 51b370 │ │ │ │ ldr r2, [pc, #168] @ 2882b4 │ │ │ │ ldr r3, [pc, #144] @ 2882a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -170594,27 +170594,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq lr, sl, r4, lsl #22 │ │ │ │ + strdeq lr, [sl], #-164 @ 0xffffff5c @ │ │ │ │ rsbseq r3, r8, r0, lsl r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq sp, [r8], #-220 @ 0xffffff24 │ │ │ │ - ldrsbeq sp, [r8], #-220 @ 0xffffff24 │ │ │ │ + subseq sp, r8, ip, asr #27 │ │ │ │ + subseq sp, r8, ip, asr #27 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ ldrsheq r3, [r8], #-16 @ │ │ │ │ - @ instruction: 0x006ae994 │ │ │ │ - subseq sp, r8, r8, asr #31 │ │ │ │ - subseq sp, r8, r4, lsl #25 │ │ │ │ + rsbeq lr, sl, r4, lsl #19 │ │ │ │ + ldrheq sp, [r8], #-248 @ 0xffffff08 │ │ │ │ + subseq sp, r8, r4, ror ip │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - subseq sp, r8, r4, lsl #31 │ │ │ │ + subseq sp, r8, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -170638,32 +170638,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 288418 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 519cac │ │ │ │ + bl 519ca4 │ │ │ │ ldr ip, [pc, #236] @ 288450 │ │ │ │ ldr r2, [pc, #236] @ 288454 │ │ │ │ ldr r1, [pc, #236] @ 288458 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b378 │ │ │ │ + bl 51b370 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 28842c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 28839c │ │ │ │ @@ -170704,17 +170704,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 2883bc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r8, r0, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sl, r0, lsl #17 │ │ │ │ - subseq sp, r8, r8, asr lr │ │ │ │ - subseq sp, r8, r4, ror lr │ │ │ │ + rsbeq lr, sl, r0, ror r8 │ │ │ │ + subseq sp, r8, r8, asr #28 │ │ │ │ + subseq sp, r8, r4, ror #28 │ │ │ │ rsbseq r3, r8, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -170761,15 +170761,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 2885d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r0, [pc, #152] @ 2885d8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -170779,45 +170779,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 2885e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #96] @ 2885e8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 51cb40 │ │ │ │ + bl 51cb38 │ │ │ │ ldr r0, [pc, #88] @ 2885ec │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 2885f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 288538 │ │ │ │ ldr r0, [pc, #48] @ 2885f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 288538 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - subseq sp, r8, r0, asr sp │ │ │ │ + subseq sp, r8, r0, asr #26 │ │ │ │ andeq r8, r0, r2 │ │ │ │ - rsbeq lr, sl, r4, lsl #13 │ │ │ │ - subseq sp, r8, r4, ror #24 │ │ │ │ - subseq sp, r8, r8, ror ip │ │ │ │ - ldrheq sp, [r8], #-192 @ 0xffffff40 │ │ │ │ + rsbeq lr, sl, r4, ror r6 │ │ │ │ + subseq sp, r8, r4, asr ip │ │ │ │ + subseq sp, r8, r8, ror #24 │ │ │ │ + subseq sp, r8, r0, lsr #25 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - ldrsheq sp, [r8], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x0058dc98 │ │ │ │ + subseq sp, r8, r0, ror #25 │ │ │ │ + subseq sp, r8, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 2887a0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 2887a4 │ │ │ │ @@ -170834,15 +170834,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 28868c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -170850,33 +170850,33 @@ │ │ │ │ bhi 28868c │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 288784 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 519cac │ │ │ │ + bl 519ca4 │ │ │ │ ldr ip, [pc, #240] @ 2887a8 │ │ │ │ ldr r2, [pc, #240] @ 2887ac │ │ │ │ ldr r1, [pc, #240] @ 2887b0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b378 │ │ │ │ + bl 51b370 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 28876c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 2886f0 │ │ │ │ @@ -170918,17 +170918,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 1e1e1c │ │ │ │ b 28869c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r8, r8, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sl, ip, lsr #10 │ │ │ │ - subseq sp, r8, r4, lsl #22 │ │ │ │ - subseq sp, r8, r0, lsr #22 │ │ │ │ + rsbeq lr, sl, ip, lsl r5 │ │ │ │ + ldrsheq sp, [r8], #-164 @ 0xffffff5c │ │ │ │ + subseq sp, r8, r0, lsl fp │ │ │ │ rsbseq r2, r8, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 2888b4 │ │ │ │ ldr r7, [pc, #228] @ 2888b8 │ │ │ │ @@ -170937,15 +170937,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 2888c0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r8, [pc, #196] @ 2888c4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 288894 │ │ │ │ ldr r3, [pc, #180] @ 2888c8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -170985,22 +170985,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2888d4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq lr, sl, r4, lsl r4 │ │ │ │ - subseq sp, r8, r8, lsl #14 │ │ │ │ - subseq sp, r8, r0, lsl r7 │ │ │ │ + rsbeq lr, sl, r4, lsl #8 │ │ │ │ + ldrsheq sp, [r8], #-104 @ 0xffffff98 │ │ │ │ + subseq sp, r8, r0, lsl #14 │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ rsbseq r2, r8, r0, lsl #24 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, r8, r0, lsl #18 │ │ │ │ - subseq sp, r8, r4, lsr #20 │ │ │ │ + ldrsheq r0, [r8], #-128 @ 0xffffff80 │ │ │ │ + subseq sp, r8, r4, lsl sl │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 2889f0 │ │ │ │ ldr r2, [pc, #256] @ 2889f4 │ │ │ │ @@ -171015,15 +171015,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 28895c │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 5184a0 │ │ │ │ + bl 518498 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28895c │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 288968 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -171034,15 +171034,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 287508 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7ee5e4 │ │ │ │ + bl 7ee5dc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 2889cc │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -171066,15 +171066,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2885f8 │ │ │ │ cmp r4, #0 │ │ │ │ bne 28891c │ │ │ │ b 28895c │ │ │ │ rsbseq r2, r8, ip, lsl #22 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, r8, r8, lsl r8 │ │ │ │ + subseq r0, r8, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 288de0 │ │ │ │ @@ -171096,15 +171096,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 288b2c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5184a0 │ │ │ │ + bl 518498 │ │ │ │ ldr r9, [pc, #888] @ 288df4 │ │ │ │ ldr r8, [pc, #888] @ 288df8 │ │ │ │ ldr sl, [pc, #888] @ 288dfc │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -171171,29 +171171,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 288d74 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 519cac │ │ │ │ + bl 519ca4 │ │ │ │ ldr r2, [pc, #588] @ 288e04 │ │ │ │ ldr r1, [pc, #588] @ 288e08 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b378 │ │ │ │ + bl 51b370 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 288d54 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 288be4 │ │ │ │ @@ -171207,15 +171207,15 @@ │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 288b2c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5184a0 │ │ │ │ + bl 518498 │ │ │ │ cmp r0, #0 │ │ │ │ bne 288a9c │ │ │ │ ldr r2, [pc, #460] @ 288e0c │ │ │ │ ldr r3, [pc, #416] @ 288de4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -171235,28 +171235,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 288da8 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 519cac │ │ │ │ + bl 519ca4 │ │ │ │ ldr r1, [pc, #344] @ 288e10 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b378 │ │ │ │ + bl 51b370 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 288d88 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 288ce0 │ │ │ │ @@ -171276,15 +171276,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 288abc │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -171320,26 +171320,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrsbeq r2, [r8], #-156 @ 0xffffff64 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r8, r8, asr #19 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrsbeq r0, [r8], #-100 @ 0xffffff9c │ │ │ │ - rsbeq lr, sl, r8, ror #2 │ │ │ │ - rsbeq lr, sl, r4, ror #2 │ │ │ │ - subseq sp, r8, r0, asr #14 │ │ │ │ + subseq r0, r8, r4, asr #13 │ │ │ │ + rsbeq lr, sl, r8, asr r1 │ │ │ │ + rsbeq lr, sl, r4, asr r1 │ │ │ │ + subseq sp, r8, r0, lsr r7 │ │ │ │ rsbseq r2, r8, r8, asr #17 │ │ │ │ - subseq sp, r8, r0, lsl r6 │ │ │ │ - subseq sp, r8, ip, lsr #12 │ │ │ │ + subseq sp, r8, r0, lsl #12 │ │ │ │ + subseq sp, r8, ip, lsl r6 │ │ │ │ ldrheq r2, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - subseq sp, r8, r8, lsr r5 │ │ │ │ - rsbeq sp, sl, r0, lsr #28 │ │ │ │ - subseq sp, r8, r4, lsl r1 │ │ │ │ - subseq sp, r8, ip, lsl #10 │ │ │ │ + subseq sp, r8, r8, lsr #10 │ │ │ │ + rsbeq sp, sl, r0, lsl lr │ │ │ │ + subseq sp, r8, r4, lsl #2 │ │ │ │ + ldrsheq sp, [r8], #-76 @ 0xffffffb4 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 2890a8 │ │ │ │ @@ -171365,15 +171365,15 @@ │ │ │ │ beq 288e98 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 288f14 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 288f24 │ │ │ │ ldr r3, [pc, #504] @ 2890b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -171443,25 +171443,25 @@ │ │ │ │ b 288ed0 │ │ │ │ ldr r9, [pc, #260] @ 2890d0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 288f40 │ │ │ │ ldr r0, [pc, #252] @ 2890d4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 288ec8 │ │ │ │ bl 42761c │ │ │ │ b 288fbc │ │ │ │ ldr r1, [pc, #228] @ 2890d8 │ │ │ │ ldr r0, [pc, #228] @ 2890dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 288ec8 │ │ │ │ ldr r3, [pc, #204] @ 2890e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 288f54 │ │ │ │ ldr r3, [pc, #140] @ 2890b4 │ │ │ │ @@ -171477,49 +171477,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2890e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 288f54 │ │ │ │ ldr r0, [pc, #88] @ 2890ec │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 288f54 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r2, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r8, ip, ror r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r8, r0, r1 │ │ │ │ rsbseq r2, r8, r4, lsr #10 │ │ │ │ - subseq ip, r8, r8, ror #30 │ │ │ │ + subseq ip, r8, r8, asr pc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - @ instruction: 0x0058019c │ │ │ │ - subseq ip, r8, r4, asr #29 │ │ │ │ - ldrsheq sp, [r8], #-56 @ 0xffffffc8 │ │ │ │ - strdeq sp, [sl], #-180 @ 0xffffff4c @ │ │ │ │ - subseq sp, r8, r0, lsl r3 │ │ │ │ + subseq r0, r8, ip, lsl #3 │ │ │ │ + ldrheq ip, [r8], #-228 @ 0xffffff1c │ │ │ │ + subseq sp, r8, r8, ror #7 │ │ │ │ + rsbeq sp, sl, r4, ror #23 │ │ │ │ + subseq sp, r8, r0, lsl #6 │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r8, ip, asr #5 │ │ │ │ - subseq sp, r8, r0, lsl #6 │ │ │ │ + ldrheq sp, [r8], #-44 @ 0xffffffd4 │ │ │ │ + ldrsheq sp, [r8], #-32 @ 0xffffffe0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 2893b8 │ │ │ │ ldr lr, [pc, #688] @ 2893bc │ │ │ │ ldr ip, [pc, #688] @ 2893c0 │ │ │ │ @@ -171535,22 +171535,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 2893cc │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5184a0 │ │ │ │ + bl 518498 │ │ │ │ cmp r0, r4 │ │ │ │ bne 2891b4 │ │ │ │ ldr r2, [pc, #596] @ 2893d0 │ │ │ │ ldr r3, [pc, #576] @ 2893c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -171579,29 +171579,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 51eef0 │ │ │ │ + bl 51eee8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 289314 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 289224 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 289300 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, #4 │ │ │ │ bne 2891d4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 2891d4 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -171621,15 +171621,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 7ee5e4 │ │ │ │ + bl 7ee5dc │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 1e103c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -171677,42 +171677,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2893ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2891c8 │ │ │ │ ldr r0, [pc, #68] @ 2893f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2891c8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq sp, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, sl, ip, asr #21 │ │ │ │ rsbseq r2, r8, r8, ror #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrheq ip, [r8], #-212 @ 0xffffff2c │ │ │ │ - subseq ip, r8, r8, asr #27 │ │ │ │ + subseq ip, r8, r4, lsr #27 │ │ │ │ + ldrheq ip, [r8], #-216 @ 0xffffff28 │ │ │ │ rsbseq r2, r8, r0, lsr #5 │ │ │ │ rsbseq r2, r8, r0, lsl #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - @ instruction: 0x0057fe98 │ │ │ │ + subseq pc, r7, r8, lsl #29 │ │ │ │ andeq r4, r0, ip, ror r2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r8, r0, asr r0 │ │ │ │ - subseq sp, r8, r4, lsl #1 │ │ │ │ + subseq sp, r8, r0, asr #32 │ │ │ │ + subseq sp, r8, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 28a0d8 │ │ │ │ ldr r3, [pc, #3276] @ 28a0dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -171755,15 +171755,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 289530 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, r7 │ │ │ │ beq 289564 │ │ │ │ ldr r3, [pc, #3116] @ 28a0fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 28985c │ │ │ │ @@ -171833,30 +171833,30 @@ │ │ │ │ beq 2895e8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 289848 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 519cac │ │ │ │ + bl 519ca4 │ │ │ │ ldr r1, [pc, #2800] @ 28a108 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 51b378 │ │ │ │ + bl 51b370 │ │ │ │ b 2894dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -171949,15 +171949,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 289a58 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, r4 │ │ │ │ beq 289a68 │ │ │ │ ldr r3, [pc, #2340] @ 28a0fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 289b84 │ │ │ │ @@ -171992,15 +171992,15 @@ │ │ │ │ bl 1e1e1c │ │ │ │ b 2895f8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 28a118 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2894dc │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 289940 │ │ │ │ ldr r3, [pc, #2160] @ 28a0fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -172036,26 +172036,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 28a128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 289898 │ │ │ │ ldr r0, [pc, #2020] @ 28a12c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 2897e4 │ │ │ │ ldr r3, [pc, #2004] @ 28a130 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 289580 │ │ │ │ ldr r3, [pc, #1932] @ 28a0fc │ │ │ │ @@ -172074,49 +172074,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 28a134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 289580 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, sl │ │ │ │ beq 289678 │ │ │ │ ldr r3, [pc, #1784] @ 28a0fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2897e4 │ │ │ │ ldr r1, [pc, #1824] @ 28a138 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 28a13c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2897e4 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 28a110 │ │ │ │ bne 289764 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 28975c │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -172133,29 +172133,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 2895c4 │ │ │ │ ldr r7, [pc, #1700] @ 28a140 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r3, [pc, #1684] @ 28a144 │ │ │ │ ldr r2, [pc, #1684] @ 28a148 │ │ │ │ ldr r1, [pc, #1684] @ 28a14c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 51cb40 │ │ │ │ + bl 51cb38 │ │ │ │ b 2897e4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 289cc0 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 289ca4 │ │ │ │ @@ -172179,32 +172179,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 287508 │ │ │ │ b 289708 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 28a158 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 289580 │ │ │ │ ldr r0, [pc, #1520] @ 28a15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 289898 │ │ │ │ ldr r0, [pc, #1508] @ 28a160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2898c4 │ │ │ │ ldr r1, [pc, #1496] @ 28a164 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 28a168 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2897e4 │ │ │ │ ldr r3, [pc, #1468] @ 28a16c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 289a78 │ │ │ │ ldr r3, [pc, #1336] @ 28a0fc │ │ │ │ @@ -172220,22 +172220,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 28a170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 289a78 │ │ │ │ ldr r3, [pc, #1352] @ 28a174 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 289688 │ │ │ │ ldr r3, [pc, #1212] @ 28a0fc │ │ │ │ @@ -172251,30 +172251,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 28a178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 289688 │ │ │ │ ldr r7, [pc, #1232] @ 28a17c │ │ │ │ add r7, pc, r7 │ │ │ │ b 289b04 │ │ │ │ ldr r0, [pc, #1224] @ 28a180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 289898 │ │ │ │ ldr r3, [pc, #1212] @ 28a184 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 289af0 │ │ │ │ ldr r3, [pc, #1056] @ 28a0fc │ │ │ │ @@ -172290,38 +172290,38 @@ │ │ │ │ beq 289d68 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 28a188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 289af0 │ │ │ │ ldr r0, [pc, #1096] @ 28a18c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 289a78 │ │ │ │ ldr r0, [pc, #1080] @ 28a190 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 289688 │ │ │ │ ldr r0, [pc, #1060] @ 28a194 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 289af0 │ │ │ │ ldr r2, [pc, #1044] @ 28a198 │ │ │ │ ldr r3, [pc, #852] @ 28a0dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -172357,44 +172357,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 289e68 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 289e78 │ │ │ │ ldr r3, [pc, #704] @ 28a0fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 28a010 │ │ │ │ ldr r1, [pc, #844] @ 28a19c │ │ │ │ ldr r0, [pc, #844] @ 28a1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28a010 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1e1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 7ee5e4 │ │ │ │ + bl 7ee5dc │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 289fe8 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e11ec │ │ │ │ @@ -172466,28 +172466,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1348 │ │ │ │ b 2895c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7ee5e4 │ │ │ │ + bl 7ee5dc │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 28a1ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 28a110 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 1e1348 │ │ │ │ b 2895c4 │ │ │ │ @@ -172510,90 +172510,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 289f20 │ │ │ │ ldr r0, [pc, #260] @ 28a1b4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 28a014 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 289f20 │ │ │ │ ldrsheq r1, [r8], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r8, r0, ror #31 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq pc, r7, ip, asr #25 │ │ │ │ - rsbeq sp, sl, r4, ror #14 │ │ │ │ - subseq ip, r8, r4, lsr sp │ │ │ │ + ldrheq pc, [r7], #-204 @ 0xffffff34 @ │ │ │ │ rsbeq sp, sl, r4, asr r7 │ │ │ │ + subseq ip, r8, r4, lsr #26 │ │ │ │ + rsbeq sp, sl, r4, asr #14 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq sp, sl, sl, asr #12 │ │ │ │ - ldrsbeq ip, [r8], #-184 @ 0xffffff48 │ │ │ │ - subseq pc, r7, ip, ror #20 │ │ │ │ + rsbeq sp, sl, sl, lsr r6 │ │ │ │ + subseq ip, r8, r8, asr #23 │ │ │ │ + subseq pc, r7, ip, asr sl @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ rsbseq r1, r8, r0, ror #23 │ │ │ │ - @ instruction: 0x0058ca9c │ │ │ │ + subseq ip, r8, ip, lsl #21 │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r8, lsl r8 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r8, r8, asr #29 │ │ │ │ - subseq ip, r8, r8, lsr pc │ │ │ │ + ldrheq ip, [r8], #-232 @ 0xffffff18 │ │ │ │ + subseq ip, r8, r8, lsr #30 │ │ │ │ andeq r4, r0, ip, lsl r5 │ │ │ │ - subseq ip, r8, ip, lsl #21 │ │ │ │ - rsbeq sp, sl, ip, asr #3 │ │ │ │ - subseq ip, r8, r0, ror #17 │ │ │ │ - @ instruction: 0x0058cc9c │ │ │ │ - rsbeq sp, sl, r4, lsr r1 │ │ │ │ - subseq ip, r8, r0, lsl r7 │ │ │ │ - subseq ip, r8, ip, lsr #14 │ │ │ │ + subseq ip, r8, ip, ror sl │ │ │ │ + strheq sp, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsbeq ip, [r8], #-128 @ 0xffffff80 │ │ │ │ + subseq ip, r8, ip, lsl #25 │ │ │ │ + rsbeq sp, sl, r4, lsr #2 │ │ │ │ + subseq ip, r8, r0, lsl #14 │ │ │ │ + subseq ip, r8, ip, lsl r7 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - subseq pc, r7, r4, lsl r6 @ │ │ │ │ - subseq ip, r8, ip, asr #18 │ │ │ │ - subseq ip, r8, r4, ror r9 │ │ │ │ - subseq ip, r8, ip, asr #24 │ │ │ │ - rsbeq sp, sl, r8, asr r0 │ │ │ │ - subseq ip, r8, ip, ror #14 │ │ │ │ + subseq pc, r7, r4, lsl #12 │ │ │ │ + subseq ip, r8, ip, lsr r9 │ │ │ │ + subseq ip, r8, r4, ror #18 │ │ │ │ + subseq ip, r8, ip, lsr ip │ │ │ │ + rsbeq sp, sl, r8, asr #32 │ │ │ │ + subseq ip, r8, ip, asr r7 │ │ │ │ andeq r1, r0, r8, ror r5 │ │ │ │ - subseq ip, r8, r8, asr #19 │ │ │ │ + ldrheq ip, [r8], #-152 @ 0xffffff68 │ │ │ │ andeq r2, r0, r0, lsl #26 │ │ │ │ - subseq ip, r8, r0, lsl #20 │ │ │ │ + ldrsheq ip, [r8], #-144 @ 0xffffff70 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - @ instruction: 0x0058cb90 │ │ │ │ + subseq ip, r8, r0, lsl #23 │ │ │ │ andeq r1, r0, ip, ror sl │ │ │ │ - subseq ip, r8, r4, lsr #20 │ │ │ │ - ldrsheq ip, [r8], #-140 @ 0xffffff74 │ │ │ │ - @ instruction: 0x0058c994 │ │ │ │ - subseq ip, r8, r4, lsr #20 │ │ │ │ + subseq ip, r8, r4, lsl sl │ │ │ │ + subseq ip, r8, ip, ror #17 │ │ │ │ + subseq ip, r8, r4, lsl #19 │ │ │ │ + subseq ip, r8, r4, lsl sl │ │ │ │ rsbseq r1, r8, r8, ror r6 │ │ │ │ - @ instruction: 0x006acd98 │ │ │ │ - subseq ip, r8, ip, lsr #9 │ │ │ │ - subseq ip, r8, ip, asr #13 │ │ │ │ - subseq ip, r8, r8, ror #12 │ │ │ │ - subseq ip, r8, r8, lsl #10 │ │ │ │ + rsbeq ip, sl, r8, lsl #27 │ │ │ │ + @ instruction: 0x0058c49c │ │ │ │ + ldrheq ip, [r8], #-108 @ 0xffffff94 │ │ │ │ + subseq ip, r8, r8, asr r6 │ │ │ │ + ldrsheq ip, [r8], #-72 @ 0xffffffb8 │ │ │ │ andeq r1, r0, ip, ror #9 │ │ │ │ - subseq ip, r8, r0, lsr #6 │ │ │ │ + subseq ip, r8, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 28a4b0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -172608,27 +172608,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 28a4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #680] @ 28a4c4 │ │ │ │ ldr r1, [pc, #680] @ 28a4c8 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 28a4cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 28a4d0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 44982c │ │ │ │ ldr r3, [pc, #636] @ 28a4d4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -172681,15 +172681,15 @@ │ │ │ │ bl 287508 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 28a3e0 │ │ │ │ cmp r5, #1 │ │ │ │ beq 28a3fc │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c2f74 │ │ │ │ + bl 7c2f6c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -172702,36 +172702,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 1e1348 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 427e98 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 7c2f74 │ │ │ │ + bl 7c2f6c │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 51af38 │ │ │ │ + bl 51af30 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 51af38 │ │ │ │ + bl 51af30 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 51af38 │ │ │ │ + bl 51af30 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 51af38 │ │ │ │ + bl 51af30 │ │ │ │ ldr r2, [pc, #308] @ 28a4e8 │ │ │ │ ldr r3, [pc, #256] @ 28a4b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 28a4ac │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 51babc │ │ │ │ + b 51bab4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 424ec0 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 28a330 │ │ │ │ @@ -172761,49 +172761,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 28a4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28a264 │ │ │ │ ldr r0, [pc, #92] @ 28a4fc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28a264 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq ip, sl, r8, lsl sl │ │ │ │ + rsbeq ip, sl, r8, lsl #20 │ │ │ │ rsbseq r1, r8, r8, lsl r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq fp, [r8], #-240 @ 0xffffff10 │ │ │ │ - subseq fp, r8, r8, ror #31 │ │ │ │ - subseq fp, r8, r0, asr #25 │ │ │ │ - ldrsbeq fp, [r8], #-196 @ 0xffffff3c │ │ │ │ + subseq fp, r8, r0, asr #31 │ │ │ │ + ldrsbeq fp, [r8], #-248 @ 0xffffff08 │ │ │ │ + ldrheq fp, [r8], #-192 @ 0xffffff40 │ │ │ │ + subseq fp, r8, r4, asr #25 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ rsbseq r1, r8, r8, asr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x0057ee90 │ │ │ │ + subseq lr, r7, r0, lsl #29 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ muleq r0, ip, fp │ │ │ │ rsbseq r1, r8, r8, asr #32 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r8, ip, lsl r4 │ │ │ │ - subseq ip, r8, r0, asr #8 │ │ │ │ + subseq ip, r8, ip, lsl #8 │ │ │ │ + subseq ip, r8, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 28a984 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 28a988 │ │ │ │ @@ -172829,26 +172829,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 28a9a0 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #1044] @ 28a9a4 │ │ │ │ ldr r1, [pc, #1044] @ 28a9a8 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #1008] @ 28a9ac │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -172893,15 +172893,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 1e11ec │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 51bb38 │ │ │ │ + bl 51bb30 │ │ │ │ ldr r3, [pc, #808] @ 28a9b8 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 28a9bc │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -172909,37 +172909,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 51ae8c │ │ │ │ + bl 51ae84 │ │ │ │ ldr r2, [pc, #752] @ 28a9c0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51ae8c │ │ │ │ + bl 51ae84 │ │ │ │ ldr r2, [pc, #732] @ 28a9c4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51ae8c │ │ │ │ + bl 51ae84 │ │ │ │ ldr r2, [pc, #712] @ 28a9c8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51ae8c │ │ │ │ + bl 51ae84 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -172969,36 +172969,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 28a9d8 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r7 │ │ │ │ bl 28a1b8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 28a80c │ │ │ │ ldr r3, [pc, #516] @ 28a9dc │ │ │ │ ldr ip, [pc, #516] @ 28a9e0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 28a9e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 28a9e8 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #472] @ 28a9ec │ │ │ │ ldr r3, [pc, #368] @ 28a988 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -173019,28 +173019,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 28a9fc │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 28a800 │ │ │ │ ldr r3, [pc, #372] @ 28aa00 │ │ │ │ ldr ip, [pc, #372] @ 28aa04 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 28aa08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 28aa0c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 28a800 │ │ │ │ ldr r3, [pc, #336] @ 28aa10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 28a5e8 │ │ │ │ ldr r3, [pc, #320] @ 28aa14 │ │ │ │ @@ -173055,89 +173055,89 @@ │ │ │ │ beq 28a96c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 28aa1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28a5e8 │ │ │ │ ldr r1, [pc, #232] @ 28aa20 │ │ │ │ ldr r3, [pc, #232] @ 28aa24 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 28aa28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 28aa2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 28aa30 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 28a7b8 │ │ │ │ ldr r0, [pc, #192] @ 28aa34 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28a5e8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r8, r0, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r8, r0, asr #29 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - @ instruction: 0x006ac694 │ │ │ │ - subseq fp, r8, ip, lsl #19 │ │ │ │ - subseq fp, r8, r8, ror r9 │ │ │ │ + rsbeq ip, sl, r4, lsl #13 │ │ │ │ + subseq fp, r8, ip, ror r9 │ │ │ │ + subseq fp, r8, r8, ror #18 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - subseq fp, r8, r0, lsr ip │ │ │ │ - subseq fp, r8, ip, asr ip │ │ │ │ + subseq fp, r8, r0, lsr #24 │ │ │ │ + subseq fp, r8, ip, asr #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq ip, r8, r8, lsr #7 │ │ │ │ + @ instruction: 0x0058c398 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - rsbeq ip, sl, r4, asr r4 │ │ │ │ - subseq ip, r8, r8, lsr r2 │ │ │ │ - subseq fp, r8, r0, asr #14 │ │ │ │ + rsbeq ip, sl, r4, asr #8 │ │ │ │ + subseq ip, r8, r8, lsr #4 │ │ │ │ + subseq fp, r8, r0, lsr r7 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - rsbeq ip, sl, r8, lsl #8 │ │ │ │ - ldrheq ip, [r8], #-24 @ 0xffffffe8 │ │ │ │ - ldrsheq fp, [r8], #-96 @ 0xffffffa0 │ │ │ │ + strdeq ip, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + subseq ip, r8, r8, lsr #3 │ │ │ │ + subseq fp, r8, r0, ror #13 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ rsbseq r0, r8, r8, ror #23 │ │ │ │ - rsbeq ip, sl, r4, lsl #7 │ │ │ │ - subseq ip, r8, r0, lsl #2 │ │ │ │ - subseq fp, r8, r0, ror r6 │ │ │ │ + rsbeq ip, sl, r4, ror r3 │ │ │ │ + ldrsheq ip, [r8], #-0 │ │ │ │ + subseq fp, r8, r0, ror #12 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - rsbeq ip, sl, r0, asr r3 │ │ │ │ - subseq ip, r8, r8, ror #1 │ │ │ │ - subseq fp, r8, ip, lsr r6 │ │ │ │ + rsbeq ip, sl, r0, asr #6 │ │ │ │ + ldrsbeq ip, [r8], #-8 │ │ │ │ + subseq fp, r8, ip, lsr #12 │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ andeq r4, r0, r8, asr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r8, r4, ror #31 │ │ │ │ - @ instruction: 0x0058b59c │ │ │ │ - @ instruction: 0x006ac29c │ │ │ │ - subseq ip, r8, r4, asr #1 │ │ │ │ - subseq fp, r8, r4, lsl #11 │ │ │ │ + ldrsbeq fp, [r8], #-244 @ 0xffffff0c │ │ │ │ + subseq fp, r8, ip, lsl #11 │ │ │ │ + rsbeq ip, sl, ip, lsl #5 │ │ │ │ + ldrheq ip, [r8], #-4 │ │ │ │ + subseq fp, r8, r4, ror r5 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - subseq fp, r8, r8, asr #31 │ │ │ │ + ldrheq fp, [r8], #-248 @ 0xffffff08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 28ac38 │ │ │ │ ldr ip, [pc, #488] @ 28ac3c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -173153,25 +173153,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 28ac48 │ │ │ │ ldr r3, [pc, #448] @ 28ac4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [pc, #432] @ 28ac50 │ │ │ │ ldr r3, [pc, #432] @ 28ac54 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 28ab9c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5184a0 │ │ │ │ + bl 518498 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ab0c │ │ │ │ ldr r2, [pc, #392] @ 28ac58 │ │ │ │ ldr r3, [pc, #364] @ 28ac40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173185,15 +173185,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51eef0 │ │ │ │ + bl 51eee8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28ab68 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 1e103c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -173203,15 +173203,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 51eef0 │ │ │ │ + bl 51eee8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 28ab28 │ │ │ │ ldr r2, [pc, #236] @ 28ac5c │ │ │ │ ldr r3, [pc, #204] @ 28ac40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173241,46 +173241,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 28ac6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28aab8 │ │ │ │ ldr r0, [pc, #76] @ 28ac70 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28aab8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006ac198 │ │ │ │ + rsbeq ip, sl, r8, lsl #3 │ │ │ │ @ instruction: 0x0078099c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r8, ip, asr r4 │ │ │ │ - subseq fp, r8, r0, ror r4 │ │ │ │ + subseq fp, r8, ip, asr #8 │ │ │ │ + subseq fp, r8, r0, ror #8 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ rsbseq r0, r8, ip, asr r9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r0, r8, ip, lsr #18 │ │ │ │ rsbseq r0, r8, ip, lsl #17 │ │ │ │ andeq r1, r0, r8, asr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r8, r0, lsr lr │ │ │ │ - subseq fp, r8, r8, ror #28 │ │ │ │ + subseq fp, r8, r0, lsr #28 │ │ │ │ + subseq fp, r8, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 28af20 │ │ │ │ ldr ip, [pc, #660] @ 28af24 │ │ │ │ mov r6, r1 │ │ │ │ @@ -173296,22 +173296,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 28af30 │ │ │ │ ldr r3, [pc, #620] @ 28af34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 28af38 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5184a0 │ │ │ │ + bl 518498 │ │ │ │ cmp r0, r4 │ │ │ │ bne 28ad3c │ │ │ │ ldr r2, [pc, #572] @ 28af3c │ │ │ │ ldr r3, [pc, #548] @ 28af28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173341,29 +173341,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 51eef0 │ │ │ │ + bl 51eee8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28ae7c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 28adac │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 28ae68 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, #4 │ │ │ │ bne 28ad5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 28ad5c │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -173381,15 +173381,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 28af48 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 7ee5e4 │ │ │ │ + bl 7ee5dc │ │ │ │ add r0, r0, #24 │ │ │ │ bl 1e103c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -173431,43 +173431,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 28af58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28ad50 │ │ │ │ ldr r0, [pc, #72] @ 28af5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28ad50 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, sl, r8, asr pc │ │ │ │ + rsbeq fp, sl, r8, asr #30 │ │ │ │ rsbseq r0, r8, r0, ror #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r8, r0, lsr #4 │ │ │ │ - subseq fp, r8, r4, lsr r2 │ │ │ │ + subseq fp, r8, r0, lsl r2 │ │ │ │ + subseq fp, r8, r4, lsr #4 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ rsbseq r0, r8, ip, lsl r7 │ │ │ │ ldrsheq r0, [r8], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq lr, r7, r8, lsl r3 │ │ │ │ + subseq lr, r7, r8, lsl #6 │ │ │ │ andeq r1, r0, ip, asr sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r8, ip, asr #23 │ │ │ │ - subseq fp, r8, r0, lsl #24 │ │ │ │ + ldrheq fp, [r8], #-188 @ 0xffffff44 │ │ │ │ + ldrsheq fp, [r8], #-176 @ 0xffffff50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 28af9c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 404fa0 │ │ │ │ @@ -173477,70 +173477,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 27dd48 │ │ │ │ rsbseq r9, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - subseq fp, r8, ip, asr #23 │ │ │ │ - subseq r6, ip, r0, lsl #7 │ │ │ │ + ldrheq fp, [r8], #-188 @ 0xffffff44 │ │ │ │ + subseq r6, ip, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 28b0c4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r7, [pc, #232] @ 28b0c8 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 28b0a4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 28b0cc │ │ │ │ ldr r2, [pc, #216] @ 28b0d0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #192] @ 28b0d4 │ │ │ │ ldr r1, [pc, #192] @ 28b0d8 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #152] @ 28b0dc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5803b8 │ │ │ │ + bl 5803b0 │ │ │ │ ldr r1, [pc, #140] @ 28b0e0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 28b0e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #120] @ 28b0e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5821e8 │ │ │ │ + bl 5821e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -173549,27 +173549,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 28b0f0 │ │ │ │ ldr r0, [pc, #64] @ 28b0f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq fp, r8, r8, lsr #23 │ │ │ │ + @ instruction: 0x0058bb98 │ │ │ │ rsbseq r0, r8, r0, lsr #8 │ │ │ │ - rsbeq fp, sl, ip, lsl #28 │ │ │ │ - subseq fp, r8, r0, lsl #23 │ │ │ │ - subseq sp, r7, r0, lsr #22 │ │ │ │ - subseq r9, pc, r4, ror r5 @ │ │ │ │ - subseq r6, r8, r8, ror #2 │ │ │ │ - subseq r8, fp, r8, lsl #20 │ │ │ │ + strdeq fp, [sl], #-220 @ 0xffffff24 @ │ │ │ │ + subseq fp, r8, r0, ror fp │ │ │ │ + subseq sp, r7, r0, lsl fp │ │ │ │ + subseq r9, pc, r4, ror #10 │ │ │ │ + subseq r6, r8, r8, asr r1 │ │ │ │ + ldrsheq r8, [fp], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq fp, sl, r0, asr sp │ │ │ │ - subseq fp, r8, ip, asr #21 │ │ │ │ - subseq fp, sp, r4, lsr #17 │ │ │ │ + rsbeq fp, sl, r0, asr #26 │ │ │ │ + ldrheq fp, [r8], #-172 @ 0xffffff54 │ │ │ │ + @ instruction: 0x005db894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 28b1ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -173577,41 +173577,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 28b1f0 │ │ │ │ ldr r1, [pc, #204] @ 28b1f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #184] @ 28b1f8 │ │ │ │ ldr r1, [pc, #184] @ 28b1fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #152] @ 28b200 │ │ │ │ ldr r1, [pc, #152] @ 28b204 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #120] @ 28b208 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 28b20c │ │ │ │ ldr r3, [pc, #96] @ 28b210 │ │ │ │ ldr r0, [pc, #96] @ 28b214 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -173623,23 +173623,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq fp, [sl], #-192 @ 0xffffff40 @ │ │ │ │ - subseq sp, r7, r4, lsl sl │ │ │ │ - subseq r9, pc, r0, ror r4 @ │ │ │ │ - subseq fp, r8, ip, asr sl │ │ │ │ - subseq fp, r8, ip, ror sl │ │ │ │ - subseq r9, r8, r4, lsl r7 │ │ │ │ - subseq r3, r8, r4, lsl r6 │ │ │ │ + rsbeq fp, sl, r0, ror #25 │ │ │ │ + subseq sp, r7, r4, lsl #20 │ │ │ │ + subseq r9, pc, r0, ror #8 │ │ │ │ + subseq fp, r8, ip, asr #20 │ │ │ │ + subseq fp, r8, ip, ror #20 │ │ │ │ + subseq r9, r8, r4, lsl #14 │ │ │ │ + subseq r3, r8, r4, lsl #12 │ │ │ │ rsbseq r2, r6, r0, lsr r0 │ │ │ │ - subseq fp, r8, ip, lsr #19 │ │ │ │ + @ instruction: 0x0058b99c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 28b27c │ │ │ │ @@ -173649,28 +173649,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #40] @ 28b288 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 51bac4 │ │ │ │ - rsbeq fp, sl, ip, asr #23 │ │ │ │ - subseq fp, r8, r0, asr #18 │ │ │ │ - subseq fp, r8, r8, lsr #18 │ │ │ │ - @ instruction: 0x0058ac9c │ │ │ │ + b 51babc │ │ │ │ + strheq fp, [sl], #-188 @ 0xffffff44 @ │ │ │ │ + subseq fp, r8, r0, lsr r9 │ │ │ │ + subseq fp, r8, r8, lsl r9 │ │ │ │ + subseq sl, r8, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 28b34c │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -173679,52 +173679,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #128] @ 28b358 │ │ │ │ ldr r1, [pc, #128] @ 28b35c │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 28b360 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 28b364 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5820c0 │ │ │ │ - rsbeq fp, sl, ip, asr fp │ │ │ │ - subseq fp, r8, r4, asr #17 │ │ │ │ - subseq fp, r8, r8, lsr #17 │ │ │ │ - subseq sp, r7, ip, asr r8 │ │ │ │ - ldrheq r9, [pc], #-36 @ │ │ │ │ - subseq r8, fp, r0, asr #14 │ │ │ │ + b 5820b8 │ │ │ │ + rsbeq fp, sl, ip, asr #22 │ │ │ │ + ldrheq fp, [r8], #-132 @ 0xffffff7c │ │ │ │ + @ instruction: 0x0058b898 │ │ │ │ + subseq sp, r7, ip, asr #16 │ │ │ │ + subseq r9, pc, r4, lsr #5 │ │ │ │ + subseq r8, fp, r0, lsr r7 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0028b368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -173764,15 +173764,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 6de004 │ │ │ │ + bl 6ddffc │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 28b620 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 28b5b0 │ │ │ │ ldr r3, [pc, #600] @ 28b694 │ │ │ │ @@ -173780,15 +173780,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 28b664 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 6441f4 │ │ │ │ + bl 6441ec │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 28b3c0 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -173822,68 +173822,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 6da4cc │ │ │ │ + bl 6da4c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 28b544 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 28b494 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 6de204 │ │ │ │ + bl 6de1fc │ │ │ │ cmp r0, #0 │ │ │ │ bge 28b494 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 5830d4 │ │ │ │ + bl 5830cc │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r3, [pc, #284] @ 28b698 │ │ │ │ ldr r1, [pc, #284] @ 28b69c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 28b6a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ b 28b3c8 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5830d4 │ │ │ │ + bl 5830cc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ ldr r3, [pc, #196] @ 28b6a4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 28b6a8 │ │ │ │ ldr r3, [pc, #180] @ 28b6ac │ │ │ │ @@ -173892,31 +173892,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 28b3c8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ ldr ip, [pc, #128] @ 28b6b0 │ │ │ │ ldr r3, [pc, #128] @ 28b6b4 │ │ │ │ ldr r1, [pc, #128] @ 28b6b8 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ b 28b3c8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 28b6bc │ │ │ │ ldr r1, [pc, #80] @ 28b6c0 │ │ │ │ ldr r0, [pc, #80] @ 28b6c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -173924,26 +173924,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r0, r8, r4, ror r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r8, r4, lsr #32 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - subseq fp, r8, r0, lsl #14 │ │ │ │ - subseq fp, r8, r0, asr r6 │ │ │ │ - ldrdeq fp, [sl], #-140 @ 0xffffff74 @ │ │ │ │ - subseq fp, r8, r0, lsr r6 │ │ │ │ - ldrsbeq fp, [r8], #-92 @ 0xffffffa4 │ │ │ │ - rsbeq fp, sl, r0, ror r8 │ │ │ │ - ldrheq fp, [r8], #-88 @ 0xffffffa8 │ │ │ │ - rsbeq fp, sl, ip, lsr #16 │ │ │ │ - @ instruction: 0x0058b598 │ │ │ │ - strdeq fp, [sl], #-120 @ 0xffffff88 @ │ │ │ │ - subseq fp, r8, r4, ror #10 │ │ │ │ - subseq fp, r8, r4, ror #11 │ │ │ │ + ldrsheq fp, [r8], #-96 @ 0xffffffa0 │ │ │ │ + subseq fp, r8, r0, asr #12 │ │ │ │ + rsbeq fp, sl, ip, asr #17 │ │ │ │ + subseq fp, r8, r0, lsr #12 │ │ │ │ + subseq fp, r8, ip, asr #11 │ │ │ │ + rsbeq fp, sl, r0, ror #16 │ │ │ │ + subseq fp, r8, r8, lsr #11 │ │ │ │ + rsbeq fp, sl, ip, lsl r8 │ │ │ │ + subseq fp, r8, r8, lsl #11 │ │ │ │ + rsbeq fp, sl, r8, ror #15 │ │ │ │ + subseq fp, r8, r4, asr r5 │ │ │ │ + ldrsbeq fp, [r8], #-84 @ 0xffffffac │ │ │ │ │ │ │ │ 0028b6c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 28ba2c │ │ │ │ @@ -173975,29 +173975,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 28b8d8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ cmp r1, #0 │ │ │ │ bne 28b944 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 28b974 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ cmp r1, #0 │ │ │ │ bne 28b9a8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 28b7a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ cmp r1, #0 │ │ │ │ bne 28b9d8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 28ba34 │ │ │ │ ldr r3, [pc, #640] @ 28ba30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -174012,15 +174012,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 28ba28 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 648398 │ │ │ │ + bl 648390 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b928 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28b828 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -174036,18 +174036,18 @@ │ │ │ │ bne 28b74c │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 28b754 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 648398 │ │ │ │ + bl 648390 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6441f4 │ │ │ │ + bl 6441ec │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28b90c │ │ │ │ cmp r5, #0 │ │ │ │ bne 28b888 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -174080,15 +174080,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ b 28b7a4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 28ba08 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -174107,81 +174107,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 28b904 │ │ │ │ ldr r3, [pc, #212] @ 28ba50 │ │ │ │ ldr ip, [pc, #212] @ 28ba54 │ │ │ │ ldr lr, [pc, #212] @ 28ba58 │ │ │ │ ldr r1, [pc, #212] @ 28ba5c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 28b904 │ │ │ │ ldr r3, [pc, #176] @ 28ba60 │ │ │ │ ldr ip, [pc, #176] @ 28ba64 │ │ │ │ ldr r1, [pc, #176] @ 28ba68 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 28b904 │ │ │ │ ldr r3, [pc, #140] @ 28ba6c │ │ │ │ ldr ip, [pc, #140] @ 28ba70 │ │ │ │ ldr r1, [pc, #140] @ 28ba74 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 28b904 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 28b888 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 28b888 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ rsbseq pc, r7, r4, lsl sp @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r7, r0, asr ip @ │ │ │ │ - rsbeq fp, sl, r4, lsl #11 │ │ │ │ - subseq fp, r8, r4, asr #7 │ │ │ │ - subseq fp, r8, ip, ror #5 │ │ │ │ - rsbeq fp, sl, r4, lsl r5 │ │ │ │ - @ instruction: 0x0058b394 │ │ │ │ - subseq fp, r8, r0, lsl #5 │ │ │ │ - rsbeq fp, sl, r0, ror #9 │ │ │ │ - @ instruction: 0x0058b398 │ │ │ │ + rsbeq fp, sl, r4, ror r5 │ │ │ │ + ldrheq fp, [r8], #-52 @ 0xffffffcc │ │ │ │ + ldrsbeq fp, [r8], #-44 @ 0xffffffd4 │ │ │ │ + rsbeq fp, sl, r4, lsl #10 │ │ │ │ + subseq fp, r8, r4, lsl #7 │ │ │ │ + subseq fp, r8, r0, ror r2 │ │ │ │ + ldrdeq fp, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + subseq fp, r8, r8, lsl #7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - subseq fp, r8, ip, asr #4 │ │ │ │ - strheq fp, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ - @ instruction: 0x0058b398 │ │ │ │ - subseq fp, r8, ip, lsl r2 │ │ │ │ - rsbeq fp, sl, r0, lsl #9 │ │ │ │ - subseq fp, r8, r0, lsr #7 │ │ │ │ - subseq fp, r8, ip, ror #3 │ │ │ │ + subseq fp, r8, ip, lsr r2 │ │ │ │ + rsbeq fp, sl, r0, lsr #9 │ │ │ │ + subseq fp, r8, r8, lsl #7 │ │ │ │ + subseq fp, r8, ip, lsl #4 │ │ │ │ + rsbeq fp, sl, r0, ror r4 │ │ │ │ + @ instruction: 0x0058b390 │ │ │ │ + ldrsbeq fp, [r8], #-28 @ 0xffffffe4 │ │ │ │ │ │ │ │ 0028ba78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -174201,67 +174201,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6447bc │ │ │ │ + bl 6447b4 │ │ │ │ cmp r0, r5 │ │ │ │ blt 28bbb8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 28bb78 │ │ │ │ cmp r3, #2 │ │ │ │ beq 28bb10 │ │ │ │ cmp r3, r5 │ │ │ │ bne 28bbd8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6465ac │ │ │ │ + bl 6465a4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 28bb88 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 28bba4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6465b4 │ │ │ │ + bl 6465ac │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 646264 │ │ │ │ + bl 64625c │ │ │ │ mov r0, r6 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 63c668 │ │ │ │ + bl 63c660 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 28bb1c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6462e0 │ │ │ │ + bl 6462d8 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 28bb28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6462e0 │ │ │ │ + bl 6462d8 │ │ │ │ mov r8, r0 │ │ │ │ b 28bb28 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -174327,27 +174327,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 28bdac │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 28bd00 │ │ │ │ ldr r3, [pc, #212] @ 28bdb0 │ │ │ │ ldr r0, [pc, #212] @ 28bdb4 │ │ │ │ ldr r1, [pc, #212] @ 28bdb8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 28bdbc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -174378,27 +174378,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 28bdcc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 28bd00 │ │ │ │ - strheq fp, [sl], #-20 @ 0xffffffec @ │ │ │ │ - subseq fp, r8, r4, asr r1 │ │ │ │ - subseq sl, r8, r8, lsl pc │ │ │ │ + rsbeq fp, sl, r4, lsr #3 │ │ │ │ + subseq fp, r8, r4, asr #2 │ │ │ │ + subseq sl, r8, r8, lsl #30 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - rsbeq fp, sl, r4, lsl #3 │ │ │ │ - subseq fp, r8, r4, ror #1 │ │ │ │ - subseq sl, r8, r4, ror #29 │ │ │ │ + rsbeq fp, sl, r4, ror r1 │ │ │ │ + ldrsbeq fp, [r8], #-4 │ │ │ │ + ldrsbeq sl, [r8], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - rsbeq fp, sl, r8, ror #1 │ │ │ │ - subseq fp, r8, r8, rrx │ │ │ │ - subseq sl, r8, r8, asr #28 │ │ │ │ + ldrdeq fp, [sl], #-8 @ │ │ │ │ + subseq fp, r8, r8, asr r0 │ │ │ │ + subseq sl, r8, r8, lsr lr │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 0028bdd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174693,25 +174693,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 1e2e30 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 6de204 │ │ │ │ + bl 6de1fc │ │ │ │ ldr fp, [pc, #440] @ 28c460 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 28c330 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 28c330 │ │ │ │ @@ -174732,15 +174732,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 28c324 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r3, [pc, #328] @ 28c464 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 28c374 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 28c2d8 │ │ │ │ @@ -174793,46 +174793,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 28c47c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28c3a0 │ │ │ │ ldr r0, [pc, #64] @ 28c480 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28c3a0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [r7], #-16 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r7, r8, asr r1 @ │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ rsbseq pc, r7, r0, asr #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, ip, lsl r7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq sl, [r8], #-152 @ 0xffffff68 │ │ │ │ - subseq sl, r8, r0, lsr #20 │ │ │ │ + subseq sl, r8, r8, ror #19 │ │ │ │ + subseq sl, r8, r0, lsl sl │ │ │ │ │ │ │ │ 0028c484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -174852,15 +174852,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 648448 │ │ │ │ + bl 648440 │ │ │ │ ldr r8, [pc, #800] @ 28c814 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c58c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -174914,15 +174914,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 28c514 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -174982,32 +174982,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 28c83c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28c540 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -175050,31 +175050,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 28c840 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28c540 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r7, r8, asr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, r7, ip, lsl #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq lr, [r7], #-228 @ 0xffffff1c @ │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, r0, lsl ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r8, ip, ror r7 │ │ │ │ - ldrsbeq sl, [r8], #-108 @ 0xffffff94 │ │ │ │ + subseq sl, r8, ip, ror #14 │ │ │ │ + subseq sl, r8, ip, asr #13 │ │ │ │ │ │ │ │ 0028c844 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -175093,15 +175093,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq sl, sl, ip, ror r6 │ │ │ │ + rsbeq sl, sl, ip, ror #12 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -175109,15 +175109,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 28c8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r7, r0, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 28c978 │ │ │ │ mov r4, r1 │ │ │ │ @@ -175127,15 +175127,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -175145,18 +175145,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 28c96c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584c04 │ │ │ │ - strdeq sl, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq sl, r8, r8, ror #11 │ │ │ │ - subseq sl, r8, r0, lsl #12 │ │ │ │ + b 584bfc │ │ │ │ + rsbeq sl, sl, r0, ror #11 │ │ │ │ + ldrsbeq sl, [r8], #-88 @ 0xffffffa8 │ │ │ │ + ldrsheq sl, [r8], #-80 @ 0xffffffb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 28cbf0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 28cbf4 │ │ │ │ @@ -175164,15 +175164,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 28cbfc │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -175214,15 +175214,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 28cbb8 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6e0dc4 │ │ │ │ + bl 6e0dbc │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 28cabc │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -175295,27 +175295,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 28caa8 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6e0dc4 │ │ │ │ + bl 6e0dbc │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 28cabc │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 28caa8 │ │ │ │ - rsbeq sl, sl, r8, asr r5 │ │ │ │ - subseq sl, r8, r4, ror r5 │ │ │ │ - @ instruction: 0x0058a594 │ │ │ │ - strdeq sl, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sl, sl, r8, asr #10 │ │ │ │ + subseq sl, r8, r4, ror #10 │ │ │ │ + subseq sl, r8, r4, lsl #11 │ │ │ │ + rsbeq sl, sl, r0, ror #9 │ │ │ │ bge fed376b4 <__bss_end__@@Base+0xfe256978> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -175385,17 +175385,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 28cd40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bge fed377e4 <__bss_end__@@Base+0xfe256aa8> │ │ │ │ - rsbeq sl, sl, r4, ror #3 │ │ │ │ - subseq sl, r8, ip, lsl #4 │ │ │ │ - subseq sl, r8, ip, lsr #4 │ │ │ │ + ldrdeq sl, [sl], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq sl, [r8], #-28 @ 0xffffffe4 │ │ │ │ + subseq sl, r8, ip, lsl r2 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 28ce90 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -175404,25 +175404,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 28ce94 │ │ │ │ ldr r1, [pc, #292] @ 28ce98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #272] @ 28ce9c │ │ │ │ ldr r1, [pc, #272] @ 28cea0 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #240] @ 28cea4 │ │ │ │ ldr r1, [pc, #240] @ 28cea8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 28ceac │ │ │ │ @@ -175459,44 +175459,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #112] @ 28ced8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sl, sl, r0, lsr #3 │ │ │ │ - subseq fp, r7, r8, asr #27 │ │ │ │ - subseq r7, pc, r4, lsr #16 │ │ │ │ - subseq sl, r8, r0, ror r1 │ │ │ │ - subseq sl, r8, r8, lsl #3 │ │ │ │ + @ instruction: 0x006aa190 │ │ │ │ + ldrheq fp, [r7], #-216 @ 0xffffff28 │ │ │ │ + subseq r7, pc, r4, lsl r8 @ │ │ │ │ + subseq sl, r8, r0, ror #2 │ │ │ │ + subseq sl, r8, r8, ror r1 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - subseq sl, r8, r4, lsr r1 │ │ │ │ + subseq sl, r8, r4, lsr #2 │ │ │ │ ldrsbeq r0, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ rsbseq r7, r0, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 28cffc │ │ │ │ @@ -175582,28 +175582,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r9, [sl], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r9, r8, r4, lsl #30 │ │ │ │ - ldrsheq r9, [r8], #-224 @ 0xffffff20 │ │ │ │ + rsbeq r9, sl, r0, asr #29 │ │ │ │ + ldrsheq r9, [r8], #-228 @ 0xffffff1c │ │ │ │ + subseq r9, r8, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 28d0ec │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -175612,28 +175612,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, sl, r8, asr lr │ │ │ │ - subseq r9, r8, ip, lsl #29 │ │ │ │ - subseq r9, r8, r8, ror lr │ │ │ │ + rsbeq r9, sl, r8, asr #28 │ │ │ │ + subseq r9, r8, ip, ror lr │ │ │ │ + subseq r9, r8, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 28d18c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 28d190 │ │ │ │ @@ -175641,15 +175641,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 28d160 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -175663,32 +175663,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, sl, r4, ror #27 │ │ │ │ - subseq r9, r8, r8, lsl #28 │ │ │ │ - subseq r9, r8, ip, lsl lr │ │ │ │ + ldrdeq r9, [sl], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsheq r9, [r8], #-216 @ 0xffffff28 │ │ │ │ + subseq r9, r8, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 28d274 │ │ │ │ ldr r2, [pc, #196] @ 28d278 │ │ │ │ ldr r1, [pc, #196] @ 28d27c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r9, [pc, #164] @ 28d280 │ │ │ │ ldr r8, [pc, #164] @ 28d284 │ │ │ │ ldr r7, [pc, #164] @ 28d288 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -175696,42 +175696,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 28d208 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 28d254 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 6e1000 │ │ │ │ + bl 6e0ff8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28d1fc │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 6e154c │ │ │ │ + bl 6e1544 │ │ │ │ cmp r4, r6 │ │ │ │ bne 28d208 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r9, sl, r8, asr #26 │ │ │ │ - subseq r9, r8, ip, ror #26 │ │ │ │ - subseq r9, r8, r0, lsl #27 │ │ │ │ + rsbeq r9, sl, r8, lsr sp │ │ │ │ + subseq r9, r8, ip, asr sp │ │ │ │ + subseq r9, r8, r0, ror sp │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -175750,15 +175750,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 28d5b8 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 28d5bc │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -175779,15 +175779,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 28d458 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 6e083c │ │ │ │ + bl 6e0834 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 28d4ac │ │ │ │ mov r5, r1 │ │ │ │ b 28d4a4 │ │ │ │ tst r5, #1 │ │ │ │ @@ -175926,21 +175926,21 @@ │ │ │ │ b 28d4f4 │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 28d4f4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, sl, r4, asr ip │ │ │ │ + rsbeq r9, sl, r4, asr #24 │ │ │ │ rsbseq lr, r7, r4, asr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r9, r8, r0, ror #24 │ │ │ │ - subseq r9, r8, ip, asr #24 │ │ │ │ - rsbeq r9, sl, r3, ror #23 │ │ │ │ - ldrdeq r9, [sl], #-162 @ 0xffffff5e @ │ │ │ │ + subseq r9, r8, r0, asr ip │ │ │ │ + subseq r9, r8, ip, lsr ip │ │ │ │ + ldrdeq r9, [sl], #-179 @ 0xffffff4d @ │ │ │ │ + rsbeq r9, sl, r2, asr #21 │ │ │ │ @ instruction: 0x0077df9c │ │ │ │ rsbseq sp, r7, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 28d60c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -175980,32 +175980,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 7e4ef0 │ │ │ │ + b 7e4ee8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 7cab30 │ │ │ │ + bl 7cab28 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 7cab30 │ │ │ │ + bl 7cab28 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -176016,60 +176016,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 28d714 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ tst r1, #1 │ │ │ │ bne 28d744 │ │ │ │ tst r1, #2 │ │ │ │ beq 28d7a0 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28d7a0 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28d764 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 28d71c │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 28d78c │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 28d71c │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ tst r1, #8 │ │ │ │ beq 28d7b4 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 28d704 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 28d89c │ │ │ │ @@ -176081,30 +176081,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 6e0a80 │ │ │ │ + bl 6e0a78 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 6e0a80 │ │ │ │ + bl 6e0a78 │ │ │ │ ldr r2, [pc, #72] @ 28d8a4 │ │ │ │ ldr r3, [pc, #64] @ 28d8a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -176153,47 +176153,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 28da10 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 8070d4 │ │ │ │ + bl 8070cc │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8070dc │ │ │ │ + bl 8070d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 807320 │ │ │ │ + bl 807318 │ │ │ │ mov sl, r0 │ │ │ │ - bl 8075b4 │ │ │ │ + bl 8075ac │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 28daec │ │ │ │ - bl 807320 │ │ │ │ + bl 807318 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8078e0 │ │ │ │ + bl 8078d8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 8070dc │ │ │ │ + bl 8070d4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 807188 │ │ │ │ - bl 8078e0 │ │ │ │ + bl 807180 │ │ │ │ + bl 8078d8 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 6e0a80 │ │ │ │ + bl 6e0a78 │ │ │ │ ldr r3, [pc, #304] @ 28daf0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28da28 │ │ │ │ ldr r2, [pc, #288] @ 28daf4 │ │ │ │ ldr r3, [pc, #268] @ 28dae4 │ │ │ │ @@ -176236,51 +176236,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 28db0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28d9cc │ │ │ │ ldr r0, [pc, #80] @ 28db10 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28d9cc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r7, ip, lsr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r7, r4, lsr #22 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sp, r7, r8, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r2, r0, r4, ror lr │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r8, ip, asr #11 │ │ │ │ - subseq r9, r8, r8, lsl #12 │ │ │ │ + ldrheq r9, [r8], #-92 @ 0xffffffa4 │ │ │ │ + ldrsheq r9, [r8], #-88 @ 0xffffffa8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 28dc5c │ │ │ │ ldr r2, [pc, #304] @ 28dc60 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -176289,19 +176289,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 6e0a80 │ │ │ │ + bl 6e0a78 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 28dbe4 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -176347,29 +176347,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 28dbcc │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #32] @ 28dc68 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e4ea0 │ │ │ │ + bl 7e4e98 │ │ │ │ b 28dbe4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sp, [r7], #-128 @ 0xffffff80 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r7, r0, lsl r8 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 28dc78 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r6, r0, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -176387,29 +176387,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 7ca5b4 │ │ │ │ + bl 7ca5ac │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 7ca5b4 │ │ │ │ + bl 7ca5ac │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, r4 │ │ │ │ bl 28db14 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -176443,21 +176443,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e154c │ │ │ │ + bl 6e1544 │ │ │ │ mov r0, r4 │ │ │ │ bl 28d8a8 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e0a80 │ │ │ │ + bl 6e0a78 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 28db14 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -176479,15 +176479,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e169c │ │ │ │ ldr r2, [pc, #80] @ 28de90 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e16e8 │ │ │ │ + bl 6e16e0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -176510,32 +176510,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 28df0c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr lr, [pc, #60] @ 28df10 │ │ │ │ ldr ip, [pc, #60] @ 28df14 │ │ │ │ ldr r1, [pc, #60] @ 28df18 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5809e0 │ │ │ │ - strheq r9, [sl], #-0 @ │ │ │ │ - subseq sl, r7, ip, ror ip │ │ │ │ - ldrsbeq r6, [pc], #-108 @ │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r9, sl, r0, lsr #1 │ │ │ │ + subseq sl, r7, ip, ror #24 │ │ │ │ + subseq r6, pc, ip, asr #13 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ rsbseq pc, r5, ip, lsr r8 @ │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 28df54 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -176570,26 +176570,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cab40 │ │ │ │ + bl 7cab38 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 28dfe0 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 28d6dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ca61c │ │ │ │ + bl 7ca614 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 28dfcc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 28e0fc │ │ │ │ @@ -176598,40 +176598,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ ldr ip, [pc, #196] @ 28e108 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ ldr r1, [pc, #152] @ 28e10c │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ ldr r0, [pc, #120] @ 28e110 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 2a66e8 │ │ │ │ ldr r0, [pc, #104] @ 28e114 │ │ │ │ ldr r3, [pc, #104] @ 28e118 │ │ │ │ @@ -176640,28 +176640,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e154c │ │ │ │ + bl 6e1544 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 7ca5cc │ │ │ │ + bl 7ca5c4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 7ca5cc │ │ │ │ + bl 7ca5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 28dc7c │ │ │ │ - rsbeq r8, sl, r8, asr pc │ │ │ │ - subseq r9, r8, r4, ror r1 │ │ │ │ - @ instruction: 0x005d7494 │ │ │ │ + rsbeq r8, sl, r8, asr #30 │ │ │ │ + subseq r9, r8, r4, ror #2 │ │ │ │ + subseq r7, sp, r4, lsl #9 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -176675,46 +176675,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 6e15ac │ │ │ │ + bl 6e15a4 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 28e18c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 28e1a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 7ca614 │ │ │ │ + bl 7ca60c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 7ca614 │ │ │ │ + bl 7ca60c │ │ │ │ ldr r0, [pc, #28] @ 28e1dc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a68a8 │ │ │ │ - rsbeq r8, sl, r4, lsr #28 │ │ │ │ - subseq r9, r8, r4, asr #32 │ │ │ │ - subseq r7, sp, r4, ror #6 │ │ │ │ + rsbeq r8, sl, r4, lsl lr │ │ │ │ + subseq r9, r8, r4, lsr r0 │ │ │ │ + subseq r7, sp, r4, asr r3 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -176732,41 +176732,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 28e28c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 7e4ea0 │ │ │ │ + bl 7e4e98 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 28d6dc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 28e22c │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 7cab40 │ │ │ │ + bl 7cab38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28e278 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca61c │ │ │ │ + bl 7ca614 │ │ │ │ b 28e284 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -176817,15 +176817,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 28e324 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e0820 │ │ │ │ + bl 6e0818 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28e3b8 │ │ │ │ cmn r0, #1 │ │ │ │ bne 28e334 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -176837,15 +176837,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 28e4d0 │ │ │ │ ldr r2, [pc, #356] @ 28e53c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e16e8 │ │ │ │ + bl 6e16e0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 28e334 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -176853,19 +176853,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cab30 │ │ │ │ + bl 7cab28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28e4ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ca798 │ │ │ │ + bl 7ca790 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 28e368 │ │ │ │ tst r3, #32 │ │ │ │ @@ -176875,15 +176875,15 @@ │ │ │ │ bne 28e378 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 28d6dc │ │ │ │ b 28e378 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -176924,26 +176924,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rsbeq r8, sl, ip, lsr #21 │ │ │ │ - ldrsheq r8, [r8], #-192 @ 0xffffff40 │ │ │ │ - subseq r8, r8, r8, lsr sp │ │ │ │ - rsbeq r8, sl, r8, lsl #21 │ │ │ │ - subseq r8, r8, ip, asr #25 │ │ │ │ - subseq r8, r8, r4, lsr sp │ │ │ │ - rsbeq r8, sl, r4, ror #20 │ │ │ │ - subseq r8, r8, r8, lsr #25 │ │ │ │ - ldrsbeq r8, [r8], #-196 @ 0xffffff3c │ │ │ │ - rsbeq r8, sl, r0, asr #20 │ │ │ │ + @ instruction: 0x006a8a9c │ │ │ │ + subseq r8, r8, r0, ror #25 │ │ │ │ + subseq r8, r8, r8, lsr #26 │ │ │ │ + rsbeq r8, sl, r8, ror sl │ │ │ │ + ldrheq r8, [r8], #-204 @ 0xffffff34 │ │ │ │ + subseq r8, r8, r4, lsr #26 │ │ │ │ + rsbeq r8, sl, r4, asr sl │ │ │ │ + @ instruction: 0x00588c98 │ │ │ │ + subseq r8, r8, r4, asr #25 │ │ │ │ + rsbeq r8, sl, r0, lsr sl │ │ │ │ + subseq r8, r8, r4, ror ip │ │ │ │ subseq r8, r8, r4, lsl #25 │ │ │ │ - @ instruction: 0x00588c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -176984,15 +176984,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 28e71c │ │ │ │ ldr r2, [pc, #284] @ 28e740 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 6e16e8 │ │ │ │ + bl 6e16e0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -177021,29 +177021,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 28e638 │ │ │ │ ldr r0, [pc, #128] @ 28e744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 28e700 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 28e690 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 28e690 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 28e690 │ │ │ │ ldr r0, [pc, #76] @ 28e748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -177053,19 +177053,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 28e758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - subseq r8, r8, ip, lsr #23 │ │ │ │ - subseq r8, r8, r4, lsr fp │ │ │ │ - rsbeq r8, sl, ip, lsr r8 │ │ │ │ - subseq r8, r8, ip, ror sl │ │ │ │ - subseq r8, r8, r4, ror #21 │ │ │ │ + @ instruction: 0x00588b9c │ │ │ │ + subseq r8, r8, r4, lsr #22 │ │ │ │ + rsbeq r8, sl, ip, lsr #16 │ │ │ │ + subseq r8, r8, ip, ror #20 │ │ │ │ + ldrsbeq r8, [r8], #-164 @ 0xffffff5c │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -177216,15 +177216,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 28e818 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 6e0a80 │ │ │ │ + bl 6e0a78 │ │ │ │ b 28e818 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 28e818 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -177234,15 +177234,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28e818 │ │ │ │ mov r0, r6 │ │ │ │ bl 28d7c8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #756] @ 28ed18 │ │ │ │ ldr r3, [pc, #724] @ 28ecfc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -177251,24 +177251,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 7ca5b4 │ │ │ │ + bl 7ca5ac │ │ │ │ b 28e90c │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 28ebe4 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -177314,22 +177314,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 28ed2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28e7e4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 28e8b0 │ │ │ │ tst r3, #15 │ │ │ │ beq 28e818 │ │ │ │ b 28e8c0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -177347,15 +177347,15 @@ │ │ │ │ b 28e960 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 7ca5b4 │ │ │ │ + bl 7ca5ac │ │ │ │ b 28e914 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 28ed30 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -177384,68 +177384,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 28ec1c │ │ │ │ b 28e8e4 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cab40 │ │ │ │ + bl 7cab38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ecc8 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ca61c │ │ │ │ + bl 7ca614 │ │ │ │ b 28eaa4 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 28e8c0 │ │ │ │ b 28e8ac │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 28e960 │ │ │ │ ldr r0, [pc, #128] @ 28ed38 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28e7e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ca798 │ │ │ │ + bl 7ca790 │ │ │ │ b 28ec7c │ │ │ │ ldr r3, [pc, #96] @ 28ed3c │ │ │ │ ldr r1, [pc, #96] @ 28ed40 │ │ │ │ ldr r0, [pc, #96] @ 28ed44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 28ed48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq ip, r7, r8, ror ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r7, ip, lsr ip │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r8, sl, r8, asr r7 │ │ │ │ + rsbeq r8, sl, r8, asr #14 │ │ │ │ ldrsbeq ip, [r7], #-188 @ 0xffffff44 @ │ │ │ │ rsbseq ip, r7, r4, lsr fp │ │ │ │ @ instruction: 0x0077ca94 │ │ │ │ ldrsbeq ip, [r7], #-152 @ 0xffffff68 @ │ │ │ │ rsbseq ip, r7, r8, lsr #18 │ │ │ │ andeq r2, r0, ip, lsl #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r8, r4, asr r7 │ │ │ │ + subseq r8, r8, r4, asr #14 │ │ │ │ ldrsheq ip, [r7], #-124 @ 0xffffff84 @ │ │ │ │ ldrheq ip, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - subseq r8, r8, r4, asr #12 │ │ │ │ - rsbeq r8, sl, r4, lsl #5 │ │ │ │ - subseq r8, r8, r4, asr #9 │ │ │ │ - subseq r8, r8, r0, asr #11 │ │ │ │ + subseq r8, r8, r4, lsr r6 │ │ │ │ + rsbeq r8, sl, r4, ror r2 │ │ │ │ + ldrheq r8, [r8], #-68 @ 0xffffffbc │ │ │ │ + ldrheq r8, [r8], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -177562,15 +177562,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 28d6dc │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 28edec │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 6e0dc4 │ │ │ │ + bl 6e0dbc │ │ │ │ b 28edec │ │ │ │ ldr r3, [pc, #412] @ 28f0e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ee00 │ │ │ │ ldr r3, [pc, #396] @ 28f0e8 │ │ │ │ @@ -177586,22 +177586,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 28f0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28ee00 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 28efec │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -177615,15 +177615,15 @@ │ │ │ │ bl 28db14 │ │ │ │ b 28efc8 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 28edec │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab30 │ │ │ │ + bl 7cab28 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 28f090 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28f05c │ │ │ │ @@ -177633,31 +177633,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 28ef20 │ │ │ │ ldr r0, [pc, #168] @ 28f0f4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 28ee00 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 7e4ea0 │ │ │ │ + bl 7e4e98 │ │ │ │ b 28f038 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca798 │ │ │ │ + bl 7ca790 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 28f020 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 28f0f8 │ │ │ │ ldr r1, [pc, #72] @ 28f0fc │ │ │ │ ldr r0, [pc, #72] @ 28f100 │ │ │ │ @@ -177666,50 +177666,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq ip, r7, r8, lsl #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r7, r0, asr r6 │ │ │ │ - rsbeq r8, sl, pc, lsl #3 │ │ │ │ + rsbeq r8, sl, pc, ror r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq ip, [r7], #-84 @ 0xffffffac @ │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r8, r8, ror r3 │ │ │ │ - subseq r8, r8, r4, lsl r3 │ │ │ │ - strheq r7, [sl], #-224 @ 0xffffff20 @ │ │ │ │ - ldrsheq r8, [r8], #-0 │ │ │ │ - subseq r8, r8, ip, ror #3 │ │ │ │ + subseq r8, r8, r8, ror #6 │ │ │ │ + subseq r8, r8, r4, lsl #6 │ │ │ │ + rsbeq r7, sl, r0, lsr #29 │ │ │ │ + subseq r8, r8, r0, ror #1 │ │ │ │ + ldrsbeq r8, [r8], #-28 @ 0xffffffe4 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 28f118 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5887b0 │ │ │ │ + b 5887a8 │ │ │ │ ldrsbeq r5, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 28f1a4 │ │ │ │ ldr r2, [pc, #112] @ 28f1a8 │ │ │ │ ldr r1, [pc, #112] @ 28f1ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #84] @ 28f1b0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #68] @ 28f1b4 │ │ │ │ ldr r2, [pc, #68] @ 28f1b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -177717,17 +177717,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r7, sl, r0, lsr #29 │ │ │ │ - ldrsheq r9, [r7], #-144 @ 0xffffff70 │ │ │ │ - subseq r5, pc, r0, asr r4 @ │ │ │ │ + @ instruction: 0x006a7e90 │ │ │ │ + subseq r9, r7, r0, ror #19 │ │ │ │ + subseq r5, pc, r0, asr #8 │ │ │ │ rsbseq lr, r5, r4, ror ip │ │ │ │ rsbseq r5, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177739,15 +177739,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 28f24c │ │ │ │ ldr r1, [pc, #96] @ 28f250 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #76] @ 28f254 │ │ │ │ ldr r2, [pc, #76] @ 28f258 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -177758,17 +177758,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - rsbeq r7, sl, r8, lsl #28 │ │ │ │ - ldrsbeq r8, [r8], #-44 @ 0xffffffd4 │ │ │ │ - ldrsheq r8, [r8], #-36 @ 0xffffffdc │ │ │ │ + strdeq r7, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + subseq r8, r8, ip, asr #5 │ │ │ │ + subseq r8, r8, r4, ror #5 │ │ │ │ ldrsheq ip, [r7], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 28f2fc │ │ │ │ @@ -177780,15 +177780,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 28f300 │ │ │ │ ldr r1, [pc, #116] @ 28f304 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #92] @ 28f308 │ │ │ │ ldr r2, [pc, #92] @ 28f30c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -177803,17 +177803,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - rsbeq r7, sl, r8, ror #26 │ │ │ │ - subseq r8, r8, ip, lsr r2 │ │ │ │ - subseq r8, r8, r8, asr r2 │ │ │ │ + rsbeq r7, sl, r8, asr sp │ │ │ │ + subseq r8, r8, ip, lsr #4 │ │ │ │ + subseq r8, r8, r8, asr #4 │ │ │ │ rsbseq ip, r7, r0, asr r1 │ │ │ │ andeq r1, r0, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 28f3a4 │ │ │ │ @@ -177823,42 +177823,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 28f3a8 │ │ │ │ ldr r1, [pc, #108] @ 28f3ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #88] @ 28f3b0 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58c6e4 │ │ │ │ + bl 58c6dc │ │ │ │ ldr r2, [pc, #56] @ 28f3b4 │ │ │ │ ldr r1, [pc, #56] @ 28f3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580c24 │ │ │ │ - strheq r7, [sl], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x00588190 │ │ │ │ - subseq r8, r8, r8, lsr #3 │ │ │ │ - subseq r6, sp, ip, asr r1 │ │ │ │ - ldrheq r9, [r7], #-124 @ 0xffffff84 │ │ │ │ - subseq r5, pc, ip, lsl r2 @ │ │ │ │ + b 580c1c │ │ │ │ + rsbeq r7, sl, r4, lsr #25 │ │ │ │ + subseq r8, r8, r0, lsl #3 │ │ │ │ + @ instruction: 0x00588198 │ │ │ │ + subseq r6, sp, ip, asr #2 │ │ │ │ + subseq r9, r7, ip, lsr #15 │ │ │ │ + subseq r5, pc, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 28f508 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -177867,28 +177867,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #268] @ 28f514 │ │ │ │ ldr r1, [pc, #268] @ 28f518 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5820c0 │ │ │ │ + bl 5820b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28f45c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -177915,42 +177915,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r6 │ │ │ │ bl 2a76e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2a75e4 │ │ │ │ - rsbeq r7, sl, r8, lsl #24 │ │ │ │ - subseq r8, r8, r4, ror #1 │ │ │ │ - subseq r8, r8, r0, lsl #2 │ │ │ │ - subseq r9, r7, ip, lsr #14 │ │ │ │ - subseq r5, pc, ip, lsl #3 │ │ │ │ + strdeq r7, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r8, [r8], #-4 │ │ │ │ + ldrsheq r8, [r8], #-0 │ │ │ │ + subseq r9, r7, ip, lsl r7 │ │ │ │ + subseq r5, pc, ip, ror r1 @ │ │ │ │ rsbseq r4, r0, ip, ror pc │ │ │ │ - subseq r6, sp, r4, lsl r0 │ │ │ │ - subseq r8, r8, r0, asr r0 │ │ │ │ - subseq r8, r8, r4, rrx │ │ │ │ + subseq r6, sp, r4 │ │ │ │ + subseq r8, r8, r0, asr #32 │ │ │ │ + subseq r8, r8, r4, asr r0 │ │ │ │ │ │ │ │ 0028f52c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 28f724 │ │ │ │ @@ -177958,143 +177958,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 28f728 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r2, [pc, #448] @ 28f72c │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #424] @ 28f730 │ │ │ │ ldr r6, [pc, #424] @ 28f734 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 28f738 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 28f73c │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58020c │ │ │ │ + bl 580204 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #340] @ 28f740 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5802bc │ │ │ │ + bl 5802b4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #304] @ 28f744 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2a6290 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 582048 │ │ │ │ + bl 582040 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #232] @ 28f748 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 28f74c │ │ │ │ ldr r6, [pc, #228] @ 28f750 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58020c │ │ │ │ + bl 580204 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #184] @ 28f754 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2a7b9c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 2a7324 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #0 │ │ │ │ bl 2a7768 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subseq r7, r8, r8, lsr #31 │ │ │ │ - rsbeq r7, sl, r0, lsl #21 │ │ │ │ - subseq r7, r8, r8, asr pc │ │ │ │ - subseq r9, r7, ip, lsr #11 │ │ │ │ - subseq r5, pc, ip │ │ │ │ + @ instruction: 0x00587f98 │ │ │ │ + rsbeq r7, sl, r0, ror sl │ │ │ │ + subseq r7, r8, r8, asr #30 │ │ │ │ + @ instruction: 0x0057959c │ │ │ │ + ldrsheq r4, [pc], #-252 @ │ │ │ │ rsbseq fp, r7, r0, asr lr │ │ │ │ - subseq r7, r8, ip, asr pc │ │ │ │ - subseq r7, r8, r0, lsr #27 │ │ │ │ - strheq r0, [r0], #-8 @ │ │ │ │ - @ instruction: 0x00587e90 │ │ │ │ - subseq r8, r8, r4, asr r9 │ │ │ │ - subseq r7, r8, r4, lsr #29 │ │ │ │ + subseq r7, r8, ip, asr #30 │ │ │ │ + @ instruction: 0x00587d90 │ │ │ │ + rsbeq r0, r0, r8, lsr #1 │ │ │ │ + subseq r7, r8, r0, lsl #29 │ │ │ │ + subseq r8, r8, r4, asr #18 │ │ │ │ + @ instruction: 0x00587e94 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ ldr r0, [pc, #4] @ 28f764 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r4, r0, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 28f864 │ │ │ │ @@ -178105,18 +178105,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5820c0 │ │ │ │ + bl 5820b8 │ │ │ │ ldr r7, [pc, #172] @ 28f870 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28f7ec │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -178143,27 +178143,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3529b0 │ │ │ │ - rsbeq r7, sl, r0, lsl #17 │ │ │ │ - subseq r9, r7, r0, lsr #7 │ │ │ │ - ldrsheq r4, [pc], #-220 @ │ │ │ │ + rsbeq r7, sl, r0, ror r8 │ │ │ │ + @ instruction: 0x00579390 │ │ │ │ + subseq r4, pc, ip, ror #27 │ │ │ │ rsbseq fp, r7, ip, lsr ip │ │ │ │ - subseq r5, sp, r0, lsr #25 │ │ │ │ + @ instruction: 0x005d5c90 │ │ │ │ andeq r1, r0, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 28f960 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -178172,25 +178172,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 28f964 │ │ │ │ ldr r1, [pc, #188] @ 28f968 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #168] @ 28f96c │ │ │ │ ldr r1, [pc, #168] @ 28f970 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #136] @ 28f974 │ │ │ │ ldr r3, [pc, #136] @ 28f978 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -178202,31 +178202,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 28f984 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, sl, ip, ror r7 │ │ │ │ - @ instruction: 0x00579290 │ │ │ │ - subseq r4, pc, ip, ror #25 │ │ │ │ - subseq r4, r8, r0, asr #31 │ │ │ │ - subseq lr, r7, r0, asr #29 │ │ │ │ + rsbeq r7, sl, ip, ror #14 │ │ │ │ + subseq r9, r7, r0, lsl #5 │ │ │ │ + ldrsbeq r4, [pc], #-204 @ │ │ │ │ + ldrheq r4, [r8], #-240 @ 0xffffff10 │ │ │ │ + ldrheq lr, [r7], #-224 @ 0xffffff20 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ rsbseq r4, r0, r8, ror #23 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ rsbseq lr, r5, r8, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -178239,23 +178239,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 582224 │ │ │ │ + bl 588e2c │ │ │ │ + bl 58221c │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584f0c │ │ │ │ - rsbeq r7, sl, r8, ror #12 │ │ │ │ - subseq r9, r7, r8, lsl #3 │ │ │ │ - subseq r4, pc, r8, ror #23 │ │ │ │ + b 584f04 │ │ │ │ + rsbeq r7, sl, r8, asr r6 │ │ │ │ + subseq r9, r7, r8, ror r1 │ │ │ │ + ldrsbeq r4, [pc], #-184 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 28fa78 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -178263,52 +178263,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 28fa7c │ │ │ │ ldr r1, [pc, #104] @ 28fa80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #84] @ 28fa84 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c6e4 │ │ │ │ + bl 58c6dc │ │ │ │ ldr r2, [pc, #56] @ 28fa88 │ │ │ │ ldr r1, [pc, #56] @ 28fa8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580c24 │ │ │ │ - rsbeq r7, sl, r0, lsl r6 │ │ │ │ + b 580c1c │ │ │ │ + rsbeq r7, sl, r0, lsl #12 │ │ │ │ + subseq r7, r8, r8, lsl #22 │ │ │ │ subseq r7, r8, r8, lsl fp │ │ │ │ - subseq r7, r8, r8, lsr #22 │ │ │ │ - subseq r5, sp, r4, lsl #21 │ │ │ │ - subseq r9, r7, r8, ror #1 │ │ │ │ - subseq r4, pc, r8, asr #22 │ │ │ │ + subseq r5, sp, r4, ror sl │ │ │ │ + ldrsbeq r9, [r7], #-8 │ │ │ │ + subseq r4, pc, r8, lsr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 28fabc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ @ instruction: 0x00704a9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 28fba4 │ │ │ │ ldr r2, [pc, #204] @ 28fba8 │ │ │ │ @@ -178316,25 +178316,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #172] @ 28fbb0 │ │ │ │ ldr r1, [pc, #172] @ 28fbb4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #140] @ 28fbb8 │ │ │ │ ldr r2, [pc, #140] @ 28fbbc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 28fbc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -178347,31 +178347,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, sl, r8, ror #10 │ │ │ │ - subseq r9, r7, r0, asr r0 │ │ │ │ - ldrheq r4, [pc], #-160 @ │ │ │ │ - subseq r4, r8, r0, lsl #27 │ │ │ │ - subseq lr, r7, r0, lsl #25 │ │ │ │ + rsbeq r7, sl, r8, asr r5 │ │ │ │ + subseq r9, r7, r0, asr #32 │ │ │ │ + subseq r4, pc, r0, lsr #21 │ │ │ │ + subseq r4, r8, r0, ror sp │ │ │ │ + subseq lr, r7, r0, ror ip │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ rsbseq r4, r0, r8, lsl #20 │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ rsbseq lr, r5, r4, lsl r4 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -178398,16 +178398,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r7, sl, r4, lsr #8 │ │ │ │ - subseq r7, r8, ip, lsr #18 │ │ │ │ + rsbeq r7, sl, r4, lsl r4 │ │ │ │ + subseq r7, r8, ip, lsl r9 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -178430,19 +178430,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 582224 │ │ │ │ + bl 588e2c │ │ │ │ + bl 58221c │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 28fcac │ │ │ │ @@ -178450,35 +178450,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r7, sl, r4, asr #7 │ │ │ │ - subseq r8, r7, r8, lsr #29 │ │ │ │ - subseq r4, pc, r8, lsl #18 │ │ │ │ + strheq r7, [sl], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x00578e98 │ │ │ │ + ldrsheq r4, [pc], #-136 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #500] @ 28ff38 │ │ │ │ ldr r2, [pc, #500] @ 28ff3c │ │ │ │ ldr r1, [pc, #500] @ 28ff40 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr fp, [pc, #472] @ 28ff44 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 28ff10 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -178495,15 +178495,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3529b0 │ │ │ │ ldr r3, [pc, #360] @ 28ff4c │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -178526,18 +178526,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 5820c0 │ │ │ │ + bl 5820b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28ff24 │ │ │ │ ldr r0, [pc, #248] @ 28ff58 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -178554,21 +178554,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -178588,23 +178588,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 28fd8c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 28fc48 │ │ │ │ bl 28fc08 │ │ │ │ - rsbeq r7, sl, r0, lsl #6 │ │ │ │ - subseq r4, r8, r4, lsr fp │ │ │ │ - subseq lr, r7, r4, lsr sl │ │ │ │ + strdeq r7, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + subseq r4, r8, r4, lsr #22 │ │ │ │ + subseq lr, r7, r4, lsr #20 │ │ │ │ @ instruction: 0x0077b694 │ │ │ │ - subseq r7, r8, r0, asr #15 │ │ │ │ - rsbeq r7, sl, r4, ror #4 │ │ │ │ - subseq r8, r7, r0, asr #26 │ │ │ │ - @ instruction: 0x005f4794 │ │ │ │ - subseq r7, r8, r8, lsl r7 │ │ │ │ + ldrheq r7, [r8], #-112 @ 0xffffff90 │ │ │ │ + rsbeq r7, sl, r4, asr r2 │ │ │ │ + subseq r8, r7, r0, lsr sp │ │ │ │ + subseq r4, pc, r4, lsl #15 │ │ │ │ + subseq r7, r8, r8, lsl #14 │ │ │ │ andeq r1, r0, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 290048 │ │ │ │ ldr r2, [pc, #208] @ 29004c │ │ │ │ @@ -178612,25 +178612,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #176] @ 290054 │ │ │ │ ldr r1, [pc, #176] @ 290058 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #144] @ 29005c │ │ │ │ ldr r3, [pc, #144] @ 290060 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 290064 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -178644,31 +178644,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, sl, r8, asr #1 │ │ │ │ - ldrheq r8, [r7], #-176 @ 0xffffff50 │ │ │ │ - subseq r4, pc, r0, lsl r6 @ │ │ │ │ - subseq r4, r8, r0, ror #17 │ │ │ │ - subseq lr, r7, r0, ror #15 │ │ │ │ + strheq r7, [sl], #-8 @ │ │ │ │ + subseq r8, r7, r0, lsr #23 │ │ │ │ + subseq r4, pc, r0, lsl #12 │ │ │ │ + ldrsbeq r4, [r8], #-128 @ 0xffffff80 │ │ │ │ + ldrsbeq lr, [r7], #-112 @ 0xffffff90 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ rsbseq r4, r0, ip, ror #10 │ │ │ │ @ instruction: 0x0075df9c │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -178683,23 +178683,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 290170 │ │ │ │ cmp r8, #4 │ │ │ │ bne 290178 │ │ │ │ ldr fp, [pc, #148] @ 290188 │ │ │ │ ldr sl, [pc, #148] @ 29018c │ │ │ │ @@ -178710,22 +178710,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 584c2c │ │ │ │ + bl 584c24 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 58c6e4 │ │ │ │ + bl 58c6dc │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 290110 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -178733,31 +178733,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 2900ec │ │ │ │ bl 28fc08 │ │ │ │ - strheq r6, [sl], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsheq r4, [r8], #-112 @ 0xffffff90 │ │ │ │ - ldrsheq lr, [r7], #-96 @ 0xffffffa0 │ │ │ │ + rsbeq r6, sl, ip, lsr #31 │ │ │ │ + subseq r4, r8, r0, ror #15 │ │ │ │ + subseq lr, r7, r0, ror #13 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - subseq r7, r8, r8, lsl #9 │ │ │ │ - subseq r5, sp, ip, lsr #7 │ │ │ │ + subseq r7, r8, r8, ror r4 │ │ │ │ + @ instruction: 0x005d539c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2901c0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r4, r0, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 290290 │ │ │ │ ldr r2, [pc, #180] @ 290294 │ │ │ │ @@ -178765,25 +178765,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #148] @ 29029c │ │ │ │ ldr r1, [pc, #148] @ 2902a0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #116] @ 2902a4 │ │ │ │ ldr r1, [pc, #116] @ 2902a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 2902ac │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -178801,20 +178801,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5809e0 │ │ │ │ - ldrdeq r6, [sl], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r8, r7, ip, asr #18 │ │ │ │ - subseq r4, pc, ip, lsr #7 │ │ │ │ - subseq r7, r8, r0, asr #7 │ │ │ │ - subseq r7, r8, r0, ror #7 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r6, sl, r0, asr #29 │ │ │ │ + subseq r8, r7, ip, lsr r9 │ │ │ │ + @ instruction: 0x005f439c │ │ │ │ + ldrheq r7, [r8], #-48 @ 0xffffffd0 │ │ │ │ + ldrsbeq r7, [r8], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ rsbseq sp, r5, r4, ror #30 │ │ │ │ @@ -178837,15 +178837,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #416] @ 2904c8 │ │ │ │ ldr r3, [pc, #416] @ 2904cc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -178865,15 +178865,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2904b0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 4f0cc0 │ │ │ │ + b 4f0cb8 │ │ │ │ ldr r2, [pc, #316] @ 2904d4 │ │ │ │ ldr r3, [pc, #288] @ 2904bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -178894,15 +178894,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2904b0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 4f0c54 │ │ │ │ + b 4f0c4c │ │ │ │ bl 1e169c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 29035c │ │ │ │ ldr r3, [pc, #192] @ 2904dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -178922,46 +178922,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2904e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 290340 │ │ │ │ ldr r0, [pc, #76] @ 2904ec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 290340 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r6, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r6, sl, r8, asr #27 │ │ │ │ rsbseq fp, r7, r8, lsl r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, r8, r8, asr #5 │ │ │ │ - subseq r7, r8, r8, ror #5 │ │ │ │ + ldrheq r7, [r8], #-40 @ 0xffffffd8 │ │ │ │ + ldrsbeq r7, [r8], #-40 @ 0xffffffd8 │ │ │ │ ldrsbeq fp, [r7], #-4 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x0077b098 │ │ │ │ rsbseq fp, r7, r4, rrx │ │ │ │ rsbseq fp, r7, r4, lsr #32 │ │ │ │ andeq r4, r0, r0, lsr #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r8, r8, ror r1 │ │ │ │ - @ instruction: 0x0058719c │ │ │ │ + subseq r7, r8, r8, ror #2 │ │ │ │ + subseq r7, r8, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 290708 │ │ │ │ ldr r3, [pc, #508] @ 29070c │ │ │ │ @@ -178978,21 +178978,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 290718 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r8, [pc, #448] @ 29071c │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6e1000 │ │ │ │ + bl 6e0ff8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2905b8 │ │ │ │ ldr r2, [pc, #420] @ 290720 │ │ │ │ ldr r3, [pc, #396] @ 29070c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -179007,52 +179007,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6e0820 │ │ │ │ + bl 6e0818 │ │ │ │ ldr r3, [pc, #340] @ 290724 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 290664 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 290574 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #300] @ 290728 │ │ │ │ ldr r2, [pc, #300] @ 29072c │ │ │ │ ldr r1, [pc, #300] @ 290730 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 290574 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4f1014 │ │ │ │ + bl 4f100c │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 290574 │ │ │ │ ldr r2, [pc, #232] @ 290734 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 6e16e8 │ │ │ │ + bl 6e16e0 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 290574 │ │ │ │ ldr r3, [pc, #204] @ 290738 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2905e0 │ │ │ │ @@ -179070,120 +179070,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 290744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2905e0 │ │ │ │ ldr r0, [pc, #88] @ 290748 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2905e0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sl, [r7], #-224 @ 0xffffff20 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sl, r8, lsl #23 │ │ │ │ - subseq r7, r8, r8, asr #2 │ │ │ │ - subseq r7, r8, r0, lsr r1 │ │ │ │ + rsbeq r6, sl, r8, ror fp │ │ │ │ + subseq r7, r8, r8, lsr r1 │ │ │ │ + subseq r7, r8, r0, lsr #2 │ │ │ │ rsbseq sl, r7, r4, lsr #29 │ │ │ │ rsbseq sl, r7, r0, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strheq r6, [sl], #-164 @ 0xffffff5c @ │ │ │ │ - subseq r6, r8, r0, asr #31 │ │ │ │ - ldrsbeq r6, [r8], #-252 @ 0xffffff04 │ │ │ │ + rsbeq r6, sl, r4, lsr #21 │ │ │ │ + ldrheq r6, [r8], #-240 @ 0xffffff10 │ │ │ │ + subseq r6, r8, ip, asr #31 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r6, [r8], #-252 @ 0xffffff04 │ │ │ │ - ldrsheq r6, [r8], #-240 @ 0xffffff10 │ │ │ │ + subseq r6, r8, ip, lsr #31 │ │ │ │ + subseq r6, r8, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2907b0 │ │ │ │ ldr r2, [pc, #76] @ 2907b4 │ │ │ │ ldr r1, [pc, #76] @ 2907b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r6, sl, ip, asr #18 │ │ │ │ - subseq r6, r8, r8, asr lr │ │ │ │ - subseq r6, r8, r8, ror lr │ │ │ │ + rsbeq r6, sl, ip, lsr r9 │ │ │ │ + subseq r6, r8, r8, asr #28 │ │ │ │ + subseq r6, r8, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 290808 │ │ │ │ ldr r2, [pc, #52] @ 29080c │ │ │ │ ldr r1, [pc, #52] @ 290810 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6e0dc4 │ │ │ │ - ldrdeq r6, [sl], #-140 @ 0xffffff74 @ │ │ │ │ - subseq r6, r8, r8, lsl #29 │ │ │ │ - subseq r6, r8, r0, lsr #29 │ │ │ │ + b 6e0dbc │ │ │ │ + rsbeq r6, sl, ip, asr #17 │ │ │ │ + subseq r6, r8, r8, ror lr │ │ │ │ + @ instruction: 0x00586e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 29085c │ │ │ │ ldr r2, [pc, #48] @ 290860 │ │ │ │ ldr r1, [pc, #48] @ 290864 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 4f0ec0 │ │ │ │ - rsbeq r6, sl, r4, lsl #17 │ │ │ │ - @ instruction: 0x00586d90 │ │ │ │ - ldrheq r6, [r8], #-208 @ 0xffffff30 │ │ │ │ + b 4f0eb8 │ │ │ │ + rsbeq r6, sl, r4, ror r8 │ │ │ │ + subseq r6, r8, r0, lsl #27 │ │ │ │ + subseq r6, r8, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2908d8 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 2908dc │ │ │ │ @@ -179193,60 +179193,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r4 │ │ │ │ - bl 4f1014 │ │ │ │ + bl 4f100c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r6, sl, ip, lsr #16 │ │ │ │ - subseq r6, r8, ip, asr #26 │ │ │ │ - subseq r6, r8, r4, lsr sp │ │ │ │ + rsbeq r6, sl, ip, lsl r8 │ │ │ │ + subseq r6, r8, ip, lsr sp │ │ │ │ + subseq r6, r8, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 290958 │ │ │ │ ldr r2, [pc, #92] @ 29095c │ │ │ │ ldr r1, [pc, #92] @ 290960 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29094c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e169c │ │ │ │ - strheq r6, [sl], #-116 @ 0xffffff8c @ │ │ │ │ - subseq r6, r8, r0, ror #26 │ │ │ │ - subseq r6, r8, r8, ror sp │ │ │ │ + rsbeq r6, sl, r4, lsr #15 │ │ │ │ + subseq r6, r8, r0, asr sp │ │ │ │ + subseq r6, r8, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 290ac0 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -179262,15 +179262,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #264] @ 290ad4 │ │ │ │ ldr r3, [pc, #264] @ 290ad8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -179285,15 +179285,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 290abc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 4f0d84 │ │ │ │ + b 4f0d7c │ │ │ │ ldr r3, [pc, #184] @ 290ae0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2909e4 │ │ │ │ ldr r3, [pc, #168] @ 290ae4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -179309,44 +179309,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 290aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2909e4 │ │ │ │ ldr r0, [pc, #68] @ 290af0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2909e4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r6, sl, r8, lsr r7 │ │ │ │ + rsbeq r6, sl, r8, lsr #14 │ │ │ │ rsbseq sl, r7, ip, ror #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r8, r4, asr #24 │ │ │ │ - subseq r6, r8, ip, lsl ip │ │ │ │ + subseq r6, r8, r4, lsr ip │ │ │ │ + subseq r6, r8, ip, lsl #24 │ │ │ │ rsbseq sl, r7, r0, lsr sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sl, r7, r0, lsl sl │ │ │ │ andeq r2, r0, r0, lsl r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, r8, r4, lsl #25 │ │ │ │ - subseq r6, r8, r4, lsr #25 │ │ │ │ + subseq r6, r8, r4, ror ip │ │ │ │ + @ instruction: 0x00586c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 290bec │ │ │ │ ldr r2, [pc, #224] @ 290bf0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -179355,67 +179355,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #184] @ 290bf8 │ │ │ │ ldr r1, [pc, #184] @ 290bfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #136] @ 290c00 │ │ │ │ ldr r1, [pc, #136] @ 290c04 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 290bd8 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 290bb8 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 73115c │ │ │ │ + b 731154 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 6e1340 │ │ │ │ + bl 6e1338 │ │ │ │ b 290b98 │ │ │ │ - rsbeq r6, sl, r8, lsr #11 │ │ │ │ - subseq r6, r8, ip, asr #22 │ │ │ │ - subseq r6, r8, r4, ror #22 │ │ │ │ - ldrsheq r7, [r7], #-248 @ 0xffffff08 │ │ │ │ - subseq r3, pc, r8, asr sl @ │ │ │ │ - subseq r6, r8, r0, asr sl │ │ │ │ - subseq r6, r8, r0, ror sl │ │ │ │ + @ instruction: 0x006a6598 │ │ │ │ + subseq r6, r8, ip, lsr fp │ │ │ │ + subseq r6, r8, r4, asr fp │ │ │ │ + subseq r7, r7, r8, ror #31 │ │ │ │ + subseq r3, pc, r8, asr #20 │ │ │ │ + subseq r6, r8, r0, asr #20 │ │ │ │ + subseq r6, r8, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 290d64 │ │ │ │ ldr r7, [pc, #324] @ 290d68 │ │ │ │ ldr r6, [pc, #324] @ 290d6c │ │ │ │ @@ -179426,21 +179426,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 588e34 │ │ │ │ - bl 589338 │ │ │ │ + bl 588e2c │ │ │ │ + bl 589330 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 290cdc │ │ │ │ ldr r1, [pc, #240] @ 290d70 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -179449,15 +179449,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 290d78 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6e154c │ │ │ │ + bl 6e1544 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 290d24 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -179475,37 +179475,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 290d88 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6e154c │ │ │ │ + bl 6e1544 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 290cbc │ │ │ │ bl 1e169c │ │ │ │ ldr r2, [pc, #92] @ 290d8c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6e16e8 │ │ │ │ + bl 6e16e0 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x006a6490 │ │ │ │ - @ instruction: 0x0058699c │ │ │ │ - ldrheq r6, [r8], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r6, sl, r0, lsl #9 │ │ │ │ + subseq r6, r8, ip, lsl #19 │ │ │ │ + subseq r6, r8, ip, lsr #19 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -179524,45 +179524,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr fp, [pc, #368] @ 290f54 │ │ │ │ ldr r1, [pc, #368] @ 290f58 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 290e48 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 290f08 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e1000 │ │ │ │ + bl 6e0ff8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 290ee8 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 290eb0 │ │ │ │ ldr r1, [pc, #236] @ 290f5c │ │ │ │ mov r2, #1 │ │ │ │ @@ -179573,33 +179573,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 290f64 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 6e154c │ │ │ │ + bl 6e1544 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 4f0c54 │ │ │ │ + b 4f0c4c │ │ │ │ ldr ip, [pc, #176] @ 290f68 │ │ │ │ ldr r3, [pc, #176] @ 290f6c │ │ │ │ ldr r1, [pc, #176] @ 290f70 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 290f74 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 6e154c │ │ │ │ + bl 6e1544 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -179607,36 +179607,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 290f78 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r6, sl, r8, lsl #6 │ │ │ │ - subseq r6, r8, r4, lsl r8 │ │ │ │ - subseq r6, r8, ip, lsr r8 │ │ │ │ - subseq r6, r8, r8, lsl #17 │ │ │ │ - subseq r6, r8, r0, lsr #17 │ │ │ │ + strdeq r6, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq r6, r8, r4, lsl #16 │ │ │ │ + subseq r6, r8, ip, lsr #16 │ │ │ │ + subseq r6, r8, r8, ror r8 │ │ │ │ + @ instruction: 0x00586890 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - subseq r6, r8, r0, ror r8 │ │ │ │ + subseq r6, r8, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 2910b8 │ │ │ │ ldr r2, [pc, #292] @ 2910bc │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -179645,33 +179645,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6e1000 │ │ │ │ + bl 6e0ff8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 291054 │ │ │ │ cmp r4, #0 │ │ │ │ beq 291074 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #212] @ 2910c4 │ │ │ │ ldr r1, [pc, #212] @ 2910c8 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 291020 │ │ │ │ ldr r3, [pc, #172] @ 2910cc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -179682,15 +179682,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 2910d8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 6e154c │ │ │ │ + bl 6e1544 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -179699,35 +179699,35 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 6e154c │ │ │ │ + bl 6e1544 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r6, sl, r0, lsr #2 │ │ │ │ - subseq r6, r8, r4, asr #13 │ │ │ │ - ldrsbeq r6, [r8], #-108 @ 0xffffff94 │ │ │ │ - ldrsbeq r6, [r8], #-84 @ 0xffffffac │ │ │ │ - ldrsheq r6, [r8], #-84 @ 0xffffffac │ │ │ │ + rsbeq r6, sl, r0, lsl r1 │ │ │ │ + ldrheq r6, [r8], #-100 @ 0xffffff9c │ │ │ │ + subseq r6, r8, ip, asr #13 │ │ │ │ + subseq r6, r8, r4, asr #11 │ │ │ │ + subseq r6, r8, r4, ror #11 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [pc, #4] @ 2910e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r3, r0, r4, ror #10 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2910fc │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a68a8 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -179748,15 +179748,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #1044] @ 291578 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -179848,15 +179848,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 291254 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -179871,15 +179871,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 291254 │ │ │ │ ldr r3, [pc, #588] @ 2915a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -179894,15 +179894,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 291254 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -179931,28 +179931,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 291254 │ │ │ │ ldr r3, [pc, #376] @ 2915bc │ │ │ │ ldr ip, [pc, #376] @ 2915c0 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 2915c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 291254 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2912a8 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -179964,28 +179964,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 2915cc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 291254 │ │ │ │ ldr r3, [pc, #264] @ 2915d0 │ │ │ │ ldr ip, [pc, #264] @ 2915d4 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 2915d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 291254 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -180004,110 +180004,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 2915e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 291254 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r6, sl, ip, lsl r0 │ │ │ │ + rsbeq r6, sl, ip │ │ │ │ ldrsbeq sl, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r8, r8, asr #13 │ │ │ │ - subseq r6, r8, r8, lsr #13 │ │ │ │ + ldrheq r6, [r8], #-104 @ 0xffffff98 │ │ │ │ + @ instruction: 0x00586698 │ │ │ │ @ instruction: 0x0077a298 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r8, asr #10 │ │ │ │ rsbseq sl, r7, r0, lsr #3 │ │ │ │ - rsbeq r5, sl, r0, ror lr │ │ │ │ - subseq r6, r8, ip, ror #10 │ │ │ │ - subseq r6, r8, r8, asr #10 │ │ │ │ - rsbeq r5, sl, r4, lsl lr │ │ │ │ - subseq r6, r8, r0, asr r5 │ │ │ │ - subseq r6, r8, ip, ror #9 │ │ │ │ + rsbeq r5, sl, r0, ror #28 │ │ │ │ + subseq r6, r8, ip, asr r5 │ │ │ │ + subseq r6, r8, r8, lsr r5 │ │ │ │ + rsbeq r5, sl, r4, lsl #28 │ │ │ │ + subseq r6, r8, r0, asr #10 │ │ │ │ + ldrsbeq r6, [r8], #-76 @ 0xffffffb4 │ │ │ │ andeq r1, r0, ip, ror #14 │ │ │ │ - strheq r5, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r5, sl, r8, lsr #27 │ │ │ │ + subseq r6, r8, r8, lsr #10 │ │ │ │ + subseq r6, r8, r0, lsl #9 │ │ │ │ + rsbeq r5, sl, r4, lsl sp │ │ │ │ + subseq r6, r8, r0, asr #9 │ │ │ │ + subseq r6, r8, ip, ror #7 │ │ │ │ + rsbeq r5, sl, r0, ror #25 │ │ │ │ subseq r6, r8, r8, lsr r5 │ │ │ │ - @ instruction: 0x00586490 │ │ │ │ - rsbeq r5, sl, r4, lsr #26 │ │ │ │ - ldrsbeq r6, [r8], #-64 @ 0xffffffc0 │ │ │ │ + ldrheq r6, [r8], #-56 @ 0xffffffc8 │ │ │ │ + subseq r6, r8, r0, ror #8 │ │ │ │ + subseq r6, r8, r8, ror #6 │ │ │ │ + rsbeq r5, sl, ip, asr ip │ │ │ │ + subseq r6, r8, ip, lsl #9 │ │ │ │ + subseq r6, r8, r4, lsr r3 │ │ │ │ ldrsheq r6, [r8], #-60 @ 0xffffffc4 │ │ │ │ - strdeq r5, [sl], #-192 @ 0xffffff40 @ │ │ │ │ - subseq r6, r8, r8, asr #10 │ │ │ │ - subseq r6, r8, r8, asr #7 │ │ │ │ - subseq r6, r8, r0, ror r4 │ │ │ │ - subseq r6, r8, r8, ror r3 │ │ │ │ - rsbeq r5, sl, ip, ror #24 │ │ │ │ - @ instruction: 0x0058649c │ │ │ │ - subseq r6, r8, r4, asr #6 │ │ │ │ - subseq r6, r8, ip, lsl #8 │ │ │ │ - ldrsbeq r6, [r8], #-40 @ 0xffffffd8 │ │ │ │ + subseq r6, r8, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 291684 │ │ │ │ ldr r2, [pc, #136] @ 291688 │ │ │ │ ldr r1, [pc, #136] @ 29168c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr ip, [pc, #104] @ 291690 │ │ │ │ ldr r3, [pc, #104] @ 291694 │ │ │ │ ldr r1, [pc, #104] @ 291698 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 29169c │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r5, sl, r0, asr #22 │ │ │ │ - subseq r7, r7, r8, lsr #10 │ │ │ │ - subseq r2, pc, r8, lsl #31 │ │ │ │ + rsbeq r5, sl, r0, lsr fp │ │ │ │ + subseq r7, r7, r8, lsl r5 │ │ │ │ + subseq r2, pc, r8, ror pc @ │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ ldrsbeq ip, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - subseq r6, r8, ip, asr r3 │ │ │ │ + subseq r6, r8, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 2917d4 │ │ │ │ ldr r2, [pc, #284] @ 2917d8 │ │ │ │ ldr r1, [pc, #284] @ 2917dc │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 291790 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 291770 │ │ │ │ @@ -180124,28 +180124,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -180163,23 +180163,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 2917e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r5, sl, r0, lsl #21 │ │ │ │ - subseq r6, r8, r8, lsr #2 │ │ │ │ - subseq r6, r8, r8, asr #2 │ │ │ │ - rsbeq r5, sl, r4, lsl #19 │ │ │ │ - subseq r6, r8, ip, asr r0 │ │ │ │ - subseq r6, r8, r0, lsl #4 │ │ │ │ + rsbeq r5, sl, r0, ror sl │ │ │ │ + subseq r6, r8, r8, lsl r1 │ │ │ │ + subseq r6, r8, r8, lsr r1 │ │ │ │ + rsbeq r5, sl, r4, ror r9 │ │ │ │ + subseq r6, r8, ip, asr #32 │ │ │ │ + ldrsheq r6, [r8], #-16 │ │ │ │ ldr r0, [pc, #4] @ 2917f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r2, r0, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 291c34 │ │ │ │ ldr lr, [pc, #1056] @ 291c38 │ │ │ │ @@ -180194,15 +180194,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [pc, #1004] @ 291c48 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 291a58 │ │ │ │ @@ -180220,24 +180220,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 294c5c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 291b24 │ │ │ │ ldr r9, [pc, #916] @ 291c50 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 291c54 │ │ │ │ ldr r1, [pc, #908] @ 291c58 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 291c5c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10b4 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -180306,15 +180306,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 291c74 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #604] @ 291c78 │ │ │ │ ldr r3, [pc, #540] @ 291c3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -180341,15 +180341,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 291c80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 291884 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2919e4 │ │ │ │ @@ -180373,168 +180373,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2919e4 │ │ │ │ ldr r3, [pc, #360] @ 291c94 │ │ │ │ ldr ip, [pc, #360] @ 291c98 │ │ │ │ ldr r1, [pc, #360] @ 291c9c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 291a14 │ │ │ │ ldr r3, [pc, #320] @ 291ca0 │ │ │ │ ldr ip, [pc, #320] @ 291ca4 │ │ │ │ ldr r1, [pc, #320] @ 291ca8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 291a14 │ │ │ │ ldr ip, [pc, #284] @ 291cac │ │ │ │ ldr r1, [pc, #284] @ 291cb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2919e4 │ │ │ │ ldr ip, [pc, #252] @ 291cb4 │ │ │ │ ldr r1, [pc, #252] @ 291cb8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2919e4 │ │ │ │ ldr ip, [pc, #216] @ 291cbc │ │ │ │ ldr r1, [pc, #216] @ 291cc0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 291a14 │ │ │ │ ldr ip, [pc, #184] @ 291cc4 │ │ │ │ ldr r1, [pc, #184] @ 291cc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2919e4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, sl, ip, ror #18 │ │ │ │ + rsbeq r5, sl, ip, asr r9 │ │ │ │ rsbseq r9, r7, r0, ror #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r6, [r8], #-20 @ 0xffffffec │ │ │ │ - subseq r6, r8, r8, ror #3 │ │ │ │ + subseq r6, r8, r4, asr #3 │ │ │ │ + ldrsbeq r6, [r8], #-24 @ 0xffffffe8 │ │ │ │ rsbseq r9, r7, r4, lsr #23 │ │ │ │ andeq r2, r0, r8, asr #10 │ │ │ │ - ldrdeq r5, [sl], #-132 @ 0xffffff7c @ │ │ │ │ - subseq r7, r7, r0, asr r2 │ │ │ │ - subseq r7, r7, r4, lsr #15 │ │ │ │ - subseq r6, r8, r4, lsl r2 │ │ │ │ - subseq r2, r9, r8, lsr #6 │ │ │ │ + rsbeq r5, sl, r4, asr #17 │ │ │ │ + subseq r7, r7, r0, asr #4 │ │ │ │ + @ instruction: 0x00577794 │ │ │ │ + subseq r6, r8, r4, lsl #4 │ │ │ │ + subseq r2, r9, r8, lsl r3 │ │ │ │ rsbseq r8, r8, r0, asr #5 │ │ │ │ - ldrheq r6, [r8], #-20 @ 0xffffffec │ │ │ │ - subseq r6, r8, r8, lsr #3 │ │ │ │ - subseq r6, r8, r4, asr r0 │ │ │ │ - subseq r6, r8, r8, lsr r0 │ │ │ │ + subseq r6, r8, r4, lsr #3 │ │ │ │ + @ instruction: 0x00586198 │ │ │ │ + subseq r6, r8, r4, asr #32 │ │ │ │ + subseq r6, r8, r8, lsr #32 │ │ │ │ rsbseq r9, r7, r0, ror #19 │ │ │ │ - subseq r6, r8, r4, asr r0 │ │ │ │ - subseq r5, r8, r4, lsr #31 │ │ │ │ - rsbseq r8, r8, r8, lsl #3 │ │ │ │ - subseq r6, r8, r8, ror r0 │ │ │ │ - subseq r6, r8, ip, asr #32 │ │ │ │ - subseq r5, r8, r0, lsr pc │ │ │ │ - rsbeq r5, sl, ip, asr r6 │ │ │ │ - subseq r5, r8, r4, ror #28 │ │ │ │ - ldrsheq r5, [r8], #-236 @ 0xffffff14 │ │ │ │ - rsbeq r5, sl, r8, lsr #12 │ │ │ │ - subseq r5, r8, r8, asr #30 │ │ │ │ - subseq r5, r8, r8, asr #29 │ │ │ │ - subseq r5, r8, r8, lsl #31 │ │ │ │ - subseq r5, r8, r0, lsr #29 │ │ │ │ + subseq r6, r8, r4, asr #32 │ │ │ │ @ instruction: 0x00585f94 │ │ │ │ - subseq r5, r8, r8, ror lr │ │ │ │ - @ instruction: 0x00585e9c │ │ │ │ - subseq r5, r8, ip, asr #28 │ │ │ │ - subseq r5, r8, ip, asr pc │ │ │ │ - subseq r5, r8, r4, lsr #28 │ │ │ │ + rsbseq r8, r8, r8, lsl #3 │ │ │ │ + subseq r6, r8, r8, rrx │ │ │ │ + subseq r6, r8, ip, lsr r0 │ │ │ │ + subseq r5, r8, r0, lsr #30 │ │ │ │ + rsbeq r5, sl, ip, asr #12 │ │ │ │ + subseq r5, r8, r4, asr lr │ │ │ │ + subseq r5, r8, ip, ror #29 │ │ │ │ + rsbeq r5, sl, r8, lsl r6 │ │ │ │ + subseq r5, r8, r8, lsr pc │ │ │ │ + ldrheq r5, [r8], #-232 @ 0xffffff18 │ │ │ │ + subseq r5, r8, r8, ror pc │ │ │ │ + @ instruction: 0x00585e90 │ │ │ │ + subseq r5, r8, r4, lsl #31 │ │ │ │ + subseq r5, r8, r8, ror #28 │ │ │ │ + subseq r5, r8, ip, lsl #29 │ │ │ │ + subseq r5, r8, ip, lsr lr │ │ │ │ + subseq r5, r8, ip, asr #30 │ │ │ │ + subseq r5, r8, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 291d60 │ │ │ │ ldr r2, [pc, #124] @ 291d64 │ │ │ │ ldr r1, [pc, #124] @ 291d68 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #92] @ 291d6c │ │ │ │ ldr r1, [pc, #92] @ 291d70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 291d74 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r5, sl, r8, lsr #9 │ │ │ │ - subseq r6, r7, r0, asr #28 │ │ │ │ - subseq r2, pc, r0, lsr #17 │ │ │ │ + @ instruction: 0x006a5498 │ │ │ │ + subseq r6, r7, r0, lsr lr │ │ │ │ + @ instruction: 0x005f2890 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ rsbseq ip, r5, r4, asr #12 │ │ │ │ - subseq r5, r8, r0, asr lr │ │ │ │ + subseq r5, r8, r0, asr #28 │ │ │ │ ldr r0, [pc, #4] @ 291d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r2, r0, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #156] @ 291e3c │ │ │ │ ldr r2, [pc, #156] @ 291e40 │ │ │ │ @@ -180543,15 +180543,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrh ip, [r0, #160] @ 0xa0 │ │ │ │ sub r3, ip, #1 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 291df0 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r4 │ │ │ │ @@ -180565,63 +180565,63 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, sl, r0, asr #8 │ │ │ │ - subseq r5, r8, r4, lsr #28 │ │ │ │ - subseq r5, r8, r0, asr #28 │ │ │ │ - subseq r5, r8, r0, lsr #28 │ │ │ │ - ldrsheq r5, [r8], #-216 @ 0xffffff28 │ │ │ │ + rsbeq r5, sl, r0, lsr r4 │ │ │ │ + subseq r5, r8, r4, lsl lr │ │ │ │ + subseq r5, r8, r0, lsr lr │ │ │ │ + subseq r5, r8, r0, lsl lr │ │ │ │ + subseq r5, r8, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 291ed4 │ │ │ │ ldr r2, [pc, #108] @ 291ed8 │ │ │ │ ldr r1, [pc, #108] @ 291edc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #76] @ 291ee0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #60] @ 291ee4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r5, sl, r0, lsl #7 │ │ │ │ - ldrheq r6, [r7], #-200 @ 0xffffff38 │ │ │ │ - subseq r2, pc, r8, lsl r7 @ │ │ │ │ + rsbeq r5, sl, r0, ror r3 │ │ │ │ + subseq r6, r7, r8, lsr #25 │ │ │ │ + subseq r2, pc, r8, lsl #14 │ │ │ │ rsbseq ip, r5, r4, lsl #11 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 291f3c │ │ │ │ @@ -180630,24 +180630,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #28] @ 291f48 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 292a0c │ │ │ │ - rsbeq r5, sl, r8, ror #5 │ │ │ │ - subseq r6, r7, r8, lsr #24 │ │ │ │ - subseq r2, pc, r8, lsl #13 │ │ │ │ + ldrdeq r5, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq r6, r7, r8, lsl ip │ │ │ │ + subseq r2, pc, r8, ror r6 @ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #120] @ 291fdc │ │ │ │ ldr r1, [pc, #120] @ 291fe0 │ │ │ │ @@ -180655,39 +180655,39 @@ │ │ │ │ ldr r2, [pc, #116] @ 291fe4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrh r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 291fbc │ │ │ │ mov r6, r0 │ │ │ │ add r5, r0, #92 @ 0x5c │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldrh r3, [r6, #160] @ 0xa0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 291fa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r5, sl, ip, ror r2 │ │ │ │ - subseq r5, r8, r0, lsl #25 │ │ │ │ - subseq r5, r8, ip, asr ip │ │ │ │ + rsbeq r5, sl, ip, ror #4 │ │ │ │ + subseq r5, r8, r0, ror ip │ │ │ │ + subseq r5, r8, ip, asr #24 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mvn r3, #0 │ │ │ │ @@ -180732,17 +180732,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 56cbec │ │ │ │ + bl 56cbe4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 565edc │ │ │ │ + bl 565ed4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r9, r7, ip, lsl #7 │ │ │ │ @@ -180787,26 +180787,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 2921a8 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, r8, r8, lsl fp │ │ │ │ - strheq r5, [sl], #-4 @ │ │ │ │ - subseq r5, r8, r4, ror #21 │ │ │ │ + subseq r5, r8, r8, lsl #22 │ │ │ │ + rsbeq r5, sl, r4, lsr #1 │ │ │ │ + ldrsbeq r5, [r8], #-164 @ 0xffffff5c │ │ │ │ │ │ │ │ 002921ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -180920,17 +180920,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 292380 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, sl, r4, asr #29 │ │ │ │ - ldrsheq r5, [r8], #-136 @ 0xffffff78 │ │ │ │ - subseq r5, r8, r4, asr #18 │ │ │ │ + strheq r4, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + subseq r5, r8, r8, ror #17 │ │ │ │ + subseq r5, r8, r4, lsr r9 │ │ │ │ │ │ │ │ 00292384 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29239c │ │ │ │ @@ -180993,15 +180993,15 @@ │ │ │ │ 0029245c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 292474 │ │ │ │ bx r3 │ │ │ │ - b 5365d0 │ │ │ │ + b 5365c8 │ │ │ │ │ │ │ │ 00292478 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 292490 │ │ │ │ @@ -181019,24 +181019,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 2924e8 │ │ │ │ ldr r2, [pc, #48] @ 2924ec │ │ │ │ ldr r1, [pc, #48] @ 2924f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58ded8 │ │ │ │ + bl 58ded0 │ │ │ │ ldr r1, [pc, #28] @ 2924f4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 5809e0 │ │ │ │ + b 5809d8 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - subseq r5, r8, ip, lsl #16 │ │ │ │ + ldrsheq r5, [r8], #-124 @ 0xffffff84 │ │ │ │ rsbseq fp, r5, r0, ror pc │ │ │ │ │ │ │ │ 002924f8 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -181055,28 +181055,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r4, sl, ip, ror #25 │ │ │ │ - subseq r5, r8, r4, lsr #15 │ │ │ │ - subseq r5, r8, ip, lsl r7 │ │ │ │ + ldrdeq r4, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x00585794 │ │ │ │ + subseq r5, r8, ip, lsl #14 │ │ │ │ │ │ │ │ 00292560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ str r0, [r4, #612] @ 0x264 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58996c │ │ │ │ + b 589964 │ │ │ │ │ │ │ │ 00292584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 29264c │ │ │ │ @@ -181086,16 +181086,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 581934 │ │ │ │ + bl 588e2c │ │ │ │ + bl 58192c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 292624 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 292604 │ │ │ │ @@ -181121,17 +181121,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 48b894 │ │ │ │ b 2925d0 │ │ │ │ - rsbeq r4, sl, r4, lsl #25 │ │ │ │ - subseq r6, r7, r8, lsl #11 │ │ │ │ - ldrsheq r1, [pc], #-240 @ │ │ │ │ + rsbeq r4, sl, r4, ror ip │ │ │ │ + subseq r6, r7, r8, ror r5 │ │ │ │ + subseq r1, pc, r0, ror #31 │ │ │ │ rsbseq r2, r0, r8, lsr #1 │ │ │ │ │ │ │ │ 0029265c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181151,16 +181151,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ - bl 581934 │ │ │ │ + bl 588e2c │ │ │ │ + bl 58192c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2926ec │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -181169,93 +181169,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 292710 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 48bb80 │ │ │ │ - rsbeq r4, sl, r4, lsl #23 │ │ │ │ - @ instruction: 0x00576490 │ │ │ │ - ldrsheq r1, [pc], #-224 @ │ │ │ │ + rsbeq r4, sl, r4, ror fp │ │ │ │ + subseq r6, r7, r0, lsl #9 │ │ │ │ + subseq r1, pc, r0, ror #29 │ │ │ │ rsbseq r1, r0, ip, ror #31 │ │ │ │ ldr r0, [pc, #4] @ 292720 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbseq r2, r0, r0, ror r0 │ │ │ │ │ │ │ │ 00292724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #56] @ 292788 │ │ │ │ ldr r2, [pc, #56] @ 29278c │ │ │ │ ldr r1, [pc, #56] @ 292790 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq r4, sl, r4, lsr #22 │ │ │ │ - subseq r5, r8, r4, lsr r6 │ │ │ │ - subseq r5, r8, r0, asr r6 │ │ │ │ + rsbeq r4, sl, r4, lsl fp │ │ │ │ + subseq r5, r8, r4, lsr #12 │ │ │ │ + subseq r5, r8, r0, asr #12 │ │ │ │ │ │ │ │ 00292794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 292824 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 292808 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #84] @ 292828 │ │ │ │ ldr r2, [pc, #84] @ 29282c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r5, r8, r0, lsl #12 │ │ │ │ - rsbeq r4, sl, r4, lsr #21 │ │ │ │ - subseq r5, r8, ip, lsr #11 │ │ │ │ + ldrsheq r5, [r8], #-80 @ 0xffffffb0 │ │ │ │ + @ instruction: 0x006a4a94 │ │ │ │ + @ instruction: 0x0058559c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -181316,15 +181316,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 2929d4 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 584d0c │ │ │ │ + bl 584d04 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 2929c8 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 2929a4 │ │ │ │ @@ -181336,15 +181336,15 @@ │ │ │ │ bl 1e10b4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 58c984 │ │ │ │ + bl 58c97c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 292960 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -181364,19 +181364,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 292a08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r5, r8, r8, asr #9 │ │ │ │ - subseq r5, r8, r4, lsr #8 │ │ │ │ - strheq r4, [sl], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsbeq r5, [r8], #-60 @ 0xffffffc4 │ │ │ │ - subseq r5, r8, r8, lsl r4 │ │ │ │ + ldrheq r5, [r8], #-72 @ 0xffffffb8 │ │ │ │ + subseq r5, r8, r4, lsl r4 │ │ │ │ + rsbeq r4, sl, r4, lsr #17 │ │ │ │ + subseq r5, r8, ip, asr #7 │ │ │ │ + subseq r5, r8, r8, lsl #8 │ │ │ │ │ │ │ │ 00292a0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -181442,15 +181442,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 58c9b0 │ │ │ │ + bl 58c9a8 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1348 │ │ │ │ cmp r7, r4 │ │ │ │ bne 292ae8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -181473,22 +181473,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r8, r7, r8, ror r9 │ │ │ │ - subseq r5, r8, r8, lsl #7 │ │ │ │ + subseq r5, r8, r8, ror r3 │ │ │ │ andeq r4, r0, ip, lsl #14 │ │ │ │ - subseq r5, r8, r0, asr r3 │ │ │ │ - strheq r3, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - subseq r5, r8, r0, asr #5 │ │ │ │ - rsbeq r4, sl, r4, lsl r7 │ │ │ │ - subseq r5, r8, ip, lsr r2 │ │ │ │ - ldrheq r5, [r8], #-40 @ 0xffffffd8 │ │ │ │ + subseq r5, r8, r0, asr #6 │ │ │ │ + rsbeq r3, r0, ip, lsr #17 │ │ │ │ + ldrheq r5, [r8], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq r4, sl, r4, lsl #14 │ │ │ │ + subseq r5, r8, ip, lsr #4 │ │ │ │ + subseq r5, r8, r8, lsr #5 │ │ │ │ │ │ │ │ 00292bbc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 292a54 │ │ │ │ │ │ │ │ 00292bc8 : │ │ │ │ @@ -181558,36 +181558,36 @@ │ │ │ │ beq 292cf0 │ │ │ │ ldr r3, [pc, #88] @ 292d18 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 58cd58 │ │ │ │ + bl 58cd50 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e1348 │ │ │ │ ldr r1, [pc, #48] @ 292d1c │ │ │ │ add r1, pc, r1 │ │ │ │ b 292c94 │ │ │ │ ldr r0, [pc, #40] @ 292d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5828b4 │ │ │ │ + bl 5828ac │ │ │ │ ldr r1, [pc, #32] @ 292d24 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58c984 │ │ │ │ + bl 58c97c │ │ │ │ b 292cb8 │ │ │ │ rsbseq r8, r7, r8, ror r7 │ │ │ │ - subseq r5, r8, r8, asr #3 │ │ │ │ + ldrheq r5, [r8], #-24 @ 0xffffffe8 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq r5, r8, r4, asr #2 │ │ │ │ - subseq r5, r8, r4, ror r1 │ │ │ │ - subseq r5, r8, r0, ror r1 │ │ │ │ + subseq r5, r8, r4, lsr r1 │ │ │ │ + subseq r5, r8, r4, ror #2 │ │ │ │ + subseq r5, r8, r0, ror #2 │ │ │ │ │ │ │ │ 00292d28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -181596,29 +181596,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 292d94 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58d654 │ │ │ │ + bl 58d64c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 292d98 │ │ │ │ add r1, pc, r1 │ │ │ │ b 292d44 │ │ │ │ - subseq r5, r8, r8, lsl r1 │ │ │ │ - subseq r5, r8, r0, lsr #1 │ │ │ │ + subseq r5, r8, r8, lsl #2 │ │ │ │ + @ instruction: 0x00585090 │ │ │ │ │ │ │ │ 00292d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -181631,22 +181631,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58d654 │ │ │ │ + bl 58d64c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 292e04 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cd58 │ │ │ │ + bl 58cd50 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 292c68 │ │ │ │ @@ -181656,16 +181656,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 292e4c │ │ │ │ add r1, pc, r1 │ │ │ │ b 292dc4 │ │ │ │ - @ instruction: 0x00585094 │ │ │ │ - subseq r4, r8, ip, ror #31 │ │ │ │ + subseq r5, r8, r4, lsl #1 │ │ │ │ + ldrsbeq r4, [r8], #-252 @ 0xffffff04 │ │ │ │ │ │ │ │ 00292e50 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 292c68 │ │ │ │ │ │ │ │ @@ -181695,15 +181695,15 @@ │ │ │ │ bl 1e10b4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58e6e4 │ │ │ │ + bl 58e6dc │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 292ea4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -181721,15 +181721,15 @@ │ │ │ │ bl 1e10b4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58e6e4 │ │ │ │ + bl 58e6dc │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 292f0c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -181751,42 +181751,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subseq r4, r8, r8, asr pc │ │ │ │ - subseq r4, r8, r4, asr #31 │ │ │ │ - subseq r4, r8, ip, lsr #30 │ │ │ │ - subseq r4, r8, ip, asr pc │ │ │ │ + subseq r4, r8, r8, asr #30 │ │ │ │ + ldrheq r4, [r8], #-244 @ 0xffffff0c │ │ │ │ + subseq r4, r8, ip, lsl pc │ │ │ │ + subseq r4, r8, ip, asr #30 │ │ │ │ ldr r0, [pc, #4] @ 292fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ ldrsheq r1, [r0], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 00292fd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #96] @ 293060 │ │ │ │ ldr r2, [pc, #96] @ 293064 │ │ │ │ ldr r1, [pc, #96] @ 293068 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 293040 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181796,37 +181796,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, sl, r8, ror #5 │ │ │ │ - subseq r4, r8, ip, ror lr │ │ │ │ - @ instruction: 0x00584e90 │ │ │ │ + ldrdeq r4, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq r4, r8, ip, ror #28 │ │ │ │ + subseq r4, r8, r0, lsl #29 │ │ │ │ │ │ │ │ 0029306c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #96] @ 2930f8 │ │ │ │ ldr r2, [pc, #96] @ 2930fc │ │ │ │ ldr r1, [pc, #96] @ 293100 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2930d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181836,37 +181836,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, sl, r0, asr r2 │ │ │ │ - subseq r4, r8, r4, ror #27 │ │ │ │ - ldrsheq r4, [r8], #-216 @ 0xffffff28 │ │ │ │ + rsbeq r4, sl, r0, asr #4 │ │ │ │ + ldrsbeq r4, [r8], #-212 @ 0xffffff2c │ │ │ │ + subseq r4, r8, r8, ror #27 │ │ │ │ │ │ │ │ 00293104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #96] @ 293190 │ │ │ │ ldr r2, [pc, #96] @ 293194 │ │ │ │ ldr r1, [pc, #96] @ 293198 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 293170 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181876,37 +181876,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r4, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq r4, r8, ip, asr #26 │ │ │ │ - subseq r4, r8, r0, ror #26 │ │ │ │ + rsbeq r4, sl, r8, lsr #3 │ │ │ │ + subseq r4, r8, ip, lsr sp │ │ │ │ + subseq r4, r8, r0, asr sp │ │ │ │ │ │ │ │ 0029319c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #96] @ 293228 │ │ │ │ ldr r2, [pc, #96] @ 29322c │ │ │ │ ldr r1, [pc, #96] @ 293230 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 293208 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181916,17 +181916,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, sl, r0, lsr #2 │ │ │ │ - ldrheq r4, [r8], #-196 @ 0xffffff3c │ │ │ │ - subseq r4, r8, r8, asr #25 │ │ │ │ + rsbeq r4, sl, r0, lsl r1 │ │ │ │ + subseq r4, r8, r4, lsr #25 │ │ │ │ + ldrheq r4, [r8], #-200 @ 0xffffff38 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2932cc │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -181964,16 +181964,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 2932ec │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq fp, pc, r4, lsr #15 │ │ │ │ - subseq fp, pc, ip, ror r7 @ │ │ │ │ + @ instruction: 0x005fb794 │ │ │ │ + subseq fp, pc, ip, ror #14 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 293318 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182031,16 +182031,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 2933f8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x005fb698 │ │ │ │ - subseq fp, pc, r0, ror r6 @ │ │ │ │ + subseq fp, pc, r8, lsl #13 │ │ │ │ + subseq fp, pc, r0, ror #12 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -182368,15 +182368,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43b3ec │ │ │ │ addeq r7, r2, r8, asr #20 │ │ │ │ ldrsbeq r7, [r7], #-180 @ 0xffffff4c @ │ │ │ │ rsbseq r6, r8, r8, lsl r4 │ │ │ │ rsbseq r6, r8, r8, lsl #7 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x00584594 │ │ │ │ + subseq r4, r8, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -182398,22 +182398,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 293a38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 53c824 │ │ │ │ + bl 53c81c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 542858 │ │ │ │ + bl 542850 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 492704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 542b18 │ │ │ │ + bl 542b10 │ │ │ │ mov r5, r0 │ │ │ │ bl 468598 │ │ │ │ cmp r0, #0 │ │ │ │ beq 293a00 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182514,15 +182514,15 @@ │ │ │ │ bne 293cc0 │ │ │ │ cmp ip, #0 │ │ │ │ beq 293b3c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 293d18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 542b18 │ │ │ │ + bl 542b10 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -182531,15 +182531,15 @@ │ │ │ │ bl 1e2e30 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 293cf4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 54f740 │ │ │ │ + bl 54f738 │ │ │ │ ldr r3, [pc, #556] @ 293dfc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 293b3c │ │ │ │ ldr r3, [pc, #540] @ 293e00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -182565,26 +182565,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 293e0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 293b3c │ │ │ │ ldr r2, [pc, #392] @ 293e10 │ │ │ │ ldr r3, [pc, #360] @ 293df4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -182630,15 +182630,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 54f394 │ │ │ │ + bl 54f38c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -182650,15 +182650,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 54efa4 │ │ │ │ + bl 54ef9c │ │ │ │ b 293bac │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 1e1348 │ │ │ │ b 293d0c │ │ │ │ mov r0, ip │ │ │ │ bl 1e1348 │ │ │ │ b 293ce8 │ │ │ │ @@ -182666,28 +182666,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 293b3c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r8, ip, asr r1 │ │ │ │ ldrsheq r7, [r7], #-128 @ 0xffffff80 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r7, [r7], #-140 @ 0xffffff74 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r8, lsl #29 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r8, r4, ror #4 │ │ │ │ + subseq r4, r8, r4, asr r2 │ │ │ │ rsbseq r7, r7, r4, ror r7 │ │ │ │ - subseq r4, r8, r4, asr #2 │ │ │ │ + subseq r4, r8, r4, lsr r1 │ │ │ │ │ │ │ │ 00293e18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182782,22 +182782,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 293fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - strdeq r3, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq r4, r8, r0, lsr #32 │ │ │ │ - subseq r4, r8, ip, lsl r0 │ │ │ │ - subseq r4, r8, r0, lsr #32 │ │ │ │ - subseq r4, r8, r8, ror r0 │ │ │ │ - subseq r4, r8, r4, asr #32 │ │ │ │ - subseq r4, r8, r8 │ │ │ │ - subseq r4, r8, r0, ror r0 │ │ │ │ + rsbeq r3, sl, r8, ror #7 │ │ │ │ + subseq r4, r8, r0, lsl r0 │ │ │ │ + subseq r4, r8, ip │ │ │ │ + subseq r4, r8, r0, lsl r0 │ │ │ │ + subseq r4, r8, r8, rrx │ │ │ │ + subseq r4, r8, r4, lsr r0 │ │ │ │ + ldrsheq r3, [r8], #-248 @ 0xffffff08 │ │ │ │ + subseq r4, r8, r0, rrx │ │ │ │ │ │ │ │ 00293fb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -182840,15 +182840,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 29421c │ │ │ │ ldr r2, [pc, #432] @ 294220 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1d68 │ │ │ │ ldr r2, [pc, #408] @ 294224 │ │ │ │ ldr r3, [pc, #384] @ 294210 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -182873,15 +182873,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ b 29407c │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 294054 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 294054 │ │ │ │ @@ -182918,57 +182918,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ b 294084 │ │ │ │ ldr r2, [pc, #128] @ 294240 │ │ │ │ ldr r3, [pc, #128] @ 294244 │ │ │ │ ldr r1, [pc, #128] @ 294248 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 29424c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 29407c │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 294250 │ │ │ │ ldr r3, [pc, #96] @ 294254 │ │ │ │ ldr r1, [pc, #96] @ 294258 │ │ │ │ ldr r2, [pc, #96] @ 29425c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2940e8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r7, r4, lsr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq r3, [r8], #-244 @ 0xffffff0c │ │ │ │ - rsbeq r3, sl, r8, lsr #5 │ │ │ │ - @ instruction: 0x00583f98 │ │ │ │ + subseq r3, r8, r4, ror #31 │ │ │ │ + @ instruction: 0x006a3298 │ │ │ │ + subseq r3, r8, r8, lsl #31 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ rsbseq r7, r7, r0, ror r3 │ │ │ │ - subseq r3, r8, r0, ror #30 │ │ │ │ - rsbeq r3, sl, r8, lsr r2 │ │ │ │ - subseq r3, r8, ip, lsr #30 │ │ │ │ - @ instruction: 0x00583e98 │ │ │ │ - rsbeq r3, sl, ip, ror r1 │ │ │ │ - subseq r3, r8, r0, ror lr │ │ │ │ - @ instruction: 0x00583e9c │ │ │ │ - rsbeq r3, sl, r8, asr #2 │ │ │ │ - subseq r3, r8, r4, lsr lr │ │ │ │ + subseq r3, r8, r0, asr pc │ │ │ │ + rsbeq r3, sl, r8, lsr #4 │ │ │ │ + subseq r3, r8, ip, lsl pc │ │ │ │ + subseq r3, r8, r8, lsl #29 │ │ │ │ + rsbeq r3, sl, ip, ror #2 │ │ │ │ + subseq r3, r8, r0, ror #28 │ │ │ │ + subseq r3, r8, ip, lsl #29 │ │ │ │ + rsbeq r3, sl, r8, lsr r1 │ │ │ │ + subseq r3, r8, r4, lsr #28 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - subseq r3, r8, r0, asr #28 │ │ │ │ - rsbeq r3, sl, r8, lsl r1 │ │ │ │ - subseq r3, r8, ip, lsl #28 │ │ │ │ + subseq r3, r8, r0, lsr lr │ │ │ │ + rsbeq r3, sl, r8, lsl #2 │ │ │ │ + ldrsheq r3, [r8], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 00294260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -183105,21 +183105,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 1e30b8 <__printf_chk@plt> │ │ │ │ b 294434 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r7, ip, ror r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - subseq ip, r7, ip, ror #29 │ │ │ │ + ldrsbeq ip, [r7], #-236 @ 0xffffff14 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ rsbseq r7, r7, r8, lsr r0 │ │ │ │ - subseq r3, r8, r8, lsr #25 │ │ │ │ - subseq r3, r8, r4, lsr ip │ │ │ │ - subseq r3, r8, r0, ror #24 │ │ │ │ - subseq r3, r8, ip, lsl ip │ │ │ │ + @ instruction: 0x00583c98 │ │ │ │ + subseq r3, r8, r4, lsr #24 │ │ │ │ + subseq r3, r8, r0, asr ip │ │ │ │ + subseq r3, r8, ip, lsl #24 │ │ │ │ │ │ │ │ 002944b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -183211,15 +183211,15 @@ │ │ │ │ b 294588 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r7, ip, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r7, r8, ror #29 │ │ │ │ rsbseq r6, r7, ip, asr lr │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r3, r8, r0, lsl #22 │ │ │ │ + ldrsheq r3, [r8], #-160 @ 0xffffff60 │ │ │ │ │ │ │ │ 00294638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 294868 │ │ │ │ @@ -183358,19 +183358,19 @@ │ │ │ │ bl 1e1348 │ │ │ │ b 294808 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r7, ip, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00776d94 │ │ │ │ rsbseq r6, r7, r0, ror #26 │ │ │ │ - ldrsheq r3, [r8], #-144 @ 0xffffff70 │ │ │ │ + subseq r3, r8, r0, ror #19 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x00583990 │ │ │ │ - subseq r3, r8, ip, lsr #18 │ │ │ │ - subseq r3, r8, r0, ror #18 │ │ │ │ + subseq r3, r8, r0, lsl #19 │ │ │ │ + subseq r3, r8, ip, lsl r9 │ │ │ │ + subseq r3, r8, r0, asr r9 │ │ │ │ │ │ │ │ 0029488c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -183388,26 +183388,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 294c20 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 582854 │ │ │ │ - bl 589338 │ │ │ │ + bl 58284c │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #812] @ 294c24 │ │ │ │ ldr r2, [pc, #812] @ 294c28 │ │ │ │ ldr r1, [pc, #812] @ 294c2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -183595,28 +183595,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 293a7c │ │ │ │ b 294bd0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r7, r8, asr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r7, r4, lsr #22 │ │ │ │ - rsbeq r2, sl, r8, lsl sl │ │ │ │ - subseq r4, r7, ip, lsl r2 │ │ │ │ - subseq r4, r7, r8, ror #14 │ │ │ │ + rsbeq r2, sl, r8, lsl #20 │ │ │ │ + subseq r4, r7, ip, lsl #4 │ │ │ │ + subseq r4, r7, r8, asr r7 │ │ │ │ addeq r6, r2, ip, ror r8 │ │ │ │ - @ instruction: 0x00606f9c │ │ │ │ - ldrsheq r3, [r8], #-112 @ 0xffffff90 │ │ │ │ + rsbeq r6, r0, ip, lsl #31 │ │ │ │ + subseq r3, r8, r0, ror #15 │ │ │ │ ldrdeq r6, [r2], r0 │ │ │ │ - subseq r3, r8, ip, lsl #15 │ │ │ │ + subseq r3, r8, ip, ror r7 │ │ │ │ ldrsheq r6, [r7], #-140 @ 0xffffff74 @ │ │ │ │ addeq r6, r2, r0, lsl r7 │ │ │ │ - subseq r3, r8, r4, asr #13 │ │ │ │ + ldrheq r3, [r8], #-100 @ 0xffffff9c │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r3, r8, ip, lsl r6 │ │ │ │ - subseq r3, r8, r4, lsr r6 │ │ │ │ + subseq r3, r8, ip, lsl #12 │ │ │ │ + subseq r3, r8, r4, lsr #12 │ │ │ │ │ │ │ │ 00294c5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -183695,15 +183695,15 @@ │ │ │ │ bl 1e355c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1d68 │ │ │ │ cmp r4, #0 │ │ │ │ blt 294dec │ │ │ │ mov r0, r6 │ │ │ │ - bl 53d1d4 │ │ │ │ + bl 53d1cc │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 294dec │ │ │ │ cmp r4, #0 │ │ │ │ bne 294e20 │ │ │ │ mov r0, r4 │ │ │ │ @@ -183722,15 +183722,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 53f60c │ │ │ │ + bl 53f604 │ │ │ │ cmp r0, #0 │ │ │ │ beq 294d64 │ │ │ │ b 294dec │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -183825,25 +183825,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 582854 │ │ │ │ - bl 589338 │ │ │ │ + bl 58284c │ │ │ │ + bl 589330 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 295180 │ │ │ │ ldr r1, [pc, #464] @ 295184 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 1e103c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e35a4 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -183945,25 +183945,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1054 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0077649c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, sl, r0, ror r3 │ │ │ │ - subseq r3, r7, ip, ror #22 │ │ │ │ - ldrheq r4, [r7], #-8 │ │ │ │ + rsbeq r2, sl, r0, ror #6 │ │ │ │ + subseq r3, r7, ip, asr fp │ │ │ │ + subseq r4, r7, r8, lsr #1 │ │ │ │ addeq r6, r2, r4, lsr #4 │ │ │ │ - subseq r3, r8, r8, lsl #4 │ │ │ │ + ldrsheq r3, [r8], #-24 @ 0xffffffe8 │ │ │ │ addeq r6, r2, r4, lsr #3 │ │ │ │ rsbseq r6, r7, ip, lsl r3 │ │ │ │ - subseq r3, r8, r4, lsr #2 │ │ │ │ + subseq r3, r8, r4, lsl r1 │ │ │ │ addeq r6, r2, r4, lsr r1 │ │ │ │ - subseq r3, r8, r8, lsl #2 │ │ │ │ - ldrheq r2, [r8], #-224 @ 0xffffff20 │ │ │ │ + ldrsheq r3, [r8], #-8 │ │ │ │ + subseq r2, r8, r0, lsr #29 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002951ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184002,15 +184002,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsbeq r3, [fp], #-236 @ 0xffffff14 │ │ │ │ + subseq r3, fp, ip, asr #29 │ │ │ │ │ │ │ │ 0029525c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -184531,20 +184531,20 @@ │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [r7], #-208 @ 0xffffff30 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r7, r8, ror sp │ │ │ │ rsbseq r5, r7, r8, lsr sp │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x00582a9c │ │ │ │ - @ instruction: 0x00582a90 │ │ │ │ - @ instruction: 0x0058299c │ │ │ │ - subseq r2, r8, ip, lsl r9 │ │ │ │ + subseq r2, r8, ip, lsl #21 │ │ │ │ + subseq r2, r8, r0, lsl #21 │ │ │ │ + subseq r2, r8, ip, lsl #19 │ │ │ │ + subseq r2, r8, ip, lsl #18 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - subseq r2, r8, ip, lsr r8 │ │ │ │ + subseq r2, r8, ip, lsr #16 │ │ │ │ │ │ │ │ 00295aac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -185323,15 +185323,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 54ecc8 │ │ │ │ + bl 54ecc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 296adc │ │ │ │ cmp r7, fp │ │ │ │ bcc 296a8c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -185542,20 +185542,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 296738 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 296a14 │ │ │ │ b 29674c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -185582,15 +185582,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 54efa4 │ │ │ │ + bl 54ef9c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2966d8 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 1e3814 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 1e1348 │ │ │ │ @@ -185689,29 +185689,29 @@ │ │ │ │ rsbseq r5, r7, r0, ror #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r5, [r7], #-104 @ 0xffffff98 @ │ │ │ │ rsbseq r5, r7, r4, lsr #12 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - subseq r2, r8, r4, asr #32 │ │ │ │ - subseq r1, r8, ip, ror #31 │ │ │ │ - @ instruction: 0x006a0b9c │ │ │ │ - subseq r1, r8, ip, lsl #24 │ │ │ │ - subseq r1, r8, r8, asr #24 │ │ │ │ + subseq r2, r8, r4, lsr r0 │ │ │ │ + ldrsbeq r1, [r8], #-252 @ 0xffffff04 │ │ │ │ + rsbeq r0, sl, ip, lsl #23 │ │ │ │ + ldrsheq r1, [r8], #-188 @ 0xffffff44 │ │ │ │ + subseq r1, r8, r8, lsr ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subseq r1, r8, r0, lsl r3 │ │ │ │ + subseq r1, r8, r0, lsl #6 │ │ │ │ bge fed4174c <__bss_end__@@Base+0xfe260a10> │ │ │ │ bge fed41754 <__bss_end__@@Base+0xfe260a18> │ │ │ │ - rsbeq pc, r9, ip, asr sp @ │ │ │ │ - subseq r0, r8, ip, asr #27 │ │ │ │ - subseq r0, r8, r8, lsl #28 │ │ │ │ + rsbeq pc, r9, ip, asr #26 │ │ │ │ + ldrheq r0, [r8], #-220 @ 0xffffff24 │ │ │ │ + ldrsheq r0, [r8], #-216 @ 0xffffff28 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrsheq r0, [r8], #-180 @ 0xffffff4c │ │ │ │ + subseq r0, r8, r4, ror #23 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 296e4c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 296cbc │ │ │ │ @@ -186193,15 +186193,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 54ecc8 │ │ │ │ + bl 54ecc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 297a44 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 2979e4 │ │ │ │ @@ -186518,23 +186518,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 2974e8 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -186568,15 +186568,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 54efa4 │ │ │ │ + bl 54ef9c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29747c │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 1e3814 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 1e1348 │ │ │ │ @@ -186962,19 +186962,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 1e2ba8 │ │ │ │ mvn fp, #0 │ │ │ │ b 295dd0 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - rsbeq pc, r9, ip, asr #6 │ │ │ │ - ldrheq r0, [r8], #-56 @ 0xffffffc8 │ │ │ │ + rsbeq pc, r9, ip, lsr r3 @ │ │ │ │ + subseq r0, r8, r8, lsr #7 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - rsbeq pc, r9, ip, ror #5 │ │ │ │ - subseq r0, r8, r4, asr r3 │ │ │ │ + ldrdeq pc, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + subseq r0, r8, r4, asr #6 │ │ │ │ │ │ │ │ 00298074 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -187065,15 +187065,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r0, r8, r0, lsr r2 │ │ │ │ + subseq r0, r8, r0, lsr #4 │ │ │ │ │ │ │ │ 002981e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -187091,15 +187091,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r0, [r8], #-24 @ 0xffffffe8 │ │ │ │ + subseq r0, r8, r8, asr #3 │ │ │ │ │ │ │ │ 00298248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 2984c8 │ │ │ │ @@ -187132,29 +187132,29 @@ │ │ │ │ bne 2982b0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 298394 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 543c60 │ │ │ │ + bl 543c58 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 298314 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 53d1b4 │ │ │ │ + bl 53d1ac │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2982bc │ │ │ │ cmp r9, #0 │ │ │ │ bne 2984bc │ │ │ │ ldr r0, [pc, #412] @ 2984d4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -187183,15 +187183,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 2983ac │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2983bc │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 2982d4 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -187207,49 +187207,49 @@ │ │ │ │ beq 2984a4 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2984b0 │ │ │ │ ldr r0, [pc, #216] @ 2984e0 │ │ │ │ ldr r9, [pc, #216] @ 2984e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cb998 │ │ │ │ + bl 7cb990 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 7cb998 │ │ │ │ + bl 7cb990 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 7cb998 │ │ │ │ + bl 7cb990 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 2982d4 │ │ │ │ mov r9, #1 │ │ │ │ b 2983ac │ │ │ │ ldr r0, [pc, #96] @ 2984e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r0, [pc, #88] @ 2984ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cb998 │ │ │ │ + bl 7cb990 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2983f4 │ │ │ │ ldr r1, [pc, #68] @ 2984f0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 298400 │ │ │ │ ldr r1, [pc, #60] @ 2984f4 │ │ │ │ @@ -187260,20 +187260,20 @@ │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00773198 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r8, ip, asr #19 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ addeq r2, r2, ip, lsl pc │ │ │ │ rsbseq r3, r7, r0, lsr #1 │ │ │ │ - subseq r0, r8, ip, asr #2 │ │ │ │ - subseq r0, r8, r0, ror r1 │ │ │ │ - subseq pc, r7, ip, ror pc @ │ │ │ │ - @ instruction: 0x0057ff94 │ │ │ │ - subseq pc, r7, ip, asr #30 │ │ │ │ - subseq pc, r7, r0, asr #30 │ │ │ │ + subseq r0, r8, ip, lsr r1 │ │ │ │ + subseq r0, r8, r0, ror #2 │ │ │ │ + subseq pc, r7, ip, ror #30 │ │ │ │ + subseq pc, r7, r4, lsl #31 │ │ │ │ + subseq pc, r7, ip, lsr pc @ │ │ │ │ + subseq pc, r7, r0, lsr pc @ │ │ │ │ │ │ │ │ 002984f8 : │ │ │ │ ldr r3, [pc, #16] @ 298510 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -187740,15 +187740,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 29881c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r2, [r7], #-204 @ 0xffffff34 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r8, ip, ror #9 │ │ │ │ rsbseq r2, r7, r4, lsl #25 │ │ │ │ - rsbeq lr, r9, r2, asr fp │ │ │ │ + rsbeq lr, r9, r2, asr #22 │ │ │ │ andeq r4, r0, r0, asr #20 │ │ │ │ rsbseq r2, r7, r8, asr #23 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00298c48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -188176,17 +188176,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2992f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2992f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq lr, r9, r4, asr #32 │ │ │ │ - subseq pc, r7, r4, ror #5 │ │ │ │ - ldrsheq pc, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq lr, r9, r4, lsr r0 │ │ │ │ + ldrsbeq pc, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + subseq pc, r7, r8, ror #5 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 002992f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -188232,15 +188232,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 2994b4 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -188257,55 +188257,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 54ac18 │ │ │ │ + bl 54ac10 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 299458 │ │ │ │ ldr r1, [pc, #196] @ 299504 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 53b804 │ │ │ │ + bl 53b7fc │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2994d0 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 29937c │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r5, [r6] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 29937c │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 299508 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c43e8 │ │ │ │ + bl 7c43e0 │ │ │ │ b 29937c │ │ │ │ ldr r3, [pc, #80] @ 29950c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ b 2993dc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 299510 │ │ │ │ ldr r1, [pc, #56] @ 299514 │ │ │ │ ldr r0, [pc, #56] @ 299518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -188316,17 +188316,17 @@ │ │ │ │ rsbseq r2, r7, r4, ror #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r7, ip, lsl #1 │ │ │ │ rsbseq r2, r7, r8, ror r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ - rsbeq sp, r9, r8, lsr lr │ │ │ │ - subseq r9, r7, r0, ror r0 │ │ │ │ - subseq r9, r7, r4, lsl #1 │ │ │ │ + rsbeq sp, r9, r8, lsr #28 │ │ │ │ + subseq r9, r7, r0, rrx │ │ │ │ + subseq r9, r7, r4, ror r0 │ │ │ │ │ │ │ │ 0029951c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 299654 │ │ │ │ @@ -188342,15 +188342,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 29965c │ │ │ │ ldr r8, [pc, #256] @ 299660 │ │ │ │ ldr r6, [pc, #256] @ 299664 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 29959c │ │ │ │ - bl 53d254 │ │ │ │ + bl 53d24c │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1abc │ │ │ │ @@ -188370,15 +188370,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 1e1abc │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 29959c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7b218c │ │ │ │ + bl 7b2184 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2995fc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e0ef8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -188399,21 +188399,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1abc │ │ │ │ b 299590 │ │ │ │ - subseq r5, pc, r8, lsl r5 @ │ │ │ │ + subseq r5, pc, r8, lsl #10 │ │ │ │ rsbseq r0, r8, ip, lsl r7 │ │ │ │ - subseq pc, r7, r4, asr #1 │ │ │ │ - @ instruction: 0x0057f094 │ │ │ │ - subseq pc, r7, r4, ror r0 @ │ │ │ │ - subseq sl, pc, r8, ror #11 │ │ │ │ - subseq ip, r8, r0, lsr pc │ │ │ │ + ldrheq pc, [r7], #-4 @ │ │ │ │ + subseq pc, r7, r4, lsl #1 │ │ │ │ + subseq pc, r7, r4, rrx │ │ │ │ + ldrsbeq sl, [pc], #-88 @ │ │ │ │ + subseq ip, r8, r0, lsr #30 │ │ │ │ │ │ │ │ 00299670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -188483,40 +188483,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 2997f8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 560df0 │ │ │ │ + bl 560de8 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 299788 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 744a0c │ │ │ │ - subseq lr, r7, ip, asr #29 │ │ │ │ - ldrsbeq lr, [r7], #-232 @ 0xffffff18 │ │ │ │ + b 744a04 │ │ │ │ + ldrheq lr, [r7], #-236 @ 0xffffff14 │ │ │ │ + subseq lr, r7, r8, asr #29 │ │ │ │ │ │ │ │ 002997fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 299ad8 │ │ │ │ @@ -188554,15 +188554,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 299ae4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ cmp r7, #0 │ │ │ │ beq 299ac8 │ │ │ │ ldr r9, [pc, #556] @ 299ae8 │ │ │ │ ldr r8, [pc, #556] @ 299aec │ │ │ │ ldr sl, [pc, #556] @ 299af0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -188596,129 +188596,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 299ac8 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 299988 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 299af4 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2998d4 │ │ │ │ ldr r1, [pc, #328] @ 299af8 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2998e0 │ │ │ │ ldr r1, [pc, #300] @ 299afc │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2998ec │ │ │ │ ldr r1, [pc, #272] @ 299b00 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2998f8 │ │ │ │ ldr r1, [pc, #244] @ 299b04 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299904 │ │ │ │ ldr r1, [pc, #216] @ 299b08 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299910 │ │ │ │ ldr r1, [pc, #188] @ 299b0c │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29991c │ │ │ │ ldr r1, [pc, #160] @ 299b10 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299928 │ │ │ │ ldr r1, [pc, #132] @ 299b14 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299934 │ │ │ │ ldr r1, [pc, #104] @ 299b18 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 299940 │ │ │ │ mov r0, r7 │ │ │ │ - bl 745364 │ │ │ │ + bl 74535c │ │ │ │ b 299858 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r7, r8, ror #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00771b9c │ │ │ │ - subseq lr, r7, r8, asr #27 │ │ │ │ - subseq lr, r7, r0, asr #27 │ │ │ │ - subseq lr, r7, ip, asr #27 │ │ │ │ - subseq lr, r7, r0, ror #27 │ │ │ │ - subseq lr, r7, ip, lsr #26 │ │ │ │ - subseq lr, r7, r8, lsr #26 │ │ │ │ - subseq lr, r7, r0, lsr #26 │ │ │ │ + ldrheq lr, [r7], #-216 @ 0xffffff28 │ │ │ │ + ldrheq lr, [r7], #-208 @ 0xffffff30 │ │ │ │ + ldrheq lr, [r7], #-220 @ 0xffffff24 │ │ │ │ + ldrsbeq lr, [r7], #-208 @ 0xffffff30 │ │ │ │ + subseq lr, r7, ip, lsl sp │ │ │ │ subseq lr, r7, r8, lsl sp │ │ │ │ subseq lr, r7, r0, lsl sp │ │ │ │ subseq lr, r7, r8, lsl #26 │ │ │ │ - ldrsheq lr, [r7], #-204 @ 0xffffff34 │ │ │ │ - ldrsheq lr, [r7], #-196 @ 0xffffff3c │ │ │ │ + subseq lr, r7, r0, lsl #26 │ │ │ │ + ldrsheq lr, [r7], #-200 @ 0xffffff38 │ │ │ │ subseq lr, r7, ip, ror #25 │ │ │ │ subseq lr, r7, r4, ror #25 │ │ │ │ + ldrsbeq lr, [r7], #-204 @ 0xffffff34 │ │ │ │ + ldrsbeq lr, [r7], #-196 @ 0xffffff3c │ │ │ │ │ │ │ │ 00299b1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 299dcc │ │ │ │ @@ -188752,101 +188752,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 299cc8 │ │ │ │ ldr r2, [pc, #572] @ 299de8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 299dec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299d30 │ │ │ │ ldr r2, [pc, #540] @ 299df0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 299df4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299d48 │ │ │ │ ldr r2, [pc, #508] @ 299df8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 299dfc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299d3c │ │ │ │ ldr r2, [pc, #476] @ 299e00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 299e04 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 299c6c │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299d54 │ │ │ │ ldr r2, [pc, #432] @ 299e08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 299e0c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r1, [pc, #400] @ 299e10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a9b0c │ │ │ │ + bl 7a9b04 │ │ │ │ ldr r1, [pc, #372] @ 299e14 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a9d1c │ │ │ │ + bl 7a9d14 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 299d60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 7b2048 │ │ │ │ + bl 7b2040 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6f5944 │ │ │ │ + bl 6f593c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 299ba4 │ │ │ │ ldr r2, [pc, #236] @ 299e18 │ │ │ │ add r2, pc, r2 │ │ │ │ b 299bac │ │ │ │ @@ -188861,17 +188861,17 @@ │ │ │ │ b 299bfc │ │ │ │ ldr r2, [pc, #204] @ 299e28 │ │ │ │ add r2, pc, r2 │ │ │ │ b 299c58 │ │ │ │ ldr r1, [pc, #196] @ 299e2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 745250 │ │ │ │ + bl 745248 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4338 │ │ │ │ ldr r2, [pc, #164] @ 299e30 │ │ │ │ ldr r3, [pc, #64] @ 299dd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -188889,99 +188889,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r7, r8, asr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00771894 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ + subseq lr, r7, r4, lsl #24 │ │ │ │ subseq lr, r7, r4, lsl ip │ │ │ │ - subseq lr, r7, r4, lsr #24 │ │ │ │ andeq r1, r0, ip, lsl fp │ │ │ │ - rsbeq r5, r1, r8, ror r7 │ │ │ │ - subseq lr, r7, ip, lsl ip │ │ │ │ - rsbeq r5, r1, r0, asr r7 │ │ │ │ - subseq lr, r7, r4, lsl #24 │ │ │ │ - rsbeq r5, r1, r8, lsr #14 │ │ │ │ - subseq lr, r7, r8, ror #23 │ │ │ │ - rsbeq r5, r1, r0, lsl #14 │ │ │ │ - ldrsbeq lr, [r7], #-176 @ 0xffffff50 │ │ │ │ - rsbeq r5, r1, ip, asr #13 │ │ │ │ - subseq lr, r7, ip, lsr #23 │ │ │ │ - subseq lr, r7, r0, lsr #23 │ │ │ │ - subseq lr, r7, ip, lsl #23 │ │ │ │ - subseq r4, r7, r8, ror r4 │ │ │ │ - subseq r4, r7, ip, ror #8 │ │ │ │ - subseq r4, r7, r0, ror #8 │ │ │ │ - subseq r4, r7, r4, asr r4 │ │ │ │ - subseq r4, r7, r8, asr #8 │ │ │ │ - @ instruction: 0x00653394 │ │ │ │ + rsbeq r5, r1, r8, ror #14 │ │ │ │ + subseq lr, r7, ip, lsl #24 │ │ │ │ + rsbeq r5, r1, r0, asr #14 │ │ │ │ + ldrsheq lr, [r7], #-180 @ 0xffffff4c │ │ │ │ + rsbeq r5, r1, r8, lsl r7 │ │ │ │ + ldrsbeq lr, [r7], #-184 @ 0xffffff48 │ │ │ │ + strdeq r5, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq lr, r7, r0, asr #23 │ │ │ │ + strheq r5, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x0057eb9c │ │ │ │ + @ instruction: 0x0057eb90 │ │ │ │ + subseq lr, r7, ip, ror fp │ │ │ │ + subseq r4, r7, r8, ror #8 │ │ │ │ + subseq r4, r7, ip, asr r4 │ │ │ │ + subseq r4, r7, r0, asr r4 │ │ │ │ + subseq r4, r7, r4, asr #8 │ │ │ │ + subseq r4, r7, r8, lsr r4 │ │ │ │ + rsbeq r3, r5, r4, lsl #7 │ │ │ │ rsbseq r1, r7, r0, ror r6 │ │ │ │ │ │ │ │ 00299e34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 29baa0 │ │ │ │ ldr r1, [pc, #112] @ 299ec8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299eac │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 299ea0 │ │ │ │ ldr r2, [pc, #72] @ 299ecc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 299ed0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 744d48 │ │ │ │ + b 744d40 │ │ │ │ ldr r2, [pc, #44] @ 299ed4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 299e84 │ │ │ │ ldr r1, [pc, #36] @ 299ed8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 744d48 │ │ │ │ - subseq lr, r7, ip, ror #19 │ │ │ │ - ldrheq r6, [r7], #-108 @ 0xffffff94 │ │ │ │ - subseq ip, fp, r4, lsl #14 │ │ │ │ - rsbeq r9, r2, r4, lsr #1 │ │ │ │ - @ instruction: 0x0057e99c │ │ │ │ + b 744d40 │ │ │ │ + ldrsbeq lr, [r7], #-156 @ 0xffffff64 │ │ │ │ + subseq r6, r7, ip, lsr #13 │ │ │ │ + ldrsheq ip, [fp], #-100 @ 0xffffff9c │ │ │ │ + @ instruction: 0x00629094 │ │ │ │ + subseq lr, r7, ip, lsl #19 │ │ │ │ │ │ │ │ 00299edc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 29bb0c │ │ │ │ ldr r1, [pc, #28] @ 299f1c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 744c90 │ │ │ │ - @ instruction: 0x005bc694 │ │ │ │ + b 744c88 │ │ │ │ + subseq ip, fp, r4, lsl #13 │ │ │ │ │ │ │ │ 00299f20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 299fec │ │ │ │ @@ -189006,17 +189006,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 299ff4 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7453c0 │ │ │ │ + bl 7453b8 │ │ │ │ ldr r2, [pc, #76] @ 299ff8 │ │ │ │ ldr r3, [pc, #64] @ 299ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -189029,15 +189029,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r7, r4, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq lr, r7, ip, asr #17 │ │ │ │ + ldrheq lr, [r7], #-140 @ 0xffffff74 │ │ │ │ rsbseq r1, r7, r0, asr r4 │ │ │ │ │ │ │ │ 00299ffc : │ │ │ │ mov r0, #0 │ │ │ │ b 29bb6c │ │ │ │ │ │ │ │ 0029a004 : │ │ │ │ @@ -189058,31 +189058,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4320 │ │ │ │ + bl 7b4318 │ │ │ │ ldr r1, [pc, #232] @ 29a144 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #212] @ 29a148 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4320 │ │ │ │ + bl 7b4318 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 560df0 │ │ │ │ + bl 560de8 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 29a120 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -189113,24 +189113,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 29a150 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 29a0dc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x005f0998 │ │ │ │ - subseq ip, ip, ip, asr #10 │ │ │ │ - subseq fp, sp, ip, lsl #20 │ │ │ │ + subseq r0, pc, r8, lsl #19 │ │ │ │ + subseq ip, ip, ip, lsr r5 │ │ │ │ + ldrsheq fp, [sp], #-156 @ 0xffffff64 │ │ │ │ rsbseq r1, r7, r8, lsl r3 │ │ │ │ - subseq lr, r7, r0, asr r7 │ │ │ │ + subseq lr, r7, r0, asr #14 │ │ │ │ │ │ │ │ 0029a154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 29a234 │ │ │ │ @@ -189142,25 +189142,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4320 │ │ │ │ + bl 7b4318 │ │ │ │ ldr r1, [pc, #156] @ 29a240 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #140] @ 29a244 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4320 │ │ │ │ + bl 7b4318 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 43d0f0 │ │ │ │ @@ -189183,17 +189183,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00771290 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, pc, r0, asr r8 @ │ │ │ │ - subseq ip, ip, r8, lsl #8 │ │ │ │ - subseq fp, sp, r8, asr #17 │ │ │ │ + subseq r0, pc, r0, asr #16 │ │ │ │ + ldrsheq ip, [ip], #-56 @ 0xffffffc8 │ │ │ │ + ldrheq fp, [sp], #-136 @ 0xffffff78 │ │ │ │ rsbseq r1, r7, r8, lsl #4 │ │ │ │ │ │ │ │ 0029a24c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -189292,15 +189292,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 29a448 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4320 │ │ │ │ + bl 7b4318 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 439ee0 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4338 │ │ │ │ @@ -189320,15 +189320,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r7, r4, asr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, pc, r0, lsl #4 │ │ │ │ + ldrsheq fp, [pc], #-16 @ │ │ │ │ ldrsheq r0, [r7], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 0029a450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -189366,71 +189366,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 29a920 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29a8c0 │ │ │ │ ldr r1, [pc, #1040] @ 29a924 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #1028] @ 29a928 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #1012] @ 29a92c │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #996] @ 29a930 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #980] @ 29a934 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #964] @ 29a938 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 29a884 │ │ │ │ ldr r2, [pc, #936] @ 29a93c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 29a940 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 29a878 │ │ │ │ ldr r2, [pc, #908] @ 29a944 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 29a948 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 29a4c0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7459dc │ │ │ │ + bl 7459d4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4338 │ │ │ │ ldr r2, [pc, #860] @ 29a94c │ │ │ │ ldr r3, [pc, #792] @ 29a90c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -189449,166 +189449,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 29a920 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29a8a8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29a890 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 29a5c8 │ │ │ │ ldr r1, [pc, #700] @ 29a950 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 29a5c8 │ │ │ │ ldr r2, [pc, #632] @ 29a920 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29a8b4 │ │ │ │ ldr r1, [pc, #640] @ 29a954 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #628] @ 29a958 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #612] @ 29a95c │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #596] @ 29a960 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #580] @ 29a964 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #564] @ 29a968 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #548] @ 29a96c │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #532] @ 29a970 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 29a5c8 │ │ │ │ ldr r2, [pc, #428] @ 29a920 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29a8cc │ │ │ │ ldr r1, [pc, #468] @ 29a974 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #456] @ 29a978 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #440] @ 29a97c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #424] @ 29a980 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 29a5c8 │ │ │ │ ldr r2, [pc, #304] @ 29a920 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29a8d8 │ │ │ │ ldr r1, [pc, #360] @ 29a984 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #348] @ 29a988 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #332] @ 29a98c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #316] @ 29a990 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #300] @ 29a994 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 29a5c8 │ │ │ │ ldr r2, [pc, #280] @ 29a998 │ │ │ │ add r2, pc, r2 │ │ │ │ b 29a5b8 │ │ │ │ ldr r2, [pc, #272] @ 29a99c │ │ │ │ add r2, pc, r2 │ │ │ │ b 29a594 │ │ │ │ ldr r1, [pc, #264] @ 29a9a0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 29a670 │ │ │ │ ldr r3, [pc, #244] @ 29a9a4 │ │ │ │ add r3, pc, r3 │ │ │ │ b 29a658 │ │ │ │ ldr r3, [pc, #236] @ 29a9a8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 29a6cc │ │ │ │ @@ -189629,57 +189629,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ @ instruction: 0x00770f94 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r7, r4, ror #30 │ │ │ │ - rsbeq ip, r9, r8, ror #29 │ │ │ │ - ldrsbeq lr, [r7], #-56 @ 0xffffffc8 │ │ │ │ - @ instruction: 0x0057e490 │ │ │ │ + ldrdeq ip, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + subseq lr, r7, r8, asr #7 │ │ │ │ + subseq lr, r7, r0, lsl #9 │ │ │ │ andeq r3, r0, ip, lsl r6 │ │ │ │ - subseq lr, r7, r8, ror r3 │ │ │ │ - subseq lr, r7, r4, lsl #7 │ │ │ │ - subseq lr, r7, r0, lsl #7 │ │ │ │ - subseq lr, r7, ip, ror r3 │ │ │ │ - subseq lr, r7, r8, ror r3 │ │ │ │ + subseq lr, r7, r8, ror #6 │ │ │ │ subseq lr, r7, r4, ror r3 │ │ │ │ - @ instruction: 0x00614d90 │ │ │ │ - subseq lr, r7, ip, asr r3 │ │ │ │ - rsbeq r4, r1, ip, ror #26 │ │ │ │ + subseq lr, r7, r0, ror r3 │ │ │ │ + subseq lr, r7, ip, ror #6 │ │ │ │ + subseq lr, r7, r8, ror #6 │ │ │ │ + subseq lr, r7, r4, ror #6 │ │ │ │ + rsbeq r4, r1, r0, lsl #27 │ │ │ │ subseq lr, r7, ip, asr #6 │ │ │ │ + rsbeq r4, r1, ip, asr sp │ │ │ │ + subseq lr, r7, ip, lsr r3 │ │ │ │ rsbseq r0, r7, ip, lsl #28 │ │ │ │ - subseq lr, r7, r4, asr r2 │ │ │ │ - ldrheq lr, [r7], #-24 @ 0xffffffe8 │ │ │ │ - subseq lr, r7, ip, lsr r2 │ │ │ │ - ldrsbeq lr, [r7], #-16 │ │ │ │ - subseq lr, r7, r8, lsr #4 │ │ │ │ - ldrheq lr, [r7], #-24 @ 0xffffffe8 │ │ │ │ + subseq lr, r7, r4, asr #4 │ │ │ │ + subseq lr, r7, r8, lsr #3 │ │ │ │ + subseq lr, r7, ip, lsr #4 │ │ │ │ + subseq lr, r7, r0, asr #3 │ │ │ │ subseq lr, r7, r8, lsl r2 │ │ │ │ - subseq lr, r7, r8, lsl r2 │ │ │ │ - subseq lr, r7, ip, lsl #3 │ │ │ │ - subseq lr, r7, ip, ror #1 │ │ │ │ - subseq lr, r7, r0, ror r1 │ │ │ │ - subseq lr, r7, r4, lsl r1 │ │ │ │ - subseq lr, r7, r0, lsl r1 │ │ │ │ - subseq lr, r7, r0, ror r0 │ │ │ │ - ldrsheq lr, [r7], #-4 │ │ │ │ - @ instruction: 0x0057e098 │ │ │ │ - subseq lr, r7, r4, ror r0 │ │ │ │ - subseq lr, r7, r0, lsl #1 │ │ │ │ - subseq r3, r7, r4, lsr #18 │ │ │ │ - subseq r3, r7, r8, lsl r9 │ │ │ │ + subseq lr, r7, r8, lsr #3 │ │ │ │ + subseq lr, r7, r8, lsl #4 │ │ │ │ + subseq lr, r7, r8, lsl #4 │ │ │ │ + subseq lr, r7, ip, ror r1 │ │ │ │ + ldrsbeq lr, [r7], #-12 │ │ │ │ + subseq lr, r7, r0, ror #2 │ │ │ │ + subseq lr, r7, r4, lsl #2 │ │ │ │ + subseq lr, r7, r0, lsl #2 │ │ │ │ + subseq lr, r7, r0, rrx │ │ │ │ + subseq lr, r7, r4, ror #1 │ │ │ │ subseq lr, r7, r8, lsl #1 │ │ │ │ - subseq r4, pc, r0, lsr #3 │ │ │ │ - @ instruction: 0x005f4194 │ │ │ │ - subseq r4, pc, r8, lsl #3 │ │ │ │ - subseq r4, pc, ip, ror r1 @ │ │ │ │ - subseq r4, pc, r0, ror r1 @ │ │ │ │ - rsbeq ip, r9, r8, lsr #21 │ │ │ │ + subseq lr, r7, r4, rrx │ │ │ │ + subseq lr, r7, r0, ror r0 │ │ │ │ + subseq r3, r7, r4, lsl r9 │ │ │ │ + subseq r3, r7, r8, lsl #18 │ │ │ │ subseq lr, r7, r8, ror r0 │ │ │ │ + @ instruction: 0x005f4190 │ │ │ │ + subseq r4, pc, r4, lsl #3 │ │ │ │ + subseq r4, pc, r8, ror r1 @ │ │ │ │ + subseq r4, pc, ip, ror #2 │ │ │ │ + subseq r4, pc, r0, ror #2 │ │ │ │ + @ instruction: 0x0069ca98 │ │ │ │ + subseq lr, r7, r8, rrx │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0029a9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189698,20 +189698,20 @@ │ │ │ │ bl 29bddc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29aa24 │ │ │ │ ldr r1, [pc, #112] @ 29aa88 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4338 │ │ │ │ mov r0, r4 │ │ │ │ - bl 744cec │ │ │ │ + bl 744ce4 │ │ │ │ ldr r2, [pc, #76] @ 29aa8c │ │ │ │ ldr r3, [pc, #64] @ 29aa84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -189724,15 +189724,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, r0, lsr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, fp, r8, ror fp │ │ │ │ + subseq fp, fp, r8, ror #22 │ │ │ │ ldrheq r0, [r7], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 0029aa90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189751,20 +189751,20 @@ │ │ │ │ bl 29bc0c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29ab04 │ │ │ │ ldr r1, [pc, #148] @ 29ab78 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ab54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745478 │ │ │ │ + bl 745470 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4338 │ │ │ │ ldr r2, [pc, #100] @ 29ab7c │ │ │ │ ldr r3, [pc, #88] @ 29ab74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -189781,22 +189781,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 29ab80 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 29aafc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, r4, asr r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r7, ip, lsr #29 │ │ │ │ + @ instruction: 0x0057de9c │ │ │ │ rsbseq r0, r7, r4, ror #17 │ │ │ │ - subseq sp, r7, r8, asr #28 │ │ │ │ + subseq sp, r7, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 29adb8 │ │ │ │ @@ -189807,94 +189807,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 29adc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ ldr r6, [pc, #492] @ 29adc4 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ad44 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58caec │ │ │ │ + bl 58cae4 │ │ │ │ bl 1e35a4 │ │ │ │ ldr r3, [pc, #456] @ 29adc8 │ │ │ │ ldr r1, [pc, #456] @ 29adcc │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 58be4c │ │ │ │ + bl 58be44 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 29add0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58b62c │ │ │ │ + bl 58b624 │ │ │ │ ldr r1, [pc, #412] @ 29add4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b62c │ │ │ │ + bl 58b624 │ │ │ │ ldr r1, [pc, #392] @ 29add8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b62c │ │ │ │ + bl 58b624 │ │ │ │ ldr r1, [pc, #372] @ 29addc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b62c │ │ │ │ + bl 58b624 │ │ │ │ ldr r1, [pc, #352] @ 29ade0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b62c │ │ │ │ + bl 58b624 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 29acb0 │ │ │ │ mov r0, sp │ │ │ │ - bl 7cb80c │ │ │ │ + bl 7cb804 │ │ │ │ ldr r2, [pc, #300] @ 29ade4 │ │ │ │ ldr r1, [pc, #300] @ 29ade8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58bfc4 │ │ │ │ + bl 58bfbc │ │ │ │ ldr r1, [pc, #280] @ 29adec │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58fb5c │ │ │ │ + bl 58fb54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7af230 │ │ │ │ + bl 7af228 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 6f5944 │ │ │ │ + bl 6f593c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7a9d1c │ │ │ │ + bl 7a9d14 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29ad30 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ad98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -189919,43 +189919,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b61c8 │ │ │ │ + bl 7b61c0 │ │ │ │ b 29ad30 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 29adf4 │ │ │ │ ldr r1, [pc, #84] @ 29adf8 │ │ │ │ ldr r0, [pc, #84] @ 29adfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r0, r7, r4, asr r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r7, r4, lsl #28 │ │ │ │ + ldrsheq sp, [r7], #-212 @ 0xffffff2c │ │ │ │ rsbseq r0, r7, r8, lsr #16 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - ldrsbeq pc, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - subseq lr, r7, r0, ror #3 │ │ │ │ - subseq sl, sp, r0, ror #25 │ │ │ │ - subseq sl, ip, ip, lsl #6 │ │ │ │ - ldrsbeq lr, [r7], #-20 @ 0xffffffec │ │ │ │ - subseq r9, r9, r8, lsl #3 │ │ │ │ - subseq sp, r7, r0, lsl sp │ │ │ │ - ldrsbeq sl, [pc], #-40 @ │ │ │ │ - subseq sp, r7, r8, lsl #26 │ │ │ │ + subseq pc, lr, r4, asr #27 │ │ │ │ + ldrsbeq lr, [r7], #-16 │ │ │ │ + ldrsbeq sl, [sp], #-192 @ 0xffffff40 │ │ │ │ + ldrsheq sl, [ip], #-44 @ 0xffffffd4 │ │ │ │ + subseq lr, r7, r4, asr #3 │ │ │ │ + subseq r9, r9, r8, ror r1 │ │ │ │ + subseq sp, r7, r0, lsl #26 │ │ │ │ + subseq sl, pc, r8, asr #5 │ │ │ │ + ldrsheq sp, [r7], #-200 @ 0xffffff38 │ │ │ │ ldrheq r0, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq ip, r9, r4, lsl r6 │ │ │ │ - ldrheq pc, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - subseq pc, r6, ip, asr #29 │ │ │ │ + rsbeq ip, r9, r4, lsl #12 │ │ │ │ + subseq pc, r6, r4, lsr #29 │ │ │ │ + ldrheq pc, [r6], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 29afbc │ │ │ │ ldr r4, [pc, #420] @ 29afc0 │ │ │ │ ldr r3, [pc, #420] @ 29afc4 │ │ │ │ @@ -189965,37 +189965,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29aedc │ │ │ │ ldr r7, [pc, #368] @ 29afc8 │ │ │ │ ldr r2, [pc, #368] @ 29afcc │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 29afd0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #324] @ 29afd4 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 29af20 │ │ │ │ mov r0, r8 │ │ │ │ @@ -190021,23 +190021,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r1, [pc, #172] @ 29afdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1abc │ │ │ │ b 29aedc │ │ │ │ mov r0, r5 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r1, [pc, #144] @ 29afe0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1abc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -190060,57 +190060,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 1e1abc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 29af74 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, r0, ror #11 │ │ │ │ - subseq sp, r7, r4, asr #23 │ │ │ │ + ldrheq sp, [r7], #-180 @ 0xffffff4c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, r9, r0, ror #10 │ │ │ │ - subseq sp, r7, ip, lsl #23 │ │ │ │ + rsbeq ip, r9, r0, asr r5 │ │ │ │ + subseq sp, r7, ip, ror fp │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - subseq sp, r7, r8, ror fp │ │ │ │ + subseq sp, r7, r8, ror #22 │ │ │ │ rsbseq r0, r7, r8, lsl r5 │ │ │ │ - subseq sp, r7, r0, lsr #22 │ │ │ │ - ldrsbeq sp, [r7], #-172 @ 0xffffff54 │ │ │ │ - ldrsbeq sp, [r7], #-164 @ 0xffffff5c │ │ │ │ + subseq sp, r7, r0, lsl fp │ │ │ │ + subseq sp, r7, ip, asr #21 │ │ │ │ + subseq sp, r7, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 29b0c4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b084 │ │ │ │ ldr r5, [pc, #164] @ 29b0c8 │ │ │ │ ldr r2, [pc, #164] @ 29b0cc │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #116] @ 29b0d0 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29b0a4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -190118,26 +190118,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r1, [pc, #32] @ 29b0d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1abc │ │ │ │ b 29b084 │ │ │ │ - subseq sp, r7, r8, ror #19 │ │ │ │ - @ instruction: 0x0069c394 │ │ │ │ - subseq sp, r7, r4, asr #19 │ │ │ │ - ldrheq sp, [r7], #-144 @ 0xffffff70 │ │ │ │ - subseq sp, r7, r4, asr #19 │ │ │ │ + ldrsbeq sp, [r7], #-152 @ 0xffffff68 │ │ │ │ + rsbeq ip, r9, r4, lsl #7 │ │ │ │ + ldrheq sp, [r7], #-148 @ 0xffffff6c │ │ │ │ + subseq sp, r7, r0, lsr #19 │ │ │ │ + ldrheq sp, [r7], #-148 @ 0xffffff6c │ │ │ │ │ │ │ │ 0029b0d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 29b2c0 │ │ │ │ @@ -190150,46 +190150,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 29b2d4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5365d8 │ │ │ │ + bl 5365d0 │ │ │ │ ldr ip, [pc, #348] @ 29b2d8 │ │ │ │ ldr r3, [pc, #348] @ 29b2dc │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7a939c │ │ │ │ + bl 7a9394 │ │ │ │ ldr r3, [pc, #312] @ 29b2e0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 29b278 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -190198,15 +190198,15 @@ │ │ │ │ bl 1e103c │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 58cc2c │ │ │ │ + bl 58cc24 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -190256,17 +190256,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, ip, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq ip, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq sp, r6, r8, lsl #20 │ │ │ │ - subseq sp, r6, r4, asr pc │ │ │ │ + rsbeq ip, r9, r0, lsr #5 │ │ │ │ + ldrsheq sp, [r6], #-152 @ 0xffffff68 │ │ │ │ + subseq sp, r6, r4, asr #30 │ │ │ │ ldrheq r0, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r1, r0, ip, ror #14 │ │ │ │ rsbseq r0, r7, ip, ror r1 │ │ │ │ │ │ │ │ 0029b2e8 : │ │ │ │ @@ -190275,15 +190275,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 29b500 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 589784 │ │ │ │ + bl 58977c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 29b4f8 │ │ │ │ ldr r9, [pc, #484] @ 29b504 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -190329,15 +190329,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 58a534 │ │ │ │ + bl 58a52c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 29b408 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ @@ -190400,16 +190400,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 29b4d0 │ │ │ │ - subseq sp, r6, ip, ror #26 │ │ │ │ - subseq sp, r7, ip, lsl #15 │ │ │ │ + subseq sp, r6, ip, asr sp │ │ │ │ + subseq sp, r7, ip, ror r7 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 0029b50c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -190430,26 +190430,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 1e103c │ │ │ │ ldr r5, [pc, #88] @ 29b5bc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5365d8 │ │ │ │ + bl 5365d0 │ │ │ │ ldr ip, [pc, #76] @ 29b5c0 │ │ │ │ ldr r3, [pc, #76] @ 29b5c4 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7a939c │ │ │ │ + bl 7a9394 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -190468,29 +190468,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 29b698 │ │ │ │ ldr r4, [pc, #180] @ 29b69c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29b650 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 29f07c │ │ │ │ @@ -190498,52 +190498,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 29b6a4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq fp, [r9], #-208 @ 0xffffff30 @ │ │ │ │ - subseq sp, r6, r0, lsr r5 │ │ │ │ - subseq sp, r6, r4, lsl #21 │ │ │ │ - subseq sp, r7, ip, asr r4 │ │ │ │ - @ instruction: 0x0057d390 │ │ │ │ + rsbeq fp, r9, r0, asr #27 │ │ │ │ + subseq sp, r6, r0, lsr #10 │ │ │ │ + subseq sp, r6, r4, ror sl │ │ │ │ + subseq sp, r7, ip, asr #8 │ │ │ │ + subseq sp, r7, r0, lsl #7 │ │ │ │ │ │ │ │ 0029b6a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 583140 │ │ │ │ + bl 583138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29b714 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ ldr ip, [pc, #128] @ 29b760 │ │ │ │ ldr r2, [pc, #128] @ 29b764 │ │ │ │ ldr r1, [pc, #128] @ 29b768 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a1fb0 │ │ │ │ ldr r3, [pc, #80] @ 29b76c │ │ │ │ ldr ip, [pc, #80] @ 29b770 │ │ │ │ @@ -190551,50 +190551,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq fp, [r9], #-196 @ 0xffffff3c @ │ │ │ │ - subseq sp, r6, r4, lsr r4 │ │ │ │ - subseq sp, r6, ip, ror r9 │ │ │ │ - @ instruction: 0x0069bc94 │ │ │ │ - subseq sp, r7, r0, asr #7 │ │ │ │ - subseq sp, r7, r8, asr #5 │ │ │ │ + rsbeq fp, r9, r4, asr #25 │ │ │ │ + subseq sp, r6, r4, lsr #8 │ │ │ │ + subseq sp, r6, ip, ror #18 │ │ │ │ + rsbeq fp, r9, r4, lsl #25 │ │ │ │ + ldrheq sp, [r7], #-48 @ 0xffffffd0 │ │ │ │ + ldrheq sp, [r7], #-40 @ 0xffffffd8 │ │ │ │ │ │ │ │ 0029b778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 29b80c │ │ │ │ ldr r3, [pc, #124] @ 29b810 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 58d368 │ │ │ │ + bl 58d360 │ │ │ │ ldr r1, [pc, #96] @ 29b814 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 58976c │ │ │ │ + bl 589764 │ │ │ │ ldr r2, [pc, #76] @ 29b818 │ │ │ │ ldr r3, [pc, #64] @ 29b810 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -190622,25 +190622,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 29ba6c │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e17e0 │ │ │ │ ldr r4, [pc, #556] @ 29ba70 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ ldr ip, [pc, #544] @ 29ba74 │ │ │ │ ldr r2, [pc, #544] @ 29ba78 │ │ │ │ ldr r1, [pc, #544] @ 29ba7c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 29ba58 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 29ba80 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -190730,19 +190730,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 29b914 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744a0c │ │ │ │ + bl 744a04 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7b218c │ │ │ │ + bl 7b2184 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29ba24 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e0ef8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -190759,27 +190759,27 @@ │ │ │ │ bl 1e1abc │ │ │ │ b 29b960 │ │ │ │ ldr r1, [pc, #60] @ 29ba9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1abc │ │ │ │ b 29ba04 │ │ │ │ - subseq r3, pc, r8, lsl r2 @ │ │ │ │ + subseq r3, pc, r8, lsl #4 │ │ │ │ ldrheq pc, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq fp, r9, r0, ror #22 │ │ │ │ - subseq sp, r6, r0, asr #5 │ │ │ │ - subseq sp, r6, r8, lsl #16 │ │ │ │ - @ instruction: 0x0057d294 │ │ │ │ + rsbeq fp, r9, r0, asr fp │ │ │ │ + ldrheq sp, [r6], #-32 @ 0xffffffe0 │ │ │ │ + ldrsheq sp, [r6], #-120 @ 0xffffff88 │ │ │ │ + subseq sp, r7, r4, lsl #5 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq sp, r7, ip, asr #4 │ │ │ │ - subseq sp, r7, ip, asr #4 │ │ │ │ - strdeq r1, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - ldrheq sp, [r7], #-24 @ 0xffffffe8 │ │ │ │ - @ instruction: 0x0057d19c │ │ │ │ - subseq sp, r7, r4, asr #1 │ │ │ │ + subseq sp, r7, ip, lsr r2 │ │ │ │ + subseq sp, r7, ip, lsr r2 │ │ │ │ + rsbeq r1, r5, r8, ror #15 │ │ │ │ + subseq sp, r7, r8, lsr #3 │ │ │ │ + subseq sp, r7, ip, lsl #3 │ │ │ │ + ldrheq sp, [r7], #-4 │ │ │ │ │ │ │ │ 0029baa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -190789,26 +190789,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 29bb08 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 561ce8 │ │ │ │ + bl 561ce0 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbseq pc, r6, ip, lsr r9 @ │ │ │ │ andeq r1, r0, r0, asr #14 │ │ │ │ - subseq r8, ip, r4, ror r9 │ │ │ │ + subseq r8, ip, r4, ror #18 │ │ │ │ │ │ │ │ 0029bb0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -190817,15 +190817,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 29bb64 │ │ │ │ ldr r3, [pc, #52] @ 29bb68 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7d1fac │ │ │ │ + bl 7d1fa4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -190860,50 +190860,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq fp, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - subseq ip, r7, r0, asr #31 │ │ │ │ - subseq ip, r7, ip, lsr #28 │ │ │ │ + rsbeq fp, r9, r8, ror #15 │ │ │ │ + ldrheq ip, [r7], #-240 @ 0xffffff10 │ │ │ │ + subseq ip, r7, ip, lsl lr │ │ │ │ │ │ │ │ 0029bc08 : │ │ │ │ b 2f7244 │ │ │ │ │ │ │ │ 0029bc0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 1e103c │ │ │ │ mov r4, r0 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ ldr ip, [pc, #104] @ 29bca0 │ │ │ │ ldr r2, [pc, #104] @ 29bca4 │ │ │ │ ldr r1, [pc, #104] @ 29bca8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 2f724c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -190914,26 +190914,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r9, ip, ror r7 │ │ │ │ - ldrsbeq ip, [r6], #-232 @ 0xffffff18 │ │ │ │ - subseq sp, r6, r4, lsr #8 │ │ │ │ + rsbeq fp, r9, ip, ror #14 │ │ │ │ + subseq ip, r6, r8, asr #29 │ │ │ │ + subseq sp, r6, r4, lsl r4 │ │ │ │ │ │ │ │ 0029bcac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 54c204 │ │ │ │ + bl 54c1fc │ │ │ │ mov r4, r0 │ │ │ │ - bl 7b218c │ │ │ │ + bl 7b2184 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29bce0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0ef8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -190947,65 +190947,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 29bd60 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e17e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58c2d4 │ │ │ │ + bl 58c2cc │ │ │ │ ldr r1, [pc, #68] @ 29bd64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589778 │ │ │ │ + bl 589770 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b218c │ │ │ │ + bl 7b2184 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29bd48 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0ef8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r2, pc, r4, asr #26 │ │ │ │ + subseq r2, pc, r4, lsr sp @ │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 0029bd68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 29bdd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e17e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58c2d4 │ │ │ │ + bl 58c2cc │ │ │ │ ldr r1, [pc, #68] @ 29bdd8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589778 │ │ │ │ + bl 589770 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b218c │ │ │ │ + bl 7b2184 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29bdbc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0ef8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r2, [pc], #-192 @ │ │ │ │ + subseq r2, pc, r0, asr #25 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 0029bddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -191013,32 +191013,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 29beac │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 58d434 │ │ │ │ + bl 58d42c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29be78 │ │ │ │ ldr ip, [pc, #144] @ 29beb0 │ │ │ │ ldr r2, [pc, #144] @ 29beb4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 1e103c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 7d1fac │ │ │ │ + bl 7d1fa4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -191050,28 +191050,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 29bec0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 29bec4 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 29be58 │ │ │ │ - ldrheq ip, [r7], #-216 @ 0xffffff28 │ │ │ │ - subseq r2, pc, r8, asr #24 │ │ │ │ - @ instruction: 0x0069b598 │ │ │ │ - ldrheq ip, [r7], #-212 @ 0xffffff2c │ │ │ │ - subseq ip, r7, r8, lsr sp │ │ │ │ - rsbeq fp, r9, ip, lsr #10 │ │ │ │ - subseq ip, r7, r4, asr fp │ │ │ │ + subseq ip, r7, r8, lsr #27 │ │ │ │ + subseq r2, pc, r8, lsr ip @ │ │ │ │ + rsbeq fp, r9, r8, lsl #11 │ │ │ │ + subseq ip, r7, r4, lsr #27 │ │ │ │ + subseq ip, r7, r8, lsr #26 │ │ │ │ + rsbeq fp, r9, ip, lsl r5 │ │ │ │ + subseq ip, r7, r4, asr #22 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 29bed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r8, pc, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1424] @ 29c484 │ │ │ │ ldr r2, [pc, #1424] @ 29c488 │ │ │ │ @@ -191079,15 +191079,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1388] @ 29c490 │ │ │ │ ldr r9, [pc, #1388] @ 29c494 │ │ │ │ ldr r2, [pc, #1388] @ 29c498 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -191105,517 +191105,517 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1336] @ 29c4a8 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #1316] @ 29c4ac │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1304] @ 29c4b0 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #1300] @ 29c4b4 │ │ │ │ ldr r2, [pc, #1300] @ 29c4b8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #1276] @ 29c4bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1264] @ 29c4c0 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #1260] @ 29c4c4 │ │ │ │ ldr r2, [pc, #1260] @ 29c4c8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #1236] @ 29c4cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1224] @ 29c4d0 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #1220] @ 29c4d4 │ │ │ │ ldr r2, [pc, #1220] @ 29c4d8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #1196] @ 29c4dc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1184] @ 29c4e0 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #1180] @ 29c4e4 │ │ │ │ ldr r2, [pc, #1180] @ 29c4e8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #1156] @ 29c4ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1144] @ 29c4f0 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #1140] @ 29c4f4 │ │ │ │ ldr r2, [pc, #1140] @ 29c4f8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #1116] @ 29c4fc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #1100] @ 29c500 │ │ │ │ ldr r2, [pc, #1100] @ 29c504 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1092] @ 29c508 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a5bc │ │ │ │ + bl 58a5b4 │ │ │ │ ldr r2, [pc, #1060] @ 29c50c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #1044] @ 29c510 │ │ │ │ ldr r6, [pc, #1044] @ 29c514 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 29c518 │ │ │ │ ldr r3, [pc, #1036] @ 29c51c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a5bc │ │ │ │ + bl 58a5b4 │ │ │ │ ldr r2, [pc, #1004] @ 29c520 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #988] @ 29c524 │ │ │ │ ldr r6, [pc, #988] @ 29c528 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #980] @ 29c52c │ │ │ │ ldr r3, [pc, #980] @ 29c530 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a5bc │ │ │ │ + bl 58a5b4 │ │ │ │ ldr r2, [pc, #948] @ 29c534 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #932] @ 29c538 │ │ │ │ ldr r6, [pc, #932] @ 29c53c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #924] @ 29c540 │ │ │ │ ldr r3, [pc, #924] @ 29c544 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a5bc │ │ │ │ + bl 58a5b4 │ │ │ │ ldr r2, [pc, #892] @ 29c548 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #880] @ 29c54c │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #876] @ 29c550 │ │ │ │ ldr r2, [pc, #876] @ 29c554 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #852] @ 29c558 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #840] @ 29c55c │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #836] @ 29c560 │ │ │ │ ldr r2, [pc, #836] @ 29c564 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ded8 │ │ │ │ + bl 58ded0 │ │ │ │ ldr r2, [pc, #812] @ 29c568 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #800] @ 29c56c │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #796] @ 29c570 │ │ │ │ ldr r2, [pc, #796] @ 29c574 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ded8 │ │ │ │ + bl 58ded0 │ │ │ │ ldr r2, [pc, #772] @ 29c578 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #756] @ 29c57c │ │ │ │ ldr r2, [pc, #756] @ 29c580 │ │ │ │ ldr r1, [pc, #756] @ 29c584 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #740] @ 29c588 │ │ │ │ - bl 58ded8 │ │ │ │ + bl 58ded0 │ │ │ │ ldr r3, [pc, #736] @ 29c58c │ │ │ │ ldr r2, [pc, #736] @ 29c590 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ded8 │ │ │ │ + bl 58ded0 │ │ │ │ ldr r2, [pc, #712] @ 29c594 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #700] @ 29c598 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #696] @ 29c59c │ │ │ │ ldr r2, [pc, #696] @ 29c5a0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ded8 │ │ │ │ + bl 58ded0 │ │ │ │ ldr r2, [pc, #672] @ 29c5a4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #660] @ 29c5a8 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #656] @ 29c5ac │ │ │ │ ldr r2, [pc, #656] @ 29c5b0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #632] @ 29c5b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #620] @ 29c5b8 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #616] @ 29c5bc │ │ │ │ ldr r2, [pc, #616] @ 29c5c0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ded8 │ │ │ │ + bl 58ded0 │ │ │ │ ldr r2, [pc, #592] @ 29c5c4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r6, [pc, #576] @ 29c5c8 │ │ │ │ ldr r3, [pc, #576] @ 29c5cc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 58c9b4 │ │ │ │ + bl 58c9ac │ │ │ │ ldr r2, [pc, #544] @ 29c5d0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #532] @ 29c5d4 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r3, [pc, #528] @ 29c5d8 │ │ │ │ ldr r2, [pc, #528] @ 29c5dc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #504] @ 29c5e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r6, [pc, #488] @ 29c5e4 │ │ │ │ ldr r0, [pc, #488] @ 29c5e8 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c9b4 │ │ │ │ + bl 58c9ac │ │ │ │ ldr r2, [pc, #452] @ 29c5ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e844 │ │ │ │ + bl 58e83c │ │ │ │ ldr r6, [pc, #436] @ 29c5f0 │ │ │ │ ldr r0, [pc, #436] @ 29c5f4 │ │ │ │ ldr r3, [pc, #436] @ 29c5f8 │ │ │ │ ldr r2, [pc, #436] @ 29c5fc │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 58a5bc │ │ │ │ + bl 58a5b4 │ │ │ │ ldr r2, [pc, #400] @ 29c600 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 58e844 │ │ │ │ - rsbeq fp, r9, ip, lsr #11 │ │ │ │ - subseq ip, r6, ip, lsl ip │ │ │ │ - subseq sp, r6, r8, ror #2 │ │ │ │ - subseq r5, sp, ip, lsr r0 │ │ │ │ + b 58e83c │ │ │ │ + @ instruction: 0x0069b59c │ │ │ │ + subseq ip, r6, ip, lsl #24 │ │ │ │ + subseq sp, r6, r8, asr r1 │ │ │ │ + subseq r5, sp, ip, lsr #32 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ - subseq ip, r7, ip, ror sp │ │ │ │ + subseq ip, r7, ip, ror #26 │ │ │ │ ldrheq pc, [r6], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - subseq ip, r7, ip, ror #24 │ │ │ │ - subseq ip, r7, r0, ror ip │ │ │ │ + subseq ip, r7, ip, asr ip │ │ │ │ + subseq ip, r7, r0, ror #24 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r8, lsl r8 │ │ │ │ - subseq ip, r7, r4, asr ip │ │ │ │ - ldrsheq fp, [r7], #-184 @ 0xffffff48 │ │ │ │ + subseq ip, r7, r4, asr #24 │ │ │ │ + subseq fp, r7, r8, ror #23 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - subseq ip, r7, ip, lsr #24 │ │ │ │ - subseq r8, pc, r4, ror #16 │ │ │ │ + subseq ip, r7, ip, lsl ip │ │ │ │ + subseq r8, pc, r4, asr r8 @ │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - subseq ip, r7, r0, lsl ip │ │ │ │ - subseq ip, r7, ip, lsr ip │ │ │ │ + subseq ip, r7, r0, lsl #24 │ │ │ │ + subseq ip, r7, ip, lsr #24 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - ldrsheq ip, [r7], #-180 @ 0xffffff4c │ │ │ │ - subseq ip, r7, r0, lsl #24 │ │ │ │ + subseq ip, r7, r4, ror #23 │ │ │ │ + ldrsheq ip, [r7], #-176 @ 0xffffff50 │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subseq ip, r7, r4, ror #23 │ │ │ │ + ldrsbeq ip, [r7], #-180 @ 0xffffff4c │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ - subseq ip, r7, r0, ror #23 │ │ │ │ + ldrsbeq ip, [r7], #-176 @ 0xffffff50 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - ldrsbeq ip, [r7], #-188 @ 0xffffff44 │ │ │ │ + subseq ip, r7, ip, asr #23 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subseq ip, r7, r4, ror #23 │ │ │ │ - subseq ip, r7, r4, asr #23 │ │ │ │ + ldrsbeq ip, [r7], #-180 @ 0xffffff4c │ │ │ │ + ldrheq ip, [r7], #-180 @ 0xffffff4c │ │ │ │ andeq r2, r0, r4, asr r4 │ │ │ │ - subseq ip, r6, ip, lsl #24 │ │ │ │ + ldrsheq ip, [r6], #-188 @ 0xffffff44 │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - ldrheq ip, [r7], #-184 @ 0xffffff48 │ │ │ │ - @ instruction: 0x0057cb90 │ │ │ │ + subseq ip, r7, r8, lsr #23 │ │ │ │ + subseq ip, r7, r0, lsl #23 │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ - @ instruction: 0x0057cb98 │ │ │ │ + subseq ip, r7, r8, lsl #23 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subseq ip, r7, r0, lsr #23 │ │ │ │ - rsbeq r4, r0, r0, lsr #7 │ │ │ │ + @ instruction: 0x0057cb90 │ │ │ │ + @ instruction: 0x00604390 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - subseq ip, r7, r4, lsl #23 │ │ │ │ - subseq ip, r7, r4, lsr #23 │ │ │ │ + subseq ip, r7, r4, ror fp │ │ │ │ + @ instruction: 0x0057cb94 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - @ instruction: 0x0057cb90 │ │ │ │ - ldrheq ip, [r7], #-180 @ 0xffffff4c │ │ │ │ + subseq ip, r7, r0, lsl #23 │ │ │ │ + subseq ip, r7, r4, lsr #23 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ + @ instruction: 0x0057cb90 │ │ │ │ subseq ip, r7, r0, lsr #23 │ │ │ │ - ldrheq ip, [r7], #-176 @ 0xffffff50 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - @ instruction: 0x0057cb98 │ │ │ │ + subseq ip, r7, r8, lsl #23 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - subseq ip, r7, r0, lsr #23 │ │ │ │ - @ instruction: 0x005fa094 │ │ │ │ + @ instruction: 0x0057cb90 │ │ │ │ + subseq sl, pc, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ + subseq ip, r7, r4, ror #22 │ │ │ │ subseq ip, r7, r4, ror fp │ │ │ │ - subseq ip, r7, r4, lsl #23 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - subseq ip, r7, ip, ror #22 │ │ │ │ - subseq ip, r7, r8, lsl #23 │ │ │ │ + subseq ip, r7, ip, asr fp │ │ │ │ + subseq ip, r7, r8, ror fp │ │ │ │ andeq r1, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - subseq ip, r7, r0, ror fp │ │ │ │ - subseq ip, r7, ip, ror #22 │ │ │ │ + subseq ip, r7, r0, ror #22 │ │ │ │ + subseq ip, r7, ip, asr fp │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - subseq ip, r7, r8, asr fp │ │ │ │ - subseq ip, r7, r4, ror fp │ │ │ │ - @ instruction: 0xfffffb34 │ │ │ │ + subseq ip, r7, r8, asr #22 │ │ │ │ subseq ip, r7, r4, ror #22 │ │ │ │ - subseq ip, r7, ip, ror fp │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + subseq ip, r7, r4, asr fp │ │ │ │ + subseq ip, r7, ip, ror #22 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subseq ip, r7, ip, ror #22 │ │ │ │ - subseq ip, r7, r0, asr #11 │ │ │ │ + subseq ip, r7, ip, asr fp │ │ │ │ + ldrheq ip, [r7], #-80 @ 0xffffffb0 │ │ │ │ andeq r4, r0, ip, lsl #14 │ │ │ │ - subseq ip, r7, r0, asr fp │ │ │ │ - subseq r5, r9, ip, ror r6 │ │ │ │ + subseq ip, r7, r0, asr #22 │ │ │ │ + subseq r5, r9, ip, ror #12 │ │ │ │ andeq r2, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq ip, r7, r0, ror #22 │ │ │ │ - subseq ip, r7, r0, ror #22 │ │ │ │ + subseq ip, r7, r0, asr fp │ │ │ │ + subseq ip, r7, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 58d368 │ │ │ │ + bl 58d360 │ │ │ │ mov r1, r4 │ │ │ │ - bl 58d01c │ │ │ │ + bl 58d014 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 29c654 │ │ │ │ ldr r1, [pc, #100] @ 29c6a4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58cd58 │ │ │ │ + b 58cd50 │ │ │ │ ldr r3, [pc, #76] @ 29c6a8 │ │ │ │ ldr ip, [pc, #76] @ 29c6ac │ │ │ │ ldr r1, [pc, #76] @ 29c6b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq ip, [r7], #-140 @ 0xffffff74 │ │ │ │ - rsbeq sl, r9, r4, asr #28 │ │ │ │ - subseq ip, r7, r0, lsr #19 │ │ │ │ - subseq ip, r7, r4, lsl #19 │ │ │ │ + subseq ip, r7, ip, lsr #17 │ │ │ │ + rsbeq sl, r9, r4, lsr lr │ │ │ │ + @ instruction: 0x0057c990 │ │ │ │ + subseq ip, r7, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 29c80c │ │ │ │ ldr r2, [pc, #320] @ 29c810 │ │ │ │ ldr r1, [pc, #320] @ 29c814 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589340 │ │ │ │ + bl 589338 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c750 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 589350 │ │ │ │ + bl 589348 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 29c7c4 │ │ │ │ bl 1e2674 │ │ │ │ cmp r0, #7 │ │ │ │ bls 29c7e8 │ │ │ │ ldr r1, [pc, #164] @ 29c818 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -191653,41 +191653,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 29c828 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 29c82c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrdeq sl, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - subseq ip, r6, r8, asr #8 │ │ │ │ - @ instruction: 0x0056c994 │ │ │ │ - ldrheq sp, [r7], #-208 @ 0xffffff30 │ │ │ │ - subseq sp, r7, ip, asr sp │ │ │ │ - strheq sl, [r9], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsheq ip, [r7], #-112 @ 0xffffff90 │ │ │ │ - subseq ip, r7, r8, lsr #16 │ │ │ │ + rsbeq sl, r9, r4, asr #27 │ │ │ │ + subseq ip, r6, r8, lsr r4 │ │ │ │ + subseq ip, r6, r4, lsl #19 │ │ │ │ + subseq sp, r7, r0, lsr #27 │ │ │ │ + subseq sp, r7, ip, asr #26 │ │ │ │ + rsbeq sl, r9, r4, lsr #25 │ │ │ │ + subseq ip, r7, r0, ror #15 │ │ │ │ + subseq ip, r7, r8, lsl r8 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #184] @ 29c910 │ │ │ │ ldr r2, [pc, #184] @ 29c914 │ │ │ │ ldr r1, [pc, #184] @ 29c918 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 1e1348 │ │ │ │ @@ -191718,17 +191718,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sl, r9, ip, asr #24 │ │ │ │ - ldrheq ip, [r6], #-44 @ 0xffffffd4 │ │ │ │ - subseq ip, r6, r4, lsl #16 │ │ │ │ + rsbeq sl, r9, ip, lsr ip │ │ │ │ + subseq ip, r6, ip, lsr #5 │ │ │ │ + ldrsheq ip, [r6], #-116 @ 0xffffff8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29c980 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29c984 │ │ │ │ @@ -191736,27 +191736,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, ip, ror #22 │ │ │ │ - ldrsbeq ip, [r6], #-24 @ 0xffffffe8 │ │ │ │ - subseq ip, r6, r4, lsr #14 │ │ │ │ + rsbeq sl, r9, ip, asr fp │ │ │ │ + subseq ip, r6, r8, asr #3 │ │ │ │ + subseq ip, r6, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29c9f0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29c9f4 │ │ │ │ @@ -191764,53 +191764,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq sl, [r9], #-172 @ 0xffffff54 @ │ │ │ │ - subseq ip, r6, r8, ror #2 │ │ │ │ - ldrheq ip, [r6], #-100 @ 0xffffff9c │ │ │ │ + rsbeq sl, r9, ip, ror #21 │ │ │ │ + subseq ip, r6, r8, asr r1 │ │ │ │ + subseq ip, r6, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29ca58 │ │ │ │ ldr r2, [pc, #68] @ 29ca5c │ │ │ │ ldr r1, [pc, #68] @ 29ca60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0069aa90 │ │ │ │ - ldrsheq ip, [r6], #-12 │ │ │ │ - subseq ip, r6, r8, asr #12 │ │ │ │ + rsbeq sl, r9, r0, lsl #21 │ │ │ │ + subseq ip, r6, ip, ror #1 │ │ │ │ + subseq ip, r6, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29cac8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29cacc │ │ │ │ @@ -191818,79 +191818,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r4, lsr #20 │ │ │ │ - @ instruction: 0x0056c090 │ │ │ │ - ldrsbeq ip, [r6], #-92 @ 0xffffffa4 │ │ │ │ + rsbeq sl, r9, r4, lsl sl │ │ │ │ + subseq ip, r6, r0, lsl #1 │ │ │ │ + subseq ip, r6, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cb30 │ │ │ │ ldr r2, [pc, #68] @ 29cb34 │ │ │ │ ldr r1, [pc, #68] @ 29cb38 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq sl, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - subseq ip, r6, r4, lsr #32 │ │ │ │ - subseq ip, r6, r0, ror r5 │ │ │ │ + rsbeq sl, r9, r8, lsr #19 │ │ │ │ + subseq ip, r6, r4, lsl r0 │ │ │ │ + subseq ip, r6, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cb98 │ │ │ │ ldr r2, [pc, #68] @ 29cb9c │ │ │ │ ldr r1, [pc, #68] @ 29cba0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sl, r9, r0, asr r9 │ │ │ │ - ldrheq fp, [r6], #-252 @ 0xffffff04 │ │ │ │ - subseq ip, r6, r8, lsl #10 │ │ │ │ + rsbeq sl, r9, r0, asr #18 │ │ │ │ + subseq fp, r6, ip, lsr #31 │ │ │ │ + ldrsheq ip, [r6], #-72 @ 0xffffffb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29cc08 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29cc0c │ │ │ │ @@ -191898,79 +191898,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r4, ror #17 │ │ │ │ - subseq fp, r6, r0, asr pc │ │ │ │ - @ instruction: 0x0056c49c │ │ │ │ + ldrdeq sl, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + subseq fp, r6, r0, asr #30 │ │ │ │ + subseq ip, r6, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cc70 │ │ │ │ ldr r2, [pc, #68] @ 29cc74 │ │ │ │ ldr r1, [pc, #68] @ 29cc78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sl, r9, r8, ror r8 │ │ │ │ - subseq fp, r6, r4, ror #29 │ │ │ │ - subseq ip, r6, r0, lsr r4 │ │ │ │ + rsbeq sl, r9, r8, ror #16 │ │ │ │ + ldrsbeq fp, [r6], #-228 @ 0xffffff1c │ │ │ │ + subseq ip, r6, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29ccd8 │ │ │ │ ldr r2, [pc, #68] @ 29ccdc │ │ │ │ ldr r1, [pc, #68] @ 29cce0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sl, r9, r0, lsl r8 │ │ │ │ - subseq fp, r6, ip, ror lr │ │ │ │ - subseq ip, r6, r8, asr #7 │ │ │ │ + rsbeq sl, r9, r0, lsl #16 │ │ │ │ + subseq fp, r6, ip, ror #28 │ │ │ │ + ldrheq ip, [r6], #-56 @ 0xffffffc8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29cd48 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29cd4c │ │ │ │ @@ -191978,160 +191978,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r4, lsr #15 │ │ │ │ - subseq fp, r6, r0, lsl lr │ │ │ │ - subseq ip, r6, ip, asr r3 │ │ │ │ + @ instruction: 0x0069a794 │ │ │ │ + subseq fp, r6, r0, lsl #28 │ │ │ │ + subseq ip, r6, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cdb0 │ │ │ │ ldr r2, [pc, #68] @ 29cdb4 │ │ │ │ ldr r1, [pc, #68] @ 29cdb8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sl, r9, r8, lsr r7 │ │ │ │ - subseq fp, r6, r4, lsr #27 │ │ │ │ - ldrsheq ip, [r6], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq sl, r9, r8, lsr #14 │ │ │ │ + @ instruction: 0x0056bd94 │ │ │ │ + subseq ip, r6, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #332] @ 29cf34 │ │ │ │ ldr r2, [pc, #332] @ 29cf38 │ │ │ │ ldr r1, [pc, #332] @ 29cf3c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 29cec4 │ │ │ │ ldr r0, [pc, #292] @ 29cf40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr r1, [pc, #284] @ 29cf44 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58b3c4 │ │ │ │ + bl 58b3bc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29ce64 │ │ │ │ ldr r1, [pc, #256] @ 29cf48 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 58b774 │ │ │ │ + bl 58b76c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 29ce8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 58d368 │ │ │ │ + bl 58d360 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 58c984 │ │ │ │ + bl 58c97c │ │ │ │ ldr r1, [pc, #168] @ 29cf4c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58b580 │ │ │ │ + bl 58b578 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ced8 │ │ │ │ mov r4, #0 │ │ │ │ b 29ce64 │ │ │ │ ldr r0, [pc, #132] @ 29cf50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ mov r5, r0 │ │ │ │ b 29ce40 │ │ │ │ ldr r2, [pc, #116] @ 29cf54 │ │ │ │ ldr r1, [pc, #116] @ 29cf58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 29cf5c │ │ │ │ ldr r3, [pc, #104] @ 29cf60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r6 │ │ │ │ - bl 58e9a8 │ │ │ │ + bl 58e9a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29cebc │ │ │ │ ldr r1, [pc, #72] @ 29cf64 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58cd58 │ │ │ │ + bl 58cd50 │ │ │ │ mov r4, r0 │ │ │ │ b 29ce64 │ │ │ │ - strheq sl, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - subseq fp, r6, ip, lsr #26 │ │ │ │ - subseq ip, r6, r8, ror r2 │ │ │ │ - subseq ip, r7, r0, asr #4 │ │ │ │ - subseq ip, r7, r4, asr #4 │ │ │ │ - subseq sp, lr, ip, lsl #23 │ │ │ │ - subseq ip, r7, r4, ror #3 │ │ │ │ - ldrheq ip, [r7], #-16 │ │ │ │ - rsbeq sl, r9, r8, asr #11 │ │ │ │ - subseq sp, r6, r4, ror #27 │ │ │ │ - ldrsheq ip, [r7], #-8 │ │ │ │ + rsbeq sl, r9, ip, lsr #13 │ │ │ │ + subseq fp, r6, ip, lsl sp │ │ │ │ + subseq ip, r6, r8, ror #4 │ │ │ │ + subseq ip, r7, r0, lsr r2 │ │ │ │ + subseq ip, r7, r4, lsr r2 │ │ │ │ + subseq sp, lr, ip, ror fp │ │ │ │ + ldrsbeq ip, [r7], #-20 @ 0xffffffec │ │ │ │ + subseq ip, r7, r0, lsr #3 │ │ │ │ + strheq sl, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq sp, [r6], #-212 @ 0xffffff2c │ │ │ │ + subseq ip, r7, r8, ror #1 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - subseq fp, r7, r0, lsr #21 │ │ │ │ + @ instruction: 0x0057ba90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 29cfd0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 29cfd4 │ │ │ │ @@ -192139,55 +192139,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r0, lsr #10 │ │ │ │ - subseq fp, r6, ip, lsl #23 │ │ │ │ - ldrsbeq ip, [r6], #-8 │ │ │ │ + rsbeq sl, r9, r0, lsl r5 │ │ │ │ + subseq fp, r6, ip, ror fp │ │ │ │ + subseq ip, r6, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 29d03c │ │ │ │ ldr r2, [pc, #72] @ 29d040 │ │ │ │ ldr r1, [pc, #72] @ 29d044 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq sl, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq fp, r6, ip, lsl fp │ │ │ │ - subseq ip, r6, r8, rrx │ │ │ │ + rsbeq sl, r9, r0, lsr #9 │ │ │ │ + subseq fp, r6, ip, lsl #22 │ │ │ │ + subseq ip, r6, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 29d0b0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 29d0b4 │ │ │ │ @@ -192195,55 +192195,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r0, asr #8 │ │ │ │ - subseq fp, r6, ip, lsr #21 │ │ │ │ - ldrsheq fp, [r6], #-248 @ 0xffffff08 │ │ │ │ + rsbeq sl, r9, r0, lsr r4 │ │ │ │ + @ instruction: 0x0056ba9c │ │ │ │ + subseq fp, r6, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 29d11c │ │ │ │ ldr r2, [pc, #72] @ 29d120 │ │ │ │ ldr r1, [pc, #72] @ 29d124 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq sl, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq fp, r6, ip, lsr sl │ │ │ │ - subseq fp, r6, r8, lsl #31 │ │ │ │ + rsbeq sl, r9, r0, asr #7 │ │ │ │ + subseq fp, r6, ip, lsr #20 │ │ │ │ + subseq fp, r6, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 29d194 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 29d198 │ │ │ │ @@ -192251,29 +192251,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r0, ror #6 │ │ │ │ - subseq fp, r6, ip, asr #19 │ │ │ │ - subseq fp, r6, r8, lsl pc │ │ │ │ + rsbeq sl, r9, r0, asr r3 │ │ │ │ + ldrheq fp, [r6], #-156 @ 0xffffff64 │ │ │ │ + subseq fp, r6, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 29d270 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -192289,26 +192289,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [pc, #124] @ 29d284 │ │ │ │ ldr r3, [pc, #124] @ 29d288 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74ca98 │ │ │ │ + bl 74ca90 │ │ │ │ ldr r2, [pc, #88] @ 29d28c │ │ │ │ ldr r3, [pc, #64] @ 29d278 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192318,19 +192318,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - strdeq sl, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sl, r9, r0, ror #5 │ │ │ │ rsbseq lr, r6, r0, lsr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r6, ip, lsl #29 │ │ │ │ - subseq fp, r6, r8, lsr r9 │ │ │ │ + subseq fp, r6, ip, ror lr │ │ │ │ + subseq fp, r6, r8, lsr #18 │ │ │ │ ldrsheq lr, [r6], #-20 @ 0xffffffec @ │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ rsbseq lr, r6, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -192350,24 +192350,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7ab490 │ │ │ │ + bl 7ab488 │ │ │ │ ldr r2, [pc, #80] @ 29d370 │ │ │ │ ldr r3, [pc, #64] @ 29d364 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192377,19 +192377,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, r9, r0, lsl #4 │ │ │ │ + strdeq sl, [r9], #-16 @ │ │ │ │ rsbseq lr, r6, r0, asr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0056bd9c │ │ │ │ - subseq fp, r6, r8, asr #16 │ │ │ │ + subseq fp, r6, ip, lsl #27 │ │ │ │ + subseq fp, r6, r8, lsr r8 │ │ │ │ ldrsbeq lr, [r6], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 29d44c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -192407,24 +192407,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ab490 │ │ │ │ + bl 7ab488 │ │ │ │ ldr r2, [pc, #92] @ 29d460 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 29d454 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -192437,19 +192437,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, r9, ip, lsl r1 │ │ │ │ + rsbeq sl, r9, ip, lsl #2 │ │ │ │ rsbseq lr, r6, ip, asr r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrheq fp, [r6], #-200 @ 0xffffff38 │ │ │ │ - subseq fp, r6, r4, ror #14 │ │ │ │ + subseq fp, r6, r8, lsr #25 │ │ │ │ + subseq fp, r6, r4, asr r7 │ │ │ │ ldrsheq sp, [r6], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 29d54c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -192467,31 +192467,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7446fc │ │ │ │ + bl 7446f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d508 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 1eb22c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7441b4 │ │ │ │ + bl 7441ac │ │ │ │ ldr r2, [pc, #80] @ 29d560 │ │ │ │ ldr r3, [pc, #64] @ 29d554 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192501,19 +192501,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, r9, ip, lsr #32 │ │ │ │ + rsbeq sl, r9, ip, lsl r0 │ │ │ │ rsbseq sp, r6, ip, ror #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r6, r8, asr #23 │ │ │ │ - subseq fp, r6, r4, ror r6 │ │ │ │ + ldrheq fp, [r6], #-184 @ 0xffffff48 │ │ │ │ + subseq fp, r6, r4, ror #12 │ │ │ │ rsbseq sp, r6, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d5b0 │ │ │ │ ldr r2, [pc, #52] @ 29d5b4 │ │ │ │ @@ -192521,221 +192521,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r9, r9, r8, lsr #30 │ │ │ │ - @ instruction: 0x0056b594 │ │ │ │ - subseq fp, r6, r0, ror #21 │ │ │ │ + rsbeq r9, r9, r8, lsl pc │ │ │ │ + subseq fp, r6, r4, lsl #11 │ │ │ │ + ldrsbeq fp, [r6], #-160 @ 0xffffff60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d608 │ │ │ │ ldr r2, [pc, #52] @ 29d60c │ │ │ │ ldr r1, [pc, #52] @ 29d610 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - ldrdeq r9, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - subseq fp, r6, ip, lsr r5 │ │ │ │ - subseq fp, r6, r8, lsl #21 │ │ │ │ + rsbeq r9, r9, r0, asr #29 │ │ │ │ + subseq fp, r6, ip, lsr #10 │ │ │ │ + subseq fp, r6, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d660 │ │ │ │ ldr r2, [pc, #52] @ 29d664 │ │ │ │ ldr r1, [pc, #52] @ 29d668 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r9, r9, r8, ror lr │ │ │ │ - subseq fp, r6, r4, ror #9 │ │ │ │ - subseq fp, r6, r0, lsr sl │ │ │ │ + rsbeq r9, r9, r8, ror #28 │ │ │ │ + ldrsbeq fp, [r6], #-68 @ 0xffffffbc │ │ │ │ + subseq fp, r6, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d6b8 │ │ │ │ ldr r2, [pc, #52] @ 29d6bc │ │ │ │ ldr r1, [pc, #52] @ 29d6c0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r9, r9, r0, lsr #28 │ │ │ │ - subseq fp, r6, ip, lsl #9 │ │ │ │ - ldrsbeq fp, [r6], #-152 @ 0xffffff68 │ │ │ │ + rsbeq r9, r9, r0, lsl lr │ │ │ │ + subseq fp, r6, ip, ror r4 │ │ │ │ + subseq fp, r6, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d710 │ │ │ │ ldr r2, [pc, #52] @ 29d714 │ │ │ │ ldr r1, [pc, #52] @ 29d718 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r9, r9, r8, asr #27 │ │ │ │ - subseq fp, r6, r4, lsr r4 │ │ │ │ - subseq fp, r6, r0, lsl #19 │ │ │ │ + strheq r9, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + subseq fp, r6, r4, lsr #8 │ │ │ │ + subseq fp, r6, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d768 │ │ │ │ ldr r2, [pc, #52] @ 29d76c │ │ │ │ ldr r1, [pc, #52] @ 29d770 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r9, r9, r0, ror sp │ │ │ │ - ldrsbeq fp, [r6], #-60 @ 0xffffffc4 │ │ │ │ - subseq fp, r6, r8, lsr #18 │ │ │ │ + rsbeq r9, r9, r0, ror #26 │ │ │ │ + subseq fp, r6, ip, asr #7 │ │ │ │ + subseq fp, r6, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d7c0 │ │ │ │ ldr r2, [pc, #52] @ 29d7c4 │ │ │ │ ldr r1, [pc, #52] @ 29d7c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r9, r9, r8, lsl sp │ │ │ │ - subseq fp, r6, r4, lsl #7 │ │ │ │ - ldrsbeq fp, [r6], #-128 @ 0xffffff80 │ │ │ │ + rsbeq r9, r9, r8, lsl #26 │ │ │ │ + subseq fp, r6, r4, ror r3 │ │ │ │ + subseq fp, r6, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d818 │ │ │ │ ldr r2, [pc, #52] @ 29d81c │ │ │ │ ldr r1, [pc, #52] @ 29d820 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r9, r9, r0, asr #25 │ │ │ │ - subseq fp, r6, ip, lsr #6 │ │ │ │ - subseq fp, r6, r8, ror r8 │ │ │ │ + strheq r9, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + subseq fp, r6, ip, lsl r3 │ │ │ │ + subseq fp, r6, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d870 │ │ │ │ ldr r2, [pc, #52] @ 29d874 │ │ │ │ ldr r1, [pc, #52] @ 29d878 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r9, r9, r8, ror #24 │ │ │ │ - ldrsbeq fp, [r6], #-36 @ 0xffffffdc │ │ │ │ - subseq fp, r6, r0, lsr #16 │ │ │ │ + rsbeq r9, r9, r8, asr ip │ │ │ │ + subseq fp, r6, r4, asr #5 │ │ │ │ + subseq fp, r6, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 29d8cc │ │ │ │ ldr r2, [pc, #56] @ 29d8d0 │ │ │ │ ldr r1, [pc, #56] @ 29d8d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - rsbeq r9, r9, r0, lsl ip │ │ │ │ - subseq fp, r6, ip, ror r2 │ │ │ │ - subseq fp, r6, r8, asr #15 │ │ │ │ + rsbeq r9, r9, r0, lsl #24 │ │ │ │ + subseq fp, r6, ip, ror #4 │ │ │ │ + ldrheq fp, [r6], #-120 @ 0xffffff88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 29d9dc │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -192752,30 +192752,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74ceac │ │ │ │ + bl 74cea4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d9b8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 29d978 │ │ │ │ mov r0, r1 │ │ │ │ - bl 745a94 │ │ │ │ + bl 745a8c │ │ │ │ ldr r2, [pc, #112] @ 29d9f0 │ │ │ │ ldr r3, [pc, #96] @ 29d9e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192790,22 +192790,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 1ea908 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d978 │ │ │ │ - bl 745a94 │ │ │ │ + bl 745a8c │ │ │ │ b 29d978 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - strheq r9, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r9, r9, r8, lsr #23 │ │ │ │ ldrsheq sp, [r6], #-168 @ 0xffffff58 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r6, r4, asr r7 │ │ │ │ - subseq fp, r6, r0, lsl #4 │ │ │ │ + subseq fp, r6, r4, asr #14 │ │ │ │ + ldrsheq fp, [r6], #-16 │ │ │ │ rsbseq sp, r6, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 29db5c │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -192822,15 +192822,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [pc, #276] @ 29db70 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -192871,15 +192871,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74d1b8 │ │ │ │ + bl 74d1b0 │ │ │ │ ldr r2, [pc, #88] @ 29db78 │ │ │ │ ldr r3, [pc, #64] @ 29db64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192889,19 +192889,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00699a9c │ │ │ │ + rsbeq r9, r9, ip, lsl #21 │ │ │ │ ldrsbeq sp, [r6], #-156 @ 0xffffff64 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r6, r8, lsr r6 │ │ │ │ - subseq fp, r6, r4, ror #1 │ │ │ │ + subseq fp, r6, r8, lsr #12 │ │ │ │ + ldrsbeq fp, [r6], #-4 │ │ │ │ rsbseq sp, r6, r0, lsr #19 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ ldrsbeq sp, [r6], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -192921,15 +192921,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -192947,17 +192947,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 29dbf8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7446fc │ │ │ │ + bl 7446f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7441b4 │ │ │ │ + bl 7441ac │ │ │ │ ldr r2, [pc, #84] @ 29dcac │ │ │ │ ldr r3, [pc, #68] @ 29dca0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192968,19 +192968,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, r9, r4, lsl r9 │ │ │ │ + rsbeq r9, r9, r4, lsl #18 │ │ │ │ rsbseq sp, r6, r4, asr r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r6, ip, lsr #9 │ │ │ │ - subseq sl, r6, r8, asr pc │ │ │ │ + @ instruction: 0x0056b49c │ │ │ │ + subseq sl, r6, r8, asr #30 │ │ │ │ rsbseq sp, r6, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 29dd24 │ │ │ │ ldr r2, [pc, #92] @ 29dd28 │ │ │ │ @@ -192988,32 +192988,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29dd08 │ │ │ │ - bl 58caec │ │ │ │ + bl 58cae4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq r9, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - subseq sl, r6, r8, asr #28 │ │ │ │ - @ instruction: 0x0056b394 │ │ │ │ + rsbeq r9, r9, ip, asr #15 │ │ │ │ + subseq sl, r6, r8, lsr lr │ │ │ │ + subseq fp, r6, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29dda8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29ddac │ │ │ │ @@ -193021,32 +193021,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, r8, asr r7 │ │ │ │ - subseq sl, r6, r4, asr #27 │ │ │ │ - subseq fp, r6, r0, lsl r3 │ │ │ │ + rsbeq r9, r9, r8, asr #14 │ │ │ │ + ldrheq sl, [r6], #-212 @ 0xffffff2c │ │ │ │ + subseq fp, r6, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29de2c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29de30 │ │ │ │ @@ -193054,32 +193054,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r9, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - subseq sl, r6, r0, asr #26 │ │ │ │ - subseq fp, r6, ip, lsl #5 │ │ │ │ + rsbeq r9, r9, r4, asr #13 │ │ │ │ + subseq sl, r6, r0, lsr sp │ │ │ │ + subseq fp, r6, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29deb0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29deb4 │ │ │ │ @@ -193087,32 +193087,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, r0, asr r6 │ │ │ │ - ldrheq sl, [r6], #-204 @ 0xffffff34 │ │ │ │ - subseq fp, r6, r8, lsl #4 │ │ │ │ + rsbeq r9, r9, r0, asr #12 │ │ │ │ + subseq sl, r6, ip, lsr #25 │ │ │ │ + ldrsheq fp, [r6], #-24 @ 0xffffffe8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29df34 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29df38 │ │ │ │ @@ -193120,32 +193120,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, ip, asr #11 │ │ │ │ - subseq sl, r6, r8, lsr ip │ │ │ │ - subseq fp, r6, r4, lsl #3 │ │ │ │ + strheq r9, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq sl, r6, r8, lsr #24 │ │ │ │ + subseq fp, r6, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29dfb8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29dfbc │ │ │ │ @@ -193153,32 +193153,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, r8, asr #10 │ │ │ │ - ldrheq sl, [r6], #-180 @ 0xffffff4c │ │ │ │ - subseq fp, r6, r0, lsl #2 │ │ │ │ + rsbeq r9, r9, r8, lsr r5 │ │ │ │ + subseq sl, r6, r4, lsr #23 │ │ │ │ + ldrsheq fp, [r6], #-0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e03c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e040 │ │ │ │ @@ -193186,32 +193186,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, r4, asr #9 │ │ │ │ - subseq sl, r6, r0, lsr fp │ │ │ │ - subseq fp, r6, ip, ror r0 │ │ │ │ + strheq r9, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + subseq sl, r6, r0, lsr #22 │ │ │ │ + subseq fp, r6, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e0c0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e0c4 │ │ │ │ @@ -193219,32 +193219,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, r0, asr #8 │ │ │ │ - subseq sl, r6, ip, lsr #21 │ │ │ │ - ldrsheq sl, [r6], #-248 @ 0xffffff08 │ │ │ │ + rsbeq r9, r9, r0, lsr r4 │ │ │ │ + @ instruction: 0x0056aa9c │ │ │ │ + subseq sl, r6, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e144 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e148 │ │ │ │ @@ -193252,32 +193252,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq r9, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq sl, r6, r8, lsr #20 │ │ │ │ - subseq sl, r6, r4, ror pc │ │ │ │ + rsbeq r9, r9, ip, lsr #7 │ │ │ │ + subseq sl, r6, r8, lsl sl │ │ │ │ + subseq sl, r6, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 29e1e0 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -193286,15 +193286,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 429218 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e1c0 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -193306,32 +193306,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r9, r9, r4, lsr r3 │ │ │ │ - subseq sl, r6, r8, ror #29 │ │ │ │ - @ instruction: 0x0056a99c │ │ │ │ + rsbeq r9, r9, r4, lsr #6 │ │ │ │ + ldrsbeq sl, [r6], #-232 @ 0xffffff18 │ │ │ │ + subseq sl, r6, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 29e2a4 │ │ │ │ ldr r2, [pc, #160] @ 29e2a8 │ │ │ │ ldr r1, [pc, #160] @ 29e2ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 1e1348 │ │ │ │ @@ -193355,17 +193355,17 @@ │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e1348 │ │ │ │ - rsbeq r9, r9, r0, lsr #5 │ │ │ │ - subseq sl, r6, ip, lsl #18 │ │ │ │ - subseq sl, r6, r8, asr lr │ │ │ │ + @ instruction: 0x00699290 │ │ │ │ + ldrsheq sl, [r6], #-140 @ 0xffffff74 │ │ │ │ + subseq sl, r6, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 29e3b4 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -193374,15 +193374,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 29e3bc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #196] @ 29e3c0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e364 │ │ │ │ @@ -193414,30 +193414,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r9, r9, r0, ror #3 │ │ │ │ - subseq sl, r6, ip, lsl #27 │ │ │ │ - subseq sl, r6, r0, asr #16 │ │ │ │ - subseq ip, sp, ip, lsr #31 │ │ │ │ - subseq sl, r7, ip, asr #28 │ │ │ │ - subseq sl, r7, r0, asr #26 │ │ │ │ - subseq sl, r7, r4, ror ip │ │ │ │ + ldrdeq r9, [r9], #-16 @ │ │ │ │ + subseq sl, r6, ip, ror sp │ │ │ │ + subseq sl, r6, r0, lsr r8 │ │ │ │ + @ instruction: 0x005dcf9c │ │ │ │ + subseq sl, r7, ip, lsr lr │ │ │ │ + subseq sl, r7, r0, lsr sp │ │ │ │ + subseq sl, r7, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 29e54c │ │ │ │ ldr ip, [pc, #356] @ 29e550 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -193464,39 +193464,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74ca98 │ │ │ │ + bl 74ca90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e4f8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e4c4 │ │ │ │ mov r1, r4 │ │ │ │ bl 43a2bc │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e4c0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 745a38 │ │ │ │ + bl 745a30 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 29e504 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e4e8 │ │ │ │ mov r1, r4 │ │ │ │ bl 43a2bc │ │ │ │ @@ -193506,15 +193506,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 29c830 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 1e1d20 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #92] @ 29e568 │ │ │ │ ldr r3, [pc, #64] @ 29e550 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -193529,17 +193529,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r6, r4, lsl r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r6, ip, ror #31 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - ldrsbeq sl, [r6], #-108 @ 0xffffff94 │ │ │ │ - rsbeq r9, r9, ip, rrx │ │ │ │ - subseq sl, r6, r8, lsr #24 │ │ │ │ + subseq sl, r6, ip, asr #13 │ │ │ │ + rsbeq r9, r9, ip, asr r0 │ │ │ │ + subseq sl, r6, r8, lsl ip │ │ │ │ ldrsheq ip, [r6], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 29e800 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -193556,15 +193556,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -193680,15 +193680,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74ceac │ │ │ │ + bl 74cea4 │ │ │ │ ldr r2, [pc, #88] @ 29e81c │ │ │ │ ldr r3, [pc, #64] @ 29e808 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -193698,19 +193698,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, r9, r4, lsr #30 │ │ │ │ + rsbeq r8, r9, r4, lsl pc │ │ │ │ rsbseq ip, r6, r4, ror #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sl, r6, r0, asr #21 │ │ │ │ - subseq sl, r6, ip, ror #10 │ │ │ │ + ldrheq sl, [r6], #-160 @ 0xffffff60 │ │ │ │ + subseq sl, r6, ip, asr r5 │ │ │ │ rsbseq ip, r6, r0, ror #27 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ rsbseq ip, r6, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -193730,24 +193730,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 29ea98 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e37b4 │ │ │ │ @@ -193773,20 +193773,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 29eaa8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58de0c │ │ │ │ + bl 58de04 │ │ │ │ ldr r2, [pc, #372] @ 29eaac │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58e670 │ │ │ │ + bl 58e668 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -193837,56 +193837,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 29eabc │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 58de0c │ │ │ │ + bl 58de04 │ │ │ │ ldr r2, [pc, #136] @ 29eac0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 29eac4 │ │ │ │ - bl 58e670 │ │ │ │ + bl 58e668 │ │ │ │ ldr r3, [pc, #120] @ 29eac8 │ │ │ │ ldr r2, [pc, #120] @ 29eacc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58dc98 │ │ │ │ + bl 58dc90 │ │ │ │ ldr r2, [pc, #96] @ 29ead0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58e670 │ │ │ │ + bl 58e668 │ │ │ │ b 29e8e8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, r9, r0, ror ip │ │ │ │ + rsbeq r8, r9, r0, ror #24 │ │ │ │ ldrheq ip, [r6], #-176 @ 0xffffff50 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sl, r6, r4, asr #5 │ │ │ │ - subseq sl, r6, r0, lsl r8 │ │ │ │ + ldrheq sl, [r6], #-36 @ 0xffffffdc │ │ │ │ + subseq sl, r6, r0, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - subseq sl, r7, ip, asr r8 │ │ │ │ + subseq sl, r7, ip, asr #16 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - subseq sl, r7, r0, asr #16 │ │ │ │ + subseq sl, r7, r0, lsr r8 │ │ │ │ rsbseq ip, r6, r8, lsr sl │ │ │ │ - ldrsbeq sl, [r7], #-100 @ 0xffffff9c │ │ │ │ + subseq sl, r7, r4, asr #13 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - ldrheq sl, [r7], #-100 @ 0xffffff9c │ │ │ │ - ldrsbeq sl, [r7], #-100 @ 0xffffff9c │ │ │ │ + subseq sl, r7, r4, lsr #13 │ │ │ │ + subseq sl, r7, r4, asr #13 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - subseq sl, r7, r8, asr #13 │ │ │ │ + ldrheq sl, [r7], #-104 @ 0xffffff98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 29ee80 │ │ │ │ ldr ip, [pc, #916] @ 29ee84 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -193916,32 +193916,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d1b8 │ │ │ │ + bl 74d1b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ec74 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 29ee9c │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -193982,18 +193982,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 29ec6c │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 745af0 │ │ │ │ + bl 745ae8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #536] @ 29eea0 │ │ │ │ ldr r3, [pc, #504] @ 29ee84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -194045,15 +194045,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 29eeb0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ec70 │ │ │ │ ldr r1, [pc, #308] @ 29eeb4 │ │ │ │ ldr r3, [pc, #308] @ 29eeb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 29eebc │ │ │ │ @@ -194063,28 +194063,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 29eec0 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ec70 │ │ │ │ ldr r3, [pc, #252] @ 29eec4 │ │ │ │ ldr ip, [pc, #252] @ 29eec8 │ │ │ │ ldr r1, [pc, #252] @ 29eecc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 29eed0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ec70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 29eed4 │ │ │ │ ldr r1, [pc, #212] @ 29eed8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -194093,15 +194093,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 29eee0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ec70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 29eee4 │ │ │ │ ldr r1, [pc, #160] @ 29eee8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -194110,46 +194110,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 29eef0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ec70 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r6, r0, lsl r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r6, r8, ror #17 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq r8, r9, r0, ror r9 │ │ │ │ - ldrsbeq r9, [r6], #-252 @ 0xffffff04 │ │ │ │ - subseq sl, r6, r4, lsr #10 │ │ │ │ + rsbeq r8, r9, r0, ror #18 │ │ │ │ + subseq r9, r6, ip, asr #31 │ │ │ │ + subseq sl, r6, r4, lsl r5 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ rsbseq ip, r6, r4, ror r7 │ │ │ │ - subseq sl, r7, r4, lsl #9 │ │ │ │ - rsbeq r8, r9, r0, ror #14 │ │ │ │ - subseq sl, r7, ip, lsl #5 │ │ │ │ + subseq sl, r7, r4, ror r4 │ │ │ │ + rsbeq r8, r9, r0, asr r7 │ │ │ │ + subseq sl, r7, ip, ror r2 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - subseq sl, r7, r8, asr #8 │ │ │ │ - rsbeq r8, r9, ip, lsl r7 │ │ │ │ - subseq sl, r7, r4, asr #4 │ │ │ │ + subseq sl, r7, r8, lsr r4 │ │ │ │ + rsbeq r8, r9, ip, lsl #14 │ │ │ │ + subseq sl, r7, r4, lsr r2 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - ldrdeq r8, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - subseq sl, r7, r8, lsl r5 │ │ │ │ - subseq sl, r7, r0, lsl r2 │ │ │ │ + rsbeq r8, r9, r8, asr #13 │ │ │ │ + subseq sl, r7, r8, lsl #10 │ │ │ │ + subseq sl, r7, r0, lsl #4 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - ldrsheq sl, [r7], #-56 @ 0xffffffc8 │ │ │ │ - ldrsbeq sl, [r7], #-20 @ 0xffffffec │ │ │ │ - @ instruction: 0x00698698 │ │ │ │ + subseq sl, r7, r8, ror #7 │ │ │ │ + subseq sl, r7, r4, asr #3 │ │ │ │ + rsbeq r8, r9, r8, lsl #13 │ │ │ │ muleq r0, r3, r2 │ │ │ │ - subseq sl, r7, ip, lsl r4 │ │ │ │ - @ instruction: 0x0057a190 │ │ │ │ - rsbeq r8, r9, r4, asr r6 │ │ │ │ + subseq sl, r7, ip, lsl #8 │ │ │ │ + subseq sl, r7, r0, lsl #3 │ │ │ │ + rsbeq r8, r9, r4, asr #12 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 0029eef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194177,27 +194177,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 29eff0 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29efd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589324 │ │ │ │ - bl 589360 │ │ │ │ + bl 58931c │ │ │ │ + bl 589358 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29efd8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588b48 │ │ │ │ + bl 588b40 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ef94 │ │ │ │ @@ -194210,31 +194210,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r8, r7, ip, lsr #11 │ │ │ │ + @ instruction: 0x0057859c │ │ │ │ │ │ │ │ 0029eff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 589360 │ │ │ │ + bl 589358 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29f064 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588b48 │ │ │ │ + bl 588b40 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29f020 │ │ │ │ @@ -194255,25 +194255,25 @@ │ │ │ │ 0029f07c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #300] @ 29f1cc │ │ │ │ ldr r2, [pc, #300] @ 29f1d0 │ │ │ │ ldr r1, [pc, #300] @ 29f1d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 29f1a8 │ │ │ │ @@ -194302,15 +194302,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 1e35d4 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29f158 │ │ │ │ - bl 58cc2c │ │ │ │ + bl 58cc24 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 1e37b4 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -194333,38 +194333,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r8, r9, r4, lsl #8 │ │ │ │ - subseq r9, r6, r4, ror sl │ │ │ │ - subseq r9, r6, r0, asr #31 │ │ │ │ + strdeq r8, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + subseq r9, r6, r4, ror #20 │ │ │ │ + ldrheq r9, [r6], #-240 @ 0xffffff10 │ │ │ │ │ │ │ │ 0029f1d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 29f838 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #1584] @ 29f83c │ │ │ │ ldr r1, [pc, #1584] @ 29f840 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 29f7b8 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 29f81c │ │ │ │ @@ -194580,40 +194580,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 29f850 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 29f540 │ │ │ │ ldr r3, [pc, #676] @ 29f854 │ │ │ │ ldr ip, [pc, #676] @ 29f858 │ │ │ │ ldr r1, [pc, #676] @ 29f85c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 29f860 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 29f540 │ │ │ │ ldr r3, [pc, #644] @ 29f864 │ │ │ │ ldr ip, [pc, #644] @ 29f868 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 29f86c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194625,15 +194625,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 29f87c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194645,15 +194645,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 29f88c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194665,15 +194665,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 29f89c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194685,15 +194685,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194705,15 +194705,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 29f8b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194722,80 +194722,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 29f8c0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 29f8c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 29f540 │ │ │ │ ldr r3, [pc, #224] @ 29f8c8 │ │ │ │ ldr r4, [pc, #224] @ 29f8cc │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 29f8d0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 29f8d4 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 29f540 │ │ │ │ ldr r1, [pc, #180] @ 29f8d8 │ │ │ │ ldr r0, [pc, #180] @ 29f8dc │ │ │ │ ldr r2, [pc, #180] @ 29f8e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r9, ip, lsr #5 │ │ │ │ - subseq r9, r6, ip, lsl #18 │ │ │ │ - subseq r9, r6, r4, asr lr │ │ │ │ - rsbeq r7, r9, r8, lsr #30 │ │ │ │ - subseq r9, r7, ip, lsr #29 │ │ │ │ - subseq r9, r7, r8, asr sl │ │ │ │ + @ instruction: 0x0069829c │ │ │ │ + ldrsheq r9, [r6], #-140 @ 0xffffff74 │ │ │ │ + subseq r9, r6, r4, asr #28 │ │ │ │ + rsbeq r7, r9, r8, lsl pc │ │ │ │ + @ instruction: 0x00579e9c │ │ │ │ + subseq r9, r7, r8, asr #20 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - strdeq r7, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x00579d94 │ │ │ │ - subseq r9, r7, ip, lsr #20 │ │ │ │ + rsbeq r7, r9, r0, ror #29 │ │ │ │ + subseq r9, r7, r4, lsl #27 │ │ │ │ + subseq r9, r7, ip, lsl sl │ │ │ │ muleq r0, sp, r3 │ │ │ │ - strheq r7, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - subseq r9, r7, r0, ror sp │ │ │ │ - ldrsheq r9, [r7], #-156 @ 0xffffff64 │ │ │ │ - rsbeq r7, r9, ip, ror #28 │ │ │ │ - subseq r9, r7, ip, lsr sp │ │ │ │ - subseq r9, r7, r8, lsr #19 │ │ │ │ + rsbeq r7, r9, ip, lsr #29 │ │ │ │ + subseq r9, r7, r0, ror #26 │ │ │ │ + subseq r9, r7, ip, ror #19 │ │ │ │ + rsbeq r7, r9, ip, asr lr │ │ │ │ + subseq r9, r7, ip, lsr #26 │ │ │ │ + @ instruction: 0x00579998 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - rsbeq r7, r9, ip, lsl lr │ │ │ │ - subseq r9, r7, r8, lsl #26 │ │ │ │ - subseq r9, r7, r8, asr r9 │ │ │ │ + rsbeq r7, r9, ip, lsl #28 │ │ │ │ + ldrsheq r9, [r7], #-200 @ 0xffffff38 │ │ │ │ + subseq r9, r7, r8, asr #18 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - rsbeq r7, r9, ip, asr #27 │ │ │ │ - ldrsbeq r9, [r7], #-196 @ 0xffffff3c │ │ │ │ - subseq r9, r7, r8, lsl #18 │ │ │ │ + strheq r7, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r9, r7, r4, asr #25 │ │ │ │ + ldrsheq r9, [r7], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - rsbeq r7, r9, ip, ror sp │ │ │ │ - subseq r9, r7, r0, lsr #25 │ │ │ │ - ldrheq r9, [r7], #-140 @ 0xffffff74 │ │ │ │ - rsbeq r7, r9, ip, lsr #26 │ │ │ │ - subseq r9, r7, ip, ror #24 │ │ │ │ - subseq r9, r7, r8, ror #16 │ │ │ │ + rsbeq r7, r9, ip, ror #26 │ │ │ │ + @ instruction: 0x00579c90 │ │ │ │ + subseq r9, r7, ip, lsr #17 │ │ │ │ + rsbeq r7, r9, ip, lsl sp │ │ │ │ + subseq r9, r7, ip, asr ip │ │ │ │ + subseq r9, r7, r8, asr r8 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - subseq r9, r7, r4, asr #22 │ │ │ │ - subseq r9, r7, r4, lsr #16 │ │ │ │ + subseq r9, r7, r4, lsr fp │ │ │ │ + subseq r9, r7, r4, lsl r8 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - strheq r7, [r9], #-196 @ 0xffffff3c @ │ │ │ │ - subseq r9, r7, ip, lsl #24 │ │ │ │ - subseq r9, r7, r8, ror #15 │ │ │ │ + rsbeq r7, r9, r4, lsr #25 │ │ │ │ + ldrsheq r9, [r7], #-188 @ 0xffffff44 │ │ │ │ + ldrsbeq r9, [r7], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - subseq r9, r7, r4, asr #15 │ │ │ │ - subseq r9, r7, r8, lsl #22 │ │ │ │ + ldrheq r9, [r7], #-116 @ 0xffffff8c │ │ │ │ + ldrsheq r9, [r7], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 0029f8e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194803,25 +194803,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 29f934 │ │ │ │ ldr r2, [pc, #52] @ 29f938 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #28] @ 29f93c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58e844 │ │ │ │ - subseq r1, r7, ip, lsr #17 │ │ │ │ + b 58e83c │ │ │ │ + @ instruction: 0x0057189c │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - subseq r9, r7, r4, asr #22 │ │ │ │ + subseq r9, r7, r4, lsr fp │ │ │ │ │ │ │ │ 0029f940 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029f948 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -194861,22 +194861,22 @@ │ │ │ │ bl 492704 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 58caec │ │ │ │ + bl 58cae4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 29f9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ - ldrheq r9, [r7], #-172 @ 0xffffff54 │ │ │ │ + subseq r9, r7, ip, lsr #21 │ │ │ │ │ │ │ │ 0029f9ec : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fa04 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -194915,23 +194915,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #2840] @ 2a05b8 │ │ │ │ ldr r1, [pc, #2840] @ 2a05bc │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 4ccc5c │ │ │ │ ldr r3, [pc, #2804] @ 2a05c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -194945,15 +194945,15 @@ │ │ │ │ beq 29fd50 │ │ │ │ ldr r3, [pc, #2764] @ 2a05c8 │ │ │ │ ldr r1, [pc, #2764] @ 2a05cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 58be4c │ │ │ │ + bl 58be44 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 29fdfc │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fb40 │ │ │ │ mov r0, r4 │ │ │ │ @@ -194966,42 +194966,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fdac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fc38 │ │ │ │ ldr r7, [pc, #2672] @ 2a05d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 2a05d4 │ │ │ │ ldr r1, [pc, #2660] @ 2a05d8 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 589360 │ │ │ │ + bl 589358 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 29fbe8 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 29fbc8 │ │ │ │ b 2a056c │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a0344 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588b48 │ │ │ │ + bl 588b40 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29fbb8 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a0344 │ │ │ │ ldr r5, [pc, #2540] @ 2a05dc │ │ │ │ @@ -195010,77 +195010,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0588 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 29fc38 │ │ │ │ ldr r0, [pc, #2488] @ 2a05e8 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fcb8 │ │ │ │ ldr r0, [pc, #2464] @ 2a05ec │ │ │ │ ldr r2, [pc, #2464] @ 2a05f0 │ │ │ │ ldr r1, [pc, #2464] @ 2a05f4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 2a05f8 │ │ │ │ ldr r1, [pc, #2428] @ 2a05fc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 2a0600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58881c │ │ │ │ + bl 588814 │ │ │ │ ldr r1, [pc, #2400] @ 2a0604 │ │ │ │ ldr r0, [pc, #2400] @ 2a0608 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58881c │ │ │ │ + bl 588814 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #2372] @ 2a060c │ │ │ │ ldr r2, [pc, #2372] @ 2a0610 │ │ │ │ ldr r1, [pc, #2372] @ 2a0614 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 2a0618 │ │ │ │ - bl 589090 │ │ │ │ - bl 561de8 │ │ │ │ + bl 589088 │ │ │ │ + bl 561de0 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 583164 │ │ │ │ + bl 58315c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #2312] @ 2a061c │ │ │ │ ldr r3, [pc, #2192] @ 2a05a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195099,17 +195099,17 @@ │ │ │ │ beq 29fb1c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fb1c │ │ │ │ bl 2a1264 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29fb1c │ │ │ │ - bl 58d368 │ │ │ │ + bl 58d360 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 58a714 │ │ │ │ + bl 58a70c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a0430 │ │ │ │ ldr r3, [pc, #2192] @ 2a0620 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -195128,46 +195128,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 2a0628 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 2a062c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 29fd0c │ │ │ │ ldr r3, [pc, #2092] @ 2a0630 │ │ │ │ ldr ip, [pc, #2092] @ 2a0634 │ │ │ │ ldr r1, [pc, #2092] @ 2a0638 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 2a063c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 29fdec │ │ │ │ mov r0, #0 │ │ │ │ bl 1e17e0 │ │ │ │ ldr r7, [pc, #2052] @ 2a0640 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #2036] @ 2a0644 │ │ │ │ ldr r1, [pc, #2036] @ 2a0648 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -195330,25 +195330,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 1e0ef8 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fb40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #1364] @ 2a0670 │ │ │ │ ldr r2, [pc, #1364] @ 2a0674 │ │ │ │ ldr r1, [pc, #1364] @ 2a0678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 2a066c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -195413,18 +195413,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1abc │ │ │ │ b 29ffb0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 2a0680 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ ldr r0, [pc, #1052] @ 2a0684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ b 2a00f4 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 2a00d0 │ │ │ │ mov r1, #0 │ │ │ │ b 2a02a4 │ │ │ │ @@ -195443,15 +195443,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 2a0288 │ │ │ │ ldr r0, [pc, #952] @ 2a0688 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r1, [pc, #932] @ 2a068c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1abc │ │ │ │ b 2a0078 │ │ │ │ @@ -195472,69 +195472,69 @@ │ │ │ │ b 29fff4 │ │ │ │ ldr r1, [pc, #868] @ 2a069c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1abc │ │ │ │ b 29ffc8 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 536064 │ │ │ │ + bl 53605c │ │ │ │ ldr r3, [pc, #844] @ 2a06a0 │ │ │ │ ldr ip, [pc, #844] @ 2a06a4 │ │ │ │ ldr r1, [pc, #844] @ 2a06a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 2a06ac │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a047c │ │ │ │ ldr r1, [pc, #792] @ 2a06b0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0414 │ │ │ │ ldr sl, [pc, #764] @ 2a06b4 │ │ │ │ ldr r9, [pc, #764] @ 2a06b8 │ │ │ │ ldr r7, [pc, #764] @ 2a06bc │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 536064 │ │ │ │ + bl 53605c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a03cc │ │ │ │ ldr r1, [pc, #676] @ 2a06c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1348 │ │ │ │ b 29fdec │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 2a06c4 │ │ │ │ ldr r2, [pc, #648] @ 2a06c8 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -195542,29 +195542,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 2a06d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r1, [pc, #616] @ 2a06d4 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ b 29fdec │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 536064 │ │ │ │ + bl 53605c │ │ │ │ ldr r1, [pc, #588] @ 2a06d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ b 2a0424 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -195592,22 +195592,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 2a020c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 2a06e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r1, [pc, #396] @ 2a06e4 │ │ │ │ ldr r0, [pc, #396] @ 2a06e8 │ │ │ │ ldr r2, [pc, #396] @ 2a06ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -195627,113 +195627,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrheq fp, [r6], #-156 @ 0xffffff64 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0076b994 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq r7, r9, r8, lsl sl │ │ │ │ - subseq r9, r6, ip, ror r0 │ │ │ │ - subseq r9, r6, r8, asr #11 │ │ │ │ + rsbeq r7, r9, r8, lsl #20 │ │ │ │ + subseq r9, r6, ip, rrx │ │ │ │ + ldrheq r9, [r6], #-88 @ 0xffffffa8 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - ldrsbeq sl, [lr], #-228 @ 0xffffff1c │ │ │ │ - rsbeq r7, r9, r4, asr #18 │ │ │ │ - subseq r8, r6, ip, lsr #31 │ │ │ │ - ldrsheq r9, [r6], #-72 @ 0xffffffb8 │ │ │ │ - strheq r7, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - subseq r8, r6, r4, ror pc │ │ │ │ - @ instruction: 0x005db698 │ │ │ │ - ldrsbeq r9, [r7], #-200 @ 0xffffff38 │ │ │ │ - rsbeq r7, r9, r8, asr r8 │ │ │ │ - subseq r8, r6, r8, asr #29 │ │ │ │ - subseq r9, r6, r4, lsl r4 │ │ │ │ - ldrsbeq r7, [lr], #-136 @ 0xffffff78 │ │ │ │ - subseq r9, r7, r8, lsr #25 │ │ │ │ - subseq r6, r7, ip, lsr #30 │ │ │ │ - @ instruction: 0x00579c90 │ │ │ │ - subseq r6, r7, r0, asr #10 │ │ │ │ - ldrdeq r7, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - subseq r9, r7, r4, lsl r3 │ │ │ │ - subseq r0, pc, r8, ror #26 │ │ │ │ + subseq sl, lr, r4, asr #29 │ │ │ │ + rsbeq r7, r9, r4, lsr r9 │ │ │ │ + @ instruction: 0x00568f9c │ │ │ │ + subseq r9, r6, r8, ror #9 │ │ │ │ + rsbeq r7, r9, r4, lsr #17 │ │ │ │ + subseq r8, r6, r4, ror #30 │ │ │ │ + subseq fp, sp, r8, lsl #13 │ │ │ │ + subseq r9, r7, r8, asr #25 │ │ │ │ + rsbeq r7, r9, r8, asr #16 │ │ │ │ + ldrheq r8, [r6], #-232 @ 0xffffff18 │ │ │ │ + subseq r9, r6, r4, lsl #8 │ │ │ │ + subseq r7, lr, r8, asr #17 │ │ │ │ + @ instruction: 0x00579c98 │ │ │ │ + subseq r6, r7, ip, lsl pc │ │ │ │ + subseq r9, r7, r0, lsl #25 │ │ │ │ + subseq r6, r7, r0, lsr r5 │ │ │ │ + rsbeq r7, r9, ip, asr #15 │ │ │ │ + subseq r9, r7, r4, lsl #6 │ │ │ │ + subseq r0, pc, r8, asr sp @ │ │ │ │ muleq r0, r1, r6 │ │ │ │ rsbseq fp, r6, r8, ror #13 │ │ │ │ ldrdeq fp, [r1], ip │ │ │ │ - ldrsheq r9, [r7], #-100 @ 0xffffff9c │ │ │ │ - subseq r9, r7, r4, lsl r2 │ │ │ │ - andeq r0, r0, r9, asr #12 │ │ │ │ - @ instruction: 0x0069769c │ │ │ │ subseq r9, r7, r4, ror #13 │ │ │ │ - ldrsbeq r9, [r7], #-24 @ 0xffffffe8 │ │ │ │ + subseq r9, r7, r4, lsl #4 │ │ │ │ + andeq r0, r0, r9, asr #12 │ │ │ │ + rsbeq r7, r9, ip, lsl #13 │ │ │ │ + ldrsbeq r9, [r7], #-100 @ 0xffffff9c │ │ │ │ + subseq r9, r7, r8, asr #3 │ │ │ │ andeq r0, r0, r2, asr r6 │ │ │ │ - rsbeq r7, r9, r0, ror r6 │ │ │ │ - subseq r8, r6, ip, asr #25 │ │ │ │ - subseq r9, r6, r8, lsl r2 │ │ │ │ - subseq r9, r7, r0, ror #15 │ │ │ │ - subseq lr, lr, ip, ror #22 │ │ │ │ - ldrsheq r3, [r7], #-12 │ │ │ │ - subseq r9, r7, ip, lsl #13 │ │ │ │ - subseq r9, r7, r0, ror r6 │ │ │ │ - subseq r9, r7, r8, asr r6 │ │ │ │ - subseq r9, r7, ip, lsr r6 │ │ │ │ - subseq r9, r7, r0, lsr #12 │ │ │ │ + rsbeq r7, r9, r0, ror #12 │ │ │ │ + ldrheq r8, [r6], #-204 @ 0xffffff34 │ │ │ │ + subseq r9, r6, r8, lsl #4 │ │ │ │ + ldrsbeq r9, [r7], #-112 @ 0xffffff90 │ │ │ │ + subseq lr, lr, ip, asr fp │ │ │ │ + subseq r3, r7, ip, ror #1 │ │ │ │ + subseq r9, r7, ip, ror r6 │ │ │ │ + subseq r9, r7, r0, ror #12 │ │ │ │ + subseq r9, r7, r8, asr #12 │ │ │ │ + subseq r9, r7, ip, lsr #12 │ │ │ │ + subseq r9, r7, r0, lsl r6 │ │ │ │ muleq r0, ip, r7 │ │ │ │ - rsbeq r7, r9, r8, lsl #7 │ │ │ │ - ldrsheq r8, [r6], #-152 @ 0xffffff68 │ │ │ │ - subseq r8, r6, r4, asr #30 │ │ │ │ - subseq r9, r7, ip, lsl #8 │ │ │ │ - ldrsbeq r9, [r7], #-76 @ 0xffffffb4 │ │ │ │ - ldrsheq r9, [r7], #-76 @ 0xffffffb4 │ │ │ │ - ldrsheq r9, [r7], #-48 @ 0xffffffd0 │ │ │ │ - subseq r2, r7, r4, lsl sp │ │ │ │ - subseq r2, r7, r0, lsl #26 │ │ │ │ - subseq r2, r7, ip, ror #25 │ │ │ │ - ldrsbeq r2, [r7], #-200 @ 0xffffff38 │ │ │ │ - subseq r2, r7, r4, asr #25 │ │ │ │ - rsbeq r7, r9, ip, asr #2 │ │ │ │ - subseq r9, r7, r8, asr r5 │ │ │ │ - subseq r8, r7, r4, lsl #25 │ │ │ │ + rsbeq r7, r9, r8, ror r3 │ │ │ │ + subseq r8, r6, r8, ror #19 │ │ │ │ + subseq r8, r6, r4, lsr pc │ │ │ │ + ldrsheq r9, [r7], #-60 @ 0xffffffc4 │ │ │ │ + subseq r9, r7, ip, asr #9 │ │ │ │ + subseq r9, r7, ip, ror #9 │ │ │ │ + subseq r9, r7, r0, ror #7 │ │ │ │ + subseq r2, r7, r4, lsl #26 │ │ │ │ + ldrsheq r2, [r7], #-192 @ 0xffffff40 │ │ │ │ + ldrsbeq r2, [r7], #-204 @ 0xffffff34 │ │ │ │ + subseq r2, r7, r8, asr #25 │ │ │ │ + ldrheq r2, [r7], #-196 @ 0xffffff3c │ │ │ │ + rsbeq r7, r9, ip, lsr r1 │ │ │ │ + subseq r9, r7, r8, asr #10 │ │ │ │ + subseq r8, r7, r4, ror ip │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - subseq r9, r7, ip, asr #10 │ │ │ │ - subseq lr, lr, ip, lsl #13 │ │ │ │ - subseq r2, r7, r8, lsr ip │ │ │ │ - ldrsheq r9, [sp], #-212 @ 0xffffff2c │ │ │ │ - rsbeq ip, r4, r0, ror #25 │ │ │ │ - rsbeq r7, r9, r0, rrx │ │ │ │ - subseq r9, r7, ip, ror #1 │ │ │ │ - @ instruction: 0x00578b90 │ │ │ │ + subseq r9, r7, ip, lsr r5 │ │ │ │ + subseq lr, lr, ip, ror r6 │ │ │ │ + subseq r2, r7, r8, lsr #24 │ │ │ │ + subseq r9, sp, r4, ror #27 │ │ │ │ + ldrdeq ip, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r7, r9, r0, asr r0 │ │ │ │ + ldrsbeq r9, [r7], #-12 │ │ │ │ + subseq r8, r7, r0, lsl #23 │ │ │ │ andeq r0, r0, r9, asr r6 │ │ │ │ - subseq r9, r7, r8, lsr #2 │ │ │ │ - subseq r9, r7, r0, asr #8 │ │ │ │ - subseq r9, r7, r4, ror #5 │ │ │ │ - subseq r9, r7, r8, asr #3 │ │ │ │ - @ instruction: 0x00578a90 │ │ │ │ - subseq r9, r7, ip, asr #1 │ │ │ │ + subseq r9, r7, r8, lsl r1 │ │ │ │ + subseq r9, r7, r0, lsr r4 │ │ │ │ + ldrsbeq r9, [r7], #-36 @ 0xffffffdc │ │ │ │ + ldrheq r9, [r7], #-24 @ 0xffffffe8 │ │ │ │ + subseq r8, r7, r0, lsl #21 │ │ │ │ + ldrheq r9, [r7], #-12 │ │ │ │ muleq r0, r7, r5 │ │ │ │ - subseq r8, r7, r4, ror sl │ │ │ │ - subseq r9, r7, r4, lsl r3 │ │ │ │ + subseq r8, r7, r4, ror #20 │ │ │ │ + subseq r9, r7, r4, lsl #6 │ │ │ │ andeq r0, r0, r2, lsl r6 │ │ │ │ - subseq r8, r7, r8, asr sl │ │ │ │ - subseq r9, r7, r4, ror #6 │ │ │ │ + subseq r8, r7, r8, asr #20 │ │ │ │ + subseq r9, r7, r4, asr r3 │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ │ │ │ │ 002a0708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 2a0768 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 7cd8d8 │ │ │ │ + bl 7cd8d0 │ │ │ │ mov r0, #5 │ │ │ │ - bl 583140 │ │ │ │ + bl 583138 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -195741,15 +195741,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ addeq sl, r1, ip, asr #22 │ │ │ │ │ │ │ │ 002a076c : │ │ │ │ - b 7cd908 │ │ │ │ + b 7cd900 │ │ │ │ │ │ │ │ 002a0770 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 2a0868 │ │ │ │ @@ -195774,22 +195774,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 2a66e8 │ │ │ │ ldr r4, [pc, #144] @ 2a0878 │ │ │ │ mov r0, #5 │ │ │ │ - bl 583164 │ │ │ │ + bl 58315c │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 58225c │ │ │ │ + bl 582254 │ │ │ │ bl 2a7c78 │ │ │ │ bl 2a6aa0 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7cd944 │ │ │ │ + bl 7cd93c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0834 │ │ │ │ ldr r3, [pc, #80] @ 2a0870 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -195821,58 +195821,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 2a0938 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2a08fc │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #128] @ 2a093c │ │ │ │ ldr r2, [pc, #128] @ 2a0940 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a0930 │ │ │ │ ldr r1, [pc, #64] @ 2a0944 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58976c │ │ │ │ + bl 589764 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 2a0914 │ │ │ │ - rsbeq r7, r4, ip, asr r4 │ │ │ │ - strheq r6, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x00579b98 │ │ │ │ + rsbeq r7, r4, ip, asr #8 │ │ │ │ + rsbeq r6, r9, r8, lsr #27 │ │ │ │ + subseq r9, r7, r8, lsl #23 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 2a0954 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ ldrdeq r3, [pc], #-232 @ │ │ │ │ │ │ │ │ 002a0958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -195885,25 +195885,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 58c2d4 │ │ │ │ + bl 58c2cc │ │ │ │ ldr r1, [pc, #160] @ 2a0a48 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58976c │ │ │ │ + bl 589764 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a0a0c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #124] @ 2a0a4c │ │ │ │ ldr r3, [pc, #112] @ 2a0a44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195923,42 +195923,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a09c8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r6, r8, lsl #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ rsbseq sl, r6, ip, lsr #20 │ │ │ │ - rsbeq r6, r9, r8, asr ip │ │ │ │ - subseq r9, r7, r8, ror #20 │ │ │ │ - subseq r9, r7, r0, asr sl │ │ │ │ + rsbeq r6, r9, r8, asr #24 │ │ │ │ + subseq r9, r7, r8, asr sl │ │ │ │ + subseq r9, r7, r0, asr #20 │ │ │ │ ldr r0, [pc, #4] @ 2a0a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ strdeq r3, [pc], #-216 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2a0b04 │ │ │ │ ldr r2, [pc, #128] @ 2a0b08 │ │ │ │ ldr r1, [pc, #128] @ 2a0b0c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #100] @ 2a0b10 │ │ │ │ ldr r1, [pc, #100] @ 2a0b14 │ │ │ │ ldr ip, [pc, #100] @ 2a0b18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -195975,20 +195975,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r6, r9, ip, lsl #24 │ │ │ │ - subseq r8, r6, ip, lsl #1 │ │ │ │ - ldrsbeq r8, [r6], #-88 @ 0xffffffa8 │ │ │ │ + strdeq r6, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + subseq r8, r6, ip, ror r0 │ │ │ │ + subseq r8, r6, r8, asr #11 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - subseq r9, r7, ip, ror #19 │ │ │ │ - subseq r3, pc, r8, asr r1 @ │ │ │ │ + ldrsbeq r9, [r7], #-156 @ 0xffffff64 │ │ │ │ + subseq r3, pc, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -195996,42 +195996,42 @@ │ │ │ │ beq 2a0b4c │ │ │ │ bl 1ea240 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0bac │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a0b70 │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a0b98 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 2a0bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r0, [pc, #16] @ 2a0bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ - subseq r9, r7, r0, lsr r9 │ │ │ │ - subseq r9, r7, r0, lsl #18 │ │ │ │ + subseq r9, r7, r0, lsr #18 │ │ │ │ + ldrsheq r9, [r7], #-128 @ 0xffffff80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 2a10f0 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -196045,24 +196045,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #1236] @ 2a10fc │ │ │ │ ldr r2, [pc, #1236] @ 2a1100 │ │ │ │ ldr r1, [pc, #1236] @ 2a1104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -196130,15 +196130,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a0dd4 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a102c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -196154,15 +196154,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #836] @ 2a1120 │ │ │ │ ldr r3, [pc, #792] @ 2a10f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -196201,38 +196201,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0ef4 │ │ │ │ ldr r7, [pc, #680] @ 2a112c │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 58d434 │ │ │ │ + bl 58d42c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a1070 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 58996c │ │ │ │ + bl 589964 │ │ │ │ ldr r1, [pc, #644] @ 2a1130 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58be4c │ │ │ │ + bl 58be44 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 2a1134 │ │ │ │ ldr r2, [pc, #616] @ 2a1138 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 2a113c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -196243,28 +196243,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 2a0dd4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 2a0dd4 │ │ │ │ ldr r3, [pc, #508] @ 2a1140 │ │ │ │ ldr ip, [pc, #508] @ 2a1144 │ │ │ │ ldr r1, [pc, #508] @ 2a1148 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a0dd4 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 2a0fc8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -196276,15 +196276,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a0dd4 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2a0f90 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -196302,118 +196302,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2a0e68 │ │ │ │ ldr r0, [pc, #320] @ 2a115c │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2a0e68 │ │ │ │ ldr r3, [pc, #300] @ 2a1160 │ │ │ │ ldr ip, [pc, #300] @ 2a1164 │ │ │ │ ldr r1, [pc, #300] @ 2a1168 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a0dd4 │ │ │ │ ldr r0, [pc, #264] @ 2a116c │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 2a0dd4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 2a1170 │ │ │ │ ldr ip, [pc, #244] @ 2a1174 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 2a1178 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a0dd4 │ │ │ │ ldr r3, [pc, #204] @ 2a117c │ │ │ │ ldr r0, [pc, #204] @ 2a1180 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 2a1184 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r1, [pc, #168] @ 2a1188 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ b 2a0dd4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r6, r8, lsl r8 │ │ │ │ rsbseq sl, r6, r8, lsl #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, r9, r8, lsl #21 │ │ │ │ - ldrsheq r7, [r6], #-224 @ 0xffffff20 │ │ │ │ - subseq r8, r6, r8, lsr r4 │ │ │ │ - rsbeq r6, r9, r0, ror #18 │ │ │ │ - ldrsheq r9, [r7], #-132 @ 0xffffff7c │ │ │ │ - subseq r9, r7, ip, asr #15 │ │ │ │ - rsbeq r6, r9, r4, lsl #18 │ │ │ │ - subseq r9, r7, ip, lsl #15 │ │ │ │ - subseq r9, r7, r4, ror r7 │ │ │ │ + rsbeq r6, r9, r8, ror sl │ │ │ │ + subseq r7, r6, r0, ror #29 │ │ │ │ + subseq r8, r6, r8, lsr #8 │ │ │ │ + rsbeq r6, r9, r0, asr r9 │ │ │ │ + subseq r9, r7, r4, ror #17 │ │ │ │ + ldrheq r9, [r7], #-124 @ 0xffffff84 │ │ │ │ + strdeq r6, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + subseq r9, r7, ip, ror r7 │ │ │ │ + subseq r9, r7, r4, ror #14 │ │ │ │ rsbseq sl, r6, r0, lsr #12 │ │ │ │ addeq sl, r1, r8, asr r4 │ │ │ │ addeq sl, r1, ip, lsr #8 │ │ │ │ - subseq r7, r7, r8, lsr fp │ │ │ │ - subseq r9, lr, r8, lsr #22 │ │ │ │ - rsbeq r6, r9, r8, ror #15 │ │ │ │ - subseq r9, r7, r4, lsr #17 │ │ │ │ + subseq r7, r7, r8, lsr #22 │ │ │ │ + subseq r9, lr, r8, lsl fp │ │ │ │ + ldrdeq r6, [r9], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00579894 │ │ │ │ addeq sl, r1, r8, ror r3 │ │ │ │ - rsbeq r6, r9, r8, ror #14 │ │ │ │ - subseq r9, r7, r0, lsr #12 │ │ │ │ - ldrsbeq r9, [r7], #-92 @ 0xffffffa4 │ │ │ │ - rsbeq r6, r9, r4, lsl r7 │ │ │ │ - ldrsbeq r9, [r7], #-108 @ 0xffffff94 │ │ │ │ - subseq r9, r7, r8, lsl #11 │ │ │ │ - muleq r0, ip, r7 │ │ │ │ - subseq r9, r7, ip, lsl #14 │ │ │ │ - rsbeq r6, r9, r8, ror r6 │ │ │ │ - subseq r9, r7, ip, asr #10 │ │ │ │ - subseq r9, r7, ip, ror #9 │ │ │ │ - subseq r9, r7, r8, lsr #11 │ │ │ │ - rsbeq r6, r9, ip, lsr #12 │ │ │ │ - subseq r9, r7, ip, ror #13 │ │ │ │ - subseq r9, r7, r0, lsr #9 │ │ │ │ - strdeq r6, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r6, r9, r8, asr r7 │ │ │ │ subseq r9, r7, r0, lsl r6 │ │ │ │ - subseq r9, r7, ip, ror #8 │ │ │ │ - subseq r9, r7, r8, lsr #12 │ │ │ │ + subseq r9, r7, ip, asr #11 │ │ │ │ + rsbeq r6, r9, r4, lsl #14 │ │ │ │ + subseq r9, r7, ip, asr #13 │ │ │ │ + subseq r9, r7, r8, ror r5 │ │ │ │ + muleq r0, ip, r7 │ │ │ │ + ldrsheq r9, [r7], #-108 @ 0xffffff94 │ │ │ │ + rsbeq r6, r9, r8, ror #12 │ │ │ │ + subseq r9, r7, ip, lsr r5 │ │ │ │ + ldrsbeq r9, [r7], #-76 @ 0xffffffb4 │ │ │ │ + @ instruction: 0x00579598 │ │ │ │ + rsbeq r6, r9, ip, lsl r6 │ │ │ │ + ldrsbeq r9, [r7], #-108 @ 0xffffff94 │ │ │ │ + @ instruction: 0x00579490 │ │ │ │ + rsbeq r6, r9, r8, ror #11 │ │ │ │ + subseq r9, r7, r0, lsl #12 │ │ │ │ + subseq r9, r7, ip, asr r4 │ │ │ │ + subseq r9, r7, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54c5b4 │ │ │ │ + bl 54c5ac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c5ac │ │ │ │ + bl 54c5a4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c59c │ │ │ │ + bl 54c594 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2a11dc │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -196426,21 +196426,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54c5b4 │ │ │ │ + bl 54c5ac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c5ac │ │ │ │ + bl 54c5a4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c59c │ │ │ │ + bl 54c594 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2a1248 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -196560,15 +196560,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 2a1ad8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a193c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -196605,29 +196605,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ ldr r3, [pc, #1548] @ 2a1ae8 │ │ │ │ ldr lr, [pc, #1548] @ 2a1aec │ │ │ │ ldr r1, [pc, #1548] @ 2a1af0 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #1508] @ 2a1af4 │ │ │ │ ldr r3, [pc, #1460] @ 2a1ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -196646,42 +196646,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ ldr r3, [pc, #1412] @ 2a1b04 │ │ │ │ ldr lr, [pc, #1412] @ 2a1b08 │ │ │ │ ldr r1, [pc, #1412] @ 2a1b0c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ ldr r3, [pc, #1372] @ 2a1b10 │ │ │ │ ldr ip, [pc, #1372] @ 2a1b14 │ │ │ │ ldr r1, [pc, #1372] @ 2a1b18 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -196763,15 +196763,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 2a1b2c │ │ │ │ movcc r3, r1 │ │ │ │ @@ -196815,15 +196815,15 @@ │ │ │ │ beq 2a17b0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80774c │ │ │ │ + bl 807744 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 2a1b30 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -196887,54 +196887,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ ldr r3, [pc, #508] @ 2a1b40 │ │ │ │ ldr ip, [pc, #508] @ 2a1b44 │ │ │ │ ldr r1, [pc, #508] @ 2a1b48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 2a1b4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 2a1720 │ │ │ │ ldr r3, [pc, #464] @ 2a1b50 │ │ │ │ ldr ip, [pc, #464] @ 2a1b54 │ │ │ │ ldr r1, [pc, #464] @ 2a1b58 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ ldr r3, [pc, #428] @ 2a1b5c │ │ │ │ ldr ip, [pc, #428] @ 2a1b60 │ │ │ │ ldr r1, [pc, #428] @ 2a1b64 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 2a1b68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ ldr r3, [pc, #396] @ 2a1b6c │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 2a1b70 │ │ │ │ ldr r1, [pc, #384] @ 2a1b74 │ │ │ │ @@ -196942,15 +196942,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ ldr r2, [pc, #268] @ 2a1b2c │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 2a1b78 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -196963,15 +196963,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 2a1b84 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 2a1b88 │ │ │ │ @@ -196984,69 +196984,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 2a1b94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1508 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r6, ip, asr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r6, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsbeq r9, [r7], #-68 @ 0xffffffbc │ │ │ │ - subseq r9, r7, r0, lsr #2 │ │ │ │ + rsbeq r6, r9, r8, lsr #5 │ │ │ │ + subseq r9, r7, r4, asr #9 │ │ │ │ + subseq r9, r7, r0, lsl r1 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r6, r9, r4, lsl #4 │ │ │ │ - subseq r9, r7, r4, lsl #11 │ │ │ │ - subseq r9, r7, r0, ror r0 │ │ │ │ - ldrdeq r6, [r9], #-20 @ 0xffffffec @ │ │ │ │ - subseq r9, r7, r0, asr #5 │ │ │ │ - subseq r9, r7, ip, lsr r0 │ │ │ │ + strdeq r6, [r9], #-20 @ 0xffffffec @ │ │ │ │ + subseq r9, r7, r4, ror r5 │ │ │ │ + subseq r9, r7, r0, rrx │ │ │ │ + rsbeq r6, r9, r4, asr #3 │ │ │ │ + ldrheq r9, [r7], #-32 @ 0xffffffe0 │ │ │ │ + subseq r9, r7, ip, lsr #32 │ │ │ │ rsbseq r9, r6, ip, ror #29 │ │ │ │ - rsbeq r6, r9, ip, asr r1 │ │ │ │ - ldrsheq r9, [r7], #-32 @ 0xffffffe0 │ │ │ │ - ldrsbeq r8, [r7], #-244 @ 0xffffff0c │ │ │ │ - rsbeq r6, r9, ip, lsr #2 │ │ │ │ - subseq r9, r7, r0, lsl #5 │ │ │ │ - subseq r8, r7, r4, lsr #31 │ │ │ │ - strdeq r6, [r9], #-8 @ │ │ │ │ - subseq r9, r7, ip, lsl r2 │ │ │ │ - subseq r8, r7, r4, ror #30 │ │ │ │ + rsbeq r6, r9, ip, asr #2 │ │ │ │ + subseq r9, r7, r0, ror #5 │ │ │ │ + subseq r8, r7, r4, asr #31 │ │ │ │ + rsbeq r6, r9, ip, lsl r1 │ │ │ │ + subseq r9, r7, r0, ror r2 │ │ │ │ + @ instruction: 0x00578f94 │ │ │ │ + rsbeq r6, r9, r8, ror #1 │ │ │ │ + subseq r9, r7, ip, lsl #4 │ │ │ │ + subseq r8, r7, r4, asr pc │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x00695d98 │ │ │ │ - subseq r8, r7, ip, asr pc │ │ │ │ - subseq r8, r7, r0, lsl ip │ │ │ │ - rsbeq r5, r9, r8, ror #26 │ │ │ │ - subseq r9, r7, r8, asr #32 │ │ │ │ - ldrsbeq r8, [r7], #-188 @ 0xffffff44 │ │ │ │ + rsbeq r5, r9, r8, lsl #27 │ │ │ │ + subseq r8, r7, ip, asr #30 │ │ │ │ + subseq r8, r7, r0, lsl #24 │ │ │ │ + rsbeq r5, r9, r8, asr sp │ │ │ │ + subseq r9, r7, r8, lsr r0 │ │ │ │ + subseq r8, r7, ip, asr #23 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - rsbeq r5, r9, ip, lsr #26 │ │ │ │ - subseq r8, r7, ip, lsl #30 │ │ │ │ - subseq r8, r7, r4, lsr #23 │ │ │ │ - strdeq r5, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsheq r8, [r7], #-248 @ 0xffffff08 │ │ │ │ - subseq r8, r7, r0, ror fp │ │ │ │ + rsbeq r5, r9, ip, lsl sp │ │ │ │ + ldrsheq r8, [r7], #-236 @ 0xffffff14 │ │ │ │ + @ instruction: 0x00578b94 │ │ │ │ + rsbeq r5, r9, ip, ror #25 │ │ │ │ + subseq r8, r7, r8, ror #31 │ │ │ │ + subseq r8, r7, r0, ror #22 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subseq r9, r7, r8 │ │ │ │ - rsbeq r5, r9, r4, asr #25 │ │ │ │ - subseq r8, r7, r4, lsr fp │ │ │ │ - rsbeq r5, r9, r0, ror ip │ │ │ │ - subseq r9, r7, r8, lsr r0 │ │ │ │ - ldrsbeq r8, [r7], #-168 @ 0xffffff58 │ │ │ │ + ldrsheq r8, [r7], #-248 @ 0xffffff08 │ │ │ │ + strheq r5, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + subseq r8, r7, r4, lsr #22 │ │ │ │ + rsbeq r5, r9, r0, ror #24 │ │ │ │ + subseq r9, r7, r8, lsr #32 │ │ │ │ + subseq r8, r7, r8, asr #21 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - subseq r8, r7, ip, lsl #29 │ │ │ │ - subseq r8, r7, r8, lsl #21 │ │ │ │ - rsbeq r5, r9, ip, lsl ip │ │ │ │ + subseq r8, r7, ip, ror lr │ │ │ │ + subseq r8, r7, r8, ror sl │ │ │ │ + rsbeq r5, r9, ip, lsl #24 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 002a1b98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -197142,15 +197142,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 2a1f30 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 2a1f34 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -197160,15 +197160,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 2a1f40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 2a1f44 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -197179,15 +197179,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 2a1f54 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -197198,15 +197198,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 2a1f60 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 2a1f64 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -197222,15 +197222,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 2a1f74 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1d2c │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 2a1f78 │ │ │ │ ldr r3, [pc, #248] @ 2a1f7c │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 2a1f80 │ │ │ │ @@ -197239,26 +197239,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1d2c │ │ │ │ ldr r1, [pc, #200] @ 2a1f84 │ │ │ │ ldr r3, [pc, #200] @ 2a1f88 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 2a1f8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2a1f90 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a1d2c │ │ │ │ ldr r3, [pc, #172] @ 2a1f94 │ │ │ │ ldr r1, [pc, #172] @ 2a1f98 │ │ │ │ ldr r0, [pc, #172] @ 2a1f9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 2a1fa0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -197270,48 +197270,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 2a1fac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r9, r4, lsr #19 │ │ │ │ - subseq r8, r7, r8, lsl #28 │ │ │ │ - subseq r8, r7, r0, lsl r8 │ │ │ │ + @ instruction: 0x00695994 │ │ │ │ + ldrsheq r8, [r7], #-216 @ 0xffffff28 │ │ │ │ + subseq r8, r7, r0, lsl #16 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - rsbeq r5, r9, r8, asr r9 │ │ │ │ - @ instruction: 0x00578d94 │ │ │ │ - subseq r8, r7, r8, asr #15 │ │ │ │ + rsbeq r5, r9, r8, asr #18 │ │ │ │ + subseq r8, r7, r4, lsl #27 │ │ │ │ + ldrheq r8, [r7], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - rsbeq r5, r9, r0, lsl r9 │ │ │ │ - subseq r8, r7, r8, ror #27 │ │ │ │ - subseq r8, r7, ip, ror r7 │ │ │ │ + rsbeq r5, r9, r0, lsl #18 │ │ │ │ + ldrsbeq r8, [r7], #-216 @ 0xffffff28 │ │ │ │ + subseq r8, r7, ip, ror #14 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - rsbeq r5, r9, r0, asr #17 │ │ │ │ - subseq r8, r7, r4, asr #28 │ │ │ │ - subseq r8, r7, r0, lsr r7 │ │ │ │ + strheq r5, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + subseq r8, r7, r4, lsr lr │ │ │ │ + subseq r8, r7, r0, lsr #14 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - subseq r8, r7, r0, ror lr │ │ │ │ - rsbeq r5, r9, r0, ror r8 │ │ │ │ - subseq r8, r7, r4, ror #13 │ │ │ │ + subseq r8, r7, r0, ror #28 │ │ │ │ + rsbeq r5, r9, r0, ror #16 │ │ │ │ + ldrsbeq r8, [r7], #-100 @ 0xffffff9c │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - subseq r8, r7, r8, ror lr │ │ │ │ - rsbeq r5, r9, r8, lsr #16 │ │ │ │ - @ instruction: 0x0057869c │ │ │ │ - subseq r8, r7, r0, asr #27 │ │ │ │ - rsbeq r5, r9, ip, ror #15 │ │ │ │ - subseq r8, r7, ip, asr r6 │ │ │ │ + subseq r8, r7, r8, ror #28 │ │ │ │ + rsbeq r5, r9, r8, lsl r8 │ │ │ │ + subseq r8, r7, ip, lsl #13 │ │ │ │ + ldrheq r8, [r7], #-208 @ 0xffffff30 │ │ │ │ + ldrdeq r5, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + subseq r8, r7, ip, asr #12 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - rsbeq r5, r9, r8, asr #15 │ │ │ │ - subseq r8, r7, ip, lsr r6 │ │ │ │ - subseq r8, r7, r0, lsl sp │ │ │ │ + strheq r5, [r9], #-120 @ 0xffffff88 @ │ │ │ │ + subseq r8, r7, ip, lsr #12 │ │ │ │ + subseq r8, r7, r0, lsl #26 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - rsbeq r5, r9, r4, lsr #15 │ │ │ │ - subseq r8, r7, ip, lsl r6 │ │ │ │ - ldrheq r8, [r7], #-204 @ 0xffffff34 │ │ │ │ + @ instruction: 0x00695794 │ │ │ │ + subseq r8, r7, ip, lsl #12 │ │ │ │ + subseq r8, r7, ip, lsr #25 │ │ │ │ │ │ │ │ 002a1fb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -197405,15 +197405,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 2a2334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -197423,27 +197423,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a2140 │ │ │ │ ldr r3, [pc, #432] @ 2a2344 │ │ │ │ ldr ip, [pc, #432] @ 2a2348 │ │ │ │ ldr r1, [pc, #432] @ 2a234c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 2a2350 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a2140 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 2a2238 │ │ │ │ ldr r4, [pc, #392] @ 2a2354 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 2a2358 │ │ │ │ ldr ip, [pc, #388] @ 2a235c │ │ │ │ @@ -197454,27 +197454,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a2140 │ │ │ │ ldr r3, [pc, #340] @ 2a2364 │ │ │ │ ldr ip, [pc, #340] @ 2a2368 │ │ │ │ ldr r1, [pc, #340] @ 2a236c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a2140 │ │ │ │ ldr r4, [pc, #304] @ 2a2370 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2a21cc │ │ │ │ ldr r3, [pc, #296] @ 2a2374 │ │ │ │ ldr r4, [pc, #296] @ 2a2378 │ │ │ │ ldr r1, [pc, #296] @ 2a237c │ │ │ │ @@ -197483,92 +197483,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a2140 │ │ │ │ ldr r3, [pc, #252] @ 2a2380 │ │ │ │ ldr ip, [pc, #252] @ 2a2384 │ │ │ │ ldr r1, [pc, #252] @ 2a2388 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 2a238c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a2140 │ │ │ │ ldr r3, [pc, #212] @ 2a2390 │ │ │ │ ldr ip, [pc, #212] @ 2a2394 │ │ │ │ ldr r1, [pc, #212] @ 2a2398 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 2a239c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a2140 │ │ │ │ ldr r3, [pc, #180] @ 2a23a0 │ │ │ │ ldr ip, [pc, #180] @ 2a23a4 │ │ │ │ ldr r1, [pc, #180] @ 2a23a8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a2140 │ │ │ │ bl 1e3220 │ │ │ │ - rsbeq r5, r9, ip, asr #13 │ │ │ │ - @ instruction: 0x00695594 │ │ │ │ - subseq r8, r7, r4, lsr ip │ │ │ │ - subseq r8, r7, r4, lsl #8 │ │ │ │ + strheq r5, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r5, r9, r4, lsl #11 │ │ │ │ + subseq r8, r7, r4, lsr #24 │ │ │ │ + ldrsheq r8, [r7], #-52 @ 0xffffffcc │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - rsbeq r5, r9, r8, asr #10 │ │ │ │ - subseq r8, r7, ip, lsl r4 │ │ │ │ - subseq r8, r7, r0, asr #7 │ │ │ │ - rsbeq r5, r9, r8, lsl r5 │ │ │ │ - subseq r8, r7, ip, ror #7 │ │ │ │ - subseq r8, r7, ip, lsl #7 │ │ │ │ + rsbeq r5, r9, r8, lsr r5 │ │ │ │ + subseq r8, r7, ip, lsl #8 │ │ │ │ + ldrheq r8, [r7], #-48 @ 0xffffffd0 │ │ │ │ + rsbeq r5, r9, r8, lsl #10 │ │ │ │ + ldrsbeq r8, [r7], #-60 @ 0xffffffc4 │ │ │ │ + subseq r8, r7, ip, ror r3 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - subseq r3, pc, ip, lsl #16 │ │ │ │ - ldrdeq r5, [r9], #-68 @ 0xffffffbc @ │ │ │ │ - subseq r8, r7, ip, lsr #23 │ │ │ │ - subseq r8, r7, r0, asr #6 │ │ │ │ - @ instruction: 0x0069549c │ │ │ │ - subseq r8, r7, r4, lsr #23 │ │ │ │ - subseq r8, r7, r4, lsl r3 │ │ │ │ - subseq r3, pc, r4, lsr #15 │ │ │ │ - rsbeq r5, r9, ip, asr r4 │ │ │ │ - subseq r8, r7, r8, asr #23 │ │ │ │ - subseq r8, r7, r8, asr #5 │ │ │ │ - rsbeq r5, r9, r8, lsr #8 │ │ │ │ - subseq r8, r7, ip, lsl ip │ │ │ │ - @ instruction: 0x00578290 │ │ │ │ + ldrsheq r3, [pc], #-124 @ │ │ │ │ + rsbeq r5, r9, r4, asr #9 │ │ │ │ + @ instruction: 0x00578b9c │ │ │ │ + subseq r8, r7, r0, lsr r3 │ │ │ │ + rsbeq r5, r9, ip, lsl #9 │ │ │ │ + @ instruction: 0x00578b94 │ │ │ │ + subseq r8, r7, r4, lsl #6 │ │ │ │ + @ instruction: 0x005f3794 │ │ │ │ + rsbeq r5, r9, ip, asr #8 │ │ │ │ + ldrheq r8, [r7], #-184 @ 0xffffff48 │ │ │ │ + ldrheq r8, [r7], #-40 @ 0xffffffd8 │ │ │ │ + rsbeq r5, r9, r8, lsl r4 │ │ │ │ + subseq r8, r7, ip, lsl #24 │ │ │ │ + subseq r8, r7, r0, lsl #5 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - strdeq r5, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r8, r7, r0, asr #23 │ │ │ │ - subseq r8, r7, r4, ror #4 │ │ │ │ + rsbeq r5, r9, r0, ror #7 │ │ │ │ + ldrheq r8, [r7], #-176 @ 0xffffff50 │ │ │ │ + subseq r8, r7, r4, asr r2 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - strheq r5, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq r8, r7, r8, ror #22 │ │ │ │ - subseq r8, r7, r8, lsr #4 │ │ │ │ + rsbeq r5, r9, ip, lsr #7 │ │ │ │ + subseq r8, r7, r8, asr fp │ │ │ │ + subseq r8, r7, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 2a2560 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -197586,36 +197586,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7a799c │ │ │ │ + bl 7a7994 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 749668 │ │ │ │ + bl 749660 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a9d1c │ │ │ │ + bl 7a9d14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 2a2554 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 2a24b4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a24fc │ │ │ │ - bl 744da4 │ │ │ │ + bl 744d9c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2548 │ │ │ │ ldr r2, [pc, #248] @ 2a2574 │ │ │ │ ldr r3, [pc, #232] @ 2a2568 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -197633,20 +197633,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2a2458 │ │ │ │ ldr r1, [pc, #176] @ 2a2578 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ceeb0 │ │ │ │ + bl 7ceea8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7bcda8 │ │ │ │ + bl 7bcda0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a2514 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2464 │ │ │ │ mov r1, r0 │ │ │ │ @@ -197662,31 +197662,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ b 2a24ec │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ mvn r0, #0 │ │ │ │ b 2a2474 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - strdeq r5, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r5, r9, r0, ror #5 │ │ │ │ rsbseq r9, r6, r0, lsr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r6, ip, ror #24 │ │ │ │ - subseq r6, r6, r0, lsr #14 │ │ │ │ + subseq r6, r6, ip, asr ip │ │ │ │ + subseq r6, r6, r0, lsl r7 │ │ │ │ rsbseq r8, r6, r0, lsl #31 │ │ │ │ - subseq r2, r8, ip, ror #2 │ │ │ │ - ldrsheq r8, [r7], #-156 @ 0xffffff64 │ │ │ │ - subseq r8, r7, r4 │ │ │ │ + subseq r2, r8, ip, asr r1 │ │ │ │ + subseq r8, r7, ip, ror #19 │ │ │ │ + ldrsheq r7, [r7], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 002a2584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 2a2a54 │ │ │ │ @@ -197694,24 +197694,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #1176] @ 2a2a5c │ │ │ │ ldr r2, [pc, #1176] @ 2a2a60 │ │ │ │ ldr r1, [pc, #1176] @ 2a2a64 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 2a2a68 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2a2650 │ │ │ │ @@ -197791,15 +197791,15 @@ │ │ │ │ bl 1e37b4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a2920 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -197813,15 +197813,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 29f970 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -197946,37 +197946,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2920 │ │ │ │ b 2a27d0 │ │ │ │ ldr r0, [pc, #216] @ 2a2a7c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r0, [pc, #196] @ 2a2a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r0, [pc, #180] @ 2a2a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 2a2a88 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r0, [pc, #140] @ 2a2a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r3, [pc, #124] @ 2a2a90 │ │ │ │ ldr r1, [pc, #124] @ 2a2a94 │ │ │ │ ldr r0, [pc, #124] @ 2a2a98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a2a9c │ │ │ │ @@ -197991,58 +197991,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 2a2aac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r8, r6, r0, ror #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, r9, ip, ror #1 │ │ │ │ - subseq r6, r6, r0, asr r5 │ │ │ │ - @ instruction: 0x00566a9c │ │ │ │ + ldrdeq r5, [r9], #-12 @ │ │ │ │ + subseq r6, r6, r0, asr #10 │ │ │ │ + subseq r6, r6, ip, lsl #21 │ │ │ │ rsbseq r8, r6, r0, lsl lr │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ addeq r8, r1, r0, lsr #24 │ │ │ │ addeq r8, r1, r0, lsl #23 │ │ │ │ ldrsbeq r8, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x0057869c │ │ │ │ - subseq r8, r7, r8, lsr #11 │ │ │ │ - subseq r8, r7, r8, ror #13 │ │ │ │ - subseq r8, r7, r4, asr #11 │ │ │ │ - ldrsheq r8, [r7], #-84 @ 0xffffffac │ │ │ │ - @ instruction: 0x00694c9c │ │ │ │ - subseq r7, r7, r0, lsl fp │ │ │ │ - subseq r8, r7, ip, lsl r5 │ │ │ │ + subseq r8, r7, ip, lsl #13 │ │ │ │ + @ instruction: 0x00578598 │ │ │ │ + ldrsbeq r8, [r7], #-104 @ 0xffffff98 │ │ │ │ + ldrheq r8, [r7], #-84 @ 0xffffffac │ │ │ │ + subseq r8, r7, r4, ror #11 │ │ │ │ + rsbeq r4, r9, ip, lsl #25 │ │ │ │ + subseq r7, r7, r0, lsl #22 │ │ │ │ + subseq r8, r7, ip, lsl #10 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbeq r4, r9, r8, ror ip │ │ │ │ - subseq r7, r7, ip, ror #21 │ │ │ │ - subseq r8, r7, r4, lsr r5 │ │ │ │ + rsbeq r4, r9, r8, ror #24 │ │ │ │ + ldrsbeq r7, [r7], #-172 @ 0xffffff54 │ │ │ │ + subseq r8, r7, r4, lsr #10 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 002a2ab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 2a2b00 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7ccff8 │ │ │ │ + bl 7ccff0 │ │ │ │ ldr r4, [pc, #40] @ 2a2b04 │ │ │ │ ldr r3, [pc, #40] @ 2a2b08 │ │ │ │ ldr r1, [pc, #40] @ 2a2b0c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d0860 │ │ │ │ - ldrheq r3, [pc], #-132 @ │ │ │ │ + b 7d0858 │ │ │ │ + subseq r3, pc, r4, lsr #17 │ │ │ │ rsbseq r8, r6, ip, lsl r9 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 002a2b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -198058,15 +198058,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 58b824 │ │ │ │ + bl 58b81c │ │ │ │ cmn r0, #1 │ │ │ │ beq 2a2bf0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -198087,15 +198087,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 2a2c48 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198103,29 +198103,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2b7c │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 58b774 │ │ │ │ + bl 58b76c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrsbeq r8, [r6], #-132 @ 0xffffff7c @ │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - ldrsheq r8, [r7], #-88 @ 0xffffffa8 │ │ │ │ - rsbeq r4, r9, r4, lsl #22 │ │ │ │ - subseq r8, r7, r8, lsl #11 │ │ │ │ - subseq r7, r7, ip, ror #18 │ │ │ │ + subseq r8, r7, r8, ror #11 │ │ │ │ + strdeq r4, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + subseq r8, r7, r8, ror r5 │ │ │ │ + subseq r7, r7, ip, asr r9 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002a2c4c : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -198180,15 +198180,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2cb4 │ │ │ │ - bl 7459dc │ │ │ │ + bl 7459d4 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 2a2d94 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -198268,17 +198268,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 2a2ea4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r4, r9, r5, lsl #20 │ │ │ │ - rsbeq r4, r9, r8, lsr r8 │ │ │ │ - subseq r7, r7, r8, lsr #13 │ │ │ │ + strdeq r4, [r9], #-149 @ 0xffffff6b @ │ │ │ │ + rsbeq r4, r9, r8, lsr #16 │ │ │ │ + @ instruction: 0x00577698 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 002a2ea8 : │ │ │ │ ldr r2, [pc, #80] @ 2a2f00 │ │ │ │ ldr r3, [pc, #80] @ 2a2f04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -198295,15 +198295,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2a2f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 554a34 │ │ │ │ + b 554a2c │ │ │ │ rsbseq r8, r6, ip, asr #10 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 002a2f0c : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -198321,15 +198321,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 2a2f60 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 554a34 │ │ │ │ + b 554a2c │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 002a2f64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -198489,74 +198489,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 2a31a0 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #68] @ 2a3234 │ │ │ │ ldr r2, [pc, #68] @ 2a3238 │ │ │ │ ldr r1, [pc, #68] @ 2a323c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 2a3240 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a31b4 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2a3168 │ │ │ │ b 2a31b4 │ │ │ │ - rsbeq r3, r0, r4, ror r6 │ │ │ │ - rsbeq r0, r1, r8, lsr #7 │ │ │ │ - rsbeq r4, r9, r0, asr #11 │ │ │ │ - subseq r5, r6, ip, lsr r9 │ │ │ │ - subseq r0, sl, r0, ror #16 │ │ │ │ + rsbeq r3, r0, r4, ror #12 │ │ │ │ + @ instruction: 0x00610398 │ │ │ │ + strheq r4, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq r5, r6, ip, lsr #18 │ │ │ │ + subseq r0, sl, r0, asr r8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 002a3244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #88] @ 2a32c0 │ │ │ │ ldr r2, [pc, #88] @ 2a32c4 │ │ │ │ ldr r1, [pc, #88] @ 2a32c8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a32b0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 589324 │ │ │ │ - rsbeq r4, r9, r8, asr #10 │ │ │ │ - subseq r5, r6, r4, asr #17 │ │ │ │ - subseq r1, lr, r4, lsr #6 │ │ │ │ + b 58931c │ │ │ │ + rsbeq r4, r9, r8, lsr r5 │ │ │ │ + ldrheq r5, [r6], #-132 @ 0xffffff7c │ │ │ │ + subseq r1, lr, r4, lsl r3 │ │ │ │ │ │ │ │ 002a32cc : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 292794 │ │ │ │ │ │ │ │ @@ -198611,40 +198611,40 @@ │ │ │ │ 002a3394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ ldr r7, [pc, #156] @ 2a3454 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3434 │ │ │ │ ldr r4, [pc, #132] @ 2a3458 │ │ │ │ ldr r2, [pc, #132] @ 2a345c │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3434 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -198653,54 +198653,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrheq r5, [r6], #-204 @ 0xffffff34 │ │ │ │ - rsbeq r4, r9, r4, lsl #8 │ │ │ │ - subseq r5, r6, r8, asr #14 │ │ │ │ + subseq r5, r6, ip, lsr #25 │ │ │ │ + strdeq r4, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + subseq r5, r6, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 2a35cc │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #316] @ 2a35d0 │ │ │ │ ldr r1, [pc, #316] @ 2a35d4 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a3598 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a3564 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a3514 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #252] @ 2a35d8 │ │ │ │ ldr r1, [pc, #252] @ 2a35dc │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3548 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -198712,72 +198712,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 2a3394 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a3548 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr ip, [pc, #104] @ 2a35ec │ │ │ │ ldr r1, [pc, #104] @ 2a35f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 2a35b8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr ip, [pc, #76] @ 2a35f4 │ │ │ │ ldr r1, [pc, #76] @ 2a35f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a3544 │ │ │ │ - rsbeq r4, r9, r4, asr r3 │ │ │ │ - @ instruction: 0x0056569c │ │ │ │ - ldrsheq r1, [lr], #-12 │ │ │ │ - subseq r4, r7, r4, lsr #19 │ │ │ │ - ldrheq r4, [r7], #-152 @ 0xffffff68 │ │ │ │ - strheq r4, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - subseq r7, r7, r0, ror ip │ │ │ │ - subseq r7, r7, r8, lsr #24 │ │ │ │ - subseq r7, r7, ip, lsr ip │ │ │ │ - subseq r7, r7, ip, asr #23 │ │ │ │ - subseq r7, r7, r4, asr #23 │ │ │ │ - subseq r7, r7, r8, lsr #23 │ │ │ │ + rsbeq r4, r9, r4, asr #6 │ │ │ │ + subseq r5, r6, ip, lsl #13 │ │ │ │ + subseq r1, lr, ip, ror #1 │ │ │ │ + @ instruction: 0x00574994 │ │ │ │ + subseq r4, r7, r8, lsr #19 │ │ │ │ + rsbeq r4, r9, r4, lsr #5 │ │ │ │ + subseq r7, r7, r0, ror #24 │ │ │ │ + subseq r7, r7, r8, lsl ip │ │ │ │ + subseq r7, r7, ip, lsr #24 │ │ │ │ + ldrheq r7, [r7], #-188 @ 0xffffff44 │ │ │ │ + ldrheq r7, [r7], #-180 @ 0xffffff4c │ │ │ │ + @ instruction: 0x00577b98 │ │ │ │ │ │ │ │ 002a35fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a3460 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2a365c │ │ │ │ @@ -198789,56 +198789,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 2a36e4 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a363c │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 2a36e8 │ │ │ │ ldr r5, [pc, #100] @ 2a36ec │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a363c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - subseq r5, r6, ip, lsl #20 │ │ │ │ - rsbeq r4, r9, r4, asr r1 │ │ │ │ - @ instruction: 0x00565498 │ │ │ │ + ldrsheq r5, [r6], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r4, r9, r4, asr #2 │ │ │ │ + subseq r5, r6, r8, lsl #9 │ │ │ │ │ │ │ │ 002a36f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 582738 │ │ │ │ + bl 582730 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a372c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198871,25 +198871,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3790 : │ │ │ │ mov r0, r1 │ │ │ │ - b 582224 │ │ │ │ + b 58221c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 58062c │ │ │ │ + bl 580624 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 2a3828 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -198907,15 +198907,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 2a38a0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198927,29 +198927,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r7, r7, r8, lsr #20 │ │ │ │ - rsbeq r4, r9, r8, rrx │ │ │ │ - ldrsbeq r7, [r7], #-148 @ 0xffffff6c │ │ │ │ - subseq r7, r7, ip, ror #19 │ │ │ │ - rsbeq r4, r9, r0, lsr #32 │ │ │ │ - @ instruction: 0x00577990 │ │ │ │ + subseq r7, r7, r8, lsl sl │ │ │ │ + rsbeq r4, r9, r8, asr r0 │ │ │ │ + subseq r7, r7, r4, asr #19 │ │ │ │ + ldrsbeq r7, [r7], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r4, r9, r0, lsl r0 │ │ │ │ + subseq r7, r7, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 2a3c00 │ │ │ │ mov r7, r3 │ │ │ │ @@ -198970,27 +198970,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ cmp r0, sl │ │ │ │ bne 2a39a0 │ │ │ │ ldr r2, [pc, #688] @ 2a3c14 │ │ │ │ ldr r3, [pc, #668] @ 2a3c04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199016,93 +199016,93 @@ │ │ │ │ bl 2a3798 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2a395c │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 2a3a3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 647be4 │ │ │ │ + bl 647bdc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 61980c │ │ │ │ + bl 619804 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a395c │ │ │ │ - bl 61b55c │ │ │ │ + bl 61b554 │ │ │ │ cmp r6, r0 │ │ │ │ beq 2a3a28 │ │ │ │ ldr r2, [pc, #524] @ 2a3c18 │ │ │ │ ldr r1, [pc, #524] @ 2a3c1c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 644750 │ │ │ │ + bl 644748 │ │ │ │ b 2a395c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 2a3a78 │ │ │ │ - bl 643eb4 │ │ │ │ + bl 643eac │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2a3a84 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6448c0 │ │ │ │ + bl 6448b8 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 2a3b64 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 1e1348 │ │ │ │ b 2a395c │ │ │ │ bl 1e1348 │ │ │ │ str sl, [r7] │ │ │ │ b 2a395c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 61980c │ │ │ │ + bl 619804 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2a3b08 │ │ │ │ - bl 61b55c │ │ │ │ + bl 61b554 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3bc0 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 643ac0 │ │ │ │ + bl 643ab8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6445b4 │ │ │ │ + bl 6445ac │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a3afc │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a3b0c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6448c0 │ │ │ │ + bl 6448b8 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 2a3b68 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 648b40 │ │ │ │ + bl 648b38 │ │ │ │ b 2a3a6c │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r3, [pc, #260] @ 2a3c20 │ │ │ │ ldr r2, [pc, #260] @ 2a3c24 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -199111,21 +199111,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 2a3c28 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ cmp r6, #0 │ │ │ │ bne 2a3afc │ │ │ │ b 2a3a6c │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 644360 │ │ │ │ + bl 644358 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3b88 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a3bc8 │ │ │ │ ldr r3, [pc, #156] @ 2a3c2c │ │ │ │ @@ -199135,50 +199135,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r5, sl │ │ │ │ b 2a3b58 │ │ │ │ - bl 7e0510 │ │ │ │ + bl 7e0508 │ │ │ │ b 2a3aa8 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 2a3c38 │ │ │ │ ldr r2, [pc, #100] @ 2a3c3c │ │ │ │ ldr r1, [pc, #100] @ 2a3c40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a3bb8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, ip, lsr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x00693f98 │ │ │ │ - @ instruction: 0x005e0c94 │ │ │ │ - subseq r5, r6, r4, lsr r2 │ │ │ │ + rsbeq r3, r9, r8, lsl #31 │ │ │ │ + subseq r0, lr, r4, lsl #25 │ │ │ │ + subseq r5, r6, r4, lsr #4 │ │ │ │ @ instruction: 0x00767a98 │ │ │ │ - subseq r7, r7, r8, ror #16 │ │ │ │ - ldrsbeq r7, [r7], #-120 @ 0xffffff88 │ │ │ │ - rsbeq r3, r9, r8, asr sp │ │ │ │ - subseq r7, r7, r8, lsl #15 │ │ │ │ - subseq r7, r7, r4, lsr #13 │ │ │ │ - rsbeq r3, r9, r0, ror #25 │ │ │ │ - subseq r7, r7, r4, asr #15 │ │ │ │ - subseq r7, r7, r4, asr #12 │ │ │ │ - rsbeq r3, r9, r0, lsr #25 │ │ │ │ - ldrsheq r7, [r7], #-104 @ 0xffffff98 │ │ │ │ - subseq r7, r7, r4, lsl #12 │ │ │ │ + subseq r7, r7, r8, asr r8 │ │ │ │ + subseq r7, r7, r8, asr #15 │ │ │ │ + rsbeq r3, r9, r8, asr #26 │ │ │ │ + subseq r7, r7, r8, ror r7 │ │ │ │ + @ instruction: 0x00577694 │ │ │ │ + ldrdeq r3, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + ldrheq r7, [r7], #-116 @ 0xffffff8c │ │ │ │ + subseq r7, r7, r4, lsr r6 │ │ │ │ + @ instruction: 0x00693c90 │ │ │ │ + subseq r7, r7, r8, ror #13 │ │ │ │ + ldrsheq r7, [r7], #-84 @ 0xffffffac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -199223,35 +199223,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2a3db4 │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3dc0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e35a4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #112] @ 2a3de8 │ │ │ │ ldr r3, [pc, #104] @ 2a3de4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199267,25 +199267,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 2a3dec │ │ │ │ add r7, pc, r7 │ │ │ │ b 2a3d44 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 6441f4 │ │ │ │ + bl 6441ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3d44 │ │ │ │ - bl 619b10 │ │ │ │ + bl 619b08 │ │ │ │ mov r7, r0 │ │ │ │ b 2a3d44 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, r4, lsl #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r6, r4, lsl #13 │ │ │ │ - @ instruction: 0x005eac94 │ │ │ │ + subseq sl, lr, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 2a3edc │ │ │ │ mov r4, r1 │ │ │ │ @@ -199294,15 +199294,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3ecc │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -199310,15 +199310,15 @@ │ │ │ │ bl 1e35a4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #96] @ 2a3ee4 │ │ │ │ ldr r3, [pc, #88] @ 2a3ee0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199340,16 +199340,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 2a3eec │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a3e54 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, r8, ror #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r6, r8, ror r5 │ │ │ │ - subseq sl, lr, r8, lsl #23 │ │ │ │ - subseq sl, lr, ip, ror fp │ │ │ │ + subseq sl, lr, r8, ror fp │ │ │ │ + subseq sl, lr, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 2a3fc0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -199358,27 +199358,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3fb0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 1e35a4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #84] @ 2a3fc8 │ │ │ │ ldr r3, [pc, #76] @ 2a3fc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199397,24 +199397,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 2a3fcc │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a3f44 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, r8, ror #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r6, r8, lsl #9 │ │ │ │ - @ instruction: 0x005eaa98 │ │ │ │ + subseq sl, lr, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 6e15ac │ │ │ │ + b 6e15a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 2a41c8 │ │ │ │ ldr ip, [pc, #444] @ 2a41cc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -199436,27 +199436,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ cmp r0, r8 │ │ │ │ bne 2a40e0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #308] @ 2a41d8 │ │ │ │ ldr r3, [pc, #292] @ 2a41cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -199479,69 +199479,69 @@ │ │ │ │ bl 2a3798 │ │ │ │ cmp r0, r8 │ │ │ │ beq 2a4090 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 2a418c │ │ │ │ - bl 6ed038 │ │ │ │ + bl 6ed030 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2a414c │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 6e102c │ │ │ │ + bl 6e1024 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a4198 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1e1348 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 2a409c │ │ │ │ mov r0, r6 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r3, [pc, #128] @ 2a41dc │ │ │ │ ldr ip, [pc, #128] @ 2a41e0 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 2a41e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2a41e8 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a4134 │ │ │ │ bl 1e1348 │ │ │ │ str r7, [r9] │ │ │ │ b 2a4090 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r1, [pc, #68] @ 2a41ec │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cad00 │ │ │ │ + bl 7cacf8 │ │ │ │ b 2a4134 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r7, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r6, r0, asr #7 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ rsbseq r7, r6, r8, asr r3 │ │ │ │ - rsbeq r3, r9, r4, lsl r7 │ │ │ │ - subseq r7, r7, r4, asr #2 │ │ │ │ - subseq r7, r7, r0, lsl #1 │ │ │ │ + rsbeq r3, r9, r4, lsl #14 │ │ │ │ + subseq r7, r7, r4, lsr r1 │ │ │ │ + subseq r7, r7, r0, ror r0 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - subseq r7, r7, r4, ror #3 │ │ │ │ + ldrsbeq r7, [r7], #-20 @ 0xffffffec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 2a4388 │ │ │ │ mov r4, r1 │ │ │ │ @@ -199551,24 +199551,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2a430c │ │ │ │ bl 1e1294 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -199593,15 +199593,15 @@ │ │ │ │ beq 2a4350 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 2a4358 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7bbd80 │ │ │ │ + bl 7bbd78 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a437c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 2a437c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -199629,15 +199629,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a42d0 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5800c8 │ │ │ │ + bl 5800c0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1e1348 │ │ │ │ b 2a430c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 2a4358 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, r4, ror #3 │ │ │ │ @@ -199655,15 +199655,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 2a44a4 │ │ │ │ @@ -199687,15 +199687,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 1e2da0 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ ldr r2, [pc, #72] @ 2a44a8 │ │ │ │ ldr r3, [pc, #60] @ 2a44a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -199707,15 +199707,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, r4, asr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r7, r0, asr #31 │ │ │ │ + ldrheq r6, [r7], #-240 @ 0xffffff10 │ │ │ │ @ instruction: 0x00766f9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -199734,29 +199734,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2e30 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ cmp r0, r5 │ │ │ │ bne 2a45a4 │ │ │ │ ldr r2, [pc, #388] @ 2a46e0 │ │ │ │ ldr r3, [pc, #380] @ 2a46dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -199821,15 +199821,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5800c8 │ │ │ │ + bl 5800c0 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 1e1348 │ │ │ │ b 2a4554 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -199845,23 +199845,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a4688 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r6, r0, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r6, r0, lsr #29 │ │ │ │ - subseq r6, r7, r4, lsr sp │ │ │ │ - subseq r6, r7, r4, lsr fp │ │ │ │ - rsbeq r3, r9, r8, asr #3 │ │ │ │ + subseq r6, r7, r4, lsr #26 │ │ │ │ + subseq r6, r7, r4, lsr #22 │ │ │ │ + strheq r3, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 2a47c0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -199870,23 +199870,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 2a4774 │ │ │ │ mov r1, r7 │ │ │ │ bl 429218 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -199925,24 +199925,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ bl 42932c │ │ │ │ bl 1e35a4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #72] @ 2a488c │ │ │ │ ldr r3, [pc, #64] @ 2a4888 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199974,15 +199974,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ ldr r3, [pc, #256] @ 2a49dc │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -200011,15 +200011,15 @@ │ │ │ │ bl 1e2da0 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 2a49b0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ ldr r2, [pc, #116] @ 2a49e4 │ │ │ │ ldr r3, [pc, #100] @ 2a49d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200041,20 +200041,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2a49f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r6, r6, r8, asr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r7, r4, ror #22 │ │ │ │ - subseq r6, r7, ip, ror #21 │ │ │ │ + subseq r6, r7, r4, asr fp │ │ │ │ + ldrsbeq r6, [r7], #-172 @ 0xffffff54 │ │ │ │ rsbseq r6, r6, ip, lsl #21 │ │ │ │ - rsbeq r2, r9, r0, asr #29 │ │ │ │ - subseq r6, r7, r0, lsr r8 │ │ │ │ - subseq r6, r7, ip, asr sl │ │ │ │ + strheq r2, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + subseq r6, r7, r0, lsr #16 │ │ │ │ + subseq r6, r7, ip, asr #20 │ │ │ │ andeq r0, r0, fp, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 2a4b34 │ │ │ │ @@ -200065,25 +200065,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ace94 │ │ │ │ + bl 7ace8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a4a80 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a4ac4 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 2a4b3c │ │ │ │ @@ -200100,50 +200100,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 2a4b40 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 2a4b44 │ │ │ │ ldr r1, [pc, #108] @ 2a4b48 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #84] @ 2a4b4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 2a4a7c │ │ │ │ ldr ip, [pc, #64] @ 2a4b50 │ │ │ │ ldr r1, [pc, #64] @ 2a4b54 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 2a4b58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a4a80 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r6, r4, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r6, r4, ror r9 │ │ │ │ - strheq r2, [r9], #-208 @ 0xffffff30 @ │ │ │ │ - subseq r4, r6, r4, asr #32 │ │ │ │ - @ instruction: 0x00564590 │ │ │ │ - subseq r6, r7, ip, asr r9 │ │ │ │ + rsbeq r2, r9, r0, lsr #27 │ │ │ │ + subseq r4, r6, r4, lsr r0 │ │ │ │ + subseq r4, r6, r0, lsl #11 │ │ │ │ subseq r6, r7, ip, asr #18 │ │ │ │ - ldrsbeq r6, [r7], #-108 @ 0xffffff94 │ │ │ │ + subseq r6, r7, ip, lsr r9 │ │ │ │ + subseq r6, r7, ip, asr #13 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 2a4c30 │ │ │ │ @@ -200153,30 +200153,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ac3cc │ │ │ │ + bl 7ac3c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a4be8 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7ef9b4 │ │ │ │ + bl 7ef9ac │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 2a4c38 │ │ │ │ ldr r3, [pc, #64] @ 2a4c34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -200209,28 +200209,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a4d00 │ │ │ │ ldr r2, [pc, #528] @ 2a4ed4 │ │ │ │ ldr r3, [pc, #520] @ 2a4ed0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200247,15 +200247,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7bc15c │ │ │ │ + bl 7bc154 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a4df8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 2a4d68 │ │ │ │ ldr r3, [pc, #416] @ 2a4ed8 │ │ │ │ @@ -200264,23 +200264,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #408] @ 2a4ee4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 1e1348 │ │ │ │ b 2a4cbc │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7bc15c │ │ │ │ + bl 7bc154 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a4e28 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 2a4d30 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -200314,82 +200314,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #236] @ 2a4efc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #232] @ 2a4f00 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a4d5c │ │ │ │ ldr r1, [pc, #212] @ 2a4f04 │ │ │ │ ldr r3, [pc, #212] @ 2a4f08 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #204] @ 2a4f0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #200] @ 2a4f10 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a4d5c │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 7bbbac │ │ │ │ + bl 7bbba4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a4d5c │ │ │ │ ldr r1, [pc, #152] @ 2a4f14 │ │ │ │ ldr r3, [pc, #152] @ 2a4f18 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #144] @ 2a4f1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 2a4f20 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a4d5c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 2a4f24 │ │ │ │ ldr r1, [pc, #116] @ 2a4f28 │ │ │ │ ldr r0, [pc, #116] @ 2a4f2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0076679c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r6, r8, lsr r7 │ │ │ │ - rsbeq r2, r9, r0, asr #22 │ │ │ │ - subseq r6, r7, ip, asr r8 │ │ │ │ - subseq r6, r7, ip, lsr #9 │ │ │ │ + rsbeq r2, r9, r0, lsr fp │ │ │ │ + subseq r6, r7, ip, asr #16 │ │ │ │ + @ instruction: 0x0057649c │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - @ instruction: 0x00692a9c │ │ │ │ - subseq r6, r7, r8, lsl r7 │ │ │ │ - subseq r6, r7, r8, ror #14 │ │ │ │ - @ instruction: 0x00576694 │ │ │ │ - rsbeq r2, r9, r0, ror sl │ │ │ │ - ldrsbeq r6, [r7], #-56 @ 0xffffffc8 │ │ │ │ + rsbeq r2, r9, ip, lsl #21 │ │ │ │ + subseq r6, r7, r8, lsl #14 │ │ │ │ + subseq r6, r7, r8, asr r7 │ │ │ │ + subseq r6, r7, r4, lsl #13 │ │ │ │ + rsbeq r2, r9, r0, ror #20 │ │ │ │ + subseq r6, r7, r8, asr #7 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - @ instruction: 0x00576698 │ │ │ │ - rsbeq r2, r9, r0, asr #20 │ │ │ │ - subseq r6, r7, r8, lsr #7 │ │ │ │ + subseq r6, r7, r8, lsl #13 │ │ │ │ + rsbeq r2, r9, r0, lsr sl │ │ │ │ + @ instruction: 0x00576398 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ - subseq r6, r7, ip, ror #13 │ │ │ │ - strdeq r2, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - subseq r6, r7, ip, asr r3 │ │ │ │ + ldrsbeq r6, [r7], #-108 @ 0xffffff94 │ │ │ │ + rsbeq r2, r9, r4, ror #19 │ │ │ │ + subseq r6, r7, ip, asr #6 │ │ │ │ andeq r0, r0, r3, lsl r3 │ │ │ │ - rsbeq r2, r9, r8, asr #19 │ │ │ │ - subseq r6, r7, r4, asr #12 │ │ │ │ - subseq r6, r7, r8, asr r6 │ │ │ │ + strheq r2, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + subseq r6, r7, r4, lsr r6 │ │ │ │ + subseq r6, r7, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 2a51c4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -200402,27 +200402,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aab04 │ │ │ │ + bl 7aaafc │ │ │ │ cmp r0, r4 │ │ │ │ beq 2a5018 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a5128 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -200436,18 +200436,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #472] @ 2a51d8 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aadb4 │ │ │ │ + bl 7aadac │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #428] @ 2a51dc │ │ │ │ ldr r3, [pc, #404] @ 2a51c8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200465,15 +200465,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a500c │ │ │ │ ldr r1, [pc, #336] @ 2a51e0 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -200506,21 +200506,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 2a500c │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 5800c8 │ │ │ │ + bl 5800c0 │ │ │ │ b 2a500c │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ac070 │ │ │ │ + bl 7ac068 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a500c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 2a500c │ │ │ │ @@ -200536,41 +200536,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ ldr r2, [pc, #104] @ 2a51f8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a500c │ │ │ │ ldr r5, [pc, #84] @ 2a51fc │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a4fdc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 2a510c │ │ │ │ ldr r5, [pc, #68] @ 2a5200 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a5160 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r6, r8, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x00692890 │ │ │ │ - subseq r6, r7, r4, lsl r6 │ │ │ │ - ldrsheq r6, [r7], #-20 @ 0xffffffec │ │ │ │ + rsbeq r2, r9, r0, lsl #17 │ │ │ │ + subseq r6, r7, r4, lsl #12 │ │ │ │ + subseq r6, r7, r4, ror #3 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ rsbseq r6, r6, ip, asr #7 │ │ │ │ - subseq r6, r7, r8, lsr r5 │ │ │ │ - subseq r6, r7, r4, lsl r5 │ │ │ │ - subseq r6, r7, r8, ror r4 │ │ │ │ - rsbeq r2, r9, r0, lsl #14 │ │ │ │ - subseq r9, r6, r8, lsr r4 │ │ │ │ - subseq r6, r7, r4, rrx │ │ │ │ + subseq r6, r7, r8, lsr #10 │ │ │ │ + subseq r6, r7, r4, lsl #10 │ │ │ │ + subseq r6, r7, r8, ror #8 │ │ │ │ + strdeq r2, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq r9, r6, r8, lsr #8 │ │ │ │ + subseq r6, r7, r4, asr r0 │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ - subseq r7, pc, r4, asr #1 │ │ │ │ - ldrheq r7, [pc], #-0 @ │ │ │ │ + ldrheq r7, [pc], #-4 @ │ │ │ │ + subseq r7, pc, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 2a53fc │ │ │ │ mov r5, r1 │ │ │ │ @@ -200580,24 +200580,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2a52bc │ │ │ │ ldr r2, [pc, #388] @ 2a5404 │ │ │ │ ldr r3, [pc, #380] @ 2a5400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200628,15 +200628,15 @@ │ │ │ │ beq 2a5318 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5800c8 │ │ │ │ + bl 5800c0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e1348 │ │ │ │ b 2a5278 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -200709,25 +200709,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ace94 │ │ │ │ + bl 7ace8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a54a8 │ │ │ │ ldr r2, [pc, #176] @ 2a5538 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 2a552c │ │ │ │ @@ -200768,15 +200768,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 2a54a8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ ldrsbeq r5, [r6], #-244 @ 0xffffff0c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r9, r0, asr #7 │ │ │ │ + strheq r2, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ rsbseq r5, r6, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2a564c │ │ │ │ @@ -200787,15 +200787,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 2a5654 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -200807,15 +200807,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 7ace94 │ │ │ │ + bl 7ace8c │ │ │ │ ldr r2, [pc, #120] @ 2a5658 │ │ │ │ ldr r3, [pc, #108] @ 2a5650 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200839,15 +200839,15 @@ │ │ │ │ b 2a55b8 │ │ │ │ mov ip, #4 │ │ │ │ b 2a55b8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ @ instruction: 0x00765e9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r2, [r9], #-42 @ 0xffffffd6 @ │ │ │ │ + rsbeq r2, r9, sl, lsr #5 │ │ │ │ rsbseq r5, r6, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 2a5790 │ │ │ │ @@ -200858,25 +200858,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ace94 │ │ │ │ + bl 7ace8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a56fc │ │ │ │ ldr r2, [pc, #188] @ 2a5798 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 2a578c │ │ │ │ @@ -200920,15 +200920,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 2a56fc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ rsbseq r5, r6, r0, lsl #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r9, r8, ror r1 │ │ │ │ + rsbeq r2, r9, r8, ror #2 │ │ │ │ ldrsheq r5, [r6], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 2a58b4 │ │ │ │ @@ -200939,15 +200939,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 2a58bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -200959,15 +200959,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 7ace94 │ │ │ │ + bl 7ace8c │ │ │ │ ldr r2, [pc, #128] @ 2a58c0 │ │ │ │ ldr r3, [pc, #116] @ 2a58b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200993,15 +200993,15 @@ │ │ │ │ b 2a5818 │ │ │ │ mov ip, #1 │ │ │ │ b 2a5818 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ rsbseq r5, r6, ip, lsr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r9, r7, rrx │ │ │ │ + rsbeq r2, r9, r7, asr r0 │ │ │ │ ldrheq r5, [r6], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 2a59e0 │ │ │ │ @@ -201012,35 +201012,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a596c │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 2a59e8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a59b0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d2060 │ │ │ │ + bl 7d2058 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a59bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #120] @ 2a59ec │ │ │ │ ldr r3, [pc, #108] @ 2a59e4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201055,28 +201055,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 7d1d74 │ │ │ │ + bl 7d1d6c │ │ │ │ b 2a5964 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5800c8 │ │ │ │ + bl 5800c0 │ │ │ │ b 2a5964 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r6, r4, lsl fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq r5, [r7], #-196 @ 0xffffff3c │ │ │ │ + subseq r5, r7, r4, ror #25 │ │ │ │ rsbseq r5, r6, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 2a5ab8 │ │ │ │ @@ -201086,30 +201086,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2e30 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d1ed4 │ │ │ │ + bl 7d1ecc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ ldr r2, [pc, #72] @ 2a5ac0 │ │ │ │ ldr r3, [pc, #64] @ 2a5abc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201125,25 +201125,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r6, r8, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r6, r4, lsl #19 │ │ │ │ ldr r1, [pc, #4] @ 2a5ad0 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 58ba68 │ │ │ │ - subseq r5, r7, ip, ror #22 │ │ │ │ + b 58ba60 │ │ │ │ + subseq r5, r7, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 7867e4 │ │ │ │ + bl 7867dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -201161,27 +201161,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 788c64 │ │ │ │ + bl 788c5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5b98 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 7867e4 │ │ │ │ + bl 7867dc │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 2a5be8 │ │ │ │ ldr r3, [pc, #64] @ 2a5be4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -201205,29 +201205,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 788c64 │ │ │ │ + b 788c5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 2a5c9c │ │ │ │ ldr r2, [pc, #92] @ 2a5cb8 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -201248,16 +201248,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 2a5cbc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 1e2b24 │ │ │ │ - subseq r5, r7, r8, ror #19 │ │ │ │ - @ instruction: 0x00575998 │ │ │ │ + ldrsbeq r5, [r7], #-152 @ 0xffffff68 │ │ │ │ + subseq r5, r7, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 2a5d5c │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 2a5d60 │ │ │ │ @@ -201266,40 +201266,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5d3c │ │ │ │ - bl 6097e8 │ │ │ │ + bl 6097e0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 649434 │ │ │ │ + b 64942c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00691b9c │ │ │ │ - subseq lr, sp, ip, lsr #17 │ │ │ │ - subseq r2, r6, ip, asr #28 │ │ │ │ + rsbeq r1, r9, ip, lsl #23 │ │ │ │ + @ instruction: 0x005de89c │ │ │ │ + subseq r2, r6, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 2a5ed4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -201308,15 +201308,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2e30 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -201355,15 +201355,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2da0 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ ldr r2, [pc, #124] @ 2a5eec │ │ │ │ ldr r3, [pc, #100] @ 2a5ed8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201385,22 +201385,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r5, r6, r0, ror r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, r9, r8, ror sl │ │ │ │ - ldrsheq r5, [r7], #-100 @ 0xffffff9c │ │ │ │ - subseq r5, r7, r4, asr #14 │ │ │ │ - subseq r5, r7, r8, lsr r8 │ │ │ │ + rsbeq r1, r9, r8, ror #20 │ │ │ │ + subseq r5, r7, r4, ror #13 │ │ │ │ + subseq r5, r7, r4, lsr r7 │ │ │ │ + subseq r5, r7, r8, lsr #16 │ │ │ │ rsbseq r5, r6, ip, lsl #11 │ │ │ │ - rsbeq r1, r9, r0, asr #19 │ │ │ │ - subseq r5, r7, ip, lsr r6 │ │ │ │ - subseq r5, r7, r0, asr r6 │ │ │ │ + strheq r1, [r9], #-144 @ 0xffffff70 @ │ │ │ │ + subseq r5, r7, ip, lsr #12 │ │ │ │ + subseq r5, r7, r0, asr #12 │ │ │ │ │ │ │ │ 002a5efc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -201449,15 +201449,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -201467,22 +201467,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a5fd8 │ │ │ │ - rsbeq r1, r9, ip, asr #17 │ │ │ │ - ldrsheq r5, [r7], #-100 @ 0xffffff9c │ │ │ │ - subseq r5, r7, ip, lsr r2 │ │ │ │ - rsbeq r1, r9, r8, ror r8 │ │ │ │ - subseq r5, r7, r8, ror r6 │ │ │ │ - subseq r5, r7, ip, ror #3 │ │ │ │ + strheq r1, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + subseq r5, r7, r4, ror #13 │ │ │ │ + subseq r5, r7, ip, lsr #4 │ │ │ │ + rsbeq r1, r9, r8, ror #16 │ │ │ │ + subseq r5, r7, r8, ror #12 │ │ │ │ + ldrsbeq r5, [r7], #-28 @ 0xffffffe4 │ │ │ │ │ │ │ │ 002a603c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -201526,15 +201526,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2a615c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 58b3c4 │ │ │ │ + bl 58b3bc │ │ │ │ ldr r2, [pc, #84] @ 2a6160 │ │ │ │ ldr r3, [pc, #64] @ 2a6150 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201547,15 +201547,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r6, r0, lsr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq r5, [r7], #-36 @ 0xffffffdc │ │ │ │ + subseq r5, r7, r4, ror #5 │ │ │ │ rsbseq r5, r6, r4, lsl r3 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ ldrsheq r5, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 002a6164 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -201564,80 +201564,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 2a61bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a61c8 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 58b3c4 │ │ │ │ + b 58b3bc │ │ │ │ ldr r2, [pc, #40] @ 2a61ec │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a61a4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6441f4 │ │ │ │ + bl 6441ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a61a4 │ │ │ │ - bl 619b10 │ │ │ │ + bl 619b08 │ │ │ │ mov r2, r0 │ │ │ │ b 2a61a4 │ │ │ │ - subseq r8, lr, ip, lsl #17 │ │ │ │ + subseq r8, lr, ip, ror r8 │ │ │ │ │ │ │ │ 002a61f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 2a6284 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 2a6254 │ │ │ │ mov r0, r4 │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a6260 │ │ │ │ ldr r3, [pc, #76] @ 2a6288 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 58b3c4 │ │ │ │ + b 58b3bc │ │ │ │ ldr r2, [pc, #48] @ 2a628c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a6234 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6441f4 │ │ │ │ + bl 6441ec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6234 │ │ │ │ - bl 619b10 │ │ │ │ + bl 619b08 │ │ │ │ mov r2, r0 │ │ │ │ b 2a6234 │ │ │ │ ldrsheq r5, [r6], #-16 @ │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - ldrsheq r8, [lr], #-116 @ 0xffffff8c │ │ │ │ + subseq r8, lr, r4, ror #15 │ │ │ │ │ │ │ │ 002a6290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2a6308 │ │ │ │ @@ -201649,33 +201649,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a62e4 │ │ │ │ ldr r3, [pc, #68] @ 2a630c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 58b3c4 │ │ │ │ + b 58b3bc │ │ │ │ ldr r2, [pc, #48] @ 2a6310 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a62c0 │ │ │ │ ldr r3, [pc, #40] @ 2a6314 │ │ │ │ ldr r1, [pc, #40] @ 2a6318 │ │ │ │ ldr r0, [pc, #40] @ 2a631c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 2a6320 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r5, r6, r0, asr r1 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq r8, lr, r0, ror r7 │ │ │ │ - rsbeq r1, r9, ip, lsl #11 │ │ │ │ - ldrsheq r4, [r7], #-236 @ 0xffffff14 │ │ │ │ - subseq r5, r7, r4, ror #7 │ │ │ │ + subseq r8, lr, r0, ror #14 │ │ │ │ + rsbeq r1, r9, ip, ror r5 │ │ │ │ + subseq r4, r7, ip, ror #29 │ │ │ │ + ldrsbeq r5, [r7], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ │ │ │ │ 002a6324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -201688,22 +201688,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a6378 │ │ │ │ ldr r3, [pc, #36] @ 2a6380 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 58b3c4 │ │ │ │ + b 58b3bc │ │ │ │ ldr r2, [pc, #16] @ 2a6384 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a6354 │ │ │ │ bl 1e3d34 │ │ │ │ ldrheq r5, [r6], #-12 @ │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - ldrsbeq r8, [lr], #-108 @ 0xffffff94 │ │ │ │ + subseq r8, lr, ip, asr #13 │ │ │ │ │ │ │ │ 002a6388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -201723,15 +201723,15 @@ │ │ │ │ beq 2a6478 │ │ │ │ ldr r3, [pc, #168] @ 2a6484 │ │ │ │ ldr r1, [pc, #168] @ 2a6488 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 58b3c4 │ │ │ │ + bl 58b3bc │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 2a6424 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -201741,94 +201741,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 2a648c │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 58a714 │ │ │ │ + bl 58a70c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a63fc │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5802bc │ │ │ │ + bl 5802b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e3d34 │ │ │ │ - subseq r5, r7, r0, asr r3 │ │ │ │ + subseq r5, r7, r0, asr #6 │ │ │ │ rsbseq r5, r6, ip, lsr r0 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq r5, r7, ip, lsl r3 │ │ │ │ - @ instruction: 0x0058b298 │ │ │ │ + subseq r5, r7, ip, lsl #6 │ │ │ │ + subseq fp, r8, r8, lsl #5 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2a64a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq lr, lr, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2a6514 │ │ │ │ ldr r2, [pc, #88] @ 2a6518 │ │ │ │ ldr r1, [pc, #88] @ 2a651c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #60] @ 2a6520 │ │ │ │ ldr r3, [pc, #60] @ 2a6524 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, r9, r8, ror #9 │ │ │ │ - subseq r2, r6, ip, lsl #13 │ │ │ │ - subseq r2, r6, r4, lsr #13 │ │ │ │ + ldrdeq r1, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq r2, r6, ip, ror r6 │ │ │ │ + @ instruction: 0x00562694 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 2a65dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ ldr ip, [pc, #136] @ 2a65e0 │ │ │ │ ldr r2, [pc, #136] @ 2a65e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a658c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2a65ac │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -201847,17 +201847,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r5, r7, ip, asr #14 │ │ │ │ - rsbeq r1, r9, r4, asr r4 │ │ │ │ subseq r5, r7, ip, lsr r7 │ │ │ │ + rsbeq r1, r9, r4, asr #8 │ │ │ │ + subseq r5, r7, ip, lsr #14 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2a6648 │ │ │ │ ldr r2, [pc, #68] @ 2a664c │ │ │ │ @@ -201865,26 +201865,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, r9, r4, lsr #7 │ │ │ │ - subseq r5, r7, r8, lsl #13 │ │ │ │ - subseq r5, r7, r4, ror r6 │ │ │ │ + @ instruction: 0x00691394 │ │ │ │ + subseq r5, r7, r8, ror r6 │ │ │ │ + subseq r5, r7, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 2a66dc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 2a66e0 │ │ │ │ @@ -201892,15 +201892,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r4, #1 │ │ │ │ beq 2a66b0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -201911,133 +201911,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r1, r9, r8, lsr r3 │ │ │ │ - subseq r5, r7, ip, lsl r6 │ │ │ │ - subseq r5, r7, r8, lsl #12 │ │ │ │ + rsbeq r1, r9, r8, lsr #6 │ │ │ │ + subseq r5, r7, ip, lsl #12 │ │ │ │ + ldrsheq r5, [r7], #-88 @ 0xffffffa8 │ │ │ │ │ │ │ │ 002a66e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 2a67ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr r8, [pc, #148] @ 2a67b0 │ │ │ │ ldr r2, [pc, #148] @ 2a67b4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 2a67b8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 2a676c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 583434 │ │ │ │ + b 58342c │ │ │ │ ldr r6, [pc, #72] @ 2a67bc │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr r2, [pc, #56] @ 2a67c0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 583434 │ │ │ │ - subseq r5, r7, ip, lsl #11 │ │ │ │ - @ instruction: 0x00691290 │ │ │ │ - subseq r5, r7, r0, ror r5 │ │ │ │ + b 58342c │ │ │ │ + subseq r5, r7, ip, ror r5 │ │ │ │ + rsbeq r1, r9, r0, lsl #5 │ │ │ │ + subseq r5, r7, r0, ror #10 │ │ │ │ addeq r4, r1, r8, asr #22 │ │ │ │ - subseq r5, r7, r8, lsr r5 │ │ │ │ - subseq r5, r7, ip, lsr r5 │ │ │ │ + subseq r5, r7, r8, lsr #10 │ │ │ │ + subseq r5, r7, ip, lsr #10 │ │ │ │ │ │ │ │ 002a67c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 2a6890 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr r8, [pc, #156] @ 2a6894 │ │ │ │ ldr r2, [pc, #156] @ 2a6898 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 2a689c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 2a6850 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 583434 │ │ │ │ + b 58342c │ │ │ │ ldr r6, [pc, #72] @ 2a68a0 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr r2, [pc, #56] @ 2a68a4 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 583434 │ │ │ │ - ldrheq r5, [r7], #-64 @ 0xffffffc0 │ │ │ │ - strheq r1, [r9], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x0057549c │ │ │ │ + b 58342c │ │ │ │ + subseq r5, r7, r0, lsr #9 │ │ │ │ + rsbeq r1, r9, r4, lsr #3 │ │ │ │ + subseq r5, r7, ip, lsl #9 │ │ │ │ addeq r4, r1, ip, ror #20 │ │ │ │ - subseq r5, r7, r4, asr r4 │ │ │ │ - subseq r5, r7, r8, asr r4 │ │ │ │ + subseq r5, r7, r4, asr #8 │ │ │ │ + subseq r5, r7, r8, asr #8 │ │ │ │ │ │ │ │ 002a68a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 2a6a64 │ │ │ │ @@ -202053,24 +202053,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 2a6a20 │ │ │ │ ldr r7, [pc, #372] @ 2a6a70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 2a6a74 │ │ │ │ ldr r1, [pc, #360] @ 2a6a78 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #336] @ 2a6a7c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -202082,28 +202082,28 @@ │ │ │ │ beq 2a69a8 │ │ │ │ ldr r5, [pc, #288] @ 2a6a80 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a69ec │ │ │ │ mov r1, r4 │ │ │ │ - bl 58349c │ │ │ │ + bl 583494 │ │ │ │ ldr r2, [pc, #264] @ 2a6a84 │ │ │ │ ldr r3, [pc, #236] @ 2a6a6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2a6a60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 589afc │ │ │ │ + b 589af4 │ │ │ │ ldr r2, [pc, #216] @ 2a6a88 │ │ │ │ ldr r3, [pc, #184] @ 2a6a6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -202117,55 +202117,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 2a6a8c │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr r2, [pc, #136] @ 2a6a90 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r0, [r5] │ │ │ │ b 2a696c │ │ │ │ ldr r4, [pc, #108] @ 2a6a94 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr r3, [pc, #96] @ 2a6a98 │ │ │ │ ldr r2, [pc, #96] @ 2a6a9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 2a68f4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008149bc │ │ │ │ rsbseq r4, r6, r4, lsr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, r9, ip, lsr #1 │ │ │ │ - subseq r2, r6, r4, asr #4 │ │ │ │ - subseq r2, r6, ip, asr r2 │ │ │ │ + @ instruction: 0x0069109c │ │ │ │ + subseq r2, r6, r4, lsr r2 │ │ │ │ + subseq r2, r6, ip, asr #4 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ addeq r4, r1, r4, lsr #18 │ │ │ │ rsbseq r4, r6, r0, lsl #21 │ │ │ │ rsbseq r4, r6, ip, asr #20 │ │ │ │ - ldrheq r5, [r7], #-40 @ 0xffffffd8 │ │ │ │ - ldrheq r5, [r7], #-44 @ 0xffffffd4 │ │ │ │ - subseq r5, r7, r8, lsl #5 │ │ │ │ - rsbeq r0, r9, r4, ror pc │ │ │ │ - subseq r5, r7, ip, ror r2 │ │ │ │ + subseq r5, r7, r8, lsr #5 │ │ │ │ + subseq r5, r7, ip, lsr #5 │ │ │ │ + subseq r5, r7, r8, ror r2 │ │ │ │ + rsbeq r0, r9, r4, ror #30 │ │ │ │ + subseq r5, r7, ip, ror #4 │ │ │ │ │ │ │ │ 002a6aa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 2a6b24 │ │ │ │ @@ -202174,37 +202174,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6adc │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 583434 │ │ │ │ + b 58342c │ │ │ │ ldr r6, [pc, #68] @ 2a6b28 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr ip, [pc, #56] @ 2a6b2c │ │ │ │ ldr r2, [pc, #56] @ 2a6b30 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 583434 │ │ │ │ + b 58342c │ │ │ │ addeq r4, r1, r8, asr #15 │ │ │ │ - subseq r5, r7, ip, asr #3 │ │ │ │ - strheq r0, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - subseq r5, r7, r4, asr #3 │ │ │ │ + ldrheq r5, [r7], #-28 @ 0xffffffe4 │ │ │ │ + rsbeq r0, r9, r8, lsr #29 │ │ │ │ + ldrheq r5, [r7], #-20 @ 0xffffffec │ │ │ │ │ │ │ │ 002a6b34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 2a6bb8 │ │ │ │ @@ -202213,37 +202213,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6b70 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58349c │ │ │ │ + b 583494 │ │ │ │ ldr r6, [pc, #68] @ 2a6bbc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr ip, [pc, #56] @ 2a6bc0 │ │ │ │ ldr r2, [pc, #56] @ 2a6bc4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58349c │ │ │ │ + b 583494 │ │ │ │ addeq r4, r1, r4, lsr r7 │ │ │ │ - subseq r5, r7, r8, lsr r1 │ │ │ │ - rsbeq r0, r9, r4, lsr #28 │ │ │ │ - subseq r5, r7, r0, lsr r1 │ │ │ │ + subseq r5, r7, r8, lsr #2 │ │ │ │ + rsbeq r0, r9, r4, lsl lr │ │ │ │ + subseq r5, r7, r0, lsr #2 │ │ │ │ │ │ │ │ 002a6bc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 2a6c4c │ │ │ │ @@ -202252,52 +202252,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6c04 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58468c │ │ │ │ + b 584684 │ │ │ │ ldr r6, [pc, #68] @ 2a6c50 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a364 │ │ │ │ + bl 58a35c │ │ │ │ ldr ip, [pc, #56] @ 2a6c54 │ │ │ │ ldr r2, [pc, #56] @ 2a6c58 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58468c │ │ │ │ + b 584684 │ │ │ │ addeq r4, r1, r0, lsr #13 │ │ │ │ - subseq r5, r7, r4, lsr #1 │ │ │ │ - @ instruction: 0x00690d90 │ │ │ │ - @ instruction: 0x0057509c │ │ │ │ + @ instruction: 0x00575094 │ │ │ │ + rsbeq r0, r9, r0, lsl #27 │ │ │ │ + subseq r5, r7, ip, lsl #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2a6cd8 │ │ │ │ ldr r2, [pc, #96] @ 2a6cdc │ │ │ │ ldr r1, [pc, #96] @ 2a6ce0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #68] @ 2a6ce4 │ │ │ │ ldr r3, [pc, #68] @ 2a6ce8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -202306,58 +202306,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r9, r0, lsl #27 │ │ │ │ - ldrheq r1, [r6], #-228 @ 0xffffff1c │ │ │ │ - subseq sp, sp, r4, lsl r9 │ │ │ │ + rsbeq r0, r9, r0, ror sp │ │ │ │ + subseq r1, r6, r4, lsr #29 │ │ │ │ + subseq sp, sp, r4, lsl #18 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - subseq r5, r7, r4, asr #32 │ │ │ │ + subseq r5, r7, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 2a6d60 │ │ │ │ ldr r2, [pc, #92] @ 2a6d64 │ │ │ │ ldr r1, [pc, #92] @ 2a6d68 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 2a6d6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #64] @ 2a6d70 │ │ │ │ ldr r3, [pc, #64] @ 2a6d74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r0, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - subseq r1, r6, r0, lsr #28 │ │ │ │ - subseq ip, r9, r4, asr #26 │ │ │ │ + rsbeq r0, r9, r8, ror #25 │ │ │ │ + subseq r1, r6, r0, lsl lr │ │ │ │ + subseq ip, r9, r4, lsr sp │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 2a6d88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5887b0 │ │ │ │ + b 5887a8 │ │ │ │ ldrdeq sp, [lr], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 2a6ec8 │ │ │ │ ldr r6, [pc, #292] @ 2a6ecc │ │ │ │ @@ -202368,23 +202368,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a6e10 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2a6e3c │ │ │ │ @@ -202430,29 +202430,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 2a6edc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e10b4 │ │ │ │ - rsbeq r0, r9, r8, asr ip │ │ │ │ - subseq r0, r7, r4, asr #14 │ │ │ │ - subseq r0, r7, r8, asr r7 │ │ │ │ - subseq r4, r7, r0, lsr #29 │ │ │ │ - subseq r4, r7, r0, ror lr │ │ │ │ - subseq r4, r7, r0, asr #28 │ │ │ │ + rsbeq r0, r9, r8, asr #24 │ │ │ │ + subseq r0, r7, r4, lsr r7 │ │ │ │ + subseq r0, r7, r8, asr #14 │ │ │ │ + @ instruction: 0x00574e90 │ │ │ │ + subseq r4, r7, r0, ror #28 │ │ │ │ + subseq r4, r7, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 2a6f48 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6f30 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -202461,44 +202461,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 2a6f4c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58976c │ │ │ │ - subseq r0, r7, r4, lsl r6 │ │ │ │ + b 589764 │ │ │ │ + subseq r0, r7, r4, lsl #12 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 2a6fb0 │ │ │ │ ldr r2, [pc, #72] @ 2a6fb4 │ │ │ │ ldr r1, [pc, #72] @ 2a6fb8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00690a90 │ │ │ │ - subseq r1, r6, r4, asr #23 │ │ │ │ - subseq sp, sp, r4, lsr #12 │ │ │ │ + rsbeq r0, r9, r0, lsl #21 │ │ │ │ + ldrheq r1, [r6], #-180 @ 0xffffff4c │ │ │ │ + subseq sp, sp, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 2a708c │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -202508,54 +202508,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 2a7094 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a706c │ │ │ │ ldr r3, [pc, #128] @ 2a7098 │ │ │ │ ldr r9, [pc, #128] @ 2a709c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 53d1d4 │ │ │ │ + bl 53d1cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 2a7030 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r0, r9, ip, lsr #20 │ │ │ │ - subseq r0, r7, r8, lsl r5 │ │ │ │ - subseq r0, r7, r4, lsl #10 │ │ │ │ - subseq r7, lr, r4, lsr sl │ │ │ │ - subseq r4, r7, r8, ror #25 │ │ │ │ + rsbeq r0, r9, ip, lsl sl │ │ │ │ + subseq r0, r7, r8, lsl #10 │ │ │ │ + ldrsheq r0, [r7], #-68 @ 0xffffffbc │ │ │ │ + subseq r7, lr, r4, lsr #20 │ │ │ │ + ldrsbeq r4, [r7], #-200 @ 0xffffff38 │ │ │ │ │ │ │ │ 002a70a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 2a71a8 │ │ │ │ @@ -202566,30 +202566,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 5828b4 │ │ │ │ + bl 5828ac │ │ │ │ ldr r1, [pc, #200] @ 2a71b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a7174 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 2a71b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5828b4 │ │ │ │ + bl 5828ac │ │ │ │ ldr r1, [pc, #164] @ 2a71bc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a718c │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 2a71c0 │ │ │ │ ldr r3, [pc, #112] @ 2a71ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -202607,29 +202607,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 2a71c4 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58976c │ │ │ │ + bl 589764 │ │ │ │ b 2a7104 │ │ │ │ ldr r1, [pc, #52] @ 2a71c8 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58976c │ │ │ │ + bl 589764 │ │ │ │ b 2a7130 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r6, r0, asr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, r7, r0, ror #24 │ │ │ │ - subseq r0, r7, r8, lsr #8 │ │ │ │ - subseq r4, r7, r0, lsr ip │ │ │ │ - ldrsheq r0, [r7], #-60 @ 0xffffffc4 │ │ │ │ + subseq r4, r7, r0, asr ip │ │ │ │ + subseq r0, r7, r8, lsl r4 │ │ │ │ + subseq r4, r7, r0, lsr #24 │ │ │ │ + subseq r0, r7, ip, ror #7 │ │ │ │ rsbseq r4, r6, r4, asr #5 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 002a71cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -202641,27 +202641,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2a7234 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10b4 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58a714 │ │ │ │ + bl 58a70c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r4, r7, ip, asr fp │ │ │ │ - subseq r0, r7, r0, ror ip │ │ │ │ + subseq r4, r7, ip, asr #22 │ │ │ │ + subseq r0, r7, r0, ror #24 │ │ │ │ │ │ │ │ 002a7238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 2a72ac │ │ │ │ @@ -202671,32 +202671,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #56] @ 2a72b8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 292d28 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r0, r9, r8, lsr #15 │ │ │ │ - subseq r1, r6, ip, asr #17 │ │ │ │ - subseq sp, sp, ip, lsr #6 │ │ │ │ - subseq r4, r7, r8, asr #21 │ │ │ │ + @ instruction: 0x00690798 │ │ │ │ + ldrheq r1, [r6], #-140 @ 0xffffff74 │ │ │ │ + subseq sp, sp, ip, lsl r3 │ │ │ │ + ldrheq r4, [r7], #-168 @ 0xffffff58 │ │ │ │ │ │ │ │ 002a72bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 2a7314 │ │ │ │ @@ -202706,56 +202706,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #28] @ 2a7320 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 292d28 │ │ │ │ - rsbeq r0, r9, r4, lsr #14 │ │ │ │ - subseq r1, r6, r0, asr r8 │ │ │ │ - ldrheq sp, [sp], #-32 @ 0xffffffe0 │ │ │ │ - subseq r4, r7, r4, asr #20 │ │ │ │ + rsbeq r0, r9, r4, lsl r7 │ │ │ │ + subseq r1, r6, r0, asr #16 │ │ │ │ + subseq sp, sp, r0, lsr #5 │ │ │ │ + subseq r4, r7, r4, lsr sl │ │ │ │ │ │ │ │ 002a7324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 2a73ec │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #152] @ 2a73f0 │ │ │ │ ldr r1, [pc, #152] @ 2a73f4 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #128] @ 2a73f8 │ │ │ │ ldr r1, [pc, #128] @ 2a73fc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #96] @ 2a7400 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 292c68 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -202769,20 +202769,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strheq r0, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x0057019c │ │ │ │ - ldrheq r0, [r7], #-16 │ │ │ │ - ldrheq r1, [r6], #-124 @ 0xffffff84 │ │ │ │ - subseq sp, sp, ip, lsl r2 │ │ │ │ - subseq r4, r7, r4, lsr #19 │ │ │ │ + rsbeq r0, r9, r8, lsr #13 │ │ │ │ + subseq r0, r7, ip, lsl #3 │ │ │ │ + subseq r0, r7, r0, lsr #3 │ │ │ │ + subseq r1, r6, ip, lsr #15 │ │ │ │ + subseq sp, sp, ip, lsl #4 │ │ │ │ + @ instruction: 0x00574994 │ │ │ │ │ │ │ │ 002a7404 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -202811,44 +202811,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 2a74b8 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ b 2a7478 │ │ │ │ ldr r3, [pc, #28] @ 2a74f0 │ │ │ │ ldr r1, [pc, #28] @ 2a74f4 │ │ │ │ ldr r0, [pc, #28] @ 2a74f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r9, r8, lsr #10 │ │ │ │ + rsbeq r0, r9, r8, lsl r5 │ │ │ │ + subseq r4, r7, r8, ror #16 │ │ │ │ subseq r4, r7, r8, ror r8 │ │ │ │ - subseq r4, r7, r8, lsl #17 │ │ │ │ │ │ │ │ 002a74fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -202869,46 +202869,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 2a75a0 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ b 2a7558 │ │ │ │ ldr r3, [pc, #28] @ 2a75d8 │ │ │ │ ldr r1, [pc, #28] @ 2a75dc │ │ │ │ ldr r0, [pc, #28] @ 2a75e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r9, r0, asr #8 │ │ │ │ + rsbeq r0, r9, r0, lsr r4 │ │ │ │ + subseq r4, r7, r0, lsl #15 │ │ │ │ @ instruction: 0x00574790 │ │ │ │ - subseq r4, r7, r0, lsr #15 │ │ │ │ │ │ │ │ 002a75e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2a7640 │ │ │ │ @@ -202918,26 +202918,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #32] @ 2a764c │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 292a54 │ │ │ │ - strdeq r0, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq r1, r6, r8, lsr #10 │ │ │ │ - subseq ip, sp, r8, lsl #31 │ │ │ │ - subseq r4, r7, ip, lsl r7 │ │ │ │ + rsbeq r0, r9, ip, ror #7 │ │ │ │ + subseq r1, r6, r8, lsl r5 │ │ │ │ + subseq ip, sp, r8, ror pc │ │ │ │ + subseq r4, r7, ip, lsl #14 │ │ │ │ │ │ │ │ 002a7650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 2a76d4 │ │ │ │ @@ -202950,33 +202950,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #32] @ 2a76e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 292e60 │ │ │ │ - @ instruction: 0x00690394 │ │ │ │ - subseq r1, r6, r4, asr #9 │ │ │ │ - subseq ip, sp, r4, lsr #30 │ │ │ │ - subseq r4, r7, ip, lsl #13 │ │ │ │ + rsbeq r0, r9, r4, lsl #7 │ │ │ │ + ldrheq r1, [r6], #-68 @ 0xffffffbc │ │ │ │ + subseq ip, sp, r4, lsl pc │ │ │ │ + subseq r4, r7, ip, ror r6 │ │ │ │ │ │ │ │ 002a76e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -203001,17 +203001,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a7764 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strheq r0, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq r4, r7, ip, lsl #12 │ │ │ │ - subseq r4, r7, r8, lsr r6 │ │ │ │ + rsbeq r0, r9, ip, lsr #5 │ │ │ │ + ldrsheq r4, [r7], #-92 @ 0xffffffa4 │ │ │ │ + subseq r4, r7, r8, lsr #12 │ │ │ │ │ │ │ │ 002a7768 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 2a778c │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -203028,17 +203028,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a77c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r9, r8, asr r2 │ │ │ │ - subseq r4, r7, r8, lsr #11 │ │ │ │ - ldrsheq r4, [r7], #-84 @ 0xffffffac │ │ │ │ + rsbeq r0, r9, r8, asr #4 │ │ │ │ + @ instruction: 0x00574598 │ │ │ │ + subseq r4, r7, r4, ror #11 │ │ │ │ │ │ │ │ 002a77cc : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -203064,17 +203064,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a7850 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrdeq r0, [r9], #-16 @ │ │ │ │ - subseq r4, r7, r0, lsr #10 │ │ │ │ - subseq r4, r7, r8, lsl #11 │ │ │ │ + rsbeq r0, r9, r0, asr #3 │ │ │ │ + subseq r4, r7, r0, lsl r5 │ │ │ │ + subseq r4, r7, r8, ror r5 │ │ │ │ │ │ │ │ 002a7854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -203086,15 +203086,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r4, [pc, #480] @ 2a7a84 │ │ │ │ ldr r2, [pc, #480] @ 2a7a88 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 2a7a8c │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -203102,33 +203102,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 2a7a90 │ │ │ │ ldr r9, [pc, #452] @ 2a7a94 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #436] @ 2a7a98 │ │ │ │ ldr r1, [pc, #436] @ 2a7a9c │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2a7a0c │ │ │ │ ldr r3, [pc, #396] @ 2a7aa0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5821e8 │ │ │ │ + bl 5821e0 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 2a79b0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -203168,38 +203168,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 2a7930 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 2a79fc │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ b 2a7930 │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ b 2a79d8 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e103c │ │ │ │ ldr r2, [pc, #136] @ 2a7aa8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 2a7aac │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ldr r3, [pc, #104] @ 2a7ab0 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 2a790c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2a7ab4 │ │ │ │ @@ -203209,29 +203209,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r3, r6, ip, lsl #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, r9, ip, asr r1 │ │ │ │ - subseq pc, r6, r8, asr #24 │ │ │ │ - subseq pc, r6, ip, asr ip @ │ │ │ │ + rsbeq r0, r9, ip, asr #2 │ │ │ │ + subseq pc, r6, r8, lsr ip @ │ │ │ │ + subseq pc, r6, ip, asr #24 │ │ │ │ @ instruction: 0x008139b8 │ │ │ │ rsbseq r3, r6, ip, lsr #22 │ │ │ │ - subseq r1, r6, ip, asr #4 │ │ │ │ - ldrheq ip, [sp], #-196 @ 0xffffff3c │ │ │ │ + subseq r1, r6, ip, lsr r2 │ │ │ │ + subseq ip, sp, r4, lsr #25 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ rsbseq r3, r6, ip, lsl #21 │ │ │ │ - ldrheq r4, [r7], #-60 @ 0xffffffc4 │ │ │ │ - ldrheq r4, [r7], #-32 @ 0xffffffe0 │ │ │ │ + subseq r4, r7, ip, lsr #7 │ │ │ │ + subseq r4, r7, r0, lsr #5 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x0068ff9c │ │ │ │ + rsbeq pc, r8, ip, lsl #31 │ │ │ │ + ldrsbeq r4, [r7], #-44 @ 0xffffffd4 │ │ │ │ subseq r4, r7, ip, ror #5 │ │ │ │ - ldrsheq r4, [r7], #-44 @ 0xffffffd4 │ │ │ │ │ │ │ │ 002a7ac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 2a7b7c │ │ │ │ @@ -203241,53 +203241,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 2a7b84 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [pc, #128] @ 2a7b88 │ │ │ │ ldr r7, [pc, #128] @ 2a7b8c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2a7b34 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5820c0 │ │ │ │ + b 5820b8 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e103c │ │ │ │ ldr r2, [pc, #72] @ 2a7b90 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2a7b94 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ldr r3, [pc, #40] @ 2a7b98 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 2a7b20 │ │ │ │ - rsbeq pc, r8, r8, lsr #30 │ │ │ │ - subseq r1, r6, r8, asr #32 │ │ │ │ - ldrheq ip, [sp], #-160 @ 0xffffff60 │ │ │ │ + rsbeq pc, r8, r8, lsl pc @ │ │ │ │ + subseq r1, r6, r8, lsr r0 │ │ │ │ + subseq ip, sp, r0, lsr #21 │ │ │ │ addeq r3, r1, ip, ror r7 │ │ │ │ rsbseq r3, r6, ip, ror #17 │ │ │ │ - @ instruction: 0x00574294 │ │ │ │ - subseq r4, r7, r8, lsl #3 │ │ │ │ + subseq r4, r7, r4, lsl #5 │ │ │ │ + subseq r4, r7, r8, ror r1 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ │ │ │ │ 002a7b9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -203298,53 +203298,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 2a7c60 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [pc, #128] @ 2a7c64 │ │ │ │ ldr r7, [pc, #128] @ 2a7c68 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2a7c10 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5821e8 │ │ │ │ + b 5821e0 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e103c │ │ │ │ ldr r2, [pc, #72] @ 2a7c6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2a7c70 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ldr r3, [pc, #40] @ 2a7c74 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 2a7bfc │ │ │ │ - rsbeq pc, r8, ip, asr #28 │ │ │ │ - subseq r0, r6, ip, ror #30 │ │ │ │ - ldrsbeq ip, [sp], #-148 @ 0xffffff6c │ │ │ │ + rsbeq pc, r8, ip, lsr lr @ │ │ │ │ + subseq r0, r6, ip, asr pc │ │ │ │ + subseq ip, sp, r4, asr #19 │ │ │ │ addeq r3, r1, r0, lsr #13 │ │ │ │ rsbseq r3, r6, r0, lsl r8 │ │ │ │ - ldrheq r4, [r7], #-24 @ 0xffffffe8 │ │ │ │ - subseq r4, r7, ip, lsr #1 │ │ │ │ + subseq r4, r7, r8, lsr #3 │ │ │ │ + @ instruction: 0x0057409c │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ │ │ │ │ 002a7c78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203369,31 +203369,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 2a7d2c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 2a7d30 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strdeq r3, [r1], r4 │ │ │ │ rsbseq r3, r6, r4, ror #14 │ │ │ │ - subseq r4, r7, r8, lsl #2 │ │ │ │ - subseq r4, r7, ip │ │ │ │ + ldrsheq r4, [r7], #-8 │ │ │ │ + ldrsheq r3, [r7], #-252 @ 0xffffff04 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ │ │ │ │ 002a7d34 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 2a7d6c │ │ │ │ mov r3, #0 │ │ │ │ @@ -203444,15 +203444,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2a7e0c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq ip, lr, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 2a7f28 │ │ │ │ mov r4, r1 │ │ │ │ @@ -203469,24 +203469,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 2a7f38 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7ab490 │ │ │ │ + bl 7ab488 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a7eb0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 2a7ef4 │ │ │ │ @@ -203513,25 +203513,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2a7eb0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r8, ip, ror #24 │ │ │ │ + rsbeq pc, r8, ip, asr ip @ │ │ │ │ rsbseq r3, r6, r4, asr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r3, [r7], #-252 @ 0xffffff04 │ │ │ │ - subseq r3, r7, r8, asr #31 │ │ │ │ + subseq r3, r7, ip, asr #31 │ │ │ │ + ldrheq r3, [r7], #-248 @ 0xffffff08 │ │ │ │ rsbseq r3, r6, r4, asr #10 │ │ │ │ - subseq r3, r7, ip, asr pc │ │ │ │ - subseq r3, r7, ip, lsr pc │ │ │ │ + subseq r3, r7, ip, asr #30 │ │ │ │ + subseq r3, r7, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 2a801c │ │ │ │ ldr r2, [pc, #188] @ 2a8020 │ │ │ │ ldr r1, [pc, #188] @ 2a8024 │ │ │ │ @@ -203539,15 +203539,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r6, [pc, #152] @ 2a8028 │ │ │ │ ldr r1, [pc, #152] @ 2a802c │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -203556,59 +203556,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 2a8030 │ │ │ │ ldr r3, [pc, #124] @ 2a8034 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 58a5bc │ │ │ │ + bl 58a5b4 │ │ │ │ ldr ip, [pc, #100] @ 2a8038 │ │ │ │ ldr r3, [pc, #100] @ 2a803c │ │ │ │ ldr r1, [pc, #100] @ 2a8040 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 58a5bc │ │ │ │ + bl 58a5b4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, r8, r4, asr #22 │ │ │ │ - subseq r0, r6, r4, asr #23 │ │ │ │ - subseq ip, sp, r4, lsr #12 │ │ │ │ - ldrheq r8, [pc], #-92 @ │ │ │ │ - ldrsbeq r3, [r7], #-232 @ 0xffffff18 │ │ │ │ + rsbeq pc, r8, r4, lsr fp @ │ │ │ │ + ldrheq r0, [r6], #-180 @ 0xffffff4c │ │ │ │ + subseq ip, sp, r4, lsl r6 │ │ │ │ + subseq r8, pc, ip, lsr #11 │ │ │ │ + subseq r3, r7, r8, asr #29 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x00573e9c │ │ │ │ + subseq r3, r7, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2a80bc │ │ │ │ ldr r2, [pc, #96] @ 2a80c0 │ │ │ │ ldr r1, [pc, #96] @ 2a80c4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [pc, #68] @ 2a80c8 │ │ │ │ ldr r3, [pc, #68] @ 2a80cc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -203617,17 +203617,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, r8, r4, asr #20 │ │ │ │ - subseq r3, r7, r0, asr #27 │ │ │ │ - ldrsbeq r3, [r7], #-212 @ 0xffffff2c │ │ │ │ + rsbeq pc, r8, r4, lsr sl @ │ │ │ │ + ldrheq r3, [r7], #-208 @ 0xffffff30 │ │ │ │ + subseq r3, r7, r4, asr #27 │ │ │ │ rsbseq r3, r6, r8, ror r3 │ │ │ │ andeq r2, r0, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 2a8198 │ │ │ │ @@ -203645,24 +203645,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7ab490 │ │ │ │ + bl 7ab488 │ │ │ │ ldr r2, [pc, #80] @ 2a81ac │ │ │ │ ldr r3, [pc, #64] @ 2a81a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -203672,19 +203672,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r8, r0, asr #19 │ │ │ │ + strheq pc, [r8], #-144 @ 0xffffff70 @ │ │ │ │ rsbseq r3, r6, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r3, r7, r0, lsr sp │ │ │ │ - subseq r3, r7, r4, lsl sp │ │ │ │ + subseq r3, r7, r0, lsr #26 │ │ │ │ + subseq r3, r7, r4, lsl #26 │ │ │ │ rsbseq r3, r6, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 2a8278 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -203701,24 +203701,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7ab490 │ │ │ │ + bl 7ab488 │ │ │ │ ldr r2, [pc, #80] @ 2a828c │ │ │ │ ldr r3, [pc, #64] @ 2a8280 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -203728,19 +203728,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r8, r0, ror #17 │ │ │ │ + ldrdeq pc, [r8], #-128 @ 0xffffff80 @ │ │ │ │ rsbseq r3, r6, r4, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r3, r7, r0, asr ip │ │ │ │ - subseq r3, r7, r4, lsr ip │ │ │ │ + subseq r3, r7, r0, asr #24 │ │ │ │ + subseq r3, r7, r4, lsr #24 │ │ │ │ rsbseq r3, r6, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 2a8364 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -203757,24 +203757,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ab490 │ │ │ │ + bl 7ab488 │ │ │ │ ldr r2, [pc, #92] @ 2a8378 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 2a836c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -203787,32 +203787,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r8, r0, lsl #16 │ │ │ │ + strdeq pc, [r8], #-112 @ 0xffffff90 @ │ │ │ │ rsbseq r3, r6, r4, asr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r3, r7, r0, ror fp │ │ │ │ - subseq r3, r7, r4, asr fp │ │ │ │ + subseq r3, r7, r0, ror #22 │ │ │ │ + subseq r3, r7, r4, asr #22 │ │ │ │ rsbseq r3, r6, r4, ror #1 │ │ │ │ │ │ │ │ 002a837c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a8380 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a8384 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2a8394 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq ip, lr, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 2a8414 │ │ │ │ mov r4, r1 │ │ │ │ @@ -203820,15 +203820,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 2a841c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -203837,17 +203837,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, r8, r0, asr r7 @ │ │ │ │ - subseq r3, r7, r8, asr #21 │ │ │ │ - subseq r3, r7, r4, ror #21 │ │ │ │ + rsbeq pc, r8, r0, asr #14 │ │ │ │ + ldrheq r3, [r7], #-168 @ 0xffffff58 │ │ │ │ + ldrsbeq r3, [r7], #-164 @ 0xffffff5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 2a8504 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -203855,39 +203855,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 2a8508 │ │ │ │ ldr r1, [pc, #188] @ 2a850c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #168] @ 2a8510 │ │ │ │ ldr r1, [pc, #168] @ 2a8514 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #136] @ 2a8518 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [pc, #120] @ 2a851c │ │ │ │ ldr r1, [pc, #120] @ 2a8520 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r1, [pc, #92] @ 2a8524 │ │ │ │ ldr r2, [pc, #92] @ 2a8528 │ │ │ │ ldr r3, [pc, #92] @ 2a852c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -203897,19 +203897,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq pc, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - subseq r0, r6, ip, ror #13 │ │ │ │ - subseq ip, sp, r8, asr #2 │ │ │ │ - subseq r3, r7, r4, asr #20 │ │ │ │ - subseq r3, r7, r0, asr sl │ │ │ │ + rsbeq pc, r8, r4, asr #13 │ │ │ │ + ldrsbeq r0, [r6], #-108 @ 0xffffff94 │ │ │ │ + subseq ip, sp, r8, lsr r1 │ │ │ │ + subseq r3, r7, r4, lsr sl │ │ │ │ + subseq r3, r7, r0, asr #20 │ │ │ │ muleq r0, ip, r0 │ │ │ │ rsbeq ip, lr, ip, ror #13 │ │ │ │ rsbseq r6, r4, r8, ror #9 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -203921,110 +203921,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 2a8598 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq pc, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ - subseq r3, r7, r4, lsr r9 │ │ │ │ - subseq r3, r7, r0, asr r9 │ │ │ │ + rsbeq pc, r8, ip, lsr #11 │ │ │ │ + subseq r3, r7, r4, lsr #18 │ │ │ │ + subseq r3, r7, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2a8600 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2a8604 │ │ │ │ ldr r1, [pc, #72] @ 2a8608 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, r8, ip, asr #10 │ │ │ │ - subseq r3, r7, r4, asr #17 │ │ │ │ - subseq r3, r7, r0, ror #17 │ │ │ │ + rsbeq pc, r8, ip, lsr r5 @ │ │ │ │ + ldrheq r3, [r7], #-132 @ 0xffffff7c │ │ │ │ + ldrsbeq r3, [r7], #-128 @ 0xffffff80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2a865c │ │ │ │ ldr r2, [pc, #56] @ 2a8660 │ │ │ │ ldr r1, [pc, #56] @ 2a8664 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a87c0 │ │ │ │ - rsbeq pc, r8, r0, ror #9 │ │ │ │ - subseq r3, r7, r8, asr r8 │ │ │ │ - subseq r3, r7, r4, ror r8 │ │ │ │ + ldrdeq pc, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + subseq r3, r7, r8, asr #16 │ │ │ │ + subseq r3, r7, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2a86d8 │ │ │ │ ldr r2, [pc, #88] @ 2a86dc │ │ │ │ ldr r1, [pc, #88] @ 2a86e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq pc, r8, r4, lsl #9 │ │ │ │ - ldrsheq r3, [r7], #-124 @ 0xffffff84 │ │ │ │ - subseq r3, r7, r8, lsl r8 │ │ │ │ + rsbeq pc, r8, r4, ror r4 @ │ │ │ │ + subseq r3, r7, ip, ror #15 │ │ │ │ + subseq r3, r7, r8, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ @@ -204066,15 +204066,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 2a87bc │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -204159,15 +204159,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r3, [pc, #964] @ 2a8cdc │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -204400,24 +204400,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 2a8c3c │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ ldrsheq r2, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - subseq r3, r7, r0, ror #13 │ │ │ │ + ldrsbeq r3, [r7], #-96 @ 0xffffffa0 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbeq lr, r8, r4, lsr pc │ │ │ │ + rsbeq lr, r8, r4, lsr #30 │ │ │ │ ldrsbeq r2, [r6], #-52 @ 0xffffffcc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, r7, r4, ror #23 │ │ │ │ + ldrsbeq r2, [r7], #-180 @ 0xffffff4c │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 2a8d48 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 2a8cf8 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -204878,23 +204878,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2a945c │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r0, r7, ip, lsl r9 │ │ │ │ + subseq r0, r7, ip, lsl #18 │ │ │ │ rsbeq fp, lr, ip, asr #15 │ │ │ │ │ │ │ │ 002a9460 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a9464 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -204906,26 +204906,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2a94c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r2, [r7], #-172 @ 0xffffff54 │ │ │ │ - strheq lr, [r8], #-140 @ 0xffffff74 @ │ │ │ │ - @ instruction: 0x00572a98 │ │ │ │ + subseq r2, r7, ip, lsr #21 │ │ │ │ + rsbeq lr, r8, ip, lsr #17 │ │ │ │ + subseq r2, r7, r8, lsl #21 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ sub r8, r3, r6 │ │ │ │ @@ -213429,23 +213429,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 2b19e8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 543b04 │ │ │ │ + b 543afc │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 2b19c0 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 2b19bc │ │ │ │ @@ -213455,15 +213455,15 @@ │ │ │ │ b 2b19c0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 53c578 │ │ │ │ + bl 53c570 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 2b1a54 │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -213471,21 +213471,21 @@ │ │ │ │ beq 2b1a88 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 2b1aec │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 540920 │ │ │ │ + b 540918 │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 2b1a54 │ │ │ │ tst r1, #2 │ │ │ │ bne 2b1a54 │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -213502,40 +213502,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 2b197c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b197c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 540920 │ │ │ │ + b 540918 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b1a60 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ b 2b1a60 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b1ac8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ b 2b1ac8 │ │ │ │ ldr r3, [pc, #100] @ 2b1bc0 │ │ │ │ ldr r2, [pc, #100] @ 2b1bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -213548,25 +213548,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2b1bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r9, r5, r0, lsr #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq sl, r6, r0, asr #7 │ │ │ │ + ldrheq sl, [r6], #-48 @ 0xffffffd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -213580,15 +213580,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 2b1c30 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 2b1c9c │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -213599,23 +213599,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 2b1c10 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 2b1c30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -213650,15 +213650,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 2b1cf4 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -213697,26 +213697,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 2b1da0 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 2b1e24 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r2, lr, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 2b1f18 │ │ │ │ ldr r2, [pc, #216] @ 2b1f1c │ │ │ │ @@ -213724,25 +213724,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #184] @ 2b1f24 │ │ │ │ ldr r1, [pc, #184] @ 2b1f28 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #152] @ 2b1f2c │ │ │ │ ldr r2, [pc, #152] @ 2b1f30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 2b1f34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 2b1f38 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -213759,34 +213759,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r6, r8, r0, asr #4 │ │ │ │ - subseq r6, r5, r8, ror #25 │ │ │ │ - subseq r2, sp, r8, asr #14 │ │ │ │ - subseq r2, r6, r8, lsl sl │ │ │ │ - subseq ip, r5, r8, lsl r9 │ │ │ │ - ldrsheq sl, [r6], #-4 │ │ │ │ + rsbeq r6, r8, r0, lsr r2 │ │ │ │ + ldrsbeq r6, [r5], #-200 @ 0xffffff38 │ │ │ │ + subseq r2, sp, r8, lsr r7 │ │ │ │ + subseq r2, r6, r8, lsl #20 │ │ │ │ + subseq ip, r5, r8, lsl #18 │ │ │ │ + subseq sl, r6, r4, ror #1 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - ldrsheq sl, [r6], #-8 │ │ │ │ + subseq sl, r6, r8, ror #1 │ │ │ │ rsbeq r2, lr, r8, ror #26 │ │ │ │ rsbseq ip, r3, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -213866,22 +213866,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 2b2474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2b1fb8 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 2b1fa4 │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -213980,15 +213980,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 2b246c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b1f98 │ │ │ │ ldr r0, [pc, #548] @ 2b2484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2b1f98 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -214052,15 +214052,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 2b246c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b1f98 │ │ │ │ ldr r0, [pc, #264] @ 2b2488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2b1f98 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 2b23c0 │ │ │ │ bhi 2b2230 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 2b23c0 │ │ │ │ bhi 2b2440 │ │ │ │ @@ -214080,55 +214080,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 2b1fa4 │ │ │ │ ldr r0, [pc, #164] @ 2b248c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2b1fb8 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 2b1fa4 │ │ │ │ ldr r3, [pc, #88] @ 2b246c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b1f98 │ │ │ │ ldr r0, [pc, #104] @ 2b2490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2b1f98 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 2b1fa4 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 2b23b0 │ │ │ │ b 2b2244 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00759498 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r5, r0, ror r4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r9, r5, ip, lsr r4 │ │ │ │ - rsbeq r5, r8, r0, ror #26 │ │ │ │ + rsbeq r5, r8, r0, asr sp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r6, r4, ror #30 │ │ │ │ + subseq r9, r6, r4, asr pc │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - rsbeq r5, r8, sl, lsr ip │ │ │ │ - rsbeq r5, r8, r3, asr #23 │ │ │ │ - subseq r9, r6, r8, asr sp │ │ │ │ - subseq r9, r6, r8, asr ip │ │ │ │ - subseq r9, r6, r4, ror #24 │ │ │ │ - ldrsbeq r9, [r6], #-176 @ 0xffffff50 │ │ │ │ + rsbeq r5, r8, sl, lsr #24 │ │ │ │ + strheq r5, [r8], #-179 @ 0xffffff4d @ │ │ │ │ + subseq r9, r6, r8, asr #26 │ │ │ │ + subseq r9, r6, r8, asr #24 │ │ │ │ + subseq r9, r6, r4, asr ip │ │ │ │ + subseq r9, r6, r0, asr #23 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -215034,20 +215034,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 2b32ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r8, ip, ror #27 │ │ │ │ - ldrsbeq r8, [r6], #-212 @ 0xffffff2c │ │ │ │ - subseq r8, r6, r8, ror #27 │ │ │ │ - rsbeq r4, r8, r8, asr #27 │ │ │ │ - ldrheq r8, [r6], #-208 @ 0xffffff30 │ │ │ │ - ldrsbeq r8, [r6], #-220 @ 0xffffff24 │ │ │ │ + ldrdeq r4, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r8, r6, r4, asr #27 │ │ │ │ + ldrsbeq r8, [r6], #-216 @ 0xffffff28 │ │ │ │ + strheq r4, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + subseq r8, r6, r0, lsr #27 │ │ │ │ + subseq r8, r6, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -218783,18 +218783,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 2b6ddc │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 2b6e04 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -218819,15 +218819,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6d60 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ b 2b6d60 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -221306,15 +221306,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 2b9568 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b94dc │ │ │ │ ldr r0, [pc, #148] @ 2b956c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -221326,33 +221326,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 2b9568 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b94dc │ │ │ │ ldr r0, [pc, #72] @ 2b9570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2b94dc │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r1, r5, ip, asr #31 │ │ │ │ - rsbeq lr, r7, sp, lsl #20 │ │ │ │ + strdeq lr, [r7], #-157 @ 0xffffff63 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r2, r6, ip, ror #23 │ │ │ │ - @ instruction: 0x00562b9c │ │ │ │ + ldrsbeq r2, [r6], #-188 @ 0xffffff44 │ │ │ │ + subseq r2, r6, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 2b96e4 │ │ │ │ mov r8, r3 │ │ │ │ @@ -243943,47 +243943,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2cf704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2cf478 │ │ │ │ ldr r0, [pc, #80] @ 2cf708 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2cf478 │ │ │ │ ldr r0, [pc, #60] @ 2cf70c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2cf45c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq fp, [r3], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, r6, r4, lsr sl │ │ │ │ + rsbeq r8, r6, r4, lsr #20 │ │ │ │ ldrsbeq fp, [r3], #-248 @ 0xffffff08 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r3, ip, ror pc │ │ │ │ andeq r3, r0, r4, lsl sl │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r4, ip, ror #20 │ │ │ │ - @ instruction: 0x0054ca94 │ │ │ │ - subseq ip, r4, ip, lsl sl │ │ │ │ + subseq ip, r4, ip, asr sl │ │ │ │ + subseq ip, r4, r4, lsl #21 │ │ │ │ + subseq ip, r4, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -244098,22 +244098,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 2cf910 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 2cf8a8 │ │ │ │ ldr r0, [pc, #28] @ 2cf914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2cf8a8 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 2cf3f0 │ │ │ │ b 2cf8ac │ │ │ │ rsbseq fp, r3, r8, lsl #24 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq ip, r4, r4, lsl #17 │ │ │ │ + subseq ip, r4, r4, ror r8 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 2cfb58 │ │ │ │ mov lr, ip │ │ │ │ @@ -245005,22 +245005,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2d07a4 │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -245065,15 +245065,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 2d0720 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ b 2d0744 │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 2d086c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -245304,15 +245304,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 2d17f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 2d09f0 │ │ │ │ ldr r0, [pc, #3112] @ 2d17f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d09f0 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2d0a14 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 2d17fc │ │ │ │ @@ -245373,15 +245373,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -245407,15 +245407,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 2d17f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2d09f0 │ │ │ │ ldr r0, [pc, #2720] @ 2d180c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d09f0 │ │ │ │ mov r7, #3 │ │ │ │ b 2d0b28 │ │ │ │ tst r8, #8 │ │ │ │ bne 2d0fe4 │ │ │ │ ldr r3, [pc, #2692] @ 2d1810 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -245473,41 +245473,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 2d0f0c │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -245563,15 +245563,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 2d17f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 2d09f0 │ │ │ │ ldr r0, [pc, #2120] @ 2d1824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d09f0 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 2d13fc │ │ │ │ ldr r3, [pc, #2100] @ 2d1828 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -245742,15 +245742,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -245763,15 +245763,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2d1848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 2d0b0c │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 2d15e0 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -245834,15 +245834,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 2d17f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2d09f0 │ │ │ │ ldr r0, [pc, #1088] @ 2d1858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d09f0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 2d185c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -245979,22 +245979,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 2d0b0c │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 2d0f20 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -246016,15 +246016,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 2d0f48 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 237c48 │ │ │ │ @@ -246082,45 +246082,45 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r3, r4, lsr #20 │ │ │ │ ldrsbeq sl, [r3], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sl, lr, r0, lsl r7 │ │ │ │ @ instruction: 0x006c4094 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - ldrheq fp, [r4], #-124 @ 0xffffff84 │ │ │ │ + subseq fp, r4, ip, lsr #15 │ │ │ │ rsbseq sl, r3, r8, lsl #16 │ │ │ │ rsbseq sl, lr, r4, lsl #12 │ │ │ │ @ instruction: 0x006c3f94 │ │ │ │ rsbseq sl, r3, r0, ror #13 │ │ │ │ - subseq fp, r4, r0, asr r5 │ │ │ │ + subseq fp, r4, r0, asr #10 │ │ │ │ ldrsheq sl, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ rsbeq r3, ip, r0, lsl #29 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ rsbseq sl, r3, ip, asr r4 │ │ │ │ - subseq fp, r4, ip, lsl #6 │ │ │ │ + ldrsheq fp, [r4], #-44 @ 0xffffffd4 │ │ │ │ @ instruction: 0x007ea294 │ │ │ │ rsbeq r3, ip, r0, lsl ip │ │ │ │ rsbseq sl, lr, r4, asr #3 │ │ │ │ rsbeq r3, ip, r4, asr fp │ │ │ │ rsbseq sl, r3, r8, lsr #5 │ │ │ │ rsbeq r3, ip, r4, asr #20 │ │ │ │ andeq r1, r0, r8, ror #4 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r4, r0, lsr #29 │ │ │ │ + @ instruction: 0x0054ae90 │ │ │ │ rsbseq r9, lr, r4, lsl pc │ │ │ │ rsbeq r3, ip, r4, lsr #17 │ │ │ │ rsbeq r3, ip, r0, lsl #17 │ │ │ │ - subseq sl, r4, r4, lsl #30 │ │ │ │ + ldrsheq sl, [r4], #-228 @ 0xffffff1c │ │ │ │ rsbeq r3, ip, r0, lsl #16 │ │ │ │ rsbeq r3, ip, r8, lsr r7 │ │ │ │ - subseq sl, r4, r4, ror #23 │ │ │ │ - rsbeq r6, r6, r8, asr #17 │ │ │ │ - subseq sl, r4, ip, lsr #17 │ │ │ │ - @ instruction: 0x0054ab90 │ │ │ │ + ldrsbeq sl, [r4], #-180 @ 0xffffff4c │ │ │ │ + strheq r6, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x0054a89c │ │ │ │ + subseq sl, r4, r0, lsl #23 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 2d1cac │ │ │ │ ldr r3, [pc, #1052] @ 2d1cb0 │ │ │ │ @@ -246201,15 +246201,15 @@ │ │ │ │ bne 2d1c0c │ │ │ │ ldr r0, [pc, #780] @ 2d1cd0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r3, [pc, #756] @ 2d1cd4 │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 2d1cd8 │ │ │ │ @@ -246307,22 +246307,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2d1cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d18d4 │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 2d1c10 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 2d1c10 │ │ │ │ @@ -246368,15 +246368,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 2d19f0 │ │ │ │ ldr r0, [pc, #144] @ 2d1cfc │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d18d4 │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 2d1bd8 │ │ │ │ b 2d19f0 │ │ │ │ ldr r3, [pc, #64] @ 2d1cd4 │ │ │ │ @@ -246387,31 +246387,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 2d19f0 │ │ │ │ rsbseq r9, r3, ip, ror #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r3, ip, asr #22 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strheq r6, [r6], #-81 @ 0xffffffaf @ │ │ │ │ + rsbeq r6, r6, r1, lsr #11 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbseq r9, r3, ip, asr sl │ │ │ │ - subseq sl, r4, r8, ror #20 │ │ │ │ + subseq sl, r4, r8, asr sl │ │ │ │ andeq r2, r0, r4, lsl r5 │ │ │ │ rsbseq r9, r3, r4, lsl #20 │ │ │ │ rsbseq r9, r3, r4, lsr #19 │ │ │ │ rsbseq r9, r3, r4, ror #18 │ │ │ │ ldrsheq r9, [r3], #-136 @ 0xffffff78 @ │ │ │ │ andeq r3, r0, r4, lsl #7 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r4, r8, lsr #16 │ │ │ │ + subseq sl, r4, r8, lsl r8 │ │ │ │ rsbseq r9, r3, ip, lsl #16 │ │ │ │ ldrsbeq r9, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x0054a790 │ │ │ │ + subseq sl, r4, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 2d2474 │ │ │ │ ldr r3, [pc, #1884] @ 2d2478 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -246472,22 +246472,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 2d2498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d1d58 │ │ │ │ ldr r3, [pc, #1620] @ 2d2490 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2d1d78 │ │ │ │ ldr r2, [pc, #1612] @ 2d249c │ │ │ │ @@ -246501,15 +246501,15 @@ │ │ │ │ bne 2d1ef0 │ │ │ │ ldr r0, [pc, #1580] @ 2d24a0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r2, [pc, #1556] @ 2d24a4 │ │ │ │ ldr r3, [pc, #1508] @ 2d2478 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -246879,28 +246879,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 2d1eb4 │ │ │ │ b 2d1ef0 │ │ │ │ ldr r0, [pc, #180] @ 2d2520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d1d58 │ │ │ │ rsbseq r9, r3, r4, ror #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r3, r4, asr #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r6, r6, r4, asr #2 │ │ │ │ + rsbeq r6, r6, r4, lsr r1 │ │ │ │ rsbseq r9, r3, ip, ror r6 │ │ │ │ andeq r3, r0, r4, lsl sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r4, r8, ror #5 │ │ │ │ + ldrsbeq sl, [r4], #-40 @ 0xffffffd8 │ │ │ │ rsbseq r9, r3, ip, lsr #11 │ │ │ │ - subseq sl, r4, ip, ror #11 │ │ │ │ + ldrsbeq sl, [r4], #-92 @ 0xffffffa4 │ │ │ │ rsbseq r9, r3, ip, ror #10 │ │ │ │ rsbseq r9, r3, r0, lsr r5 │ │ │ │ rsbseq r9, r3, r0, lsl #10 │ │ │ │ ldrsbeq r9, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ rsbseq r9, r3, r0, lsr #9 │ │ │ │ rsbseq r9, r3, r0, ror r4 │ │ │ │ rsbseq r9, r3, r0, asr #8 │ │ │ │ @@ -246924,15 +246924,15 @@ │ │ │ │ rsbseq r9, r3, r0, ror #1 │ │ │ │ ldrheq r9, [r3], #-0 @ │ │ │ │ rsbseq r9, r3, r0, lsl #1 │ │ │ │ rsbseq r9, r3, r0, asr r0 │ │ │ │ rsbseq r9, r3, r0, lsr #32 │ │ │ │ ldrsheq r8, [r3], #-240 @ 0xffffff10 @ │ │ │ │ rsbseq r8, r3, r0, asr #31 │ │ │ │ - subseq r9, r4, r4, ror #25 │ │ │ │ + ldrsbeq r9, [r4], #-196 @ 0xffffff3c │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -246989,15 +246989,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 5421b8 │ │ │ │ + b 5421b0 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 2d2600 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2b1d5c │ │ │ │ @@ -247067,15 +247067,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 2d2824 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -247105,27 +247105,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5421b8 │ │ │ │ + b 5421b0 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 2d27d4 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2b1d5c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2b1cb8 │ │ │ │ @ instruction: 0x00738d98 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r9, r4, r0, asr #26 │ │ │ │ + subseq r9, r4, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 2d2e1c │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -247348,15 +247348,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2d2b2c │ │ │ │ ldr r0, [pc, #676] @ 2d2e58 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b1a14 │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 2d2880 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -247469,28 +247469,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2d2e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d28d8 │ │ │ │ ldr r0, [pc, #172] @ 2d2e7c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d28d8 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -247504,34 +247504,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 2d2880 │ │ │ │ ldrheq r8, [r3], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, r3, r8, lsl #23 │ │ │ │ rsbseq r8, r3, r4, ror fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r5, r6, r2, lsr r6 │ │ │ │ - rsbeq r5, r6, r8, asr #12 │ │ │ │ + rsbeq r5, r6, r2, lsr #12 │ │ │ │ + rsbeq r5, r6, r8, lsr r6 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ rsbseq r8, r3, r8, ror sl │ │ │ │ - rsbeq r5, r6, r8, ror #11 │ │ │ │ + ldrdeq r5, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ rsbseq r8, r3, r4, ror #19 │ │ │ │ ldrsheq r8, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - @ instruction: 0x00665495 │ │ │ │ + rsbeq r5, r6, r5, lsl #9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbseq r8, r3, ip, ror #16 │ │ │ │ - subseq r9, r4, ip, ror r9 │ │ │ │ + subseq r9, r4, ip, ror #18 │ │ │ │ ldrsheq r8, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - subseq r9, r4, ip, lsr r9 │ │ │ │ + subseq r9, r4, ip, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #3 │ │ │ │ rsbseq r8, r3, r8, ror r7 │ │ │ │ rsbseq r8, r3, ip, ror #13 │ │ │ │ andeq r3, r0, r4, ror #17 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r4, ip, lsl #14 │ │ │ │ - subseq r9, r4, r0, lsr r7 │ │ │ │ + ldrsheq r9, [r4], #-108 @ 0xffffff94 │ │ │ │ + subseq r9, r4, r0, lsr #14 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 2d2ea0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -247614,153 +247614,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, fp │ │ │ │ - bl 543218 │ │ │ │ + bl 543210 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 2d32bc │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ ldr r3, [pc, #656] @ 2d32c0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 2d32c4 │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 53ce64 │ │ │ │ + bl 53ce5c │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 2d32c8 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53ce64 │ │ │ │ + bl 53ce5c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5430c0 │ │ │ │ + bl 5430b8 │ │ │ │ ldr r3, [pc, #372] @ 2d32cc │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, r8 │ │ │ │ - bl 543218 │ │ │ │ + bl 543210 │ │ │ │ ldr r3, [pc, #308] @ 2d32d0 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, fp │ │ │ │ - bl 543218 │ │ │ │ + bl 543210 │ │ │ │ ldr r3, [pc, #252] @ 2d32d4 │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, sl │ │ │ │ - bl 543218 │ │ │ │ + bl 543210 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 2d328c │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -247796,22 +247796,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ rsbseq r8, lr, r4, asr #7 │ │ │ │ rsbeq r1, ip, r0, lsl #25 │ │ │ │ - subseq r9, r4, r4, ror #11 │ │ │ │ - subseq r9, r4, r4, lsl #11 │ │ │ │ - subseq r9, r4, r8, lsl #11 │ │ │ │ - subseq r9, r4, r8, lsr r5 │ │ │ │ - subseq r9, r4, r0, ror #9 │ │ │ │ - subseq r9, r4, ip, lsl #9 │ │ │ │ - subseq r9, r4, ip, asr r4 │ │ │ │ - subseq r9, r4, r4, lsr r4 │ │ │ │ + ldrsbeq r9, [r4], #-84 @ 0xffffffac │ │ │ │ + subseq r9, r4, r4, ror r5 │ │ │ │ + subseq r9, r4, r8, ror r5 │ │ │ │ + subseq r9, r4, r8, lsr #10 │ │ │ │ + ldrsbeq r9, [r4], #-64 @ 0xffffffc0 │ │ │ │ + subseq r9, r4, ip, ror r4 │ │ │ │ + subseq r9, r4, ip, asr #8 │ │ │ │ + subseq r9, r4, r4, lsr #8 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -247827,27 +247827,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #456] @ 2d3518 │ │ │ │ ldr r1, [pc, #456] @ 2d351c │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -247887,41 +247887,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 2d3520 │ │ │ │ ldr r1, [pc, #272] @ 2d3524 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 237de8 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 2d3528 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3529b0 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 2d33a4 │ │ │ │ @@ -247936,32 +247936,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 2d3530 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r4, r6, r0, lsl #27 │ │ │ │ - subseq r8, r4, r8, asr sp │ │ │ │ - subseq r6, r4, r8, lsr r8 │ │ │ │ - subseq r1, r4, r4, lsr r5 │ │ │ │ - subseq fp, r3, r0, lsr r4 │ │ │ │ - subseq r5, r3, r8, lsr #14 │ │ │ │ - subseq r1, fp, r8, lsl #3 │ │ │ │ - ldrsheq r9, [r4], #-16 │ │ │ │ - subseq r9, r4, r8, asr #2 │ │ │ │ + rsbeq r4, r6, r0, ror sp │ │ │ │ + subseq r8, r4, r8, asr #26 │ │ │ │ + subseq r6, r4, r8, lsr #16 │ │ │ │ + subseq r1, r4, r4, lsr #10 │ │ │ │ + subseq fp, r3, r0, lsr #8 │ │ │ │ + subseq r5, r3, r8, lsl r7 │ │ │ │ + subseq r1, fp, r8, ror r1 │ │ │ │ + subseq r9, r4, r0, ror #3 │ │ │ │ + subseq r9, r4, r8, lsr r1 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 2d3580 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 2d3560 │ │ │ │ @@ -248028,20 +248028,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 2d3670 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r1, ip, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 2d3758 │ │ │ │ ldr r2, [pc, #204] @ 2d375c │ │ │ │ @@ -248049,37 +248049,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #172] @ 2d3764 │ │ │ │ ldr r1, [pc, #172] @ 2d3768 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 2d376c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #136] @ 2d3770 │ │ │ │ ldr r1, [pc, #136] @ 2d3774 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #104] @ 2d3778 │ │ │ │ ldr r1, [pc, #104] @ 2d377c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -248092,35 +248092,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r4, r6, ip, lsl #21 │ │ │ │ - @ instruction: 0x00535498 │ │ │ │ - ldrsheq r0, [fp], #-232 @ 0xffffff18 │ │ │ │ - ldrsbeq r1, [r4], #-16 │ │ │ │ - ldrsbeq fp, [r3], #-0 │ │ │ │ + rsbeq r4, r6, ip, ror sl │ │ │ │ + subseq r5, r3, r8, lsl #9 │ │ │ │ + subseq r0, fp, r8, ror #29 │ │ │ │ + subseq r1, r4, r0, asr #3 │ │ │ │ + subseq fp, r3, r0, asr #1 │ │ │ │ rsbseq r7, r3, r4, lsr sp │ │ │ │ - subseq r0, r4, ip, ror pc │ │ │ │ - subseq r0, r4, r0, ror #30 │ │ │ │ + subseq r0, r4, ip, ror #30 │ │ │ │ + subseq r0, r4, r0, asr pc │ │ │ │ rsbeq r1, ip, r4, lsr #28 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r2, r0, r0, ror r5 │ │ │ │ ldr r3, [pc, #20] @ 2d37a0 │ │ │ │ ldr r2, [pc, #20] @ 2d37a4 │ │ │ │ ldr r1, [pc, #20] @ 2d37a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 58de0c │ │ │ │ + b 58de04 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - subseq r9, r4, r4, rrx │ │ │ │ + subseq r9, r4, r4, asr r0 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 2d3820 │ │ │ │ @@ -248219,49 +248219,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #120] @ 2d39d8 │ │ │ │ ldr r1, [pc, #120] @ 2d39dc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #88] @ 2d39e0 │ │ │ │ ldr r3, [pc, #88] @ 2d39e4 │ │ │ │ ldr r1, [pc, #88] @ 2d39e8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r1, [pc, #48] @ 2d39ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582784 │ │ │ │ - rsbeq r4, r6, r4, ror #15 │ │ │ │ - ldrsheq r5, [r3], #-20 @ 0xffffffec │ │ │ │ - subseq r0, fp, r4, asr ip │ │ │ │ - subseq r0, r4, r4, lsr #30 │ │ │ │ - subseq sl, r3, r4, lsr #28 │ │ │ │ + b 58277c │ │ │ │ + ldrdeq r4, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + subseq r5, r3, r4, ror #3 │ │ │ │ + subseq r0, fp, r4, asr #24 │ │ │ │ + subseq r0, r4, r4, lsl pc │ │ │ │ + subseq sl, r3, r4, lsl lr │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ ldrsheq fp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -248272,62 +248272,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #148] @ 2d3ac8 │ │ │ │ ldr r1, [pc, #148] @ 2d3acc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #116] @ 2d3ad0 │ │ │ │ ldr r1, [pc, #116] @ 2d3ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 2d3ad8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #72] @ 2d3adc │ │ │ │ ldr r2, [pc, #72] @ 2d3ae0 │ │ │ │ ldr r1, [pc, #72] @ 2d3ae4 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58ded8 │ │ │ │ - rsbeq r4, r6, r0, lsl r7 │ │ │ │ - subseq r5, r3, r0, lsr #2 │ │ │ │ - subseq r0, fp, r0, lsl #23 │ │ │ │ - subseq r0, r4, r0, asr lr │ │ │ │ - subseq sl, r3, r0, asr sp │ │ │ │ + b 58ded0 │ │ │ │ + rsbeq r4, r6, r0, lsl #14 │ │ │ │ + subseq r5, r3, r0, lsl r1 │ │ │ │ + subseq r0, fp, r0, ror fp │ │ │ │ + subseq r0, r4, r0, asr #28 │ │ │ │ + subseq sl, r3, r0, asr #26 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ rsbseq fp, r1, r8, lsr #16 │ │ │ │ - subseq r8, r4, r0, lsr #27 │ │ │ │ + @ instruction: 0x00548d90 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - subseq r8, r4, r8, asr sp │ │ │ │ + subseq r8, r4, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 2d3b70 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -248335,135 +248335,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 2d3b78 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #76] @ 2d3b7c │ │ │ │ ldr r1, [pc, #76] @ 2d3b80 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r4, r6, r0, lsr #12 │ │ │ │ - subseq r0, r4, r0, ror sp │ │ │ │ - subseq sl, r3, ip, ror #24 │ │ │ │ - ldrsheq r8, [r4], #-196 @ 0xffffff3c │ │ │ │ - subseq r8, r4, r8, lsl #26 │ │ │ │ + rsbeq r4, r6, r0, lsl r6 │ │ │ │ + subseq r0, r4, r0, ror #26 │ │ │ │ + subseq sl, r3, ip, asr ip │ │ │ │ + subseq r8, r4, r4, ror #25 │ │ │ │ + ldrsheq r8, [r4], #-200 @ 0xffffff38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 2d3c04 │ │ │ │ ldr r2, [pc, #104] @ 2d3c08 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 2d3c0c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #72] @ 2d3c10 │ │ │ │ ldr r1, [pc, #72] @ 2d3c14 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r4, r6, r4, lsl #11 │ │ │ │ - ldrsbeq r0, [r4], #-200 @ 0xffffff38 │ │ │ │ - ldrsbeq sl, [r3], #-184 @ 0xffffff48 │ │ │ │ - subseq r8, r4, ip, asr ip │ │ │ │ - subseq r8, r4, r0, ror ip │ │ │ │ + rsbeq r4, r6, r4, ror r5 │ │ │ │ + subseq r0, r4, r8, asr #25 │ │ │ │ + subseq sl, r3, r8, asr #23 │ │ │ │ + subseq r8, r4, ip, asr #24 │ │ │ │ + subseq r8, r4, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 2d3c84 │ │ │ │ ldr r2, [pc, #84] @ 2d3c88 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 2d3c8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #52] @ 2d3c90 │ │ │ │ ldr r1, [pc, #52] @ 2d3c94 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d9828 │ │ │ │ - strdeq r4, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq r0, r4, r4, asr #24 │ │ │ │ - subseq sl, r3, r4, asr #22 │ │ │ │ - subseq r8, r4, r8, asr #23 │ │ │ │ - ldrsbeq r8, [r4], #-188 @ 0xffffff44 │ │ │ │ + rsbeq r4, r6, r0, ror #9 │ │ │ │ + subseq r0, r4, r4, lsr ip │ │ │ │ + subseq sl, r3, r4, lsr fp │ │ │ │ + ldrheq r8, [r4], #-184 @ 0xffffff48 │ │ │ │ + subseq r8, r4, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 2d3d68 │ │ │ │ ldr r2, [pc, #184] @ 2d3d6c │ │ │ │ ldr r1, [pc, #184] @ 2d3d70 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 238194 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 2d3d3c │ │ │ │ tst r3, #8 │ │ │ │ bne 2d3d54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -248471,26 +248471,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 2d3d1c │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5436c4 │ │ │ │ - rsbeq r4, r6, ip, ror #8 │ │ │ │ + b 5436bc │ │ │ │ + rsbeq r4, r6, ip, asr r4 │ │ │ │ + subseq r8, r4, r4, asr fp │ │ │ │ subseq r8, r4, r4, ror #22 │ │ │ │ - subseq r8, r4, r4, ror fp │ │ │ │ │ │ │ │ 002d3d74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 2d3f04 │ │ │ │ @@ -248508,38 +248508,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ ldr r3, [pc, #284] @ 2d3f0c │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ cmp fp, #0 │ │ │ │ bne 2d3e64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d3eb4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -248556,20 +248556,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3e44 │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -248584,19 +248584,19 @@ │ │ │ │ bl 2a93fc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5436a8 │ │ │ │ + b 5436a0 │ │ │ │ rsbeq r1, ip, r0, lsr #15 │ │ │ │ - ldrheq r8, [r4], #-160 @ 0xffffff60 │ │ │ │ - subseq r8, r4, r0, ror sl │ │ │ │ - subseq r8, r4, ip, lsl #20 │ │ │ │ + subseq r8, r4, r0, lsr #21 │ │ │ │ + subseq r8, r4, r0, ror #20 │ │ │ │ + ldrsheq r8, [r4], #-156 @ 0xffffff64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 2d4094 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 2d4098 │ │ │ │ @@ -248605,15 +248605,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 2d40a0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -248632,15 +248632,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 2d40a8 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 237de8 │ │ │ │ ldr r3, [pc, #204] @ 2d40ac │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -248654,15 +248654,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 2d40b0 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -248685,22 +248685,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3529b0 │ │ │ │ - rsbeq r4, r6, ip, ror #3 │ │ │ │ - subseq r8, r4, r8, ror #17 │ │ │ │ - ldrsheq r8, [r4], #-140 @ 0xffffff74 │ │ │ │ + ldrdeq r4, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsbeq r8, [r4], #-136 @ 0xffffff78 │ │ │ │ + subseq r8, r4, ip, ror #17 │ │ │ │ @ instruction: 0x00737498 │ │ │ │ - subseq r4, r3, r8, lsl #23 │ │ │ │ - subseq r0, fp, r8, ror #11 │ │ │ │ + subseq r4, r3, r8, ror fp │ │ │ │ + ldrsbeq r0, [fp], #-88 @ 0xffffffa8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - subseq r8, r4, r8, lsl #17 │ │ │ │ + subseq r8, r4, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 2d4270 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 2d4274 │ │ │ │ @@ -248709,15 +248709,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 2d427c │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -248749,15 +248749,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 2d4280 │ │ │ │ ldr r1, [pc, #256] @ 2d4284 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 237de8 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -248779,15 +248779,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -248804,22 +248804,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3529b0 │ │ │ │ - rsbeq r4, r6, ip, asr #32 │ │ │ │ - subseq r8, r4, r8, asr #14 │ │ │ │ - subseq r8, r4, ip, asr r7 │ │ │ │ + rsbeq r4, r6, ip, lsr r0 │ │ │ │ + subseq r8, r4, r8, lsr r7 │ │ │ │ + subseq r8, r4, ip, asr #14 │ │ │ │ ldrsheq r7, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrheq r4, [r3], #-152 @ 0xffffff68 │ │ │ │ - subseq r0, fp, r8, lsl r4 │ │ │ │ + subseq r4, r3, r8, lsr #19 │ │ │ │ + subseq r0, fp, r8, lsl #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - subseq r8, r4, r0, lsr #13 │ │ │ │ + @ instruction: 0x00548690 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 2d42ec │ │ │ │ cmp r1, #10 │ │ │ │ beq 2d42cc │ │ │ │ cmp r1, #9 │ │ │ │ bhi 2d42fc │ │ │ │ @@ -248892,15 +248892,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 2d43d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r1, ip, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 2d46f4 │ │ │ │ ldr r2, [pc, #772] @ 2d46f8 │ │ │ │ @@ -248980,28 +248980,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 542704 │ │ │ │ + bl 5426fc │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5427e8 │ │ │ │ + bl 5427e0 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 2d45ac │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -249055,15 +249055,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 542b18 │ │ │ │ + bl 542b10 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 23541c │ │ │ │ @@ -249115,25 +249115,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #176] @ 2d4808 │ │ │ │ ldr r1, [pc, #176] @ 2d480c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #144] @ 2d4810 │ │ │ │ ldr r1, [pc, #144] @ 2d4814 │ │ │ │ ldr r3, [pc, #144] @ 2d4818 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -249147,35 +249147,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r3, r6, r4, asr #20 │ │ │ │ - ldrsheq r4, [r3], #-60 @ 0xffffffc4 │ │ │ │ - subseq pc, sl, ip, asr lr @ │ │ │ │ - subseq r0, r4, ip, lsr #2 │ │ │ │ - subseq sl, r3, ip, lsr #32 │ │ │ │ + rsbeq r3, r6, r4, lsr sl │ │ │ │ + subseq r4, r3, ip, ror #7 │ │ │ │ + subseq pc, sl, ip, asr #28 │ │ │ │ + subseq r0, r4, ip, lsl r1 │ │ │ │ + subseq sl, r3, ip, lsl r0 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ rsbeq r0, ip, ip, lsl #30 │ │ │ │ - subseq r8, r4, ip, lsl #2 │ │ │ │ + ldrsheq r8, [r4], #-12 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ ldrsbeq sl, [r1], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 2d48b8 │ │ │ │ @@ -249185,41 +249185,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #84] @ 2d48c4 │ │ │ │ ldr r2, [pc, #84] @ 2d48c8 │ │ │ │ ldr r1, [pc, #84] @ 2d48cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58de0c │ │ │ │ + bl 58de04 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r3, r6, r4, lsr r9 │ │ │ │ - subseq r0, r4, r4, lsr r0 │ │ │ │ - subseq r9, r3, r4, lsr pc │ │ │ │ + rsbeq r3, r6, r4, lsr #18 │ │ │ │ + subseq r0, r4, r4, lsr #32 │ │ │ │ + subseq r9, r3, r4, lsr #30 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - subseq r7, r4, r0, lsl #31 │ │ │ │ + subseq r7, r4, r0, ror pc │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 2d4944 │ │ │ │ @@ -249260,15 +249260,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr fp, [pc, #832] @ 2d4cdc │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 2d4c48 │ │ │ │ @@ -249300,15 +249300,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 237de8 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 2d4cf0 │ │ │ │ ldr r2, [pc, #672] @ 2d4cf4 │ │ │ │ @@ -249317,67 +249317,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 545170 │ │ │ │ + bl 545168 │ │ │ │ ldr r3, [pc, #632] @ 2d4cf8 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #580] @ 2d4cfc │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #536] @ 2d4d00 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 2d4d04 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -249396,44 +249396,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 2d4d10 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #340] @ 2d4d14 │ │ │ │ ldr r1, [pc, #340] @ 2d4d18 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 352050 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d4c58 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5420d8 │ │ │ │ + b 5420d0 │ │ │ │ ldr ip, [pc, #268] @ 2d4d1c │ │ │ │ ldr r2, [pc, #268] @ 2d4d20 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -249466,41 +249466,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 2a93fc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ b 2d4b88 │ │ │ │ - rsbeq r3, r6, r4, lsl r8 │ │ │ │ - subseq r7, r4, r0, asr pc │ │ │ │ - ldrsbeq r5, [r4], #-52 @ 0xffffffcc │ │ │ │ + rsbeq r3, r6, r4, lsl #16 │ │ │ │ + subseq r7, r4, r0, asr #30 │ │ │ │ + subseq r5, r4, r4, asr #7 │ │ │ │ rsbseq r6, r3, r4, ror #20 │ │ │ │ - rsbeq r3, r6, r8, ror #14 │ │ │ │ - subseq pc, sl, r8, ror fp @ │ │ │ │ - subseq r4, r3, r8, lsl r1 │ │ │ │ + rsbeq r3, r6, r8, asr r7 │ │ │ │ + subseq pc, sl, r8, ror #22 │ │ │ │ + subseq r4, r3, r8, lsl #2 │ │ │ │ rsbeq r0, ip, ip, ror ip │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - ldrsbeq r7, [r4], #-236 @ 0xffffff14 │ │ │ │ - subseq r7, r4, r0, ror #27 │ │ │ │ - subseq r7, r4, r0, asr #27 │ │ │ │ + subseq r7, r4, ip, asr #29 │ │ │ │ + ldrsbeq r7, [r4], #-208 @ 0xffffff30 │ │ │ │ + ldrheq r7, [r4], #-208 @ 0xffffff30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - subseq r7, r4, r8, asr #28 │ │ │ │ - rsbeq r3, r6, r8, ror #11 │ │ │ │ - @ instruction: 0x00533f9c │ │ │ │ - ldrsheq pc, [sl], #-156 @ 0xffffff64 @ │ │ │ │ - subseq r9, r3, r4, lsr #23 │ │ │ │ - subseq r3, r5, r8, asr #3 │ │ │ │ - ldrsheq r7, [r4], #-204 @ 0xffffff34 │ │ │ │ + subseq r7, r4, r8, lsr lr │ │ │ │ + ldrdeq r3, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + subseq r3, r3, ip, lsl #31 │ │ │ │ + subseq pc, sl, ip, ror #19 │ │ │ │ + @ instruction: 0x00539b94 │ │ │ │ + ldrheq r3, [r5], #-24 @ 0xffffffe8 │ │ │ │ + subseq r7, r4, ip, ror #25 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - @ instruction: 0x00547c94 │ │ │ │ + subseq r7, r4, r4, lsl #25 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - subseq r7, r4, r0, asr ip │ │ │ │ - ldrsbeq r7, [r4], #-204 @ 0xffffff34 │ │ │ │ + subseq r7, r4, r0, asr #24 │ │ │ │ + subseq r7, r4, ip, asr #25 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2d4d9c │ │ │ │ mov r4, r1 │ │ │ │ @@ -249509,75 +249509,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r3, r6, r0, lsr #8 │ │ │ │ - subseq r7, r4, r4, ror #22 │ │ │ │ - subseq r4, r4, r8, ror #31 │ │ │ │ + rsbeq r3, r6, r0, lsl r4 │ │ │ │ + subseq r7, r4, r4, asr fp │ │ │ │ + ldrsbeq r4, [r4], #-248 @ 0xffffff08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2d4e04 │ │ │ │ ldr r2, [pc, #68] @ 2d4e08 │ │ │ │ ldr r1, [pc, #68] @ 2d4e0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq r3, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - ldrsheq r7, [r4], #-168 @ 0xffffff58 │ │ │ │ - subseq r4, r4, ip, ror pc │ │ │ │ + rsbeq r3, r6, r4, lsr #7 │ │ │ │ + subseq r7, r4, r8, ror #21 │ │ │ │ + subseq r4, r4, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2d4e5c │ │ │ │ ldr r2, [pc, #52] @ 2d4e60 │ │ │ │ ldr r1, [pc, #52] @ 2d4e64 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 238194 │ │ │ │ - rsbeq r3, r6, ip, asr #6 │ │ │ │ - @ instruction: 0x00547a90 │ │ │ │ - subseq r4, r4, r4, lsl pc │ │ │ │ + rsbeq r3, r6, ip, lsr r3 │ │ │ │ + subseq r7, r4, r0, lsl #21 │ │ │ │ + subseq r4, r4, r4, lsl #30 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #404] @ 2d5018 │ │ │ │ ldr r2, [pc, #404] @ 2d501c │ │ │ │ @@ -249636,15 +249636,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 2d4fe8 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr r2, [pc, #168] @ 2d5024 │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 2d501c │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -249668,27 +249668,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ b 2d4f74 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ blcc fe987818 <__bss_end__@@Base+0xfdea6adc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r6, r3, r8, ror r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r3, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r3, r6, r0, ror #7 │ │ │ │ rsbseq r6, r3, r4, ror r4 │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -250257,22 +250257,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2d5a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d5874 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -250333,28 +250333,28 @@ │ │ │ │ b 2d5860 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 2d5860 │ │ │ │ ldr r0, [pc, #60] @ 2d5a78 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d5874 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r3, ip, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r5, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r2, r6, r0, asr #19 │ │ │ │ + strheq r2, [r6], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, r3, r0, lsl #23 │ │ │ │ strheq r3, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r4, ip, rrx │ │ │ │ - @ instruction: 0x00546f90 │ │ │ │ + subseq r7, r4, ip, asr r0 │ │ │ │ + subseq r6, r4, r0, lsl #31 │ │ │ │ │ │ │ │ 002d5a7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 2d5c04 │ │ │ │ @@ -250431,41 +250431,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2d5c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d5b18 │ │ │ │ ldr r0, [pc, #60] @ 2d5c2c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d5b18 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r3, r4, ror #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r3, ip, asr #18 │ │ │ │ - strheq r2, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r2, r6, r0, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsbeq r5, [r3], #-140 @ 0xffffff74 @ │ │ │ │ andeq r4, r0, r0, ror #8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, r4, r8, lsl lr │ │ │ │ - subseq r6, r4, r4, lsr lr │ │ │ │ + subseq r6, r4, r8, lsl #28 │ │ │ │ + subseq r6, r4, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -250493,17 +250493,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 2d5c80 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 2d5ce0 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 2d5c60 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -250528,30 +250528,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 2d5e28 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 53d18c │ │ │ │ + bl 53d184 │ │ │ │ ldr r2, [pc, #248] @ 2d5e4c │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 53ce64 │ │ │ │ + bl 53ce5c │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -250593,18 +250593,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2d5e58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r6, r4, r4, lsr #26 │ │ │ │ - rsbeq r2, r6, r4, ror #8 │ │ │ │ + subseq r6, r4, r4, lsl sp │ │ │ │ + rsbeq r2, r6, r4, asr r4 │ │ │ │ + subseq r6, r4, r0, lsl #24 │ │ │ │ subseq r6, r4, r0, lsl ip │ │ │ │ - subseq r6, r4, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -250615,22 +250615,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 2d5ef8 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 2d5ef8 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -250958,15 +250958,15 @@ │ │ │ │ bgt 2d6260 │ │ │ │ b 2d6394 │ │ │ │ mov r0, #0 │ │ │ │ b 2d6398 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r3, r8, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r6, ip, asr r0 │ │ │ │ + rsbeq r2, r6, ip, asr #32 │ │ │ │ rsbseq r5, lr, ip, lsl r1 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ rsbseq r5, r3, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251002,15 +251002,15 @@ │ │ │ │ bls 2d6584 │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 2d64d8 │ │ │ │ ldr r2, [pc, #244] @ 2d65c4 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -251314,44 +251314,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2d69f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 2d67b0 │ │ │ │ ldr r0, [pc, #68] @ 2d69fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 2d67b0 │ │ │ │ ldrsbeq r4, [r3], #-200 @ 0xffffff38 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r4, [r3], #-192 @ 0xffffff40 @ │ │ │ │ rsbseq r4, r3, r0, lsr #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r1, r6, fp, ror #20 │ │ │ │ + rsbeq r1, r6, fp, asr sl │ │ │ │ rsbseq r4, r3, r4, lsl #24 │ │ │ │ rsbseq r4, r3, r8, lsr #23 │ │ │ │ ldrsheq r4, [r3], #-164 @ 0xffffff5c @ │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, r4, r8, ror #1 │ │ │ │ - subseq r6, r4, r4, lsl #2 │ │ │ │ + ldrsbeq r6, [r4], #-8 │ │ │ │ + ldrsheq r6, [r4], #-4 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 2d6a50 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -251420,15 +251420,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e2e30 │ │ │ │ - bl 54c19c │ │ │ │ + bl 54c194 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 2d6c88 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2d6cf4 │ │ │ │ @@ -251572,15 +251572,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 2d6dec │ │ │ │ cmp sl, #0 │ │ │ │ beq 2d6c48 │ │ │ │ ldr r3, [pc, #828] @ 2d70f0 │ │ │ │ @@ -251750,32 +251750,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 2d700c │ │ │ │ cmp r5, r0 │ │ │ │ blt 2d6c48 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 236a54 │ │ │ │ b 2d6c48 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2369ac │ │ │ │ b 2d6ed0 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 2d6e04 │ │ │ │ @@ -251784,19 +251784,19 @@ │ │ │ │ bne 2d6e04 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2d6e54 │ │ │ │ b 2d6e48 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r3, r4, lsl #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r5, r4, ip, lsr #31 │ │ │ │ + @ instruction: 0x00545f9c │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ rsbseq r4, r3, ip, lsr #15 │ │ │ │ - subseq r5, r4, ip, lsr #28 │ │ │ │ - subseq r5, r4, ip, lsr #26 │ │ │ │ + subseq r5, r4, ip, lsl lr │ │ │ │ + subseq r5, r4, ip, lsl sp │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 002d70f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -252033,22 +252033,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 2d759c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d7168 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 2d71f8 │ │ │ │ bne 2d7194 │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -252071,35 +252071,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2d65c8 │ │ │ │ ldr r0, [pc, #88] @ 2d75a4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2d7168 │ │ │ │ rsbseq r4, r3, r0, ror #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r3, ip, asr #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strheq r1, [r6], #-9 @ │ │ │ │ + rsbeq r1, r6, r9, lsr #1 │ │ │ │ rsbseq r4, r3, r0, ror #4 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ rsbseq r4, r3, r4, asr #3 │ │ │ │ - rsbeq r1, r6, r8, lsl r0 │ │ │ │ + rsbeq r1, r6, r8 │ │ │ │ rsbseq r4, r3, r4, asr #2 │ │ │ │ - rsbeq r0, r6, ip, asr #30 │ │ │ │ + rsbeq r0, r6, ip, lsr pc │ │ │ │ ldrsbeq r4, [r3], #-0 @ │ │ │ │ - rsbeq r0, r6, r4, asr #30 │ │ │ │ + rsbeq r0, r6, r4, lsr pc │ │ │ │ andeq r1, r0, r8, asr #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, r4, r8, asr #12 │ │ │ │ + subseq r5, r4, r8, lsr r6 │ │ │ │ rsbseq r3, r3, r4, ror #29 │ │ │ │ - subseq r5, r4, r0, lsl #12 │ │ │ │ + ldrsheq r5, [r4], #-80 @ 0xffffffb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 2d768c │ │ │ │ mov r5, r2 │ │ │ │ @@ -252340,15 +252340,15 @@ │ │ │ │ bgt 2d7800 │ │ │ │ b 2d791c │ │ │ │ mov r0, #0 │ │ │ │ b 2d7920 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r3, r8, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r0, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, r6, ip, lsr #21 │ │ │ │ rsbseq r3, lr, r4, lsl #23 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ ldrsbeq r3, [r3], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -252467,15 +252467,15 @@ │ │ │ │ bgt 2d7a04 │ │ │ │ b 2d7b18 │ │ │ │ mov r0, #0 │ │ │ │ b 2d7b1c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r3, r4, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r0, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r0, r6, r8, lsr #17 │ │ │ │ rsbseq r3, lr, r8, ror r9 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ ldrsbeq r3, [r3], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -252604,15 +252604,15 @@ │ │ │ │ bgt 2d7c00 │ │ │ │ b 2d7d3c │ │ │ │ mov r0, #0 │ │ │ │ b 2d7d40 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r3, r8, asr #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r0, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r0, r6, ip, lsr #13 │ │ │ │ rsbseq r3, lr, r4, lsl #15 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ ldrheq r3, [r3], #-100 @ 0xffffff9c @ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 2d7f10 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -252711,15 +252711,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 238534 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54c19c │ │ │ │ + bl 54c194 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e1600 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e1600 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -252806,15 +252806,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 2d86a8 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 238534 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -252878,15 +252878,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 2d8060 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 2d8060 │ │ │ │ @@ -252965,15 +252965,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 2d8ef8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -253106,31 +253106,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 2d7fcc │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 2d83f4 │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #2412] @ 2d8ef8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 2d86a8 │ │ │ │ mov sl, #1 │ │ │ │ b 2d80bc │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #2360] @ 2d8ef8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 238534 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -253615,23 +253615,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 5427e8 │ │ │ │ + bl 5427e0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5427e8 │ │ │ │ + bl 5427e0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 2d8dc8 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -253706,34 +253706,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 542704 │ │ │ │ + bl 5426fc │ │ │ │ str r0, [sp, #32] │ │ │ │ b 2d8bc4 │ │ │ │ ldrsbeq r3, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ rsbseq r3, r3, ip, asr r4 │ │ │ │ @ instruction: 0x00733394 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ rsbseq r2, r3, r0, lsl #27 │ │ │ │ - rsbeq pc, r5, r6, lsl #22 │ │ │ │ - strheq pc, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq pc, [r5], #-166 @ 0xffffff5a @ │ │ │ │ + rsbeq pc, r5, r0, lsr #19 │ │ │ │ rsbeq ip, fp, r4, lsl ip │ │ │ │ strdeq ip, [fp], #-136 @ 0xffffff78 @ │ │ │ │ rsbseq r2, r3, r0, asr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - rsbeq pc, r5, r4, lsl #4 │ │ │ │ - rsbeq pc, r5, r4, lsr #1 │ │ │ │ - rsbeq pc, r5, r4, asr r0 @ │ │ │ │ - subseq r3, r4, r0, lsl #16 │ │ │ │ - subseq r3, r4, ip, lsr #18 │ │ │ │ + strdeq pc, [r5], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x0065f094 │ │ │ │ + rsbeq pc, r5, r4, asr #32 │ │ │ │ + ldrsheq r3, [r4], #-112 @ 0xffffff90 │ │ │ │ + subseq r3, r4, ip, lsl r9 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1e115c │ │ │ │ mov r7, #1 │ │ │ │ @@ -253745,15 +253745,15 @@ │ │ │ │ b 2d8bc4 │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 5427e8 │ │ │ │ + bl 5427e0 │ │ │ │ mov r1, r0 │ │ │ │ b 2d8da4 │ │ │ │ cmp r8, #0 │ │ │ │ blt 2d8fac │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -254062,15 +254062,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, r5, ip, ror lr │ │ │ │ + rsbeq lr, r5, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2d9284 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -254187,15 +254187,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -254255,29 +254255,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ b 2d9650 │ │ │ │ ldr lr, [pc, #40] @ 2d9794 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 2d95d4 │ │ │ │ - strdeq lr, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq lr, r5, r8, ror ip │ │ │ │ - @ instruction: 0x0065eb90 │ │ │ │ - rsbeq lr, r5, ip, lsr #22 │ │ │ │ + rsbeq lr, r5, r8, ror #25 │ │ │ │ + rsbeq lr, r5, r8, ror #24 │ │ │ │ + rsbeq lr, r5, r0, lsl #23 │ │ │ │ + rsbeq lr, r5, ip, lsl fp │ │ │ │ b 2d9490 │ │ │ │ │ │ │ │ 002d979c : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -254305,21 +254305,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002d9808 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 5420d8 │ │ │ │ + b 5420d0 │ │ │ │ │ │ │ │ 002d9818 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 5420d8 │ │ │ │ + b 5420d0 │ │ │ │ │ │ │ │ 002d9828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -254537,41 +254537,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9bac │ │ │ │ ldr r0, [pc, #504] @ 2d9d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 54e058 │ │ │ │ + bl 54e050 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d9d4c │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 2d9d98 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 53c7d8 │ │ │ │ + bl 53c7d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2d9cd0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9d18 │ │ │ │ mov r0, r8 │ │ │ │ bl 492668 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7f9258 │ │ │ │ + bl 7f9250 │ │ │ │ mov r0, r8 │ │ │ │ - bl 542b18 │ │ │ │ + bl 542b10 │ │ │ │ ldr r3, [pc, #396] @ 2d9d9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 2d9da0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -254585,23 +254585,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9cfc │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d9ce0 │ │ │ │ - bl 5365d0 │ │ │ │ + bl 5365c8 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 5420d8 │ │ │ │ + bl 5420d0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 2d9db0 │ │ │ │ ldr r3, [pc, #248] @ 2d9d88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -254615,15 +254615,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 2d9b60 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ mov r0, #0 │ │ │ │ b 2d9c84 │ │ │ │ ldr r2, [pc, #204] @ 2d9db4 │ │ │ │ ldr r3, [pc, #204] @ 2d9db8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -254642,79 +254642,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r0 │ │ │ │ b 2d9bf0 │ │ │ │ ldr r3, [pc, #124] @ 2d9dd0 │ │ │ │ ldr ip, [pc, #124] @ 2d9dd4 │ │ │ │ ldr r1, [pc, #124] @ 2d9dd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2d9ddc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2d9cd8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, lr, r8, ror #18 │ │ │ │ ldrsbeq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r3, r0, lsr #19 │ │ │ │ rsbseq r1, lr, r4, asr #17 │ │ │ │ - ldrsheq r2, [r4], #-240 @ 0xffffff10 │ │ │ │ - subseq r2, r4, r0, asr #31 │ │ │ │ + subseq r2, r4, r0, ror #31 │ │ │ │ + ldrheq r2, [r4], #-240 @ 0xffffff10 │ │ │ │ rsbeq fp, fp, ip, ror #22 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ rsbseq r1, r3, r0, ror r7 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - rsbeq lr, r5, r4, ror r5 │ │ │ │ - subseq lr, r2, r0, lsl #28 │ │ │ │ - subseq sl, sl, r0, ror r8 │ │ │ │ - rsbeq lr, r5, ip, lsr r5 │ │ │ │ - subseq r2, r4, ip, lsr lr │ │ │ │ - subseq r2, r4, r4, ror #25 │ │ │ │ + rsbeq lr, r5, r4, ror #10 │ │ │ │ + ldrsheq lr, [r2], #-208 @ 0xffffff30 │ │ │ │ + subseq sl, sl, r0, ror #16 │ │ │ │ + rsbeq lr, r5, ip, lsr #10 │ │ │ │ + subseq r2, r4, ip, lsr #28 │ │ │ │ + ldrsbeq r2, [r4], #-196 @ 0xffffff3c │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 002d9de0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ ldr r3, [pc, #192] @ 2d9ed0 │ │ │ │ ldr r2, [pc, #192] @ 2d9ed4 │ │ │ │ ldr r1, [pc, #192] @ 2d9ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #164] @ 2d9edc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d9ec0 │ │ │ │ ldr r3, [pc, #148] @ 2d9ee0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 2d9ee4 │ │ │ │ @@ -254729,36 +254729,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 543218 │ │ │ │ + bl 543210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 2d9eec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 2d9e50 │ │ │ │ - rsbeq lr, r5, r4, lsl #9 │ │ │ │ - subseq lr, r2, r4, lsl #26 │ │ │ │ - subseq pc, r2, r0, asr r2 @ │ │ │ │ - subseq r1, r4, ip, lsl r6 │ │ │ │ + rsbeq lr, r5, r4, ror r4 │ │ │ │ + ldrsheq lr, [r2], #-196 @ 0xffffff3c │ │ │ │ + subseq pc, r2, r0, asr #4 │ │ │ │ + subseq r1, r4, ip, lsl #12 │ │ │ │ rsbeq fp, fp, r0, lsr r9 │ │ │ │ rsbeq fp, fp, ip, lsl r9 │ │ │ │ - subseq r2, r4, r4, asr sp │ │ │ │ + subseq r2, r4, r4, asr #26 │ │ │ │ strheq fp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 002d9ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -254790,45 +254790,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5430c0 │ │ │ │ + bl 5430b8 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2da040 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d9ffc │ │ │ │ ldr r0, [pc, #236] @ 2da094 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 537b5c │ │ │ │ + bl 537b54 │ │ │ │ ldr r2, [pc, #208] @ 2da098 │ │ │ │ ldr r3, [pc, #192] @ 2da08c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2da084 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 2da09c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 537c5c │ │ │ │ + b 537c54 │ │ │ │ ldr r2, [pc, #156] @ 2da0a0 │ │ │ │ ldr r3, [pc, #132] @ 2da08c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -254847,31 +254847,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 537b5c │ │ │ │ + bl 537b54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 537bf0 │ │ │ │ + bl 537be8 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 537c5c │ │ │ │ + bl 537c54 │ │ │ │ b 2d9f94 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r3, r8, ror #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - subseq r2, r4, ip, lsr #24 │ │ │ │ + subseq r2, r4, ip, lsl ip │ │ │ │ rsbseq r1, r3, r4, lsr r4 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ ldrsheq r1, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrsheq sl, [r8], #-36 @ 0xffffffdc │ │ │ │ + subseq sl, r8, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 2da17c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -254924,15 +254924,15 @@ │ │ │ │ ldrsbeq r1, [lr], #-140 @ 0xffffff74 @ │ │ │ │ rsbseq r1, r3, ip, lsl r3 │ │ │ │ @ instruction: 0x007e189c │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rsbseq r1, lr, r8, lsr r8 │ │ │ │ - b 7d1ea0 │ │ │ │ + b 7d1e98 │ │ │ │ │ │ │ │ 002da19c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -255060,17 +255060,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2da3a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r1, lr, r8, lsr #13 │ │ │ │ - rsbeq lr, r5, ip, asr r0 │ │ │ │ - subseq r2, r4, ip, lsr #17 │ │ │ │ - subseq r2, r4, r4, asr #17 │ │ │ │ + rsbeq lr, r5, ip, asr #32 │ │ │ │ + @ instruction: 0x0054289c │ │ │ │ + ldrheq r2, [r4], #-132 @ 0xffffff7c │ │ │ │ │ │ │ │ 002da3a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 2da460 │ │ │ │ @@ -255113,17 +255113,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r1, lr, r0, ror #11 │ │ │ │ - @ instruction: 0x0065df94 │ │ │ │ - subseq r2, r4, r4, ror #15 │ │ │ │ - subseq r2, r4, r8, lsl r8 │ │ │ │ + rsbeq sp, r5, r4, lsl #31 │ │ │ │ + ldrsbeq r2, [r4], #-116 @ 0xffffff8c │ │ │ │ + subseq r2, r4, r8, lsl #16 │ │ │ │ │ │ │ │ 002da470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 2da4ec │ │ │ │ @@ -255252,15 +255252,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 2da67c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ strdeq fp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -255347,15 +255347,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 2d670c │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2da8e4 │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 2d5040 │ │ │ │ @@ -255394,15 +255394,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 2da824 │ │ │ │ ldr r0, [pc, #120] @ 2da920 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 2da744 │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 2da744 │ │ │ │ mov fp, #16 │ │ │ │ @@ -255413,24 +255413,24 @@ │ │ │ │ b 2da744 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 2d5040 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2d670c │ │ │ │ b 2da804 │ │ │ │ rsbseq r0, r3, r4, asr sp │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r2, r4, r0, ror #7 │ │ │ │ + ldrsbeq r2, [r4], #-48 @ 0xffffffd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 2daa8c │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -255602,35 +255602,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #188] @ 2dacb8 │ │ │ │ ldr r1, [pc, #188] @ 2dacbc │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #156] @ 2dacc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r1, [pc, #140] @ 2dacc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 2dacc8 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -255649,58 +255649,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sp, r5, ip, asr #28 │ │ │ │ - subseq sp, r2, r8, asr pc │ │ │ │ - ldrheq r9, [sl], #-152 @ 0xffffff68 │ │ │ │ - subseq r9, r3, r4, lsl #25 │ │ │ │ - subseq r3, r3, r0, lsl #23 │ │ │ │ + rsbeq sp, r5, ip, lsr lr │ │ │ │ + subseq sp, r2, r8, asr #30 │ │ │ │ + subseq r9, sl, r8, lsr #19 │ │ │ │ + subseq r9, r3, r4, ror ip │ │ │ │ + subseq r3, r3, r0, ror fp │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ rsbseq r5, r1, r8, lsl r3 │ │ │ │ - subseq r2, r4, ip, lsr #32 │ │ │ │ + subseq r2, r4, ip, lsl r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 2dacec │ │ │ │ ldr r1, [pc, #12] @ 2dacf0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 58e670 │ │ │ │ - subseq r1, r4, ip, asr #31 │ │ │ │ - subseq r1, r4, ip, ror #31 │ │ │ │ + b 58e668 │ │ │ │ + ldrheq r1, [r4], #-252 @ 0xffffff04 │ │ │ │ + ldrsbeq r1, [r4], #-252 @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2dad50 │ │ │ │ ldr r2, [pc, #68] @ 2dad54 │ │ │ │ ldr r1, [pc, #68] @ 2dad58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 238194 │ │ │ │ - rsbeq sp, r5, r4, lsl sp │ │ │ │ - subseq r1, r4, r0, asr #31 │ │ │ │ - ldrsbeq r1, [r4], #-244 @ 0xffffff0c │ │ │ │ + rsbeq sp, r5, r4, lsl #26 │ │ │ │ + ldrheq r1, [r4], #-240 @ 0xffffff10 │ │ │ │ + subseq r1, r4, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 2db1ac │ │ │ │ ldr lr, [pc, #1080] @ 2db1b0 │ │ │ │ ldr ip, [pc, #1080] @ 2db1b4 │ │ │ │ @@ -255716,15 +255716,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r8, [pc, #1020] @ 2db1c0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2db174 │ │ │ │ @@ -255739,15 +255739,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 2db1cc │ │ │ │ beq 2db19c │ │ │ │ ldr r0, [pc, #956] @ 2db1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 2db1d4 │ │ │ │ ldr r1, [pc, #932] @ 2db1cc │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -255807,15 +255807,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 237de8 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -255834,87 +255834,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #608] @ 2db1fc │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2de424 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 2e0180 │ │ │ │ ldr r0, [pc, #580] @ 2db200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r2, [pc, #572] @ 2db204 │ │ │ │ ldr r1, [pc, #572] @ 2db208 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 2de4e0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #508] @ 2db20c │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 2db210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #472] @ 2db214 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5821e8 │ │ │ │ + bl 5821e0 │ │ │ │ ldr r2, [pc, #444] @ 2db218 │ │ │ │ ldr r3, [pc, #444] @ 2db21c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r2, [pc, #408] @ 2db220 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53ce64 │ │ │ │ + bl 53ce5c │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529b0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -255932,36 +255932,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ b 2dae88 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 2dae6c │ │ │ │ ldr r0, [pc, #244] @ 2db228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 2dae6c │ │ │ │ ldr r3, [pc, #224] @ 2db22c │ │ │ │ ldr ip, [pc, #224] @ 2db230 │ │ │ │ ldr r1, [pc, #224] @ 2db234 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2dae88 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 2db1cc │ │ │ │ ldr r3, [pc, #76] @ 2db1d4 │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -255969,68 +255969,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 2dae38 │ │ │ │ ldr r2, [pc, #52] @ 2db1d4 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 2dae40 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sp, r5, ip, lsr #25 │ │ │ │ + @ instruction: 0x0065dc9c │ │ │ │ rsbseq r0, r3, ip, ror r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r1, r4, r0, asr #30 │ │ │ │ - subseq r1, r4, r4, asr pc │ │ │ │ + subseq r1, r4, r0, lsr pc │ │ │ │ + subseq r1, r4, r4, asr #30 │ │ │ │ rsbseq r0, r3, ip, lsr r6 │ │ │ │ - subseq r1, r4, ip, lsl pc │ │ │ │ - subseq r1, r4, r0, lsl pc │ │ │ │ - andeq r5, r0, r9, asr r1 │ │ │ │ + subseq r1, r4, ip, lsl #30 │ │ │ │ subseq r1, r4, r0, lsl #30 │ │ │ │ + andeq r5, r0, r9, asr r1 │ │ │ │ + ldrsheq r1, [r4], #-224 @ 0xffffff20 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ rsbseq r0, r3, ip, ror #10 │ │ │ │ - rsbeq sp, r5, ip, lsl fp │ │ │ │ - subseq sp, r2, r8, lsr #24 │ │ │ │ - subseq r9, sl, r8, lsl #13 │ │ │ │ + rsbeq sp, r5, ip, lsl #22 │ │ │ │ + subseq sp, r2, r8, lsl ip │ │ │ │ + subseq r9, sl, r8, ror r6 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - strheq sp, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - subseq sp, r2, r8, asr #23 │ │ │ │ - subseq r9, sl, ip, lsl r6 │ │ │ │ - subseq r1, r4, r4, lsr #28 │ │ │ │ - ldrsheq r0, [r4], #-224 @ 0xffffff20 │ │ │ │ + rsbeq sp, r5, ip, lsr #21 │ │ │ │ + ldrheq sp, [r2], #-184 @ 0xffffff48 │ │ │ │ + subseq r9, sl, ip, lsl #12 │ │ │ │ + subseq r1, r4, r4, lsl lr │ │ │ │ subseq r0, r4, r0, ror #29 │ │ │ │ - ldrsheq r0, [r4], #-224 @ 0xffffff20 │ │ │ │ - subseq r8, r6, r8, asr #20 │ │ │ │ + ldrsbeq r0, [r4], #-224 @ 0xffffff20 │ │ │ │ + subseq r0, r4, r0, ror #29 │ │ │ │ + subseq r8, r6, r8, lsr sl │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ rsbeq sl, fp, r4, lsl r9 │ │ │ │ - subseq r1, r4, ip, ror #26 │ │ │ │ - subseq r1, r4, r0, lsr sp │ │ │ │ + subseq r1, r4, ip, asr sp │ │ │ │ + subseq r1, r4, r0, lsr #26 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - subseq r1, r4, r8, ror #24 │ │ │ │ - ldrdeq sp, [r5], #-128 @ 0xffffff80 @ │ │ │ │ - subseq r1, r4, r8, lsl #24 │ │ │ │ - subseq r1, r4, ip, ror #23 │ │ │ │ + subseq r1, r4, r8, asr ip │ │ │ │ + rsbeq sp, r5, r0, asr #17 │ │ │ │ + ldrsheq r1, [r4], #-184 @ 0xffffff48 │ │ │ │ + ldrsbeq r1, [r4], #-188 @ 0xffffff44 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 2db2d8 │ │ │ │ ldr r2, [pc, #136] @ 2db2dc │ │ │ │ ldr r1, [pc, #136] @ 2db2e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -256044,30 +256044,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq sp, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - subseq r1, r4, r4, ror sl │ │ │ │ - @ instruction: 0x00541a94 │ │ │ │ + rsbeq sp, r5, r0, asr #15 │ │ │ │ + subseq r1, r4, r4, ror #20 │ │ │ │ + subseq r1, r4, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #60] @ 2db344 │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e4ea0 │ │ │ │ + bl 7e4e98 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -256157,28 +256157,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 2dbfcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2db544 │ │ │ │ ldr r3, [pc, #2800] @ 2dbfd0 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 2dbd48 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -256380,15 +256380,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 2dbfc4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2db41c │ │ │ │ ldr r0, [pc, #2028] @ 2dc004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2db41c │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 2db77c │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -256599,15 +256599,15 @@ │ │ │ │ b 2db424 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 2db424 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 53d1d4 │ │ │ │ + bl 53d1cc │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 2db424 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -256827,15 +256827,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 2dc028 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2db544 │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -256868,46 +256868,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r0, r3, ip, lsl #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r3, ip, ror r0 │ │ │ │ - rsbeq sp, r5, r4, lsr #32 │ │ │ │ + rsbeq sp, r5, r4, lsl r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x000042bc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r1, r4, r4, asr r9 │ │ │ │ + subseq r1, r4, r4, asr #18 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ ldrheq pc, [r2], #-224 @ 0xffffff20 @ │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - strheq ip, [r5], #-226 @ 0xffffff1e @ │ │ │ │ - strheq ip, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq ip, r5, r2, lsr #29 │ │ │ │ + rsbeq ip, r5, r4, lsr #29 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - ldrdeq ip, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq ip, r5, r4, asr #29 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - subseq r1, r4, r4, ror #11 │ │ │ │ + ldrsbeq r1, [r4], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbeq ip, r5, r0, lsr #20 │ │ │ │ + rsbeq ip, r5, r0, lsl sl │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - rsbeq ip, r5, r2, ror #17 │ │ │ │ - rsbeq ip, r5, r0, lsr #24 │ │ │ │ - ldrsbeq r0, [r4], #-244 @ 0xffffff0c │ │ │ │ - subseq r0, r4, ip, asr #30 │ │ │ │ - @ instruction: 0x0065ca90 │ │ │ │ - subseq fp, r3, r4, ror r1 │ │ │ │ - subseq fp, r3, r8, lsl #3 │ │ │ │ + ldrdeq ip, [r5], #-130 @ 0xffffff7e @ │ │ │ │ + rsbeq ip, r5, r0, lsl ip │ │ │ │ + subseq r0, r4, r4, asr #31 │ │ │ │ + subseq r0, r4, ip, lsr pc │ │ │ │ + rsbeq ip, r5, r0, lsl #21 │ │ │ │ + subseq fp, r3, r4, ror #2 │ │ │ │ + subseq fp, r3, r8, ror r1 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 2dd020 │ │ │ │ @@ -257844,27 +257844,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 2dd0d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2dc110 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 2dc0b4 │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -257905,15 +257905,15 @@ │ │ │ │ beq 2dc2c8 │ │ │ │ b 2dc720 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 2dc0b4 │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ ldr r2, [pc, #228] @ 2dd0dc │ │ │ │ ldr r3, [pc, #40] @ 2dd024 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257926,22 +257926,22 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r2, r4, ror r3 @ │ │ │ │ rsbseq pc, r2, r0, asr #6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - rsbeq ip, r5, r6, asr r5 │ │ │ │ + rsbeq ip, r5, r6, asr #10 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbeq ip, r5, r0, ror #10 │ │ │ │ - rsbeq ip, r5, r2, lsl #12 │ │ │ │ - rsbeq ip, r5, r6, lsr #13 │ │ │ │ + rsbeq ip, r5, r0, asr r5 │ │ │ │ + strdeq ip, [r5], #-82 @ 0xffffffae @ │ │ │ │ + @ instruction: 0x0065c696 │ │ │ │ rsbseq pc, r2, ip, asr r1 @ │ │ │ │ - rsbeq ip, r5, ip, asr r6 │ │ │ │ + rsbeq ip, r5, ip, asr #12 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ rsbseq pc, r2, ip, lsr r0 @ │ │ │ │ rsbseq lr, r2, r0, lsr #31 │ │ │ │ rsbseq lr, r2, r0, ror sp │ │ │ │ ldrsheq lr, [r2], #-204 @ 0xffffff34 @ │ │ │ │ rsbseq lr, r2, r8, lsr #25 │ │ │ │ @@ -257962,33 +257962,33 @@ │ │ │ │ rsbseq lr, r2, r4, lsl #16 │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ rsbseq lr, r2, r0, asr #14 │ │ │ │ rsbseq lr, r2, r8, lsl r6 │ │ │ │ andeq r1, r0, r4, lsl #30 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, r3, r4, asr pc @ │ │ │ │ + subseq pc, r3, r4, asr #30 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ rsbseq lr, r2, r0, asr r4 │ │ │ │ rsbseq lr, r2, r4, lsl #8 │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ rsbseq lr, r2, r0, asr r0 │ │ │ │ - subseq pc, r3, r4, asr #20 │ │ │ │ + subseq pc, r3, r4, lsr sl @ │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ rsbseq sp, r2, r8, asr pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldrheq sp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq pc, r3, r4, ror r8 @ │ │ │ │ - rsbeq fp, r5, ip, lsl #7 │ │ │ │ - rsbeq fp, r5, r0, lsl r3 │ │ │ │ - subseq pc, r3, r4, asr #13 │ │ │ │ - rsbeq fp, r5, r8, ror #5 │ │ │ │ - subseq r9, r3, ip, asr #19 │ │ │ │ - subseq r9, r3, r0, ror #19 │ │ │ │ + subseq pc, r3, r4, ror #16 │ │ │ │ + rsbeq fp, r5, ip, ror r3 │ │ │ │ + rsbeq fp, r5, r0, lsl #6 │ │ │ │ + ldrheq pc, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq fp, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrheq r9, [r3], #-156 @ 0xffffff64 │ │ │ │ + ldrsbeq r9, [r3], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 2dd0e0 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -258197,15 +258197,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 2dd0e8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2dc110 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 2dd0ec │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 2d70f8 │ │ │ │ @@ -258321,15 +258321,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2dc720 │ │ │ │ ldr r0, [pc, #-1380] @ 2dd100 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2dc0b4 │ │ │ │ ldr r3, [pc, #-1416] @ 2dd104 │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -258469,15 +258469,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2de104 │ │ │ │ ldr r0, [pc, #2204] @ 2de148 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r3, [pc, #2176] @ 2de140 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2dd96c │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 2ddda8 │ │ │ │ @@ -258517,15 +258517,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2de104 │ │ │ │ ldr r0, [pc, #2028] @ 2de154 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2dd8ac │ │ │ │ ldr r0, [pc, #2020] @ 2de158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 2dd8cc │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -258558,15 +258558,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 2de160 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r3, [pc, #1820] @ 2de140 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 2dd8cc │ │ │ │ cmp sl, #0 │ │ │ │ bne 2dd9c4 │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -258933,15 +258933,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ b 2ddb58 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 1e0f28 │ │ │ │ mov r9, r0 │ │ │ │ @@ -258951,15 +258951,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5421b8 │ │ │ │ + bl 5421b0 │ │ │ │ b 2ddd80 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -259014,38 +259014,38 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 1e1054 │ │ │ │ @ instruction: 0x0072dc90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r2, r4, asr #24 │ │ │ │ - rsbeq fp, r5, r4, asr #5 │ │ │ │ + strheq fp, [r5], #-36 @ 0xffffffdc @ │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbseq sp, r2, r4, ror fp │ │ │ │ - ldrheq pc, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq pc, r3, r0, lsr #13 │ │ │ │ rsbseq sp, r2, r0, lsr #22 │ │ │ │ ldrheq sp, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - subseq pc, r3, r0, ror #11 │ │ │ │ - subseq pc, r3, r8, lsr #11 │ │ │ │ + ldrsbeq pc, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x0053f598 │ │ │ │ rsbseq sp, r2, ip, lsl sl │ │ │ │ - subseq pc, r3, r8, lsl #11 │ │ │ │ + subseq pc, r3, r8, ror r5 @ │ │ │ │ rsbseq sp, r2, ip, asr #12 │ │ │ │ - subseq pc, r3, r4, ror #2 │ │ │ │ + subseq pc, r3, r4, asr r1 @ │ │ │ │ ldrsbeq sp, [r2], #-84 @ 0xffffffac @ │ │ │ │ - subseq pc, r3, r4, lsr r1 @ │ │ │ │ - @ instruction: 0x0065a998 │ │ │ │ - subseq lr, r3, r8, asr #25 │ │ │ │ + subseq pc, r3, r4, lsr #2 │ │ │ │ + rsbeq sl, r5, r8, lsl #19 │ │ │ │ + ldrheq lr, [r3], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 002de180 : │ │ │ │ ldr r0, [pc, #4] @ 2de18c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - subseq r0, fp, r8, asr #17 │ │ │ │ + ldrheq r0, [fp], #-136 @ 0xffffff78 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 2de1bc │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -259067,24 +259067,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #132] @ 2de298 │ │ │ │ ldr r1, [pc, #132] @ 2de29c │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 2de26c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -259101,30 +259101,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq sl, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - subseq sl, r2, r8, asr #18 │ │ │ │ - subseq r6, sl, r8, lsr #7 │ │ │ │ - @ instruction: 0x0053dc98 │ │ │ │ - @ instruction: 0x0053ed90 │ │ │ │ + rsbeq sl, r5, ip, asr #17 │ │ │ │ + subseq sl, r2, r8, lsr r9 │ │ │ │ + @ instruction: 0x005a6398 │ │ │ │ + subseq sp, r3, r8, lsl #25 │ │ │ │ + subseq lr, r3, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2de2cc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r7, fp, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 2de394 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -259133,54 +259133,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 2de398 │ │ │ │ ldr r1, [pc, #156] @ 2de39c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #136] @ 2de3a0 │ │ │ │ ldr r1, [pc, #136] @ 2de3a4 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 2de3a8 │ │ │ │ ldr r1, [pc, #100] @ 2de3ac │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #64] @ 2de3b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sl, r5, r0, ror #15 │ │ │ │ - subseq sl, r2, ip, lsr r8 │ │ │ │ - @ instruction: 0x005a6298 │ │ │ │ - @ instruction: 0x0053db90 │ │ │ │ - subseq sp, r3, r4, lsr #23 │ │ │ │ - subseq lr, r3, ip, ror #24 │ │ │ │ + ldrdeq sl, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + subseq sl, r2, ip, lsr #16 │ │ │ │ + subseq r6, sl, r8, lsl #5 │ │ │ │ + subseq sp, r3, r0, lsl #23 │ │ │ │ + @ instruction: 0x0053db94 │ │ │ │ + subseq lr, r3, ip, asr ip │ │ │ │ ldrsheq r1, [r1], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -259215,24 +259215,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 2de4d0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 57e944 │ │ │ │ + bl 57e93c │ │ │ │ ldr ip, [pc, #124] @ 2de4d4 │ │ │ │ ldr r2, [pc, #124] @ 2de4d8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #96] @ 2de4dc │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -259248,17 +259248,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq lr, r3, r4, ror fp │ │ │ │ - rsbeq sl, r5, r0, ror r6 │ │ │ │ - subseq sp, r3, r8, asr #20 │ │ │ │ + subseq lr, r3, r4, ror #22 │ │ │ │ + rsbeq sl, r5, r0, ror #12 │ │ │ │ + subseq sp, r3, r8, lsr sl │ │ │ │ rsbeq r7, fp, r8, asr r5 │ │ │ │ │ │ │ │ 002de4e0 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -259296,23 +259296,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 2de618 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -259334,17 +259334,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq sl, r5, ip, ror r5 │ │ │ │ - subseq sp, r3, ip, asr r9 │ │ │ │ - subseq sp, r3, r4, ror #18 │ │ │ │ + rsbeq sl, r5, ip, ror #10 │ │ │ │ + subseq sp, r3, ip, asr #18 │ │ │ │ + subseq sp, r3, r4, asr r9 │ │ │ │ │ │ │ │ 002de61c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -259395,15 +259395,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7df5fc │ │ │ │ + b 7df5f4 │ │ │ │ │ │ │ │ 002de6f8 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -259428,15 +259428,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7df5fc │ │ │ │ + b 7df5f4 │ │ │ │ │ │ │ │ 002de774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 2de970 │ │ │ │ @@ -259461,20 +259461,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2de834 │ │ │ │ ldr r2, [pc, #364] @ 2de988 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -259536,51 +259536,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #120] @ 2de99c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2de9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 2de828 │ │ │ │ ldr r1, [pc, #76] @ 2de9a4 │ │ │ │ ldr r0, [pc, #76] @ 2de9a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 2de828 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r0, ror ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r2, r8, asr ip │ │ │ │ - rsbeq sl, r5, r0, lsl #6 │ │ │ │ - subseq sp, r3, r4, ror #13 │ │ │ │ - ldrsheq sp, [r3], #-104 @ 0xffffff98 │ │ │ │ + strdeq sl, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsbeq sp, [r3], #-100 @ 0xffffff9c │ │ │ │ + subseq sp, r3, r8, ror #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r2, ip, ror fp │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r5, [pc], #-76 @ │ │ │ │ - subseq lr, r3, r8, ror r6 │ │ │ │ - subseq r5, pc, r8, lsl #9 │ │ │ │ - subseq lr, r3, r4, lsl #13 │ │ │ │ + subseq r5, pc, ip, lsr #9 │ │ │ │ + subseq lr, r3, r8, ror #12 │ │ │ │ + subseq r5, pc, r8, ror r4 @ │ │ │ │ + subseq lr, r3, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 2dec00 │ │ │ │ ldr r3, [pc, #568] @ 2dec04 │ │ │ │ @@ -259627,20 +259627,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2deb9c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2deb54 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dea70 │ │ │ │ ldr r2, [pc, #364] @ 2dec20 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -259666,25 +259666,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 2dec30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 2dea4c │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 2dec34 │ │ │ │ ldr r3, [pc, #160] @ 2dec04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -259718,33 +259718,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 2dea0c │ │ │ │ mov r5, #1 │ │ │ │ b 2deb58 │ │ │ │ ldr r0, [pc, #76] @ 2dec38 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 2dea4c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r0, lsr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r2, r0, lsl #20 │ │ │ │ - ldrsbeq lr, [r3], #-92 @ 0xffffffa4 │ │ │ │ - @ instruction: 0x00610c94 │ │ │ │ - @ instruction: 0x0065a09c │ │ │ │ - subseq sp, r3, r8, ror r4 │ │ │ │ - subseq sp, r3, ip, lsl #9 │ │ │ │ + subseq lr, r3, ip, asr #11 │ │ │ │ + rsbeq r0, r1, r4, lsl #25 │ │ │ │ + rsbeq sl, r5, ip, lsl #1 │ │ │ │ + subseq sp, r3, r8, ror #8 │ │ │ │ + subseq sp, r3, ip, ror r4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r3, r4, ror r4 │ │ │ │ + subseq lr, r3, r4, ror #8 │ │ │ │ @ instruction: 0x0072c89c │ │ │ │ - ldrsheq lr, [r3], #-52 @ 0xffffffcc │ │ │ │ + subseq lr, r3, r4, ror #7 │ │ │ │ │ │ │ │ 002dec3c : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 2de9ac │ │ │ │ │ │ │ │ 002dec44 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -259783,20 +259783,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 2ded30 │ │ │ │ ldr r3, [pc, #336] @ 2dee50 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -259853,48 +259853,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2dee64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ded0c │ │ │ │ mov r0, r4 │ │ │ │ b 2ded48 │ │ │ │ ldr r0, [pc, #68] @ 2dee68 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ded0c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r8, lsl #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r2, r0, ror r7 │ │ │ │ - rsbeq r9, r5, ip, lsl lr │ │ │ │ - subseq sp, r3, r0, lsl #4 │ │ │ │ - subseq sp, r3, r4, lsl r2 │ │ │ │ + rsbeq r9, r5, ip, lsl #28 │ │ │ │ + ldrsheq sp, [r3], #-16 │ │ │ │ + subseq sp, r3, r4, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r2, ip, lsr #13 │ │ │ │ andeq r4, r0, r0, lsl #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r3, r0, lsl #4 │ │ │ │ - subseq lr, r3, r8, lsl r2 │ │ │ │ + ldrsheq lr, [r3], #-16 │ │ │ │ + subseq lr, r3, r8, lsl #4 │ │ │ │ │ │ │ │ 002dee6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -259905,25 +259905,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #340] @ 2df00c │ │ │ │ ldr r2, [pc, #340] @ 2df010 │ │ │ │ ldr r1, [pc, #340] @ 2df014 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r6, [pc, #312] @ 2df018 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2deff8 │ │ │ │ ldr r2, [pc, #296] @ 2df01c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -259970,48 +259970,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2df030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 2def00 │ │ │ │ ldr r0, [pc, #80] @ 2df034 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 2def00 │ │ │ │ mvn r0, #0 │ │ │ │ b 2def10 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r0, ror r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, r5, ip, lsl #24 │ │ │ │ - subseq ip, r3, r8, ror #31 │ │ │ │ - ldrsheq ip, [r3], #-252 @ 0xffffff04 │ │ │ │ + strdeq r9, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq ip, [r3], #-248 @ 0xffffff08 │ │ │ │ + subseq ip, r3, ip, ror #31 │ │ │ │ rsbseq ip, r2, r0, lsr #10 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r2, r4, ror #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x0053e09c │ │ │ │ - subseq lr, r3, r4, asr #1 │ │ │ │ + subseq lr, r3, ip, lsl #1 │ │ │ │ + ldrheq lr, [r3], #-4 │ │ │ │ │ │ │ │ 002df038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 2df1d4 │ │ │ │ @@ -260045,25 +260045,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #260] @ 2df1e4 │ │ │ │ ldr r2, [pc, #260] @ 2df1e8 │ │ │ │ ldr r1, [pc, #260] @ 2df1ec │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df08c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -260092,44 +260092,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2df200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2df090 │ │ │ │ ldr r0, [pc, #68] @ 2df204 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2df090 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, ip, lsr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0072c394 │ │ │ │ rsbseq ip, r2, r4, ror #6 │ │ │ │ - rsbeq r9, r5, r4, ror #19 │ │ │ │ - subseq ip, r3, r0, asr #27 │ │ │ │ - ldrsbeq ip, [r3], #-212 @ 0xffffff2c │ │ │ │ + ldrdeq r9, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq ip, [r3], #-208 @ 0xffffff30 │ │ │ │ + subseq ip, r3, r4, asr #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, asr #13 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, r4, lsr pc │ │ │ │ - subseq sp, r3, r8, asr pc │ │ │ │ + subseq sp, r3, r4, lsr #30 │ │ │ │ + subseq sp, r3, r8, asr #30 │ │ │ │ │ │ │ │ 002df208 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 2df3bc │ │ │ │ @@ -260149,20 +260149,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 2df3cc │ │ │ │ ldr r7, [pc, #372] @ 2df3d0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df2b4 │ │ │ │ ldr r2, [pc, #312] @ 2df3d4 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -260209,53 +260209,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #128] @ 2df3e8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2df3ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 2df2ac │ │ │ │ ldr r1, [pc, #84] @ 2df3f0 │ │ │ │ ldr r0, [pc, #84] @ 2df3f4 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 2df2ac │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq ip, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r2, r4, asr #3 │ │ │ │ - rsbeq r9, r5, r0, ror r8 │ │ │ │ - subseq ip, r3, r4, asr ip │ │ │ │ - subseq ip, r3, r8, ror #24 │ │ │ │ + rsbeq r9, r5, r0, ror #16 │ │ │ │ + subseq ip, r3, r4, asr #24 │ │ │ │ + subseq ip, r3, r8, asr ip │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r2, r4, lsr r1 │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq pc, [lr], #-36 @ 0xffffffdc @ │ │ │ │ - subseq sp, r3, r8, lsr ip │ │ │ │ - @ instruction: 0x005ef298 │ │ │ │ - subseq sp, r3, r0, asr #24 │ │ │ │ + subseq pc, lr, r4, asr #5 │ │ │ │ + subseq sp, r3, r8, lsr #24 │ │ │ │ + subseq pc, lr, r8, lsl #5 │ │ │ │ + subseq sp, r3, r0, lsr ip │ │ │ │ │ │ │ │ 002df3f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 2df558 │ │ │ │ @@ -260284,15 +260284,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2df554 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7df5fc │ │ │ │ + b 7df5f4 │ │ │ │ ldr r2, [pc, #224] @ 2df56c │ │ │ │ ldr r3, [pc, #204] @ 2df55c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260323,128 +260323,128 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2df57c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 2df454 │ │ │ │ ldr r0, [pc, #56] @ 2df580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 2df454 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r2, ip, ror #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq fp, [r2], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r2, r0, lsr #31 │ │ │ │ rsbseq fp, r2, r0, ror pc │ │ │ │ andeq r3, r0, r8, ror #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, r0, lsl ip │ │ │ │ - subseq sp, r3, r4, lsl ip │ │ │ │ + subseq sp, r3, r0, lsl #24 │ │ │ │ + subseq sp, r3, r4, lsl #24 │ │ │ │ │ │ │ │ 002df584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r1, [pc, #84] @ 2df5fc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58020c │ │ │ │ + bl 580204 │ │ │ │ ldr ip, [pc, #68] @ 2df600 │ │ │ │ ldr r2, [pc, #68] @ 2df604 │ │ │ │ ldr r1, [pc, #68] @ 2df608 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r8, r9, ip, asr #14 │ │ │ │ - rsbeq r9, r5, r8, lsl #10 │ │ │ │ - subseq ip, r3, r8, ror #17 │ │ │ │ - ldrsheq ip, [r3], #-140 @ 0xffffff74 │ │ │ │ + subseq r8, r9, ip, lsr r7 │ │ │ │ + strdeq r9, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsbeq ip, [r3], #-136 @ 0xffffff78 │ │ │ │ + subseq ip, r3, ip, ror #17 │ │ │ │ │ │ │ │ 002df60c : │ │ │ │ - b 5821e8 │ │ │ │ + b 5821e0 │ │ │ │ │ │ │ │ 002df610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r1, [pc, #124] @ 2df6b8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 2df6bc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58020c │ │ │ │ + bl 580204 │ │ │ │ ldr ip, [pc, #104] @ 2df6c0 │ │ │ │ ldr r2, [pc, #104] @ 2df6c4 │ │ │ │ ldr r1, [pc, #104] @ 2df6c8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #72] @ 2df6cc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5821e8 │ │ │ │ + bl 5821e0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq r8, [r9], #-104 @ 0xffffff98 │ │ │ │ + subseq r8, r9, r8, lsr #13 │ │ │ │ ldrheq fp, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r9, r5, ip, ror #8 │ │ │ │ + rsbeq r9, r5, ip, asr r4 │ │ │ │ + subseq ip, r3, r8, lsr r8 │ │ │ │ subseq ip, r3, r8, asr #16 │ │ │ │ - subseq ip, r3, r8, asr r8 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 2df814 │ │ │ │ ldr r2, [pc, #300] @ 2df818 │ │ │ │ @@ -260503,41 +260503,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2df838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2df724 │ │ │ │ ldr r0, [pc, #60] @ 2df83c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2df724 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r2, r4, lsl sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq fp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsbeq fp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ andeq r1, r0, ip, lsr #24 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbeq r6, fp, ip, lsl #6 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x0053d99c │ │ │ │ - ldrheq sp, [r3], #-152 @ 0xffffff68 │ │ │ │ + subseq sp, r3, ip, lsl #19 │ │ │ │ + subseq sp, r3, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 2df998 │ │ │ │ ldr ip, [pc, #320] @ 2df99c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -260593,84 +260593,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2df9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 2df898 │ │ │ │ ldr r0, [pc, #68] @ 2df9bc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 2df898 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r2, r4, lsr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r2, r4, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r2, ip, asr fp │ │ │ │ @ instruction: 0x000014bc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, ip, ror r8 │ │ │ │ - @ instruction: 0x0053d898 │ │ │ │ + subseq sp, r3, ip, ror #16 │ │ │ │ + subseq sp, r3, r8, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 2df9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r6, fp, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2dfa44 │ │ │ │ ldr r2, [pc, #88] @ 2dfa48 │ │ │ │ ldr r1, [pc, #88] @ 2dfa4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #60] @ 2dfa50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r9, r5, r8, lsr r1 │ │ │ │ - subseq r9, r2, r0, asr #2 │ │ │ │ - subseq r4, sl, r0, lsr #23 │ │ │ │ - subseq sp, r3, r8, lsr r8 │ │ │ │ + rsbeq r9, r5, r8, lsr #2 │ │ │ │ + subseq r9, r2, r0, lsr r1 │ │ │ │ + @ instruction: 0x005a4b90 │ │ │ │ + subseq sp, r3, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 2dfb10 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -260678,25 +260678,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 2dfb14 │ │ │ │ ldr r1, [pc, #148] @ 2dfb18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #128] @ 2dfb1c │ │ │ │ ldr r1, [pc, #128] @ 2dfb20 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #96] @ 2dfb24 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2de424 │ │ │ │ ldr r1, [pc, #76] @ 2dfb28 │ │ │ │ @@ -260710,20 +260710,20 @@ │ │ │ │ bl 292a0c │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 292bbc │ │ │ │ - rsbeq r9, r5, r0, asr #1 │ │ │ │ - ldrheq r9, [r2], #-8 │ │ │ │ - subseq r4, sl, r4, lsl fp │ │ │ │ + strheq r9, [r5], #-0 @ │ │ │ │ + subseq r9, r2, r8, lsr #1 │ │ │ │ + subseq r4, sl, r4, lsl #22 │ │ │ │ + ldrheq sp, [r3], #-112 @ 0xffffff90 │ │ │ │ subseq sp, r3, r0, asr #15 │ │ │ │ - ldrsbeq sp, [r3], #-112 @ 0xffffff90 │ │ │ │ - subseq sp, r3, r4, asr #15 │ │ │ │ + ldrheq sp, [r3], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 002dfb2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -260984,22 +260984,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2e0110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 2dfc88 │ │ │ │ ldr r3, [pc, #400] @ 2e0114 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -261017,22 +261017,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e0118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 2dfd48 │ │ │ │ ldr r3, [pc, #280] @ 2e011c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dfe84 │ │ │ │ @@ -261049,69 +261049,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 2e0120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 2dfe84 │ │ │ │ ldr r0, [pc, #160] @ 2e0124 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 2dfdc4 │ │ │ │ ldr r0, [pc, #140] @ 2e0128 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 2dfd48 │ │ │ │ ldr r0, [pc, #120] @ 2e012c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 2dfe84 │ │ │ │ bl 1e3220 │ │ │ │ ldrheq fp, [r2], #-136 @ 0xffffff78 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r2, r4, lsr #17 │ │ │ │ rsbseq fp, r2, r0, lsr r8 │ │ │ │ - strdeq r8, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r8, r5, ip, ror #29 │ │ │ │ @ instruction: 0x0072b798 │ │ │ │ rsbseq fp, r2, r4, asr r7 │ │ │ │ rsbseq fp, r2, r4, lsr #14 │ │ │ │ ldrsheq fp, [r2], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r2, r0, lsl #13 │ │ │ │ rsbseq fp, r2, r8, lsl r6 │ │ │ │ ldrsheq fp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ ldrheq fp, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ rsbseq fp, r2, r4, lsr #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, ip, asr #7 │ │ │ │ + ldrheq sp, [r3], #-60 @ 0xffffffc4 │ │ │ │ andeq r3, r0, r0, ror #16 │ │ │ │ - ldrsheq sp, [r3], #-36 @ 0xffffffdc │ │ │ │ + subseq sp, r3, r4, ror #5 │ │ │ │ andeq r3, r0, r0, lsr #32 │ │ │ │ - subseq sp, r3, r0, lsr #4 │ │ │ │ - subseq sp, r3, r0, ror #5 │ │ │ │ - subseq sp, r3, r4, ror r2 │ │ │ │ - subseq sp, r3, r8, lsl #4 │ │ │ │ + subseq sp, r3, r0, lsl r2 │ │ │ │ + ldrsbeq sp, [r3], #-32 @ 0xffffffe0 │ │ │ │ + subseq sp, r3, r4, ror #4 │ │ │ │ + ldrsheq sp, [r3], #-24 @ 0xffffffe8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 2dfb2c │ │ │ │ @@ -261123,15 +261123,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ │ │ │ │ 002e0180 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ @@ -261226,50 +261226,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2e0398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e026c │ │ │ │ ldr r0, [pc, #72] @ 2e039c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e026c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r2, r4, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r2, r4, asr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r2, r8, lsl #3 │ │ │ │ andeq r2, r0, ip, lsl r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, r0, lsl #3 │ │ │ │ - ldrsheq sp, [r3], #-20 @ 0xffffffec │ │ │ │ + subseq sp, r3, r0, ror r1 │ │ │ │ + subseq sp, r3, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 2e04e0 │ │ │ │ ldr lr, [pc, #296] @ 2e04e4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -261326,40 +261326,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e0500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e03f4 │ │ │ │ ldr r0, [pc, #56] @ 2e0504 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e03f4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r2, r4, asr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r2, r4, lsr #32 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq sl, [r2], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r8, lsr #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, r0, lsl r1 │ │ │ │ - subseq sp, r3, r4, lsr r1 │ │ │ │ + subseq sp, r3, r0, lsl #2 │ │ │ │ + subseq sp, r3, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -261409,15 +261409,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 2e069c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e0670 │ │ │ │ ldr r3, [pc, #632] @ 2e0878 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0670 │ │ │ │ @@ -261434,22 +261434,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e0884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [pc, #528] @ 2e0888 │ │ │ │ ldr r3, [pc, #492] @ 2e0868 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -261491,22 +261491,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2e0894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e05b8 │ │ │ │ ldr r1, [pc, #300] @ 2e088c │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e0810 │ │ │ │ ldr r1, [pc, #264] @ 2e087c │ │ │ │ @@ -261524,26 +261524,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 2e0898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0804 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e05f0 │ │ │ │ @@ -261555,43 +261555,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e06dc │ │ │ │ b 2e05f8 │ │ │ │ ldr r0, [pc, #108] @ 2e089c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e07e8 │ │ │ │ ldr r0, [pc, #92] @ 2e08a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e05b8 │ │ │ │ ldr r0, [pc, #76] @ 2e08a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e0670 │ │ │ │ ldrsbeq sl, [r2], #-224 @ 0xffffff20 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq sl, [r2], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sl, r2, ip, lsr lr │ │ │ │ andeq r3, r0, r0, lsr #28 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, ip, lsr r0 │ │ │ │ + subseq sp, r3, ip, lsr #32 │ │ │ │ rsbseq sl, r2, r4, lsl #27 │ │ │ │ andeq r4, r0, r8, lsr r6 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - ldrheq ip, [r3], #-240 @ 0xffffff10 │ │ │ │ - subseq ip, r3, r8, asr #28 │ │ │ │ - subseq ip, r3, ip, lsr lr │ │ │ │ - subseq ip, r3, ip, ror #29 │ │ │ │ - subseq ip, r3, r0, lsl #29 │ │ │ │ + subseq ip, r3, r0, lsr #31 │ │ │ │ + subseq ip, r3, r8, lsr lr │ │ │ │ + subseq ip, r3, ip, lsr #28 │ │ │ │ + ldrsbeq ip, [r3], #-236 @ 0xffffff14 │ │ │ │ + subseq ip, r3, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 2e098c │ │ │ │ mov r7, r1 │ │ │ │ @@ -261641,17 +261641,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1e0ef8 │ │ │ │ - @ instruction: 0x0053ce90 │ │ │ │ - subseq ip, r3, r4, lsl #29 │ │ │ │ - subseq ip, r3, ip, lsl #29 │ │ │ │ + subseq ip, r3, r0, lsl #29 │ │ │ │ + subseq ip, r3, r4, ror lr │ │ │ │ + subseq ip, r3, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 2e0da0 │ │ │ │ ldr r3, [pc, #1008] @ 2e0da4 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -261793,24 +261793,24 @@ │ │ │ │ beq 2e0d30 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 2e0dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e0ad8 │ │ │ │ ldr r3, [pc, #444] @ 2e0ddc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0a40 │ │ │ │ ldr r3, [pc, #412] @ 2e0dd0 │ │ │ │ @@ -261827,25 +261827,25 @@ │ │ │ │ beq 2e0d54 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2e0de0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 2e0a40 │ │ │ │ ldr r3, [pc, #308] @ 2e0de4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0b38 │ │ │ │ @@ -261863,75 +261863,75 @@ │ │ │ │ beq 2e0d78 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 2e0de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e0b38 │ │ │ │ ldr r0, [pc, #180] @ 2e0dec │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e0ad8 │ │ │ │ ldr r0, [pc, #148] @ 2e0df0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 2e0a40 │ │ │ │ ldr r0, [pc, #116] @ 2e0df4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e0b38 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r2, r8, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r2, r0, lsr sl │ │ │ │ - subseq ip, r3, ip, lsl #27 │ │ │ │ - rsbeq r8, r5, r8, asr #3 │ │ │ │ - subseq ip, r3, r0, ror sp │ │ │ │ + subseq ip, r3, ip, ror sp │ │ │ │ + strheq r8, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq ip, r3, r0, ror #26 │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x0072a994 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r4, r0, r4, ror #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r3, ip, lsl #23 │ │ │ │ + subseq ip, r3, ip, ror fp │ │ │ │ muleq r0, r4, sp │ │ │ │ - subseq ip, r3, r4, ror ip │ │ │ │ + subseq ip, r3, r4, ror #24 │ │ │ │ andeq r2, r0, ip, lsr #13 │ │ │ │ - subseq ip, r3, r0, lsr fp │ │ │ │ - ldrheq ip, [r3], #-172 @ 0xffffff54 │ │ │ │ - subseq ip, r3, r8, lsl ip │ │ │ │ - subseq ip, r3, r0, lsr fp │ │ │ │ + subseq ip, r3, r0, lsr #22 │ │ │ │ + subseq ip, r3, ip, lsr #21 │ │ │ │ + subseq ip, r3, r8, lsl #24 │ │ │ │ + subseq ip, r3, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -261957,18 +261957,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2e0e88 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ rsbseq sl, r2, r8, lsr #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq ip, r3, r8, ror #22 │ │ │ │ + subseq ip, r3, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 2e1000 │ │ │ │ ldr ip, [pc, #348] @ 2e1004 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -262028,51 +262028,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e1024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e0ef0 │ │ │ │ ldr r0, [pc, #76] @ 2e1028 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e0ef0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r2, r8, asr r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r2, r0, asr #10 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sl, r2, r4, lsl #10 │ │ │ │ andeq r1, r0, r8, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ rsbeq r4, fp, r0, asr #23 │ │ │ │ - subseq ip, r3, r0, lsr sl │ │ │ │ - @ instruction: 0x0053ca90 │ │ │ │ + subseq ip, r3, r0, lsr #20 │ │ │ │ + subseq ip, r3, r0, lsl #21 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1150 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -262246,15 +262246,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2e13ec │ │ │ │ ldr r8, [pc, #480] @ 2e14dc │ │ │ │ mov r9, r4 │ │ │ │ b 2e132c │ │ │ │ - bl 645878 │ │ │ │ + bl 645870 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 2e1354 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -262344,45 +262344,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2e14fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e129c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e1500 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e129c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq sl, [r2], #-20 @ 0xffffffec @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r2, r8, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbseq sl, r2, r0, asr r0 │ │ │ │ - bl 7e18f4 │ │ │ │ + bl 7e18f4 │ │ │ │ rsbseq sl, r2, r8 │ │ │ │ andeq r3, r0, r8, ror #8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r3, r4, lsr r6 │ │ │ │ - subseq ip, r3, r4, asr r6 │ │ │ │ + subseq ip, r3, r4, lsr #12 │ │ │ │ + subseq ip, r3, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 2e182c │ │ │ │ ldr r3, [pc, #784] @ 2e1830 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -262472,40 +262472,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 2e183c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e177c │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 441180 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 2e1568 │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6462fc │ │ │ │ + bl 6462f4 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2e1710 │ │ │ │ cmp r0, #1 │ │ │ │ beq 2e1750 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 6463a8 │ │ │ │ + bl 6463a0 │ │ │ │ b 2e155c │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -262557,44 +262557,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e184c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 2e1684 │ │ │ │ ldr r0, [pc, #64] @ 2e1850 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 2e1684 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r2, r0, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r9, [r2], #-228 @ 0xffffff1c @ │ │ │ │ rsbseq r9, r2, ip, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r3, r4, asr #6 │ │ │ │ - subseq ip, r3, r4, ror r3 │ │ │ │ + subseq ip, r3, r4, lsr r3 │ │ │ │ + subseq ip, r3, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 2e19a8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -262614,15 +262614,15 @@ │ │ │ │ beq 2e18c4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 550450 │ │ │ │ + bl 550448 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -262634,15 +262634,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 54fe70 │ │ │ │ + bl 54fe68 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -262668,15 +262668,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 550450 │ │ │ │ + bl 550448 │ │ │ │ str r7, [r4] │ │ │ │ b 2e1948 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r2, r8, lsl #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r2, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -262740,15 +262740,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 550450 │ │ │ │ + bl 550448 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 2e1a40 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -262774,15 +262774,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 550450 │ │ │ │ + bl 550448 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 2e1a48 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -262799,23 +262799,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 2e1a30 │ │ │ │ ldr r0, [pc, #416] @ 2e1d38 │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e1a4c │ │ │ │ ldr r0, [pc, #388] @ 2e1d3c │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 2e1ba8 │ │ │ │ ldr r3, [pc, #364] @ 2e1d40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1a30 │ │ │ │ ldr r3, [pc, #348] @ 2e1d44 │ │ │ │ @@ -262836,23 +262836,23 @@ │ │ │ │ beq 2e1cf4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 2e1d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e1a30 │ │ │ │ ldr r3, [pc, #216] @ 2e1d40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1a48 │ │ │ │ ldr r3, [pc, #216] @ 2e1d54 │ │ │ │ @@ -262873,52 +262873,52 @@ │ │ │ │ beq 2e1d0c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e1d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e1a48 │ │ │ │ ldr r0, [pc, #96] @ 2e1d5c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e1a30 │ │ │ │ ldr r0, [pc, #76] @ 2e1d60 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e1a48 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r2, r8, lsr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r9, [r2], #-156 @ 0xffffff64 @ │ │ │ │ rsbseq r9, r2, r8, lsr #19 │ │ │ │ - subseq ip, r3, r0, lsr #32 │ │ │ │ - ldrsheq ip, [r3], #-0 │ │ │ │ + subseq ip, r3, r0, lsl r0 │ │ │ │ + subseq ip, r3, r0, ror #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r3, ip, lsr #31 │ │ │ │ + @ instruction: 0x0053bf9c │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - subseq ip, r3, r0, lsl r0 │ │ │ │ - subseq fp, r3, ip, asr pc │ │ │ │ - subseq ip, r3, r0, asr #32 │ │ │ │ + subseq ip, r3, r0 │ │ │ │ + subseq fp, r3, ip, asr #30 │ │ │ │ + subseq ip, r3, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 2e25b0 │ │ │ │ @@ -262968,15 +262968,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 2e25c4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 2e25c8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #1912] @ 2e25cc │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -263003,15 +263003,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 54fe70 │ │ │ │ + bl 54fe68 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 2e24d8 │ │ │ │ @@ -263060,15 +263060,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 550450 │ │ │ │ + bl 550448 │ │ │ │ ldr r2, [pc, #1552] @ 2e25d4 │ │ │ │ ldr r3, [pc, #1516] @ 2e25b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263219,24 +263219,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 2e25e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 2e1f94 │ │ │ │ ldr r3, [pc, #892] @ 2e25e8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -263256,24 +263256,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 2e25ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 2e1e80 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -263300,26 +263300,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 2e25f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mvn r4, #0 │ │ │ │ b 2e1fbc │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e1e80 │ │ │ │ b 2e2318 │ │ │ │ ldr r1, [pc, #564] @ 2e25f8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -263345,53 +263345,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 2e25fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 2e1f94 │ │ │ │ ldr r0, [pc, #392] @ 2e2600 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e22f0 │ │ │ │ ldr r0, [pc, #376] @ 2e2604 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 2e1f94 │ │ │ │ ldr r0, [pc, #332] @ 2e2608 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 2e1f94 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -263419,64 +263419,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2e2610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e23a8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 2e2614 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e23a8 │ │ │ │ ldr r0, [pc, #120] @ 2e2618 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e23a8 │ │ │ │ rsbseq r9, r2, r8, ror r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r2, ip, lsr r6 │ │ │ │ - ldrdeq r6, [r5], #-212 @ 0xffffff2c @ │ │ │ │ - subseq r1, r6, r0, lsr #24 │ │ │ │ - subseq r6, r2, r0, lsl #26 │ │ │ │ + rsbeq r6, r5, r4, asr #27 │ │ │ │ + subseq r1, r6, r0, lsl ip │ │ │ │ + ldrsheq r6, [r2], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ rsbseq r9, r2, r8, lsr r4 │ │ │ │ @ instruction: 0x00003bb8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq fp, [r3], #-204 @ 0xffffff34 │ │ │ │ + subseq fp, r3, ip, asr #25 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - ldrheq fp, [r3], #-172 @ 0xffffff54 │ │ │ │ + subseq fp, r3, ip, lsr #21 │ │ │ │ andeq r4, r0, r0, ror #18 │ │ │ │ - subseq fp, r3, r8, asr sl │ │ │ │ + subseq fp, r3, r8, asr #20 │ │ │ │ andeq r1, r0, ip, asr #22 │ │ │ │ - subseq fp, r3, r0, ror fp │ │ │ │ - subseq fp, r3, ip, asr r9 │ │ │ │ - subseq fp, r3, r0, lsr #23 │ │ │ │ - subseq fp, r3, r8, asr #21 │ │ │ │ + subseq fp, r3, r0, ror #22 │ │ │ │ + subseq fp, r3, ip, asr #18 │ │ │ │ + @ instruction: 0x0053bb90 │ │ │ │ + ldrheq fp, [r3], #-168 @ 0xffffff58 │ │ │ │ andeq r3, r0, r8, asr #9 │ │ │ │ - subseq fp, r3, r4, lsr r9 │ │ │ │ - subseq fp, r3, ip, asr #17 │ │ │ │ - subseq fp, r3, r0, asr r9 │ │ │ │ + subseq fp, r3, r4, lsr #18 │ │ │ │ + ldrheq fp, [r3], #-140 @ 0xffffff74 │ │ │ │ + subseq fp, r3, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -263544,33 +263544,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 2e2860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 2e26ac │ │ │ │ ldr r0, [pc, #228] @ 2e2864 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 2e26ac │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 2e26ac │ │ │ │ ldr r3, [pc, #184] @ 2e2868 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -263590,43 +263590,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e286c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e26ac │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 2e2870 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e26ac │ │ │ │ rsbseq r8, r2, r4, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, r2, ip, ror sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r2, r8, asr #26 │ │ │ │ andeq r4, r0, r0, asr #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r3, r4, asr #19 │ │ │ │ - ldrsheq fp, [r3], #-148 @ 0xffffff6c │ │ │ │ + ldrheq fp, [r3], #-148 @ 0xffffff6c │ │ │ │ + subseq fp, r3, r4, ror #19 │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ - subseq fp, r3, r0, lsl #17 │ │ │ │ - ldrheq fp, [r3], #-136 @ 0xffffff78 │ │ │ │ + subseq fp, r3, r0, ror r8 │ │ │ │ + subseq fp, r3, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -263815,30 +263815,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2e2d5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e2a24 │ │ │ │ ldr r1, [pc, #400] @ 2e2d60 │ │ │ │ ldr r3, [pc, #344] @ 2e2d2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -263917,46 +263917,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e2a24 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r2, ip, asr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, r2, r0, lsr fp │ │ │ │ - subseq fp, r3, r8, asr #15 │ │ │ │ - ldrsheq r6, [r6], #-104 @ 0xffffff98 │ │ │ │ + ldrheq fp, [r3], #-120 @ 0xffffff88 │ │ │ │ + subseq r6, r6, r8, ror #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r2, ip, asr r9 │ │ │ │ - subseq r8, ip, r4, asr #15 │ │ │ │ - subseq r6, r6, r8, lsl #12 │ │ │ │ + ldrheq r8, [ip], #-116 @ 0xffffff8c │ │ │ │ + ldrsheq r6, [r6], #-88 @ 0xffffffa8 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq pc, r4, r4, lsr #28 │ │ │ │ + subseq pc, r4, r4, lsl lr @ │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r3, ip, lsl r6 │ │ │ │ + subseq fp, r3, ip, lsl #12 │ │ │ │ rsbseq r8, r2, ip, lsr #16 │ │ │ │ - subseq r8, ip, r4, lsr #13 │ │ │ │ - ldrheq fp, [r3], #-92 @ 0xffffffa4 │ │ │ │ - subseq r8, ip, r8, lsl #13 │ │ │ │ - subseq fp, r3, r0, lsr #11 │ │ │ │ - subseq r8, ip, r8, lsr r6 │ │ │ │ - subseq r6, r6, ip, ror r4 │ │ │ │ - subseq fp, r3, r8, lsr r5 │ │ │ │ - subseq fp, r3, ip, lsr r5 │ │ │ │ - subseq fp, r3, r4, lsr #10 │ │ │ │ - subseq r6, r6, r4, asr r4 │ │ │ │ - subseq fp, r3, r0, lsl r5 │ │ │ │ - subseq fp, r3, r4, lsl r5 │ │ │ │ - subseq fp, sl, ip, asr sp │ │ │ │ + @ instruction: 0x005c8694 │ │ │ │ + subseq fp, r3, ip, lsr #11 │ │ │ │ + subseq r8, ip, r8, ror r6 │ │ │ │ + @ instruction: 0x0053b590 │ │ │ │ + subseq r8, ip, r8, lsr #12 │ │ │ │ + subseq r6, r6, ip, ror #8 │ │ │ │ + subseq fp, r3, r8, lsr #10 │ │ │ │ + subseq fp, r3, ip, lsr #10 │ │ │ │ subseq fp, r3, r4, lsl r5 │ │ │ │ + subseq r6, r6, r4, asr #8 │ │ │ │ + subseq fp, r3, r0, lsl #10 │ │ │ │ + subseq fp, r3, r4, lsl #10 │ │ │ │ + subseq fp, sl, ip, asr #26 │ │ │ │ + subseq fp, r3, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 2e2fb4 │ │ │ │ ldr r3, [pc, #512] @ 2e2fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -264065,42 +264065,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2e2fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e2e8c │ │ │ │ ldr r0, [pc, #60] @ 2e2fd8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e2e8c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r2, r8, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, r2, ip, ror #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r2, r4, ror #10 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r3, r4, ror #5 │ │ │ │ - subseq fp, r3, r4, lsl #6 │ │ │ │ + ldrsbeq fp, [r3], #-36 @ 0xffffffdc │ │ │ │ + ldrsheq fp, [r3], #-36 @ 0xffffffdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 2e31c4 │ │ │ │ ldr r1, [pc, #464] @ 2e31c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -264161,28 +264161,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 2e31d8 │ │ │ │ ldr r0, [pc, #256] @ 2e31dc │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ ldr r2, [pc, #232] @ 2e31e0 │ │ │ │ ldr r3, [pc, #204] @ 2e31c8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e31c0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7df5fc │ │ │ │ + b 7df5f4 │ │ │ │ ldr r3, [pc, #184] @ 2e31e4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e302c │ │ │ │ ldr r3, [pc, #168] @ 2e31e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264199,43 +264199,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e31f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e302c │ │ │ │ ldr r0, [pc, #68] @ 2e31f4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e302c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r2, r8, lsl #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, r2, r8, ror #7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r2, r4, ror r3 │ │ │ │ - subseq fp, r3, r8, asr #4 │ │ │ │ + subseq fp, r3, r8, lsr r2 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ rsbseq r8, r2, r4, lsl #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r3, ip, lsr #2 │ │ │ │ - subseq fp, r3, ip, asr #2 │ │ │ │ + subseq fp, r3, ip, lsl r1 │ │ │ │ + subseq fp, r3, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -264330,15 +264330,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 54fe70 │ │ │ │ + bl 54fe68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 2e37cc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -264361,15 +264361,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 550450 │ │ │ │ + bl 550448 │ │ │ │ b 2e3298 │ │ │ │ ldr r2, [pc, #3472] @ 2e41ac │ │ │ │ ldr r3, [pc, #3456] @ 2e41a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -264435,15 +264435,15 @@ │ │ │ │ beq 2e33e8 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 2e41b0 │ │ │ │ ldr r0, [pc, #3208] @ 2e41b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e33e8 │ │ │ │ ldr r3, [pc, #3172] @ 2e41a8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3298 │ │ │ │ @@ -264465,24 +264465,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 2e41bc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3298 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 2e0e8c │ │ │ │ ldr r3, [pc, #2996] @ 2e41a8 │ │ │ │ @@ -264510,27 +264510,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 2e41c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e33e8 │ │ │ │ ldr r3, [pc, #2824] @ 2e41a8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3298 │ │ │ │ @@ -264551,15 +264551,15 @@ │ │ │ │ beq 2e4184 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 2e41cc │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e35bc │ │ │ │ ldr r3, [pc, #2696] @ 2e41a8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264583,15 +264583,15 @@ │ │ │ │ beq 2e44bc │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 2e41d4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e35bc │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3bc4 │ │ │ │ @@ -264630,15 +264630,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 2e41dc │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e35bc │ │ │ │ ldr r3, [pc, #2436] @ 2e41e0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -264674,29 +264674,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 2e41e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e33e8 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 2e34d4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -264770,29 +264770,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 2e41f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e33e8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e33e8 │ │ │ │ ldr r2, [pc, #1836] @ 2e41f4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -264818,29 +264818,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 2e41f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e33e8 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 2e08a8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -265066,27 +265066,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2e4204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3d50 │ │ │ │ b 2e3d7c │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -265098,15 +265098,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 2e4208 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e33e8 │ │ │ │ ldr r3, [pc, #620] @ 2e420c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4694 │ │ │ │ @@ -265125,30 +265125,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 2e4210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3e98 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -265188,15 +265188,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -265207,97 +265207,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2e4218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3e98 │ │ │ │ ldr r0, [pc, #200] @ 2e421c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3298 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 2e4220 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e33e8 │ │ │ │ ldr r0, [pc, #152] @ 2e4224 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3298 │ │ │ │ ldrsbeq r8, [r2], #-16 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, r2, r0, asr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, r2, r0, ror #31 │ │ │ │ - @ instruction: 0x0065569c │ │ │ │ - ldrsbeq fp, [r3], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq r5, r5, ip, lsl #13 │ │ │ │ + subseq fp, r3, r0, asr #5 │ │ │ │ andeq r3, r0, r0, asr r5 │ │ │ │ - subseq sl, r3, r0, lsl #27 │ │ │ │ + subseq sl, r3, r0, ror sp │ │ │ │ andeq r3, r0, r4, lsr #15 │ │ │ │ - ldrsbeq sl, [r3], #-232 @ 0xffffff18 │ │ │ │ + subseq sl, r3, r8, asr #29 │ │ │ │ andeq r3, r0, r8, lsl #16 │ │ │ │ - subseq sl, r3, r4, lsr sp │ │ │ │ + subseq sl, r3, r4, lsr #26 │ │ │ │ andeq r1, r0, r0, asr #21 │ │ │ │ - subseq sl, r3, ip, lsl #24 │ │ │ │ + ldrsheq sl, [r3], #-188 @ 0xffffff44 │ │ │ │ andeq r1, r0, ip, ror #28 │ │ │ │ - subseq sl, r3, r4, lsl #25 │ │ │ │ + subseq sl, r3, r4, ror ip │ │ │ │ muleq r0, r0, lr │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subseq fp, r3, r4, ror #10 │ │ │ │ + subseq fp, r3, r4, asr r5 │ │ │ │ strheq r2, [r0], -r0 │ │ │ │ - subseq sl, r3, r0, asr #23 │ │ │ │ + ldrheq sl, [r3], #-176 @ 0xffffff50 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sl, r3, r4, asr #23 │ │ │ │ + ldrheq sl, [r3], #-180 @ 0xffffff4c │ │ │ │ andeq r3, r0, r8, asr #31 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - subseq sl, r3, r0, ror #17 │ │ │ │ - subseq sl, r3, r4, ror #30 │ │ │ │ + ldrsbeq sl, [r3], #-128 @ 0xffffff80 │ │ │ │ + subseq sl, r3, r4, asr pc │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - subseq sl, r3, ip, asr ip │ │ │ │ + subseq sl, r3, ip, asr #24 │ │ │ │ andeq r4, r0, r0, ror #12 │ │ │ │ - subseq sl, r3, r4, lsr ip │ │ │ │ - subseq sl, r3, ip, lsl r2 │ │ │ │ - subseq sl, r3, ip, asr #8 │ │ │ │ - subseq sl, r3, r4, lsl #6 │ │ │ │ + subseq sl, r3, r4, lsr #24 │ │ │ │ + subseq sl, r3, ip, lsl #4 │ │ │ │ + subseq sl, r3, ip, lsr r4 │ │ │ │ + ldrsheq sl, [r3], #-36 @ 0xffffffdc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subseq sl, r3, r0, asr #16 │ │ │ │ + subseq sl, r3, r0, lsr r8 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq sl, r3, r8, asr #13 │ │ │ │ - subseq sl, r3, r4, asr r8 │ │ │ │ - subseq sl, r3, r8, asr r1 │ │ │ │ - subseq r9, r3, r4, lsr pc │ │ │ │ - subseq sl, r3, r4, asr #32 │ │ │ │ + ldrheq sl, [r3], #-104 @ 0xffffff98 │ │ │ │ + subseq sl, r3, r4, asr #16 │ │ │ │ + subseq sl, r3, r8, asr #2 │ │ │ │ + subseq r9, r3, r4, lsr #30 │ │ │ │ + subseq sl, r3, r4, lsr r0 │ │ │ │ andeq r2, r0, r4, asr #11 │ │ │ │ - subseq sl, r3, r4, ror #6 │ │ │ │ + subseq sl, r3, r4, asr r3 │ │ │ │ andeq r4, r0, r4, lsl #15 │ │ │ │ - subseq sl, r3, r4, lsl #7 │ │ │ │ - subseq sl, r3, r8, rrx │ │ │ │ - subseq sl, r3, ip, lsl r1 │ │ │ │ - ldrheq sl, [r3], #-28 @ 0xffffffe4 │ │ │ │ - subseq sl, r3, r0, lsl r4 │ │ │ │ + subseq sl, r3, r4, ror r3 │ │ │ │ + subseq sl, r3, r8, asr r0 │ │ │ │ + subseq sl, r3, ip, lsl #2 │ │ │ │ + subseq sl, r3, ip, lsr #3 │ │ │ │ + subseq sl, r3, r0, lsl #8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r3, ip, lsl #13 │ │ │ │ - subseq sl, r3, r8, lsr #8 │ │ │ │ - subseq sl, r3, ip, lsr r5 │ │ │ │ - subseq sl, r3, r0, ror r6 │ │ │ │ - subseq sl, r3, r4, asr r1 │ │ │ │ - subseq sl, r3, r8, lsl #4 │ │ │ │ - subseq sl, r3, r4, lsl #11 │ │ │ │ - subseq r9, r3, r8, asr #27 │ │ │ │ + subseq sl, r3, ip, ror r6 │ │ │ │ + subseq sl, r3, r8, lsl r4 │ │ │ │ + subseq sl, r3, ip, lsr #10 │ │ │ │ + subseq sl, r3, r0, ror #12 │ │ │ │ + subseq sl, r3, r4, asr #2 │ │ │ │ + ldrsheq sl, [r3], #-24 @ 0xffffffe8 │ │ │ │ + subseq sl, r3, r4, ror r5 │ │ │ │ + ldrheq r9, [r3], #-216 @ 0xffffff28 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3ddc │ │ │ │ ldr r3, [pc, #-128] @ 2e4228 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -265318,26 +265318,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 2e422c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3ddc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3ddc │ │ │ │ ldr r3, [pc, #-284] @ 2e4230 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -265359,33 +265359,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 2e4234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3dcc │ │ │ │ ldr r0, [pc, #-424] @ 2e4238 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -265416,38 +265416,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 2e423c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3b8c │ │ │ │ ldr r0, [pc, #-644] @ 2e4240 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3298 │ │ │ │ ldr r0, [pc, #-664] @ 2e4244 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3298 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e450c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -265473,26 +265473,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 2e424c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3d8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3d9c │ │ │ │ ldr r3, [pc, #-872] @ 2e4250 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -265514,46 +265514,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 2e4254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3dbc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 2e3dcc │ │ │ │ b 2e4344 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 2e4258 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e33e8 │ │ │ │ ldr r0, [pc, #-1060] @ 2e425c │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e33e8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -265566,22 +265566,22 @@ │ │ │ │ b 2e407c │ │ │ │ ldr r0, [pc, #-1136] @ 2e4260 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3f44 │ │ │ │ ldr r0, [pc, #-1164] @ 2e4264 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3dcc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 2e3ddc │ │ │ │ b 2e42a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -265603,81 +265603,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 2e4270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3c68 │ │ │ │ ldr r0, [pc, #-1336] @ 2e4274 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3ddc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 2e4278 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e403c │ │ │ │ ldr r0, [pc, #-1392] @ 2e427c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3c68 │ │ │ │ ldr r0, [pc, #-1416] @ 2e4280 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3d8c │ │ │ │ ldr r0, [pc, #-1440] @ 2e4284 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3dbc │ │ │ │ ldr r0, [pc, #-1464] @ 2e4288 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3e98 │ │ │ │ ldr r0, [pc, #-1508] @ 2e428c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e3b8c │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e4ad8 │ │ │ │ @@ -265810,41 +265810,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 2e4a54 │ │ │ │ ldr r0, [pc, #72] @ 2e4af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 2e4a54 │ │ │ │ ldr r0, [pc, #60] @ 2e4afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 2e4a54 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e31f8 │ │ │ │ b 2e4a2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x0053a498 │ │ │ │ - ldrsbeq sl, [r3], #-72 @ 0xffffffb8 │ │ │ │ + subseq sl, r3, r8, lsl #9 │ │ │ │ + subseq sl, r3, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 2e31f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -265933,25 +265933,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 2e5208 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4bf0 │ │ │ │ ldr r3, [pc, #1328] @ 2e520c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -265969,25 +265969,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 2e5210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e4bf0 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 2e4c38 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 2e4c38 │ │ │ │ @@ -266043,28 +266043,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 2e5220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e4cc8 │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 2e4df0 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 2e4df0 │ │ │ │ @@ -266124,26 +266124,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 2e522c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4df0 │ │ │ │ ldr r3, [pc, #596] @ 2e5230 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -266162,61 +266162,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 2e5234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4cc8 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4cd4 │ │ │ │ ldr r0, [pc, #452] @ 2e5238 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e4bf0 │ │ │ │ ldr r0, [pc, #424] @ 2e523c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e4cc8 │ │ │ │ ldr r0, [pc, #400] @ 2e5240 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e5058 │ │ │ │ ldr r0, [pc, #372] @ 2e5244 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e4cc8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 2e4dfc │ │ │ │ cmp r7, #0 │ │ │ │ beq 2e4bf0 │ │ │ │ ldr r3, [pc, #316] @ 2e5248 │ │ │ │ @@ -266235,15 +266235,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 2e524c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e4fc8 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4c44 │ │ │ │ ldr r3, [pc, #152] @ 2e5204 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266251,63 +266251,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2e5250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4c38 │ │ │ │ ldr r0, [pc, #136] @ 2e5254 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e51b8 │ │ │ │ rsbseq r6, r2, r4, lsr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00726890 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x006b0f90 │ │ │ │ - rsbeq r3, r5, r4, lsr #31 │ │ │ │ + @ instruction: 0x00653f94 │ │ │ │ rsbseq r6, r2, r4, lsl #16 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq sl, [r3], #-60 @ 0xffffffc4 │ │ │ │ + subseq sl, r3, ip, asr #7 │ │ │ │ andeq r4, r0, r4, lsl #11 │ │ │ │ - subseq sl, r3, ip, lsr #11 │ │ │ │ + @ instruction: 0x0053a59c │ │ │ │ rsbeq r0, fp, ip, ror sp │ │ │ │ - rsbeq r3, r5, r9, lsl #27 │ │ │ │ + rsbeq r3, r5, r9, ror sp │ │ │ │ andeq r1, r0, ip, lsr #23 │ │ │ │ - subseq sl, r3, ip, asr r3 │ │ │ │ + subseq sl, r3, ip, asr #6 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #31 │ │ │ │ - subseq sl, r3, r4, ror r1 │ │ │ │ + subseq sl, r3, r4, ror #2 │ │ │ │ andeq r1, r0, r4, asr r4 │ │ │ │ - subseq sl, r3, r0, lsr #4 │ │ │ │ - subseq sl, r3, r4, asr #5 │ │ │ │ - subseq sl, r3, ip, asr r0 │ │ │ │ - subseq sl, r3, ip, lsl #4 │ │ │ │ - subseq sl, r3, r4, asr r1 │ │ │ │ - andeq r3, r0, ip, ror #14 │ │ │ │ + subseq sl, r3, r0, lsl r2 │ │ │ │ + ldrheq sl, [r3], #-36 @ 0xffffffdc │ │ │ │ subseq sl, r3, ip, asr #32 │ │ │ │ - subseq r9, r3, r8, lsr lr │ │ │ │ - subseq r9, r3, ip, ror lr │ │ │ │ + ldrsheq sl, [r3], #-28 @ 0xffffffe4 │ │ │ │ + subseq sl, r3, r4, asr #2 │ │ │ │ + andeq r3, r0, ip, ror #14 │ │ │ │ + subseq sl, r3, ip, lsr r0 │ │ │ │ + subseq r9, r3, r8, lsr #28 │ │ │ │ + subseq r9, r3, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 2e5464 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 2e5468 │ │ │ │ @@ -266394,28 +266394,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2e5484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e52f4 │ │ │ │ ldr r3, [pc, #116] @ 2e5488 │ │ │ │ ldr ip, [pc, #116] @ 2e548c │ │ │ │ ldr r1, [pc, #116] @ 2e5490 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 2e5494 │ │ │ │ @@ -266428,31 +266428,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e52f4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r2, r8, lsl #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r2, r8, asr #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r6, r2, r0, lsl #2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r3, r4, lsl #31 │ │ │ │ - rsbeq r3, r5, ip, lsr #15 │ │ │ │ - subseq r9, r3, ip, asr pc │ │ │ │ - subseq r8, r3, ip, asr #6 │ │ │ │ + subseq r9, r3, r4, ror pc │ │ │ │ + @ instruction: 0x0065379c │ │ │ │ + subseq r9, r3, ip, asr #30 │ │ │ │ + subseq r8, r3, ip, lsr r3 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - subseq r9, r3, r4, lsl #31 │ │ │ │ + subseq r9, r3, r4, ror pc │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -266488,37 +266488,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #76] @ 2e5598 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ rsbeq r0, fp, r8, lsl #12 │ │ │ │ - ldrsbeq r9, [r3], #-232 @ 0xffffff18 │ │ │ │ - ldrheq r9, [r3], #-228 @ 0xffffff1c │ │ │ │ + subseq r9, r3, r8, asr #29 │ │ │ │ + subseq r9, r3, r4, lsr #29 │ │ │ │ │ │ │ │ 002e559c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -266556,15 +266556,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 2e561c │ │ │ │ ldr r0, [pc, #212] @ 2e5718 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 584df8 │ │ │ │ + bl 584df0 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 2e56e0 │ │ │ │ ldr sl, [pc, #184] @ 2e571c │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -266611,17 +266611,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ rsbeq r0, fp, r4, asr #9 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbeq r3, r5, r8, asr #9 │ │ │ │ - subseq r8, r3, ip, rrx │ │ │ │ - subseq r9, r3, r8, lsl #26 │ │ │ │ + strheq r3, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq r8, r3, ip, asr r0 │ │ │ │ + ldrsheq r9, [r3], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 002e5734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -266635,15 +266635,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 2edc74 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 2edc74 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 2e575c │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e1348 │ │ │ │ @@ -266727,39 +266727,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2e5940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e57ec │ │ │ │ ldr r0, [pc, #52] @ 2e5944 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e57ec │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r2, r8, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r2, r8, lsr #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, r2, r8, lsr #23 │ │ │ │ andeq r4, r0, r8, lsr #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r3, r4, lsr #22 │ │ │ │ - subseq r9, r3, r0, asr #22 │ │ │ │ + subseq r9, r3, r4, lsl fp │ │ │ │ + subseq r9, r3, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 2e62a4 │ │ │ │ ldr r1, [pc, #2372] @ 2e62a8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -266839,15 +266839,15 @@ │ │ │ │ bne 2e5e64 │ │ │ │ ldr r0, [pc, #2096] @ 2e62c4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r2, [pc, #2072] @ 2e62c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266870,28 +266870,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 2e62d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e5a14 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 2e59f0 │ │ │ │ @@ -266961,25 +266961,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 2e62ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e59ac │ │ │ │ mov r0, r7 │ │ │ │ bl 2e579c │ │ │ │ b 2e5c24 │ │ │ │ ldr r3, [pc, #1568] @ 2e62f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -266998,27 +266998,27 @@ │ │ │ │ beq 2e6154 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 2e62f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [pc, #1436] @ 2e62f8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 2e617c │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -267145,21 +267145,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r0, [pc, #936] @ 2e6320 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e5a08 │ │ │ │ ldr r3, [pc, #912] @ 2e6324 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5a14 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -267174,34 +267174,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 2e6328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e5a14 │ │ │ │ ldr r0, [pc, #780] @ 2e632c │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e59ac │ │ │ │ ldr r3, [pc, #756] @ 2e6330 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 2e6054 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -267227,75 +267227,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e6338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e5f18 │ │ │ │ ldr r0, [pc, #584] @ 2e633c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e5a14 │ │ │ │ ldr r0, [pc, #544] @ 2e6340 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e5a14 │ │ │ │ tst r9, #15 │ │ │ │ bne 2e5dd8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 2e1230 │ │ │ │ b 2e5dd8 │ │ │ │ ldr r0, [pc, #488] @ 2e6344 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e5d54 │ │ │ │ bl 2e1190 │ │ │ │ b 2e5e40 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e6060 │ │ │ │ b 2e5f18 │ │ │ │ ldr r0, [pc, #436] @ 2e6348 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e5f18 │ │ │ │ ldr r2, [pc, #260] @ 2e62b8 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 2e634c │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -267306,15 +267306,15 @@ │ │ │ │ beq 2e61f4 │ │ │ │ ldr r0, [pc, #368] @ 2e6350 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5a14 │ │ │ │ ldr r3, [pc, #332] @ 2e6354 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -267331,81 +267331,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2e6358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e5abc │ │ │ │ ldr r0, [pc, #208] @ 2e635c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e5abc │ │ │ │ @ instruction: 0x00725a9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r2, r4, lsl #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x00653198 │ │ │ │ + rsbeq r3, r5, r8, lsl #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbseq r5, r2, r0, ror #19 │ │ │ │ rsbseq r5, r2, ip, lsl #19 │ │ │ │ - subseq r9, r3, ip, asr sl │ │ │ │ + subseq r9, r3, ip, asr #20 │ │ │ │ rsbeq r0, fp, ip, ror r0 │ │ │ │ andeq r1, r0, ip, lsl #17 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r9, [r3], #-160 @ 0xffffff60 │ │ │ │ + subseq r9, r3, r0, asr #21 │ │ │ │ rsbeq pc, sl, r4, lsl #31 │ │ │ │ - rsbeq r2, r5, r2, lsr #31 │ │ │ │ - subseq r6, r6, r4, ror sl │ │ │ │ - subseq r9, r3, r8, asr #16 │ │ │ │ + @ instruction: 0x00652f92 │ │ │ │ + subseq r6, r6, r4, ror #20 │ │ │ │ + subseq r9, r3, r8, lsr r8 │ │ │ │ andeq r4, r0, r0, lsl r7 │ │ │ │ - subseq r9, r3, r4, asr #15 │ │ │ │ + ldrheq r9, [r3], #-116 @ 0xffffff8c │ │ │ │ andeq r3, r0, r4, lsr r4 │ │ │ │ - subseq r9, r3, r8, ror #18 │ │ │ │ - rsbeq r2, r5, r0, lsr lr │ │ │ │ + subseq r9, r3, r8, asr r9 │ │ │ │ + rsbeq r2, r5, r0, lsr #28 │ │ │ │ rsbseq r5, r2, r4, ror r6 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ ldrheq r5, [r2], #-84 @ 0xffffffac @ │ │ │ │ rsbseq r5, r2, r8, asr r5 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ rsbseq r5, r2, r0, lsl r5 │ │ │ │ rsbseq r5, r2, ip, asr #9 │ │ │ │ - ldrheq r9, [r3], #-128 @ 0xffffff80 │ │ │ │ - subseq r9, r3, r4, ror #17 │ │ │ │ + subseq r9, r3, r0, lsr #17 │ │ │ │ + ldrsbeq r9, [r3], #-132 @ 0xffffff7c │ │ │ │ andeq r3, r0, r4, asr sl │ │ │ │ - subseq r9, r3, ip, lsr #17 │ │ │ │ - @ instruction: 0x00539498 │ │ │ │ - rsbeq r2, r5, lr, ror #22 │ │ │ │ + @ instruction: 0x0053989c │ │ │ │ + subseq r9, r3, r8, lsl #9 │ │ │ │ + rsbeq r2, r5, lr, asr fp │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ - subseq r9, r3, r8, ror #12 │ │ │ │ - subseq r9, r3, r4, ror r5 │ │ │ │ - ldrsheq r9, [r3], #-112 @ 0xffffff90 │ │ │ │ - subseq r9, r3, r8, lsr #11 │ │ │ │ - subseq r9, r3, r4, lsl r6 │ │ │ │ + subseq r9, r3, r8, asr r6 │ │ │ │ + subseq r9, r3, r4, ror #10 │ │ │ │ + subseq r9, r3, r0, ror #15 │ │ │ │ + @ instruction: 0x00539598 │ │ │ │ + subseq r9, r3, r4, lsl #12 │ │ │ │ rsbeq pc, sl, ip, ror #18 │ │ │ │ - subseq r9, r3, ip, lsr r3 │ │ │ │ + subseq r9, r3, ip, lsr #6 │ │ │ │ andeq r1, r0, r4, lsr #18 │ │ │ │ - ldrsheq r9, [r3], #-44 @ 0xffffffd4 │ │ │ │ - subseq r9, r3, r4, asr #6 │ │ │ │ + subseq r9, r3, ip, ror #5 │ │ │ │ + subseq r9, r3, r4, lsr r3 │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 2e63b0 │ │ │ │ @@ -267464,15 +267464,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 2e6464 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq pc, sl, ip, lsl r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 2e6654 │ │ │ │ mov r8, r1 │ │ │ │ @@ -267488,30 +267488,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 2e6664 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 2e6668 │ │ │ │ ldr r1, [pc, #408] @ 2e666c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 2e559c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -267589,24 +267589,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 2e6674 │ │ │ │ ldr r0, [pc, #52] @ 2e6678 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r5, r0, lsl #15 │ │ │ │ + rsbeq r2, r5, r0, ror r7 │ │ │ │ rsbseq r4, r2, r0, ror pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r9, r3, ip, lsl r8 │ │ │ │ - subseq r9, r3, r4, lsl #16 │ │ │ │ - subseq r2, r2, r8, ror #12 │ │ │ │ - subseq lr, r9, r8, asr #1 │ │ │ │ + subseq r9, r3, ip, lsl #16 │ │ │ │ + ldrsheq r9, [r3], #-116 @ 0xffffff8c │ │ │ │ + subseq r2, r2, r8, asr r6 │ │ │ │ + ldrheq lr, [r9], #-8 │ │ │ │ rsbseq r4, r2, r4, lsl #28 │ │ │ │ - subseq r9, r3, r0, lsr #13 │ │ │ │ - subseq lr, r2, ip, lsr r9 │ │ │ │ + @ instruction: 0x00539690 │ │ │ │ + subseq lr, r2, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 2e6760 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -267614,25 +267614,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 2e6764 │ │ │ │ ldr r1, [pc, #188] @ 2e6768 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #168] @ 2e676c │ │ │ │ ldr r1, [pc, #168] @ 2e6770 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #136] @ 2e6774 │ │ │ │ ldr r3, [pc, #136] @ 2e6778 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 2e677c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -267644,31 +267644,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 2e6788 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r2, r5, ip, ror r5 │ │ │ │ - @ instruction: 0x00522490 │ │ │ │ - subseq sp, r9, ip, ror #29 │ │ │ │ - subseq lr, r2, r0, asr #3 │ │ │ │ - subseq r8, r2, r0, asr #1 │ │ │ │ + rsbeq r2, r5, ip, ror #10 │ │ │ │ + subseq r2, r2, r0, lsl #9 │ │ │ │ + ldrsbeq sp, [r9], #-236 @ 0xffffff14 │ │ │ │ + ldrheq lr, [r2], #-16 │ │ │ │ + ldrheq r8, [r2], #-0 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ rsbeq pc, sl, r4, lsl #13 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -267704,132 +267704,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 2e683c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e579c │ │ │ │ - rsbeq r2, r5, r4, lsl #8 │ │ │ │ - subseq r9, r3, r8, lsr #9 │ │ │ │ - subseq r9, r3, r0, asr #9 │ │ │ │ + strdeq r2, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x00539498 │ │ │ │ + ldrheq r9, [r3], #-64 @ 0xffffffc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 2e6898 │ │ │ │ ldr r2, [pc, #64] @ 2e689c │ │ │ │ ldr r1, [pc, #64] @ 2e68a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 34d14c │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2e5734 │ │ │ │ - strheq r2, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r9, r3, r4, asr r4 │ │ │ │ - subseq r9, r3, ip, ror #8 │ │ │ │ + rsbeq r2, r5, r0, lsr #7 │ │ │ │ + subseq r9, r3, r4, asr #8 │ │ │ │ + subseq r9, r3, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 2e6954 │ │ │ │ ldr r2, [pc, #152] @ 2e6958 │ │ │ │ ldr r1, [pc, #152] @ 2e695c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #120] @ 2e6960 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 584c2c │ │ │ │ + bl 584c24 │ │ │ │ ldr r2, [pc, #88] @ 2e6964 │ │ │ │ ldr r1, [pc, #88] @ 2e6968 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 2e54f8 │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r2, r5, ip, asr #6 │ │ │ │ - subseq r9, r3, ip, ror #7 │ │ │ │ - subseq r9, r3, r4, lsl #8 │ │ │ │ + rsbeq r2, r5, ip, lsr r3 │ │ │ │ + ldrsbeq r9, [r3], #-60 @ 0xffffffc4 │ │ │ │ + ldrsheq r9, [r3], #-52 @ 0xffffffcc │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - subseq r2, r2, ip, lsr #4 │ │ │ │ - subseq sp, r9, r8, lsl #25 │ │ │ │ + subseq r2, r2, ip, lsl r2 │ │ │ │ + subseq sp, r9, r8, ror ip │ │ │ │ ldr r0, [pc, #4] @ 2e6978 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq pc, sl, r0, ror r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2e69ec │ │ │ │ ldr r2, [pc, #88] @ 2e69f0 │ │ │ │ ldr r1, [pc, #88] @ 2e69f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e69cc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 44982c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, r5, r4, asr #5 │ │ │ │ - subseq r9, r3, ip, asr r3 │ │ │ │ - subseq r9, r3, r4, ror r3 │ │ │ │ + strheq r2, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + subseq r9, r3, ip, asr #6 │ │ │ │ + subseq r9, r3, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 2e6abc │ │ │ │ ldr r3, [pc, #172] @ 2e6ac0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -267873,15 +267873,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r2, r8, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r9, r3, r4, asr #5 │ │ │ │ + ldrheq r9, [r3], #-36 @ 0xffffffdc │ │ │ │ rsbseq r4, r2, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 2e6b40 │ │ │ │ ldr r2, [pc, #92] @ 2e6b44 │ │ │ │ @@ -267889,32 +267889,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 2e6b4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #64] @ 2e6b50 │ │ │ │ ldr r3, [pc, #64] @ 2e6b54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, r5, r8, ror r1 │ │ │ │ - subseq r2, r2, r0, asr #32 │ │ │ │ - subseq ip, r5, r4, ror #30 │ │ │ │ + rsbeq r2, r5, r8, ror #2 │ │ │ │ + subseq r2, r2, r0, lsr r0 │ │ │ │ + subseq ip, r5, r4, asr pc │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 002e6b58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -267924,27 +267924,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 2e6bb8 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x00539194 │ │ │ │ + subseq r9, r3, r4, lsl #3 │ │ │ │ │ │ │ │ 002e6bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -267953,50 +267953,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 2e6c60 │ │ │ │ ldr r0, [pc, #124] @ 2e6c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r1, [pc, #116] @ 2e6c74 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5802bc │ │ │ │ + bl 5802b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 644488 │ │ │ │ + bl 644480 │ │ │ │ ldr r3, [pc, #92] @ 2e6c78 │ │ │ │ ldr r1, [pc, #92] @ 2e6c7c │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a6164 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5821e8 │ │ │ │ + bl 5821e0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 2e6c80 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e6bf4 │ │ │ │ rsbseq r4, r2, r0, lsr #16 │ │ │ │ - subseq r9, r3, r4, lsr r1 │ │ │ │ - subseq ip, r5, r8, asr #27 │ │ │ │ + subseq r9, r3, r4, lsr #2 │ │ │ │ + ldrheq ip, [r5], #-216 @ 0xffffff28 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - subseq lr, fp, r8, ror #20 │ │ │ │ - subseq r9, r3, r8, asr #1 │ │ │ │ + subseq lr, fp, r8, asr sl │ │ │ │ + ldrheq r9, [r3], #-8 │ │ │ │ │ │ │ │ 002e6c84 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -268029,15 +268029,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e6d18 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq pc, sl, r4, lsl #2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 2f196c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -268048,25 +268048,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #108] @ 2e6dd8 │ │ │ │ ldr r1, [pc, #108] @ 2e6ddc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #76] @ 2e6de0 │ │ │ │ ldr ip, [pc, #76] @ 2e6de4 │ │ │ │ ldr r3, [pc, #76] @ 2e6de8 │ │ │ │ ldr r1, [pc, #76] @ 2e6dec │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -268074,23 +268074,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5809e0 │ │ │ │ - rsbeq r1, r5, ip, lsr #30 │ │ │ │ - subseq r1, r2, r8, ror #27 │ │ │ │ - subseq sp, r9, r8, asr #16 │ │ │ │ - subseq r8, r3, r4, asr #31 │ │ │ │ - ldrsbeq r8, [r3], #-252 @ 0xffffff04 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r1, r5, ip, lsl pc │ │ │ │ + ldrsbeq r1, [r2], #-216 @ 0xffffff28 │ │ │ │ + subseq sp, r9, r8, lsr r8 │ │ │ │ + ldrheq r8, [r3], #-244 @ 0xffffff0c │ │ │ │ + subseq r8, r3, ip, asr #31 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - subseq lr, fp, r8, ror #17 │ │ │ │ - ldrheq r8, [r3], #-248 @ 0xffffff08 │ │ │ │ + ldrsbeq lr, [fp], #-136 @ 0xffffff78 │ │ │ │ + subseq r8, r3, r8, lsr #31 │ │ │ │ rsbseq r9, r0, r0, lsl sp │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -268198,22 +268198,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 7de8ac │ │ │ │ + bl 7de8a4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 6454dc │ │ │ │ + b 6454d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -268229,15 +268229,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6458d4 │ │ │ │ + bl 6458cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -268271,25 +268271,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 2e712c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 2e712c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7db578 │ │ │ │ + bl 7db570 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e1348 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 2e710c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 7ef2fc │ │ │ │ + bl 7ef2f4 │ │ │ │ b 2e7084 │ │ │ │ ldr r3, [pc, #60] @ 2e7150 │ │ │ │ ldr r1, [pc, #60] @ 2e7154 │ │ │ │ ldr r0, [pc, #60] @ 2e7158 │ │ │ │ ldr r2, [pc, #60] @ 2e715c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -268300,21 +268300,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 2e7168 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r5, r0, ror #23 │ │ │ │ - subseq r8, r3, r4, asr #26 │ │ │ │ - subseq r8, r3, r0, asr sp │ │ │ │ + ldrdeq r1, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + subseq r8, r3, r4, lsr sp │ │ │ │ + subseq r8, r3, r0, asr #26 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbeq r1, r5, r4, asr #23 │ │ │ │ - subseq r8, r3, r4, ror #26 │ │ │ │ - subseq r8, r3, r8, ror sp │ │ │ │ + strheq r1, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + subseq r8, r3, r4, asr sp │ │ │ │ + subseq r8, r3, r8, ror #26 │ │ │ │ │ │ │ │ 002e716c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -268388,45 +268388,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2e731c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e71f0 │ │ │ │ ldr r0, [pc, #64] @ 2e7320 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e71f0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r2, ip, asr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r2, r8, asr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r2, r4, lsl #4 │ │ │ │ andeq r2, r0, r4, lsr #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r3, r0, lsr #24 │ │ │ │ - subseq r8, r3, ip, ror #24 │ │ │ │ + subseq r8, r3, r0, lsl ip │ │ │ │ + subseq r8, r3, ip, asr ip │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e733c │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e7354 │ │ │ │ mov r0, #0 │ │ │ │ @@ -268439,15 +268439,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 6465b4 │ │ │ │ + bl 6465ac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -268499,15 +268499,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 7e0510 │ │ │ │ + bl 7e0508 │ │ │ │ ldr r1, [pc, #192] @ 2e7528 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4cf274 │ │ │ │ b 2e73fc │ │ │ │ ldr r0, [pc, #176] @ 2e752c │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -268528,42 +268528,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e7538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e73e8 │ │ │ │ ldr r0, [pc, #56] @ 2e753c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e73e8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r2, r0, asr r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r2, ip, lsr #32 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq r3, [r2], #-248 @ 0xffffff08 @ │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r8, [r3], #-160 @ 0xffffff60 │ │ │ │ - ldrsheq r8, [r3], #-160 @ 0xffffff60 │ │ │ │ + subseq r8, r3, r0, lsr #21 │ │ │ │ + subseq r8, r3, r0, ror #21 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -268579,19 +268579,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 2e75ac │ │ │ │ ldr r0, [pc, #28] @ 2e75b0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7df5fc │ │ │ │ - subseq r8, r3, r8, lsr #21 │ │ │ │ + b 7df5f4 │ │ │ │ + @ instruction: 0x00538a98 │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -268663,16 +268663,16 @@ │ │ │ │ rsbseq r3, r2, r8, lsl #28 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, ip, asr #16 │ │ │ │ andeq r1, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x0065169c │ │ │ │ - subseq r8, r3, r0, ror #19 │ │ │ │ + rsbeq r1, r5, ip, lsl #13 │ │ │ │ + ldrsbeq r8, [r3], #-144 @ 0xffffff70 │ │ │ │ │ │ │ │ 002e76f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -268797,31 +268797,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2e7984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e775c │ │ │ │ ldr r0, [pc, #84] @ 2e7988 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e775c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r2, ip, ror #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, r2, ip, asr #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r2, ip, lsl #25 │ │ │ │ @@ -268831,16 +268831,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r4, r0, ip, asr #16 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ rsbseq r3, r2, r0, lsr #23 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r3, r8, asr r7 │ │ │ │ - subseq r8, r3, r4, lsr #15 │ │ │ │ + subseq r8, r3, r8, asr #14 │ │ │ │ + @ instruction: 0x00538794 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -268872,15 +268872,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 2e7a90 │ │ │ │ @@ -268919,17 +268919,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r3, r2, r4, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, r2, r4, lsl sl │ │ │ │ - rsbeq r1, r5, ip, lsr r2 │ │ │ │ - @ instruction: 0x0053839c │ │ │ │ - subseq r8, r3, r0, ror #12 │ │ │ │ + rsbeq r1, r5, ip, lsr #4 │ │ │ │ + subseq r8, r3, ip, lsl #7 │ │ │ │ + subseq r8, r3, r0, asr r6 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 2e7b2c │ │ │ │ @@ -268974,15 +268974,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e7d04 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e7bcc │ │ │ │ - bl 645878 │ │ │ │ + bl 645870 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7bf0 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -269077,41 +269077,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2e7dc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e7bb4 │ │ │ │ ldr r0, [pc, #60] @ 2e7dc4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e7bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r2, r0, lsl #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, r2, r0, ror #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ rsbseq r3, r2, r4, asr #14 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r8, r3, r0, asr #7 │ │ │ │ ldrsbeq r8, [r3], #-48 @ 0xffffffd0 │ │ │ │ - subseq r8, r3, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 2e7ffc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -269125,17 +269125,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 2e7fb4 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 2e7f60 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 2e7f70 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -269155,48 +269155,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 2e7e48 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 2e7fc0 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 2e7fc0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r3, [pc, #268] @ 2e8004 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 645940 │ │ │ │ + bl 645938 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 2e8008 │ │ │ │ ldr r3, [pc, #212] @ 2e8000 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -269206,17 +269206,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 2e7f20 │ │ │ │ ldr r2, [pc, #128] @ 2e800c │ │ │ │ @@ -269230,17 +269230,17 @@ │ │ │ │ bne 2e7ff8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 4cf200 │ │ │ │ cmp r1, #0 │ │ │ │ bge 2e7e28 │ │ │ │ b 2e7f6c │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #5 │ │ │ │ - bl 63ca38 │ │ │ │ + bl 63ca30 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 2e7f70 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -269267,41 +269267,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 6454ac │ │ │ │ + bl 6454a4 │ │ │ │ ldr r0, [pc, #164] @ 2e80fc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 647f44 │ │ │ │ + bl 647f3c │ │ │ │ ldr r3, [pc, #144] @ 2e8100 │ │ │ │ ldr r2, [pc, #144] @ 2e8104 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 2e8108 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #104] @ 2e810c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 2e8110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -269312,18 +269312,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ rsbeq sp, sl, r8, ror #27 │ │ │ │ - rsbeq r0, r5, ip, lsl #25 │ │ │ │ - subseq r0, r2, r0, asr #21 │ │ │ │ - subseq ip, r9, r0, lsr #10 │ │ │ │ - ldrsbeq r8, [r3], #-12 │ │ │ │ + rsbeq r0, r5, ip, ror ip │ │ │ │ + ldrheq r0, [r2], #-160 @ 0xffffff60 │ │ │ │ + subseq ip, r9, r0, lsl r5 │ │ │ │ + subseq r8, r3, ip, asr #1 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 002e8114 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 2e8160 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -269349,15 +269349,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -269370,15 +269370,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -269393,15 +269393,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2e8314 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -269414,15 +269414,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -269444,15 +269444,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2e82c0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00723190 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, r2, r4, lsr r1 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -269602,33 +269602,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e8608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e8434 │ │ │ │ ldr r0, [pc, #92] @ 2e860c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e8434 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ rsbseq r3, r2, ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r2, [r2], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @@ -269638,16 +269638,16 @@ │ │ │ │ andeq r4, r0, ip, asr #16 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, r8, ror r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r7, [r3], #-180 @ 0xffffff4c │ │ │ │ - subseq r7, r3, r0, asr #24 │ │ │ │ + subseq r7, r3, r4, ror #23 │ │ │ │ + subseq r7, r3, r0, lsr ip │ │ │ │ │ │ │ │ 002e8610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -269764,31 +269764,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2e8880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e8678 │ │ │ │ ldr r0, [pc, #84] @ 2e8884 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e8678 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r2, [r2], #-208 @ 0xffffff30 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r2, [r2], #-208 @ 0xffffff30 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r2, r2, r0, ror sp │ │ │ │ @@ -269798,16 +269798,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r4, r0, ip, asr #16 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ @ instruction: 0x00722c90 │ │ │ │ andeq r3, r0, r0, lsl #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r3, r4, lsr #20 │ │ │ │ - subseq r7, r3, r0, ror sl │ │ │ │ + subseq r7, r3, r4, lsl sl │ │ │ │ + subseq r7, r3, r0, ror #20 │ │ │ │ │ │ │ │ 002e8888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -269913,25 +269913,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2e8af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e88e4 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 2e88e4 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 2e89bc │ │ │ │ @@ -269939,15 +269939,15 @@ │ │ │ │ b 2e88e4 │ │ │ │ ldr r0, [pc, #92] @ 2e8af8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e88e4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ rsbseq r2, r2, r4, asr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r2, ip, lsr #22 │ │ │ │ rsbseq r2, r2, r0, lsl fp │ │ │ │ @@ -269957,16 +269957,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, ror #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r3, ip, lsl #17 │ │ │ │ - ldrheq r7, [r3], #-136 @ 0xffffff78 │ │ │ │ + subseq r7, r3, ip, ror r8 │ │ │ │ + subseq r7, r3, r8, lsr #17 │ │ │ │ │ │ │ │ 002e8afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -270086,24 +270086,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2e8e10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e8b9c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e8c7c │ │ │ │ b 2e8b88 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -270128,46 +270128,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 2e8e14 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e8b9c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e8dd8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e8dc4 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2e8dc8 │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2e8b88 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e8db0 │ │ │ │ b 2e8dc8 │ │ │ │ ldrsbeq r2, [r2], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, r5, ip, asr #2 │ │ │ │ + rsbeq r0, r5, ip, lsr r1 │ │ │ │ rsbseq r2, r2, ip, lsr #17 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r2, r2, r8, asr r8 │ │ │ │ @ instruction: 0x000027b0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ rsbseq r1, r3, r0, lsl r9 │ │ │ │ - @ instruction: 0x00537694 │ │ │ │ - subseq r7, r3, r4, ror r6 │ │ │ │ + subseq r7, r3, r4, lsl #13 │ │ │ │ + subseq r7, r3, r4, ror #12 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -270206,15 +270206,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -270259,15 +270259,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e8f5c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -270430,15 +270430,15 @@ │ │ │ │ bne 2e93d4 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 2e9338 │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -270453,35 +270453,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #448] @ 2e9484 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 645804 │ │ │ │ + bl 6457fc │ │ │ │ ldr r2, [pc, #400] @ 2e9488 │ │ │ │ ldr r3, [pc, #380] @ 2e9478 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -270513,31 +270513,31 @@ │ │ │ │ beq 2e937c │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 2e93c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r2, [pc, #248] @ 2e9490 │ │ │ │ ldr r3, [pc, #220] @ 2e9478 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e9470 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 63ca38 │ │ │ │ + b 63ca30 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2e9388 │ │ │ │ ldr r3, [pc, #184] @ 2e9494 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e9228 │ │ │ │ ldr r3, [pc, #168] @ 2e9498 │ │ │ │ @@ -270554,44 +270554,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2e94a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e922c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e94a4 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2e9228 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r2, r4, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r2, r0, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, r2, r4, lsl #2 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ rsbseq r2, r2, r4, rrx │ │ │ │ andeq r2, r0, r8, ror fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r6, [r3], #-252 @ 0xffffff04 │ │ │ │ - subseq r7, r3, ip, lsl r0 │ │ │ │ + subseq r6, r3, ip, ror #31 │ │ │ │ + subseq r7, r3, ip │ │ │ │ │ │ │ │ 002e94a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -270810,15 +270810,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -271048,15 +271048,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 2e9c00 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 2e99b4 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -271272,15 +271272,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 6465ac │ │ │ │ + bl 6465a4 │ │ │ │ ldr r2, [pc, #964] @ 2ea328 │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 2ea32c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -271440,15 +271440,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 1e1e1c │ │ │ │ b 2e9c6c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -271664,15 +271664,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 2ea3d8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -272041,15 +272041,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 2ea718 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 2ea75c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2ea980 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 2eaa64 │ │ │ │ @@ -272088,19 +272088,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 2eabf0 │ │ │ │ b 2eaadc │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - rsbeq lr, r4, r4, lsr #10 │ │ │ │ - rsbeq lr, r4, r0, lsl r5 │ │ │ │ + rsbeq lr, r4, r4, lsl r5 │ │ │ │ + rsbeq lr, r4, r0, lsl #10 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - rsbeq lr, r4, r8, asr #6 │ │ │ │ + rsbeq lr, r4, r8, lsr r3 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 002eac38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -272133,21 +272133,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -272266,15 +272266,15 @@ │ │ │ │ bl 1e103c │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 647bcc │ │ │ │ + bl 647bc4 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -272288,15 +272288,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -272308,15 +272308,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 645500 │ │ │ │ + b 6454f8 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 2eb2b0 │ │ │ │ @@ -272351,15 +272351,15 @@ │ │ │ │ bne 2eb208 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 2eb10c │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -272374,21 +272374,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #540] @ 2eb2c0 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -272430,28 +272430,28 @@ │ │ │ │ beq 2eb150 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 2eb1f8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r2, [pc, #352] @ 2eb2cc │ │ │ │ ldr r3, [pc, #324] @ 2eb2b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2eb2ac │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 63ca38 │ │ │ │ + b 63ca30 │ │ │ │ ldr r1, [pc, #304] @ 2eb2d0 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -272470,15 +272470,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 2eb2ac │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2eb15c │ │ │ │ ldr r3, [pc, #200] @ 2eb2d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb00c │ │ │ │ ldr r3, [pc, #184] @ 2eb2dc │ │ │ │ @@ -272495,31 +272495,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2eb2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2eb010 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 2eb2e8 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2eb00c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r2, r8, asr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r2, r0, asr #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -272527,16 +272527,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ @ instruction: 0x00720290 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ rsbseq r0, r2, ip, lsr #4 │ │ │ │ andeq r4, r0, r4, lsl r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, r3, r4, lsr #4 │ │ │ │ - subseq r5, r3, r4, asr #4 │ │ │ │ + subseq r5, r3, r4, lsl r2 │ │ │ │ + subseq r5, r3, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb314 │ │ │ │ @@ -272723,15 +272723,15 @@ │ │ │ │ beq 2eb604 │ │ │ │ ldr r3, [pc, #448] @ 2eb79c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eb6c4 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 645f84 │ │ │ │ + bl 645f7c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eb76c │ │ │ │ ldr r2, [pc, #404] @ 2eb7a0 │ │ │ │ ldr r3, [pc, #388] @ 2eb794 │ │ │ │ @@ -272766,23 +272766,23 @@ │ │ │ │ beq 2eb73c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 2eb7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 2eb5a4 │ │ │ │ ldr r3, [pc, #232] @ 2eb7b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb5e8 │ │ │ │ @@ -272799,32 +272799,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2eb7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2eb5e8 │ │ │ │ ldr r0, [pc, #120] @ 2eb7bc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 2eb5a4 │ │ │ │ ldr r0, [pc, #96] @ 2eb7c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2eb5e8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2eb7c4 │ │ │ │ ldr r1, [pc, #80] @ 2eb7c8 │ │ │ │ ldr r0, [pc, #80] @ 2eb7cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 2eb7d0 │ │ │ │ @@ -272836,22 +272836,22 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r1, ip, lsr #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq pc, [r1], #-208 @ 0xffffff30 @ │ │ │ │ andeq r4, r0, r8, asr #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r3, r8, asr lr │ │ │ │ + subseq r4, r3, r8, asr #28 │ │ │ │ andeq r3, r0, r8, asr #14 │ │ │ │ - @ instruction: 0x00534e94 │ │ │ │ - subseq r4, r3, ip, lsr #28 │ │ │ │ - ldrheq r4, [r3], #-228 @ 0xffffff1c │ │ │ │ - rsbeq sp, r4, r4, lsl #11 │ │ │ │ - subseq r4, r3, r4, ror #13 │ │ │ │ - subseq r4, r3, ip, asr #29 │ │ │ │ + subseq r4, r3, r4, lsl #29 │ │ │ │ + subseq r4, r3, ip, lsl lr │ │ │ │ + subseq r4, r3, r4, lsr #29 │ │ │ │ + rsbeq sp, r4, r4, ror r5 │ │ │ │ + ldrsbeq r4, [r3], #-100 @ 0xffffff9c │ │ │ │ + ldrheq r4, [r3], #-236 @ 0xffffff14 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 2eb838 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -272937,15 +272937,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 2eb8ec │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2eb8ec │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 002eb950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -273052,15 +273052,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 002ebb00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -273068,25 +273068,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6462fc │ │ │ │ + bl 6462f4 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 2ebb7c │ │ │ │ cmp r0, #1 │ │ │ │ beq 2ebbb8 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6463a8 │ │ │ │ + bl 6463a0 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -273103,17 +273103,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2ebc68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ tst r8, #8 │ │ │ │ bne 2ebc40 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 2ebc4c │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -273134,43 +273134,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 2ebb48 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2ebb48 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eba3c │ │ │ │ b 2ebb48 │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f0ce0 │ │ │ │ b 2ebb48 │ │ │ │ - rsbeq sp, r4, ip, asr r1 │ │ │ │ - ldrheq r4, [r3], #-44 @ 0xffffffd4 │ │ │ │ - subseq r4, r3, r0, asr #21 │ │ │ │ + rsbeq sp, r4, ip, asr #2 │ │ │ │ + subseq r4, r3, ip, lsr #5 │ │ │ │ + ldrheq r4, [r3], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 2ebd00 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ebcac │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -273183,15 +273183,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 2ebb00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ebc94 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -273220,26 +273220,26 @@ │ │ │ │ bl 2e90fc │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #52] @ 2ebde8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6459a8 │ │ │ │ + bl 6459a0 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -273328,15 +273328,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 2ebe78 │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 6465b4 │ │ │ │ + bl 6465ac │ │ │ │ ldr r3, [pc, #332] @ 2ec098 │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -273346,15 +273346,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 2ebe78 │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 2ebebc │ │ │ │ mov r1, #0 │ │ │ │ - bl 6465b4 │ │ │ │ + bl 6465ac │ │ │ │ ldr r3, [pc, #264] @ 2ec09c │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 2ebd30 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -273409,19 +273409,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 2ebebc │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 2ebebc │ │ │ │ b 2ebe78 │ │ │ │ - rsbeq ip, r4, lr, ror lr │ │ │ │ - rsbeq ip, r4, r3, ror #28 │ │ │ │ + rsbeq ip, r4, lr, ror #28 │ │ │ │ + rsbeq ip, r4, r3, asr lr │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - rsbeq ip, r4, ip, asr #27 │ │ │ │ + strheq ip, [r4], #-220 @ 0xffffff24 @ │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -273450,17 +273450,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -273501,15 +273501,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 2ec260 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -273520,21 +273520,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ec1a4 │ │ │ │ blx r3 │ │ │ │ b 2ec1a4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #24] @ 2ec264 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -273671,15 +273671,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2ec6cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 2ec678 │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -273786,38 +273786,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2ec81c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2eba3c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ b 2ec594 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eba3c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r2, [pc, #520] @ 2ec898 │ │ │ │ ldr r3, [pc, #472] @ 2ec86c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2ec81c │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 63ca38 │ │ │ │ + b 63ca30 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2ec588 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ec3cc │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 2ec4ec │ │ │ │ @@ -273856,26 +273856,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2ec8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 2ec480 │ │ │ │ ldr r2, [pc, #224] @ 2ec8a0 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ec480 │ │ │ │ @@ -273892,15 +273892,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 2ec8b8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 2ec480 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 2ec8bc │ │ │ │ ldr r1, [pc, #148] @ 2ec8c0 │ │ │ │ ldr r0, [pc, #148] @ 2ec8c4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -273919,37 +273919,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq pc, r1, ip, ror r1 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r1, r8, ror #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsbeq lr, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq ip, r4, r0, lsr #17 │ │ │ │ + @ instruction: 0x0064c890 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ rsbseq lr, r1, r4, asr #29 │ │ │ │ rsbseq lr, r1, r0, ror #28 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ rsbseq lr, r1, r0, asr #27 │ │ │ │ rsbseq lr, r1, ip, ror #26 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ muleq r0, ip, r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r3, r3, r0, asr #30 │ │ │ │ + subseq r3, r3, r0, lsr pc │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r3, r4, lsr pc │ │ │ │ + subseq r3, r3, r4, lsr #30 │ │ │ │ ldrsheq sp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - subseq r3, r3, r0, lsr #30 │ │ │ │ - ldrdeq ip, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq r3, r3, r0, lsr r6 │ │ │ │ - subseq r3, r3, ip, ror lr │ │ │ │ + subseq r3, r3, r0, lsl pc │ │ │ │ + rsbeq ip, r4, r0, asr #9 │ │ │ │ + subseq r3, r3, r0, lsr #12 │ │ │ │ + subseq r3, r3, ip, ror #28 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - rsbeq ip, r4, ip, lsr #9 │ │ │ │ - subseq r3, r3, ip, lsl #12 │ │ │ │ - subseq r3, r3, r0, asr #28 │ │ │ │ + @ instruction: 0x0064c49c │ │ │ │ + ldrsheq r3, [r3], #-92 @ 0xffffffa4 │ │ │ │ + subseq r3, r3, r0, lsr lr │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -273967,17 +273967,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 2e90fc │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -274004,15 +274004,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 002ec9d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -274065,22 +274065,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #156] @ 2ecb80 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2ec9d8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -274149,15 +274149,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 2ecd40 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -274228,17 +274228,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ ldrsbeq lr, [r1], #-124 @ 0xffffff84 @ │ │ │ │ andeq r1, r0, r0, asr #32 │ │ │ │ - ldrdeq fp, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - subseq r3, r3, r8, lsr r1 │ │ │ │ - subseq r3, r3, r8, lsr #20 │ │ │ │ + rsbeq fp, r4, r8, asr #31 │ │ │ │ + subseq r3, r3, r8, lsr #2 │ │ │ │ + subseq r3, r3, r8, lsl sl │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -274308,22 +274308,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #152] @ 2ecf48 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2ec9d8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -274506,15 +274506,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 2ed160 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 2ed08c │ │ │ │ ldr r2, [pc, #220] @ 2ed288 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ecfbc │ │ │ │ @@ -274531,30 +274531,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2ed294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ecfbc │ │ │ │ ldr r0, [pc, #108] @ 2ed298 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ecfbc │ │ │ │ ldr r3, [pc, #84] @ 2ed29c │ │ │ │ ldr r1, [pc, #84] @ 2ed2a0 │ │ │ │ ldr r0, [pc, #84] @ 2ed2a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 2ed2a8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -274569,19 +274569,19 @@ │ │ │ │ ldrheq lr, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ strheq r8, [sl], #-216 @ 0xffffff28 @ │ │ │ │ ldrheq lr, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ @ instruction: 0x0071e290 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r3, r8, ror #10 │ │ │ │ - subseq r3, r3, r0, lsr #11 │ │ │ │ - strheq fp, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - subseq r2, r3, r0, lsl ip │ │ │ │ - ldrheq r3, [r3], #-84 @ 0xffffffac │ │ │ │ + subseq r3, r3, r8, asr r5 │ │ │ │ + @ instruction: 0x00533590 │ │ │ │ + rsbeq fp, r4, r0, lsr #21 │ │ │ │ + subseq r2, r3, r0, lsl #24 │ │ │ │ + subseq r3, r3, r4, lsr #11 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 002ed2ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -274648,15 +274648,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldr r2, [pc, #484] @ 2ed5b8 │ │ │ │ ldr r3, [pc, #460] @ 2ed5a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -274746,47 +274746,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ed5cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ed318 │ │ │ │ ldr r0, [pc, #72] @ 2ed5d0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ed318 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r1, r4, lsr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, r1, r4, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq fp, r4, r1, asr #19 │ │ │ │ + strheq fp, [r4], #-145 @ 0xffffff6f @ │ │ │ │ rsbseq lr, r1, r0, lsl #1 │ │ │ │ rsbseq lr, r1, r8, lsr #32 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ ldrheq sp, [r2], #-8 @ │ │ │ │ - subseq r3, r3, r0, asr #5 │ │ │ │ - subseq r3, r3, r4, lsl #6 │ │ │ │ + ldrheq r3, [r3], #-32 @ 0xffffffe0 │ │ │ │ + ldrsheq r3, [r3], #-36 @ 0xffffffdc │ │ │ │ │ │ │ │ 002ed5d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -274805,15 +274805,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 2ed644 │ │ │ │ ldr r2, [pc, #372] @ 2ed79c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ed6f4 │ │ │ │ - bl 645878 │ │ │ │ + bl 645870 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -274875,42 +274875,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2ed7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 2ed634 │ │ │ │ ldr r0, [pc, #60] @ 2ed7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 2ed634 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r1, r4, lsl #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq sp, [r1], #-208 @ 0xffffff30 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sp, r1, r4, ror sp │ │ │ │ rsbseq sp, r1, r4, asr #26 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r3, r8, ror r1 │ │ │ │ - subseq r3, r3, ip, lsl #3 │ │ │ │ + subseq r3, r3, r8, ror #2 │ │ │ │ + subseq r3, r3, ip, ror r1 │ │ │ │ │ │ │ │ 002ed7bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -274928,15 +274928,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -274955,51 +274955,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 2ed99c │ │ │ │ - bl 6dd7cc │ │ │ │ + bl 6dd7c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eda24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 646500 │ │ │ │ + bl 6464f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eda58 │ │ │ │ ldr r1, [pc, #496] @ 2eda98 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 644b48 │ │ │ │ + bl 644b40 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ed9c0 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 7bb688 │ │ │ │ + bl 7bb680 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ed95c │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 7bb688 │ │ │ │ + bl 7bb680 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ed990 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 7bb688 │ │ │ │ + bl 7bb680 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7b64 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 645038 │ │ │ │ + bl 645030 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 2eda9c │ │ │ │ ldr r3, [pc, #360] @ 2eda90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -275022,23 +275022,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ed8fc │ │ │ │ - bl 7bb304 │ │ │ │ + bl 7bb2fc │ │ │ │ mov r2, r0 │ │ │ │ b 2ed8fc │ │ │ │ ldr r1, [pc, #256] @ 2edaa4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 644b48 │ │ │ │ + bl 644b40 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ed8c8 │ │ │ │ ldr r3, [pc, #224] @ 2edaa8 │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -275069,47 +275069,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 2edac0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r0, #0 │ │ │ │ b 2ed91c │ │ │ │ ldr r3, [pc, #100] @ 2edac4 │ │ │ │ ldr ip, [pc, #100] @ 2edac8 │ │ │ │ ldr r1, [pc, #100] @ 2edacc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 2edad0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2eda50 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r1, r0, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbeq r8, sl, r0, lsr #11 │ │ │ │ ldrsbeq sp, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - subseq r3, r3, r8, lsl r0 │ │ │ │ + subseq r3, r3, r8 │ │ │ │ rsbeq r8, sl, r4, lsr #9 │ │ │ │ - subseq r2, r3, r0, lsr #31 │ │ │ │ - subseq r2, r3, ip, lsl #31 │ │ │ │ - subseq r2, r3, r0, ror #30 │ │ │ │ - rsbeq fp, r4, ip, asr #5 │ │ │ │ - ldrsheq r2, [r3], #-224 @ 0xffffff20 │ │ │ │ - subseq r2, r3, r8, lsr #8 │ │ │ │ + @ instruction: 0x00532f90 │ │ │ │ + subseq r2, r3, ip, ror pc │ │ │ │ + subseq r2, r3, r0, asr pc │ │ │ │ + strheq fp, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + subseq r2, r3, r0, ror #29 │ │ │ │ + subseq r2, r3, r8, lsl r4 │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - @ instruction: 0x0064b294 │ │ │ │ - subseq r2, r3, r8, ror #29 │ │ │ │ - ldrsheq r2, [r3], #-52 @ 0xffffffcc │ │ │ │ + rsbeq fp, r4, r4, lsl #5 │ │ │ │ + ldrsbeq r2, [r3], #-232 @ 0xffffff18 │ │ │ │ + subseq r2, r3, r4, ror #7 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 002edad4 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -275154,38 +275154,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 2edc44 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 7db4e4 │ │ │ │ + bl 7db4dc │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 1e2e30 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 647bcc │ │ │ │ + bl 647bc4 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 1e2e30 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ ldr ip, [pc, #116] @ 2edc48 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 2e7b64 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 2edb6c │ │ │ │ @@ -275212,49 +275212,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ │ │ │ │ 002edc74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2edca4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 7db578 │ │ │ │ + bl 7db570 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7db578 │ │ │ │ + b 7db570 │ │ │ │ │ │ │ │ 002edcb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 609c7c │ │ │ │ + bl 609c74 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 2edce0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -275418,17 +275418,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 2edc50 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 2ee020 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ ldr r2, [pc, #380] @ 2ee128 │ │ │ │ ldr r3, [pc, #356] @ 2ee114 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -275452,17 +275452,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ede00 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ee044 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ b 2edfa4 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 2ede9c │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -275494,45 +275494,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ee13c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2edeb4 │ │ │ │ ldr r0, [pc, #72] @ 2ee140 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2edeb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r1, r8, lsr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r1, r4, lsl r6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ rsbseq sp, r1, ip, asr #9 │ │ │ │ rsbseq sp, r1, r0, asr r4 │ │ │ │ - rsbeq sl, r4, ip, lsl pc │ │ │ │ + rsbeq sl, r4, ip, lsl #30 │ │ │ │ andeq r4, r0, ip, lsl #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r3, r0, ror fp │ │ │ │ - subseq r2, r3, r8, lsr #23 │ │ │ │ + subseq r2, r3, r0, ror #22 │ │ │ │ + @ instruction: 0x00532b98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -275570,15 +275570,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 6ddbe4 │ │ │ │ + bl 6ddbdc │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -275675,41 +275675,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2ee3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ee2cc │ │ │ │ ldr r0, [pc, #60] @ 2ee3f4 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ee2cc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r1, r0, ror r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r1, r0, asr r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq sp, [r1], #-4 @ │ │ │ │ andeq r3, r0, r0, lsl #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r3, r4, asr #18 │ │ │ │ - subseq r2, r3, r4, ror r9 │ │ │ │ + subseq r2, r3, r4, lsr r9 │ │ │ │ + subseq r2, r3, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 2ee50c │ │ │ │ @@ -275809,29 +275809,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2edc50 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 2ee55c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6dddf4 │ │ │ │ + bl 6dddec │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 2ee55c │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 2ee574 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 2ee59c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 6dd7cc │ │ │ │ + bl 6dd7c4 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2ee274 │ │ │ │ @@ -275870,34 +275870,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 2ee74c │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2eebfc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ee9e4 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 2ee920 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 2ee898 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #1 │ │ │ │ - bl 63ca38 │ │ │ │ + bl 63ca30 │ │ │ │ ldr r2, [pc, #2012] @ 2eeec4 │ │ │ │ ldr r3, [pc, #1992] @ 2eeeb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -275909,17 +275909,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2ee274 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 2edd10 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -276013,21 +276013,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6de204 │ │ │ │ + bl 6de1fc │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 2ee71c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 2ee6e0 │ │ │ │ ldr r2, [pc, #1496] @ 2eeed0 │ │ │ │ ldr r3, [pc, #1464] @ 2eeeb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -276046,15 +276046,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6de204 │ │ │ │ + bl 6de1fc │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2ee8d8 │ │ │ │ b 2ee728 │ │ │ │ ldr r3, [pc, #1388] @ 2eeed4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -276074,22 +276074,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 2eeee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ee664 │ │ │ │ ldr r3, [pc, #1272] @ 2eeee4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee6bc │ │ │ │ ldr r3, [pc, #1240] @ 2eeed8 │ │ │ │ @@ -276106,22 +276106,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2eeee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ee6bc │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eed3c │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -276165,22 +276165,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 2eeef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 2ee770 │ │ │ │ ldr r3, [pc, #916] @ 2eeef8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -276199,31 +276199,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 2eeefc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 2ee840 │ │ │ │ ldr r0, [pc, #796] @ 2eef00 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ee664 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 2eed04 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -276236,21 +276236,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 2eedc0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 2eef04 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -276266,35 +276266,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 2ee7c0 │ │ │ │ ldr r0, [pc, #588] @ 2eef08 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ee6bc │ │ │ │ ldr r0, [pc, #572] @ 2eef0c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 2ee890 │ │ │ │ ldr r0, [pc, #544] @ 2eef10 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 2ee840 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #1 │ │ │ │ - bl 63ca38 │ │ │ │ + bl 63ca30 │ │ │ │ ldr r2, [pc, #504] @ 2eef14 │ │ │ │ ldr r3, [pc, #404] @ 2eeeb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -276320,23 +276320,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 2eef1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2eea6c │ │ │ │ ldr r3, [pc, #344] @ 2eef20 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eec44 │ │ │ │ ldr r3, [pc, #252] @ 2eeed8 │ │ │ │ @@ -276352,33 +276352,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2eef24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2eec44 │ │ │ │ ldr r0, [pc, #228] @ 2eef28 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2eea6c │ │ │ │ ldr r0, [pc, #208] @ 2eef2c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2eec44 │ │ │ │ ldr r3, [pc, #192] @ 2eef30 │ │ │ │ ldr r1, [pc, #192] @ 2eef34 │ │ │ │ ldr r0, [pc, #192] @ 2eef38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2eef3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -276402,41 +276402,41 @@ │ │ │ │ rsbseq ip, r1, r4, lsl sp │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ rsbseq ip, r1, r4, lsr ip │ │ │ │ rsbseq ip, r1, r4, lsl #22 │ │ │ │ andeq r2, r0, ip, lsr pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r3, ip, lsl #7 │ │ │ │ + subseq r2, r3, ip, ror r3 │ │ │ │ andeq r0, r0, r8, ror pc │ │ │ │ - ldrsheq r2, [r3], #-60 @ 0xffffffc4 │ │ │ │ + subseq r2, r3, ip, ror #7 │ │ │ │ rsbseq ip, r1, r8, asr r9 │ │ │ │ andeq r2, r0, r4, asr sp │ │ │ │ - subseq r2, r3, r4, ror #7 │ │ │ │ + ldrsbeq r2, [r3], #-52 @ 0xffffffcc │ │ │ │ andeq r2, r0, r0, lsl #5 │ │ │ │ - ldrsbeq r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ - ldrsbeq r2, [r3], #-28 @ 0xffffffe4 │ │ │ │ + subseq r2, r3, r0, asr #5 │ │ │ │ + subseq r2, r3, ip, asr #3 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - subseq r2, r3, r4, asr #3 │ │ │ │ - ldrheq r2, [r3], #-36 @ 0xffffffdc │ │ │ │ - ldrsheq r2, [r3], #-24 @ 0xffffffe8 │ │ │ │ + ldrheq r2, [r3], #-20 @ 0xffffffec │ │ │ │ + subseq r2, r3, r4, lsr #5 │ │ │ │ + subseq r2, r3, r8, ror #3 │ │ │ │ rsbseq ip, r1, r0, ror #13 │ │ │ │ andeq r4, r0, ip, lsr #21 │ │ │ │ - subseq r2, r3, r0, lsl #5 │ │ │ │ + subseq r2, r3, r0, ror r2 │ │ │ │ andeq r2, r0, r0, lsl r2 │ │ │ │ - subseq r1, r3, r8, ror #31 │ │ │ │ - subseq r2, r3, r8, asr #4 │ │ │ │ - subseq r1, r3, r0, ror #31 │ │ │ │ - @ instruction: 0x0064a09c │ │ │ │ - subseq r2, r3, r8, asr r1 │ │ │ │ - subseq r2, r3, r4, lsl #3 │ │ │ │ + ldrsbeq r1, [r3], #-248 @ 0xffffff08 │ │ │ │ + subseq r2, r3, r8, lsr r2 │ │ │ │ + ldrsbeq r1, [r3], #-240 @ 0xffffff10 │ │ │ │ + rsbeq sl, r4, ip, lsl #1 │ │ │ │ + subseq r2, r3, r8, asr #2 │ │ │ │ + subseq r2, r3, r4, ror r1 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbeq sl, r4, r8, ror r0 │ │ │ │ - subseq r2, r3, r4, lsr r1 │ │ │ │ - subseq r2, r3, r0, asr #2 │ │ │ │ + rsbeq sl, r4, r8, rrx │ │ │ │ + subseq r2, r3, r4, lsr #2 │ │ │ │ + subseq r2, r3, r0, lsr r1 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 2ef22c │ │ │ │ mov r4, r0 │ │ │ │ @@ -276475,21 +276475,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 2ef23c │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 2ef230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -276570,37 +276570,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 2ef25c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ef06c │ │ │ │ b 2eefb8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 2ef260 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 2ef1b0 │ │ │ │ ldr r3, [pc, #120] @ 2ef264 │ │ │ │ ldr r1, [pc, #120] @ 2ef268 │ │ │ │ ldr r0, [pc, #120] @ 2ef26c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2ef270 │ │ │ │ @@ -276622,26 +276622,26 @@ │ │ │ │ rsbseq ip, r1, r8, ror r4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r1, ip, asr #7 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ rsbseq ip, r1, ip, asr #6 │ │ │ │ andeq r2, r0, r4, asr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r2, pc, r0, ror #24 │ │ │ │ - subseq sp, lr, ip, lsr fp │ │ │ │ + subseq r2, pc, r0, asr ip @ │ │ │ │ + subseq sp, lr, ip, lsr #22 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r1, r3, r0, lsr pc │ │ │ │ + subseq r1, r3, r0, lsr #30 │ │ │ │ + subseq r1, r3, r8, asr #30 │ │ │ │ + rsbeq r9, r4, r0, lsl sp │ │ │ │ + subseq r1, r3, ip, asr #27 │ │ │ │ subseq r1, r3, r8, asr pc │ │ │ │ - rsbeq r9, r4, r0, lsr #26 │ │ │ │ - ldrsbeq r1, [r3], #-220 @ 0xffffff24 │ │ │ │ - subseq r1, r3, r8, ror #30 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - strdeq r9, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - ldrheq r1, [r3], #-216 @ 0xffffff28 │ │ │ │ - subseq r1, r3, r4, asr #30 │ │ │ │ + rsbeq r9, r4, ip, ror #25 │ │ │ │ + subseq r1, r3, r8, lsr #27 │ │ │ │ + subseq r1, r3, r4, lsr pc │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -276949,21 +276949,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 2ef7a8 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #48] @ 2ef7c0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -277601,15 +277601,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ee274 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6dd7cc │ │ │ │ + bl 6dd7c4 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -278152,17 +278152,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 2f076c │ │ │ │ rsbseq sl, r1, r8, lsr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq sl, [r1], #-196 @ 0xffffff3c @ │ │ │ │ rsbseq sl, r1, r4, lsl #25 │ │ │ │ - ldrheq pc, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq r0, r3, r4, ror #2 │ │ │ │ - subseq r9, r5, r0, lsr #21 │ │ │ │ + subseq pc, r9, r8, lsr #9 │ │ │ │ + subseq r0, r3, r4, asr r1 │ │ │ │ + @ instruction: 0x00559a90 │ │ │ │ rsbseq sl, r1, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -278208,17 +278208,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f0c14 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 2f0b84 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 2f0c04 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -278235,17 +278235,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f0c00 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2ee5fc │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 2f0bd4 │ │ │ │ ldr r2, [pc, #292] @ 2f0cc4 │ │ │ │ ldr r3, [pc, #272] @ 2f0cb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -278294,42 +278294,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f0cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f0b0c │ │ │ │ ldr r0, [pc, #60] @ 2f0cdc │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f0b0c │ │ │ │ rsbseq sl, r1, ip, lsr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r1, ip, lsl #18 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sl, r1, ip, lsr #17 │ │ │ │ rsbseq sl, r1, ip, asr r8 │ │ │ │ rsbseq sl, r1, r0, lsr #16 │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, r3, r0, lsl #10 │ │ │ │ - subseq r0, r3, ip, lsl r5 │ │ │ │ + ldrsheq r0, [r3], #-64 @ 0xffffffc0 │ │ │ │ + subseq r0, r3, ip, lsl #10 │ │ │ │ │ │ │ │ 002f0ce0 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 2f0cf4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 2ee274 │ │ │ │ @@ -278399,15 +278399,15 @@ │ │ │ │ bne 2f0d94 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 2f0d94 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6dd7cc │ │ │ │ + bl 6dd7c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f0d94 │ │ │ │ ldr r3, [pc, #1012] @ 2f120c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0e64 │ │ │ │ @@ -278458,15 +278458,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f0e90 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2edc50 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6dd7cc │ │ │ │ + bl 6dd7c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f0dd8 │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0dd8 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f10a4 │ │ │ │ @@ -278530,50 +278530,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 2f1230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0d58 │ │ │ │ ldr r3, [pc, #496] @ 2f1234 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0d58 │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 7eced4 │ │ │ │ + bl 7ececc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 2f1138 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 1e0ef8 │ │ │ │ b 2f0d58 │ │ │ │ ldr r0, [pc, #420] @ 2f1238 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f1030 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee274 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -278595,22 +278595,22 @@ │ │ │ │ beq 2f11c8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2f1240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f0ea0 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 2f107c │ │ │ │ ldr r3, [pc, #220] @ 2f1228 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -278629,35 +278629,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2f1244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f107c │ │ │ │ ldr r0, [pc, #120] @ 2f1248 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f0ea0 │ │ │ │ ldr r0, [pc, #104] @ 2f124c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f107c │ │ │ │ rsbseq sl, r1, r4, ror #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq sl, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, sl, r4, lsr #22 │ │ │ │ rsbseq sl, r1, r0, ror #12 │ │ │ │ @@ -278666,22 +278666,22 @@ │ │ │ │ @ instruction: 0x0071a590 │ │ │ │ rsbseq sl, r1, r4, asr #10 │ │ │ │ ldrsbeq sl, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ rsbseq sl, r1, r0, ror r4 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r0, [r3], #-24 @ 0xffffffe8 │ │ │ │ + subseq r0, r3, r8, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r0, r3, r4, lsl #3 │ │ │ │ + subseq r0, r3, r4, ror r1 │ │ │ │ andeq r1, r0, r0, lsl #11 │ │ │ │ - @ instruction: 0x0053019c │ │ │ │ - subseq r0, r3, r8, lsl #1 │ │ │ │ - subseq r0, r3, r0, lsr r1 │ │ │ │ - subseq r0, r3, r8, lsr #1 │ │ │ │ + subseq r0, r3, ip, lsl #3 │ │ │ │ + subseq r0, r3, r8, ror r0 │ │ │ │ + subseq r0, r3, r0, lsr #2 │ │ │ │ + @ instruction: 0x00530098 │ │ │ │ │ │ │ │ 002f1250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -278698,20 +278698,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 2f12c0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r5, sl, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 2f14b0 │ │ │ │ ldr r5, [pc, #468] @ 2f14b4 │ │ │ │ @@ -278722,23 +278722,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 2f139c │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 2f142c │ │ │ │ @@ -278751,15 +278751,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -278793,29 +278793,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2f1380 │ │ │ │ ldr r3, [pc, #156] @ 2f14d0 │ │ │ │ ldr lr, [pc, #156] @ 2f14d4 │ │ │ │ ldr r1, [pc, #156] @ 2f14d8 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -278826,30 +278826,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2f1380 │ │ │ │ - subseq lr, r2, r0, asr sl │ │ │ │ - subseq lr, r2, r8, ror #20 │ │ │ │ - rsbeq r7, r4, r0, ror ip │ │ │ │ - subseq r0, r3, r0, lsr r0 │ │ │ │ - subseq pc, r2, r8, asr #31 │ │ │ │ - rsbeq r7, r4, r0, asr fp │ │ │ │ - subseq pc, r2, r4, ror pc @ │ │ │ │ - subseq pc, r2, ip, lsl pc @ │ │ │ │ - rsbeq r7, r4, r0, lsr #22 │ │ │ │ - subseq pc, r2, r8, lsl #30 │ │ │ │ + subseq lr, r2, r0, asr #20 │ │ │ │ + subseq lr, r2, r8, asr sl │ │ │ │ + rsbeq r7, r4, r0, ror #24 │ │ │ │ + subseq r0, r3, r0, lsr #32 │ │ │ │ + ldrheq pc, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r7, r4, r0, asr #22 │ │ │ │ + subseq pc, r2, r4, ror #30 │ │ │ │ + subseq pc, r2, ip, lsl #30 │ │ │ │ + rsbeq r7, r4, r0, lsl fp │ │ │ │ + ldrsheq pc, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsbeq pc, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + strheq r7, [r4], #-172 @ 0xffffff54 @ │ │ │ │ subseq pc, r2, r0, ror #29 │ │ │ │ - rsbeq r7, r4, ip, asr #21 │ │ │ │ - ldrsheq pc, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x0052fe98 │ │ │ │ + subseq pc, r2, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 2f156c │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -278860,32 +278860,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 2f1578 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 58aa84 │ │ │ │ + bl 58aa7c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 58b774 │ │ │ │ + bl 58b76c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - subseq pc, r2, ip, lsl #29 │ │ │ │ - strdeq r0, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + subseq pc, r2, ip, ror lr @ │ │ │ │ + rsbeq r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 2f1624 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -278894,25 +278894,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 2f1628 │ │ │ │ ldr r1, [pc, #128] @ 2f162c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #108] @ 2f1630 │ │ │ │ ldr r1, [pc, #108] @ 2f1634 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #76] @ 2f1638 │ │ │ │ ldr ip, [pc, #76] @ 2f163c │ │ │ │ ldr r3, [pc, #76] @ 2f1640 │ │ │ │ ldr r1, [pc, #76] @ 2f1644 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278920,23 +278920,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5809e0 │ │ │ │ - rsbeq r7, r4, r8, asr #19 │ │ │ │ - @ instruction: 0x00517590 │ │ │ │ - subseq r2, r9, ip, ror #31 │ │ │ │ - subseq lr, r2, ip, ror #14 │ │ │ │ - subseq lr, r2, r4, lsl #15 │ │ │ │ + b 5809d8 │ │ │ │ + strheq r7, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + subseq r7, r1, r0, lsl #11 │ │ │ │ + ldrsbeq r2, [r9], #-252 @ 0xffffff04 │ │ │ │ + subseq lr, r2, ip, asr r7 │ │ │ │ + subseq lr, r2, r4, ror r7 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - @ instruction: 0x005b4090 │ │ │ │ - ldrheq pc, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + subseq r4, fp, r0, lsl #1 │ │ │ │ + subseq pc, r2, r4, lsr #27 │ │ │ │ ldrheq r0, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 2f16a8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -278946,40 +278946,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7ac070 │ │ │ │ - rsbeq r7, r4, ip, ror #17 │ │ │ │ - ldrsbeq lr, [r2], #-108 @ 0xffffff94 │ │ │ │ - ldrheq lr, [r2], #-108 @ 0xffffff94 │ │ │ │ + b 7ac068 │ │ │ │ + ldrdeq r7, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + subseq lr, r2, ip, asr #13 │ │ │ │ + subseq lr, r2, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 2f1730 │ │ │ │ ldr r2, [pc, #100] @ 2f1734 │ │ │ │ ldr r1, [pc, #100] @ 2f1738 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr ip, [pc, #68] @ 2f173c │ │ │ │ ldr r1, [pc, #68] @ 2f1740 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -278987,21 +278987,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5809e0 │ │ │ │ - rsbeq r7, r4, ip, lsl #17 │ │ │ │ - subseq r7, r1, r8, asr r4 │ │ │ │ - ldrheq r2, [r9], #-232 @ 0xffffff18 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r7, r4, ip, ror r8 │ │ │ │ + subseq r7, r1, r8, asr #8 │ │ │ │ + subseq r2, r9, r8, lsr #29 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ ldrheq r0, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq lr, r2, r4, lsl #12 │ │ │ │ + ldrsheq lr, [r2], #-84 @ 0xffffffac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 2f17f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -279009,25 +279009,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 2f17f8 │ │ │ │ ldr r1, [pc, #132] @ 2f17fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #112] @ 2f1800 │ │ │ │ ldr r1, [pc, #112] @ 2f1804 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #80] @ 2f1808 │ │ │ │ ldr r1, [pc, #80] @ 2f180c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 2f1810 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -279036,24 +279036,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 2f1814 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5809e0 │ │ │ │ - strdeq r7, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - subseq r7, r1, r4, asr #7 │ │ │ │ - subseq r2, r9, r0, lsr #28 │ │ │ │ - subseq lr, r2, r0, lsr #11 │ │ │ │ - ldrheq lr, [r2], #-88 @ 0xffffffa8 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r7, r4, ip, ror #15 │ │ │ │ + ldrheq r7, [r1], #-52 @ 0xffffffcc │ │ │ │ + subseq r2, r9, r0, lsl lr │ │ │ │ + @ instruction: 0x0052e590 │ │ │ │ + subseq lr, r2, r8, lsr #11 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrsheq r0, [r0], #-8 @ │ │ │ │ - subseq r3, fp, r4, asr #29 │ │ │ │ - subseq pc, r2, r8, ror #23 │ │ │ │ + ldrheq r3, [fp], #-228 @ 0xffffff1c │ │ │ │ + ldrsbeq pc, [r2], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 2f194c │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -279069,24 +279069,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac070 │ │ │ │ + bl 7ac068 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f18e4 │ │ │ │ ldr r2, [pc, #180] @ 2f1960 │ │ │ │ ldr r3, [pc, #164] @ 2f1954 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -279104,15 +279104,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 43a560 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2f1908 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 2f18a4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 2f18fc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -279123,22 +279123,22 @@ │ │ │ │ bl 43a760 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2f18fc │ │ │ │ ldr r2, [pc, #36] @ 2f1968 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2f192c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r7, r4, ip, lsr #14 │ │ │ │ + rsbeq r7, r4, ip, lsl r7 │ │ │ │ ldrheq r9, [r1], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq lr, [r2], #-72 @ 0xffffffb8 │ │ │ │ - ldrsbeq lr, [r2], #-72 @ 0xffffffb8 │ │ │ │ + subseq lr, r2, r8, ror #9 │ │ │ │ + subseq lr, r2, r8, asr #9 │ │ │ │ rsbseq r9, r1, r0, asr fp │ │ │ │ - ldrheq pc, [r2], #-160 @ 0xffffff60 @ │ │ │ │ subseq pc, r2, r0, lsr #21 │ │ │ │ + @ instruction: 0x0052fa90 │ │ │ │ │ │ │ │ 002f196c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -279204,33 +279204,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 7e0510 │ │ │ │ + bl 7e0508 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 643ac0 │ │ │ │ + bl 643ab8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 6448c0 │ │ │ │ + bl 6448b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f19a0 │ │ │ │ ldr r3, [pc, #396] @ 2f1c70 │ │ │ │ ldr r1, [pc, #396] @ 2f1c74 │ │ │ │ ldr r0, [pc, #396] @ 2f1c78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -279280,15 +279280,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -279299,15 +279299,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -279323,30 +279323,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 2f1b44 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 2f1b38 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r7, r4, ip, ror #9 │ │ │ │ - subseq pc, r2, ip, ror r9 @ │ │ │ │ - ldrheq pc, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r7, r4, r4, ror r4 │ │ │ │ - subseq pc, r2, r0, asr #16 │ │ │ │ - @ instruction: 0x00520990 │ │ │ │ - subseq pc, r2, r8, lsl #17 │ │ │ │ - subseq pc, r2, r4, ror #16 │ │ │ │ - strheq r7, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq pc, r2, r0, ror #16 │ │ │ │ - subseq pc, r2, r8, lsl #15 │ │ │ │ - rsbeq r7, r4, r0, ror r3 │ │ │ │ - subseq pc, r2, ip, lsr r8 @ │ │ │ │ - subseq pc, r2, ip, lsr r7 @ │ │ │ │ - subseq pc, r2, ip, lsr #15 │ │ │ │ - subseq pc, r2, r8, lsr #15 │ │ │ │ + ldrdeq r7, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + subseq pc, r2, ip, ror #18 │ │ │ │ + subseq pc, r2, r8, lsr #17 │ │ │ │ + rsbeq r7, r4, r4, ror #8 │ │ │ │ + subseq pc, r2, r0, lsr r8 @ │ │ │ │ + subseq r0, r2, r0, lsl #19 │ │ │ │ + subseq pc, r2, r8, ror r8 @ │ │ │ │ + subseq pc, r2, r4, asr r8 @ │ │ │ │ + rsbeq r7, r4, ip, lsr #7 │ │ │ │ + subseq pc, r2, r0, asr r8 @ │ │ │ │ + subseq pc, r2, r8, ror r7 @ │ │ │ │ + rsbeq r7, r4, r0, ror #6 │ │ │ │ + subseq pc, r2, ip, lsr #16 │ │ │ │ + subseq pc, r2, ip, lsr #14 │ │ │ │ + @ instruction: 0x0052f79c │ │ │ │ + @ instruction: 0x0052f798 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 2f196c │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 2f196c │ │ │ │ mov r1, #1 │ │ │ │ @@ -279547,19 +279547,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2f1ff0 │ │ │ │ ldr r0, [pc, #32] @ 2f1ff4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00647194 │ │ │ │ - rsbeq r7, r4, r4, lsl #1 │ │ │ │ - rsbeq r7, r4, r8, lsl r0 │ │ │ │ - @ instruction: 0x0052f49c │ │ │ │ - subseq pc, r2, r8, lsr #9 │ │ │ │ + rsbeq r7, r4, r4, lsl #3 │ │ │ │ + rsbeq r7, r4, r4, ror r0 │ │ │ │ + rsbeq r7, r4, r8 │ │ │ │ + subseq pc, r2, ip, lsl #9 │ │ │ │ + @ instruction: 0x0052f498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 2f218c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -279640,37 +279640,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 2f21ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f20ac │ │ │ │ ldr r0, [pc, #48] @ 2f21b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f20ac │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r9, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r1, r0, lsr #7 │ │ │ │ rsbseq r9, r1, r8, asr #6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r0, asr #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, r2, ip, lsr #6 │ │ │ │ - subseq pc, r2, r8, asr #6 │ │ │ │ + subseq pc, r2, ip, lsl r3 @ │ │ │ │ + subseq pc, r2, r8, lsr r3 @ │ │ │ │ │ │ │ │ 002f21b4 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -279686,51 +279686,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2f222c │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2f2210 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1348 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r3, [pc, #96] @ 2f229c │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 2f226c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e4b50 │ │ │ │ + b 7e4b48 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ ldr r3, [pc, #36] @ 2f22a0 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 2f2254 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -280106,21 +280106,21 @@ │ │ │ │ beq 2f294c │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 2f29b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f26f0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 2f28f4 │ │ │ │ cmp r1, #0 │ │ │ │ blt 2f278c │ │ │ │ @@ -280161,15 +280161,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 2f278c │ │ │ │ ldr r0, [pc, #96] @ 2f29b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f26f0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ ldr r3, [pc, #76] @ 2f29b8 │ │ │ │ ldr r1, [pc, #76] @ 2f29bc │ │ │ │ ldr r0, [pc, #76] @ 2f29c0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -280177,26 +280177,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbseq r8, r1, r8, ror sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, r1, ip, asr sp │ │ │ │ - rsbeq r6, r4, r0, ror #17 │ │ │ │ - @ instruction: 0x0064689c │ │ │ │ + ldrdeq r6, [r4], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r6, r4, ip, lsl #17 │ │ │ │ rsbseq r8, r1, r8, lsr ip │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r0, lsl #22 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r2, r8, asr ip │ │ │ │ - subseq lr, r2, r4, asr #23 │ │ │ │ - rsbeq r6, r4, r8, ror r6 │ │ │ │ - ldrsheq lr, [r2], #-168 @ 0xffffff58 │ │ │ │ - ldrheq lr, [r2], #-188 @ 0xffffff44 │ │ │ │ + subseq lr, r2, r8, asr #24 │ │ │ │ + ldrheq lr, [r2], #-180 @ 0xffffff4c │ │ │ │ + rsbeq r6, r4, r8, ror #12 │ │ │ │ + subseq lr, r2, r8, ror #21 │ │ │ │ + subseq lr, r2, ip, lsr #23 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 002f29c8 : │ │ │ │ cmp r2, #0 │ │ │ │ ble 2f2a20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -280258,15 +280258,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1348 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -280292,15 +280292,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -280359,15 +280359,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f2c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r4, sl, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 2f2d5c │ │ │ │ ldr r2, [pc, #240] @ 2f2d60 │ │ │ │ @@ -280375,35 +280375,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #208] @ 2f2d68 │ │ │ │ ldr r1, [pc, #208] @ 2f2d6c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 2f2d70 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #172] @ 2f2d74 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 2f2d78 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #148] @ 2f2d7c │ │ │ │ ldr lr, [pc, #148] @ 2f2d80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 2f2d84 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -280427,19 +280427,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq r6, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrheq r5, [r1], #-236 @ 0xffffff14 │ │ │ │ - subseq r1, r9, ip, lsl r9 │ │ │ │ - subseq r3, r2, ip, lsr #10 │ │ │ │ - subseq r3, r2, r8, asr #10 │ │ │ │ + rsbeq r6, r4, r0, asr #9 │ │ │ │ + subseq r5, r1, ip, lsr #29 │ │ │ │ + subseq r1, r9, ip, lsl #18 │ │ │ │ + subseq r3, r2, ip, lsl r5 │ │ │ │ + subseq r3, r2, r8, lsr r5 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ rsbeq pc, pc, r8, asr #17 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ rsbeq r4, sl, r0, lsl #10 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -280457,42 +280457,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 51b6ac │ │ │ │ - @ instruction: 0x00646390 │ │ │ │ - subseq lr, r2, ip, asr r8 │ │ │ │ - subseq lr, r2, ip, ror r8 │ │ │ │ + b 51b6a4 │ │ │ │ + rsbeq r6, r4, r0, lsl #7 │ │ │ │ + subseq lr, r2, ip, asr #16 │ │ │ │ + subseq lr, r2, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2f2ecc │ │ │ │ ldr r2, [pc, #172] @ 2f2ed0 │ │ │ │ ldr r1, [pc, #172] @ 2f2ed4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f2ebc │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -280519,17 +280519,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e1348 │ │ │ │ - rsbeq r6, r4, r0, lsr #6 │ │ │ │ - ldrsheq lr, [r2], #-112 @ 0xffffff90 │ │ │ │ - subseq lr, r2, r0, lsl r8 │ │ │ │ + rsbeq r6, r4, r0, lsl r3 │ │ │ │ + subseq lr, r2, r0, ror #15 │ │ │ │ + subseq lr, r2, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 2f2f80 │ │ │ │ ldr r2, [pc, #144] @ 2f2f84 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -280537,15 +280537,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 2f2f88 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 2f2f3c │ │ │ │ b 2f2f68 │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -280564,44 +280564,44 @@ │ │ │ │ b 1e1e1c │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e2e30 │ │ │ │ - rsbeq r6, r4, r4, asr r2 │ │ │ │ - subseq lr, r2, ip, lsl r7 │ │ │ │ - subseq lr, r2, ip, lsr r7 │ │ │ │ + rsbeq r6, r4, r4, asr #4 │ │ │ │ + subseq lr, r2, ip, lsl #14 │ │ │ │ + subseq lr, r2, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 2f3044 │ │ │ │ ldr r6, [pc, #160] @ 2f3048 │ │ │ │ ldr r5, [pc, #160] @ 2f304c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f3024 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -280613,44 +280613,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x00646198 │ │ │ │ - subseq lr, r2, ip, ror #12 │ │ │ │ - subseq lr, r2, r8, lsl #13 │ │ │ │ + rsbeq r6, r4, r8, lsl #3 │ │ │ │ + subseq lr, r2, ip, asr r6 │ │ │ │ + subseq lr, r2, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 2f3100 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #136] @ 2f3104 │ │ │ │ ldr r1, [pc, #136] @ 2f3108 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #112] @ 2f310c │ │ │ │ ldr r1, [pc, #112] @ 2f3110 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f30e0 │ │ │ │ @@ -280660,47 +280660,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r6, [r4], #-8 @ │ │ │ │ - subseq lr, r2, r0, lsr #11 │ │ │ │ - subseq lr, r2, r0, asr #11 │ │ │ │ - subseq r3, r2, ip, lsr #2 │ │ │ │ - subseq r3, r2, r8, asr #2 │ │ │ │ + rsbeq r6, r4, r8, asr #1 │ │ │ │ + @ instruction: 0x0052e590 │ │ │ │ + ldrheq lr, [r2], #-80 @ 0xffffffb0 │ │ │ │ + subseq r3, r2, ip, lsl r1 │ │ │ │ + subseq r3, r2, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 2f31d8 │ │ │ │ ldr r6, [pc, #172] @ 2f31dc │ │ │ │ ldr r5, [pc, #172] @ 2f31e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ tst r7, #4 │ │ │ │ beq 2f31b8 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f31b8 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -280714,73 +280714,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r6, r4, r0, lsl r0 │ │ │ │ - subseq lr, r2, r0, ror #9 │ │ │ │ - ldrsheq lr, [r2], #-76 @ 0xffffffb4 │ │ │ │ + rsbeq r6, r4, r0 │ │ │ │ + ldrsbeq lr, [r2], #-64 @ 0xffffffc0 │ │ │ │ + subseq lr, r2, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 2f32b0 │ │ │ │ ldr r9, [pc, #180] @ 2f32b4 │ │ │ │ ldr r6, [pc, #180] @ 2f32b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #132] @ 2f32bc │ │ │ │ ldr r1, [pc, #132] @ 2f32c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2f3290 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 51af38 │ │ │ │ + bl 51af30 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 51af38 │ │ │ │ + bl 51af30 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 51babc │ │ │ │ - rsbeq r5, r4, r0, asr #30 │ │ │ │ - subseq lr, r2, r4, lsl r4 │ │ │ │ - subseq lr, r2, r0, lsr r4 │ │ │ │ - @ instruction: 0x00522f98 │ │ │ │ - ldrheq r2, [r2], #-244 @ 0xffffff0c │ │ │ │ + b 51bab4 │ │ │ │ + rsbeq r5, r4, r0, lsr pc │ │ │ │ + subseq lr, r2, r4, lsl #8 │ │ │ │ + subseq lr, r2, r0, lsr #8 │ │ │ │ + subseq r2, r2, r8, lsl #31 │ │ │ │ + subseq r2, r2, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 2f3450 │ │ │ │ ldr r3, [pc, #372] @ 2f3454 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -280792,56 +280792,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 2f33ac │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3394 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 519cac │ │ │ │ + bl 519ca4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 51eef0 │ │ │ │ + bl 51eee8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f33fc │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -280853,15 +280853,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1e1c │ │ │ │ mov r6, #8 │ │ │ │ b 2f337c │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 51b378 │ │ │ │ + bl 51b370 │ │ │ │ ldr r2, [pc, #84] @ 2f3464 │ │ │ │ ldr r3, [pc, #64] @ 2f3454 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -280874,17 +280874,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r1, r0, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, r4, r0, asr lr │ │ │ │ - subseq lr, r2, r4, lsl r3 │ │ │ │ - subseq lr, r2, ip, asr #6 │ │ │ │ + rsbeq r5, r4, r0, asr #28 │ │ │ │ + subseq lr, r2, r4, lsl #6 │ │ │ │ + subseq lr, r2, ip, lsr r3 │ │ │ │ rsbseq r7, r1, ip, ror #31 │ │ │ │ │ │ │ │ 002f3468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -280931,26 +280931,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 2f3628 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 51eef0 │ │ │ │ + bl 51eee8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f350c │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 2f356c │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 518fa0 │ │ │ │ + bl 518f98 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 2f3548 │ │ │ │ ldr r3, [pc, #512] @ 2f3774 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -280978,17 +280978,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 51b378 │ │ │ │ + bl 51b370 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 2f3588 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -281000,19 +281000,19 @@ │ │ │ │ beq 2f35c8 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 2f3678 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 519cac │ │ │ │ + bl 519ca4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 2f35c8 │ │ │ │ @@ -281049,51 +281049,51 @@ │ │ │ │ beq 2f372c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2f3794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f3588 │ │ │ │ ldr r2, [pc, #100] @ 2f3798 │ │ │ │ ldr r3, [pc, #52] @ 2f376c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f3764 │ │ │ │ ldr r0, [pc, #68] @ 2f379c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r1, r4, ror pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r1, r4, ror #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, r1, ip, ror #28 │ │ │ │ - rsbeq r5, r4, r0, ror fp │ │ │ │ - ldrsheq r2, [r2], #-176 @ 0xffffff50 │ │ │ │ - subseq r2, r2, ip, lsl #24 │ │ │ │ + rsbeq r5, r4, r0, ror #22 │ │ │ │ + subseq r2, r2, r0, ror #23 │ │ │ │ + ldrsheq r2, [r2], #-188 @ 0xffffff44 │ │ │ │ andeq r4, r0, ip, ror #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r2, r8, lsr pc │ │ │ │ + subseq sp, r2, r8, lsr #30 │ │ │ │ rsbseq r7, r1, r8, asr #25 │ │ │ │ - subseq sp, r2, r8, lsr pc │ │ │ │ + subseq sp, r2, r8, lsr #30 │ │ │ │ │ │ │ │ 002f37a0 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f37cc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -281171,16 +281171,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbseq r7, r1, r0, ror #23 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - rsbeq r5, r4, r0, ror #17 │ │ │ │ - subseq sp, r2, r4, asr #28 │ │ │ │ + ldrdeq r5, [r4], #-128 @ 0xffffff80 @ │ │ │ │ + subseq sp, r2, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 2f3b18 │ │ │ │ ldr r3, [pc, #532] @ 2f3b1c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -281193,39 +281193,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #460] @ 2f3b2c │ │ │ │ ldr r1, [pc, #460] @ 2f3b30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2f39d0 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -281268,27 +281268,27 @@ │ │ │ │ bne 2f3a34 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 2f3af4 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51bb38 │ │ │ │ + bl 51bb30 │ │ │ │ ldr r2, [pc, #196] @ 2f3b38 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51ae8c │ │ │ │ + bl 51ae84 │ │ │ │ ldr r2, [pc, #180] @ 2f3b3c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51ae8c │ │ │ │ + bl 51ae84 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 2f3b40 │ │ │ │ ldr r3, [pc, #112] @ 2f3b1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -281300,40 +281300,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 2f3aa0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 2f3b44 │ │ │ │ ldr r1, [pc, #72] @ 2f3b48 │ │ │ │ ldr r0, [pc, #72] @ 2f3b4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 2f3b50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrsheq r7, [r1], #-168 @ 0xffffff58 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, r4, r8, lsr #16 │ │ │ │ - subseq sp, r2, ip, ror #25 │ │ │ │ - subseq sp, r2, ip, lsl #26 │ │ │ │ - subseq r2, r2, r0, ror r8 │ │ │ │ - subseq r2, r2, ip, lsl #17 │ │ │ │ - subseq r2, fp, r0, ror #27 │ │ │ │ + rsbeq r5, r4, r8, lsl r8 │ │ │ │ + ldrsbeq sp, [r2], #-204 @ 0xffffff34 │ │ │ │ + ldrsheq sp, [r2], #-204 @ 0xffffff34 │ │ │ │ + subseq r2, r2, r0, ror #16 │ │ │ │ + subseq r2, r2, ip, ror r8 │ │ │ │ + ldrsbeq r2, [fp], #-208 @ 0xffffff30 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ rsbseq r7, r1, r4, asr r9 │ │ │ │ - rsbeq r5, r4, r4, asr #12 │ │ │ │ - subseq sp, r2, r8, asr #23 │ │ │ │ - ldrsbeq sp, [r2], #-188 @ 0xffffff44 │ │ │ │ + rsbeq r5, r4, r4, lsr r6 │ │ │ │ + ldrheq sp, [r2], #-184 @ 0xffffff48 │ │ │ │ + subseq sp, r2, ip, asr #23 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 002f3b54 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -281412,33 +281412,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r1, r8, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrheq r2, [fp], #-188 @ 0xffffff44 │ │ │ │ + subseq r2, fp, ip, lsr #23 │ │ │ │ rsbseq r7, r1, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 2f3ce4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ @ instruction: 0x006a359c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 2f4094 │ │ │ │ mov r6, r2 │ │ │ │ @@ -281455,27 +281455,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #856] @ 2f40a8 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 2f40ac │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 2f40b0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -281554,15 +281554,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 2f40d0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r3, [pc, #504] @ 2f40d4 │ │ │ │ ldr r2, [pc, #504] @ 2f40d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -281605,15 +281605,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 2f40d0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 7a932c │ │ │ │ + bl 7a9324 │ │ │ │ ldr r2, [pc, #320] @ 2f40e8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -281667,40 +281667,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2f3468 │ │ │ │ b 2f3ddc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, r4, ip, asr #9 │ │ │ │ + strheq r5, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ ldrsheq r7, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq sp, [r2], #-140 @ 0xffffff74 │ │ │ │ - ldrsheq sp, [r2], #-148 @ 0xffffff6c │ │ │ │ - subseq sp, r2, r8, ror #17 │ │ │ │ + subseq sp, r2, ip, ror #17 │ │ │ │ + subseq sp, r2, r4, ror #19 │ │ │ │ + ldrsbeq sp, [r2], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0x00717694 │ │ │ │ - rsbeq r5, r4, r8, asr #8 │ │ │ │ - rsbeq r5, r4, r0, lsr #8 │ │ │ │ + rsbeq r5, r4, r8, lsr r4 │ │ │ │ + rsbeq r5, r4, r0, lsl r4 │ │ │ │ rsbseq r7, r1, r8, lsl r6 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r3, r0, r8, asr #1 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - rsbeq r5, r4, r0, lsl #6 │ │ │ │ - subseq sp, r2, r0, ror #16 │ │ │ │ - rsbeq r5, r4, ip, lsl r3 │ │ │ │ - rsbeq r5, r4, ip, ror r2 │ │ │ │ + strdeq r5, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + subseq sp, r2, r0, asr r8 │ │ │ │ + rsbeq r5, r4, ip, lsl #6 │ │ │ │ + rsbeq r5, r4, ip, ror #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq sp, [r2], #-116 @ 0xffffff8c │ │ │ │ - rsbeq r5, r4, r0, lsl r2 │ │ │ │ + subseq sp, r2, r4, lsr #15 │ │ │ │ + rsbeq r5, r4, r0, lsl #4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - strheq r5, [r4], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x00645190 │ │ │ │ + rsbeq r5, r4, r4, lsr #3 │ │ │ │ + rsbeq r5, r4, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 2f41c4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -281708,31 +281708,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 2f41c8 │ │ │ │ ldr r1, [pc, #160] @ 2f41cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #140] @ 2f41d0 │ │ │ │ ldr r1, [pc, #140] @ 2f41d4 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #108] @ 2f41d8 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r0, [pc, #88] @ 2f41dc │ │ │ │ ldr r1, [pc, #88] @ 2f41e0 │ │ │ │ ldr r2, [pc, #88] @ 2f41e4 │ │ │ │ ldr r3, [pc, #88] @ 2f41e8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -281743,19 +281743,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, r4, r8, asr #1 │ │ │ │ - subseq r4, r1, r0, lsl sl │ │ │ │ - subseq r0, r9, ip, ror #8 │ │ │ │ - ldrsbeq sp, [r2], #-64 @ 0xffffffc0 │ │ │ │ - ldrsheq sp, [r2], #-64 @ 0xffffffc0 │ │ │ │ + strheq r5, [r4], #-8 @ │ │ │ │ + subseq r4, r1, r0, lsl #20 │ │ │ │ + subseq r0, r9, ip, asr r4 │ │ │ │ + subseq sp, r2, r0, asr #9 │ │ │ │ + subseq sp, r2, r0, ror #9 │ │ │ │ rsbeq lr, pc, r4, asr #9 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -281767,25 +281767,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #32] @ 2f4250 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5809e0 │ │ │ │ - ldrdeq r4, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - subseq r4, r1, r4, lsr #18 │ │ │ │ - subseq r0, r9, r4, lsl #7 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r4, r4, r4, asr #31 │ │ │ │ + subseq r4, r1, r4, lsl r9 │ │ │ │ + subseq r0, r9, r4, ror r3 │ │ │ │ rsbeq lr, pc, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 2f42ac │ │ │ │ ldr r2, [pc, #64] @ 2f42b0 │ │ │ │ @@ -281793,25 +281793,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #32] @ 2f42b8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5809e0 │ │ │ │ - rsbeq r4, r4, ip, ror #30 │ │ │ │ - ldrheq r4, [r1], #-140 @ 0xffffff74 │ │ │ │ - subseq r0, r9, ip, lsl r3 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r4, r4, ip, asr pc │ │ │ │ + subseq r4, r1, ip, lsr #17 │ │ │ │ + subseq r0, r9, ip, lsl #6 │ │ │ │ @ instruction: 0x006fe398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 2f436c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -281826,15 +281826,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2f3468 │ │ │ │ ldr r2, [pc, #80] @ 2f4380 │ │ │ │ ldr r3, [pc, #64] @ 2f4374 │ │ │ │ @@ -281849,84 +281849,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r4, r8, lsl #30 │ │ │ │ + strdeq r4, [r4], #-232 @ 0xffffff18 @ │ │ │ │ rsbseq r7, r1, r4, lsl r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r2, r8, lsr #6 │ │ │ │ - subseq sp, r2, r8, asr #6 │ │ │ │ + subseq sp, r2, r8, lsl r3 │ │ │ │ + subseq sp, r2, r8, lsr r3 │ │ │ │ rsbseq r7, r1, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2f43cc │ │ │ │ ldr r2, [pc, #48] @ 2f43d0 │ │ │ │ ldr r1, [pc, #48] @ 2f43d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 23c1d4 │ │ │ │ - rsbeq r4, r4, r8, lsr lr │ │ │ │ - subseq sp, r2, r8, ror r2 │ │ │ │ - subseq sp, r2, ip, ror r3 │ │ │ │ + rsbeq r4, r4, r8, lsr #28 │ │ │ │ + subseq sp, r2, r8, ror #4 │ │ │ │ + subseq sp, r2, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2f443c │ │ │ │ ldr r2, [pc, #76] @ 2f4440 │ │ │ │ ldr r1, [pc, #76] @ 2f4444 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 2f4430 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 23c0e0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 23c16c │ │ │ │ - rsbeq r4, r4, r4, ror #27 │ │ │ │ - subseq sp, r2, r0, lsr #4 │ │ │ │ - subseq sp, r2, r4, lsr #6 │ │ │ │ + ldrdeq r4, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + subseq sp, r2, r0, lsl r2 │ │ │ │ + subseq sp, r2, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 2f44dc │ │ │ │ ldr r2, [pc, #124] @ 2f44e0 │ │ │ │ ldr r1, [pc, #124] @ 2f44e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 23c044 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -281941,17 +281941,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 23c23c │ │ │ │ - rsbeq r4, r4, r4, ror sp │ │ │ │ - ldrheq sp, [r2], #-20 @ 0xffffffec │ │ │ │ - ldrheq sp, [r2], #-40 @ 0xffffffd8 │ │ │ │ + rsbeq r4, r4, r4, ror #26 │ │ │ │ + subseq sp, r2, r4, lsr #3 │ │ │ │ + subseq sp, r2, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 2f466c │ │ │ │ ldr r2, [pc, #364] @ 2f4670 │ │ │ │ ldr r3, [pc, #364] @ 2f4674 │ │ │ │ @@ -281966,26 +281966,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #308] @ 2f4680 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 2f4684 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #272] @ 2f4688 │ │ │ │ ldr r1, [pc, #272] @ 2f468c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -282041,20 +282041,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r4, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r4, r4, r0, asr #25 │ │ │ │ ldrsheq r6, [r1], #-228 @ 0xffffff1c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r2, r0, lsl #2 │ │ │ │ - ldrsheq sp, [r2], #-24 @ 0xffffffe8 │ │ │ │ - ldrsheq sp, [r2], #-4 │ │ │ │ + ldrsheq sp, [r2], #-0 │ │ │ │ + subseq sp, r2, r8, ror #3 │ │ │ │ + subseq sp, r2, r4, ror #1 │ │ │ │ @ instruction: 0x00716e9c │ │ │ │ ldrdeq r2, [sl], #-200 @ 0xffffff38 @ │ │ │ │ rsbseq r6, r2, r0, asr #1 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldrsbeq r6, [r1], #-208 @ 0xffffff30 @ │ │ │ │ @@ -282068,15 +282068,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 2f478c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 2f4790 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 2f4740 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -282111,20 +282111,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, r4, r8, lsl fp │ │ │ │ - subseq ip, r2, r4, asr pc │ │ │ │ - subseq sp, r2, r0, rrx │ │ │ │ + rsbeq r4, r4, r8, lsl #22 │ │ │ │ + subseq ip, r2, r4, asr #30 │ │ │ │ + subseq sp, r2, r0, asr r0 │ │ │ │ rsbseq r6, r1, r4, lsl sp │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq sp, r2, r0, lsr r0 │ │ │ │ + subseq sp, r2, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 2f492c │ │ │ │ ldr r1, [pc, #376] @ 2f4930 │ │ │ │ ldr r2, [pc, #376] @ 2f4934 │ │ │ │ @@ -282139,24 +282139,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #320] @ 2f4940 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #288] @ 2f4944 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -282217,23 +282217,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 2f4958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 2f4848 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r4, ip, lsl sl │ │ │ │ + rsbeq r4, r4, ip, lsl #20 │ │ │ │ rsbseq r6, r1, r0, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r2, ip, asr #28 │ │ │ │ - subseq ip, r2, r0, asr #30 │ │ │ │ - subseq ip, r2, r8, lsr lr │ │ │ │ + subseq ip, r2, ip, lsr lr │ │ │ │ + subseq ip, r2, r0, lsr pc │ │ │ │ + subseq ip, r2, r8, lsr #28 │ │ │ │ rsbeq r2, sl, ip, lsr #20 │ │ │ │ rsbseq r5, r2, r4, lsl #28 │ │ │ │ - rsbeq r4, r4, r4, lsl #19 │ │ │ │ + rsbeq r4, r4, r4, ror r9 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rsbseq r6, r1, r4, lsr #22 │ │ │ │ rsbseq r5, r2, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -282251,24 +282251,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #320] @ 2f4b00 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #288] @ 2f4b04 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -282329,23 +282329,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 2f4b18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 2f4a0c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r4, ip, asr r8 │ │ │ │ + rsbeq r4, r4, ip, asr #16 │ │ │ │ rsbseq r6, r1, r0, lsl #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r2, ip, lsl #25 │ │ │ │ - subseq ip, r2, r0, lsl #27 │ │ │ │ - subseq ip, r2, r8, ror ip │ │ │ │ + subseq ip, r2, ip, ror ip │ │ │ │ + subseq ip, r2, r0, ror sp │ │ │ │ + subseq ip, r2, r8, ror #24 │ │ │ │ rsbeq r2, sl, ip, ror #16 │ │ │ │ rsbseq r5, r2, r4, asr #24 │ │ │ │ - rsbeq r4, r4, r0, asr #15 │ │ │ │ + strheq r4, [r4], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rsbseq r6, r1, r0, ror #18 │ │ │ │ rsbseq r5, r2, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -282363,24 +282363,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #452] @ 2f4d44 │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #420] @ 2f4d48 │ │ │ │ ldr r1, [pc, #420] @ 2f4d4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 2f4d50 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -282474,30 +282474,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r4, r0, lsr #13 │ │ │ │ + @ instruction: 0x00644690 │ │ │ │ ldrheq r6, [r1], #-140 @ 0xffffff74 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r2, ip, asr #21 │ │ │ │ - subseq ip, r2, r0, asr #23 │ │ │ │ - subseq ip, r2, r4, asr #21 │ │ │ │ + ldrheq ip, [r2], #-172 @ 0xffffff54 │ │ │ │ + ldrheq ip, [r2], #-176 @ 0xffffff50 │ │ │ │ + ldrheq ip, [r2], #-164 @ 0xffffff5c │ │ │ │ rsbeq r2, sl, ip, lsr #13 │ │ │ │ @ instruction: 0x00725a98 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ rsbseq r6, r1, ip, lsl #14 │ │ │ │ ldr r0, [pc, #4] @ 2f4d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r2, sl, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 2f4e3c │ │ │ │ ldr r2, [pc, #176] @ 2f4e40 │ │ │ │ @@ -282505,33 +282505,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #144] @ 2f4e48 │ │ │ │ ldr r1, [pc, #144] @ 2f4e4c │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #112] @ 2f4e50 │ │ │ │ ldr r1, [pc, #112] @ 2f4e54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r1, [pc, #88] @ 2f4e58 │ │ │ │ ldr r2, [pc, #88] @ 2f4e5c │ │ │ │ ldr r3, [pc, #88] @ 2f4e60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -282541,19 +282541,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, r4, r8, ror #9 │ │ │ │ - subseq ip, r2, r4, lsl #17 │ │ │ │ - subseq ip, r2, r4, lsr #17 │ │ │ │ - subseq r3, r1, ip, ror sp │ │ │ │ - ldrsbeq pc, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq r4, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq ip, r2, r4, ror r8 │ │ │ │ + @ instruction: 0x0052c894 │ │ │ │ + subseq r3, r1, ip, ror #26 │ │ │ │ + subseq pc, r8, ip, asr #15 │ │ │ │ strheq r2, [sl], #-84 @ 0xffffffac @ │ │ │ │ rsbeq sp, pc, r8, lsl #18 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -282565,15 +282565,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2f4ed0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -282581,22 +282581,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7e0c40 │ │ │ │ + bl 7e0c38 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e1d68 │ │ │ │ - strdeq r4, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x0052c794 │ │ │ │ - @ instruction: 0x0052c990 │ │ │ │ + rsbeq r4, r4, ip, ror #7 │ │ │ │ + subseq ip, r2, r4, lsl #15 │ │ │ │ + subseq ip, r2, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 2f5034 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -282611,15 +282611,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -282667,45 +282667,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e2ba8 │ │ │ │ b 2f4fcc │ │ │ │ ldr r0, [pc, #36] @ 2f5050 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e2ba8 │ │ │ │ b 2f4fcc │ │ │ │ - rsbeq r4, r4, r8, ror #6 │ │ │ │ + rsbeq r4, r4, r8, asr r3 │ │ │ │ ldrsbeq r6, [r1], #-68 @ 0xffffffbc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r2, r4, ror #13 │ │ │ │ - subseq ip, r2, r0, ror #17 │ │ │ │ + ldrsbeq ip, [r2], #-100 @ 0xffffff9c │ │ │ │ + ldrsbeq ip, [r2], #-128 @ 0xffffff80 │ │ │ │ rsbseq r6, r1, r8, lsr #8 │ │ │ │ - subseq ip, r2, r4, asr r8 │ │ │ │ - subseq ip, r2, r4, lsl r8 │ │ │ │ + subseq ip, r2, r4, asr #16 │ │ │ │ + subseq ip, r2, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2f50a4 │ │ │ │ ldr r2, [pc, #56] @ 2f50a8 │ │ │ │ ldr r1, [pc, #56] @ 2f50ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #24] @ 2f50b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2f3b54 │ │ │ │ - rsbeq r4, r4, ip, lsl #4 │ │ │ │ - subseq ip, r2, r4, lsr #11 │ │ │ │ - subseq ip, r2, r4, asr #11 │ │ │ │ + strdeq r4, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x0052c594 │ │ │ │ + ldrheq ip, [r2], #-84 @ 0xffffffac │ │ │ │ rsbseq r6, ip, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 2f51b8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -282721,15 +282721,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -282764,19 +282764,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - strheq r4, [r4], #-16 @ │ │ │ │ + rsbeq r4, r4, r0, lsr #3 │ │ │ │ rsbseq r6, r1, ip, lsl r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r2, ip, lsr #10 │ │ │ │ - subseq ip, r2, ip, asr #10 │ │ │ │ + subseq ip, r2, ip, lsl r5 │ │ │ │ + subseq ip, r2, ip, lsr r5 │ │ │ │ rsbseq r6, r1, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 2f5300 │ │ │ │ @@ -282841,25 +282841,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r7 │ │ │ │ bl 2f37f4 │ │ │ │ b 2f5274 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r1, ip, lsl #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r1, r0, lsl #3 │ │ │ │ - strheq r3, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - subseq ip, r2, r8, asr #6 │ │ │ │ - subseq ip, r2, r8, ror #6 │ │ │ │ + rsbeq r3, r4, r4, lsr #31 │ │ │ │ + subseq ip, r2, r8, lsr r3 │ │ │ │ + subseq ip, r2, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 2f5818 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -282876,26 +282876,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #1192] @ 2f582c │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2e30 │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -282979,15 +282979,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 2f37a0 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2f56fc │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -283056,15 +283056,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r8 │ │ │ │ bl 2f37f4 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 2f56e8 │ │ │ │ add r5, r5, #1 │ │ │ │ b 2f5584 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ @@ -283074,15 +283074,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 1e1d68 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 2f5864 │ │ │ │ ldr r3, [pc, #368] @ 2f5820 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -283106,27 +283106,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 2f5558 │ │ │ │ ldr r1, [pc, #356] @ 2f5868 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7e0c40 │ │ │ │ + bl 7e0c38 │ │ │ │ b 2f56a4 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 2f586c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb4dc │ │ │ │ + bl 7cb4d4 │ │ │ │ b 2f56a4 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2e30 │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -283143,74 +283143,74 @@ │ │ │ │ ldr r1, [pc, #228] @ 2f5874 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2f56a4 │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 2f5878 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 2f587c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2f5694 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 2f5880 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 2f5884 │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ b 2f5694 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r3, r4, ip, asr #30 │ │ │ │ + rsbeq r3, r4, ip, lsr pc │ │ │ │ ldrheq r6, [r1], #-8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r2, r8, asr #5 │ │ │ │ - ldrheq ip, [r2], #-72 @ 0xffffffb8 │ │ │ │ - ldrheq ip, [r2], #-44 @ 0xffffffd4 │ │ │ │ + ldrheq ip, [r2], #-40 @ 0xffffffd8 │ │ │ │ + subseq ip, r2, r8, lsr #9 │ │ │ │ + subseq ip, r2, ip, lsr #5 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - rsbeq r3, r4, r4, lsl #27 │ │ │ │ - subseq ip, r2, ip, lsl r1 │ │ │ │ - subseq ip, r2, ip, lsr r1 │ │ │ │ - rsbeq r3, r4, r4, lsr sp │ │ │ │ + rsbeq r3, r4, r4, ror sp │ │ │ │ + subseq ip, r2, ip, lsl #2 │ │ │ │ + subseq ip, r2, ip, lsr #2 │ │ │ │ + rsbeq r3, r4, r4, lsr #26 │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - subseq fp, r2, r8, ror #31 │ │ │ │ - subseq ip, r2, r4, lsl r0 │ │ │ │ - subseq r9, r1, r8, lsr #21 │ │ │ │ - subseq ip, r2, ip, lsl r2 │ │ │ │ + ldrsbeq fp, [r2], #-248 @ 0xffffff08 │ │ │ │ + subseq ip, r2, r4 │ │ │ │ + @ instruction: 0x00519a98 │ │ │ │ + subseq ip, r2, ip, lsl #4 │ │ │ │ rsbseq r5, r1, r0, asr sp │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - subseq ip, r2, ip, ror #2 │ │ │ │ - subseq ip, r2, r8, lsr #2 │ │ │ │ - subseq ip, r2, r4, lsl #2 │ │ │ │ - subseq r9, r1, ip, ror r9 │ │ │ │ - subseq ip, r2, r8, asr #1 │ │ │ │ - subseq ip, r2, r8, ror #1 │ │ │ │ - subseq ip, r2, r0, lsr #1 │ │ │ │ + subseq ip, r2, ip, asr r1 │ │ │ │ + subseq ip, r2, r8, lsl r1 │ │ │ │ + ldrsheq ip, [r2], #-4 │ │ │ │ + subseq r9, r1, ip, ror #18 │ │ │ │ + ldrheq ip, [r2], #-8 │ │ │ │ + ldrsbeq ip, [r2], #-8 │ │ │ │ + @ instruction: 0x0052c090 │ │ │ │ ldr r0, [pc, #4] @ 2f5894 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r1, sl, r0, ror fp │ │ │ │ │ │ │ │ 002f5898 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f589c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -283271,22 +283271,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2f5a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f58fc │ │ │ │ ldr r2, [pc, #96] @ 2f5a20 │ │ │ │ ldr r3, [pc, #64] @ 2f5a04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -283294,28 +283294,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f59f4 │ │ │ │ ldr r0, [pc, #64] @ 2f5a24 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, ip, ip, ror r1 │ │ │ │ rsbseq r5, r1, r4, lsr #22 │ │ │ │ rsbseq r5, r1, r0, lsr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq r5, [r1], #-168 @ 0xffffff58 @ │ │ │ │ @ instruction: 0x00003ab4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r2, ip, asr pc │ │ │ │ + subseq fp, r2, ip, asr #30 │ │ │ │ rsbseq r5, r1, ip, lsr sl │ │ │ │ - subseq fp, r2, ip, asr pc │ │ │ │ + subseq fp, r2, ip, asr #30 │ │ │ │ │ │ │ │ 002f5a28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 2f5b6c │ │ │ │ @@ -283376,41 +283376,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f5b94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f5a88 │ │ │ │ ldr r0, [pc, #60] @ 2f5b98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f5a88 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r5, [r1], #-156 @ 0xffffff64 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r5, [ip], #-248 @ 0xffffff08 @ │ │ │ │ @ instruction: 0x00715994 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, ip, r0, lsr #31 │ │ │ │ rsbseq r5, r1, ip, asr r9 │ │ │ │ andeq r1, r0, r4, ror #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r2, r0, lsr #28 │ │ │ │ - subseq fp, r2, r4, asr #28 │ │ │ │ + subseq fp, r2, r0, lsl lr │ │ │ │ + subseq fp, r2, r4, lsr lr │ │ │ │ │ │ │ │ 002f5b9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 2f5cd0 │ │ │ │ @@ -283465,68 +283465,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2f5cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [r5] │ │ │ │ b 2f5bf4 │ │ │ │ ldr r0, [pc, #60] @ 2f5cf8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [r5] │ │ │ │ b 2f5bf4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r1, r8, asr #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r1, r8, lsr #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, ip, ip, asr #28 │ │ │ │ rsbseq r5, r1, r0, lsl #16 │ │ │ │ andeq r3, r0, r4, asr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r2, r8, lsr #26 │ │ │ │ - subseq fp, r2, ip, asr #26 │ │ │ │ + subseq fp, r2, r8, lsl sp │ │ │ │ + subseq fp, r2, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2f5d28 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r1, sl, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2f5dac │ │ │ │ ldr r2, [pc, #104] @ 2f5db0 │ │ │ │ ldr r1, [pc, #104] @ 2f5db4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #76] @ 2f5db8 │ │ │ │ ldr lr, [pc, #76] @ 2f5dbc │ │ │ │ ldr ip, [pc, #76] @ 2f5dc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -283536,19 +283536,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 2f5dc4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5809e0 │ │ │ │ - @ instruction: 0x00643594 │ │ │ │ - subseq r2, r1, r4, ror #27 │ │ │ │ - subseq lr, r8, r4, asr #16 │ │ │ │ - subseq fp, r2, r8, asr #25 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r3, r4, r4, lsl #11 │ │ │ │ + ldrsbeq r2, [r1], #-212 @ 0xffffff2c │ │ │ │ + subseq lr, r8, r4, lsr r8 │ │ │ │ + ldrheq fp, [r2], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ rsbeq ip, pc, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -283562,49 +283562,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 5822a0 │ │ │ │ ldr r1, [pc, #228] @ 2f5f0c │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 2f5eb4 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 584c88 │ │ │ │ + bl 584c80 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 2f5f10 │ │ │ │ @@ -283614,46 +283614,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strdeq r3, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - subseq r1, r2, r4, lsl r1 │ │ │ │ - subseq r1, r2, r8, lsr #2 │ │ │ │ - subseq fp, r2, r0, lsl ip │ │ │ │ - rsbeq r3, r4, ip, lsl r4 │ │ │ │ - @ instruction: 0x0052bb9c │ │ │ │ - subseq fp, r2, r0, lsl #23 │ │ │ │ + rsbeq r3, r4, ip, ror #9 │ │ │ │ + subseq r1, r2, r4, lsl #2 │ │ │ │ + subseq r1, r2, r8, lsl r1 │ │ │ │ + subseq fp, r2, r0, lsl #24 │ │ │ │ + rsbeq r3, r4, ip, lsl #8 │ │ │ │ + subseq fp, r2, ip, lsl #23 │ │ │ │ + subseq fp, r2, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #92] @ 2f5f9c │ │ │ │ ldr r2, [pc, #92] @ 2f5fa0 │ │ │ │ ldr r1, [pc, #92] @ 2f5fa4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f5f7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -283661,17 +283661,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0064339c │ │ │ │ - ldrheq r0, [r2], #-240 @ 0xffffff10 │ │ │ │ - subseq r0, r2, r8, asr #31 │ │ │ │ + rsbeq r3, r4, ip, lsl #7 │ │ │ │ + subseq r0, r2, r0, lsr #31 │ │ │ │ + ldrheq r0, [r2], #-248 @ 0xffffff08 │ │ │ │ │ │ │ │ 002f5fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 2f6078 │ │ │ │ @@ -283681,15 +283681,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 2f607c │ │ │ │ ldr r1, [pc, #164] @ 2f6080 │ │ │ │ ldr r3, [pc, #164] @ 2f6084 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2f6058 │ │ │ │ ldr r8, [pc, #140] @ 2f6088 │ │ │ │ ldr r7, [pc, #140] @ 2f608c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -283699,15 +283699,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2f6058 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 2f600c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -283718,47 +283718,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r3, r4, r0, lsr #6 │ │ │ │ - subseq r2, r1, ip, asr fp │ │ │ │ - subseq sp, r4, r0, lsl #21 │ │ │ │ + rsbeq r3, r4, r0, lsl r3 │ │ │ │ + subseq r2, r1, ip, asr #22 │ │ │ │ + subseq sp, r4, r0, ror sl │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subseq r0, r2, r4, lsl #30 │ │ │ │ - subseq r0, r2, ip, lsl pc │ │ │ │ + ldrsheq r0, [r2], #-228 @ 0xffffff1c │ │ │ │ + subseq r0, r2, ip, lsl #30 │ │ │ │ │ │ │ │ 002f6090 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 2f60f0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq fp, r2, ip, ror r9 │ │ │ │ + subseq fp, r2, ip, ror #18 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 2f6148 │ │ │ │ ldr r1, [pc, #136] @ 2f6194 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -283791,15 +283791,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 2f6148 │ │ │ │ b 2f6144 │ │ │ │ - rsbeq r3, r4, r4, lsr r2 │ │ │ │ + rsbeq r3, r4, r4, lsr #4 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -283816,15 +283816,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 2f61fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ ldrdeq r1, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 2f62d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -283833,25 +283833,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 2f62d8 │ │ │ │ ldr r1, [pc, #172] @ 2f62dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #152] @ 2f62e0 │ │ │ │ ldr r1, [pc, #152] @ 2f62e4 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #120] @ 2f62e8 │ │ │ │ ldr r1, [pc, #120] @ 2f62ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2f62f0 │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 2f62f4 │ │ │ │ @@ -283871,24 +283871,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r3, r4, r8, lsr #2 │ │ │ │ - subseq r2, r1, ip, lsl #18 │ │ │ │ - subseq lr, r8, r8, ror #6 │ │ │ │ - subseq lr, r1, ip, lsr r6 │ │ │ │ - subseq r8, r1, ip, lsr r5 │ │ │ │ + rsbeq r3, r4, r8, lsl r1 │ │ │ │ + ldrsheq r2, [r1], #-140 @ 0xffffff74 │ │ │ │ + subseq lr, r8, r8, asr r3 │ │ │ │ + subseq lr, r1, ip, lsr #12 │ │ │ │ + subseq r8, r1, ip, lsr #10 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ rsbeq r1, sl, r4, lsr r2 │ │ │ │ - subseq fp, r2, ip, ror #15 │ │ │ │ + ldrsbeq fp, [r2], #-124 @ 0xffffff84 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 2f6380 │ │ │ │ mov r1, #1 │ │ │ │ @@ -283988,19 +283988,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2f6438 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2f642c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 2f67f8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -284017,15 +284017,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 2f6808 │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -284070,79 +284070,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #544] @ 2f681c │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #504] @ 2f6820 │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #456] @ 2f6824 │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #408] @ 2f6828 │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #356] @ 2f682c │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 3529b0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -284173,15 +284173,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 2f6834 │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr ip, [pc, #160] @ 2f6838 │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -284200,30 +284200,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r2, r4, r8, ror #28 │ │ │ │ + rsbeq r2, r4, r8, asr lr │ │ │ │ rsbseq r4, r1, r0, lsl pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0052b59c │ │ │ │ - subseq fp, r2, r8, lsr #11 │ │ │ │ + subseq fp, r2, ip, lsl #11 │ │ │ │ + @ instruction: 0x0052b598 │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ rsbeq r0, sl, ip, lsl #30 │ │ │ │ - ldrsheq fp, [r2], #-72 @ 0xffffffb8 │ │ │ │ - ldrsbeq fp, [r2], #-68 @ 0xffffffbc │ │ │ │ - ldrheq fp, [r2], #-72 @ 0xffffffb8 │ │ │ │ - @ instruction: 0x0052b498 │ │ │ │ - subseq fp, r2, r0, ror r4 │ │ │ │ - subseq fp, r2, r8, asr #8 │ │ │ │ - subseq r2, r1, r0, asr #7 │ │ │ │ - subseq sp, r8, r0, lsr #28 │ │ │ │ + subseq fp, r2, r8, ror #9 │ │ │ │ + subseq fp, r2, r4, asr #9 │ │ │ │ + subseq fp, r2, r8, lsr #9 │ │ │ │ + subseq fp, r2, r8, lsl #9 │ │ │ │ + subseq fp, r2, r0, ror #8 │ │ │ │ + subseq fp, r2, r8, lsr r4 │ │ │ │ + ldrheq r2, [r1], #-48 @ 0xffffffd0 │ │ │ │ + subseq sp, r8, r0, lsl lr │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ rsbseq r4, r1, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -284237,25 +284237,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f5fa8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2f6940 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #308] @ 2f69cc │ │ │ │ ldr r2, [pc, #308] @ 2f69d0 │ │ │ │ ldr r1, [pc, #308] @ 2f69d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 2f69a0 │ │ │ │ cmp r3, #3 │ │ │ │ bne 2f6984 │ │ │ │ @@ -284315,19 +284315,19 @@ │ │ │ │ beq 2f6940 │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 2f6944 │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2f6924 │ │ │ │ - rsbeq r2, r4, r4, lsr #21 │ │ │ │ - subseq r0, r2, r8, asr r6 │ │ │ │ - subseq r0, r2, ip, ror #12 │ │ │ │ + @ instruction: 0x00642a94 │ │ │ │ + subseq r0, r2, r8, asr #12 │ │ │ │ + subseq r0, r2, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 2f6bf0 │ │ │ │ ldr r4, [pc, #512] @ 2f6bf4 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -284338,49 +284338,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #460] @ 2f6bfc │ │ │ │ ldr r1, [pc, #460] @ 2f6c00 │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #436] @ 2f6c04 │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 2f6c08 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #416] @ 2f6c0c │ │ │ │ ldr r1, [pc, #416] @ 2f6c10 │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 2f6c14 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #384] @ 2f6c18 │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 2f6bd8 │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -284454,50 +284454,50 @@ │ │ │ │ b 2f6b54 │ │ │ │ ldr r0, [pc, #60] @ 2f6c1c │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r4, r0, asr r9 │ │ │ │ - subseq r2, r1, r8, lsr r1 │ │ │ │ - @ instruction: 0x0058db94 │ │ │ │ - subseq r0, r2, ip, asr #9 │ │ │ │ - subseq fp, r2, r0 │ │ │ │ - subseq sp, r4, r8 │ │ │ │ + rsbeq r2, r4, r0, asr #18 │ │ │ │ + subseq r2, r1, r8, lsr #2 │ │ │ │ + subseq sp, r8, r4, lsl #23 │ │ │ │ + ldrheq r0, [r2], #-76 @ 0xffffffb4 │ │ │ │ + ldrsheq sl, [r2], #-240 @ 0xffffff10 │ │ │ │ + ldrsheq ip, [r4], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subseq sp, r1, r8, lsl lr │ │ │ │ - subseq r7, r1, r8, lsl sp │ │ │ │ - subseq fp, r2, ip, lsr #32 │ │ │ │ - subseq fp, r2, r4, lsr #32 │ │ │ │ - subseq sl, r2, r4, asr #30 │ │ │ │ + subseq sp, r1, r8, lsl #28 │ │ │ │ + subseq r7, r1, r8, lsl #26 │ │ │ │ + subseq fp, r2, ip, lsl r0 │ │ │ │ + subseq fp, r2, r4, lsl r0 │ │ │ │ + subseq sl, r2, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 2f5fa8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f6ca8 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #104] @ 2f6cc8 │ │ │ │ ldr r2, [pc, #104] @ 2f6ccc │ │ │ │ ldr r1, [pc, #104] @ 2f6cd0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6ca8 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -284508,40 +284508,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r2, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x00520290 │ │ │ │ - subseq r0, r2, r8, lsr #5 │ │ │ │ + rsbeq r2, r4, ip, asr #13 │ │ │ │ + subseq r0, r2, r0, lsl #5 │ │ │ │ + @ instruction: 0x00520298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 2f5fa8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f6d68 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #120] @ 2f6d88 │ │ │ │ ldr r2, [pc, #120] @ 2f6d8c │ │ │ │ ldr r1, [pc, #120] @ 2f6d90 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6d68 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -284556,17 +284556,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r2, r4, ip, lsr #12 │ │ │ │ - subseq r0, r2, r0, ror #3 │ │ │ │ - ldrsheq r0, [r2], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r2, r4, ip, lsl r6 │ │ │ │ + ldrsbeq r0, [r2], #-16 │ │ │ │ + subseq r0, r2, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -284589,25 +284589,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f5fa8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f6e64 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #108] @ 2f6e84 │ │ │ │ ldr r2, [pc, #108] @ 2f6e88 │ │ │ │ ldr r1, [pc, #108] @ 2f6e8c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6e64 │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -284619,17 +284619,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r2, r4, r4, lsr #10 │ │ │ │ - ldrsbeq r0, [r2], #-8 │ │ │ │ - ldrsheq r0, [r2], #-0 │ │ │ │ + rsbeq r2, r4, r4, lsl r5 │ │ │ │ + subseq r0, r2, r8, asr #1 │ │ │ │ + subseq r0, r2, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -284640,25 +284640,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f5fa8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f6f24 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #136] @ 2f6f6c │ │ │ │ ldr r2, [pc, #136] @ 2f6f70 │ │ │ │ ldr r1, [pc, #136] @ 2f6f74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6f24 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -284677,17 +284677,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r2, r4, r8, asr r4 │ │ │ │ - subseq r0, r2, ip │ │ │ │ - subseq r0, r2, r0, lsr #32 │ │ │ │ + rsbeq r2, r4, r8, asr #8 │ │ │ │ + ldrsheq pc, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + subseq r0, r2, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -284710,25 +284710,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f5fa8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f7068 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #180] @ 2f70b0 │ │ │ │ ldr r2, [pc, #180] @ 2f70b4 │ │ │ │ ldr r1, [pc, #180] @ 2f70b8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2f705c │ │ │ │ cmp r3, #3 │ │ │ │ bne 2f7088 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -284758,17 +284758,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq r2, r4, r0, asr #6 │ │ │ │ - ldrsheq pc, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - subseq pc, r1, ip, lsl #30 │ │ │ │ + rsbeq r2, r4, r0, lsr r3 │ │ │ │ + subseq pc, r1, r4, ror #29 │ │ │ │ + ldrsheq pc, [r1], #-236 @ 0xffffff14 @ │ │ │ │ │ │ │ │ 002f70bc : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f70c0 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -284781,18 +284781,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 2f70f8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 7cb340 │ │ │ │ - subseq sl, r2, r8, lsr #21 │ │ │ │ - rsbeq r2, r4, r4, lsr r3 │ │ │ │ - subseq sl, r2, r0, lsl #21 │ │ │ │ + b 7cb338 │ │ │ │ + @ instruction: 0x0052aa98 │ │ │ │ + rsbeq r2, r4, r4, lsr #6 │ │ │ │ + subseq sl, r2, r0, ror sl │ │ │ │ │ │ │ │ 002f70fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 2f715c │ │ │ │ @@ -284802,26 +284802,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r2, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq sl, r2, r0, ror #20 │ │ │ │ - subseq sl, r2, r8, lsr sl │ │ │ │ + rsbeq r2, r4, r0, ror #5 │ │ │ │ + subseq sl, r2, r0, asr sl │ │ │ │ + subseq sl, r2, r8, lsr #20 │ │ │ │ │ │ │ │ 002f7168 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 2f71c8 │ │ │ │ @@ -284831,58 +284831,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, r4, r4, lsl #5 │ │ │ │ - ldrsheq sl, [r2], #-148 @ 0xffffff6c │ │ │ │ - subseq sl, r2, ip, asr #19 │ │ │ │ + rsbeq r2, r4, r4, ror r2 │ │ │ │ + subseq sl, r2, r4, ror #19 │ │ │ │ + ldrheq sl, [r2], #-156 @ 0xffffff64 │ │ │ │ │ │ │ │ 002f71d4 : │ │ │ │ ldr r3, [pc, #36] @ 2f7200 │ │ │ │ ldr ip, [pc, #36] @ 2f7204 │ │ │ │ ldr r1, [pc, #36] @ 2f7208 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 7cb340 │ │ │ │ - rsbeq r2, r4, r0, lsr r2 │ │ │ │ - @ instruction: 0x0052a998 │ │ │ │ - subseq sl, r2, r4, ror r9 │ │ │ │ + b 7cb338 │ │ │ │ + rsbeq r2, r4, r0, lsr #4 │ │ │ │ + subseq sl, r2, r8, lsl #19 │ │ │ │ + subseq sl, r2, r4, ror #18 │ │ │ │ │ │ │ │ 002f720c : │ │ │ │ ldr r3, [pc, #36] @ 2f7238 │ │ │ │ ldr ip, [pc, #36] @ 2f723c │ │ │ │ ldr r1, [pc, #36] @ 2f7240 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 7cb340 │ │ │ │ - strdeq r2, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq sl, r2, r0, ror #18 │ │ │ │ - subseq sl, r2, ip, lsr r9 │ │ │ │ + b 7cb338 │ │ │ │ + rsbeq r2, r4, r8, ror #3 │ │ │ │ + subseq sl, r2, r0, asr r9 │ │ │ │ + subseq sl, r2, ip, lsr #18 │ │ │ │ │ │ │ │ 002f7244 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f724c : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -284894,15 +284894,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f7260 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f7274 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ strheq r0, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -284937,15 +284937,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 543494 │ │ │ │ + bl 54348c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -284984,15 +284984,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7c0444 │ │ │ │ + bl 7c043c │ │ │ │ b 2f73a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 2f771c │ │ │ │ ldr r2, [pc, #804] @ 2f7720 │ │ │ │ @@ -285000,15 +285000,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r8, [pc, #772] @ 2f7728 │ │ │ │ ldr ip, [pc, #772] @ 2f772c │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -285021,28 +285021,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #696] @ 2f7730 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529b0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -285069,15 +285069,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 2f757c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 7c02d8 │ │ │ │ + bl 7c02d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f76f8 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 2f76a4 │ │ │ │ ldr r2, [pc, #500] @ 2f7744 │ │ │ │ @@ -285177,15 +285177,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 2f7754 │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529b0 │ │ │ │ b 2f74dc │ │ │ │ ldr r3, [pc, #88] @ 2f7758 │ │ │ │ @@ -285193,32 +285193,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 2f7760 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2f7764 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strheq r2, [r4], #-4 @ │ │ │ │ - subseq sl, r2, ip, lsr #15 │ │ │ │ - subseq sl, r2, r0, asr #15 │ │ │ │ + rsbeq r2, r4, r4, lsr #1 │ │ │ │ + @ instruction: 0x0052a79c │ │ │ │ + ldrheq sl, [r2], #-112 @ 0xffffff90 │ │ │ │ strdeq r0, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq sl, r2, ip, lsr #15 │ │ │ │ - subseq sl, r2, r0, ror r7 │ │ │ │ - subseq fp, ip, ip, ror #27 │ │ │ │ - subseq sl, r2, r0, lsr #13 │ │ │ │ - ldrsheq r1, [r4], #-4 │ │ │ │ - subseq sl, r2, r8, ror #13 │ │ │ │ + @ instruction: 0x0052a79c │ │ │ │ + subseq sl, r2, r0, ror #14 │ │ │ │ + ldrsbeq fp, [ip], #-220 @ 0xffffff24 │ │ │ │ + @ instruction: 0x0052a690 │ │ │ │ + subseq r1, r4, r4, ror #1 │ │ │ │ + ldrsbeq sl, [r2], #-104 @ 0xffffff98 │ │ │ │ bge feda21f8 <__bss_end__@@Base+0xfe2c14bc> │ │ │ │ ldrdeq r0, [sl], #-0 @ │ │ │ │ - subseq sl, r2, ip, lsr #12 │ │ │ │ - subseq sl, r2, r4, lsr r5 │ │ │ │ + subseq sl, r2, ip, lsl r6 │ │ │ │ subseq sl, r2, r4, lsr #10 │ │ │ │ - strheq r1, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - subseq sl, r2, r4, lsr #9 │ │ │ │ - subseq r7, fp, ip, lsr ip │ │ │ │ + subseq sl, r2, r4, lsl r5 │ │ │ │ + rsbeq r1, r4, r0, lsr #27 │ │ │ │ + @ instruction: 0x0052a494 │ │ │ │ + subseq r7, fp, ip, lsr #24 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 2f7844 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -285227,25 +285227,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 2f7848 │ │ │ │ ldr r1, [pc, #180] @ 2f784c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #160] @ 2f7850 │ │ │ │ ldr r1, [pc, #160] @ 2f7854 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #128] @ 2f7858 │ │ │ │ ldr r3, [pc, #128] @ 2f785c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 2f7860 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -285259,31 +285259,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 2f7868 │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r1, [pc, #60] @ 2f786c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5809e0 │ │ │ │ - rsbeq r1, r4, r4, lsr sp │ │ │ │ - subseq r1, r1, r4, lsr #7 │ │ │ │ - subseq ip, r8, r0, lsl #28 │ │ │ │ - ldrsbeq sp, [r1], #-4 │ │ │ │ - ldrsbeq r6, [r1], #-244 @ 0xffffff0c │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r1, r4, r4, lsr #26 │ │ │ │ + @ instruction: 0x00511394 │ │ │ │ + ldrsheq ip, [r8], #-208 @ 0xffffff30 │ │ │ │ + subseq sp, r1, r4, asr #1 │ │ │ │ + subseq r6, r1, r4, asr #31 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - subseq sl, r2, r8, lsl r4 │ │ │ │ + subseq sl, r2, r8, lsl #8 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ rsbeq fp, pc, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -285292,28 +285292,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f78e0 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7c0444 │ │ │ │ + bl 7c043c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 543264 │ │ │ │ + bl 54325c │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -285400,15 +285400,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 2f7ac0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 2f7278 │ │ │ │ b 2f7a80 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 1e1348 │ │ │ │ @@ -285416,25 +285416,25 @@ │ │ │ │ beq 2f7aa8 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f7a6c │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7c01a4 │ │ │ │ + bl 7c019c │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 2f7a6c │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 1e1348 │ │ │ │ - rsbeq r1, r4, r0, ror sl │ │ │ │ - subseq sl, r2, r8, ror #2 │ │ │ │ - subseq sl, r2, ip, ror r1 │ │ │ │ + rsbeq r1, r4, r0, ror #20 │ │ │ │ + subseq sl, r2, r8, asr r1 │ │ │ │ + subseq sl, r2, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -285513,15 +285513,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 2f7cb8 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 2f7c54 │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -285548,19 +285548,19 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 543494 │ │ │ │ + bl 54348c │ │ │ │ b 2f7c4c │ │ │ │ - rsbeq r1, r4, ip, lsr #17 │ │ │ │ - subseq r9, r2, r0, lsr #31 │ │ │ │ - ldrheq r9, [r2], #-244 @ 0xffffff0c │ │ │ │ + @ instruction: 0x0064189c │ │ │ │ + @ instruction: 0x00529f90 │ │ │ │ + subseq r9, r2, r4, lsr #31 │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -285602,21 +285602,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 44a28c │ │ │ │ pop {r4, lr} │ │ │ │ b 449cd0 │ │ │ │ ldr r0, [pc, #28] @ 2f7d98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f7d48 │ │ │ │ rsbseq r3, r1, r8, lsl r7 │ │ │ │ rsbseq r3, ip, r4, asr #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbseq r3, ip, r4, ror #25 │ │ │ │ - subseq r9, r2, ip, asr #29 │ │ │ │ + ldrheq r9, [r2], #-236 @ 0xffffff14 │ │ │ │ │ │ │ │ 002f7d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -285625,31 +285625,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2f7dfc │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r2, r2, r0, ror #3 │ │ │ │ + ldrsbeq r2, [r2], #-16 │ │ │ │ rsbeq pc, r9, r0, lsl #18 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f7e18 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq pc, r9, ip, ror #17 │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #172] @ 2f7ed4 │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ ldr lr, [sp, #12] │ │ │ │ @@ -285679,15 +285679,15 @@ │ │ │ │ ldr r1, [pc, #84] @ 2f7eec │ │ │ │ ldr r0, [pc, #84] @ 2f7ef0 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #8 │ │ │ │ b 44a48c │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 44a48c │ │ │ │ pop {r4, lr} │ │ │ │ @@ -285695,16 +285695,16 @@ │ │ │ │ b 449d34 │ │ │ │ ldrsbeq r3, [r1], #-84 @ 0xffffffac @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r5, asr r5 │ │ │ │ andeq r7, r0, r7, ror r7 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - rsbeq r1, r4, ip, asr r6 │ │ │ │ - subseq r9, r2, r0, asr #27 │ │ │ │ + rsbeq r1, r4, ip, asr #12 │ │ │ │ + ldrheq r9, [r2], #-208 @ 0xffffff30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #144] @ 2f7f9c │ │ │ │ ldr r6, [pc, #144] @ 2f7fa0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -285713,106 +285713,106 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #20 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #104] @ 2f7fa8 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #32 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r2, [pc, #56] @ 2f7fac │ │ │ │ ldr r1, [pc, #56] @ 2f7fb0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2a76e4 │ │ │ │ - strdeq r1, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x00529d94 │ │ │ │ - subseq r9, r2, r4, ror #26 │ │ │ │ + rsbeq r1, r4, r0, ror #11 │ │ │ │ + subseq r9, r2, r4, lsl #27 │ │ │ │ + subseq r9, r2, r4, asr sp │ │ │ │ strheq pc, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - subseq pc, r1, r4, lsl #11 │ │ │ │ - @ instruction: 0x0051f598 │ │ │ │ + subseq pc, r1, r4, ror r5 @ │ │ │ │ + subseq pc, r1, r8, lsl #11 │ │ │ │ │ │ │ │ 002f7fb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 2f8074 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r7, [pc, #148] @ 2f8078 │ │ │ │ ldr r6, [pc, #148] @ 2f807c │ │ │ │ ldr r5, [pc, #148] @ 2f8080 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #32 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 2f8084 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #104] @ 2f8088 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2a7b9c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 2a741c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsbeq r9, [r2], #-204 @ 0xffffff34 │ │ │ │ - rsbeq r1, r4, r4, lsl r5 │ │ │ │ - subseq pc, r1, r8, lsl #10 │ │ │ │ - subseq pc, r1, ip, lsl r5 @ │ │ │ │ + subseq r9, r2, ip, asr #25 │ │ │ │ + rsbeq r1, r4, r4, lsl #10 │ │ │ │ + ldrsheq pc, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq pc, r1, ip, lsl #10 │ │ │ │ ldrsheq r3, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0x000034bc │ │ │ │ ldr r0, [pc, #8] @ 2f809c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5887b0 │ │ │ │ + b 5887a8 │ │ │ │ rsbeq pc, r9, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 2f85d8 │ │ │ │ @@ -285857,15 +285857,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 6e0c24 │ │ │ │ + bl 6e0c1c │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 2f82d4 │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -285897,15 +285897,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1438 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7c0184 │ │ │ │ + bl 7c017c │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2f83bc │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 2f8114 │ │ │ │ @@ -285927,15 +285927,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 2f82a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7c0218 │ │ │ │ + bl 7c0210 │ │ │ │ bl 1e1d68 │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 2f8280 │ │ │ │ ldr r2, [pc, #836] @ 2f85ec │ │ │ │ @@ -286010,15 +286010,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 2f8248 │ │ │ │ ldr r1, [pc, #572] @ 2f8600 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e0c40 │ │ │ │ + bl 7e0c38 │ │ │ │ b 2f821c │ │ │ │ ldr r2, [pc, #548] @ 2f8604 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f81e4 │ │ │ │ ldr r2, [pc, #532] @ 2f8608 │ │ │ │ @@ -286036,23 +286036,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 2f8610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 2f81e4 │ │ │ │ ldr r2, [pc, #424] @ 2f8614 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f82f4 │ │ │ │ @@ -286071,23 +286071,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2f8618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f82f4 │ │ │ │ ldr r3, [pc, #296] @ 2f861c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 2f836c │ │ │ │ ldr r3, [pc, #256] @ 2f8608 │ │ │ │ @@ -286102,42 +286102,42 @@ │ │ │ │ beq 2f85a0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 2f8620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f836c │ │ │ │ ldr r0, [pc, #184] @ 2f8624 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 2f81e4 │ │ │ │ ldr r0, [pc, #156] @ 2f8628 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f82f4 │ │ │ │ ldr r0, [pc, #132] @ 2f862c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f836c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 2f8630 │ │ │ │ ldr r1, [pc, #112] @ 2f8634 │ │ │ │ ldr r0, [pc, #112] @ 2f8638 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -286147,32 +286147,32 @@ │ │ │ │ rsbseq r3, r1, r0, asr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, r1, ip, lsr #6 │ │ │ │ rsbseq r3, r1, r0, ror #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r1, r4, asr r1 │ │ │ │ rsbseq r3, r1, r0, lsl #2 │ │ │ │ - rsbeq r1, r4, r8, lsl #4 │ │ │ │ - subseq r9, r2, r0, lsr #18 │ │ │ │ - subseq r5, sl, r0, lsl #16 │ │ │ │ + strdeq r1, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq r9, r2, r0, lsl r9 │ │ │ │ + ldrsheq r5, [sl], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r8, asr r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r2, r8, lsl sl │ │ │ │ + subseq r9, r2, r8, lsl #20 │ │ │ │ andeq r4, r0, ip, lsl #23 │ │ │ │ - @ instruction: 0x00529894 │ │ │ │ + subseq r9, r2, r4, lsl #17 │ │ │ │ andeq r2, r0, r8, asr #31 │ │ │ │ - subseq r9, r2, r0, asr #15 │ │ │ │ - subseq r9, r2, r4, ror #18 │ │ │ │ - subseq r9, r2, ip, ror #16 │ │ │ │ - subseq r9, r2, r4, lsr #15 │ │ │ │ - rsbeq r0, r4, r0, ror #31 │ │ │ │ - ldrsheq r9, [r2], #-104 @ 0xffffff98 │ │ │ │ - subseq r9, r2, ip, lsl #14 │ │ │ │ + ldrheq r9, [r2], #-112 @ 0xffffff90 │ │ │ │ + subseq r9, r2, r4, asr r9 │ │ │ │ + subseq r9, r2, ip, asr r8 │ │ │ │ + @ instruction: 0x00529794 │ │ │ │ + ldrdeq r0, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + subseq r9, r2, r8, ror #13 │ │ │ │ + ldrsheq r9, [r2], #-108 @ 0xffffff94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 2f8724 │ │ │ │ mov r8, r1 │ │ │ │ @@ -286189,30 +286189,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e0858 │ │ │ │ + bl 6e0850 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f86bc │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 2f86cc │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 2f8690 │ │ │ │ cmn r0, #4 │ │ │ │ beq 2f8690 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2f86e0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e0c24 │ │ │ │ + bl 6e0c1c │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 2f872c │ │ │ │ ldr r3, [pc, #60] @ 2f8728 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -286240,41 +286240,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr ip, [pc, #96] @ 2f87d4 │ │ │ │ ldr r1, [pc, #96] @ 2f87d8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r0, r4, r8, asr lr │ │ │ │ - ldrsbeq r0, [r1], #-60 @ 0xffffffc4 │ │ │ │ - subseq fp, r8, ip, lsr lr │ │ │ │ + rsbeq r0, r4, r8, asr #28 │ │ │ │ + subseq r0, r1, ip, asr #7 │ │ │ │ + subseq fp, r8, ip, lsr #28 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ rsbeq sl, pc, r4, asr #3 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 2f8800 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -286291,17 +286291,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2f883c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r4, r8, lsl #27 │ │ │ │ - subseq r9, r2, r0, lsr #9 │ │ │ │ - subseq r9, r2, ip, lsl #14 │ │ │ │ + rsbeq r0, r4, r8, ror sp │ │ │ │ + @ instruction: 0x00529490 │ │ │ │ + ldrsheq r9, [r2], #-108 @ 0xffffff94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 2f89f4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -286313,15 +286313,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 2f89d0 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c0444 │ │ │ │ + bl 7c043c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f88dc │ │ │ │ ldr r2, [pc, #352] @ 2f8a00 │ │ │ │ ldr r3, [pc, #340] @ 2f89f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -286342,29 +286342,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f893c │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldr r2, [pc, #252] @ 2f8a08 │ │ │ │ ldr r3, [pc, #232] @ 2f89f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f89cc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldr r3, [pc, #200] @ 2f8a0c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f88f0 │ │ │ │ ldr r3, [pc, #184] @ 2f8a10 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -286379,27 +286379,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2f8a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f88f0 │ │ │ │ ldr r0, [pc, #92] @ 2f8a1c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f88f0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 2f8a20 │ │ │ │ ldr r1, [pc, #72] @ 2f8a24 │ │ │ │ ldr r0, [pc, #72] @ 2f8a28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -286412,19 +286412,19 @@ │ │ │ │ rsbseq r2, r1, ip, lsl #23 │ │ │ │ rsbseq r2, r1, ip, asr fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq r2, [r1], #-160 @ 0xffffff60 @ │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r2, r0, asr #11 │ │ │ │ - ldrsheq r9, [r2], #-88 @ 0xffffffa8 │ │ │ │ - rsbeq r0, r4, r8, asr #23 │ │ │ │ - subseq r9, r2, r0, ror #5 │ │ │ │ - subseq r9, r2, r8, ror r5 │ │ │ │ + ldrheq r9, [r2], #-80 @ 0xffffffb0 │ │ │ │ + subseq r9, r2, r8, ror #11 │ │ │ │ + strheq r0, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r9, [r2], #-32 @ 0xffffffe0 │ │ │ │ + subseq r9, r2, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 2f8e68 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 2f8e6c │ │ │ │ @@ -286440,39 +286440,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 2f8e78 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #1000] @ 2f8e7c │ │ │ │ ldr r1, [pc, #1000] @ 2f8e80 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 2f8e84 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 1e2e30 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e1000 │ │ │ │ + bl 6e0ff8 │ │ │ │ cmp r0, r5 │ │ │ │ beq 2f8c38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f863c │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -286518,27 +286518,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 2f8e98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2f8bf4 │ │ │ │ ldr r3, [pc, #716] @ 2f8e9c │ │ │ │ ldr ip, [pc, #716] @ 2f8ea0 │ │ │ │ ldr r1, [pc, #716] @ 2f8ea4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 2f8ea8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #688] @ 2f8eac │ │ │ │ ldr r3, [pc, #624] @ 2f8e70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -286556,53 +286556,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 2f8eb4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 2f8eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2f8bf4 │ │ │ │ ldr r3, [pc, #596] @ 2f8ebc │ │ │ │ ldr ip, [pc, #596] @ 2f8ec0 │ │ │ │ ldr r1, [pc, #596] @ 2f8ec4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 2f8ec8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 2f8bf4 │ │ │ │ ldr r2, [pc, #564] @ 2f8ecc │ │ │ │ ldr r1, [pc, #564] @ 2f8ed0 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 6e154c │ │ │ │ + bl 6e1544 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 2f8ed4 │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 53cad8 │ │ │ │ + bl 53cad0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 2a76e4 │ │ │ │ b 2f8bf4 │ │ │ │ ldr r2, [pc, #460] @ 2f8ed8 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -286622,27 +286622,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2f8ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f8b38 │ │ │ │ ldr r3, [pc, #328] @ 2f8ee8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f8b84 │ │ │ │ ldr r3, [pc, #296] @ 2f8edc │ │ │ │ @@ -286658,80 +286658,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2f8eec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 2f8b84 │ │ │ │ ldr r0, [pc, #196] @ 2f8ef0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f8b38 │ │ │ │ ldr r0, [pc, #172] @ 2f8ef4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 2f8b84 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r0, r4, ip, asr fp │ │ │ │ + rsbeq r0, r4, ip, asr #22 │ │ │ │ rsbseq r2, r1, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0052959c │ │ │ │ - subseq r9, r2, ip, ror r5 │ │ │ │ - subseq lr, r1, r8, asr sl │ │ │ │ - subseq lr, r1, ip, ror #20 │ │ │ │ + subseq r9, r2, ip, lsl #11 │ │ │ │ + subseq r9, r2, ip, ror #10 │ │ │ │ + subseq lr, r1, r8, asr #20 │ │ │ │ + subseq lr, r1, ip, asr sl │ │ │ │ rsbseq r2, r1, ip, asr #18 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strdeq r0, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - subseq r9, r2, r8, ror r6 │ │ │ │ - subseq r9, r2, r0, lsl r1 │ │ │ │ + rsbeq r0, r4, ip, ror #19 │ │ │ │ + subseq r9, r2, r8, ror #12 │ │ │ │ + subseq r9, r2, r0, lsl #2 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - ldrdeq r0, [r4], #-144 @ 0xffffff70 @ │ │ │ │ - subseq r9, r2, r0, asr #10 │ │ │ │ - subseq r9, r2, r0, ror #1 │ │ │ │ + rsbeq r0, r4, r0, asr #19 │ │ │ │ + subseq r9, r2, r0, lsr r5 │ │ │ │ + ldrsbeq r9, [r2], #-0 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ rsbseq r2, r1, r0, lsl #16 │ │ │ │ - subseq r9, r2, ip, ror #7 │ │ │ │ - subseq r9, r2, r8, ror r0 │ │ │ │ + ldrsbeq r9, [r2], #-60 @ 0xffffffc4 │ │ │ │ + subseq r9, r2, r8, rrx │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbeq r0, r4, r4, lsr r9 │ │ │ │ - subseq r9, r2, r4, ror #9 │ │ │ │ - subseq r9, r2, r8, asr #32 │ │ │ │ + rsbeq r0, r4, r4, lsr #18 │ │ │ │ + ldrsbeq r9, [r2], #-68 @ 0xffffffbc │ │ │ │ + subseq r9, r2, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - subseq r9, r2, r8, ror r5 │ │ │ │ + subseq r9, r2, r8, ror #10 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r2, r8, ror #5 │ │ │ │ + ldrsbeq r9, [r2], #-40 @ 0xffffffd8 │ │ │ │ andeq r2, r0, r8, ror #17 │ │ │ │ - subseq r9, r2, r8, ror r3 │ │ │ │ - @ instruction: 0x00529298 │ │ │ │ - subseq r9, r2, ip, lsl #7 │ │ │ │ + subseq r9, r2, r8, ror #6 │ │ │ │ + subseq r9, r2, r8, lsl #5 │ │ │ │ + subseq r9, r2, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 2f9358 │ │ │ │ ldr r1, [pc, #1096] @ 2f935c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -286801,22 +286801,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 2f937c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 2f908c │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -286838,15 +286838,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f9318 │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7c0228 │ │ │ │ + b 7c0220 │ │ │ │ ldr r1, [pc, #696] @ 2f9384 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2f915c │ │ │ │ ldr r1, [pc, #660] @ 2f9374 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -286861,23 +286861,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 2f9388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 2f92a0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f8f6c │ │ │ │ b 2f9168 │ │ │ │ @@ -286902,23 +286902,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2f9390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f8f6c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f8f6c │ │ │ │ ldr r3, [pc, #408] @ 2f9394 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -286937,48 +286937,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2f9398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f8f6c │ │ │ │ ldr r3, [pc, #292] @ 2f939c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 2f9168 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 2f93a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f9140 │ │ │ │ ldr r3, [pc, #252] @ 2f93a4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 2f914c │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 2f93a8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f904c │ │ │ │ ldr r2, [pc, #204] @ 2f93ac │ │ │ │ ldr r3, [pc, #120] @ 2f935c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -286987,15 +286987,15 @@ │ │ │ │ bne 2f9318 │ │ │ │ ldr r0, [pc, #172] @ 2f93b0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 2f93b4 │ │ │ │ ldr r3, [pc, #52] @ 2f935c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -287003,40 +287003,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f9318 │ │ │ │ ldr r0, [pc, #112] @ 2f93b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ rsbseq r2, r1, ip, ror #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r1, ip, asr #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r2, r1, r8, lsl #9 │ │ │ │ - rsbeq r0, r4, ip, ror r5 │ │ │ │ + rsbeq r0, r4, ip, ror #10 │ │ │ │ andeq r3, r0, r0, lsr #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x0052929c │ │ │ │ + subseq r9, r2, ip, lsl #5 │ │ │ │ rsbseq r2, r1, r8, ror #6 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ - subseq r9, r2, r0, lsr r1 │ │ │ │ + subseq r9, r2, r0, lsr #2 │ │ │ │ andeq r3, r0, r8, lsl sl │ │ │ │ - subseq r9, r2, ip, lsr r2 │ │ │ │ + subseq r9, r2, ip, lsr #4 │ │ │ │ andeq r1, r0, r0, rrx │ │ │ │ - subseq r9, r2, r0, lsl r1 │ │ │ │ - rsbeq r0, r4, r6, asr #5 │ │ │ │ - subseq r9, r2, r8, lsl r0 │ │ │ │ - strheq r0, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq r9, r2, r8, rrx │ │ │ │ + subseq r9, r2, r0, lsl #2 │ │ │ │ + strheq r0, [r4], #-38 @ 0xffffffda @ │ │ │ │ + subseq r9, r2, r8 │ │ │ │ + rsbeq r0, r4, r0, lsr #5 │ │ │ │ + subseq r9, r2, r8, asr r0 │ │ │ │ rsbseq r2, r1, ip, lsl r1 │ │ │ │ - subseq r9, r2, r0, ror r1 │ │ │ │ + subseq r9, r2, r0, ror #2 │ │ │ │ ldrsbeq r2, [r1], #-8 @ │ │ │ │ - subseq r9, r2, r4, lsl #1 │ │ │ │ + subseq r9, r2, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 2f94ac │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -287044,41 +287044,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 2f94b0 │ │ │ │ ldr r1, [pc, #200] @ 2f94b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #180] @ 2f94b8 │ │ │ │ ldr r1, [pc, #180] @ 2f94bc │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #140] @ 2f94c0 │ │ │ │ ldr r3, [pc, #140] @ 2f94c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2a76e4 │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a75e4 │ │ │ │ mov r3, r4 │ │ │ │ @@ -287089,21 +287089,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrdeq r0, [r4], #-16 @ │ │ │ │ + rsbeq r0, r4, r0, asr #3 │ │ │ │ + subseq lr, r1, r0, lsl #2 │ │ │ │ subseq lr, r1, r0, lsl r1 │ │ │ │ - subseq lr, r1, r0, lsr #2 │ │ │ │ - subseq r8, r2, ip, ror #23 │ │ │ │ - subseq r8, r2, ip, lsl #24 │ │ │ │ + ldrsbeq r8, [r2], #-188 @ 0xffffff44 │ │ │ │ + ldrsheq r8, [r2], #-188 @ 0xffffff44 │ │ │ │ rsbeq lr, r9, ip, lsr #6 │ │ │ │ - subseq r9, r2, ip, lsl #1 │ │ │ │ + subseq r9, r2, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 2f97b4 │ │ │ │ ldr r1, [pc, #724] @ 2f97b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -287169,23 +287169,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 2f97d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 2f9768 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f952c │ │ │ │ b 2f9638 │ │ │ │ @@ -287210,23 +287210,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2f97e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f952c │ │ │ │ ldr r3, [pc, #292] @ 2f97e4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 2f9638 │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -287252,67 +287252,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2f97ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f952c │ │ │ │ ldr r0, [pc, #144] @ 2f97f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f9610 │ │ │ │ ldr r3, [pc, #132] @ 2f97f4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 2f961c │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 2f97f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f952c │ │ │ │ ldr r0, [pc, #92] @ 2f97fc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f952c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r1, ip, lsl pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r1, [r1], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, r1, r4, asr #29 │ │ │ │ - strdeq pc, [r3], #-254 @ 0xffffff02 @ │ │ │ │ + rsbeq pc, r3, lr, ror #31 │ │ │ │ andeq r3, r0, r8, asr #29 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r2, ip, asr #29 │ │ │ │ + ldrheq r8, [r2], #-236 @ 0xffffff14 │ │ │ │ andeq r3, r0, r8, lsl sl │ │ │ │ - subseq r8, r2, ip, ror #26 │ │ │ │ - strheq pc, [r3], #-239 @ 0xffffff11 @ │ │ │ │ + subseq r8, r2, ip, asr sp │ │ │ │ + rsbeq pc, r3, pc, lsr #29 │ │ │ │ @ instruction: 0x00000fb8 │ │ │ │ + subseq r8, r2, ip, ror #27 │ │ │ │ + subseq r8, r2, r8, lsr #27 │ │ │ │ + rsbeq pc, r3, ip, lsl #28 │ │ │ │ ldrsheq r8, [r2], #-220 @ 0xffffff24 │ │ │ │ - ldrheq r8, [r2], #-216 @ 0xffffff28 │ │ │ │ - rsbeq pc, r3, ip, lsl lr @ │ │ │ │ - subseq r8, r2, ip, lsl #28 │ │ │ │ - ldrsbeq r8, [r2], #-196 @ 0xffffff3c │ │ │ │ + subseq r8, r2, r4, asr #25 │ │ │ │ ldr r0, [pc, #4] @ 2f980c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq sp, r9, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 2f989c │ │ │ │ ldr r2, [pc, #116] @ 2f98a0 │ │ │ │ @@ -287320,40 +287320,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #84] @ 2f98a8 │ │ │ │ ldr r1, [pc, #84] @ 2f98ac │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f7d9c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3529b0 │ │ │ │ - rsbeq pc, r3, r0, lsr lr @ │ │ │ │ - ldrheq r8, [r2], #-208 @ 0xffffff30 │ │ │ │ - subseq r8, r2, r4, asr #27 │ │ │ │ - ldrsbeq pc, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq sl, r8, ip, lsr sp │ │ │ │ + rsbeq pc, r3, r0, lsr #28 │ │ │ │ + subseq r8, r2, r0, lsr #27 │ │ │ │ + ldrheq r8, [r2], #-212 @ 0xffffff2c │ │ │ │ + subseq pc, r0, ip, asr #5 │ │ │ │ + subseq sl, r8, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 2f9990 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -287361,31 +287361,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 2f9994 │ │ │ │ ldr r1, [pc, #184] @ 2f9998 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #164] @ 2f999c │ │ │ │ ldr r1, [pc, #164] @ 2f99a0 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #132] @ 2f99a4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #112] @ 2f99a8 │ │ │ │ ldr r1, [pc, #112] @ 2f99ac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 2f99b0 │ │ │ │ @@ -287402,26 +287402,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0063fd98 │ │ │ │ - subseq pc, r0, ip, asr r2 @ │ │ │ │ - ldrheq sl, [r8], #-200 @ 0xffffff38 │ │ │ │ - subseq sl, r1, r4, lsl #31 │ │ │ │ - subseq r4, r1, r4, lsl #29 │ │ │ │ + rsbeq pc, r3, r8, lsl #27 │ │ │ │ + subseq pc, r0, ip, asr #4 │ │ │ │ + subseq sl, r8, r8, lsr #25 │ │ │ │ + subseq sl, r1, r4, ror pc │ │ │ │ + subseq r4, r1, r4, ror lr │ │ │ │ rsbeq r9, pc, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ rsbeq sp, r9, r8, ror #28 │ │ │ │ ldr r0, [pc, #4] @ 2f99c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq sp, r9, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -287494,25 +287494,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #124] @ 2f9b88 │ │ │ │ ldr r1, [pc, #124] @ 2f9b8c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #92] @ 2f9b90 │ │ │ │ ldr r1, [pc, #92] @ 2f9b94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2f9b98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -287525,19 +287525,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, r3, r0, asr #23 │ │ │ │ - subseq r2, r2, r0, asr #7 │ │ │ │ - ldrsbeq r2, [r2], #-52 @ 0xffffffcc │ │ │ │ - subseq pc, r0, r8, lsr #32 │ │ │ │ - subseq sl, r8, r8, lsl #21 │ │ │ │ + strheq pc, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + ldrheq r2, [r2], #-48 @ 0xffffffd0 │ │ │ │ + subseq r2, r2, r4, asr #7 │ │ │ │ + subseq pc, r0, r8, lsl r0 @ │ │ │ │ + subseq sl, r8, r8, ror sl │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -287549,50 +287549,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 2f9c58 │ │ │ │ ldr r1, [pc, #140] @ 2f9c5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #104] @ 2f9c60 │ │ │ │ ldr r1, [pc, #104] @ 2f9c64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #84] @ 2f9c68 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f9c6c │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - subseq r8, r2, r0, asr #20 │ │ │ │ - subseq r8, r2, ip, asr #20 │ │ │ │ - ldrheq r2, [r2], #-40 @ 0xffffffd8 │ │ │ │ - ldrheq r3, [r2], #-52 @ 0xffffffcc │ │ │ │ - subseq r8, r2, r8, lsl sl │ │ │ │ + rsbeq pc, r3, r0, ror #21 │ │ │ │ + subseq r8, r2, r0, lsr sl │ │ │ │ + subseq r8, r2, ip, lsr sl │ │ │ │ + subseq r2, r2, r8, lsr #5 │ │ │ │ + subseq r3, r2, r4, lsr #7 │ │ │ │ + subseq r8, r2, r8, lsl #20 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 2f9e10 │ │ │ │ mov r6, r1 │ │ │ │ @@ -287609,27 +287609,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 2f9e20 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #332] @ 2f9e24 │ │ │ │ ldr r1, [pc, #332] @ 2f9e28 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 2f9e2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #296] @ 2f9e30 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f9d74 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -287674,45 +287674,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2f9e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f9d14 │ │ │ │ ldr r0, [pc, #76] @ 2f9e48 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2f9d14 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r3, ip, lsl sl @ │ │ │ │ + rsbeq pc, r3, ip, lsl #20 │ │ │ │ rsbseq r1, r1, r0, ror #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r8, r2, ip, asr r9 │ │ │ │ subseq r8, r2, ip, asr #18 │ │ │ │ - subseq lr, r0, r4, asr lr │ │ │ │ - ldrheq sl, [r8], #-132 @ 0xffffff7c │ │ │ │ + subseq r8, r2, ip, lsr r9 │ │ │ │ + subseq lr, r0, r4, asr #28 │ │ │ │ + subseq sl, r8, r4, lsr #17 │ │ │ │ rsbseq r1, r1, ip, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, r1, r8, asr #13 │ │ │ │ andeq r3, r0, r4, ror #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r2, r0, asr r8 │ │ │ │ - subseq r8, r2, r8, ror #16 │ │ │ │ + subseq r8, r2, r0, asr #16 │ │ │ │ + subseq r8, r2, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 2fa00c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -287727,15 +287727,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 2fa01c │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #368] @ 2fa020 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 2f9f10 │ │ │ │ ldr r2, [pc, #348] @ 2fa024 │ │ │ │ @@ -287743,15 +287743,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #316] @ 2fa02c │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -287794,52 +287794,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2fa040 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 2f9f08 │ │ │ │ ldr r0, [pc, #88] @ 2fa044 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 2f9f08 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r3, r4, asr #16 │ │ │ │ + rsbeq pc, r3, r4, lsr r8 @ │ │ │ │ rsbseq r1, r1, r4, lsl #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ + subseq r8, r2, r4, ror #14 │ │ │ │ subseq r8, r2, r4, ror r7 │ │ │ │ - subseq r8, r2, r4, lsl #15 │ │ │ │ rsbseq r1, r1, r0, asr r5 │ │ │ │ - subseq lr, r0, r8, ror #24 │ │ │ │ - ldrheq sl, [r8], #-108 @ 0xffffff94 │ │ │ │ + subseq lr, r0, r8, asr ip │ │ │ │ + subseq sl, r8, ip, lsr #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, r1, r4, ror #9 │ │ │ │ andeq r1, r0, r8, lsl lr │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r8, [r2], #-104 @ 0xffffff98 │ │ │ │ - subseq r8, r2, r4, asr #13 │ │ │ │ + subseq r8, r2, r8, lsr #13 │ │ │ │ + ldrheq r8, [r2], #-100 @ 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 2fa5a8 │ │ │ │ ldr lr, [pc, #1352] @ 2fa5ac │ │ │ │ ldr ip, [pc, #1352] @ 2fa5b0 │ │ │ │ @@ -287855,15 +287855,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #1292] @ 2fa5bc │ │ │ │ ldr r6, [pc, #1292] @ 2fa5c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 2fa3b8 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -287875,15 +287875,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #1232] @ 2fa5d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fa48c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 2fa5d4 │ │ │ │ @@ -287915,15 +287915,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #1072] @ 2fa5d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2fa10c │ │ │ │ ldr r3, [pc, #1072] @ 2fa5e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -287944,15 +287944,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #988] @ 2fa5f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 2fa5f4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2fa2e0 │ │ │ │ ldr r3, [pc, #972] @ 2fa5f8 │ │ │ │ @@ -287963,15 +287963,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #880] @ 2fa5d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2fa10c │ │ │ │ ldr r3, [pc, #880] @ 2fa5e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -287992,39 +287992,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #816] @ 2fa604 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2fa608 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fa10c │ │ │ │ ldr r3, [pc, #780] @ 2fa60c │ │ │ │ ldr r2, [pc, #780] @ 2fa610 │ │ │ │ ldr r1, [pc, #780] @ 2fa614 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #668] @ 2fa5d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2fa10c │ │ │ │ ldr r3, [pc, #668] @ 2fa5e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -288045,15 +288045,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #624] @ 2fa618 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 2fa61c │ │ │ │ add r0, pc, r0 │ │ │ │ b 2fa2e0 │ │ │ │ ldr ip, [pc, #608] @ 2fa620 │ │ │ │ @@ -288062,15 +288062,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #484] @ 2fa5d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fa400 │ │ │ │ mvn r0, #0 │ │ │ │ b 2fa110 │ │ │ │ @@ -288093,25 +288093,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #452] @ 2fa62c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 2fa630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fa3f8 │ │ │ │ ldr r3, [pc, #336] @ 2fa5e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fa10c │ │ │ │ ldr r3, [pc, #320] @ 2fa5e8 │ │ │ │ @@ -288128,109 +288128,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #320] @ 2fa634 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2fa638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fa10c │ │ │ │ ldr r2, [pc, #284] @ 2fa63c │ │ │ │ ldr r0, [pc, #284] @ 2fa640 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fa3f8 │ │ │ │ ldr r2, [pc, #264] @ 2fa644 │ │ │ │ ldr r0, [pc, #264] @ 2fa648 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fa10c │ │ │ │ ldr r2, [pc, #244] @ 2fa64c │ │ │ │ ldr r0, [pc, #244] @ 2fa650 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fa10c │ │ │ │ ldr r2, [pc, #224] @ 2fa654 │ │ │ │ ldr r0, [pc, #224] @ 2fa658 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fa10c │ │ │ │ ldr r2, [pc, #204] @ 2fa65c │ │ │ │ ldr r0, [pc, #204] @ 2fa660 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fa10c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r3, r4, asr #12 │ │ │ │ + rsbeq pc, r3, r4, lsr r6 @ │ │ │ │ @ instruction: 0x00711390 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ + subseq r8, r2, r0, ror r5 │ │ │ │ subseq r8, r2, r0, lsl #11 │ │ │ │ - @ instruction: 0x00528590 │ │ │ │ - strdeq pc, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq pc, r3, r0, ror #11 │ │ │ │ rsbseq r1, r1, r8, asr #6 │ │ │ │ - ldrdeq pc, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq lr, r0, r4, asr sl │ │ │ │ - ldrheq sl, [r8], #-68 @ 0xffffffbc │ │ │ │ + rsbeq pc, r3, r0, asr #11 │ │ │ │ + subseq lr, r0, r4, asr #20 │ │ │ │ + subseq sl, r8, r4, lsr #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, r1, r4, ror #5 │ │ │ │ - rsbeq pc, r3, r0, lsr r5 @ │ │ │ │ - ldrheq lr, [r0], #-148 @ 0xffffff6c │ │ │ │ - subseq sl, r8, r4, lsl r4 │ │ │ │ + rsbeq pc, r3, r0, lsr #10 │ │ │ │ + subseq lr, r0, r4, lsr #19 │ │ │ │ + subseq sl, r8, r4, lsl #8 │ │ │ │ andeq r2, r0, ip, asr #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r2, ip, lsl r5 │ │ │ │ - ldrheq r8, [r2], #-68 @ 0xffffffbc │ │ │ │ - rsbeq pc, r3, r8, ror r4 @ │ │ │ │ - ldrsheq lr, [r0], #-136 @ 0xffffff78 │ │ │ │ - subseq sl, r8, ip, asr #6 │ │ │ │ - subseq r8, r2, r4, lsr #8 │ │ │ │ - ldrsheq r8, [r2], #-52 @ 0xffffffcc │ │ │ │ - rsbeq pc, r3, r4, lsr #7 │ │ │ │ - subseq lr, r0, r4, lsr #16 │ │ │ │ - subseq sl, r8, r8, ror r2 │ │ │ │ - subseq r8, r2, r8, ror r3 │ │ │ │ - subseq r8, r2, r0, lsr #6 │ │ │ │ - rsbeq pc, r3, r4, ror #5 │ │ │ │ - subseq lr, r0, r8, ror #14 │ │ │ │ - subseq sl, r8, r8, asr #3 │ │ │ │ - ldrsbeq r8, [r2], #-44 @ 0xffffffd4 │ │ │ │ - subseq r8, r2, r0, asr r2 │ │ │ │ - subseq r8, r2, r4, asr #4 │ │ │ │ - subseq r8, r2, r4, asr #3 │ │ │ │ - subseq r8, r2, r4, lsr #4 │ │ │ │ - subseq r8, r2, r0, ror #3 │ │ │ │ - ldrsheq r8, [r2], #-28 @ 0xffffffe4 │ │ │ │ + subseq r8, r2, ip, lsl #10 │ │ │ │ + subseq r8, r2, r4, lsr #9 │ │ │ │ + rsbeq pc, r3, r8, ror #8 │ │ │ │ + subseq lr, r0, r8, ror #17 │ │ │ │ + subseq sl, r8, ip, lsr r3 │ │ │ │ + subseq r8, r2, r4, lsl r4 │ │ │ │ + subseq r8, r2, r4, ror #7 │ │ │ │ + @ instruction: 0x0063f394 │ │ │ │ + subseq lr, r0, r4, lsl r8 │ │ │ │ + subseq sl, r8, r8, ror #4 │ │ │ │ + subseq r8, r2, r8, ror #6 │ │ │ │ + subseq r8, r2, r0, lsl r3 │ │ │ │ + ldrdeq pc, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + subseq lr, r0, r8, asr r7 │ │ │ │ + ldrheq sl, [r8], #-24 @ 0xffffffe8 │ │ │ │ + subseq r8, r2, ip, asr #5 │ │ │ │ + subseq r8, r2, r0, asr #4 │ │ │ │ + subseq r8, r2, r4, lsr r2 │ │ │ │ + ldrheq r8, [r2], #-20 @ 0xffffffec │ │ │ │ + subseq r8, r2, r4, lsl r2 │ │ │ │ + ldrsbeq r8, [r2], #-16 │ │ │ │ + subseq r8, r2, ip, ror #3 │ │ │ │ + ldrheq r8, [r2], #-20 @ 0xffffffec │ │ │ │ subseq r8, r2, r4, asr #3 │ │ │ │ - ldrsbeq r8, [r2], #-20 @ 0xffffffec │ │ │ │ - subseq r8, r2, r8, lsr #3 │ │ │ │ - subseq r8, r2, r0, lsl #3 │ │ │ │ - subseq r8, r2, ip, lsl #3 │ │ │ │ - subseq r8, r2, ip, lsl #3 │ │ │ │ + @ instruction: 0x00528198 │ │ │ │ subseq r8, r2, r0, ror r1 │ │ │ │ + subseq r8, r2, ip, ror r1 │ │ │ │ + subseq r8, r2, ip, ror r1 │ │ │ │ + subseq r8, r2, r0, ror #2 │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -288357,24 +288357,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 2fabe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fa748 │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 2fa954 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 2fabcc │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -288399,24 +288399,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 2fabe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [r8] │ │ │ │ b 2fa740 │ │ │ │ ldr r3, [pc, #656] @ 2fabec │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -288456,15 +288456,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 2fa810 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -288554,42 +288554,42 @@ │ │ │ │ b 2fa8b8 │ │ │ │ ldr r0, [pc, #120] @ 2fabf8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fa748 │ │ │ │ ldr r0, [pc, #92] @ 2fabfc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [r8] │ │ │ │ b 2fa740 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r1, ip, asr sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r1, ip, lsl sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r0, r1, ip, lsr #25 │ │ │ │ andeq r1, r0, r8, lsr #15 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r2, r0, lsr pc │ │ │ │ + subseq r7, r2, r0, lsr #30 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - subseq r7, r2, ip, lsl #28 │ │ │ │ - rsbeq lr, r3, r4, lsl #27 │ │ │ │ + ldrsheq r7, [r2], #-220 @ 0xffffff24 │ │ │ │ + rsbeq lr, r3, r4, ror sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - subseq r7, r2, r4, lsl #25 │ │ │ │ - ldrsheq r7, [r2], #-180 @ 0xffffff4c │ │ │ │ + subseq r7, r2, r4, ror ip │ │ │ │ + subseq r7, r2, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 2fb280 │ │ │ │ ldr r1, [pc, #1640] @ 2fb284 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -288697,23 +288697,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 2fb2a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2fac88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fae88 │ │ │ │ @@ -288735,23 +288735,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 2fb2ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2faf68 │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 2fac94 │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -288764,15 +288764,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ tst sl, #4 │ │ │ │ beq 2fac94 │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -288799,15 +288799,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 2fb2b4 │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -288988,44 +288988,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 4b261c │ │ │ │ b 2faf04 │ │ │ │ ldr r0, [pc, #116] @ 2fb2c8 │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fadf0 │ │ │ │ ldr r0, [pc, #100] @ 2fb2cc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fae88 │ │ │ │ rsbseq r0, r1, r4, ror #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r0, [r1], #-124 @ 0xffffff84 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r0, r1, r0, ror #14 │ │ │ │ ldrheq r0, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r2, r8, asr #20 │ │ │ │ + subseq r7, r2, r8, lsr sl │ │ │ │ muleq r0, r4, r2 │ │ │ │ - subseq r7, r2, r4, lsl sl │ │ │ │ + subseq r7, r2, r4, lsl #20 │ │ │ │ ldrsbeq r0, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq lr, r3, r0, lsr #15 │ │ │ │ + @ instruction: 0x0063e790 │ │ │ │ rsbseq r0, r1, ip, asr #7 │ │ │ │ rsbseq r0, r1, r8, lsr #6 │ │ │ │ rsbseq r0, r1, ip, lsl #5 │ │ │ │ ldrsheq r0, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq r7, r2, r4, lsl r6 │ │ │ │ - subseq r7, r2, r0, ror r6 │ │ │ │ + subseq r7, r2, r4, lsl #12 │ │ │ │ + subseq r7, r2, r0, ror #12 │ │ │ │ │ │ │ │ 002fb2d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -289143,15 +289143,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -289214,15 +289214,15 @@ │ │ │ │ bne 2fb4b8 │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2fb4b8 │ │ │ │ b 2fb3cc │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - rsbeq lr, r3, ip, asr r2 │ │ │ │ + rsbeq lr, r3, ip, asr #4 │ │ │ │ │ │ │ │ 002fb5d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -289231,39 +289231,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2fb634 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r7, r2, r4, lsr #6 │ │ │ │ + subseq r7, r2, r4, lsl r3 │ │ │ │ rsbeq ip, r9, ip, asr r2 │ │ │ │ ldr r0, [pc, #4] @ 2fb644 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq ip, r9, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 4b1ebc │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584f0c │ │ │ │ + b 584f04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 2fb744 │ │ │ │ @@ -289274,15 +289274,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fb5d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -289294,32 +289294,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4b15e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fb2d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 2fb750 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 4b1c78 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 4b1df0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4b1578 │ │ │ │ - rsbeq lr, r3, r4, asr #1 │ │ │ │ - ldrsheq r8, [r8], #-224 @ 0xffffff20 │ │ │ │ - @ instruction: 0x0050d494 │ │ │ │ + strheq lr, [r3], #-4 @ │ │ │ │ + subseq r8, r8, r0, ror #29 │ │ │ │ + subseq sp, r0, r4, lsl #9 │ │ │ │ rsbseq r0, r2, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 2fb840 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -289328,25 +289328,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 2fb844 │ │ │ │ ldr r1, [pc, #196] @ 2fb848 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #176] @ 2fb84c │ │ │ │ ldr r1, [pc, #176] @ 2fb850 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #144] @ 2fb854 │ │ │ │ ldr r1, [pc, #144] @ 2fb858 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 2fb85c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -289360,35 +289360,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq sp, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - ldrheq sp, [r0], #-56 @ 0xffffffc8 │ │ │ │ - subseq r8, r8, r4, lsl lr │ │ │ │ - subseq r9, r1, r8, ror #1 │ │ │ │ - subseq r2, r1, r8, ror #31 │ │ │ │ + rsbeq sp, r3, r4, ror #31 │ │ │ │ + subseq sp, r0, r8, lsr #7 │ │ │ │ + subseq r8, r8, r4, lsl #28 │ │ │ │ + ldrsbeq r9, [r1], #-8 │ │ │ │ + ldrsbeq r2, [r1], #-248 @ 0xffffff08 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ strdeq ip, [r9], #-4 @ │ │ │ │ - subseq r7, r2, r4, lsl #3 │ │ │ │ + subseq r7, r2, r4, ror r1 │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ rsbeq r7, pc, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 2fb8f4 │ │ │ │ @@ -289398,15 +289398,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #76] @ 2fb900 │ │ │ │ ldr r2, [pc, #76] @ 2fb904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -289417,19 +289417,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq sp, [r3], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsheq r8, [r1], #-240 @ 0xffffff10 │ │ │ │ - ldrsheq r2, [r1], #-224 @ 0xffffff20 │ │ │ │ - ldrsbeq r7, [r2], #-0 │ │ │ │ - subseq r5, r2, ip, ror #21 │ │ │ │ + rsbeq sp, r3, r8, asr #29 │ │ │ │ + subseq r8, r1, r0, ror #31 │ │ │ │ + subseq r2, r1, r0, ror #29 │ │ │ │ + subseq r7, r2, r0, asr #1 │ │ │ │ + ldrsbeq r5, [r2], #-172 @ 0xffffff54 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 2fba04 │ │ │ │ ldr r3, [pc, #228] @ 2fba08 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -289465,15 +289465,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 2fb95c │ │ │ │ ldr r2, [pc, #92] @ 2fba24 │ │ │ │ ldr r3, [pc, #60] @ 2fba08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -289488,18 +289488,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [r0], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq pc, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - subseq r2, r1, r4, lsr lr │ │ │ │ + subseq r2, r1, r4, lsr #28 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - subseq r8, r1, r8, lsr #31 │ │ │ │ + @ instruction: 0x00518f98 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq pc, r0, r4, lsr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 2fbad0 │ │ │ │ @@ -289508,24 +289508,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #112] @ 2fbadc │ │ │ │ ldr r1, [pc, #112] @ 2fbae0 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #84] @ 2fbae4 │ │ │ │ ldr r2, [pc, #84] @ 2fbae8 │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -289536,21 +289536,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sp, r3, ip, ror #27 │ │ │ │ - subseq r8, r1, r8, lsr lr │ │ │ │ - subseq r2, r1, r8, lsr sp │ │ │ │ - subseq sp, r0, r8, asr #1 │ │ │ │ - subseq r8, r8, r4, lsr #22 │ │ │ │ - ldrsheq r6, [r2], #-224 @ 0xffffff20 │ │ │ │ - subseq r5, r2, ip, lsl #18 │ │ │ │ + ldrdeq sp, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r8, r1, r8, lsr #28 │ │ │ │ + subseq r2, r1, r8, lsr #26 │ │ │ │ + ldrheq sp, [r0], #-8 │ │ │ │ + subseq r8, r8, r4, lsl fp │ │ │ │ + subseq r6, r2, r0, ror #29 │ │ │ │ + ldrsheq r5, [r2], #-140 @ 0xffffff74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 2fbb64 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -289559,31 +289559,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 2fbb68 │ │ │ │ ldr r1, [pc, #80] @ 2fbb6c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 2fbb70 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 48bb80 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 1e1348 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 34bea8 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 4b1ebc │ │ │ │ - rsbeq sp, r3, r0, lsr sp │ │ │ │ + rsbeq sp, r3, r0, lsr #26 │ │ │ │ + subseq r6, r2, ip, ror #28 │ │ │ │ subseq r6, r2, ip, ror lr │ │ │ │ - subseq r6, r2, ip, lsl #29 │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -289714,15 +289714,15 @@ │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3dbc │ │ │ │ @ instruction: 0x0070f798 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ rsbseq pc, r0, r0, asr #13 │ │ │ │ - rsbeq sp, r3, ip, ror #21 │ │ │ │ + ldrdeq sp, [r3], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -289742,30 +289742,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 2fbf24 │ │ │ │ ldr r1, [pc, #300] @ 2fbf28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #280] @ 2fbf2c │ │ │ │ ldr r1, [pc, #280] @ 2fbf30 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 2fbf34 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589350 │ │ │ │ + bl 589348 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 2fbe68 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -289778,15 +289778,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 2fbf38 │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 2fbf3c │ │ │ │ ldr r2, [pc, #148] @ 2fbf40 │ │ │ │ ldr r3, [pc, #148] @ 2fbf44 │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 2fbf48 │ │ │ │ @@ -289812,22 +289812,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e3e40 │ │ │ │ - rsbeq sp, r3, r0, asr sl │ │ │ │ - subseq ip, r0, r0, asr #26 │ │ │ │ - @ instruction: 0x0058879c │ │ │ │ - subseq r8, r1, r0, ror sl │ │ │ │ - subseq r2, r1, r0, ror r9 │ │ │ │ + rsbeq sp, r3, r0, asr #20 │ │ │ │ + subseq ip, r0, r0, lsr sp │ │ │ │ + subseq r8, r8, ip, lsl #15 │ │ │ │ + subseq r8, r1, r0, ror #20 │ │ │ │ + subseq r2, r1, r0, ror #18 │ │ │ │ rsbseq pc, r1, ip, lsl sl @ │ │ │ │ rsbeq r7, pc, r4, lsl r1 @ │ │ │ │ - subseq r6, r2, r8, asr fp │ │ │ │ + subseq r6, r2, r8, asr #22 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -289837,15 +289837,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r9, [pc, #932] @ 2fc334 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 2fbfb0 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -289860,15 +289860,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r7, [pc, #844] @ 2fc338 │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 2fc008 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -289920,15 +289920,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fc2f0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2fc114 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #612] @ 2fc340 │ │ │ │ ldr r3, [pc, #592] @ 2fc330 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -289955,15 +289955,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 3529b0 │ │ │ │ ldr r3, [pc, #464] @ 2fc34c │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -289972,15 +289972,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529b0 │ │ │ │ ldr r3, [pc, #400] @ 2fc350 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -289991,15 +289991,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529b0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -290007,15 +290007,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 1e2e30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2fbc4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 2fc354 │ │ │ │ @@ -290045,15 +290045,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 2fc364 │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 48b894 │ │ │ │ b 2fc0d4 │ │ │ │ @@ -290077,23 +290077,23 @@ │ │ │ │ bl 1e3e40 │ │ │ │ @ instruction: 0x0070f498 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq pc, [r1], #-132 @ 0xffffff7c @ │ │ │ │ rsbseq pc, r1, ip, asr r8 @ │ │ │ │ rsbseq pc, r1, r0, lsr #15 │ │ │ │ rsbseq pc, r0, r0, lsr #6 │ │ │ │ - ldrsheq r6, [r2], #-136 @ 0xffffff78 │ │ │ │ + subseq r6, r2, r8, ror #17 │ │ │ │ strdeq fp, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - ldrheq r6, [r2], #-136 @ 0xffffff78 │ │ │ │ - subseq r6, r2, ip, ror r8 │ │ │ │ + subseq r6, r2, r8, lsr #17 │ │ │ │ + subseq r6, r2, ip, ror #16 │ │ │ │ ldrsheq pc, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ + ldrsheq r6, [r2], #-100 @ 0xffffff9c │ │ │ │ subseq r6, r2, r4, lsl #14 │ │ │ │ - subseq r6, r2, r4, lsl r7 │ │ │ │ - rsbeq sp, r3, r0, lsl #11 │ │ │ │ + rsbeq sp, r3, r0, ror r5 │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -290122,44 +290122,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -290167,92 +290167,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [pc, #72] @ 2fc634 │ │ │ │ ldr r3, [pc, #64] @ 2fc630 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -290321,29 +290321,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 2fc9c4 │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -290385,76 +290385,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -290466,30 +290466,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -290546,76 +290546,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -290627,30 +290627,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -290846,23 +290846,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 2fce74 │ │ │ │ bl 1e3d78 │ │ │ │ rsbseq lr, r0, r4, asr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, r0, r0, lsr r7 │ │ │ │ ldrheq lr, [r0], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq ip, r3, ip, ror #19 │ │ │ │ - ldrdeq ip, [r3], #-147 @ 0xffffff6d @ │ │ │ │ + ldrdeq ip, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq ip, r3, r3, asr #19 │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r5, r2, r4, lsr #24 │ │ │ │ - rsbeq ip, r3, r4, lsr #19 │ │ │ │ - subseq r5, r2, r8, lsl #23 │ │ │ │ - subseq r5, r2, r8, ror #22 │ │ │ │ + subseq r5, r2, r4, lsl ip │ │ │ │ + @ instruction: 0x0063c994 │ │ │ │ + subseq r5, r2, r8, ror fp │ │ │ │ + subseq r5, r2, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -290910,29 +290910,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -290957,15 +290957,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -290973,44 +290973,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fd40c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 2fd424 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -291080,29 +291080,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 4b4790 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -291124,15 +291124,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -291197,19 +291197,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ rsbseq lr, r0, ip, ror #8 │ │ │ │ rsbseq lr, r0, r4, asr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq ip, [r3], #-117 @ 0xffffff8b @ │ │ │ │ - subseq r5, r2, r4, lsr fp │ │ │ │ + rsbeq ip, r3, r5, asr #15 │ │ │ │ + subseq r5, r2, r4, lsr #22 │ │ │ │ rsbseq lr, r0, r4, lsl #4 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r5, r2, ip, ror r8 │ │ │ │ + subseq r5, r2, ip, ror #16 │ │ │ │ rsbseq sp, r0, r4, asr #31 │ │ │ │ rsbseq sp, r0, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 2fda0c │ │ │ │ @@ -291286,15 +291286,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -291302,15 +291302,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -291325,57 +291325,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 2fd9e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -291384,29 +291384,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 2fbb74 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -291540,20 +291540,20 @@ │ │ │ │ b 2fd8ec │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r0, r4, lsl #30 │ │ │ │ ldrsheq sp, [r0], #-224 @ 0xffffff20 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ rsbseq sp, r0, r0, asr #23 │ │ │ │ - strheq fp, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq fp, r3, r8, lsr #31 │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r5, r2, ip, asr r1 │ │ │ │ + subseq r5, r2, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 2fdc88 │ │ │ │ ldr r3, [pc, #568] @ 2fdc8c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -291617,15 +291617,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -291633,38 +291633,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [pc, #160] @ 2fdc9c │ │ │ │ ldr r3, [pc, #140] @ 2fdc8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -291702,15 +291702,15 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0070d998 │ │ │ │ rsbseq sp, r0, r4, lsr r9 │ │ │ │ rsbseq sp, r0, r0, lsl #18 │ │ │ │ rsbseq sp, r0, r0, lsl #16 │ │ │ │ ldrheq sp, [r0], #-124 @ 0xffffff84 @ │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r4, r2, r8, lsr pc │ │ │ │ + subseq r4, r2, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 2fe164 │ │ │ │ mov r4, r1 │ │ │ │ @@ -291907,29 +291907,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 1e2e30 │ │ │ │ b 2fde00 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -291969,29 +291969,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ b 2fde00 │ │ │ │ ldr r3, [pc, #92] @ 2fe178 │ │ │ │ ldr r0, [pc, #108] @ 2fe18c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -292007,23 +292007,23 @@ │ │ │ │ bl 2fbb74 │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 2fdd20 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3d78 │ │ │ │ rsbseq sp, r0, ip, lsr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, r3, r9, asr #21 │ │ │ │ + strheq fp, [r3], #-169 @ 0xffffff57 @ │ │ │ │ rsbseq sp, r0, r4, lsl r7 │ │ │ │ rsbseq sp, r0, ip, ror #11 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r4, r2, r0, ror sp │ │ │ │ + subseq r4, r2, r0, ror #26 │ │ │ │ andeq sl, r0, r7 │ │ │ │ - subseq r4, r2, r4, lsl ip │ │ │ │ + subseq r4, r2, r4, lsl #24 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - subseq r4, r2, r4, lsl #22 │ │ │ │ + ldrsheq r4, [r2], #-164 @ 0xffffff5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 2fe64c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -292323,37 +292323,37 @@ │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bl 1e3dbc │ │ │ │ bl 1e3220 │ │ │ │ rsbseq sp, r0, ip, asr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r0, r8, lsr r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0063b594 │ │ │ │ + rsbeq fp, r3, r4, lsl #11 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq fp, r3, r1, ror #10 │ │ │ │ + rsbeq fp, r3, r1, asr r5 │ │ │ │ rsbseq sp, r0, ip, asr r1 │ │ │ │ rsbseq sp, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r4, r2, ip, lsr sl │ │ │ │ + subseq r4, r2, ip, lsr #20 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - @ instruction: 0x0063b49d │ │ │ │ + rsbeq fp, r3, sp, lsl #9 │ │ │ │ @ instruction: 0x0070d09c │ │ │ │ rsbseq sp, r0, r8, rrx │ │ │ │ rsbseq sp, r0, ip │ │ │ │ - subseq r4, r2, r8, ror #17 │ │ │ │ + ldrsbeq r4, [r2], #-136 @ 0xffffff78 │ │ │ │ ldrsbeq ip, [r0], #-240 @ 0xffffff10 @ │ │ │ │ - subseq r4, r2, r8, ror #16 │ │ │ │ + subseq r4, r2, r8, asr r8 │ │ │ │ rsbseq ip, r0, r4, ror pc │ │ │ │ rsbseq ip, r0, ip, lsr pc │ │ │ │ rsbseq ip, r0, ip, lsr #29 │ │ │ │ rsbseq ip, r0, r4, ror #28 │ │ │ │ rsbseq ip, r0, r8, lsl #28 │ │ │ │ - rsbeq fp, r3, r8, lsl #4 │ │ │ │ - subseq r4, r2, ip, ror #6 │ │ │ │ - subseq r4, r2, r8, lsr #7 │ │ │ │ + strdeq fp, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq r4, r2, ip, asr r3 │ │ │ │ + @ instruction: 0x00524398 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 2fe9e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -292554,26 +292554,26 @@ │ │ │ │ bl 1e3220 │ │ │ │ bl 1e3e00 │ │ │ │ bl 1e3d78 │ │ │ │ rsbseq ip, r0, r0, lsr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r0, ip, lsl #26 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq fp, r3, ip, lsr #1 │ │ │ │ - rsbeq fp, r3, r5, lsl #1 │ │ │ │ + @ instruction: 0x0063b09c │ │ │ │ + rsbeq fp, r3, r5, ror r0 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - subseq r4, r2, ip, lsl r6 │ │ │ │ + subseq r4, r2, ip, lsl #12 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ rsbseq ip, r0, r8, lsr #24 │ │ │ │ - rsbeq sl, r3, fp, ror #31 │ │ │ │ - subseq r4, r2, r8, lsr #11 │ │ │ │ - subseq r4, r2, r4, asr #9 │ │ │ │ + ldrdeq sl, [r3], #-251 @ 0xffffff05 @ │ │ │ │ + @ instruction: 0x00524598 │ │ │ │ + ldrheq r4, [r2], #-68 @ 0xffffffbc │ │ │ │ ldr r0, [pc, #4] @ 2fea28 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r8, r9, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 2feb7c │ │ │ │ ldr lr, [pc, #312] @ 2feb80 │ │ │ │ @@ -292633,42 +292633,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2feb9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fea84 │ │ │ │ ldr r0, [pc, #60] @ 2feba0 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fea84 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq ip, [r0], #-152 @ 0xffffff68 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0070c998 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r0, r0, ror #18 │ │ │ │ andeq r3, r0, r0, ror #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r2, ip, ror r7 │ │ │ │ - subseq r4, r2, ip, lsr #15 │ │ │ │ + subseq r4, r2, ip, ror #14 │ │ │ │ + @ instruction: 0x0052479c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 2feeac │ │ │ │ ldr r1, [pc, #752] @ 2feeb0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -292820,26 +292820,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2feedc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fec04 │ │ │ │ ldr r2, [pc, #132] @ 2feee0 │ │ │ │ ldr r3, [pc, #80] @ 2feeb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -292853,56 +292853,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 302c98 │ │ │ │ ldr r0, [pc, #76] @ 2feee4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fec04 │ │ │ │ rsbseq ip, r0, r0, asr #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r0, ip, lsl r8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r0, r4, lsr #15 │ │ │ │ rsbseq ip, r0, r0, ror #14 │ │ │ │ ldrsbeq ip, [r0], #-104 @ 0xffffff98 @ │ │ │ │ rsbseq ip, r0, r4, lsr #13 │ │ │ │ rsbseq ip, r0, r8, ror #12 │ │ │ │ andeq r1, r0, r8, lsl #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r2, r0, lsl #10 │ │ │ │ + ldrsheq r4, [r2], #-64 @ 0xffffffc0 │ │ │ │ rsbseq ip, r0, r0, lsr #11 │ │ │ │ - ldrsheq r4, [r2], #-76 @ 0xffffffb4 │ │ │ │ + subseq r4, r2, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 2fefe8 │ │ │ │ ldr r2, [pc, #232] @ 2fefec │ │ │ │ ldr r1, [pc, #232] @ 2feff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #200] @ 2feff4 │ │ │ │ ldr r1, [pc, #200] @ 2feff8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #168] @ 2feffc │ │ │ │ ldr r2, [pc, #168] @ 2ff000 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 2ff004 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -292913,43 +292913,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [pc, #112] @ 2ff010 │ │ │ │ ldr r1, [pc, #112] @ 2ff014 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sl, r3, ip, ror #20 │ │ │ │ - subseq r9, r0, r8, lsr #24 │ │ │ │ - subseq r5, r8, r8, lsl #13 │ │ │ │ - subseq r5, r1, r8, asr r9 │ │ │ │ - subseq pc, r0, r8, asr r8 @ │ │ │ │ + rsbeq sl, r3, ip, asr sl │ │ │ │ + subseq r9, r0, r8, lsl ip │ │ │ │ + subseq r5, r8, r8, ror r6 │ │ │ │ + subseq r5, r1, r8, asr #18 │ │ │ │ + subseq pc, r0, r8, asr #16 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - subseq r4, r2, r4, ror r4 │ │ │ │ + subseq r4, r2, r4, ror #8 │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r8, [r9], #-144 @ 0xffffff70 @ │ │ │ │ rsbeq r4, pc, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -292966,30 +292966,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293010,30 +293010,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293056,15 +293056,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 2ff398 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -293101,26 +293101,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #276] @ 2ff3a4 │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3529b0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -293142,22 +293142,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #104] @ 2ff3b8 │ │ │ │ ldr r3, [pc, #60] @ 2ff390 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -293166,24 +293166,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 2ff3bc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 302e60 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, r3, r4, ror #15 │ │ │ │ + ldrdeq sl, [r3], #-116 @ 0xffffff8c @ │ │ │ │ rsbseq ip, r0, r8, asr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, r2, r4, lsr #4 │ │ │ │ - subseq r4, r2, r0, lsr r2 │ │ │ │ - ldrheq r4, [r2], #-24 @ 0xffffffe8 │ │ │ │ + subseq r4, r2, r4, lsl r2 │ │ │ │ + subseq r4, r2, r0, lsr #4 │ │ │ │ + subseq r4, r2, r8, lsr #3 │ │ │ │ rsbeq r8, r9, r4, lsr r7 │ │ │ │ - subseq r4, r2, r4, ror r1 │ │ │ │ - subseq r9, r0, r8, lsr r8 │ │ │ │ - @ instruction: 0x00585298 │ │ │ │ + subseq r4, r2, r4, ror #2 │ │ │ │ + subseq r9, r0, r8, lsr #16 │ │ │ │ + subseq r5, r8, r8, lsl #5 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ rsbseq ip, r0, ip, lsr #1 │ │ │ │ rsbseq ip, r1, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -293194,22 +293194,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 302a58 │ │ │ │ - @ instruction: 0x0063a598 │ │ │ │ + rsbeq sl, r3, r8, lsl #11 │ │ │ │ + subseq r3, r2, ip, ror #31 │ │ │ │ ldrsheq r3, [r2], #-252 @ 0xffffff04 │ │ │ │ - subseq r4, r2, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 2ff4c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -293217,25 +293217,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 2ff4cc │ │ │ │ ldr r1, [pc, #136] @ 2ff4d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #116] @ 2ff4d4 │ │ │ │ ldr r1, [pc, #116] @ 2ff4d8 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #84] @ 2ff4dc │ │ │ │ ldr r2, [pc, #84] @ 2ff4e0 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -293246,55 +293246,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sl, r3, r4, asr #10 │ │ │ │ - subseq r3, r2, r0, lsr #31 │ │ │ │ - subseq r3, r2, ip, lsr #31 │ │ │ │ - ldrsbeq r9, [r0], #-100 @ 0xffffff9c │ │ │ │ - subseq r5, r8, r4, lsr r1 │ │ │ │ - ldrsheq r3, [r2], #-72 @ 0xffffffb8 │ │ │ │ - subseq r1, r2, r4, lsl pc │ │ │ │ + rsbeq sl, r3, r4, lsr r5 │ │ │ │ + @ instruction: 0x00523f90 │ │ │ │ + @ instruction: 0x00523f9c │ │ │ │ + subseq r9, r0, r4, asr #13 │ │ │ │ + subseq r5, r8, r4, lsr #2 │ │ │ │ + subseq r3, r2, r8, ror #9 │ │ │ │ + subseq r1, r2, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 2ff560 │ │ │ │ ldr r2, [pc, #100] @ 2ff564 │ │ │ │ ldr r1, [pc, #100] @ 2ff568 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 584f0c │ │ │ │ + bl 584f04 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2ff550 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 4b1ebc │ │ │ │ - rsbeq sl, r3, r4, ror r4 │ │ │ │ + rsbeq sl, r3, r4, ror #8 │ │ │ │ + subseq r3, r2, r8, asr #29 │ │ │ │ ldrsbeq r3, [r2], #-232 @ 0xffffff18 │ │ │ │ - subseq r3, r2, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 2ffccc │ │ │ │ ldr r1, [pc, #1864] @ 2ffcd0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -293414,25 +293414,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 2ffcec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ff5c8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 302d54 │ │ │ │ mov r1, #0 │ │ │ │ b 2ff668 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -293444,15 +293444,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 2ff668 │ │ │ │ ldr r0, [pc, #1304] @ 2ffcf0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ff5c8 │ │ │ │ ldr r3, [pc, #1284] @ 2ffcf4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ff7c4 │ │ │ │ ldr r3, [pc, #1248] @ 2ffce4 │ │ │ │ @@ -293468,24 +293468,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 2ffcf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ff7c4 │ │ │ │ ldr r3, [pc, #1152] @ 2ffcf4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ff61c │ │ │ │ @@ -293502,24 +293502,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 2ffcfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 2ff628 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -293535,23 +293535,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2ffd00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ff628 │ │ │ │ ldr r3, [pc, #888] @ 2ffcf4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ffbc4 │ │ │ │ @@ -293569,23 +293569,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 2ffd04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 2ff6d8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -293605,24 +293605,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 2ffd08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -293644,24 +293644,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 2ffd0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -293683,23 +293683,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2ffd10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ff6f0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 2ffa10 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -293714,84 +293714,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 2ffaac │ │ │ │ ldr r0, [pc, #264] @ 2ffd14 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ff7c4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 2ffd18 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ff628 │ │ │ │ ldr r0, [pc, #212] @ 2ffd1c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ff8f0 │ │ │ │ ldr r0, [pc, #188] @ 2ffd20 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ffa8c │ │ │ │ ldr r0, [pc, #164] @ 2ffd24 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ff9f8 │ │ │ │ ldr r0, [pc, #140] @ 2ffd28 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ff6f0 │ │ │ │ ldr r0, [pc, #116] @ 2ffd2c │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ffb28 │ │ │ │ rsbseq fp, r0, r8, ror lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r0, r8, asr lr │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r0, ip, lsl #27 │ │ │ │ andeq r4, r0, r4, lsl r7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r2, ip, lsl #25 │ │ │ │ - subseq r3, r2, r0, lsl #25 │ │ │ │ + subseq r3, r2, ip, ror ip │ │ │ │ + subseq r3, r2, r0, ror ip │ │ │ │ andeq r1, r0, ip, lsr #8 │ │ │ │ - subseq r3, r2, ip, lsr #24 │ │ │ │ - subseq r3, r2, r4, lsr #23 │ │ │ │ - subseq r3, r2, r4, lsr #22 │ │ │ │ - @ instruction: 0x00523a9c │ │ │ │ - subseq r3, r2, r8, lsl #20 │ │ │ │ - subseq r3, r2, ip, ror #18 │ │ │ │ - ldrsbeq r3, [r2], #-132 @ 0xffffff7c │ │ │ │ + subseq r3, r2, ip, lsl ip │ │ │ │ + @ instruction: 0x00523b94 │ │ │ │ + subseq r3, r2, r4, lsl fp │ │ │ │ + subseq r3, r2, ip, lsl #21 │ │ │ │ + ldrsheq r3, [r2], #-152 @ 0xffffff68 │ │ │ │ + subseq r3, r2, ip, asr r9 │ │ │ │ subseq r3, r2, r4, asr #17 │ │ │ │ - @ instruction: 0x0052389c │ │ │ │ - subseq r3, r2, r8, lsl #17 │ │ │ │ - subseq r3, r2, ip, ror #16 │ │ │ │ - subseq r3, r2, r0, asr r8 │ │ │ │ - subseq r3, r2, ip, lsr #16 │ │ │ │ - subseq r3, r2, r8, lsl r8 │ │ │ │ + ldrheq r3, [r2], #-132 @ 0xffffff7c │ │ │ │ + subseq r3, r2, ip, lsl #17 │ │ │ │ + subseq r3, r2, r8, ror r8 │ │ │ │ + subseq r3, r2, ip, asr r8 │ │ │ │ + subseq r3, r2, r0, asr #16 │ │ │ │ + subseq r3, r2, ip, lsl r8 │ │ │ │ + subseq r3, r2, r8, lsl #16 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -293840,15 +293840,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 2ffe70 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldr r2, [pc, #472] @ 2ffff4 │ │ │ │ ldr r3, [pc, #456] @ 2fffe8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -293891,23 +293891,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 300008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ffe04 │ │ │ │ ldr r2, [pc, #236] @ 2ffff8 │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -293935,50 +293935,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 300010 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fff2c │ │ │ │ ldr r0, [pc, #92] @ 300014 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2ffe04 │ │ │ │ ldr r0, [pc, #68] @ 300018 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 2fff2c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r0, r0, lsl #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ rsbseq fp, r0, ip, asr #12 │ │ │ │ rsbseq fp, r0, r0, ror #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, asr r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r2, r8, asr #12 │ │ │ │ + subseq r3, r2, r8, lsr r6 │ │ │ │ andeq r4, r0, r0, lsr r2 │ │ │ │ - subseq r3, r2, r0, ror #10 │ │ │ │ - ldrheq r3, [r2], #-84 @ 0xffffffac │ │ │ │ - subseq r3, r2, r4, asr r5 │ │ │ │ + subseq r3, r2, r0, asr r5 │ │ │ │ + subseq r3, r2, r4, lsr #11 │ │ │ │ + subseq r3, r2, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 30020c │ │ │ │ ldr r1, [pc, #472] @ 300210 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294080,43 +294080,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 30023c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30006c │ │ │ │ ldr r0, [pc, #68] @ 300240 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30006c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r0, r8, asr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r0, r8, lsr #7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ ldrheq fp, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r1, r0, r0, asr #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + @ instruction: 0x0052339c │ │ │ │ subseq r3, r2, ip, lsr #7 │ │ │ │ - ldrheq r3, [r2], #-60 @ 0xffffffc4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 300368 │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -294180,20 +294180,20 @@ │ │ │ │ b 3002e0 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3002e0 │ │ │ │ ldr r0, [pc, #20] @ 300374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 300340 │ │ │ │ @ instruction: 0x0070b19c │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r3, r2, r0, ror r2 │ │ │ │ + subseq r3, r2, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -295184,15 +295184,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 301438 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ffd44 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -295218,15 +295218,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -295238,15 +295238,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 301444 │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -295257,15 +295257,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 30142c │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ mov r0, r4 │ │ │ │ bl 300650 │ │ │ │ b 301320 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -295598,25 +295598,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 301bac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3016ec │ │ │ │ ldr r2, [pc, #484] @ 301bb0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -295637,27 +295637,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 301bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 301830 │ │ │ │ ldr r3, [pc, #340] @ 301bb8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 301790 │ │ │ │ ldr r3, [pc, #300] @ 301ba4 │ │ │ │ @@ -295673,24 +295673,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 301bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [fp] │ │ │ │ b 301790 │ │ │ │ ldr r3, [pc, #204] @ 301bb8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 301900 │ │ │ │ @@ -295700,57 +295700,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 301a84 │ │ │ │ b 301900 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 301bc0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3016ec │ │ │ │ ldr r0, [pc, #136] @ 301bc4 │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 301830 │ │ │ │ ldr r0, [pc, #108] @ 301bc8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [fp] │ │ │ │ b 301790 │ │ │ │ rsbseq r9, r0, r4, ror #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r8, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r8, r3, r0, ror #9 │ │ │ │ rsbseq r9, r0, ip, lsr pc │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ rsbseq r9, r0, r0, ror #29 │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ ldrsbeq r9, [r0], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r0, ror #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r1, r2, ip, lsr ip │ │ │ │ + subseq r1, r2, ip, lsr #24 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - subseq r1, r2, r8, asr #24 │ │ │ │ + subseq r1, r2, r8, lsr ip │ │ │ │ muleq r0, r0, fp │ │ │ │ - subseq r1, r2, r8, ror #22 │ │ │ │ - ldrsheq r1, [r2], #-172 @ 0xffffff54 │ │ │ │ - subseq r1, r2, r4, lsr #23 │ │ │ │ - subseq r1, r2, r4, lsl fp │ │ │ │ + subseq r1, r2, r8, asr fp │ │ │ │ + subseq r1, r2, ip, ror #21 │ │ │ │ + @ instruction: 0x00521b94 │ │ │ │ + subseq r1, r2, r4, lsl #22 │ │ │ │ │ │ │ │ 00301bcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -296621,19 +296621,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 30216c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r0, r0, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, r3, ip, lsl #27 │ │ │ │ + rsbeq r7, r3, ip, ror sp │ │ │ │ rsbseq r9, r0, r8, ror #13 │ │ │ │ - rsbeq r7, r3, r8, asr #21 │ │ │ │ + strheq r7, [r3], #-168 @ 0xffffff58 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strheq r7, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, r3, r0, lsr #9 │ │ │ │ │ │ │ │ 00302990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -296828,15 +296828,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 302c6c │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 302bdc │ │ │ │ - rsbeq r6, r3, sp, asr lr │ │ │ │ + rsbeq r6, r3, sp, asr #28 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 00302c98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -296946,15 +296946,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 302e34 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 302da4 │ │ │ │ - @ instruction: 0x00636c9c │ │ │ │ + rsbeq r6, r3, ip, lsl #25 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 00302e60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -296970,21 +296970,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4b15e8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -297172,15 +297172,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ rsbeq r4, r9, r8, lsr #21 │ │ │ │ - rsbeq r6, r3, r8, lsr #28 │ │ │ │ + rsbeq r6, r3, r8, lsl lr │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 30327c │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -297214,15 +297214,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ rsbeq r4, fp, ip, lsr sl │ │ │ │ - rsbeq r6, r3, r8, asr #27 │ │ │ │ + strheq r6, [r3], #-216 @ 0xffffff28 @ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -297255,15 +297255,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ ldr r9, [pc, #160] @ 3033d0 │ │ │ │ ldr r8, [pc, #160] @ 3033d4 │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -297274,15 +297274,15 @@ │ │ │ │ bl 1e2e30 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ cmp r4, r5 │ │ │ │ bne 303348 │ │ │ │ ldr r2, [pc, #84] @ 3033d8 │ │ │ │ ldr r3, [pc, #68] @ 3033cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -297298,15 +297298,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r8, [r0], #-8 @ │ │ │ │ rsbeq r4, r9, r4, lsl #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, r2, ip, lsr r4 │ │ │ │ + subseq r0, r2, ip, lsr #8 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ rsbseq r8, r0, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -297355,19 +297355,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e4ea0 │ │ │ │ + bl 7e4e98 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -297399,22 +297399,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #24] @ 303588 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4ea0 │ │ │ │ + bl 7e4e98 │ │ │ │ b 3034fc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3036e0 │ │ │ │ @@ -297424,45 +297424,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #280] @ 3036ec │ │ │ │ ldr r1, [pc, #280] @ 3036f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #248] @ 3036f4 │ │ │ │ ldr r1, [pc, #248] @ 3036f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #216] @ 3036fc │ │ │ │ ldr r1, [pc, #216] @ 303700 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #184] @ 303704 │ │ │ │ ldr r2, [pc, #184] @ 303708 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 30370c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -297493,31 +297493,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 5809e0 │ │ │ │ - rsbeq r6, r3, ip, lsl #17 │ │ │ │ - subseq r5, r0, ip, ror r5 │ │ │ │ - ldrsbeq r0, [r8], #-252 @ 0xffffff04 │ │ │ │ - subseq r5, r0, r0, lsl #11 │ │ │ │ - @ instruction: 0x00505598 │ │ │ │ - subseq r1, r1, ip, lsl #5 │ │ │ │ - subseq fp, r0, ip, lsl #3 │ │ │ │ - subseq r0, r2, r4, asr r1 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r6, r3, ip, ror r8 │ │ │ │ + subseq r5, r0, ip, ror #10 │ │ │ │ + subseq r0, r8, ip, asr #31 │ │ │ │ + subseq r5, r0, r0, ror r5 │ │ │ │ + subseq r5, r0, r8, lsl #11 │ │ │ │ + subseq r1, r1, ip, ror r2 │ │ │ │ + subseq fp, r0, ip, ror r1 │ │ │ │ subseq r0, r2, r4, asr #2 │ │ │ │ + subseq r0, r2, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - subseq r0, r2, r0, lsr #2 │ │ │ │ + subseq r0, r2, r0, lsl r1 │ │ │ │ rsbeq r0, pc, r0, asr r6 @ │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - subseq r0, r2, ip, ror #1 │ │ │ │ + ldrsbeq r0, [r2], #-12 │ │ │ │ ldrdeq r4, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -297684,15 +297684,15 @@ │ │ │ │ b 303948 │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 303998 │ │ │ │ - @ instruction: 0x0063649c │ │ │ │ + rsbeq r6, r3, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -297705,23 +297705,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #24] @ 303a50 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -297825,28 +297825,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 303eec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #728] @ 303ef0 │ │ │ │ ldr r1, [pc, #728] @ 303ef4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 303ef8 │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #688] @ 303efc │ │ │ │ ldr r3, [pc, #688] @ 303f00 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -297867,32 +297867,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 54316c │ │ │ │ + bl 543164 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 54316c │ │ │ │ + bl 543164 │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 303cd8 │ │ │ │ ldr r2, [pc, #504] @ 303f04 │ │ │ │ ldr r3, [pc, #504] @ 303f08 │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -297901,15 +297901,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 3529b0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -297918,34 +297918,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 3529b0 │ │ │ │ ldr r6, [pc, #404] @ 303f0c │ │ │ │ mov r0, r4 │ │ │ │ bl 4b15e8 │ │ │ │ mov r0, sl │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 303f10 │ │ │ │ ldr r1, [pc, #384] @ 303f14 │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3072b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 303f18 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -297961,39 +297961,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ ldr r3, [pc, #224] @ 303f24 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ ldr r3, [pc, #180] @ 303f28 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 303f20 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ ldr r2, [pc, #148] @ 303f2c │ │ │ │ ldr r3, [pc, #72] @ 303ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -298005,29 +298005,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r6, r3, r4, ror r2 │ │ │ │ + rsbeq r6, r3, r4, ror #4 │ │ │ │ rsbseq r7, r0, ip, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, r0, ip, lsr pc │ │ │ │ - @ instruction: 0x00580998 │ │ │ │ - subseq pc, r1, r4, ror #22 │ │ │ │ + subseq r4, r0, ip, lsr #30 │ │ │ │ + subseq r0, r8, r8, lsl #19 │ │ │ │ subseq pc, r1, r4, asr fp @ │ │ │ │ + subseq pc, r1, r4, asr #22 │ │ │ │ rsbeq r3, r9, r0, ror #28 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - subseq pc, r1, ip, asr fp @ │ │ │ │ + subseq pc, r1, ip, asr #22 │ │ │ │ rsbeq r3, r9, r4, ror sp │ │ │ │ - subseq pc, r1, ip, lsr #21 │ │ │ │ - strheq r6, [r3], #-8 @ │ │ │ │ - ldrsheq r0, [r1], #-164 @ 0xffffff5c │ │ │ │ - ldrsheq sl, [r0], #-148 @ 0xffffff6c │ │ │ │ + @ instruction: 0x0051fa9c │ │ │ │ + rsbeq r6, r3, r8, lsr #1 │ │ │ │ + subseq r0, r1, r4, ror #21 │ │ │ │ + subseq sl, r0, r4, ror #19 │ │ │ │ rsbseq r7, r1, r8, asr ip │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ rsbseq r7, r0, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -298359,24 +298359,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3044d8 │ │ │ │ ldr r1, [pc, #132] @ 3044dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #112] @ 3044e0 │ │ │ │ ldr r1, [pc, #112] @ 3044e4 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #84] @ 3044e8 │ │ │ │ ldr r2, [pc, #84] @ 3044ec │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -298387,21 +298387,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r5, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - subseq pc, r1, r8, lsr #6 │ │ │ │ - subseq pc, r1, r4, lsl r3 @ │ │ │ │ - subseq r4, r0, r4, asr #13 │ │ │ │ - subseq r0, r8, r0, lsr #2 │ │ │ │ - subseq lr, r1, ip, ror #9 │ │ │ │ - subseq ip, r1, r8, lsl #30 │ │ │ │ + rsbeq r5, r3, ip, ror #19 │ │ │ │ + subseq pc, r1, r8, lsl r3 @ │ │ │ │ + subseq pc, r1, r4, lsl #6 │ │ │ │ + ldrheq r4, [r0], #-100 @ 0xffffff9c │ │ │ │ + subseq r0, r8, r0, lsl r1 │ │ │ │ + ldrsbeq lr, [r1], #-76 @ 0xffffffb4 │ │ │ │ + ldrsheq ip, [r1], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3045c0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -298412,15 +298412,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3540fc │ │ │ │ cmp r5, #4 │ │ │ │ @@ -298446,62 +298446,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 4b1df0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4b253c │ │ │ │ - rsbeq r5, r3, r4, lsr #18 │ │ │ │ + rsbeq r5, r3, r4, lsl r9 │ │ │ │ + subseq pc, r1, r8, lsr r2 @ │ │ │ │ subseq pc, r1, r8, asr #4 │ │ │ │ - subseq pc, r1, r8, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 304674 │ │ │ │ ldr r2, [pc, #144] @ 304678 │ │ │ │ ldr r1, [pc, #144] @ 30467c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 30462c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1348 │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 304648 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1348 │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 304664 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4b1ebc │ │ │ │ - rsbeq r5, r3, r4, asr r8 │ │ │ │ - subseq pc, r1, r8, lsl #3 │ │ │ │ + rsbeq r5, r3, r4, asr #16 │ │ │ │ subseq pc, r1, r8, ror r1 @ │ │ │ │ + subseq pc, r1, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 304808 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 30480c │ │ │ │ @@ -298510,15 +298510,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -298573,36 +298573,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3047b0 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e4ea0 │ │ │ │ + bl 7e4e98 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 304700 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x0063579c │ │ │ │ - ldrsbeq r0, [r1], #-28 @ 0xffffffe4 │ │ │ │ - ldrsbeq sl, [r0], #-8 │ │ │ │ + rsbeq r5, r3, ip, lsl #15 │ │ │ │ + subseq r0, r1, ip, asr #3 │ │ │ │ + subseq sl, r0, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 304974 │ │ │ │ ldr ip, [pc, #328] @ 304978 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -298666,41 +298666,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 304994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 304864 │ │ │ │ ldr r0, [pc, #56] @ 304998 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 304864 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r6, [r0], #-176 @ 0xffffff50 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r6, [r0], #-176 @ 0xffffff50 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r6, r0, ip, ror #22 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r1, r0, lsl #29 │ │ │ │ - ldrsbeq lr, [r1], #-224 @ 0xffffff20 │ │ │ │ + subseq lr, r1, r0, ror lr │ │ │ │ + subseq lr, r1, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 4b1e20 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -298887,16 +298887,16 @@ │ │ │ │ b 304bc0 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 304bc0 │ │ │ │ - rsbeq r5, r3, r0, lsr r2 │ │ │ │ - rsbeq r5, r3, ip, ror #3 │ │ │ │ + rsbeq r5, r3, r0, lsr #4 │ │ │ │ + ldrdeq r5, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 304680 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -298927,35 +298927,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 1e2e30 │ │ │ │ @@ -299013,18 +299013,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r5, r3, ip, lsl r1 │ │ │ │ - subseq lr, r1, r4, asr sl │ │ │ │ + rsbeq r5, r3, ip, lsl #2 │ │ │ │ subseq lr, r1, r4, asr #20 │ │ │ │ - ldrdeq sp, [r3], #-20 @ 0xffffffec @ │ │ │ │ + subseq lr, r1, r4, lsr sl │ │ │ │ + rsbeq sp, r3, r4, asr #3 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 305610 │ │ │ │ @@ -299049,15 +299049,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -299111,15 +299111,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -299128,23 +299128,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [pc, #1468] @ 305630 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 305634 │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -299245,15 +299245,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -299263,15 +299263,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3052a8 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -299309,15 +299309,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -299328,15 +299328,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3053f8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -299366,15 +299366,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3054bc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -299385,15 +299385,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -299402,15 +299402,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -299490,27 +299490,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 307640 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 3053f8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r3, ip, ror #30 │ │ │ │ + rsbeq r4, r3, ip, asr pc │ │ │ │ rsbseq r6, r0, ip, lsl r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq pc, r0, r0, ror r9 @ │ │ │ │ - subseq r9, r0, ip, ror #16 │ │ │ │ - rsbeq r4, r3, r4, asr #29 │ │ │ │ + subseq pc, r0, r0, ror #18 │ │ │ │ + subseq r9, r0, ip, asr r8 │ │ │ │ + strheq r4, [r3], #-228 @ 0xffffff1c @ │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - subseq pc, r0, r4, ror #17 │ │ │ │ - subseq r9, r0, r8, lsl r7 │ │ │ │ + ldrsbeq pc, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + subseq r9, r0, r8, lsl #14 │ │ │ │ andscs r0, r0, r0 │ │ │ │ - rsbeq r4, r3, r8, lsr sl │ │ │ │ - subseq pc, r0, r0, ror r4 @ │ │ │ │ - subseq r9, r0, r0, ror r3 │ │ │ │ + rsbeq r4, r3, r8, lsr #20 │ │ │ │ + subseq pc, r0, r0, ror #8 │ │ │ │ + subseq r9, r0, r0, ror #6 │ │ │ │ rsbseq r5, r0, r4, ror #29 │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -299566,15 +299566,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 305764 │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 7e4ef0 │ │ │ │ + bl 7e4ee8 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -299610,15 +299610,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -299627,23 +299627,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2e30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 7ee5e4 │ │ │ │ + bl 7ee5dc │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 306a04 │ │ │ │ cmp r0, fp │ │ │ │ beq 305e24 │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 7e4ef0 │ │ │ │ + bl 7e4ee8 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 30588c │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 305d1c │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -299771,15 +299771,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -299787,42 +299787,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -299848,30 +299848,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -299905,30 +299905,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -299946,15 +299946,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 305a24 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ mov r7, r8 │ │ │ │ b 305870 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3062c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3058f0 │ │ │ │ @@ -300042,29 +300042,29 @@ │ │ │ │ b 30596c │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ b 305dd0 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 1e1e4c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 305df8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r0, r0, ror #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r4, r3, r4, ror r6 │ │ │ │ - ldrheq pc, [r0], #-4 @ │ │ │ │ - ldrheq r8, [r0], #-244 @ 0xffffff0c │ │ │ │ + rsbeq r4, r3, r4, ror #12 │ │ │ │ + subseq pc, r0, r4, lsr #1 │ │ │ │ + subseq r8, r0, r4, lsr #31 │ │ │ │ rsbseq r5, r0, r8, ror #22 │ │ │ │ bge ff1f8f00 <__bss_end__@@Base+0xfe7181c4> │ │ │ │ bge ff1f8efc <__bss_end__@@Base+0xfe7181c0> │ │ │ │ bge ff1f8f04 <__bss_end__@@Base+0xfe7181c8> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -300176,42 +300176,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 306128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306060 │ │ │ │ ldr r0, [pc, #60] @ 30612c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306060 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r0, r4, lsl #8 │ │ │ │ rsbseq r5, r0, r4, ror #7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r0, ror r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, ip, lsl sp │ │ │ │ - subseq sp, r1, ip, asr sp │ │ │ │ + subseq sp, r1, ip, lsl #26 │ │ │ │ + subseq sp, r1, ip, asr #26 │ │ │ │ │ │ │ │ 00306130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 306298 │ │ │ │ @@ -300278,42 +300278,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3062b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3061b4 │ │ │ │ ldr r0, [pc, #60] @ 3062bc │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3061b4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r5, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r0, r8, ror r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, r0, r0, asr #4 │ │ │ │ andeq r1, r0, r8, ror r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, r8, lsr #24 │ │ │ │ - subseq sp, r1, ip, ror #24 │ │ │ │ + subseq sp, r1, r8, lsl ip │ │ │ │ + subseq sp, r1, ip, asr ip │ │ │ │ │ │ │ │ 003062c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -300390,22 +300390,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 306500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306304 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30643c │ │ │ │ mov r0, #0 │ │ │ │ b 306308 │ │ │ │ ldr r3, [pc, #192] @ 306504 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -300424,47 +300424,47 @@ │ │ │ │ beq 3064c8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 306508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306434 │ │ │ │ ldr r0, [pc, #80] @ 30650c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306304 │ │ │ │ ldr r0, [pc, #64] @ 306510 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306434 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r0, ip, lsl r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r0, ip, lsl #2 │ │ │ │ rsbseq r5, r0, ip, ror #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, r4, lsl #23 │ │ │ │ + subseq sp, r1, r4, ror fp │ │ │ │ muleq r0, r4, fp │ │ │ │ - subseq sp, r1, ip, lsl #21 │ │ │ │ - subseq sp, r1, r0, lsr #22 │ │ │ │ - subseq sp, r1, r4, lsr #21 │ │ │ │ + subseq sp, r1, ip, ror sl │ │ │ │ + subseq sp, r1, r0, lsl fp │ │ │ │ + @ instruction: 0x0051da94 │ │ │ │ │ │ │ │ 00306514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -300604,15 +300604,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -300622,15 +300622,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 3069e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3066b8 │ │ │ │ ldr r3, [pc, #568] @ 3069e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306670 │ │ │ │ ldr r3, [pc, #536] @ 3069dc │ │ │ │ @@ -300650,15 +300650,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -300667,15 +300667,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3069ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306670 │ │ │ │ ldr r3, [pc, #396] @ 3069f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306628 │ │ │ │ ldr r3, [pc, #356] @ 3069dc │ │ │ │ @@ -300692,15 +300692,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -300709,30 +300709,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3069f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 306628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 3069f8 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 306628 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 3069fc │ │ │ │ @@ -300741,48 +300741,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3066b8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 306a00 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306670 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r0, r0, asr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r0, r8, ror #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strheq r1, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r1, r4, ip, lsr #3 │ │ │ │ rsbseq r4, r0, r0, lsl #27 │ │ │ │ andeq r2, r0, r8, ror #1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, ip, ror #16 │ │ │ │ + subseq sp, r1, ip, asr r8 │ │ │ │ andeq r1, r0, r0, asr #10 │ │ │ │ - subseq sp, r1, ip, lsl #18 │ │ │ │ + ldrsheq sp, [r1], #-140 @ 0xffffff74 │ │ │ │ andeq r4, r0, ip, lsr #5 │ │ │ │ - ldrheq sp, [r1], #-120 @ 0xffffff88 │ │ │ │ - ldrsbeq sp, [r1], #-124 @ 0xffffff84 │ │ │ │ - ldrsheq sp, [r1], #-96 @ 0xffffffa0 │ │ │ │ - subseq sp, r1, ip, lsr #16 │ │ │ │ + subseq sp, r1, r8, lsr #15 │ │ │ │ + subseq sp, r1, ip, asr #15 │ │ │ │ + subseq sp, r1, r0, ror #13 │ │ │ │ + subseq sp, r1, ip, lsl r8 │ │ │ │ │ │ │ │ 00306a04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 306be0 │ │ │ │ @@ -300846,22 +300846,22 @@ │ │ │ │ beq 306bc8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 306c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306aa8 │ │ │ │ ldr r2, [pc, #192] @ 306c04 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 306aa8 │ │ │ │ ldr r2, [pc, #160] @ 306bf8 │ │ │ │ @@ -300876,47 +300876,47 @@ │ │ │ │ beq 306bb4 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 306c08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306aa8 │ │ │ │ ldr r0, [pc, #80] @ 306c0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306aa8 │ │ │ │ ldr r0, [pc, #64] @ 306c10 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306aa8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r0, r0, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r0, r8, asr #19 │ │ │ │ @ instruction: 0x0070499c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq sp, [r1], #-116 @ 0xffffff8c │ │ │ │ + subseq sp, r1, r4, lsr #15 │ │ │ │ andeq r3, r0, r0, lsl #18 │ │ │ │ - subseq sp, r1, r8, lsl #13 │ │ │ │ - ldrsbeq sp, [r1], #-100 @ 0xffffff9c │ │ │ │ - subseq sp, r1, r4, ror r7 │ │ │ │ + subseq sp, r1, r8, ror r6 │ │ │ │ + subseq sp, r1, r4, asr #13 │ │ │ │ + subseq sp, r1, r4, ror #14 │ │ │ │ │ │ │ │ 00306c14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 306d8c │ │ │ │ @@ -300990,41 +300990,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 306db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306cf0 │ │ │ │ ldr r0, [pc, #60] @ 306db8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306cf0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ rsbseq r4, r0, r4, asr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r4, [r0], #-116 @ 0xffffff8c @ │ │ │ │ rsbseq r4, r0, r8, lsl #15 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r4, asr #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, r0, lsr r6 │ │ │ │ - subseq sp, r1, ip, ror r6 │ │ │ │ + subseq sp, r1, r0, lsr #12 │ │ │ │ + subseq sp, r1, ip, ror #12 │ │ │ │ │ │ │ │ 00306dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -301049,33 +301049,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 306e80 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #220] @ 306f1c │ │ │ │ ldr r3, [pc, #204] @ 306f10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 306f08 │ │ │ │ ldr r2, [pc, #188] @ 306f20 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ ldr r3, [pc, #156] @ 306f24 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306e30 │ │ │ │ ldr r3, [pc, #140] @ 306f28 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -301090,38 +301090,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 306f30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306e30 │ │ │ │ ldr r0, [pc, #52] @ 306f34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306e30 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r0, r4, lsl r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r0, ip, ror #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r4, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r4, lsr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, r0, ror #10 │ │ │ │ - @ instruction: 0x0051d598 │ │ │ │ + subseq sp, r1, r0, asr r5 │ │ │ │ + subseq sp, r1, r8, lsl #11 │ │ │ │ │ │ │ │ 00306f38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 307100 │ │ │ │ @@ -301206,48 +301206,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 307120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306fec │ │ │ │ ldr r0, [pc, #72] @ 307124 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 306fec │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r0, r8, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r0, r8, ror r4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r0, r8, lsl #8 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, r8, lsl #8 │ │ │ │ - subseq sp, r1, r8, asr #8 │ │ │ │ + ldrsheq sp, [r1], #-56 @ 0xffffffc8 │ │ │ │ + subseq sp, r1, r8, lsr r4 │ │ │ │ │ │ │ │ 00307128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -301308,48 +301308,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3072ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 307198 │ │ │ │ ldr r2, [pc, #88] @ 3072b0 │ │ │ │ ldr r3, [pc, #52] @ 307290 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 307288 │ │ │ │ ldr r0, [pc, #56] @ 3072b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrheq r4, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r0, r0, lsl #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r0, ip, asr r2 │ │ │ │ muleq r0, r8, sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, r4, lsr r3 │ │ │ │ + subseq sp, r1, r4, lsr #6 │ │ │ │ rsbseq r4, r0, r4, lsr #3 │ │ │ │ - subseq sp, r1, ip, asr #6 │ │ │ │ + subseq sp, r1, ip, lsr r3 │ │ │ │ │ │ │ │ 003072b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -301573,15 +301573,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, r4, r8, asr #5 │ │ │ │ + strheq r0, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ bge ff1fa644 <__bss_end__@@Base+0xfe719908> │ │ │ │ bge ff1fa64c <__bss_end__@@Base+0xfe719910> │ │ │ │ │ │ │ │ 00307640 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -301623,15 +301623,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -301639,21 +301639,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -301668,15 +301668,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -301684,38 +301684,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -301912,27 +301912,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0063fe94 │ │ │ │ + rsbeq pc, r3, r4, lsl #29 │ │ │ │ ldr r0, [pc, #4] @ 307b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ strheq r0, [sp], #-4 @ │ │ │ │ - b 582288 │ │ │ │ + b 582280 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ add r3, r6, #6144 @ 0x1800 │ │ │ │ add ip, r6, #4096 @ 0x1000 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r5, [pc, #152] @ 307c4c │ │ │ │ ldr lr, [pc, #152] @ 307c50 │ │ │ │ ldr r4, [pc, #152] @ 307c54 │ │ │ │ @@ -302195,15 +302195,15 @@ │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ b 307ca0 │ │ │ │ ldr r0, [r4, #1820] @ 0x71c │ │ │ │ mov r1, #0 │ │ │ │ b 307ca0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ add r4, r4, #6144 @ 0x1800 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [pc, #240] @ 3080d8 │ │ │ │ ldr ip, [pc, #240] @ 3080dc │ │ │ │ ldr lr, [pc, #240] @ 3080e0 │ │ │ │ subs r2, r0, r3 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -302257,16 +302257,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ b 307ca0 │ │ │ │ add r4, r0, #1840 @ 0x730 │ │ │ │ ldrh r0, [r4, #6] │ │ │ │ mov r1, #0 │ │ │ │ b 307ca0 │ │ │ │ - rsbeq pc, r3, r3, lsr #23 │ │ │ │ - strheq pc, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x0063fb93 │ │ │ │ + rsbeq pc, r3, r4, lsr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ cdp 14, 14, cr14, cr14, cr14, {7} │ │ │ │ cdp 14, 14, cr14, cr14, cr15, {7} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -302278,44 +302278,44 @@ │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ b 30811c │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ ldr r6, [r5, #-8] │ │ │ │ add r4, r4, #30 │ │ │ │ str r4, [r5, #-4] │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ add r4, r4, #30 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r4 │ │ │ │ bcs 30810c │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #2048] @ 0x800 │ │ │ │ cmp r2, #0 │ │ │ │ bne 308150 │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7e4a88 │ │ │ │ + b 7e4a80 │ │ │ │ mov r3, #30 │ │ │ │ umull r4, r9, r2, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ adds r6, r4, r2 │ │ │ │ mov r0, #1 │ │ │ │ adc r8, r9, r8 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r8 │ │ │ │ addcs r9, r9, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ adc r3, r9, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 3080e4 │ │ │ │ @@ -302405,25 +302405,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #200] @ 3083f0 │ │ │ │ ldr r1, [pc, #200] @ 3083f4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #168] @ 3083f8 │ │ │ │ ldr r2, [pc, #168] @ 3083fc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 308400 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -302434,43 +302434,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [pc, #112] @ 30840c │ │ │ │ ldr r1, [pc, #112] @ 308410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, r3, ip, asr r7 @ │ │ │ │ - subseq r0, r0, ip, lsr #16 │ │ │ │ - subseq ip, r7, ip, lsl #5 │ │ │ │ - subseq ip, r0, ip, asr r5 │ │ │ │ - subseq r6, r0, ip, asr r4 │ │ │ │ + rsbeq pc, r3, ip, asr #14 │ │ │ │ + subseq r0, r0, ip, lsl r8 │ │ │ │ + subseq ip, r7, ip, ror r2 │ │ │ │ + subseq ip, r0, ip, asr #10 │ │ │ │ + subseq r6, r0, ip, asr #8 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - subseq ip, r1, r4, lsr #5 │ │ │ │ + @ instruction: 0x0051c294 │ │ │ │ teqhi r9, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #13 │ │ │ │ rsbeq pc, ip, r8, lsl #17 │ │ │ │ rsbeq ip, lr, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -302483,28 +302483,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #432] @ 308610 │ │ │ │ ldr r1, [pc, #432] @ 308614 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #1 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mvn r1, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #380] @ 308618 │ │ │ │ strb r1, [r3, #52] @ 0x34 │ │ │ │ strb sl, [r3, #61] @ 0x3d │ │ │ │ str r7, [sp] │ │ │ │ add r7, r4, #6208 @ 0x1840 │ │ │ │ @@ -302514,25 +302514,25 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add fp, r4, #6400 @ 0x1900 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r2, [pc, #320] @ 30861c │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53ce64 │ │ │ │ + bl 53ce5c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ bl 3529b0 │ │ │ │ mov r1, sl │ │ │ │ @@ -302552,15 +302552,15 @@ │ │ │ │ add r3, r5, #1904 @ 0x770 │ │ │ │ ldrh r2, [r7] │ │ │ │ strh r2, [r3, #6] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ strh r2, [r3, #8] │ │ │ │ ldrh r2, [r7, #4] │ │ │ │ strh r2, [r3, #10] │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r6, #0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -302581,31 +302581,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ str r7, [r5, #2140] @ 0x85c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq pc, r3, r4, lsr r6 @ │ │ │ │ - subseq ip, r1, ip, ror #3 │ │ │ │ - subseq ip, r1, r8, asr #3 │ │ │ │ - ldrsbeq r0, [r0], #-96 @ 0xffffffa0 │ │ │ │ - subseq ip, r7, ip, lsr #2 │ │ │ │ + rsbeq pc, r3, r4, lsr #12 │ │ │ │ + ldrsbeq ip, [r1], #-28 @ 0xffffffe4 │ │ │ │ + ldrheq ip, [r1], #-24 @ 0xffffffe8 │ │ │ │ + subseq r0, r0, r0, asr #13 │ │ │ │ + subseq ip, r7, ip, lsl r1 │ │ │ │ rsbeq pc, ip, r8, ror r7 @ │ │ │ │ - subseq ip, r1, ip, lsr r1 │ │ │ │ + subseq ip, r1, ip, lsr #2 │ │ │ │ rscne r8, ip, r9, lsr #2 │ │ │ │ @ instruction: 0xffff8139 │ │ │ │ rsbseq r3, r1, r8, lsl r5 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -302674,24 +302674,24 @@ │ │ │ │ bl 4b1df0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 4b261c │ │ │ │ b 3086e8 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ee5e4 │ │ │ │ + bl 7ee5dc │ │ │ │ mov r9, r0 │ │ │ │ bl 1e37b4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #3 │ │ │ │ str r9, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ ldr r0, [r7, #1852] @ 0x73c │ │ │ │ bl 4b1df0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 4b267c │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1348 │ │ │ │ @@ -302716,25 +302716,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 308870 │ │ │ │ ldr r1, [pc, #136] @ 308874 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #116] @ 308878 │ │ │ │ ldr r1, [pc, #116] @ 30887c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #84] @ 308880 │ │ │ │ ldr r2, [pc, #84] @ 308884 │ │ │ │ add r1, r6, #5952 @ 0x1740 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -302745,56 +302745,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, r3, ip, lsl #5 │ │ │ │ - subseq fp, r1, r8, lsr #28 │ │ │ │ - subseq fp, r1, r4, lsr lr │ │ │ │ - subseq r0, r0, r0, lsr r3 │ │ │ │ - @ instruction: 0x0057bd90 │ │ │ │ - subseq sl, r1, r4, asr r1 │ │ │ │ - subseq r8, r1, r0, ror fp │ │ │ │ + rsbeq pc, r3, ip, ror r2 @ │ │ │ │ + subseq fp, r1, r8, lsl lr │ │ │ │ + subseq fp, r1, r4, lsr #28 │ │ │ │ + subseq r0, r0, r0, lsr #6 │ │ │ │ + subseq fp, r7, r0, lsl #27 │ │ │ │ + subseq sl, r1, r4, asr #2 │ │ │ │ + subseq r8, r1, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #104] @ 308908 │ │ │ │ ldr r2, [pc, #104] @ 30890c │ │ │ │ ldr r1, [pc, #104] @ 308910 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2128] @ 0x850 │ │ │ │ bl 1e1348 │ │ │ │ ldr r6, [r5, #2140] @ 0x85c │ │ │ │ mov r3, #0 │ │ │ │ cmp r6, r3 │ │ │ │ str r3, [r5, #2128] @ 0x850 │ │ │ │ beq 3088f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #1852] @ 0x73c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4b1ebc │ │ │ │ - strheq pc, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq pc, r3, ip, lsr #3 │ │ │ │ + subseq fp, r1, ip, asr #26 │ │ │ │ subseq fp, r1, ip, asr sp │ │ │ │ - subseq fp, r1, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4b1e20 │ │ │ │ @@ -302814,26 +302814,26 @@ │ │ │ │ ldrh r3, [r4] │ │ │ │ ldr r2, [pc, #60] @ 3089ac │ │ │ │ orr r3, r3, #32 │ │ │ │ strh r3, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrh r2, [r4] │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 354b04 │ │ │ │ - rsbeq pc, r3, r4, lsr #2 │ │ │ │ - subseq r5, r0, r4, asr #28 │ │ │ │ - subseq fp, r0, r4, lsl pc │ │ │ │ + rsbeq pc, r3, r4, lsl r1 @ │ │ │ │ + subseq r5, r0, r4, lsr lr │ │ │ │ + subseq fp, r0, r4, lsl #30 │ │ │ │ ldrb r3, [r0, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -302852,43 +302852,43 @@ │ │ │ │ ldr r2, [pc, #72] @ 308a4c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354b04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3080e4 │ │ │ │ - rsbeq pc, r3, r8, rrx │ │ │ │ - subseq r5, r0, r8, lsl #27 │ │ │ │ - subseq fp, r0, ip, ror lr │ │ │ │ + rsbeq pc, r3, r8, asr r0 @ │ │ │ │ + subseq r5, r0, r8, ror sp │ │ │ │ + subseq fp, r0, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #432] @ 308c18 │ │ │ │ ldr r2, [pc, #432] @ 308c1c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [pc, #428] @ 308c20 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1856 @ 0x740 │ │ │ │ @@ -302903,15 +302903,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r4, #1808] @ 0x710 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r2, [r3] │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -302980,19 +302980,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strdeq lr, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq lr, r3, r8, ror #31 │ │ │ │ + subseq fp, r1, r0, lsl #23 │ │ │ │ @ instruction: 0x0051bb90 │ │ │ │ - subseq fp, r1, r0, lsr #23 │ │ │ │ - ldrheq fp, [r0], #-212 @ 0xffffff2c │ │ │ │ - subseq r5, r0, r0, asr #25 │ │ │ │ + subseq fp, r0, r4, lsr #27 │ │ │ │ + ldrheq r5, [r0], #-192 @ 0xffffff40 │ │ │ │ strvc r0, [r0], #0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ stmdavc r9!, {ip} │ │ │ │ strbeq r0, [r1, #1505]! @ 0x5e1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -303047,15 +303047,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ sub fp, r8, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ ldr r9, [r5, #1760] @ 0x6e0 │ │ │ │ mov r4, #1 │ │ │ │ lsl r9, r9, #19 │ │ │ │ @@ -303071,30 +303071,30 @@ │ │ │ │ sub r3, r8, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [r5, #1776] @ 0x6f0 │ │ │ │ sub r3, r8, #20 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strb r4, [r8, #-16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r8, r8, #12 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r3, r7 │ │ │ │ orr r0, r0, #40960 @ 0xa000 │ │ │ │ str r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -303105,30 +303105,30 @@ │ │ │ │ ldrh ip, [r5] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr ip, ip, #4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ strh ip, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, r4 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354b04 │ │ │ │ mov r0, r4 │ │ │ │ b 308cac │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00702790 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r0, r8, asr #14 │ │ │ │ - rsbeq lr, r3, r0, ror #26 │ │ │ │ - subseq fp, r0, r0, lsl #23 │ │ │ │ - subseq r5, r0, r0, lsl #21 │ │ │ │ + rsbeq lr, r3, r0, asr sp │ │ │ │ + subseq fp, r0, r0, ror fp │ │ │ │ + subseq r5, r0, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #568] @ 30909c │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -303138,15 +303138,15 @@ │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr ip, [r4, #1804] @ 0x70c │ │ │ │ ldr r2, [r4, #1796] @ 0x704 │ │ │ │ add r3, ip, r5 │ │ │ │ cmp r3, r2 │ │ │ │ mov r8, r0 │ │ │ │ bls 308ecc │ │ │ │ sub r6, r2, #1 │ │ │ │ @@ -303166,29 +303166,29 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r6, ip, r3 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb fp, [sp, #60] @ 0x3c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r5, #31 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r6, [r4, #1804] @ 0x70c │ │ │ │ add r6, r5, r6 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -303211,30 +303211,30 @@ │ │ │ │ str r3, [fp, #4] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r3, [r4, #1804] @ 0x70c │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr sl, [r4, #1792] @ 0x700 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r5, r7, r5 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #16] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r6, #31 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -303250,15 +303250,15 @@ │ │ │ │ add r3, ip, r1 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #1 │ │ │ │ asr r1, r5, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -303267,19 +303267,19 @@ │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ mov r0, ip │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ b 308f8c │ │ │ │ - strdeq lr, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - subseq fp, r0, ip, lsl #20 │ │ │ │ - subseq r5, r0, r8, lsl #18 │ │ │ │ + rsbeq lr, r3, ip, ror #23 │ │ │ │ + ldrsheq fp, [r0], #-156 @ 0xffffff64 │ │ │ │ + ldrsheq r5, [r0], #-136 @ 0xffffff78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3908] @ 30a008 │ │ │ │ ldr r3, [pc, #3908] @ 30a00c │ │ │ │ @@ -303365,15 +303365,15 @@ │ │ │ │ ldr r2, [pc, #3612] @ 30a024 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #3608] @ 30a028 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #3588] @ 30a02c │ │ │ │ ldr r3, [pc, #3552] @ 30a00c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -303393,15 +303393,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, fp │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ tst r4, #16 │ │ │ │ bne 3094ac │ │ │ │ tst r4, #8 │ │ │ │ addne r3, fp, #4096 @ 0x1000 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #1880] @ 0x758 │ │ │ │ tst r4, #4 │ │ │ │ @@ -303452,15 +303452,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ and r2, r4, #206 @ 0xce │ │ │ │ ldrb r3, [fp, #1826] @ 0x722 │ │ │ │ and r1, r2, #192 @ 0xc0 │ │ │ │ and r3, r3, #49 @ 0x31 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ orr r3, r3, r2 │ │ │ │ beq 3094b4 │ │ │ │ @@ -303668,15 +303668,15 @@ │ │ │ │ b 3093a0 │ │ │ │ ldr r1, [pc, #2456] @ 30a060 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #1884] @ 0x75c │ │ │ │ ldr r2, [r4, #1776] @ 0x6f0 │ │ │ │ lsl r3, r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -303691,15 +303691,15 @@ │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ adc fp, r2, r3, asr #31 │ │ │ │ str r8, [sp, #112] @ 0x70 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r7, sp, #140 @ 0x8c │ │ │ │ stm r7, {r0, r1} │ │ │ │ @@ -303709,47 +303709,47 @@ │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -303757,24 +303757,24 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -303782,15 +303782,15 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ cmp r1, r8 │ │ │ │ bge 3091d4 │ │ │ │ tst r1, #536870912 @ 0x20000000 │ │ │ │ ldrne r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ strne r8, [r3, #2136] @ 0x858 │ │ │ │ @@ -303814,30 +303814,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp, #124] @ 0x7c │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ asr r1, r8, #31 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r3, [sp, #136] @ 0x88 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ stm r7, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [r2, #2136] @ 0x858 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r2, #2136] @ 0x858 │ │ │ │ bne 309994 │ │ │ │ @@ -303858,29 +303858,29 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ bic r3, r6, #-2113929216 @ 0x82000000 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ tst r6, #268435456 @ 0x10000000 │ │ │ │ beq 309b78 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r3, r1, #131072 @ 0x20000 │ │ │ │ movne r3, #129 @ 0x81 │ │ │ │ str r8, [sp, #148] @ 0x94 │ │ │ │ @@ -304137,15 +304137,15 @@ │ │ │ │ orr r3, r3, r4, lsl #8 │ │ │ │ strb r3, [r9, #16] │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r4, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ strb r3, [r9, #17] │ │ │ │ orr r4, r4, r2, lsl #8 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strb fp, [r9, #24] │ │ │ │ strb fp, [r9, #25] │ │ │ │ sub r5, r5, r7 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -304258,35 +304258,35 @@ │ │ │ │ add r0, r6, sl │ │ │ │ mov r2, r4 │ │ │ │ add r1, r0, r7 │ │ │ │ bl 1e1e1c │ │ │ │ b 309f48 │ │ │ │ rsbseq r2, r0, r8, lsr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, r3, r1, lsr #16 │ │ │ │ + rsbeq lr, r3, r1, lsl r8 │ │ │ │ rsbseq r2, r0, r8, ror #5 │ │ │ │ - ldrdeq lr, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - ldrsheq fp, [r0], #-100 @ 0xffffff9c │ │ │ │ - rsbeq lr, r3, r0, ror r8 │ │ │ │ - subseq fp, r0, ip, ror r6 │ │ │ │ - subseq r5, r0, r4, ror r5 │ │ │ │ + rsbeq lr, r3, r0, asr #17 │ │ │ │ + subseq fp, r0, r4, ror #13 │ │ │ │ + rsbeq lr, r3, r0, ror #16 │ │ │ │ + subseq fp, r0, ip, ror #12 │ │ │ │ + subseq r5, r0, r4, ror #10 │ │ │ │ ldrsbeq r2, [r0], #-20 @ 0xffffffec @ │ │ │ │ - strdeq lr, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - strheq pc, [pc], #-140 @ │ │ │ │ - subseq fp, r7, ip, lsl r3 │ │ │ │ + rsbeq lr, r3, r0, ror #15 │ │ │ │ + subeq pc, pc, ip, lsr #17 │ │ │ │ + subseq fp, r7, ip, lsl #6 │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ tsteq pc, #240, 14 @ 0x3c00000 │ │ │ │ svceq 0x0003ffbf │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ - rsbeq lr, r3, r4, lsl #14 │ │ │ │ - ldrdeq pc, [pc], #-116 @ │ │ │ │ - subseq fp, r7, r4, lsr r2 │ │ │ │ + strdeq lr, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + subeq pc, pc, r4, asr #15 │ │ │ │ + subseq fp, r7, r4, lsr #4 │ │ │ │ rsbseq r1, r0, ip, ror pc │ │ │ │ - rsbeq lr, r3, sp, lsr #8 │ │ │ │ - ldrheq r5, [r0], #-8 │ │ │ │ + rsbeq lr, r3, sp, lsl r4 │ │ │ │ + subseq r5, r0, r8, lsr #1 │ │ │ │ stmdaeq r7, {} @ │ │ │ │ stmdaeq r4, {} @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -304456,15 +304456,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r7, [r0, #1764] @ 0x6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov fp, #1 │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ add r3, r6, #2064 @ 0x810 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -304477,15 +304477,15 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ add r7, sp, #116 @ 0x74 │ │ │ │ @@ -304496,84 +304496,84 @@ │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, #16 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -304583,28 +304583,28 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ adc r3, sl, #0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrh r3, [r3, #28] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add ip, sp, #74 @ 0x4a │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #28 │ │ │ │ @@ -304613,28 +304613,28 @@ │ │ │ │ mov r8, #2 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #30] │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -304642,27 +304642,27 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r6, #2096] @ 0x830 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r9, r3 │ │ │ │ @@ -304672,27 +304672,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r8, r2 │ │ │ │ adds r2, r3, #32 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2100] @ 0x834 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -304700,115 +304700,115 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #36 @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #40 @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #48 @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2120] @ 0x848 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r3, #56 @ 0x38 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #60] @ 0x3c │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ mov r6, sl │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #52] @ 0x34 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ str fp, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ @@ -304816,40 +304816,40 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ adds r2, sl, #60 @ 0x3c │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #62] @ 0x3e │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adds r2, sl, #62 @ 0x3e │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [r4, #1760] @ 0x6e0 │ │ │ │ bic r3, r3, #8 │ │ │ │ str r3, [r4, #1760] @ 0x6e0 │ │ │ │ b 30a158 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ str r7, [r4, #1888] @ 0x760 │ │ │ │ b 30a158 │ │ │ │ @@ -304875,30 +304875,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ mov r1, r8 │ │ │ │ strh r3, [r5] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354b04 │ │ │ │ mov r0, r4 │ │ │ │ strh r6, [r5] │ │ │ │ bl 3080e4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #776] @ 30ad04 │ │ │ │ ldr r3, [pc, #720] @ 30acd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304923,15 +304923,15 @@ │ │ │ │ orr r3, r3, r7 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ strh r3, [r5, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #660] @ 30ad14 │ │ │ │ ldr r3, [pc, #588] @ 30acd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304988,15 +304988,15 @@ │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3080e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1820] @ 0x71c │ │ │ │ b 30a158 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #408] @ 30ad20 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r3, #8] │ │ │ │ ldr r3, [pc, #316] @ 30acd0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -305076,29 +305076,29 @@ │ │ │ │ str ip, [r4, #1840]! @ 0x730 │ │ │ │ strh r0, [r4, #4] │ │ │ │ strh r1, [r5] │ │ │ │ b 30a144 │ │ │ │ rsbseq r1, r0, ip, ror #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r0, ip, lsr #6 │ │ │ │ - rsbeq sp, r3, r2, asr r8 │ │ │ │ + rsbeq sp, r3, r2, asr #16 │ │ │ │ @ instruction: 0x0070129c │ │ │ │ - rsbeq sp, r3, r4, asr #16 │ │ │ │ + rsbeq sp, r3, r4, lsr r8 │ │ │ │ rsbseq r1, r0, r8, asr #3 │ │ │ │ rsbseq r1, r0, r8, ror r1 │ │ │ │ - subseq sl, r0, r0, ror r5 │ │ │ │ - rsbeq sp, r3, r4, asr r7 │ │ │ │ - subseq r4, r0, ip, ror #8 │ │ │ │ - ldrsheq r9, [r0], #-232 @ 0xffffff18 │ │ │ │ - ldrdeq sp, [r3], #-8 @ │ │ │ │ - ldrsheq r3, [r0], #-216 @ 0xffffff28 │ │ │ │ + subseq sl, r0, r0, ror #10 │ │ │ │ + rsbeq sp, r3, r4, asr #14 │ │ │ │ + subseq r4, r0, ip, asr r4 │ │ │ │ + subseq r9, r0, r8, ror #29 │ │ │ │ + rsbeq sp, r3, r8, asr #1 │ │ │ │ + subseq r3, r0, r8, ror #27 │ │ │ │ rsbseq r0, r0, r0, lsl #20 │ │ │ │ - rsbeq sp, r3, r4, lsl r0 │ │ │ │ - subseq r9, r0, r4, lsr #28 │ │ │ │ - subseq r3, r0, r0, lsr #26 │ │ │ │ + rsbeq sp, r3, r4 │ │ │ │ + subseq r9, r0, r4, lsl lr │ │ │ │ + subseq r3, r0, r0, lsl sp │ │ │ │ rsbseq r0, r0, ip, ror r9 │ │ │ │ rsbseq r0, r0, r8, lsr r9 │ │ │ │ rsbseq r0, r0, r0, asr #17 │ │ │ │ rsbseq r0, r0, r8, ror r8 │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ svceq 0x0003ffbf │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ @@ -305128,15 +305128,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r4, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b7c0 │ │ │ │ ldrb r3, [r4, #1833] @ 0x729 │ │ │ │ tst r3, #8 │ │ │ │ beq 30b7c0 │ │ │ │ ldr r9, [r4, #1816] @ 0x718 │ │ │ │ @@ -305175,15 +305175,15 @@ │ │ │ │ adc r3, r2, r3, asr #31 │ │ │ │ add fp, sp, #124 @ 0x7c │ │ │ │ str r9, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str ip, [sp, #32] │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r5, sp, #132 @ 0x84 │ │ │ │ stm r5, {r0, r1} │ │ │ │ @@ -305193,15 +305193,15 @@ │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ adds ip, r7, #4 │ │ │ │ adc r1, r3, #0 │ │ │ │ mov r6, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ str ip, [sp, #80] @ 0x50 │ │ │ │ @@ -305211,83 +305211,83 @@ │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr lr, [sp, #104] @ 0x68 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ str lr, [sp, #72] @ 0x48 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ mov r6, #4 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #88] @ 0x58 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #12 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr lr, [sp, #72] @ 0x48 │ │ │ │ cmp lr, r9 │ │ │ │ bge 30b4a8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -305309,44 +305309,44 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r9, r8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r7, #1 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e0ee0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, r3 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -305354,15 +305354,15 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ bic r7, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ orrne r7, r7, #822083584 @ 0x31000000 │ │ │ │ orreq r7, r7, #805306368 @ 0x30000000 │ │ │ │ @@ -305383,51 +305383,51 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sl, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r2, r2, r9 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -305545,15 +305545,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354b04 │ │ │ │ b 30b300 │ │ │ │ @@ -305601,15 +305601,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #764] @ 30b7f8 │ │ │ │ ldr r1, [pc, #764] @ 30b7fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ bl 354b04 │ │ │ │ b 30b300 │ │ │ │ @@ -305653,15 +305653,15 @@ │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r6, #12 │ │ │ │ @@ -305669,24 +305669,24 @@ │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r9, [sp, #20] │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ sub r3, r9, #12 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, r7, #16 │ │ │ │ @@ -305711,15 +305711,15 @@ │ │ │ │ ldr r2, [pc, #344] @ 30b808 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354b04 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ @@ -305780,30 +305780,30 @@ │ │ │ │ b 30b42c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 30b300 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0070069c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq ip, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsheq r9, [r0], #-160 @ 0xffffff60 │ │ │ │ - subseq r3, r0, ip, ror #19 │ │ │ │ + rsbeq ip, r3, r4, asr #25 │ │ │ │ + subseq r9, r0, r0, ror #21 │ │ │ │ + ldrsbeq r3, [r0], #-156 @ 0xffffff64 │ │ │ │ ldrsheq r0, [r0], #-4 @ │ │ │ │ - rsbeq ip, r3, r0, asr r6 │ │ │ │ - subseq r3, r0, r8, ror #6 │ │ │ │ - subseq r9, r0, r8, ror #8 │ │ │ │ - rsbeq ip, r3, r0, lsl #11 │ │ │ │ - subseq r9, r0, r4, lsl #7 │ │ │ │ - subseq r3, r0, ip, lsl #5 │ │ │ │ - strheq ip, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsbeq r3, [r0], #-12 │ │ │ │ - ldrsbeq r9, [r0], #-20 @ 0xffffffec │ │ │ │ - ldrdeq ip, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsbeq r9, [r0], #-8 │ │ │ │ - ldrsbeq r2, [r0], #-244 @ 0xffffff0c │ │ │ │ + rsbeq ip, r3, r0, asr #12 │ │ │ │ + subseq r3, r0, r8, asr r3 │ │ │ │ + subseq r9, r0, r8, asr r4 │ │ │ │ + rsbeq ip, r3, r0, ror r5 │ │ │ │ + subseq r9, r0, r4, ror r3 │ │ │ │ + subseq r3, r0, ip, ror r2 │ │ │ │ + rsbeq ip, r3, ip, lsr #7 │ │ │ │ + subseq r3, r0, ip, asr #1 │ │ │ │ + subseq r9, r0, r4, asr #3 │ │ │ │ + rsbeq ip, r3, r0, asr #5 │ │ │ │ + subseq r9, r0, r8, asr #1 │ │ │ │ + subseq r2, r0, r4, asr #31 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 30b838 │ │ │ │ ldr r0, [pc, #360] @ 30b994 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -305891,35 +305891,35 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #80] @ 30b9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - subseq r3, r8, r4, lsr #4 │ │ │ │ - rsbeq ip, r3, r4, lsr #5 │ │ │ │ - ldrsheq r9, [r1], #-28 @ 0xffffffe4 │ │ │ │ - subseq r9, r1, r0, ror #3 │ │ │ │ - subseq r9, r1, r4, asr #3 │ │ │ │ - subseq r9, r1, r8, lsr #3 │ │ │ │ - subseq r9, r1, ip, lsl #3 │ │ │ │ - subseq r9, r1, r0, ror r1 │ │ │ │ - subseq r9, r1, r4, asr r1 │ │ │ │ - subseq r9, r1, r8, lsr r1 │ │ │ │ - subseq r9, r1, ip, lsl r1 │ │ │ │ - subseq r9, r1, r0, lsl #2 │ │ │ │ - subseq r9, r1, r4, ror #1 │ │ │ │ - subseq r9, r1, r8, asr #1 │ │ │ │ - subseq r9, r1, ip, lsr #1 │ │ │ │ - @ instruction: 0x00519090 │ │ │ │ - subseq r9, r1, r4, ror r0 │ │ │ │ - subseq r9, r1, r8, asr r0 │ │ │ │ + subseq r3, r8, r4, lsl r2 │ │ │ │ + @ instruction: 0x0063c294 │ │ │ │ + subseq r9, r1, ip, ror #3 │ │ │ │ + ldrsbeq r9, [r1], #-16 │ │ │ │ + ldrheq r9, [r1], #-20 @ 0xffffffec │ │ │ │ + @ instruction: 0x00519198 │ │ │ │ + subseq r9, r1, ip, ror r1 │ │ │ │ + subseq r9, r1, r0, ror #2 │ │ │ │ + subseq r9, r1, r4, asr #2 │ │ │ │ + subseq r9, r1, r8, lsr #2 │ │ │ │ + subseq r9, r1, ip, lsl #2 │ │ │ │ + ldrsheq r9, [r1], #-0 │ │ │ │ + ldrsbeq r9, [r1], #-4 │ │ │ │ + ldrheq r9, [r1], #-8 │ │ │ │ + @ instruction: 0x0051909c │ │ │ │ + subseq r9, r1, r0, lsl #1 │ │ │ │ + subseq r9, r1, r4, rrx │ │ │ │ + subseq r9, r1, r8, asr #32 │ │ │ │ ldr r0, [pc, #4] @ 30b9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq ip, ip, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ @@ -305982,22 +305982,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 30bb8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30ba5c │ │ │ │ ldr r2, [pc, #100] @ 30bb90 │ │ │ │ ldr r3, [pc, #56] @ 30bb68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -306005,29 +306005,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 30bb60 │ │ │ │ ldr r0, [pc, #68] @ 30bb94 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, pc, r4, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq pc, [pc], #-148 @ │ │ │ │ - subseq lr, r3, r8, lsl r8 │ │ │ │ + subseq lr, r3, r8, lsl #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x006ff998 │ │ │ │ - ldrheq r8, [r1], #-252 @ 0xffffff04 │ │ │ │ + subseq r8, r1, ip, lsr #31 │ │ │ │ andeq r1, r0, r0, lsr #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r1, r4, asr pc │ │ │ │ + subseq r8, r1, r4, asr #30 │ │ │ │ ldrdeq pc, [pc], #-128 @ │ │ │ │ - subseq r8, r1, r0, asr #30 │ │ │ │ + subseq r8, r1, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -306109,22 +306109,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 30bda0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30bc1c │ │ │ │ ldr r2, [pc, #124] @ 30bda4 │ │ │ │ ldr r3, [pc, #56] @ 30bd64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -306132,45 +306132,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 30bd5c │ │ │ │ ldr r0, [pc, #92] @ 30bda8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, pc, r4, lsr r8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, r3, r1, lsl #31 │ │ │ │ + rsbeq fp, r3, r1, ror pc │ │ │ │ rsbeq pc, pc, r0, lsr #16 │ │ │ │ - subseq r8, r1, r4, lsr #29 │ │ │ │ + @ instruction: 0x00518e94 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq pc, [pc], #-120 @ │ │ │ │ - ldrsheq lr, [r3], #-92 @ 0xffffffa4 │ │ │ │ + subseq lr, r3, ip, ror #11 │ │ │ │ + subseq r8, r1, ip, lsr lr │ │ │ │ + subseq r8, r1, r4, asr #28 │ │ │ │ subseq r8, r1, ip, asr #28 │ │ │ │ - subseq r8, r1, r4, asr lr │ │ │ │ - subseq r8, r1, ip, asr lr │ │ │ │ - subseq r8, r1, r0, ror #28 │ │ │ │ - ldrheq r2, [r8], #-208 @ 0xffffff30 │ │ │ │ + subseq r8, r1, r0, asr lr │ │ │ │ + subseq r2, r8, r0, lsr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r1, r8, ror #27 │ │ │ │ + ldrsbeq r8, [r1], #-216 @ 0xffffff28 │ │ │ │ ldrdeq pc, [pc], #-100 @ │ │ │ │ - ldrsbeq r8, [r1], #-212 @ 0xffffff2c │ │ │ │ + subseq r8, r1, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 4b1ebc │ │ │ │ ldr r0, [r5, #2096] @ 0x830 │ │ │ │ - bl 584f0c │ │ │ │ + bl 584f04 │ │ │ │ ldr r1, [r5, #2104] @ 0x838 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 34bea8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -306220,15 +306220,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 30bf9c │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r6, #2096] @ 0x830 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldr r1, [pc, #236] @ 30bfb0 │ │ │ │ orr r4, r4, #65536 @ 0x10000 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #0 │ │ │ │ str r4, [r6, #2128] @ 0x850 │ │ │ │ bne 30be50 │ │ │ │ and r1, r7, r4 │ │ │ │ @@ -306260,72 +306260,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 30bfd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30be84 │ │ │ │ ldr r0, [pc, #80] @ 30bfd8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30be84 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [pc], #-92 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r4, r0, r5, asr #16 │ │ │ │ rsbeq pc, pc, ip, asr #11 │ │ │ │ stceq 7, cr3, [r0], {186} @ 0xba │ │ │ │ - ldrheq r2, [ip], #-88 @ 0xffffffa8 │ │ │ │ + subseq r2, ip, r8, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, pc, r0, ror r5 @ │ │ │ │ - subseq r8, r1, r0, asr ip │ │ │ │ subseq r8, r1, r0, asr #24 │ │ │ │ + subseq r8, r1, r0, lsr ip │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r8, [r1], #-176 @ 0xffffff50 │ │ │ │ - subseq r8, r1, r8, ror #23 │ │ │ │ + subseq r8, r1, r0, asr #23 │ │ │ │ + ldrsbeq r8, [r1], #-184 @ 0xffffff48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #220] @ 30c0d0 │ │ │ │ ldr r2, [pc, #220] @ 30c0d4 │ │ │ │ ldr r1, [pc, #220] @ 30c0d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #188] @ 30c0dc │ │ │ │ ldr r1, [pc, #188] @ 30c0e0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #156] @ 30c0e4 │ │ │ │ ldr r3, [pc, #156] @ 30c0e8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #152] @ 30c0ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -306338,35 +306338,35 @@ │ │ │ │ ldr r2, [pc, #124] @ 30c0f8 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r1, [pc, #96] @ 30c0fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, r3, r8, asr ip │ │ │ │ - subeq ip, pc, r4, lsr fp @ │ │ │ │ - @ instruction: 0x00578594 │ │ │ │ - subseq r8, r0, r4, ror #16 │ │ │ │ - subseq r2, r0, r4, ror #14 │ │ │ │ + rsbeq fp, r3, r8, asr #24 │ │ │ │ + subeq ip, pc, r4, lsr #22 │ │ │ │ + subseq r8, r7, r4, lsl #11 │ │ │ │ + subseq r8, r0, r4, asr r8 │ │ │ │ + subseq r2, r0, r4, asr r7 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rsbeq fp, ip, r8, lsr #25 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andseq r1, r9, r1, lsl r0 │ │ │ │ ldrdeq r9, [lr], #-240 @ 0xffffff10 @ │ │ │ │ subne r1, pc, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ @@ -306381,15 +306381,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #76] @ 30c194 │ │ │ │ ldr r2, [pc, #76] @ 30c198 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ @@ -306400,19 +306400,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r3, r8, lsr fp │ │ │ │ - subseq r8, r0, ip, asr r7 │ │ │ │ - subseq r2, r0, ip, asr r6 │ │ │ │ - subseq r6, r1, ip, lsr r8 │ │ │ │ - subseq r5, r1, r8, asr r2 │ │ │ │ + rsbeq fp, r3, r8, lsr #22 │ │ │ │ + subseq r8, r0, ip, asr #14 │ │ │ │ + subseq r2, r0, ip, asr #12 │ │ │ │ + subseq r6, r1, ip, lsr #16 │ │ │ │ + subseq r5, r1, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #2080 @ 0x820 │ │ │ │ @@ -306499,41 +306499,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #180] @ 30c3d4 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #1904 @ 0x770 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ bl 3529b0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 354a98 │ │ │ │ str r0, [r6, #2096] @ 0x830 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ 30c3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -306543,19 +306543,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4b1578 │ │ │ │ orr r8, r8, #2048 @ 0x800 │ │ │ │ strh r8, [r7, #16] │ │ │ │ b 30c27c │ │ │ │ - rsbeq fp, r3, r4, ror #20 │ │ │ │ + rsbeq fp, r3, r4, asr sl │ │ │ │ strbeq r1, [r1], #3511 @ 0xdb7 │ │ │ │ rsbeq fp, ip, r4, lsl sl │ │ │ │ - subseq r8, r1, r4, lsr #17 │ │ │ │ - subseq r8, r1, r0, lsl #17 │ │ │ │ + @ instruction: 0x00518894 │ │ │ │ + subseq r8, r1, r0, ror r8 │ │ │ │ ldrheq pc, [r0], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ @@ -306700,25 +306700,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 30c750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30c528 │ │ │ │ ldr r3, [pc, #228] @ 30c754 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30c594 │ │ │ │ ldr r3, [pc, #196] @ 30c748 │ │ │ │ @@ -306736,53 +306736,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 30c758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30c594 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 30c75c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30c528 │ │ │ │ ldr r0, [pc, #80] @ 30c760 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30c594 │ │ │ │ strdeq lr, [pc], #-244 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, pc, r4, ror #31 │ │ │ │ rsbeq lr, pc, r8, ror pc @ │ │ │ │ rsbseq pc, r0, r0, lsl #12 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strheq fp, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r3, r0, lsr #13 │ │ │ │ rsbseq pc, r0, r0, ror #10 │ │ │ │ andeq r1, r0, r8, ror #30 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r1, r8, asr r5 │ │ │ │ - andeq r3, r0, ip, ror #26 │ │ │ │ - subseq r8, r1, r0, asr #10 │ │ │ │ - ldrsheq r8, [r1], #-68 @ 0xffffffbc │ │ │ │ subseq r8, r1, r8, asr #10 │ │ │ │ + andeq r3, r0, ip, ror #26 │ │ │ │ + subseq r8, r1, r0, lsr r5 │ │ │ │ + subseq r8, r1, r4, ror #9 │ │ │ │ + subseq r8, r1, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #532] @ 30c994 │ │ │ │ ldr r1, [pc, #532] @ 30c998 │ │ │ │ @@ -306881,60 +306881,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 30c9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30c7dc │ │ │ │ ldr r1, [pc, #104] @ 30c9b8 │ │ │ │ ldr r0, [pc, #104] @ 30c9bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30c838 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 30c9c0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30c7dc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, pc, ip, ror ip @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, pc, r0, asr ip @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, pc, r8, lsl ip @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r3, r0, r8, asr #19 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r1, ip, ror r3 │ │ │ │ - rsbeq fp, r3, r4, lsl #6 │ │ │ │ - subseq r8, r1, r4, lsr r3 │ │ │ │ - subseq r8, r1, r8, lsl #7 │ │ │ │ + subseq r8, r1, ip, ror #6 │ │ │ │ + strdeq fp, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + subseq r8, r1, r4, lsr #6 │ │ │ │ + subseq r8, r1, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #424] @ 30cb84 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -306948,23 +306948,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #372] @ 30cb98 │ │ │ │ ldr r1, [pc, #372] @ 30cb9c │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [pc, #348] @ 30cba0 │ │ │ │ ldr r3, [pc, #348] @ 30cba4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -307026,48 +307026,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 30cbd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30ca5c │ │ │ │ ldr r0, [pc, #92] @ 30cbd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30ca5c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, r3, r8, ror r2 │ │ │ │ + rsbeq fp, r3, r8, ror #4 │ │ │ │ rsbeq lr, pc, ip, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, r0, r8, lsl #29 │ │ │ │ - subseq r1, r0, r8, lsl #27 │ │ │ │ - subseq r8, r1, ip, lsl #6 │ │ │ │ - subseq r8, r1, r8, lsl r3 │ │ │ │ + subseq r7, r0, r8, ror lr │ │ │ │ + subseq r1, r0, r8, ror sp │ │ │ │ + ldrsheq r8, [r1], #-44 @ 0xffffffd4 │ │ │ │ + subseq r8, r1, r8, lsl #6 │ │ │ │ strheq lr, [pc], #-152 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andcc r0, r0, #64 @ 0x40 │ │ │ │ vaddl.u q8, d14, d0 │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ rsbeq lr, pc, ip, lsr r9 @ │ │ │ │ andeq r3, r0, r0, asr ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r8, [r1], #-16 │ │ │ │ - ldrsheq r8, [r1], #-28 @ 0xffffffe4 │ │ │ │ + subseq r8, r1, r0, ror #3 │ │ │ │ + subseq r8, r1, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -307144,30 +307144,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r8, #48 @ 0x30 │ │ │ │ sub r6, r8, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ strb r9, [r8, #-28] @ 0xffffffe4 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ sub r3, r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #192 @ 0xc0 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ add r9, fp, #10368 @ 0x2880 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ add r9, r9, #36 @ 0x24 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ b 30cd8c │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #16 │ │ │ │ add r4, r4, #12 │ │ │ │ @@ -307211,15 +307211,15 @@ │ │ │ │ str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r1, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ @@ -307229,15 +307229,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #240] @ 30cf64 │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30cd78 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ b 30cc70 │ │ │ │ ldr r3, [pc, #212] @ 30cf68 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -307256,50 +307256,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 30cf6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30cc68 │ │ │ │ ldr r0, [pc, #96] @ 30cf70 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r6, fp} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30cd78 │ │ │ │ ldr r0, [pc, #60] @ 30cf74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30cc68 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [pc], #-116 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq lr, [pc], #-120 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, pc, r0, ror r7 @ │ │ │ │ andeq r2, r0, ip, ror #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r1, r4, asr #30 │ │ │ │ + subseq r7, r1, r4, lsr pc │ │ │ │ andeq r3, r0, r8, lsr #17 │ │ │ │ - subseq r7, r1, r4, lsl #29 │ │ │ │ - subseq r7, r1, r0, ror #29 │ │ │ │ - subseq r7, r1, r0, ror lr │ │ │ │ + subseq r7, r1, r4, ror lr │ │ │ │ + ldrsbeq r7, [r1], #-224 @ 0xffffff20 │ │ │ │ + subseq r7, r1, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ adds r2, r2, #4 │ │ │ │ @@ -307335,15 +307335,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -307353,15 +307353,15 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r7] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ eor r3, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -307371,30 +307371,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ str r3, [r2], #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307402,30 +307402,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #4] │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307433,15 +307433,15 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ str r3, [r7, #8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ str sl, [sp, #24] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @@ -307449,15 +307449,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r7, #12 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #12] │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ @@ -307478,15 +307478,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -307496,50 +307496,50 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -307547,25 +307547,25 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ add r7, r7, #12 │ │ │ │ orr r1, r1, #16 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -307573,15 +307573,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -307637,15 +307637,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ mov r0, #1 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r0, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ @@ -307657,15 +307657,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307673,30 +307673,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307704,30 +307704,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #12] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307735,30 +307735,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [pc, #500] @ 30d8a0 │ │ │ │ ldr r3, [pc, #492] @ 30d89c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -307782,15 +307782,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ @@ -307802,81 +307802,81 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ b 30d67c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @@ -308095,15 +308095,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #1200] @ 30e0c8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -308116,15 +308116,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str ip, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 30e0cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 30dab8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strh r3, [r4, #12] │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r9, #2208] @ 0x8a0 │ │ │ │ @@ -308167,15 +308167,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -308186,15 +308186,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, lr, #31 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ sub r3, r3, lr │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ @@ -308219,15 +308219,15 @@ │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -308237,15 +308237,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ sub r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ strh r3, [r7, #10] │ │ │ │ b 30daa0 │ │ │ │ ldr r3, [pc, #604] @ 30e0bc │ │ │ │ @@ -308280,15 +308280,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #452] @ 30e0d0 │ │ │ │ @@ -308301,15 +308301,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #28] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 30e0d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 30da44 │ │ │ │ ldr r0, [pc, #392] @ 30e0d8 │ │ │ │ ldr r0, [fp, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 30d918 │ │ │ │ @@ -308326,25 +308326,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 30e0dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30d918 │ │ │ │ ldr r3, [sl, #2128] @ 0x850 │ │ │ │ mov r0, r8 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sl, #2128] @ 0x850 │ │ │ │ bl 30bde4 │ │ │ │ add r3, r9, #2192 @ 0x890 │ │ │ │ @@ -308365,60 +308365,60 @@ │ │ │ │ ldr r0, [pc, #184] @ 30e0e0 │ │ │ │ ldr r1, [pc, #184] @ 30e0e4 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 30da44 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [pc, #128] @ 30e0e8 │ │ │ │ ldr r1, [pc, #128] @ 30e0ec │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 30dab8 │ │ │ │ ldr r0, [pc, #100] @ 30e0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30d918 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, pc, r0, asr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, pc, r8, lsl fp @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, lr, ror #15 │ │ │ │ - rsbeq sl, r3, ip, asr #5 │ │ │ │ + strheq sl, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ rsbeq sp, pc, r0, lsl r9 @ │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r7, [r1], #-36 @ 0xffffffdc │ │ │ │ - subseq r7, r1, ip, lsr #4 │ │ │ │ - subseq r6, r1, r4, ror #31 │ │ │ │ - subseq r6, r1, r8, asr #30 │ │ │ │ + subseq r7, r1, r4, asr #5 │ │ │ │ + subseq r7, r1, ip, lsl r2 │ │ │ │ + ldrsbeq r6, [r1], #-244 @ 0xffffff0c │ │ │ │ + subseq r6, r1, r8, lsr pc │ │ │ │ andeq r4, r0, r0, ror #16 │ │ │ │ - subseq r6, r1, r0, ror lr │ │ │ │ - subseq r6, r1, r4, asr #29 │ │ │ │ - subseq r6, r1, r8, asr #29 │ │ │ │ - @ instruction: 0x00516e90 │ │ │ │ - subseq r6, r1, r8, lsl #29 │ │ │ │ - ldrsbeq r6, [r1], #-216 @ 0xffffff28 │ │ │ │ + subseq r6, r1, r0, ror #28 │ │ │ │ + ldrheq r6, [r1], #-228 @ 0xffffff1c │ │ │ │ + ldrheq r6, [r1], #-232 @ 0xffffff18 │ │ │ │ + subseq r6, r1, r0, lsl #29 │ │ │ │ + subseq r6, r1, r8, ror lr │ │ │ │ + subseq r6, r1, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ bl 4b1e20 │ │ │ │ @@ -308545,15 +308545,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1108] @ 30e750 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30e274 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 30cbd8 │ │ │ │ b 30e274 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #2108] @ 0x83c │ │ │ │ @@ -308575,15 +308575,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ add r3, r7, #8320 @ 0x2080 │ │ │ │ add r3, r3, #24 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -308597,15 +308597,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str lr, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ ldrh r4, [r3, #8] │ │ │ │ add r4, r4, r9 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strh r4, [r3, #8] │ │ │ │ @@ -308659,15 +308659,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ add r3, r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ @@ -308675,15 +308675,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, #2192 @ 0x890 │ │ │ │ ldrh r3, [r2, #8] │ │ │ │ add r3, r3, fp │ │ │ │ strh r3, [r2, #8] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ b 30e268 │ │ │ │ @@ -308743,15 +308743,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #288] @ 30e760 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -308762,15 +308762,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #28] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 30e764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 30e214 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #2100] @ 0x834 │ │ │ │ bl 4b1df0 │ │ │ │ add r1, r7, #8320 @ 0x2080 │ │ │ │ ldrh r2, [r4, #8] │ │ │ │ @@ -308790,15 +308790,15 @@ │ │ │ │ ldr r0, [pc, #160] @ 30e76c │ │ │ │ stm sp, {r2, r3, r9, fp} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 30e214 │ │ │ │ ldr r3, [pc, #84] @ 30e748 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -308808,34 +308808,34 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 30e774 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30e274 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, pc, ip, lsr #5 │ │ │ │ rsbeq sp, pc, r8, lsr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - rsbeq r9, r3, ip, asr r9 │ │ │ │ - subseq r6, r1, r8, asr ip │ │ │ │ + rsbeq r9, r3, ip, asr #18 │ │ │ │ + subseq r6, r1, r8, asr #24 │ │ │ │ @ instruction: 0x006fce9c │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, r1, ip, lsl r9 │ │ │ │ - subseq r6, r1, r4, lsl r8 │ │ │ │ - @ instruction: 0x00516890 │ │ │ │ - subseq r6, r1, r0, lsr #16 │ │ │ │ - rsbeq r9, r3, r0, asr #10 │ │ │ │ - subseq r6, r1, ip, lsr r8 │ │ │ │ + subseq r6, r1, ip, lsl #18 │ │ │ │ + subseq r6, r1, r4, lsl #16 │ │ │ │ + subseq r6, r1, r0, lsl #17 │ │ │ │ + subseq r6, r1, r0, lsl r8 │ │ │ │ + rsbeq r9, r3, r0, lsr r5 │ │ │ │ + subseq r6, r1, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1508] @ 30ed74 │ │ │ │ ldr r1, [pc, #1508] @ 30ed78 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -309107,27 +309107,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 30edd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30e7dc │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 30b9ec │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 4b1df0 │ │ │ │ bl 4b253c │ │ │ │ @@ -309155,15 +309155,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #292 @ 0x124 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r2, [pc, #324] @ 30ede4 │ │ │ │ ldr r3, [pc, #212] @ 30ed78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -309175,15 +309175,15 @@ │ │ │ │ b 30bb98 │ │ │ │ ldr r0, [pc, #276] @ 30ede8 │ │ │ │ stm sp, {r3, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30e7dc │ │ │ │ ldr r3, [pc, #248] @ 30edec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30eae8 │ │ │ │ ldr r3, [pc, #124] @ 30ed84 │ │ │ │ @@ -309199,33 +309199,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 30edf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30eae8 │ │ │ │ ldr r0, [pc, #136] @ 30edf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 30eae8 │ │ │ │ rsbeq ip, pc, ip, ror #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, pc, r4, asr ip @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ strdeq ip, [pc], #-184 @ │ │ │ │ - rsbeq r9, r3, r0, lsr #6 │ │ │ │ + rsbeq r9, r3, r0, lsl r3 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ strdeq ip, [pc], #-168 @ │ │ │ │ @ instruction: 0x006fca94 │ │ │ │ rsbeq ip, pc, r4, asr sl @ │ │ │ │ rsbeq ip, pc, ip, lsl #20 │ │ │ │ strheq ip, [pc], #-148 @ │ │ │ │ rsbeq ip, pc, r8, ror r9 @ │ │ │ │ @@ -309235,23 +309235,23 @@ │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ strheq ip, [pc], #-132 @ │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ muleq r0, r0, pc @ │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x00516398 │ │ │ │ + subseq r6, r1, r8, lsl #7 │ │ │ │ rsbeq ip, pc, r8, lsr #15 │ │ │ │ - ldrdeq r8, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - subseq r6, r1, r0, lsr #7 │ │ │ │ + rsbeq r8, r3, ip, asr #31 │ │ │ │ + @ instruction: 0x00516390 │ │ │ │ rsbeq ip, pc, ip, asr r7 @ │ │ │ │ - subseq r6, r1, ip, lsl #6 │ │ │ │ + ldrsheq r6, [r1], #-44 @ 0xffffffd4 │ │ │ │ andeq r3, r0, r0, asr ip │ │ │ │ - ldrsheq r5, [r1], #-252 @ 0xffffff04 │ │ │ │ - subseq r6, r1, r8 │ │ │ │ + subseq r5, r1, ip, ror #31 │ │ │ │ + ldrsheq r5, [r1], #-248 @ 0xffffff08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r8, [sp, #24] │ │ │ │ @@ -309309,15 +309309,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 30efdc │ │ │ │ ldr r3, [pc, #332] @ 30f064 │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -309347,15 +309347,15 @@ │ │ │ │ bhi 30f018 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ ldr r2, [pc, #204] @ 30f06c │ │ │ │ ldr r3, [pc, #188] @ 30f060 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -309742,20 +309742,20 @@ │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ rsbeq ip, pc, r0, ror #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006fc29c │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - rsbeq r8, r3, r0, lsr #16 │ │ │ │ - subseq r5, r1, r0, ror fp │ │ │ │ - subseq r5, r1, ip, lsr #23 │ │ │ │ - strdeq r8, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r8, r3, r0, lsl r8 │ │ │ │ + subseq r5, r1, r0, ror #22 │ │ │ │ + @ instruction: 0x00515b9c │ │ │ │ + rsbeq r8, r3, ip, ror #15 │ │ │ │ + subseq r5, r1, r8, lsr fp │ │ │ │ subseq r5, r1, r8, asr #22 │ │ │ │ - subseq r5, r1, r8, asr fp │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 0030f5dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -309850,17 +309850,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30f760 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r3, ip, asr #12 │ │ │ │ - @ instruction: 0x0051599c │ │ │ │ - subseq r0, sp, r0, lsl #20 │ │ │ │ + rsbeq r8, r3, ip, lsr r6 │ │ │ │ + subseq r5, r1, ip, lsl #19 │ │ │ │ + ldrsheq r0, [sp], #-144 @ 0xffffff70 │ │ │ │ │ │ │ │ 0030f764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 30f8fc │ │ │ │ @@ -309938,15 +309938,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 1e1e1c │ │ │ │ b 30f7e4 │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ b 30f7e4 │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 4ab740 │ │ │ │ @@ -309960,17 +309960,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq fp, pc, r0, lsl #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, pc, r0, lsl ip @ │ │ │ │ - rsbeq r8, r3, r8, lsr #9 │ │ │ │ - ldrsheq r5, [r1], #-120 @ 0xffffff88 │ │ │ │ - subseq r0, sp, ip, asr r8 │ │ │ │ + @ instruction: 0x00638498 │ │ │ │ + subseq r5, r1, r8, ror #15 │ │ │ │ + subseq r0, sp, ip, asr #16 │ │ │ │ │ │ │ │ 0030f914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -309997,15 +309997,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 1e1e1c │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 7d1ce4 │ │ │ │ + bl 7d1cdc │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 30fa38 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 30fa38 │ │ │ │ @@ -310018,15 +310018,15 @@ │ │ │ │ b 30f9f8 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 30f988 │ │ │ │ ldr r2, [pc, #108] @ 30fa6c │ │ │ │ ldr r3, [pc, #100] @ 30fa68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -310043,15 +310043,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 30f9f8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, pc, r8, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @@ -310080,15 +310080,15 @@ │ │ │ │ beq 30facc │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 30fb74 │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 30fb30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -310174,26 +310174,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7ee5e4 │ │ │ │ + bl 7ee5dc │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 7ee6d8 │ │ │ │ + bl 7ee6d0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 30fb34 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -310237,15 +310237,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 1e1e1c │ │ │ │ b 30fd58 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, #19 │ │ │ │ bls 30fcd4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -310262,28 +310262,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 30fc34 │ │ │ │ b 30fcd4 │ │ │ │ ldr r3, [pc, #108] @ 30fe3c │ │ │ │ b 30fc00 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 30fc34 │ │ │ │ b 30fcd4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 30fe40 │ │ │ │ ldr r1, [pc, #60] @ 30fe44 │ │ │ │ @@ -310298,17 +310298,17 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff202e34 <__bss_end__@@Base+0xfe7220f8> │ │ │ │ rsbeq fp, pc, r0, asr #17 │ │ │ │ bge ff202e44 <__bss_end__@@Base+0xfe722108> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff202e48 <__bss_end__@@Base+0xfe72210c> │ │ │ │ - rsbeq r7, r3, r4, lsl #31 │ │ │ │ - ldrsbeq r5, [r1], #-36 @ 0xffffffdc │ │ │ │ - subseq r0, sp, r8, lsr r3 │ │ │ │ + rsbeq r7, r3, r4, ror pc │ │ │ │ + subseq r5, r1, r4, asr #5 │ │ │ │ + subseq r0, sp, r8, lsr #6 │ │ │ │ │ │ │ │ 0030fe4c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -310322,17 +310322,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30fea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r3, ip, lsl #30 │ │ │ │ - subseq r5, r1, ip, asr r2 │ │ │ │ - subseq r0, sp, r0, asr #5 │ │ │ │ + strdeq r7, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + subseq r5, r1, ip, asr #4 │ │ │ │ + ldrheq r0, [sp], #-32 @ 0xffffffe0 │ │ │ │ │ │ │ │ 0030fea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -310416,15 +310416,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 310090 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, #19 │ │ │ │ bls 310044 │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 310044 │ │ │ │ @@ -310496,24 +310496,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq fp, pc, r8, lsr r5 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006fb498 │ │ │ │ - rsbeq r7, r3, ip, asr #27 │ │ │ │ - strheq r7, [r3], #-200 @ 0xffffff38 @ │ │ │ │ - subseq r5, r1, r0 │ │ │ │ + strheq r7, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r7, r3, r8, lsr #25 │ │ │ │ + ldrsheq r4, [r1], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rsbeq r7, r3, ip, lsl #25 │ │ │ │ - ldrsbeq r4, [r1], #-252 @ 0xffffff04 │ │ │ │ - subseq r5, r1, ip, lsr r0 │ │ │ │ - rsbeq r7, r3, r8, ror #24 │ │ │ │ - ldrheq r4, [r1], #-244 @ 0xffffff0c │ │ │ │ - subseq r0, sp, r8, lsl r0 │ │ │ │ + rsbeq r7, r3, ip, ror ip │ │ │ │ + subseq r4, r1, ip, asr #31 │ │ │ │ + subseq r5, r1, ip, lsr #32 │ │ │ │ + rsbeq r7, r3, r8, asr ip │ │ │ │ + subseq r4, r1, r4, lsr #31 │ │ │ │ + subseq r0, sp, r8 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 00310174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -310541,17 +310541,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3101fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 310200 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strheq r7, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsheq r4, [r1], #-236 @ 0xffffff14 │ │ │ │ - subseq pc, ip, r0, ror #30 │ │ │ │ + rsbeq r7, r3, r0, lsr #23 │ │ │ │ + subseq r4, r1, ip, ror #29 │ │ │ │ + subseq pc, ip, r0, asr pc @ │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 00310204 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 310250 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -310601,17 +310601,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3102d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3102d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - subseq r4, r1, r4, lsr #28 │ │ │ │ - subseq pc, ip, r8, lsl #29 │ │ │ │ + rsbeq r7, r3, r8, asr #21 │ │ │ │ + subseq r4, r1, r4, lsl lr │ │ │ │ + subseq pc, ip, r8, ror lr @ │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003102dc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 310308 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -310631,17 +310631,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 310344 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 310348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r3, r8, ror #20 │ │ │ │ - ldrheq r4, [r1], #-212 @ 0xffffff2c │ │ │ │ - subseq pc, ip, r8, lsl lr @ │ │ │ │ + rsbeq r7, r3, r8, asr sl │ │ │ │ + subseq r4, r1, r4, lsr #27 │ │ │ │ + subseq pc, ip, r8, lsl #28 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 0031034c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00310350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -310720,39 +310720,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3104b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3104b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r3, ip, asr r9 │ │ │ │ - subseq r4, r1, ip, lsr #25 │ │ │ │ - subseq r4, r1, r4, lsr sp │ │ │ │ - rsbeq r7, r3, r8, lsr r9 │ │ │ │ - subseq r4, r1, r4, lsl #25 │ │ │ │ - subseq r4, r1, r8, lsl sp │ │ │ │ + rsbeq r7, r3, ip, asr #18 │ │ │ │ + @ instruction: 0x00514c9c │ │ │ │ + subseq r4, r1, r4, lsr #26 │ │ │ │ + rsbeq r7, r3, r8, lsr #18 │ │ │ │ + subseq r4, r1, r4, ror ip │ │ │ │ + subseq r4, r1, r8, lsl #26 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbeq r7, r3, r4, lsl r9 │ │ │ │ - subseq r4, r1, r0, ror #24 │ │ │ │ - ldrsbeq r4, [r1], #-204 @ 0xffffff34 │ │ │ │ + rsbeq r7, r3, r4, lsl #18 │ │ │ │ + subseq r4, r1, r0, asr ip │ │ │ │ + subseq r4, r1, ip, asr #25 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003104bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 550450 │ │ │ │ + bl 550448 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -310787,15 +310787,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 54fe70 │ │ │ │ + bl 54fe68 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 31063c │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 310620 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -310830,15 +310830,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 550450 │ │ │ │ + bl 550448 │ │ │ │ mov r0, #0 │ │ │ │ b 3105e0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3e84 │ │ │ │ ldrdeq sl, [pc], #-224 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, pc, r4, lsl lr @ │ │ │ │ @@ -310933,17 +310933,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3107d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - ldrdeq r7, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - subseq r4, r1, r8, lsr #18 │ │ │ │ - subseq pc, ip, ip, lsl #19 │ │ │ │ + rsbeq r7, r3, ip, asr #11 │ │ │ │ + subseq r4, r1, r8, lsl r9 │ │ │ │ + subseq pc, ip, ip, ror r9 @ │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003107dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -311019,15 +311019,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7ee5e4 │ │ │ │ + bl 7ee5dc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 310b70 │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -311046,15 +311046,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7ee6d8 │ │ │ │ + bl 7ee6d0 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -311098,15 +311098,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 310a60 │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7ee6d8 │ │ │ │ + bl 7ee6d0 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 310990 │ │ │ │ bl 1e1348 │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 1e37b4 │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -311144,48 +311144,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 310b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3109f0 │ │ │ │ ldr r0, [pc, #72] @ 310b8c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3109f0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, pc, r0, lsl fp @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq sl, [pc], #-168 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sl, pc, r4, lsl #20 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r1, r0, ror #12 │ │ │ │ - subseq r4, r1, r8, asr #13 │ │ │ │ + subseq r4, r1, r0, asr r6 │ │ │ │ + ldrheq r4, [r1], #-104 @ 0xffffff98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -311260,26 +311260,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 310dfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 310c04 │ │ │ │ ldr r3, [pc, #216] @ 310df0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 310c30 │ │ │ │ @@ -311296,55 +311296,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 310e00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4] │ │ │ │ b 310c30 │ │ │ │ ldr r0, [pc, #96] @ 310e04 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4] │ │ │ │ b 310c30 │ │ │ │ ldr r0, [pc, #68] @ 310e08 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 310c04 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, pc, r8, asr #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, pc, r0, lsl r8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sl, pc, r4, asr #15 │ │ │ │ andeq r4, r0, r4, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r1, ip, lsl #11 │ │ │ │ - subseq r4, r1, r0, lsl #10 │ │ │ │ - subseq r4, r1, r8, asr #10 │ │ │ │ - subseq r4, r1, r4, lsr #10 │ │ │ │ + subseq r4, r1, ip, ror r5 │ │ │ │ + ldrsheq r4, [r1], #-64 @ 0xffffffc0 │ │ │ │ + subseq r4, r1, r8, lsr r5 │ │ │ │ + subseq r4, r1, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3110d0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -311439,26 +311439,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3110f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 310ed8 │ │ │ │ b 310e94 │ │ │ │ ldr r3, [pc, #240] @ 3110e4 │ │ │ │ @@ -311479,61 +311479,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3110f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r5] │ │ │ │ b 310efc │ │ │ │ ldr r2, [pc, #100] @ 3110e4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 310f5c │ │ │ │ b 310e8c │ │ │ │ ldr r0, [pc, #96] @ 3110f8 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r5] │ │ │ │ b 310efc │ │ │ │ ldr r0, [pc, #68] @ 3110fc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 310fd8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [pc], #-80 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, pc, ip, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq sl, [pc], #-72 @ │ │ │ │ andeq r4, r0, r4, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r1, r0, asr #5 │ │ │ │ + ldrheq r4, [r1], #-32 @ 0xffffffe0 │ │ │ │ + subseq r4, r1, r4, lsl r2 │ │ │ │ + subseq r4, r1, r4, asr #4 │ │ │ │ subseq r4, r1, r4, lsr #4 │ │ │ │ - subseq r4, r1, r4, asr r2 │ │ │ │ - subseq r4, r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 31173c │ │ │ │ ldr r2, [pc, #1572] @ 311740 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -311595,15 +311595,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 311758 │ │ │ │ add r0, pc, r0 │ │ │ │ b 311590 │ │ │ │ cmp r2, #2 │ │ │ │ beq 311308 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -311684,21 +311684,21 @@ │ │ │ │ beq 311718 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 311768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 311260 │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -311721,21 +311721,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 311770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31119c │ │ │ │ ldr r2, [pc, #832] @ 311774 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 311158 │ │ │ │ ldr r2, [pc, #776] @ 311750 │ │ │ │ @@ -311750,21 +311750,21 @@ │ │ │ │ beq 3116b4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 311778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r7] │ │ │ │ b 311158 │ │ │ │ ldr r3, [pc, #720] @ 31177c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3112c4 │ │ │ │ @@ -311782,23 +311782,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 311780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3112c4 │ │ │ │ ldr r3, [pc, #540] @ 31174c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311284 │ │ │ │ ldr r3, [pc, #524] @ 311750 │ │ │ │ @@ -311814,23 +311814,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 311784 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 311284 │ │ │ │ ldr r3, [pc, #472] @ 311788 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31119c │ │ │ │ ldr r3, [pc, #396] @ 311750 │ │ │ │ @@ -311846,21 +311846,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 31178c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31119c │ │ │ │ ldr r3, [pc, #360] @ 311790 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311260 │ │ │ │ ldr r3, [pc, #276] @ 311750 │ │ │ │ @@ -311875,95 +311875,95 @@ │ │ │ │ beq 311708 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 311794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 311260 │ │ │ │ ldr r0, [pc, #252] @ 311798 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3112c4 │ │ │ │ ldr r0, [pc, #224] @ 31179c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r7] │ │ │ │ b 311158 │ │ │ │ ldr r0, [pc, #208] @ 3117a0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 311284 │ │ │ │ ldr r0, [pc, #188] @ 3117a4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 311284 │ │ │ │ ldr r0, [pc, #168] @ 3117a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31119c │ │ │ │ ldr r0, [pc, #156] @ 3117ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 311260 │ │ │ │ ldr r0, [pc, #144] @ 3117b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 311260 │ │ │ │ ldr r0, [pc, #132] @ 3117b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31119c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, pc, r4, ror #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, pc, r0, asr #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, ip, asr #12 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x00514290 │ │ │ │ + subseq r4, r1, r0, lsl #5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbeq sl, pc, r0, lsr r1 @ │ │ │ │ andeq r1, r0, r8, ror #20 │ │ │ │ - ldrsbeq r4, [r1], #-16 │ │ │ │ + subseq r4, r1, r0, asr #3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - ldrheq r3, [r1], #-240 @ 0xffffff10 │ │ │ │ + subseq r3, r1, r0, lsr #31 │ │ │ │ andeq r1, r0, r4, lsl #8 │ │ │ │ - subseq r3, r1, ip, lsr #29 │ │ │ │ + @ instruction: 0x00513e9c │ │ │ │ andeq r2, r0, r0, ror #20 │ │ │ │ - subseq r4, r1, r0, lsr #2 │ │ │ │ - subseq r3, r1, r4, lsr #30 │ │ │ │ + subseq r4, r1, r0, lsl r1 │ │ │ │ + subseq r3, r1, r4, lsl pc │ │ │ │ andeq r3, r0, r8, lsl #4 │ │ │ │ - subseq r3, r1, ip, lsr #28 │ │ │ │ + subseq r3, r1, ip, lsl lr │ │ │ │ andeq r3, r0, ip, lsr fp │ │ │ │ - subseq r3, r1, r4, asr #30 │ │ │ │ - subseq r4, r1, r0, lsr #32 │ │ │ │ - ldrsbeq r3, [r1], #-200 @ 0xffffff38 │ │ │ │ - subseq r3, r1, ip, lsr lr │ │ │ │ - subseq r3, r1, r4, lsr #28 │ │ │ │ - subseq r3, r1, r4, lsl #27 │ │ │ │ - subseq r3, r1, r0, lsl #30 │ │ │ │ - subseq r3, r1, r0, lsl #29 │ │ │ │ - subseq r3, r1, r4, ror #25 │ │ │ │ + subseq r3, r1, r4, lsr pc │ │ │ │ + subseq r4, r1, r0, lsl r0 │ │ │ │ + subseq r3, r1, r8, asr #25 │ │ │ │ + subseq r3, r1, ip, lsr #28 │ │ │ │ + subseq r3, r1, r4, lsl lr │ │ │ │ + subseq r3, r1, r4, ror sp │ │ │ │ + ldrsheq r3, [r1], #-224 @ 0xffffff20 │ │ │ │ + subseq r3, r1, r0, ror lr │ │ │ │ + ldrsbeq r3, [r1], #-196 @ 0xffffff3c │ │ │ │ │ │ │ │ 003117b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -312012,17 +312012,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 311884 │ │ │ │ ldr r0, [pc, #24] @ 311888 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00636694 │ │ │ │ - subseq r3, r1, r0, asr #29 │ │ │ │ - ldrsbeq lr, [ip], #-132 @ 0xffffff7c │ │ │ │ + rsbeq r6, r3, r4, lsl #13 │ │ │ │ + ldrheq r3, [r1], #-224 @ 0xffffff20 │ │ │ │ + subseq lr, ip, r4, asr #17 │ │ │ │ │ │ │ │ 0031188c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -312091,17 +312091,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r9, pc, r0, asr fp @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, pc, ip, ror #21 │ │ │ │ - rsbeq r6, r3, r0, ror r5 │ │ │ │ - @ instruction: 0x00513d9c │ │ │ │ - ldrheq lr, [ip], #-112 @ 0xffffff90 │ │ │ │ + rsbeq r6, r3, r0, ror #10 │ │ │ │ + subseq r3, r1, ip, lsl #27 │ │ │ │ + subseq lr, ip, r0, lsr #15 │ │ │ │ │ │ │ │ 003119c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -312168,17 +312168,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r9, pc, ip, lsl sl @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, pc, ip, lsl #19 │ │ │ │ - rsbeq r6, r3, r4, asr #8 │ │ │ │ - subseq r3, r1, r0, ror ip │ │ │ │ - subseq lr, ip, r4, lsl #13 │ │ │ │ + rsbeq r6, r3, r4, lsr r4 │ │ │ │ + subseq r3, r1, r0, ror #24 │ │ │ │ + subseq lr, ip, r4, ror r6 │ │ │ │ │ │ │ │ 00311aec : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00311af0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311b14 │ │ │ │ @@ -312198,17 +312198,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311b50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrsheq r3, [r1], #-188 @ 0xffffff44 │ │ │ │ - subseq lr, ip, r0, lsl r6 │ │ │ │ + rsbeq r6, r3, r0, asr #7 │ │ │ │ + subseq r3, r1, ip, ror #23 │ │ │ │ + subseq lr, ip, r0, lsl #12 │ │ │ │ │ │ │ │ 00311b54 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311b74 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312224,17 +312224,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, r0, ror r3 │ │ │ │ - @ instruction: 0x00513b9c │ │ │ │ - ldrheq lr, [ip], #-80 @ 0xffffffb0 │ │ │ │ + rsbeq r6, r3, r0, ror #6 │ │ │ │ + subseq r3, r1, ip, lsl #23 │ │ │ │ + subseq lr, ip, r0, lsr #11 │ │ │ │ │ │ │ │ 00311bb4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311bd4 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312250,17 +312250,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311c10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, r0, lsl r3 │ │ │ │ - subseq r3, r1, ip, lsr fp │ │ │ │ - subseq lr, ip, r0, asr r5 │ │ │ │ + rsbeq r6, r3, r0, lsl #6 │ │ │ │ + subseq r3, r1, ip, lsr #22 │ │ │ │ + subseq lr, ip, r0, asr #10 │ │ │ │ │ │ │ │ 00311c14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -312297,17 +312297,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, ip, asr r2 │ │ │ │ - subseq r3, r1, r8, lsl #21 │ │ │ │ - @ instruction: 0x005ce49c │ │ │ │ + rsbeq r6, r3, ip, asr #4 │ │ │ │ + subseq r3, r1, r8, ror sl │ │ │ │ + subseq lr, ip, ip, lsl #9 │ │ │ │ │ │ │ │ 00311cc8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311d00 │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -312329,17 +312329,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311d3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, r4, ror #3 │ │ │ │ - subseq r3, r1, r0, lsl sl │ │ │ │ - subseq lr, ip, r4, lsr #8 │ │ │ │ + ldrdeq r6, [r3], #-20 @ 0xffffffec @ │ │ │ │ + subseq r3, r1, r0, lsl #20 │ │ │ │ + subseq lr, ip, r4, lsl r4 │ │ │ │ │ │ │ │ 00311d40 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311d60 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312355,17 +312355,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311d9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, r4, lsl #3 │ │ │ │ - ldrheq r3, [r1], #-144 @ 0xffffff70 │ │ │ │ - subseq lr, ip, r4, asr #7 │ │ │ │ + rsbeq r6, r3, r4, ror r1 │ │ │ │ + subseq r3, r1, r0, lsr #19 │ │ │ │ + ldrheq lr, [ip], #-52 @ 0xffffffcc │ │ │ │ │ │ │ │ 00311da0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311dc0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312381,17 +312381,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311dfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, r4, lsr #2 │ │ │ │ - subseq r3, r1, r0, asr r9 │ │ │ │ - subseq lr, ip, r4, ror #6 │ │ │ │ + rsbeq r6, r3, r4, lsl r1 │ │ │ │ + subseq r3, r1, r0, asr #18 │ │ │ │ + subseq lr, ip, r4, asr r3 │ │ │ │ │ │ │ │ 00311e00 : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00311e08 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -312685,23 +312685,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 312e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 311f5c │ │ │ │ ldr r3, [pc, #2916] @ 312e30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31222c │ │ │ │ ldr r3, [pc, #2884] @ 312e24 │ │ │ │ @@ -312717,27 +312717,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 312e34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31222c │ │ │ │ ldr r0, [pc, #2804] @ 312e38 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 311f5c │ │ │ │ ldr r3, [pc, #2784] @ 312e3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3121f0 │ │ │ │ ldr r3, [pc, #2740] @ 312e24 │ │ │ │ @@ -312753,21 +312753,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 312e40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3121f0 │ │ │ │ ldr r3, [pc, #2672] @ 312e44 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312a3c │ │ │ │ ldr r3, [pc, #2620] @ 312e24 │ │ │ │ @@ -312783,21 +312783,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 312e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e1c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -312829,25 +312829,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 312e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3121a0 │ │ │ │ ldr r3, [pc, #2368] @ 312e54 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312b84 │ │ │ │ ldr r3, [pc, #2300] @ 312e24 │ │ │ │ @@ -312863,21 +312863,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 312e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e1c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -312909,25 +312909,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 312e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 312130 │ │ │ │ ldr r3, [pc, #2060] @ 312e60 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3120c4 │ │ │ │ ldr r3, [pc, #1980] @ 312e24 │ │ │ │ @@ -312943,21 +312943,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 312e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3120c4 │ │ │ │ ldr r3, [pc, #1948] @ 312e68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 312af0 │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -312992,25 +312992,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 312e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 311fe0 │ │ │ │ ldr r3, [pc, #1740] @ 312e70 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312070 │ │ │ │ @@ -313027,21 +313027,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 312e74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 312070 │ │ │ │ ldr r3, [pc, #1628] @ 312e78 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312024 │ │ │ │ ldr r3, [pc, #1524] @ 312e24 │ │ │ │ @@ -313057,21 +313057,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 312e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 312024 │ │ │ │ ldr r3, [pc, #1516] @ 312e80 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311eb8 │ │ │ │ ldr r3, [pc, #1404] @ 312e24 │ │ │ │ @@ -313087,21 +313087,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 312e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 311eb8 │ │ │ │ ldr r3, [pc, #1304] @ 312e24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 312474 │ │ │ │ ldr r3, [pc, #1288] @ 312e28 │ │ │ │ @@ -313113,25 +313113,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 312e88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e1e1c │ │ │ │ @@ -313152,25 +313152,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 312e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e1e1c │ │ │ │ @@ -313197,25 +313197,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 312e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e1e1c │ │ │ │ @@ -313235,21 +313235,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 312e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e1c │ │ │ │ cmp r7, #0 │ │ │ │ @@ -313263,93 +313263,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e1c │ │ │ │ b 3125a0 │ │ │ │ ldr r0, [pc, #756] @ 312e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3121f0 │ │ │ │ ldr r0, [pc, #744] @ 312e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 312070 │ │ │ │ ldr r0, [pc, #732] @ 312ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31222c │ │ │ │ ldr r0, [pc, #720] @ 312ea4 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3121a0 │ │ │ │ ldr r0, [pc, #696] @ 312ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 311eb8 │ │ │ │ ldr r0, [pc, #684] @ 312eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [sl] │ │ │ │ b 312444 │ │ │ │ ldr r0, [pc, #668] @ 312eb0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr fp, [sl] │ │ │ │ b 312a18 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 312eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3120c4 │ │ │ │ ldr r0, [pc, #628] @ 312eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 312024 │ │ │ │ ldr r0, [pc, #616] @ 312ebc │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 311fe0 │ │ │ │ ldr r0, [pc, #588] @ 312ec0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 312acc │ │ │ │ ldr r0, [pc, #564] @ 312ec4 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 312130 │ │ │ │ ldr r0, [pc, #540] @ 312ec8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr fp, [sl] │ │ │ │ b 31297c │ │ │ │ ldr r0, [pc, #516] @ 312ecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [sl] │ │ │ │ b 312584 │ │ │ │ ldr r0, [pc, #500] @ 312ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 312b54 │ │ │ │ ldr r3, [pc, #484] @ 312ed4 │ │ │ │ ldr r1, [pc, #484] @ 312ed8 │ │ │ │ ldr r0, [pc, #484] @ 312edc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 312ee0 │ │ │ │ @@ -313418,120 +313418,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 312f44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r9, pc, ip, asr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, r3, r8, lsl #1 │ │ │ │ + rsbeq r6, r3, r8, ror r0 │ │ │ │ rsbeq r9, pc, ip, lsl #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x006f9498 │ │ │ │ andeq r2, r0, r0, asr #9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r1, r0, ror #18 │ │ │ │ + subseq r3, r1, r0, asr r9 │ │ │ │ andeq r1, r0, r4, asr #4 │ │ │ │ - subseq r3, r1, r8, lsr #13 │ │ │ │ - subseq r3, r1, r4, lsl r9 │ │ │ │ + @ instruction: 0x00513698 │ │ │ │ + subseq r3, r1, r4, lsl #18 │ │ │ │ andeq r2, r0, r4, ror sl │ │ │ │ - subseq r3, r1, r0, asr r7 │ │ │ │ + subseq r3, r1, r0, asr #14 │ │ │ │ andeq r4, r0, r4, asr r2 │ │ │ │ - subseq r3, r1, ip, asr r6 │ │ │ │ + subseq r3, r1, ip, asr #12 │ │ │ │ andeq r4, r0, r4, lsr r8 │ │ │ │ - subseq r2, r1, ip, lsl #27 │ │ │ │ + subseq r2, r1, ip, ror sp │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subseq r3, r1, r4, ror r2 │ │ │ │ - subseq r2, r1, ip, asr #24 │ │ │ │ + subseq r3, r1, r4, ror #4 │ │ │ │ + subseq r2, r1, ip, lsr ip │ │ │ │ muleq r0, ip, pc @ │ │ │ │ - subseq r3, r1, r8, lsr r2 │ │ │ │ + subseq r3, r1, r8, lsr #4 │ │ │ │ andeq r3, r0, r8, lsl #17 │ │ │ │ - subseq r2, r1, r0, lsl #22 │ │ │ │ + ldrsheq r2, [r1], #-160 @ 0xffffff60 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - subseq r3, r1, ip, rrx │ │ │ │ + subseq r3, r1, ip, asr r0 │ │ │ │ andeq r2, r0, ip, ror #3 │ │ │ │ - ldrsbeq r3, [r1], #-12 │ │ │ │ + subseq r3, r1, ip, asr #1 │ │ │ │ andeq r2, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x00513294 │ │ │ │ - subseq r2, r1, ip, lsl r9 │ │ │ │ - subseq r2, r1, r0, lsl #17 │ │ │ │ - subseq r2, r1, ip, asr #15 │ │ │ │ - subseq r2, r1, r8, lsl #24 │ │ │ │ - ldrheq r2, [r1], #-244 @ 0xffffff0c │ │ │ │ - subseq r2, r1, r8, lsl #26 │ │ │ │ - subseq r2, r1, r4, ror #28 │ │ │ │ - subseq r2, r1, r4, lsl r7 │ │ │ │ - subseq r2, r1, ip, ror #31 │ │ │ │ - ldrsbeq r2, [r1], #-236 @ 0xffffff14 │ │ │ │ - ldrsbeq r2, [r1], #-104 @ 0xffffff98 │ │ │ │ - ldrsheq r2, [r1], #-204 @ 0xffffff34 │ │ │ │ - subseq r2, r1, r0, ror #26 │ │ │ │ - @ instruction: 0x00512694 │ │ │ │ - subseq r2, r1, r8, ror r6 │ │ │ │ - subseq r2, r1, r8, asr r6 │ │ │ │ - subseq r2, r1, r0, asr #12 │ │ │ │ - subseq r2, r1, ip, ror #22 │ │ │ │ - ldrheq r2, [r1], #-164 @ 0xffffff5c │ │ │ │ - rsbeq r5, r3, ip, lsl #4 │ │ │ │ - subseq r2, r1, r4, lsr sl │ │ │ │ - subseq r2, r1, r8, ror #22 │ │ │ │ + subseq r3, r1, r4, lsl #5 │ │ │ │ + subseq r2, r1, ip, lsl #18 │ │ │ │ + subseq r2, r1, r0, ror r8 │ │ │ │ + ldrheq r2, [r1], #-124 @ 0xffffff84 │ │ │ │ + ldrsheq r2, [r1], #-184 @ 0xffffff48 │ │ │ │ + subseq r2, r1, r4, lsr #31 │ │ │ │ + ldrsheq r2, [r1], #-200 @ 0xffffff38 │ │ │ │ + subseq r2, r1, r4, asr lr │ │ │ │ + subseq r2, r1, r4, lsl #14 │ │ │ │ + ldrsbeq r2, [r1], #-252 @ 0xffffff04 │ │ │ │ + subseq r2, r1, ip, asr #29 │ │ │ │ + subseq r2, r1, r8, asr #13 │ │ │ │ + subseq r2, r1, ip, ror #25 │ │ │ │ + subseq r2, r1, r0, asr sp │ │ │ │ + subseq r2, r1, r4, lsl #13 │ │ │ │ + subseq r2, r1, r8, ror #12 │ │ │ │ + subseq r2, r1, r8, asr #12 │ │ │ │ + subseq r2, r1, r0, lsr r6 │ │ │ │ + subseq r2, r1, ip, asr fp │ │ │ │ + subseq r2, r1, r4, lsr #21 │ │ │ │ + strdeq r5, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq r2, r1, r4, lsr #20 │ │ │ │ + subseq r2, r1, r8, asr fp │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbeq r5, r3, r8, ror #3 │ │ │ │ - subseq r2, r1, r0, lsl sl │ │ │ │ - subseq r2, r1, r0, asr #26 │ │ │ │ + ldrdeq r5, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq r2, r1, r0, lsl #20 │ │ │ │ + subseq r2, r1, r0, lsr sp │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - rsbeq r5, r3, r4, asr #3 │ │ │ │ - subseq r2, r1, ip, ror #19 │ │ │ │ - subseq r2, r1, r0, lsr #22 │ │ │ │ + strheq r5, [r3], #-20 @ 0xffffffec @ │ │ │ │ + ldrsbeq r2, [r1], #-156 @ 0xffffff64 │ │ │ │ + subseq r2, r1, r0, lsl fp │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbeq r5, r3, r4, lsr #3 │ │ │ │ - subseq r2, r1, ip, asr #19 │ │ │ │ - rsbeq r5, r3, ip, ror r1 │ │ │ │ - subseq r2, r1, r8, lsr #19 │ │ │ │ - subseq r2, r1, r0, lsr sl │ │ │ │ - rsbeq r5, r3, r8, asr r1 │ │ │ │ - subseq r2, r1, r0, lsl #19 │ │ │ │ - ldrheq r2, [r1], #-164 @ 0xffffff5c │ │ │ │ + @ instruction: 0x00635194 │ │ │ │ + ldrheq r2, [r1], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r5, r3, ip, ror #2 │ │ │ │ + @ instruction: 0x00512998 │ │ │ │ + subseq r2, r1, r0, lsr #20 │ │ │ │ + rsbeq r5, r3, r8, asr #2 │ │ │ │ + subseq r2, r1, r0, ror r9 │ │ │ │ + subseq r2, r1, r4, lsr #21 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - rsbeq r5, r3, r4, lsr r1 │ │ │ │ - subseq r2, r1, ip, asr r9 │ │ │ │ - subseq r2, r1, r4, ror #19 │ │ │ │ + rsbeq r5, r3, r4, lsr #2 │ │ │ │ + subseq r2, r1, ip, asr #18 │ │ │ │ + ldrsbeq r2, [r1], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbeq r5, r3, r0, lsl r1 │ │ │ │ + rsbeq r5, r3, r0, lsl #2 │ │ │ │ + subseq r2, r1, r8, lsr #18 │ │ │ │ subseq r2, r1, r8, lsr r9 │ │ │ │ - subseq r2, r1, r8, asr #18 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - rsbeq r4, r3, r8, lsr pc │ │ │ │ - subseq r2, r1, r4, ror #14 │ │ │ │ - @ instruction: 0x00512a94 │ │ │ │ - rsbeq r4, r3, r4, lsl pc │ │ │ │ - subseq r2, r1, ip, lsr r7 │ │ │ │ - subseq r2, r1, r0, ror r8 │ │ │ │ + rsbeq r4, r3, r8, lsr #30 │ │ │ │ + subseq r2, r1, r4, asr r7 │ │ │ │ + subseq r2, r1, r4, lsl #21 │ │ │ │ + rsbeq r4, r3, r4, lsl #30 │ │ │ │ + subseq r2, r1, ip, lsr #14 │ │ │ │ + subseq r2, r1, r0, ror #16 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - strdeq r4, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r2, r1, r8, lsl r7 │ │ │ │ - subseq r2, r1, r0, lsr #15 │ │ │ │ + rsbeq r4, r3, r0, ror #29 │ │ │ │ + subseq r2, r1, r8, lsl #14 │ │ │ │ + @ instruction: 0x00512790 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - rsbeq r4, r3, ip, asr #29 │ │ │ │ + strheq r4, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + subseq r2, r1, r8, ror #13 │ │ │ │ ldrsheq r2, [r1], #-104 @ 0xffffff98 │ │ │ │ - subseq r2, r1, r8, lsl #14 │ │ │ │ - rsbeq r4, r3, r8, lsr #29 │ │ │ │ - ldrsbeq r2, [r1], #-100 @ 0xffffff9c │ │ │ │ - subseq r2, r1, r8, lsl #16 │ │ │ │ - rsbeq r4, r3, r4, lsl #29 │ │ │ │ + @ instruction: 0x00634e98 │ │ │ │ + subseq r2, r1, r4, asr #13 │ │ │ │ + ldrsheq r2, [r1], #-120 @ 0xffffff88 │ │ │ │ + rsbeq r4, r3, r4, ror lr │ │ │ │ + @ instruction: 0x0051269c │ │ │ │ subseq r2, r1, ip, lsr #13 │ │ │ │ - ldrheq r2, [r1], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - rsbeq r4, r3, r0, ror #28 │ │ │ │ - subseq r2, r1, r8, lsl #13 │ │ │ │ - ldrheq r2, [r1], #-152 @ 0xffffff68 │ │ │ │ + rsbeq r4, r3, r0, asr lr │ │ │ │ + subseq r2, r1, r8, ror r6 │ │ │ │ + subseq r2, r1, r8, lsr #19 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - rsbeq r4, r3, ip, lsr lr │ │ │ │ - subseq r2, r1, r4, ror #12 │ │ │ │ - @ instruction: 0x00512798 │ │ │ │ + rsbeq r4, r3, ip, lsr #28 │ │ │ │ + subseq r2, r1, r4, asr r6 │ │ │ │ + subseq r2, r1, r8, lsl #15 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 312f48 │ │ │ │ ldr r1, [pc, #-124] @ 312f4c │ │ │ │ ldr r0, [pc, #-124] @ 312f50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -313626,17 +313626,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 313150 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 313154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrdeq r4, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - ldrsheq r2, [r1], #-88 @ 0xffffffa8 │ │ │ │ - subseq sp, ip, ip │ │ │ │ + rsbeq r4, r3, r0, asr #27 │ │ │ │ + subseq r2, r1, r8, ror #11 │ │ │ │ + ldrsheq ip, [ip], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 00313158 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 31318c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -313658,17 +313658,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3131c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, r8, asr sp │ │ │ │ - subseq r2, r1, r4, lsl #11 │ │ │ │ - @ instruction: 0x005ccf98 │ │ │ │ + rsbeq r4, r3, r8, asr #26 │ │ │ │ + subseq r2, r1, r4, ror r5 │ │ │ │ + subseq ip, ip, r8, lsl #31 │ │ │ │ │ │ │ │ 003131cc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3131f8 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -313687,17 +313687,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 313234 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 313238 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, ip, ror #25 │ │ │ │ - subseq r2, r1, r4, lsl r5 │ │ │ │ - subseq ip, ip, r8, lsr #30 │ │ │ │ + ldrdeq r4, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + subseq r2, r1, r4, lsl #10 │ │ │ │ + subseq ip, ip, r8, lsl pc │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 0031323c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 31325c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -313714,17 +313714,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 313298 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 31329c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, r8, lsl #25 │ │ │ │ - ldrheq r2, [r1], #-64 @ 0xffffffc0 │ │ │ │ - subseq ip, ip, r4, asr #29 │ │ │ │ + rsbeq r4, r3, r8, ror ip │ │ │ │ + subseq r2, r1, r0, lsr #9 │ │ │ │ + ldrheq ip, [ip], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003132a0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3132b0 │ │ │ │ mov r2, #10 │ │ │ │ b 1e1e1c │ │ │ │ @@ -313737,17 +313737,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3132ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3132f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, r4, lsr ip │ │ │ │ - subseq r2, r1, ip, asr r4 │ │ │ │ - subseq ip, ip, r0, ror lr │ │ │ │ + rsbeq r4, r3, r4, lsr #24 │ │ │ │ + subseq r2, r1, ip, asr #8 │ │ │ │ + subseq ip, ip, r0, ror #28 │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003132f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313761,15 +313761,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 31335c │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -313783,17 +313783,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 31339c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3133a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, r4, lsl #23 │ │ │ │ - subseq r2, r1, ip, lsr #7 │ │ │ │ - subseq ip, ip, r0, asr #27 │ │ │ │ + rsbeq r4, r3, r4, ror fp │ │ │ │ + @ instruction: 0x0051239c │ │ │ │ + ldrheq ip, [ip], #-208 @ 0xffffff30 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003133a4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3133b8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -313807,17 +313807,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3133f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3133f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, ip, lsr #22 │ │ │ │ - subseq r2, r1, r4, asr r3 │ │ │ │ - subseq ip, ip, r8, ror #26 │ │ │ │ + rsbeq r4, r3, ip, lsl fp │ │ │ │ + subseq r2, r1, r4, asr #6 │ │ │ │ + subseq ip, ip, r8, asr sp │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 003133fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 313424 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -313836,17 +313836,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 313460 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, r0, asr #21 │ │ │ │ - subseq r2, r1, ip, ror #5 │ │ │ │ - subseq ip, ip, r0, lsl #26 │ │ │ │ + strheq r4, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsbeq r2, [r1], #-44 @ 0xffffffd4 │ │ │ │ + ldrsheq ip, [ip], #-192 @ 0xffffff40 │ │ │ │ │ │ │ │ 00313464 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 313484 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -313862,17 +313862,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3134c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3134c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, r0, ror #20 │ │ │ │ - subseq r2, r1, r8, lsl #5 │ │ │ │ - @ instruction: 0x005ccc9c │ │ │ │ + rsbeq r4, r3, r0, asr sl │ │ │ │ + subseq r2, r1, r8, ror r2 │ │ │ │ + subseq ip, ip, ip, lsl #25 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003134c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -313961,21 +313961,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3137c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r0, #0 │ │ │ │ b 313574 │ │ │ │ ldr r3, [pc, #356] @ 3137cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 313570 │ │ │ │ @@ -313993,88 +313993,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3137d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313570 │ │ │ │ ldr r3, [pc, #200] @ 3137c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31375c │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3137d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 313528 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3135e4 │ │ │ │ b 313658 │ │ │ │ ldr r0, [pc, #116] @ 3137d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313740 │ │ │ │ ldr r0, [pc, #104] @ 3137dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313570 │ │ │ │ ldr r0, [pc, #72] @ 3137e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313658 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, pc, ip, lsl pc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [pc], #-236 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r7, pc, r0, lsl #29 │ │ │ │ andeq r1, r0, r4, lsr #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, ip, ror pc │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r2, [r1], #-96 @ 0xffffffa0 │ │ │ │ + subseq r2, r1, r0, asr #13 │ │ │ │ andeq r3, r0, r0, ror #18 │ │ │ │ - ldrheq r2, [r1], #-100 @ 0xffffff9c │ │ │ │ - subseq r2, r1, r4, asr r5 │ │ │ │ - subseq r2, r1, ip, ror r5 │ │ │ │ - ldrheq r2, [r1], #-96 @ 0xffffffa0 │ │ │ │ - ldrsbeq r2, [r1], #-80 @ 0xffffffb0 │ │ │ │ + subseq r2, r1, r4, lsr #13 │ │ │ │ + subseq r2, r1, r4, asr #10 │ │ │ │ + subseq r2, r1, ip, ror #10 │ │ │ │ + subseq r2, r1, r0, lsr #13 │ │ │ │ + subseq r2, r1, r0, asr #11 │ │ │ │ │ │ │ │ 003137e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 313e60 │ │ │ │ @@ -314151,15 +314151,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, #0 │ │ │ │ bne 313c5c │ │ │ │ mov r5, #0 │ │ │ │ b 313964 │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 313cdc │ │ │ │ @@ -314196,33 +314196,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 313e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313878 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 313d5c │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ee43c │ │ │ │ + bl 7ee434 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313938 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 313ae8 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -314235,22 +314235,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d1c98 │ │ │ │ + bl 7d1c90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 7d1ce4 │ │ │ │ + bl 7d1cdc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -314260,40 +314260,40 @@ │ │ │ │ bhi 313e14 │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ b 313964 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313938 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d1c98 │ │ │ │ + bl 7d1c90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 7d1ce4 │ │ │ │ + bl 7d1cdc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 313ab0 │ │ │ │ @@ -314316,21 +314316,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 313e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313838 │ │ │ │ ldr r3, [pc, #680] @ 313e90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 313974 │ │ │ │ ldr r3, [pc, #640] @ 313e7c │ │ │ │ @@ -314346,49 +314346,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 313e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313974 │ │ │ │ cmp r6, #0 │ │ │ │ bne 313a34 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313938 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d1c98 │ │ │ │ + bl 7d1c90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7d1ce4 │ │ │ │ + bl 7d1cdc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 313ac8 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -314411,21 +314411,21 @@ │ │ │ │ beq 313e4c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 313e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313878 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1e1c │ │ │ │ @@ -314448,73 +314448,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 313ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313878 │ │ │ │ ldr r0, [pc, #176] @ 313ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313838 │ │ │ │ ldr r0, [pc, #164] @ 313eac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313974 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 1e1e1c │ │ │ │ b 313964 │ │ │ │ ldr r0, [pc, #124] @ 313eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313878 │ │ │ │ ldr r0, [pc, #112] @ 313eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313878 │ │ │ │ ldr r0, [pc, #100] @ 313eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313878 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, pc, r0, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, pc, r0, ror #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r7, pc, r8, ror fp @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r1, r0, asr r5 │ │ │ │ + subseq r2, r1, r0, asr #10 │ │ │ │ andeq r3, r0, r8, lsr fp │ │ │ │ - ldrsbeq r2, [r1], #-44 @ 0xffffffd4 │ │ │ │ + subseq r2, r1, ip, asr #5 │ │ │ │ @ instruction: 0x00001bb8 │ │ │ │ - subseq r2, r1, r0, lsr #9 │ │ │ │ + @ instruction: 0x00512490 │ │ │ │ muleq r0, r8, r3 │ │ │ │ - subseq r2, r1, r0, ror r2 │ │ │ │ + subseq r2, r1, r0, ror #4 │ │ │ │ andeq r2, r0, r8, lsl #4 │ │ │ │ - subseq r2, r1, r8, lsl #5 │ │ │ │ - subseq r2, r1, ip, lsl #2 │ │ │ │ - subseq r2, r1, ip, lsr #6 │ │ │ │ - subseq r2, r1, r4, lsl #5 │ │ │ │ - subseq r2, r1, r8, asr #2 │ │ │ │ - subseq r2, r1, ip, asr #3 │ │ │ │ + subseq r2, r1, r8, ror r2 │ │ │ │ + ldrsheq r2, [r1], #-12 │ │ │ │ + subseq r2, r1, ip, lsl r3 │ │ │ │ + subseq r2, r1, r4, ror r2 │ │ │ │ + subseq r2, r1, r8, lsr r1 │ │ │ │ + ldrheq r2, [r1], #-28 @ 0xffffffe4 │ │ │ │ │ │ │ │ 00313ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3144d0 │ │ │ │ @@ -314562,15 +314562,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 31404c │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ mov r0, r4 │ │ │ │ bl 311100 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -314583,15 +314583,15 @@ │ │ │ │ bhi 313fd8 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 314034 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ee368 │ │ │ │ + bl 7ee360 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 314224 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3144e0 │ │ │ │ ldr r3, [pc, #1232] @ 3144d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -314637,21 +314637,21 @@ │ │ │ │ beq 31433c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3144f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3142b0 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3143cc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -314674,21 +314674,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 3144f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31421c │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3142b8 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3140f8 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -314712,23 +314712,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 314500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313f34 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3143e4 │ │ │ │ mov r0, #0 │ │ │ │ b 313ff8 │ │ │ │ ldr r3, [pc, #728] @ 314504 │ │ │ │ @@ -314752,23 +314752,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 314508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313ff4 │ │ │ │ cmp r2, #0 │ │ │ │ beq 314334 │ │ │ │ ldr r3, [pc, #588] @ 31450c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -314786,28 +314786,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 314510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r7, #16 │ │ │ │ b 313f38 │ │ │ │ ldr r0, [pc, #464] @ 314514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3140d8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31421c │ │ │ │ ldr r3, [pc, #444] @ 314518 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -314825,21 +314825,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 31451c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31421c │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31434c │ │ │ │ cmp r2, #0 │ │ │ │ bne 314190 │ │ │ │ b 313f34 │ │ │ │ @@ -314861,79 +314861,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 314524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31421c │ │ │ │ ldr r0, [pc, #196] @ 314528 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313ff4 │ │ │ │ ldr r0, [pc, #176] @ 31452c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31421c │ │ │ │ ldr r0, [pc, #164] @ 314530 │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 314334 │ │ │ │ ldr r0, [pc, #148] @ 314534 │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 313f34 │ │ │ │ ldr r0, [pc, #132] @ 314538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31421c │ │ │ │ ldr r0, [pc, #120] @ 31453c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31421c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, pc, r8, lsr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, pc, r4, lsl #10 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r7, [pc], #-60 @ │ │ │ │ andeq r3, r0, r8, ror #4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x0051209c │ │ │ │ + subseq r2, r1, ip, lsl #1 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subseq r2, r1, r0, lsr #4 │ │ │ │ + subseq r2, r1, r0, lsl r2 │ │ │ │ andeq r3, r0, r4, ror #12 │ │ │ │ - subseq r2, r1, ip, lsl #2 │ │ │ │ + ldrsheq r2, [r1], #-12 │ │ │ │ andeq r4, r0, ip, asr #20 │ │ │ │ - subseq r2, r1, r8, asr #3 │ │ │ │ + ldrheq r2, [r1], #-24 @ 0xffffffe8 │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ - subseq r1, r1, ip, asr #29 │ │ │ │ - subseq r1, r1, r8, ror lr │ │ │ │ + ldrheq r1, [r1], #-236 @ 0xffffff14 │ │ │ │ + subseq r1, r1, r8, ror #28 │ │ │ │ andeq r2, r0, ip, ror #4 │ │ │ │ - subseq r1, r1, ip, lsr #29 │ │ │ │ + @ instruction: 0x00511e9c │ │ │ │ andeq r1, r0, r0, lsl r1 │ │ │ │ - subseq r1, r1, r8, lsr #31 │ │ │ │ - subseq r2, r1, r8, asr r0 │ │ │ │ - subseq r1, r1, ip, asr #30 │ │ │ │ - subseq r1, r1, ip, lsr #27 │ │ │ │ - ldrheq r1, [r1], #-224 @ 0xffffff20 │ │ │ │ - subseq r1, r1, r4, lsl lr │ │ │ │ - subseq r1, r1, r8, ror pc │ │ │ │ + @ instruction: 0x00511f98 │ │ │ │ + subseq r2, r1, r8, asr #32 │ │ │ │ + subseq r1, r1, ip, lsr pc │ │ │ │ + @ instruction: 0x00511d9c │ │ │ │ + subseq r1, r1, r0, lsr #29 │ │ │ │ + subseq r1, r1, r4, lsl #28 │ │ │ │ + subseq r1, r1, r8, ror #30 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ orrcc r2, r2, r3, lsl #29 │ │ │ │ addcc r2, r2, r2, lsl #1 │ │ │ │ addcc r0, r0, r2 │ │ │ │ addcc r0, r0, #8896 @ 0x22c0 │ │ │ │ @@ -314952,15 +314952,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ str r3, [r2, #1368] @ 0x558 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3145ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r3, ip, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r4, #1368] @ 0x558 │ │ │ │ @@ -315005,59 +315005,59 @@ │ │ │ │ ldr r2, [pc, #48] @ 314698 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 314648 │ │ │ │ ldr r0, [pc, #32] @ 31469c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 314648 │ │ │ │ ldr r0, [pc, #20] @ 3146a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 314648 │ │ │ │ strdeq r6, [pc], #-212 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r1, r1, r8, lsl #29 │ │ │ │ - @ instruction: 0x00511e9c │ │ │ │ + subseq r1, r1, r8, ror lr │ │ │ │ + subseq r1, r1, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #308] @ 3147f0 │ │ │ │ ldr r2, [pc, #308] @ 3147f4 │ │ │ │ ldr r1, [pc, #308] @ 3147f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #276] @ 3147fc │ │ │ │ ldr r1, [pc, #276] @ 314800 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #244] @ 314804 │ │ │ │ ldr r1, [pc, #244] @ 314808 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #212] @ 31480c │ │ │ │ ldr r1, [pc, #212] @ 314810 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #204] @ 314814 │ │ │ │ str r1, [r5, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -315070,55 +315070,55 @@ │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ ldr r0, [pc, #164] @ 31481c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582814 │ │ │ │ + bl 58280c │ │ │ │ ldr r3, [pc, #148] @ 314820 │ │ │ │ ldr r1, [pc, #148] @ 314824 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [pc, #128] @ 314828 │ │ │ │ ldr r1, [pc, #128] @ 31482c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r3, r3, r0, lsl #22 │ │ │ │ - subeq r4, pc, ip, ror #8 │ │ │ │ - subseq pc, r6, ip, asr #29 │ │ │ │ - subseq r0, r0, r0, lsr #3 │ │ │ │ - subeq sl, pc, r0, lsr #1 │ │ │ │ - subseq r1, r1, r4, lsr lr │ │ │ │ - ldrheq r5, [r0], #-44 @ 0xffffffd4 │ │ │ │ + strdeq r3, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + subeq r4, pc, ip, asr r4 @ │ │ │ │ + ldrheq pc, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x00500190 │ │ │ │ + @ instruction: 0x004fa090 │ │ │ │ + subseq r1, r1, r4, lsr #28 │ │ │ │ + subseq r5, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0, lsr #28 │ │ │ │ ldreq r1, [r0, sp, lsr #11]! │ │ │ │ - subseq r1, r1, r4, lsl lr │ │ │ │ + subseq r1, r1, r4, lsl #28 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - subseq r1, r1, r0, ror #27 │ │ │ │ + ldrsbeq r1, [r1], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ rsbeq r3, ip, r8, ror #11 │ │ │ │ rsbeq r1, lr, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -315129,25 +315129,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3148e4 │ │ │ │ ldr r1, [pc, #136] @ 3148e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #116] @ 3148ec │ │ │ │ ldr r1, [pc, #116] @ 3148f0 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #84] @ 3148f4 │ │ │ │ ldr r2, [pc, #84] @ 3148f8 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -315158,21 +315158,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r3, r3, ip, ror r9 │ │ │ │ - subseq r1, r1, r4, lsr sp │ │ │ │ - subseq r5, r0, r4, ror r1 │ │ │ │ - strheq r4, [pc], #-44 @ │ │ │ │ - subseq pc, r6, ip, lsl sp @ │ │ │ │ - subseq lr, r0, r0, ror #1 │ │ │ │ - ldrsheq ip, [r0], #-172 @ 0xffffff54 │ │ │ │ + rsbeq r3, r3, ip, ror #18 │ │ │ │ + subseq r1, r1, r4, lsr #26 │ │ │ │ + subseq r5, r0, r4, ror #2 │ │ │ │ + subeq r4, pc, ip, lsr #5 │ │ │ │ + subseq pc, r6, ip, lsl #26 │ │ │ │ + ldrsbeq lr, [r0], #-0 │ │ │ │ + subseq ip, r0, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #672] @ 0x2a0 │ │ │ │ ldrb r1, [r4, #714] @ 0x2ca │ │ │ │ @@ -315218,40 +315218,40 @@ │ │ │ │ bl 43b3ec │ │ │ │ ldr r0, [pc, #20] @ 3149d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43b3ec │ │ │ │ ldr r0, [pc, #12] @ 3149d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43b3ec │ │ │ │ - ldrsheq r1, [r1], #-184 @ 0xffffff48 │ │ │ │ - subseq r1, r1, ip, ror #23 │ │ │ │ - subseq r1, r1, r0, ror #23 │ │ │ │ + subseq r1, r1, r8, ror #23 │ │ │ │ + ldrsbeq r1, [r1], #-188 @ 0xffffff44 │ │ │ │ + ldrsbeq r1, [r1], #-176 @ 0xffffff50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #216] @ 314acc │ │ │ │ ldr r2, [pc, #216] @ 314ad0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #212] @ 314ad4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #184] @ 314ad8 │ │ │ │ ldr r1, [pc, #184] @ 314adc │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r5, #744] @ 0x2e8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 314ab0 │ │ │ │ add r3, r4, #8896 @ 0x22c0 │ │ │ │ add r1, r4, #8960 @ 0x2300 │ │ │ │ @@ -315281,75 +315281,75 @@ │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ bl 30f67c │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ bl 3117f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #744] @ 0x2e8 │ │ │ │ b 314a4c │ │ │ │ - ldrdeq r3, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - subeq pc, pc, r4, lsl #29 │ │ │ │ - subeq r9, pc, r4, lsl #27 │ │ │ │ - subseq r1, r1, r4, ror #22 │ │ │ │ - subseq r4, r0, r8, lsr #31 │ │ │ │ + rsbeq r3, r3, r0, asr #15 │ │ │ │ + subeq pc, pc, r4, ror lr @ │ │ │ │ + subeq r9, pc, r4, ror sp @ │ │ │ │ + subseq r1, r1, r4, asr fp │ │ │ │ + @ instruction: 0x00504f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #176] @ 314ba8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r6, [pc, #172] @ 314bac │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #156] @ 314bb0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #128] @ 314bb4 │ │ │ │ ldr r1, [pc, #128] @ 314bb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #96] @ 314bbc │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r0, #1372] @ 0x55c │ │ │ │ mov r0, r5 │ │ │ │ tst r3, #2 │ │ │ │ ldreq r3, [r9, #872] @ 0x368 │ │ │ │ orreq r3, r3, #4 │ │ │ │ streq r3, [r9, #872] @ 0x368 │ │ │ │ ldr r3, [r8, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq r3, r3, r0, asr #13 │ │ │ │ - subseq r4, r0, r8, asr #29 │ │ │ │ - subseq r1, r1, r8, lsr #20 │ │ │ │ - subeq pc, pc, r4, asr sp @ │ │ │ │ - subeq r9, pc, r4, asr ip @ │ │ │ │ - subseq r1, r1, r0, lsr sl │ │ │ │ + strheq r3, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq r4, [r0], #-232 @ 0xffffff18 │ │ │ │ + subseq r1, r1, r8, lsl sl │ │ │ │ + subeq pc, pc, r4, asr #26 │ │ │ │ + subeq r9, pc, r4, asr #24 │ │ │ │ + subseq r1, r1, r0, lsr #20 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 314be8 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -315368,15 +315368,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 314c90 │ │ │ │ ldr r1, [pc, #120] @ 314c94 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 34cd3c │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ beq 314c58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -315393,17 +315393,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r3, r3, r0, asr #11 │ │ │ │ - subeq pc, pc, r0, ror ip @ │ │ │ │ - subeq r9, pc, ip, ror #22 │ │ │ │ + strheq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + subeq pc, pc, r0, ror #24 │ │ │ │ + subeq r9, pc, ip, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #364] @ 314e1c │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -315418,15 +315418,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, #0 │ │ │ │ add r3, r6, #8832 @ 0x2280 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ mov sl, #1 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #48] @ 0x30 │ │ │ │ @@ -315437,30 +315437,30 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ adds r5, r2, #24 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb sl, [sp, #56] @ 0x38 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r8, #4 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ add r5, r6, #8192 @ 0x2000 │ │ │ │ lsr r3, r7, #2 │ │ │ │ and r3, r3, sl │ │ │ │ strb r3, [r5, #698] @ 0x2ba │ │ │ │ lsr r3, r7, #3 │ │ │ │ and r3, r3, sl │ │ │ │ @@ -315493,19 +315493,19 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 4b2194 │ │ │ │ b 314da8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r3, r3, r4, lsl r5 │ │ │ │ + rsbeq r3, r3, r4, lsl #10 │ │ │ │ rsbeq r6, pc, r8, lsr r7 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq pc, [pc], #-180 @ │ │ │ │ - strheq r9, [pc], #-164 @ │ │ │ │ + subeq pc, pc, r4, lsr #23 │ │ │ │ + subeq r9, pc, r4, lsr #21 │ │ │ │ rsbeq r6, pc, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ add r6, r0, #8896 @ 0x22c0 │ │ │ │ @@ -315539,29 +315539,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 34f784 │ │ │ │ cmp r4, #25 │ │ │ │ bne 314ee0 │ │ │ │ b 314e74 │ │ │ │ mvn r0, #0 │ │ │ │ b 314e90 │ │ │ │ - rsbeq r3, r3, ip, lsl #6 │ │ │ │ - subeq pc, pc, r4, asr #19 │ │ │ │ - subeq r9, pc, r4, asr #17 │ │ │ │ + strdeq r3, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq pc, [pc], #-148 @ │ │ │ │ + strheq r9, [pc], #-132 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #512] @ 315128 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -315576,15 +315576,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r7, r7, #8832 @ 0x2280 │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ mov r8, #0 │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r8, [r9, #4] │ │ │ │ @@ -315596,15 +315596,15 @@ │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ adc fp, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #32] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ @@ -315614,71 +315614,71 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r8, [r9, #4] │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ adds r2, r2, #664 @ 0x298 │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov fp, #1 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ str r8, [r9, #4] │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldmdb r7, {r2, r9} │ │ │ │ mov r3, #0 │ │ │ │ adds r7, r2, #672 @ 0x2a0 │ │ │ │ mov r2, #0 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r4, #8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [pc, #80] @ 31513c │ │ │ │ ldr r3, [pc, #64] @ 315130 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -315688,19 +315688,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0063329c │ │ │ │ + rsbeq r3, r3, ip, lsl #5 │ │ │ │ rsbeq r6, pc, r0, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq pc, pc, ip, lsr r9 @ │ │ │ │ - subeq r9, pc, ip, lsr r8 @ │ │ │ │ + subeq pc, pc, ip, lsr #18 │ │ │ │ + subeq r9, pc, ip, lsr #16 │ │ │ │ rsbeq r6, pc, r0, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #304] @ 315288 │ │ │ │ ldr r2, [pc, #304] @ 31528c │ │ │ │ @@ -315708,15 +315708,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #1360] @ 0x550 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31521c │ │ │ │ @@ -315730,30 +315730,30 @@ │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ bl 4b1ebc │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r6, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 315238 │ │ │ │ ldr ip, [pc, #180] @ 3152a0 │ │ │ │ ldr r2, [pc, #180] @ 3152a4 │ │ │ │ ldr r1, [pc, #180] @ 3152a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 34d14c │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ bl 30f67c │ │ │ │ ldr r0, [r6, #736] @ 0x2e0 │ │ │ │ bl 3117f8 │ │ │ │ @@ -315761,38 +315761,38 @@ │ │ │ │ str r3, [r6, #744] @ 0x2e8 │ │ │ │ b 315198 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 34f7fc │ │ │ │ cmp r4, #25 │ │ │ │ bne 315258 │ │ │ │ add r2, r5, #6144 @ 0x1800 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ bl 34e63c │ │ │ │ b 3151e4 │ │ │ │ - rsbeq r3, r3, r8, rrx │ │ │ │ - subseq r1, r1, r4, lsr #8 │ │ │ │ - subseq r4, r0, r8, ror #16 │ │ │ │ - rsbeq r3, r3, r0, lsr #32 │ │ │ │ - ldrdeq pc, [pc], #-108 @ │ │ │ │ - ldrdeq r9, [pc], #-92 @ │ │ │ │ - ldrdeq r2, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x004ff690 │ │ │ │ - @ instruction: 0x004f9590 │ │ │ │ + rsbeq r3, r3, r8, asr r0 │ │ │ │ + subseq r1, r1, r4, lsl r4 │ │ │ │ + subseq r4, r0, r8, asr r8 │ │ │ │ + rsbeq r3, r3, r0, lsl r0 │ │ │ │ + subeq pc, pc, ip, asr #13 │ │ │ │ + subeq r9, pc, ip, asr #11 │ │ │ │ + rsbeq r2, r3, r4, asr #31 │ │ │ │ + subeq pc, pc, r0, lsl #13 │ │ │ │ + subeq r9, pc, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r3, [pc, #632] @ 31553c │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -315808,15 +315808,15 @@ │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #592] @ 31554c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sl, fp, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ mov r7, #1 │ │ │ │ ldr r8, [sl, #40] @ 0x28 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ @@ -315832,15 +315832,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ add r4, r0, #424 @ 0x1a8 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ @@ -315848,15 +315848,15 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #2 │ │ │ │ mov r2, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrh r8, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #408] @ 315550 │ │ │ │ add r4, fp, #8192 @ 0x2000 │ │ │ │ umull r2, r3, r8, r3 │ │ │ │ ldr r0, [r4, #1360] @ 0x550 │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r1, r8 │ │ │ │ @@ -315876,53 +315876,53 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adc sl, sl, #0 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, fp │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ strb r7, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr sl, [r4, #1360] @ 0x550 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldrd r4, [sp, #56] @ 0x38 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [pc, #152] @ 315554 │ │ │ │ ldr r3, [pc, #132] @ 315544 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -315949,23 +315949,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e30b8 <__printf_chk@plt> │ │ │ │ b 315504 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r2, r3, r0, lsl #30 │ │ │ │ + strdeq r2, [r3], #-224 @ 0xffffff20 @ │ │ │ │ rsbeq r6, pc, r4, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x004ff590 │ │ │ │ - subeq r9, pc, ip, lsl #9 │ │ │ │ + subeq pc, pc, r0, lsl #11 │ │ │ │ + subeq r9, pc, ip, ror r4 @ │ │ │ │ bge fedc0004 <__bss_end__@@Base+0xfe2df2c8> │ │ │ │ rsbeq r5, pc, r0, asr #30 │ │ │ │ - ldrheq r4, [r0], #-72 @ 0xffffffb8 │ │ │ │ - @ instruction: 0x00511098 │ │ │ │ + subseq r4, r0, r8, lsr #9 │ │ │ │ + subseq r1, r1, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1124] @ 3159dc │ │ │ │ ldr r2, [pc, #1124] @ 3159e0 │ │ │ │ ldr r1, [pc, #1124] @ 3159e4 │ │ │ │ @@ -315973,15 +315973,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [pc, #1088] @ 3159e8 │ │ │ │ ldr r3, [pc, #1088] @ 3159ec │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r4, #104 @ 0x68 │ │ │ │ @@ -315989,15 +315989,15 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #5824 @ 0x16c0 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3529b0 │ │ │ │ ldr r1, [pc, #1012] @ 3159f0 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ @@ -316005,30 +316005,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 3529b0 │ │ │ │ add r8, r5, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #948] @ 3159f4 │ │ │ │ mov r0, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 3529b0 │ │ │ │ add r3, r5, #8896 @ 0x22c0 │ │ │ │ add r1, r5, #8960 @ 0x2300 │ │ │ │ @@ -316067,15 +316067,15 @@ │ │ │ │ add sl, r9, #76 @ 0x4c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r6, #1372] @ 0x55c │ │ │ │ mov r3, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq ip, #4096 @ 0x1000 │ │ │ │ movne ip, #2048 @ 0x800 │ │ │ │ mov r1, #25 │ │ │ │ @@ -316092,15 +316092,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt 3158a8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 34f784 │ │ │ │ cmp r4, #25 │ │ │ │ bne 315780 │ │ │ │ @@ -316112,15 +316112,15 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #592] @ 315a0c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r5, #1744 @ 0x6d0 │ │ │ │ add r4, r4, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4b15e8 │ │ │ │ add r0, r5, #9024 @ 0x2340 │ │ │ │ @@ -316129,15 +316129,15 @@ │ │ │ │ add r0, r0, #4 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r3, [pc, #528] @ 315a10 │ │ │ │ str r3, [r6, #752] @ 0x2f0 │ │ │ │ str r9, [r6, #1360] @ 0x550 │ │ │ │ str r9, [r6, #1364] @ 0x554 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ add r8, r8, #88 @ 0x58 │ │ │ │ ldr r3, [r8, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #484] @ 315a14 │ │ │ │ @@ -316195,24 +316195,24 @@ │ │ │ │ ldr r1, [pc, #300] @ 315a2c │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #268] @ 315a30 │ │ │ │ ldr r1, [pc, #268] @ 315a34 │ │ │ │ add r4, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 352050 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3159a8 │ │ │ │ ldrb r3, [r5, #1751] @ 0x6d7 │ │ │ │ ldrb r1, [r5, #1752] @ 0x6d8 │ │ │ │ lsl r3, r3, #8 │ │ │ │ ldrb r2, [r5, #1753] @ 0x6d9 │ │ │ │ @@ -316245,40 +316245,40 @@ │ │ │ │ ldr r0, [pc, #120] @ 315a40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 315a44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r3, r8, asr #24 │ │ │ │ - subseq r1, r1, r4 │ │ │ │ - subseq r4, r0, r8, asr #8 │ │ │ │ + rsbeq r2, r3, r8, lsr ip │ │ │ │ + ldrsheq r0, [r1], #-244 @ 0xffffff0c │ │ │ │ + subseq r4, r0, r8, lsr r4 │ │ │ │ rsbeq r2, ip, r8, ror #15 │ │ │ │ - subseq r1, r1, r4, asr r0 │ │ │ │ - subseq r1, r1, r0, lsl r0 │ │ │ │ - ldrsbeq r0, [r1], #-240 @ 0xffffff10 │ │ │ │ - ldrdeq r2, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x004ff194 │ │ │ │ - @ instruction: 0x004f909c │ │ │ │ - rsbeq r2, r3, ip, lsl sl │ │ │ │ - subeq r3, pc, ip, ror r3 @ │ │ │ │ - ldrsbeq lr, [r6], #-220 @ 0xffffff24 │ │ │ │ + subseq r1, r1, r4, asr #32 │ │ │ │ + subseq r1, r1, r0 │ │ │ │ + subseq r0, r1, r0, asr #31 │ │ │ │ + rsbeq r2, r3, r8, asr #21 │ │ │ │ + subeq pc, pc, r4, lsl #3 │ │ │ │ + subeq r9, pc, ip, lsl #1 │ │ │ │ + rsbeq r2, r3, ip, lsl #20 │ │ │ │ + subeq r3, pc, ip, ror #6 │ │ │ │ + subseq lr, r6, ip, asr #27 │ │ │ │ mvneq r0, #1 │ │ │ │ rsbseq r6, r0, r0, lsl #7 │ │ │ │ - subseq r4, r0, r8, lsr #2 │ │ │ │ - subseq r0, r1, r0, ror sp │ │ │ │ - subseq r0, r1, ip, lsl #27 │ │ │ │ - ldrdeq r2, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - subeq r3, pc, r8, lsr r2 @ │ │ │ │ - @ instruction: 0x0056ec98 │ │ │ │ - subeq r8, pc, r0, asr #28 │ │ │ │ - subseq r2, r1, r0, ror #8 │ │ │ │ - rsbeq r2, r3, r0, lsl #16 │ │ │ │ - subseq r0, r1, ip, ror fp │ │ │ │ - strheq pc, [pc], #-80 @ │ │ │ │ + subseq r4, r0, r8, lsl r1 │ │ │ │ + subseq r0, r1, r0, ror #26 │ │ │ │ + subseq r0, r1, ip, ror sp │ │ │ │ + rsbeq r2, r3, r0, asr #17 │ │ │ │ + subeq r3, pc, r8, lsr #4 │ │ │ │ + subseq lr, r6, r8, lsl #25 │ │ │ │ + subeq r8, pc, r0, lsr lr @ │ │ │ │ + subseq r2, r1, r0, asr r4 │ │ │ │ + strdeq r2, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + subseq r0, r1, ip, ror #22 │ │ │ │ + subeq pc, pc, r0, lsr #11 │ │ │ │ @ instruction: 0x000008b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r3, r1, r1, lsl #1 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -316311,15 +316311,15 @@ │ │ │ │ ldr r1, [pc, #368] @ 315c40 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 315b08 │ │ │ │ bl 34e7d0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -316348,15 +316348,15 @@ │ │ │ │ ldr r1, [pc, #232] @ 315c4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 315b9c │ │ │ │ bl 34e7d0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -316396,25 +316396,25 @@ │ │ │ │ ldr r1, [pc, #56] @ 315c5c │ │ │ │ ldr r0, [pc, #56] @ 315c60 │ │ │ │ ldr r2, [pc, #56] @ 315c64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #216 @ 0xd8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strdeq r2, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - strheq lr, [pc], #-208 @ │ │ │ │ - subeq r8, pc, ip, lsr #25 │ │ │ │ - rsbeq r2, r3, r4, ror #12 │ │ │ │ - subeq lr, pc, ip, lsl sp @ │ │ │ │ - subeq r8, pc, r8, lsl ip @ │ │ │ │ - rsbeq r2, r3, r0, asr #11 │ │ │ │ - subseq r0, r1, r0, asr #18 │ │ │ │ - subseq r0, r1, r8, asr #21 │ │ │ │ - subseq r0, r1, r0, lsr #18 │ │ │ │ - subseq r0, r1, r4, lsl #21 │ │ │ │ + rsbeq r2, r3, r8, ror #13 │ │ │ │ + subeq lr, pc, r0, lsr #27 │ │ │ │ + @ instruction: 0x004f8c9c │ │ │ │ + rsbeq r2, r3, r4, asr r6 │ │ │ │ + subeq lr, pc, ip, lsl #26 │ │ │ │ + subeq r8, pc, r8, lsl #24 │ │ │ │ + strheq r2, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq r0, r1, r0, lsr r9 │ │ │ │ + ldrheq r0, [r1], #-168 @ 0xffffff58 │ │ │ │ + subseq r0, r1, r0, lsl r9 │ │ │ │ + subseq r0, r1, r4, ror sl │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #228] @ 315d64 │ │ │ │ mov r4, r1 │ │ │ │ @@ -316424,15 +316424,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #1 │ │ │ │ add r3, r4, r4, lsl r2 │ │ │ │ add r3, r5, r3 │ │ │ │ add r3, r3, #8896 @ 0x22c0 │ │ │ │ strb r2, [r3, #53] @ 0x35 │ │ │ │ mov r1, r4 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ @@ -316471,17 +316471,17 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r8, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 315a48 │ │ │ │ - rsbeq r2, r3, ip, lsr r5 │ │ │ │ - strdeq lr, [pc], #-180 @ │ │ │ │ - strdeq r8, [pc], #-164 @ │ │ │ │ + rsbeq r2, r3, ip, lsr #10 │ │ │ │ + subeq lr, pc, r4, ror #23 │ │ │ │ + subeq r8, pc, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #444] @ 315f44 │ │ │ │ ldr r3, [pc, #444] @ 315f48 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -316514,15 +316514,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #340] @ 315f54 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r8, r4, #8832 @ 0x2280 │ │ │ │ ldr r2, [r8, #40] @ 0x28 │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r8, #44] @ 0x2c │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ adds r2, r2, #696 @ 0x2b8 │ │ │ │ @@ -316530,15 +316530,15 @@ │ │ │ │ adc r4, r4, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ @@ -316547,42 +316547,42 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ str r9, [r7, #4] │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldmdb r8, {r2, r7} │ │ │ │ orr r3, r3, #4 │ │ │ │ adds r8, r2, #696 @ 0x2b8 │ │ │ │ adc r7, r7, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [pc, #76] @ 315f58 │ │ │ │ ldr r3, [pc, #56] @ 315f48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -316593,17 +316593,17 @@ │ │ │ │ ldrb r1, [r3, #714] @ 0x2ca │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 315c68 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, pc, r4, ror r6 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r8, [pc], #-152 @ │ │ │ │ - ldrdeq r2, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - subeq lr, pc, r4, lsl #21 │ │ │ │ + subeq r8, pc, r8, asr #19 │ │ │ │ + rsbeq r2, r3, r0, asr #7 │ │ │ │ + subeq lr, pc, r4, ror sl @ │ │ │ │ strdeq r5, [pc], #-64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r1, [pc, #2500] @ 316938 │ │ │ │ mov lr, r2 │ │ │ │ @@ -316692,15 +316692,15 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r8, #0 │ │ │ │ adds r6, r6, r3 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ @@ -316714,15 +316714,15 @@ │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ asr r7, r7, #31 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -316730,30 +316730,30 @@ │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #129] @ 0x81 │ │ │ │ ldrb r2, [r5, #52] @ 0x34 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, sl │ │ │ │ cmp r3, r2 │ │ │ │ beq 3162f0 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r4, #720] @ 0x2d0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1948] @ 316958 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -316825,16 +316825,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3168ec │ │ │ │ ldr r0, [pc, #1684] @ 316974 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ - bl 808830 │ │ │ │ + b 7d3bb4 │ │ │ │ + bl 808828 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ adds r6, r6, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -316843,15 +316843,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ asr r1, r7, #31 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -316859,15 +316859,15 @@ │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ add r3, sl, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldrbcs r3, [r5, #52] @ 0x34 │ │ │ │ strcs r8, [r5, #48] @ 0x30 │ │ │ │ @@ -316887,15 +316887,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ moveq r8, #16384 @ 0x4000 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #720] @ 0x2d0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 31050c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -317039,15 +317039,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [fp] │ │ │ │ str r6, [fp, #4] │ │ │ │ str r6, [fp, #8] │ │ │ │ str r6, [fp, #12] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [ip, #4] │ │ │ │ str r6, [ip] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ @@ -317074,15 +317074,15 @@ │ │ │ │ adc sl, r3, #0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #108] @ 0x6c │ │ │ │ asr r1, r8, #31 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -317091,16 +317091,16 @@ │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ - bl 808830 │ │ │ │ + bl 54ede8 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r7, #8] │ │ │ │ ldrbcs r3, [r7, #12] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ @@ -317125,15 +317125,15 @@ │ │ │ │ ldr r1, [pc, #524] @ 316994 │ │ │ │ ldr r2, [pc, #524] @ 316998 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r4, #720] @ 0x2d0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #428] @ 316958 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -317232,39 +317232,39 @@ │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ rsbeq r5, pc, r4, lsl #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, pc, r4, asr r4 @ │ │ │ │ strdeq r5, [pc], #-60 @ │ │ │ │ - @ instruction: 0x00632194 │ │ │ │ - rsbeq r2, r3, r0, lsl #3 │ │ │ │ - subeq lr, pc, r0, lsr r8 @ │ │ │ │ - ldrdeq r8, [pc], #-104 @ │ │ │ │ + rsbeq r2, r3, r4, lsl #3 │ │ │ │ + rsbeq r2, r3, r0, ror r1 │ │ │ │ + subeq lr, pc, r0, lsr #16 │ │ │ │ + subeq r8, pc, r8, asr #13 │ │ │ │ andeq r4, r0, r4, asr #8 │ │ │ │ rsbeq r5, pc, r4, lsr #4 │ │ │ │ - rsbeq r1, r3, r4, ror #30 │ │ │ │ - subseq r3, r0, r4, ror r7 │ │ │ │ - subseq r0, r1, r0, lsr #9 │ │ │ │ + rsbeq r1, r3, r4, asr pc │ │ │ │ + subseq r3, r0, r4, ror #14 │ │ │ │ + @ instruction: 0x00510490 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbeq r5, pc, r0, asr #2 │ │ │ │ - subseq r0, r1, r4, lsl #8 │ │ │ │ - subeq lr, pc, r0, asr #9 │ │ │ │ - subeq r8, pc, r0, asr #7 │ │ │ │ + ldrsheq r0, [r1], #-52 @ 0xffffffcc │ │ │ │ + strheq lr, [pc], #-64 @ │ │ │ │ + strheq r8, [pc], #-48 @ │ │ │ │ bge ff20998c <__bss_end__@@Base+0xfe728c50> │ │ │ │ - strheq r1, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - subeq lr, pc, r4, ror #4 │ │ │ │ - subeq r8, pc, r4, ror #2 │ │ │ │ - rsbeq r1, r3, r8, asr sl │ │ │ │ - subeq r8, pc, r4 │ │ │ │ - strdeq lr, [pc], #-12 @ │ │ │ │ - rsbeq r1, r3, ip, asr #17 │ │ │ │ - subseq pc, r0, r8, asr #24 │ │ │ │ - rsbeq r1, r3, r8, lsr #17 │ │ │ │ - subseq pc, r0, r0, lsr #24 │ │ │ │ + rsbeq r1, r3, r0, lsr #23 │ │ │ │ + subeq lr, pc, r4, asr r2 @ │ │ │ │ + subeq r8, pc, r4, asr r1 @ │ │ │ │ + rsbeq r1, r3, r8, asr #20 │ │ │ │ + strdeq r7, [pc], #-244 @ │ │ │ │ + subeq lr, pc, ip, ror #1 │ │ │ │ + strheq r1, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + subseq pc, r0, r8, lsr ip @ │ │ │ │ + @ instruction: 0x00631898 │ │ │ │ + subseq pc, r0, r0, lsl ip @ │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3169dc │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcc 3169f4 │ │ │ │ @@ -317388,21 +317388,21 @@ │ │ │ │ ldr r3, [pc, #48] @ 316bd4 │ │ │ │ cmp ip, r3 │ │ │ │ bne 316a48 │ │ │ │ ldr r0, [r0, #744] @ 0x2e8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 316a84 │ │ │ │ - strdeq r1, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r1, r3, r8, ror #13 │ │ │ │ strcc pc, [r1, #-4095] @ 0xfffff001 │ │ │ │ - rsbeq r1, r3, r0, ror #14 │ │ │ │ - subseq r2, r0, r0, ror pc │ │ │ │ - ldrsbeq pc, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r1, r3, r0, asr r7 │ │ │ │ + subseq r2, r0, r0, ror #30 │ │ │ │ + subseq pc, r0, r8, asr #25 │ │ │ │ @ instruction: 0xf00d0009 │ │ │ │ - rsbeq r1, r3, r1, lsl #12 │ │ │ │ + strdeq r1, [r3], #-81 @ 0xffffffaf @ │ │ │ │ bgt 296bdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #4028] @ 317bb0 │ │ │ │ @@ -317537,15 +317537,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ @@ -317605,28 +317605,28 @@ │ │ │ │ adc r7, r3, #0 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r5, [sp, #180] @ 0xb4 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ strb fp, [sp, #180] @ 0xb4 │ │ │ │ add r8, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ mov ip, r1 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -317634,15 +317634,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sl, #2340] @ 0x924 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r3 │ │ │ │ ldrb r3, [sp, #251] @ 0xfb │ │ │ │ cmp r2, r3, lsr #7 │ │ │ │ bne 3170b8 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -317735,22 +317735,22 @@ │ │ │ │ ldr r3, [pc, #2780] @ 317bec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #2772] @ 317bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 317200 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str lr, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r4, [sl, #2284] @ 0x8ec │ │ │ │ mov r6, r2 │ │ │ │ mul r6, r4, r6 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -317762,30 +317762,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ asr r4, r4, #31 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, r7 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldrbcs r3, [sl, #2292] @ 0x8f4 │ │ │ │ strcs r5, [sl, #2288] @ 0x8f0 │ │ │ │ @@ -317796,15 +317796,15 @@ │ │ │ │ beq 3173b4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r6, r4 │ │ │ │ mov r5, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -317816,30 +317816,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ asr r6, r6, #31 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 317124 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov fp, r8 │ │ │ │ @@ -317946,15 +317946,15 @@ │ │ │ │ str fp, [r8, #4] │ │ │ │ strb r3, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ movcs r4, r7 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ @@ -317965,15 +317965,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ adc r3, r0, #0 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ subs r7, r7, r4 │ │ │ │ beq 3174e4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r6, r6, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -318044,30 +318044,30 @@ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r3, [r8, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb r4, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r4, #16 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ b 317510 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov fp, r8 │ │ │ │ ldr r4, [r3, #736] @ 0x2e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #184] @ 0xb8 │ │ │ │ strb r3, [sp, #192] @ 0xc0 │ │ │ │ @@ -318137,15 +318137,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ mov fp, #1 │ │ │ │ ldr r6, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -318156,15 +318156,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -318172,15 +318172,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 317ab8 │ │ │ │ ldr r3, [pc, #1008] @ 317c04 │ │ │ │ ldr r2, [pc, #1008] @ 317c08 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -318191,15 +318191,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [sl, #2308] @ 0x904 │ │ │ │ ldr r4, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r3, [r2, #-8] │ │ │ │ mov fp, #0 │ │ │ │ mov r7, #1 │ │ │ │ @@ -318211,15 +318211,15 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -318227,27 +318227,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2316] @ 0x90c │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ bne 3172b8 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r6, [sl, #2308] @ 0x904 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mul r3, r6, r3 │ │ │ │ ldmdb r1, {r2, r4} │ │ │ │ str fp, [sp, #184] @ 0xb8 │ │ │ │ @@ -318257,15 +318257,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc r4, r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [sp, #196] @ 0xc4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -318273,15 +318273,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 317efc │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sl, #2304] @ 0x900 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -318308,15 +318308,15 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ strb r6, [sp, #188] @ 0xbc │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strb r3, [sp, #221] @ 0xdd │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #196] @ 0xc4 │ │ │ │ ldr ip, [sp, #156] @ 0x9c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r6, #16 │ │ │ │ @@ -318324,16 +318324,16 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ - bl 808830 │ │ │ │ + bl 54ede8 │ │ │ │ + bl 808828 │ │ │ │ orrs r4, r5, r4 │ │ │ │ bne 3172d0 │ │ │ │ b 3172e4 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ tst r3, #127 @ 0x7f │ │ │ │ bne 317684 │ │ │ │ mov r2, #1 │ │ │ │ @@ -318348,22 +318348,22 @@ │ │ │ │ ldrb r3, [sp, #229] @ 0xe5 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [sp, #229] @ 0xe5 │ │ │ │ bl 313464 │ │ │ │ strh r0, [sp, #230] @ 0xe6 │ │ │ │ b 317670 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mul r2, r6, r2 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ ldr r5, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -318374,15 +318374,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r5, r5, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -318390,15 +318390,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 31780c │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, fp │ │ │ │ cmp r3, r2 │ │ │ │ @@ -318416,44 +318416,44 @@ │ │ │ │ b 316ca4 │ │ │ │ rsbeq r4, pc, r8, lsl #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bge ff20abc8 <__bss_end__@@Base+0xfe729e8c> │ │ │ │ bge ff20abc4 <__bss_end__@@Base+0xfe729e88> │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff20abd0 <__bss_end__@@Base+0xfe729e94> │ │ │ │ - strdeq r1, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x004fda9c │ │ │ │ - @ instruction: 0x004f799c │ │ │ │ - rsbeq r1, r3, r8, ror #6 │ │ │ │ - rsbeq r1, r3, r4, asr r3 │ │ │ │ - subeq sp, pc, r4, lsl #20 │ │ │ │ - strdeq r7, [pc], #-136 @ │ │ │ │ + rsbeq r1, r3, r4, ror #7 │ │ │ │ + subeq sp, pc, ip, lsl #21 │ │ │ │ + subeq r7, pc, ip, lsl #19 │ │ │ │ + rsbeq r1, r3, r8, asr r3 │ │ │ │ + rsbeq r1, r3, r4, asr #6 │ │ │ │ + strdeq sp, [pc], #-148 @ │ │ │ │ + subeq r7, pc, r8, ror #17 │ │ │ │ ldrdeq r4, [pc], #-56 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq sp, pc, ip, ror r7 @ │ │ │ │ - subeq r7, pc, r4, ror r6 @ │ │ │ │ + subeq sp, pc, ip, ror #14 │ │ │ │ + subeq r7, pc, r4, ror #12 │ │ │ │ stc2 0, cr7, [r0], {-0} │ │ │ │ - rsbeq r0, r3, r8, lsl #21 │ │ │ │ - subeq sp, pc, r8, lsr r1 @ │ │ │ │ - subeq r7, pc, r8, lsr r0 @ │ │ │ │ - strheq r0, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - subeq sp, pc, r4, rrx │ │ │ │ - subeq r6, pc, r4, ror #30 │ │ │ │ + rsbeq r0, r3, r8, ror sl │ │ │ │ + subeq sp, pc, r8, lsr #2 │ │ │ │ + subeq r7, pc, r8, lsr #32 │ │ │ │ + rsbeq r0, r3, r0, lsr #19 │ │ │ │ + subeq sp, pc, r4, asr r0 @ │ │ │ │ + subeq r6, pc, r4, asr pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r0, r3, ip, ror #6 │ │ │ │ - subseq lr, r0, r4, ror #13 │ │ │ │ + rsbeq r0, r3, ip, asr r3 │ │ │ │ + ldrsbeq lr, [r0], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - rsbeq r0, r3, r8, asr #6 │ │ │ │ - subseq lr, r0, r0, asr #13 │ │ │ │ + rsbeq r0, r3, r8, lsr r3 │ │ │ │ + ldrheq lr, [r0], #-96 @ 0xffffffa0 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ - subseq lr, r0, r0, asr #12 │ │ │ │ - subseq lr, r0, r0, ror r8 │ │ │ │ - @ instruction: 0x0063029c │ │ │ │ - subseq lr, r0, ip, lsl r6 │ │ │ │ - subseq lr, r0, r0, ror r8 │ │ │ │ + subseq lr, r0, r0, lsr r6 │ │ │ │ + subseq lr, r0, r0, ror #16 │ │ │ │ + rsbeq r0, r3, ip, lsl #5 │ │ │ │ + subseq lr, r0, ip, lsl #12 │ │ │ │ + subseq lr, r0, r0, ror #16 │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ add r2, sp, #200 @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 311cc8 │ │ │ │ @@ -318694,15 +318694,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r9, #8832 @ 0x2280 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r9, sp, #148 @ 0x94 │ │ │ │ mov fp, #1 │ │ │ │ adds r6, r6, #696 @ 0x2b8 │ │ │ │ @@ -318716,15 +318716,15 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str sl, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r7, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str sl, [sp, #24] │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -318735,42 +318735,42 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str sl, [r9, #4] │ │ │ │ bic r3, r3, r5 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ strb fp, [sp, #152] @ 0x98 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldmdb r4, {r3, r5} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #32] │ │ │ │ adds r4, r3, #696 @ 0x2b8 │ │ │ │ adc r5, r5, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ b 317f94 │ │ │ │ ldr r3, [pc, #2912] @ 318ca0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 317f94 │ │ │ │ ldr r2, [pc, #2896] @ 318ca4 │ │ │ │ @@ -318784,15 +318784,15 @@ │ │ │ │ bne 31987c │ │ │ │ ldr r1, [pc, #2864] @ 318ca8 │ │ │ │ ldr r0, [pc, #2864] @ 318cac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #832] @ 0x340 │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ str r3, [r0, #1748] @ 0x6d4 │ │ │ │ strh r5, [r4, #8] │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ bl 4b1df0 │ │ │ │ @@ -318883,15 +318883,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ ldr r7, [r3, #44] @ 0x2c │ │ │ │ @@ -318901,15 +318901,15 @@ │ │ │ │ add r5, sp, #156 @ 0x9c │ │ │ │ adc r7, r7, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r3, r9, #9024 @ 0x2340 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -318917,15 +318917,15 @@ │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ b 317f94 │ │ │ │ ldr r2, [pc, #2344] @ 318cd4 │ │ │ │ ldr r3, [pc, #2260] @ 318c84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ @@ -318946,15 +318946,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r7, r9, #8832 @ 0x2280 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #1 │ │ │ │ add sl, sp, #148 @ 0x94 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ @@ -318965,15 +318965,15 @@ │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ add r5, r0, #424 @ 0x1a8 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -318982,15 +318982,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [pc, #2104] @ 318ce4 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ bne 318c34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r4, [r3, #744] @ 0x2e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -319005,15 +319005,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -319021,15 +319021,15 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r4, #1 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ @@ -319040,30 +319040,30 @@ │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r3, [r1, #700] @ 0x2bc │ │ │ │ bl 3145e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 317f94 │ │ │ │ @@ -319071,30 +319071,30 @@ │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov r5, #1 │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ str r4, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ @@ -319103,15 +319103,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, lr, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ subs r3, r3, #8 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r1, #697] @ 0x2b9 │ │ │ │ mov r0, r9 │ │ │ │ @@ -319120,15 +319120,15 @@ │ │ │ │ bl 314f10 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str lr, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sl, #4] │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov ip, #1 │ │ │ │ adds r2, r3, #120 @ 0x78 │ │ │ │ @@ -319137,15 +319137,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #24] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -319153,25 +319153,25 @@ │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [lr, #1356] @ 0x54c │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ adds r2, r3, #136 @ 0x88 │ │ │ │ @@ -319179,15 +319179,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, r9, #9024 @ 0x2340 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #12 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -319198,15 +319198,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r0, r9 │ │ │ │ bl 3152ac │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ @@ -319215,15 +319215,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #56 @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -319231,15 +319231,15 @@ │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [pc, #1104] @ 318ce8 │ │ │ │ str r1, [r2, #704] @ 0x2c0 │ │ │ │ sub r2, r1, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ bls 318d4c │ │ │ │ @@ -319278,15 +319278,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ @@ -319297,30 +319297,30 @@ │ │ │ │ adc r8, r8, #0 │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ mov r7, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #164 @ 0xa4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r2, #1356] @ 0x54c │ │ │ │ b 317f94 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319365,15 +319365,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #636] @ 318d10 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r1, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 317f94 │ │ │ │ ldrb r3, [r1, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319395,27 +319395,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r4, r4, #1 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ cmp r4, r3 │ │ │ │ blt 318af4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -319439,27 +319439,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r4, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r5, r5, #1 │ │ │ │ ldrb r3, [r3, #700] @ 0x2bc │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ cmp r5, r3 │ │ │ │ blt 318ba4 │ │ │ │ b 317f94 │ │ │ │ @@ -319490,75 +319490,75 @@ │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1e30b8 <__printf_chk@plt> │ │ │ │ @ instruction: 0x006f3494 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, pc, r4, lsl #9 │ │ │ │ rsbeq r3, pc, r0, ror #8 │ │ │ │ - rsbeq r0, r3, r0, ror r1 │ │ │ │ - rsbeq r0, r3, r0, asr #3 │ │ │ │ - subeq ip, pc, r8, ror r8 @ │ │ │ │ - subeq r6, pc, r4, ror r7 @ │ │ │ │ + rsbeq r0, r3, r0, ror #2 │ │ │ │ + strheq r0, [r3], #-16 @ │ │ │ │ + subeq ip, pc, r8, ror #16 │ │ │ │ + subeq r6, pc, r4, ror #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbeq r3, pc, r8, lsr #5 │ │ │ │ - subseq r1, r0, r0, ror #16 │ │ │ │ - subseq lr, r0, r4, lsr #14 │ │ │ │ + subseq r1, r0, r0, asr r8 │ │ │ │ + subseq lr, r0, r4, lsl r7 │ │ │ │ rsbeq r3, pc, ip, asr #4 │ │ │ │ bgt 298ce0 │ │ │ │ bgt 298cbc │ │ │ │ strcc r0, [r2, #-0] │ │ │ │ - rsbeq pc, r2, sl, ror pc @ │ │ │ │ + rsbeq pc, r2, sl, ror #30 │ │ │ │ rsbeq r3, pc, r8, lsr r1 @ │ │ │ │ - rsbeq pc, r2, ip, asr #29 │ │ │ │ - subeq ip, pc, r4, lsl #11 │ │ │ │ - subeq r6, pc, r4, lsl #9 │ │ │ │ + strheq pc, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + subeq ip, pc, r4, ror r5 @ │ │ │ │ + subeq r6, pc, r4, ror r4 @ │ │ │ │ rsbeq r3, pc, r0, asr r0 @ │ │ │ │ - rsbeq pc, r2, r8, ror #27 │ │ │ │ - @ instruction: 0x004fc49c │ │ │ │ - @ instruction: 0x004f639c │ │ │ │ + ldrdeq pc, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + subeq ip, pc, ip, lsl #9 │ │ │ │ + subeq r6, pc, ip, lsl #7 │ │ │ │ blt ff2d8870 <__bss_end__@@Base+0xfe7f7b34> │ │ │ │ andeq r2, r0, ip, ror #5 │ │ │ │ rsbeq r2, pc, ip, lsr fp @ │ │ │ │ - subseq sp, r0, r0, lsl pc │ │ │ │ + subseq sp, r0, r0, lsl #30 │ │ │ │ rsbeq r2, pc, ip, lsl #22 │ │ │ │ - rsbeq pc, r2, r0, lsr #17 │ │ │ │ - subeq fp, pc, r8, asr pc @ │ │ │ │ - subeq r5, pc, r8, asr lr @ │ │ │ │ + @ instruction: 0x0062f890 │ │ │ │ + subeq fp, pc, r8, asr #30 │ │ │ │ + subeq r5, pc, r8, asr #28 │ │ │ │ @ instruction: 0xf00d0001 │ │ │ │ - rsbeq pc, r2, r4, asr #14 │ │ │ │ - strdeq fp, [pc], #-216 @ │ │ │ │ - strdeq r5, [pc], #-196 @ │ │ │ │ + rsbeq pc, r2, r4, lsr r7 @ │ │ │ │ + subeq fp, pc, r8, ror #27 │ │ │ │ + subeq r5, pc, r4, ror #25 │ │ │ │ rsbeq r2, pc, r0, asr #15 │ │ │ │ - subseq r0, r0, r4, ror sp │ │ │ │ - subseq sp, r0, r4, asr #22 │ │ │ │ - ldrheq ip, [r0], #-200 @ 0xffffff38 │ │ │ │ - subseq ip, r0, r8, ror pc │ │ │ │ + subseq r0, r0, r4, ror #26 │ │ │ │ + subseq sp, r0, r4, lsr fp │ │ │ │ + subseq ip, r0, r8, lsr #25 │ │ │ │ + subseq ip, r0, r8, ror #30 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ - rsbeq lr, r2, r8, lsl r9 │ │ │ │ - @ instruction: 0x0050cc94 │ │ │ │ - ldrheq ip, [r0], #-244 @ 0xffffff0c │ │ │ │ + rsbeq lr, r2, r8, lsl #18 │ │ │ │ + subseq ip, r0, r4, lsl #25 │ │ │ │ + subseq ip, r0, r4, lsr #31 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - strdeq lr, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - subseq ip, r0, r0, ror ip │ │ │ │ - subseq ip, r0, ip, asr pc │ │ │ │ + rsbeq lr, r2, r4, ror #17 │ │ │ │ + subseq ip, r0, r0, ror #24 │ │ │ │ + subseq ip, r0, ip, asr #30 │ │ │ │ andeq r0, r0, sp, asr #11 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #60 @ 0x3c │ │ │ │ adc r6, r6, #0 │ │ │ │ strh r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -319567,15 +319567,15 @@ │ │ │ │ mov r4, #2 │ │ │ │ mov r6, r5 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ str r6, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrh r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -319587,15 +319587,15 @@ │ │ │ │ mov r5, r6 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ adds r4, r4, #82 @ 0x52 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #1 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -319603,15 +319603,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r1, [r2, #714] @ 0x2ca │ │ │ │ bl 314bc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 319880 │ │ │ │ @@ -319624,15 +319624,15 @@ │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #80 @ 0x50 │ │ │ │ adc r6, r6, #0 │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r3, #1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -319640,15 +319640,15 @@ │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -319659,15 +319659,15 @@ │ │ │ │ adds r4, r4, #40 @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -319676,15 +319676,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [r3, #708] @ 0x2c4 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -319710,29 +319710,29 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 314bc0 │ │ │ │ cmp r0, r7 │ │ │ │ beq 3198c4 │ │ │ │ @@ -319741,15 +319741,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -319757,40 +319757,40 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #56 @ 0x38 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov ip, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #16 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ strd r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ @@ -319807,15 +319807,15 @@ │ │ │ │ add r3, r2, r3 │ │ │ │ str r7, [sl, #4] │ │ │ │ str r3, [r1, #708] @ 0x2c4 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ subs r2, r6, #40 @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -319823,26 +319823,26 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ @@ -319850,15 +319850,15 @@ │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ mov lr, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -319880,29 +319880,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -319923,29 +319923,29 @@ │ │ │ │ str r3, [sl] │ │ │ │ str r3, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #68 @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r7, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ adds r3, r6, #256 @ 0x100 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r3, r5, #144 @ 0x90 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ @@ -319996,29 +319996,29 @@ │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adds r2, r5, #72 @ 0x48 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 314bc0 │ │ │ │ cmp r0, r8 │ │ │ │ beq 3198a0 │ │ │ │ @@ -320043,54 +320043,54 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov lr, #0 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str lr, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #8] │ │ │ │ adds r3, ip, #8 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ @@ -320118,15 +320118,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ adds r2, r4, #32 │ │ │ │ @@ -320134,40 +320134,40 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r4, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ movcs r3, #8192 @ 0x2000 │ │ │ │ mov ip, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -320190,29 +320190,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -320242,15 +320242,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ blt 319420 │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ bl 3148fc │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ mov r2, #6 │ │ │ │ add r1, r3, #4 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -320284,15 +320284,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3198fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ ldrdeq lr, [fp], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4b1e20 │ │ │ │ @@ -320362,66 +320362,66 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #276] @ 319b50 │ │ │ │ ldr r1, [pc, #276] @ 319b54 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #268] @ 319b58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #260] @ 319b5c │ │ │ │ mov r8, #84 @ 0x54 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #236] @ 319b60 │ │ │ │ add r2, sl, #52 @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r7, r0, #4864 @ 0x1300 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a76e4 │ │ │ │ ldr r3, [pc, #172] @ 319b64 │ │ │ │ add r7, r4, #4992 @ 0x1380 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a76e4 │ │ │ │ add r1, r4, #5184 @ 0x1440 │ │ │ │ add r1, r1, #24 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a75e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ add r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ stm sp, {r1, r4} │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 319b68 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -320431,23 +320431,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strheq lr, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq sp, [pc], #-168 @ │ │ │ │ - subeq sp, pc, ip, ror #21 │ │ │ │ - subseq sp, r0, r4, lsr r2 │ │ │ │ - subseq sp, r0, r8, asr #4 │ │ │ │ + rsbeq lr, r2, r8, lsr #19 │ │ │ │ + subeq sp, pc, r8, asr #21 │ │ │ │ + ldrdeq sp, [pc], #-172 @ │ │ │ │ + subseq sp, r0, r4, lsr #4 │ │ │ │ + subseq sp, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ rsbeq lr, fp, r4, ror r5 │ │ │ │ - subseq sp, r0, ip, lsr #4 │ │ │ │ - ldrsheq sp, [r0], #-20 @ 0xffffffec │ │ │ │ + subseq sp, r0, ip, lsl r2 │ │ │ │ + subseq sp, r0, r4, ror #3 │ │ │ │ ldrsheq r2, [r0], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r4, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ @@ -320528,42 +320528,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 319d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 319c14 │ │ │ │ ldr r0, [pc, #64] @ 319d34 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 319c14 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, pc, ip, ror #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, pc, r8, asr r8 @ │ │ │ │ rsbeq r1, pc, r8, lsr r8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq lr, [fp], #-52 @ 0xffffffcc @ │ │ │ │ rsbeq r1, pc, r8, asr #15 │ │ │ │ andeq r2, r0, r4, asr pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r0, ror #31 │ │ │ │ - subseq sp, r0, r0 │ │ │ │ + ldrsbeq ip, [r0], #-240 @ 0xffffff10 │ │ │ │ + ldrsheq ip, [r0], #-240 @ 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #348] @ 319eac │ │ │ │ ldr r1, [pc, #348] @ 319eb0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -320633,41 +320633,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 319ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 319dc4 │ │ │ │ ldr r0, [pc, #60] @ 319ed4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 319dc4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, pc, ip, lsr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, pc, ip, lsl #13 │ │ │ │ - rsbeq lr, r2, r0, asr #12 │ │ │ │ + rsbeq lr, r2, r0, lsr r6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, pc, r0, lsr r6 @ │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r0, lsr #29 │ │ │ │ - subseq ip, r0, r4, asr #29 │ │ │ │ + @ instruction: 0x0050ce90 │ │ │ │ + ldrheq ip, [r0], #-228 @ 0xffffff1c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #328] @ 31a038 │ │ │ │ add r1, r0, #5312 @ 0x14c0 │ │ │ │ ldr r0, [pc, #324] @ 31a03c │ │ │ │ @@ -320732,80 +320732,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31a058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 319f5c │ │ │ │ ldr r0, [pc, #56] @ 31a05c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 319f5c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, pc, r4, lsl #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r1, [pc], #-76 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x006f1498 │ │ │ │ andeq r4, r0, r8, asr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r8, ror sp │ │ │ │ - @ instruction: 0x0050cd9c │ │ │ │ + subseq ip, r0, r8, ror #26 │ │ │ │ + subseq ip, r0, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #116] @ 31a0ec │ │ │ │ ldr r2, [pc, #116] @ 31a0f0 │ │ │ │ ldr r1, [pc, #116] @ 31a0f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #112 @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #84] @ 31a0f8 │ │ │ │ ldr r3, [pc, #84] @ 31a0fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ 31a100 │ │ │ │ orr r2, r2, #8 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r1, [pc, #44] @ 31a104 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5809e0 │ │ │ │ - rsbeq lr, r2, r4, asr r3 │ │ │ │ - subeq lr, lr, ip, lsr #21 │ │ │ │ - subseq sl, r6, ip, lsl #10 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq lr, r2, r4, asr #6 │ │ │ │ + @ instruction: 0x004eea9c │ │ │ │ + ldrsheq sl, [r6], #-76 @ 0xffffffb4 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - subseq ip, r0, r4, asr #26 │ │ │ │ + subseq ip, r0, r4, lsr sp │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ rsbeq sp, sp, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 31a288 │ │ │ │ @@ -320882,40 +320882,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31a2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31a160 │ │ │ │ ldr r0, [pc, #56] @ 31a2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31a160 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [pc], #-44 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r1, [pc], #-40 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sp, fp, r8, ror #28 │ │ │ │ rsbeq r1, pc, ip, ror r2 @ │ │ │ │ rsbeq r1, pc, r4, asr #4 │ │ │ │ andeq r1, r0, r0, asr pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r4, lsr #23 │ │ │ │ - subseq ip, r0, ip, asr #23 │ │ │ │ + @ instruction: 0x0050cb94 │ │ │ │ + ldrheq ip, [r0], #-188 @ 0xffffff44 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #1204] @ 0x4b4 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ ldr ip, [r3, #1200] @ 0x4b0 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ @@ -321042,45 +321042,45 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31a544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b 31a444 │ │ │ │ ldr r0, [pc, #64] @ 31a548 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b 31a444 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strheq r1, [pc], #-12 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, pc, r4, lsr #1 │ │ │ │ rsbeq r1, pc, ip, rrx │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r0, lsr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r0, lsl #19 │ │ │ │ - @ instruction: 0x0050c99c │ │ │ │ + subseq ip, r0, r0, ror r9 │ │ │ │ + subseq ip, r0, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #1156] @ 0x484 │ │ │ │ ldr r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -321134,15 +321134,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31a6d4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldr r2, [pc, #164] @ 31a6f0 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a60c │ │ │ │ ldr r2, [pc, #148] @ 31a6f4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -321157,40 +321157,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31a6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31a60c │ │ │ │ ldr r0, [pc, #56] @ 31a700 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31a60c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, r0, ror lr @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, pc, ip, asr #28 │ │ │ │ rsbeq r0, pc, ip, lsr lr @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, pc, r8, ror #27 │ │ │ │ andeq r1, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r0, lsr #16 │ │ │ │ - subseq ip, r0, ip, lsr r8 │ │ │ │ + subseq ip, r0, r0, lsl r8 │ │ │ │ + subseq ip, r0, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ tst r1, #32768 @ 0x8000 │ │ │ │ mov r4, r0 │ │ │ │ bne 31a73c │ │ │ │ @@ -321287,15 +321287,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31a938 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldr r2, [pc, #164] @ 31a954 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a870 │ │ │ │ ldr r2, [pc, #148] @ 31a958 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -321310,40 +321310,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31a960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31a870 │ │ │ │ ldr r0, [pc, #56] @ 31a964 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31a870 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, ip, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, pc, r8, ror #23 │ │ │ │ ldrdeq r0, [pc], #-184 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, pc, r4, lsl #23 │ │ │ │ andeq r1, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq ip, [r0], #-92 @ 0xffffffa4 │ │ │ │ - ldrsbeq ip, [r0], #-88 @ 0xffffffa8 │ │ │ │ + subseq ip, r0, ip, lsr #11 │ │ │ │ + subseq ip, r0, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #1672] @ 31b008 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1668] @ 31b00c │ │ │ │ @@ -321408,15 +321408,15 @@ │ │ │ │ mov sl, #0 │ │ │ │ add r3, r4, r9, lsl #3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, sl │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 54f1c0 │ │ │ │ + bl 54f1b8 │ │ │ │ lsr r6, r6, #16 │ │ │ │ cmp fp, r6 │ │ │ │ ldrb r1, [r5, #1153] @ 0x481 │ │ │ │ movcs r2, #0 │ │ │ │ movcc r2, #1 │ │ │ │ ands r2, r2, r1, lsr #7 │ │ │ │ ldreq r1, [sp, #24] │ │ │ │ @@ -321427,15 +321427,15 @@ │ │ │ │ ldr r2, [pc, #1368] @ 31b018 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #136 @ 0x88 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, fp, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 54f1c0 │ │ │ │ + bl 54f1b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, r3, fp │ │ │ │ ldr r3, [r4, r9, lsl #3] │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -321505,21 +321505,21 @@ │ │ │ │ beq 31aff4 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1036] @ 31b030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31ab28 │ │ │ │ ldr r3, [r5, #1240] @ 0x4d8 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ addne r3, r3, #1 │ │ │ │ bne 31ab00 │ │ │ │ b 31aafc │ │ │ │ ldrb r2, [sl] │ │ │ │ @@ -321618,15 +321618,15 @@ │ │ │ │ add r0, fp, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r3 │ │ │ │ add fp, fp, r8 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54f1c0 │ │ │ │ + bl 54f1b8 │ │ │ │ cmp r5, fp │ │ │ │ bhi 31ada0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -321651,22 +321651,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 31b03c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31a9dc │ │ │ │ mov r1, sl │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp, #24] │ │ │ │ b 31ad68 │ │ │ │ ldr r3, [pc, #432] @ 31b040 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -321689,23 +321689,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 31b044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, r9, lsl #3] │ │ │ │ b 31ab20 │ │ │ │ ldr r3, [pc, #296] @ 31b048 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321726,70 +321726,70 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 31b04c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31ad1c │ │ │ │ ldr r0, [pc, #156] @ 31b050 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31a9dc │ │ │ │ ldr r0, [pc, #140] @ 31b054 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, r9, lsl #3] │ │ │ │ b 31ab20 │ │ │ │ ldr r0, [pc, #116] @ 31b058 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31ad1c │ │ │ │ ldr r0, [pc, #96] @ 31b05c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31ab28 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, r0, ror sl @ │ │ │ │ rsbeq r0, pc, ip, ror #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq sp, r2, r0, lsl r9 │ │ │ │ + rsbeq sp, r2, r0, lsl #18 │ │ │ │ rsbeq r0, pc, ip, asr #17 │ │ │ │ - rsbeq sp, r2, ip, asr r8 │ │ │ │ + rsbeq sp, r2, ip, asr #16 │ │ │ │ andeq r1, r0, r8, lsl fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq ip, [r0], #-56 @ 0xffffffc8 │ │ │ │ - rsbeq sp, r2, r0, ror #12 │ │ │ │ + subseq ip, r0, r8, asr #7 │ │ │ │ + rsbeq sp, r2, r0, asr r6 │ │ │ │ andeq r4, r0, ip, asr #10 │ │ │ │ - ldrheq ip, [r0], #-12 │ │ │ │ + subseq ip, r0, ip, lsr #1 │ │ │ │ andeq r2, r0, r8, lsl #15 │ │ │ │ - subseq ip, r0, ip, asr #2 │ │ │ │ + subseq ip, r0, ip, lsr r1 │ │ │ │ andeq r1, r0, r8, ror #29 │ │ │ │ - ldrsbeq fp, [r0], #-244 @ 0xffffff0c │ │ │ │ - subseq fp, r0, r0, lsr #31 │ │ │ │ - subseq ip, r0, ip, asr #1 │ │ │ │ - ldrsbeq fp, [r0], #-244 @ 0xffffff0c │ │ │ │ - subseq ip, r0, r4, lsr r0 │ │ │ │ + subseq fp, r0, r4, asr #31 │ │ │ │ + @ instruction: 0x0050bf90 │ │ │ │ + ldrheq ip, [r0], #-12 │ │ │ │ + subseq fp, r0, r4, asr #31 │ │ │ │ + subseq ip, r0, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2480] @ 0x9b0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #688] @ 31b32c │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ @@ -321840,15 +321840,15 @@ │ │ │ │ bhi 31b20c │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ - bl 54f1c0 │ │ │ │ + bl 54f1b8 │ │ │ │ cmp r4, r5 │ │ │ │ bhi 31b1f8 │ │ │ │ ldr r0, [r8, #752] @ 0x2f0 │ │ │ │ bl 4b1df0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ bl 4b261c │ │ │ │ @@ -321898,15 +321898,15 @@ │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 54f1c0 │ │ │ │ + bl 54f1b8 │ │ │ │ cmp r4, r5 │ │ │ │ bhi 31b270 │ │ │ │ ldr r0, [r8, #752] @ 0x2f0 │ │ │ │ bl 4b1df0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ bl 4b261c │ │ │ │ @@ -321942,43 +321942,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 31b34c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31b118 │ │ │ │ ldr r0, [pc, #60] @ 31b350 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31b118 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, r8, ror r3 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, pc, ip, lsr r3 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, pc, r0, asr r2 @ │ │ │ │ andeq r1, r0, r8, ror #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq fp, [r0], #-208 @ 0xffffff30 │ │ │ │ - subseq fp, r0, r0, lsl #28 │ │ │ │ + subseq fp, r0, r0, asr #27 │ │ │ │ + ldrsheq fp, [r0], #-208 @ 0xffffff30 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #1152] @ 0x480 │ │ │ │ tst r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -322069,40 +322069,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31b53c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31b41c │ │ │ │ ldr r0, [pc, #56] @ 31b540 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31b41c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, r0, lsr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, pc, r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq pc, [lr], #-248 @ 0xffffff08 @ │ │ │ │ andeq r3, r0, ip, asr r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r0, r8, asr ip │ │ │ │ - subseq fp, r0, r0, lsl #25 │ │ │ │ + subseq fp, r0, r8, asr #24 │ │ │ │ + subseq fp, r0, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #1160] @ 0x488 │ │ │ │ ldr r3, [r4, #1156] @ 0x484 │ │ │ │ @@ -322155,15 +322155,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31b6c8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldr r2, [pc, #164] @ 31b6e4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31b600 │ │ │ │ ldr r2, [pc, #148] @ 31b6e8 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -322178,40 +322178,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31b6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31b600 │ │ │ │ ldr r0, [pc, #56] @ 31b6f4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 31b600 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, lr, ip, ror lr @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, lr, r8, asr lr @ │ │ │ │ rsbeq pc, lr, r8, asr #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq pc, [lr], #-212 @ 0xffffff2c @ │ │ │ │ andeq r1, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r0, ip, lsr #16 │ │ │ │ - subseq fp, r0, r8, asr #16 │ │ │ │ + subseq fp, r0, ip, lsl r8 │ │ │ │ + subseq fp, r0, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ @@ -322276,21 +322276,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #36] @ 31b834 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31b6f8 │ │ │ │ - ldrdeq ip, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - subseq fp, r0, r0, ror r4 │ │ │ │ - subseq fp, r0, r4, lsl #9 │ │ │ │ + rsbeq ip, r2, r4, asr #23 │ │ │ │ + subseq fp, r0, r0, ror #8 │ │ │ │ + subseq fp, r0, r4, ror r4 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 4b1df0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -322449,17 +322449,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq pc, lr, r0, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, lr, r4, ror #19 │ │ │ │ - rsbeq ip, r2, r8, ror #19 │ │ │ │ - subseq fp, r0, r0, lsl #14 │ │ │ │ - @ instruction: 0x00593894 │ │ │ │ + ldrdeq ip, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsheq fp, [r0], #-96 @ 0xffffffa0 │ │ │ │ + subseq r3, r9, r4, lsl #17 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 0031badc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -322475,15 +322475,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 31bb48 │ │ │ │ cmp r1, #3 │ │ │ │ beq 31bb7c │ │ │ │ ldr r0, [pc, #116] @ 31bb9c │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4161c0 │ │ │ │ ldr r1, [pc, #80] @ 31bba0 │ │ │ │ @@ -322503,18 +322503,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4161c0 │ │ │ │ strdeq pc, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - subseq fp, r0, r0, lsr #13 │ │ │ │ + @ instruction: 0x0050b690 │ │ │ │ andeq r1, r0, r8, lsl #14 │ │ │ │ - rsbeq ip, r2, r0, lsr r9 │ │ │ │ - rsbeq ip, r2, r4, lsl r9 │ │ │ │ + rsbeq ip, r2, r0, lsr #18 │ │ │ │ + rsbeq ip, r2, r4, lsl #18 │ │ │ │ │ │ │ │ 0031bbac : │ │ │ │ mov r3, #0 │ │ │ │ b 4162bc │ │ │ │ │ │ │ │ 0031bbb4 : │ │ │ │ b 416388 │ │ │ │ @@ -322539,15 +322539,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 31bc30 │ │ │ │ cmp r1, #3 │ │ │ │ beq 31bc64 │ │ │ │ ldr r0, [pc, #116] @ 31bc84 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 416248 │ │ │ │ ldr r1, [pc, #80] @ 31bc88 │ │ │ │ @@ -322567,18 +322567,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 416248 │ │ │ │ rsbeq pc, lr, r4, lsl r8 @ │ │ │ │ - ldrheq fp, [r0], #-88 @ 0xffffffa8 │ │ │ │ + subseq fp, r0, r8, lsr #11 │ │ │ │ andeq r1, r0, r8, lsl #14 │ │ │ │ - rsbeq ip, r2, r8, asr #16 │ │ │ │ - rsbeq ip, r2, ip, lsr #16 │ │ │ │ + rsbeq ip, r2, r8, lsr r8 │ │ │ │ + rsbeq ip, r2, ip, lsl r8 │ │ │ │ │ │ │ │ 0031bc94 : │ │ │ │ add r0, r0, #272 @ 0x110 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0031bca0 : │ │ │ │ @@ -322748,15 +322748,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r1, #1 │ │ │ │ bl 1e3178 <__fprintf_chk@plt> │ │ │ │ b 31be48 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ b 31be48 │ │ │ │ ldr r3, [pc, #84] @ 31bf9c │ │ │ │ ldr r0, [pc, #92] @ 31bfa8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -322774,18 +322774,18 @@ │ │ │ │ b 31be48 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, lr, r0, lsr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, lr, r8, ror #13 │ │ │ │ rsbeq pc, lr, r8, lsr r6 @ │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq fp, r0, r0, lsl r4 │ │ │ │ - subseq fp, r0, r0, lsr #6 │ │ │ │ - @ instruction: 0x0050b29c │ │ │ │ - subseq fp, r0, r4, lsr #5 │ │ │ │ + subseq fp, r0, r0, lsl #8 │ │ │ │ + subseq fp, r0, r0, lsl r3 │ │ │ │ + subseq fp, r0, ip, lsl #5 │ │ │ │ + @ instruction: 0x0050b294 │ │ │ │ │ │ │ │ 0031bfb0 : │ │ │ │ b 414840 │ │ │ │ │ │ │ │ 0031bfb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -322814,21 +322814,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 31c048 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 31c04c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, r2, r4, lsr #9 │ │ │ │ - ldrheq fp, [r0], #-24 @ 0xffffffe8 │ │ │ │ - subseq fp, r0, r0, ror r2 │ │ │ │ + @ instruction: 0x0062c494 │ │ │ │ + subseq fp, r0, r8, lsr #3 │ │ │ │ + subseq fp, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ - rsbeq ip, r2, r0, lsl #9 │ │ │ │ - @ instruction: 0x0050b194 │ │ │ │ - subseq fp, r0, r0, lsl #5 │ │ │ │ + rsbeq ip, r2, r0, ror r4 │ │ │ │ + subseq fp, r0, r4, lsl #3 │ │ │ │ + subseq fp, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ │ │ │ │ 0031c050 : │ │ │ │ b 4156d0 │ │ │ │ │ │ │ │ 0031c054 : │ │ │ │ b 415768 │ │ │ │ @@ -322898,21 +322898,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq ip, r2, ip, asr #7 │ │ │ │ - subseq fp, r0, r0, ror #1 │ │ │ │ - subseq fp, r0, ip, ror #3 │ │ │ │ + strheq ip, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsbeq fp, [r0], #-0 │ │ │ │ + ldrsbeq fp, [r0], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbeq ip, r2, r8, lsl #7 │ │ │ │ - @ instruction: 0x0050b09c │ │ │ │ - subseq fp, r0, r8, lsr #3 │ │ │ │ + rsbeq ip, r2, r8, ror r3 │ │ │ │ + subseq fp, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x0050b198 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #596] @ 31c3e4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -322925,36 +322925,36 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [pc, #544] @ 31c3f0 │ │ │ │ ldr r1, [pc, #544] @ 31c3f4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r1, [pc, #504] @ 31c3f8 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #500] @ 31c3fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 53c578 │ │ │ │ + bl 53c570 │ │ │ │ cmp fp, #0 │ │ │ │ ble 31c3d8 │ │ │ │ ldr r7, [pc, #468] @ 31c400 │ │ │ │ ldr sl, [pc, #468] @ 31c404 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ @@ -322978,30 +322978,30 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 3fef90 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31c39c │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 31c284 │ │ │ │ add r3, r9, #1 │ │ │ │ cmp fp, r3 │ │ │ │ movne r9, r3 │ │ │ │ bne 31c240 │ │ │ │ - bl 540920 │ │ │ │ + bl 540918 │ │ │ │ ldr r8, [pc, #300] @ 31c40c │ │ │ │ ldr sl, [pc, #300] @ 31c410 │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -323022,24 +323022,24 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 3ff174 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 31c334 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 520268 │ │ │ │ + bl 520260 │ │ │ │ cmp r9, fp │ │ │ │ add fp, fp, #1 │ │ │ │ bne 31c2f0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -323050,41 +323050,41 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ 31c418 │ │ │ │ rsb r3, r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r1, [pc, #88] @ 31c41c │ │ │ │ ldr r0, [pc, #88] @ 31c420 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r3, r7, #288 @ 0x120 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 540920 │ │ │ │ - rsbeq ip, r2, r8, lsl #6 │ │ │ │ - strheq sp, [pc], #-148 @ │ │ │ │ - subseq fp, r0, r4, lsr #2 │ │ │ │ - subeq ip, lr, r8, ror #18 │ │ │ │ - subseq r8, r6, r8, asr #7 │ │ │ │ - subseq r7, r2, ip, asr r8 │ │ │ │ + b 540918 │ │ │ │ + strdeq ip, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + subeq sp, pc, r4, lsr #19 │ │ │ │ + subseq fp, r0, r4, lsl r1 │ │ │ │ + subeq ip, lr, r8, asr r9 │ │ │ │ + ldrheq r8, [r6], #-56 @ 0xffffffc8 │ │ │ │ + subseq r7, r2, ip, asr #16 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq ip, r2, ip, ror #4 │ │ │ │ - subseq fp, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x0050b098 │ │ │ │ - strheq ip, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq fp, r0, ip │ │ │ │ - subseq sl, r0, r8, ror #31 │ │ │ │ - subseq sl, r0, ip, ror pc │ │ │ │ - ldrsheq sl, [r0], #-208 @ 0xffffff30 │ │ │ │ - subseq r2, r9, r4, lsl #31 │ │ │ │ + rsbeq ip, r2, ip, asr r2 │ │ │ │ + ldrheq fp, [r0], #-4 │ │ │ │ + subseq fp, r0, r8, lsl #1 │ │ │ │ + rsbeq ip, r2, r8, lsr #3 │ │ │ │ + ldrsheq sl, [r0], #-252 @ 0xffffff04 │ │ │ │ + ldrsbeq sl, [r0], #-248 @ 0xffffff08 │ │ │ │ + subseq sl, r0, ip, ror #30 │ │ │ │ + subseq sl, r0, r0, ror #27 │ │ │ │ + subseq r2, r9, r4, ror pc │ │ │ │ │ │ │ │ 0031c424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #424] @ 31c5e4 │ │ │ │ @@ -323101,52 +323101,52 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r1, [pc, #360] @ 31c5f4 │ │ │ │ add ip, r8, #272 @ 0x110 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #352] @ 31c5f8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr sl, [pc, #340] @ 31c5fc │ │ │ │ ldr r2, [pc, #340] @ 31c600 │ │ │ │ add ip, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 589338 │ │ │ │ + bl 588e2c │ │ │ │ + bl 589330 │ │ │ │ add ip, r8, #324 @ 0x144 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #276] @ 31c604 │ │ │ │ ldr r1, [pc, #276] @ 31c608 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r8, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r8, #0 │ │ │ │ add r1, r4, r5, lsl #1 │ │ │ │ ble 31c560 │ │ │ │ add fp, r0, #4544 @ 0x11c0 │ │ │ │ add fp, fp, #12 │ │ │ │ mov r4, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -323191,29 +323191,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 31c61c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r2, #612 @ 0x264 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq ip, r2, ip, asr r0 │ │ │ │ - subeq ip, lr, r4, ror #13 │ │ │ │ + rsbeq ip, r2, ip, asr #32 │ │ │ │ + ldrdeq ip, [lr], #-100 @ 0xffffff9c │ │ │ │ rsbeq lr, lr, r0, lsr #31 │ │ │ │ - subseq r8, r6, r8, lsr r1 │ │ │ │ - subseq r7, r2, ip, asr #11 │ │ │ │ + subseq r8, r6, r8, lsr #2 │ │ │ │ + ldrheq r7, [r2], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subseq sl, r0, ip, ror #28 │ │ │ │ - subseq sl, r0, r4, asr #28 │ │ │ │ - ldrsbeq sl, [r0], #-212 @ 0xffffff2c │ │ │ │ - subeq sp, pc, r0, ror r6 @ │ │ │ │ + subseq sl, r0, ip, asr lr │ │ │ │ + subseq sl, r0, r4, lsr lr │ │ │ │ + subseq sl, r0, r4, asr #27 │ │ │ │ + subeq sp, pc, r0, ror #12 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq sl, r0, ip, lsr #27 │ │ │ │ - rsbeq fp, r2, ip, asr #29 │ │ │ │ - subseq sl, r0, r4, ror #23 │ │ │ │ - subseq r2, r9, r8, ror sp │ │ │ │ + @ instruction: 0x0050ad9c │ │ │ │ + strheq fp, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsbeq sl, [r0], #-180 @ 0xffffff4c │ │ │ │ + subseq r2, r9, r8, ror #26 │ │ │ │ │ │ │ │ 0031c620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -323268,55 +323268,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r1, [pc, #1952] @ 31ceb8 │ │ │ │ add ip, r4, #272 @ 0x110 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #1944] @ 31cebc │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r8, [pc, #1932] @ 31cec0 │ │ │ │ ldr r7, [pc, #1932] @ 31cec4 │ │ │ │ add ip, r4, #276 @ 0x114 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 588e34 │ │ │ │ - bl 589338 │ │ │ │ + bl 588e2c │ │ │ │ + bl 589330 │ │ │ │ add ip, r4, #324 @ 0x144 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #1868] @ 31cec8 │ │ │ │ ldr r1, [pc, #1868] @ 31cecc │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #27 │ │ │ │ add r7, r6, sl, lsl #1 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #28] │ │ │ │ lsl r4, sl, #1 │ │ │ │ sub r7, r7, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ cmp r6, #0 │ │ │ │ addne r4, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ beq 31ce88 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -323351,64 +323351,64 @@ │ │ │ │ ldr r1, [pc, #1688] @ 31ced8 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #27 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #1660] @ 31cedc │ │ │ │ ldr r1, [pc, #1660] @ 31cee0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r1, [pc, #1620] @ 31cee4 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #1564] @ 31cebc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ b 31c8c0 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq 31c960 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5201e8 │ │ │ │ + bl 5201e0 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31c8b4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1548] @ 31cee8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31c908 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 520268 │ │ │ │ + bl 520260 │ │ │ │ cmp r7, r6 │ │ │ │ bne 31c8f4 │ │ │ │ rsb r9, r4, #0 │ │ │ │ ldr r0, [pc, #1496] @ 31ceec │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r2, [pc, #1484] @ 31cef0 │ │ │ │ ldr r3, [pc, #1404] @ 31cea4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -323418,15 +323418,15 @@ │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 53c578 │ │ │ │ + bl 53c570 │ │ │ │ ldr r3, [pc, #1416] @ 31cef4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #276 @ 0x114 │ │ │ │ ldr r3, [pc, #1404] @ 31cef8 │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -323457,15 +323457,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls 31ca9c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r8, #224] @ 0xe0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, fp, r1 │ │ │ │ bl 3fef90 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31c9d8 │ │ │ │ rsb r9, r0, #0 │ │ │ │ @@ -323475,16 +323475,16 @@ │ │ │ │ mov r6, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 7cbfa8 │ │ │ │ - bl 540920 │ │ │ │ + bl 7cbfa0 │ │ │ │ + bl 540918 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 415384 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -323493,26 +323493,26 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 31c178 │ │ │ │ cmp r7, r6 │ │ │ │ ldrgt r5, [sp, #12] │ │ │ │ ble 31c90c │ │ │ │ mov r0, r5 │ │ │ │ add r6, r6, #1 │ │ │ │ - bl 520268 │ │ │ │ + bl 520260 │ │ │ │ cmp r7, r6 │ │ │ │ bgt 31ca84 │ │ │ │ b 31c90c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 31c998 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 540920 │ │ │ │ + bl 540918 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -323626,46 +323626,46 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r6, [pc, #636] @ 31cf18 │ │ │ │ mov r3, #27 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #624] @ 31cf1c │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r1, [pc, #588] @ 31cf20 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #480] @ 31cebc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 53c578 │ │ │ │ - bl 540920 │ │ │ │ + bl 588e2c │ │ │ │ + bl 53c570 │ │ │ │ + bl 540918 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31cd38 │ │ │ │ ldr r0, [pc, #524] @ 31cf24 │ │ │ │ rsb r1, r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ bl 31c178 │ │ │ │ b 31c91c │ │ │ │ mov r4, #0 │ │ │ │ @@ -323696,15 +323696,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ sub r1, r1, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ beq 31ce7c │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 51be10 │ │ │ │ + bl 51be08 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31cd98 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 417140 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31cd98 │ │ │ │ @@ -323717,26 +323717,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r6, #616] @ 0x268 │ │ │ │ - bl 7e0c40 │ │ │ │ + bl 7e0c38 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r3, [r6, #616] @ 0x268 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ beq 31ce70 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 51be10 │ │ │ │ + bl 51be08 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ce58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 417140 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31cd40 │ │ │ │ @@ -323751,55 +323751,55 @@ │ │ │ │ b 31cb48 │ │ │ │ ldr r0, [r6, #620] @ 0x26c │ │ │ │ ldr r2, [r0] │ │ │ │ b 31cd68 │ │ │ │ ldr r0, [pc, #164] @ 31cf34 │ │ │ │ mvn r4, #37 @ 0x25 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 31c91c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, lr, r8, asr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq fp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - subeq ip, lr, r4, asr r4 │ │ │ │ + rsbeq fp, r2, r0, asr #27 │ │ │ │ + subeq ip, lr, r4, asr #8 │ │ │ │ rsbeq lr, lr, r0, lsl sp │ │ │ │ - subseq r7, r6, ip, lsr #29 │ │ │ │ - subseq r7, r2, r0, asr #6 │ │ │ │ + @ instruction: 0x00567e9c │ │ │ │ + subseq r7, r2, r0, lsr r3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrheq sl, [r0], #-184 @ 0xffffff48 │ │ │ │ - subseq sl, r0, r0, ror #23 │ │ │ │ - subseq sl, r0, r4, asr #22 │ │ │ │ - ldrdeq sp, [pc], #-52 @ │ │ │ │ - rsbeq fp, r2, r8, ror #24 │ │ │ │ - @ instruction: 0x0050aa90 │ │ │ │ - subeq sp, pc, r0, lsr #6 │ │ │ │ - ldrdeq ip, [lr], #-40 @ 0xffffffd8 │ │ │ │ - subseq r7, r6, r4, lsr sp │ │ │ │ - subseq r7, r2, r4, asr #3 │ │ │ │ - subseq sl, r0, ip, asr #21 │ │ │ │ - ldrsheq sl, [r0], #-164 @ 0xffffff5c │ │ │ │ + subseq sl, r0, r8, lsr #23 │ │ │ │ + ldrsbeq sl, [r0], #-176 @ 0xffffff50 │ │ │ │ + subseq sl, r0, r4, lsr fp │ │ │ │ + subeq sp, pc, r4, asr #7 │ │ │ │ + rsbeq fp, r2, r8, asr ip │ │ │ │ + subseq sl, r0, r0, lsl #21 │ │ │ │ + subeq sp, pc, r0, lsl r3 @ │ │ │ │ + subeq ip, lr, r8, asr #5 │ │ │ │ + subseq r7, r6, r4, lsr #26 │ │ │ │ + ldrheq r7, [r2], #-20 @ 0xffffffec │ │ │ │ + ldrheq sl, [r0], #-172 @ 0xffffff54 │ │ │ │ + subseq sl, r0, r4, ror #21 │ │ │ │ ldrdeq lr, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq fp, r2, ip, lsr #22 │ │ │ │ - subseq sl, r0, r8, ror r9 │ │ │ │ - subseq sl, r0, r8, asr #18 │ │ │ │ - subseq sl, r0, r4, lsr #19 │ │ │ │ + rsbeq fp, r2, ip, lsl fp │ │ │ │ + subseq sl, r0, r8, ror #18 │ │ │ │ + subseq sl, r0, r8, lsr r9 │ │ │ │ + @ instruction: 0x0050a994 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrsheq sl, [r0], #-104 @ 0xffffff98 │ │ │ │ - rsbeq fp, r2, r0, lsr #16 │ │ │ │ - subseq sl, r0, r8, asr #12 │ │ │ │ - ldrdeq ip, [pc], #-232 @ │ │ │ │ - subeq fp, lr, ip, lsl #29 │ │ │ │ - subseq r7, r6, ip, ror #17 │ │ │ │ - subseq r6, r2, r8, lsl #27 │ │ │ │ - subseq sl, r0, r4, lsl r7 │ │ │ │ - strheq fp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - subseq sl, r0, ip, asr #7 │ │ │ │ - subseq sl, r0, r4, ror #12 │ │ │ │ - subseq sl, r0, ip, ror #9 │ │ │ │ + subseq sl, r0, r8, ror #13 │ │ │ │ + rsbeq fp, r2, r0, lsl r8 │ │ │ │ + subseq sl, r0, r8, lsr r6 │ │ │ │ + subeq ip, pc, r8, asr #29 │ │ │ │ + subeq fp, lr, ip, ror lr │ │ │ │ + ldrsbeq r7, [r6], #-140 @ 0xffffff74 │ │ │ │ + subseq r6, r2, r8, ror sp │ │ │ │ + subseq sl, r0, r4, lsl #14 │ │ │ │ + rsbeq fp, r2, r4, lsr #13 │ │ │ │ + ldrheq sl, [r0], #-60 @ 0xffffffc4 │ │ │ │ + subseq sl, r0, r4, asr r6 │ │ │ │ + ldrsbeq sl, [r0], #-76 @ 0xffffffb4 │ │ │ │ │ │ │ │ 0031cf38 : │ │ │ │ ldr r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31cf4c │ │ │ │ bx r3 │ │ │ │ @@ -323891,20 +323891,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq lr, lr, r0, lsl #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq lr, [lr], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq fp, r2, r0, lsr r4 │ │ │ │ - subseq sl, r0, r8, asr #2 │ │ │ │ - ldrsbeq r2, [r9], #-44 @ 0xffffffd4 │ │ │ │ - rsbeq fp, r2, r8, lsl #8 │ │ │ │ - subseq sl, r0, ip, lsl r1 │ │ │ │ - subseq sl, r0, r0, asr #7 │ │ │ │ + rsbeq fp, r2, r0, lsr #8 │ │ │ │ + subseq sl, r0, r8, lsr r1 │ │ │ │ + subseq r2, r9, ip, asr #5 │ │ │ │ + strdeq fp, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + subseq sl, r0, ip, lsl #2 │ │ │ │ + ldrheq sl, [r0], #-48 @ 0xffffffd0 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ │ │ │ │ 0031d0d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -323977,15 +323977,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bge 31d188 │ │ │ │ bl 1e196c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r6, r0, #0 │ │ │ │ ldr r0, [pc, #172] @ 31d2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r3, [r4, #620] @ 0x26c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #3 │ │ │ │ beq 31d230 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -324020,22 +324020,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq lr, lr, r0, lsl r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, lr, r8, ror #4 │ │ │ │ - subseq sl, r0, r8, ror #4 │ │ │ │ - rsbeq fp, r2, ip, lsr r2 │ │ │ │ - subseq r9, r0, r0, asr pc │ │ │ │ - subseq sl, r0, r8, ror #3 │ │ │ │ + subseq sl, r0, r8, asr r2 │ │ │ │ + rsbeq fp, r2, ip, lsr #4 │ │ │ │ + subseq r9, r0, r0, asr #30 │ │ │ │ + ldrsbeq sl, [r0], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - rsbeq fp, r2, ip, lsl #4 │ │ │ │ - subseq r9, r0, r0, lsr #30 │ │ │ │ - subseq sl, r0, r4, asr #3 │ │ │ │ + strdeq fp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq r9, r0, r0, lsl pc │ │ │ │ + ldrheq sl, [r0], #-20 @ 0xffffffec │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 0031d2d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -324046,25 +324046,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 31d338 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq sl, [r0], #-16 │ │ │ │ - rsbeq fp, r2, r0, asr r3 │ │ │ │ - subseq sl, r0, r4, lsl #3 │ │ │ │ + subseq sl, r0, r0, lsr #3 │ │ │ │ + rsbeq fp, r2, r0, asr #6 │ │ │ │ + subseq sl, r0, r4, ror r1 │ │ │ │ │ │ │ │ 0031d33c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 31d39c │ │ │ │ @@ -324075,25 +324075,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #29 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq fp, r2, r8, ror #5 │ │ │ │ - subseq sl, r0, r8, asr #2 │ │ │ │ - subseq sl, r0, r0, lsr #2 │ │ │ │ + ldrdeq fp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq sl, r0, r8, lsr r1 │ │ │ │ + subseq sl, r0, r0, lsl r1 │ │ │ │ │ │ │ │ 0031d3a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ 31d408 │ │ │ │ @@ -324104,25 +324104,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, #44 @ 0x2c │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq fp, r2, r0, lsl #5 │ │ │ │ - subseq sl, r0, r0, ror #1 │ │ │ │ - ldrheq sl, [r0], #-4 │ │ │ │ + rsbeq fp, r2, r0, ror r2 │ │ │ │ + ldrsbeq sl, [r0], #-0 │ │ │ │ + subseq sl, r0, r4, lsr #1 │ │ │ │ │ │ │ │ 0031d414 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ 31d474 │ │ │ │ @@ -324133,25 +324133,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq fp, r2, r4, lsl r2 │ │ │ │ - subseq sl, r0, r4, ror r0 │ │ │ │ - subseq sl, r0, r8, asr #32 │ │ │ │ + rsbeq fp, r2, r4, lsl #4 │ │ │ │ + subseq sl, r0, r4, rrx │ │ │ │ + subseq sl, r0, r8, lsr r0 │ │ │ │ │ │ │ │ 0031d480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #228] @ 31d57c │ │ │ │ @@ -324163,42 +324163,42 @@ │ │ │ │ ldr r1, [pc, #212] @ 31d584 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 31d2d4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4338 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31d534 │ │ │ │ ldr r1, [pc, #144] @ 31d588 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #128] @ 31d58c │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #112] @ 31d590 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ mov r0, r5 │ │ │ │ - bl 793970 │ │ │ │ + bl 793968 │ │ │ │ ldr r2, [pc, #88] @ 31d594 │ │ │ │ ldr r3, [pc, #64] @ 31d580 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -324211,18 +324211,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, lr, r8, asr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r2, [r7], #-216 @ 0xffffff28 │ │ │ │ - subseq r9, r0, r8, asr #31 │ │ │ │ - subseq r9, r0, r0, asr #31 │ │ │ │ + subseq r2, r7, r8, asr #27 │ │ │ │ ldrheq r9, [r0], #-248 @ 0xffffff08 │ │ │ │ + ldrheq r9, [r0], #-240 @ 0xffffff10 │ │ │ │ + subseq r9, r0, r8, lsr #31 │ │ │ │ rsbeq sp, lr, r0, asr #29 │ │ │ │ │ │ │ │ 0031d598 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -324235,15 +324235,15 @@ │ │ │ │ ldr r1, [pc, #412] @ 31d764 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 31d33c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -324266,19 +324266,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #280] @ 31d76c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #268] @ 31d770 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31d74c │ │ │ │ ldr r9, [pc, #248] @ 31d774 │ │ │ │ ldr r8, [pc, #248] @ 31d778 │ │ │ │ ldr r7, [pc, #248] @ 31d77c │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -324293,15 +324293,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 31d784 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #204] @ 31d788 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 31d74c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -324328,34 +324328,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 31d798 │ │ │ │ add r1, pc, r1 │ │ │ │ b 31d6b0 │ │ │ │ ldr r0, [pc, #84] @ 31d79c │ │ │ │ add r0, pc, r0 │ │ │ │ b 31d714 │ │ │ │ mov r0, r6 │ │ │ │ - bl 793a28 │ │ │ │ + bl 793a20 │ │ │ │ b 31d608 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, lr, r0, asr #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, r7, r0, asr #25 │ │ │ │ + ldrheq r2, [r7], #-192 @ 0xffffff40 │ │ │ │ rsbeq sp, lr, ip, ror #27 │ │ │ │ - subseq r9, r0, ip, lsr #29 │ │ │ │ - subseq r9, r0, r0, asr #29 │ │ │ │ - subseq r9, r0, r4, ror #28 │ │ │ │ - subseq r0, r3, ip, asr fp │ │ │ │ - subseq r0, r9, ip, lsl #4 │ │ │ │ - subseq r5, sp, r0, ror #15 │ │ │ │ - subseq r9, r0, ip, asr #28 │ │ │ │ - subseq r9, r0, ip, lsl #29 │ │ │ │ + @ instruction: 0x00509e9c │ │ │ │ + ldrheq r9, [r0], #-224 @ 0xffffff20 │ │ │ │ + subseq r9, r0, r4, asr lr │ │ │ │ + subseq r0, r3, ip, asr #22 │ │ │ │ + ldrsheq r0, [r9], #-28 @ 0xffffffe4 │ │ │ │ + ldrsbeq r5, [sp], #-112 @ 0xffffff90 │ │ │ │ + subseq r9, r0, ip, lsr lr │ │ │ │ + subseq r9, r0, ip, ror lr │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - subseq r9, r0, r0, ror #27 │ │ │ │ - subseq r9, r0, r8, asr #27 │ │ │ │ - subseq r9, r0, r4, asr #27 │ │ │ │ - subseq r9, r0, r8, lsr #27 │ │ │ │ + ldrsbeq r9, [r0], #-208 @ 0xffffff30 │ │ │ │ + ldrheq r9, [r0], #-216 @ 0xffffff28 │ │ │ │ + ldrheq r9, [r0], #-212 @ 0xffffff2c │ │ │ │ + @ instruction: 0x00509d98 │ │ │ │ │ │ │ │ 0031d7a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1560] @ 31ddd0 │ │ │ │ @@ -324367,22 +324367,22 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #1516] @ 31dddc │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #24 │ │ │ │ adds r1, r0, #1 │ │ │ │ movne r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -324409,15 +324409,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1372] @ 31dde4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31dd48 │ │ │ │ ldr r3, [pc, #1352] @ 31dde8 │ │ │ │ ldr sl, [pc, #1352] @ 31ddec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #1344] @ 31ddf0 │ │ │ │ @@ -324425,15 +324425,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ b 31db10 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31db48 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31db88 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -324450,15 +324450,15 @@ │ │ │ │ beq 31dd7c │ │ │ │ ldr r3, [pc, #1236] @ 31ddf4 │ │ │ │ cmp r2, r3 │ │ │ │ bne 31dd68 │ │ │ │ ldr r1, [pc, #1228] @ 31ddf8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq 31d9a8 │ │ │ │ ldr fp, [pc, #1204] @ 31ddfc │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -324472,22 +324472,22 @@ │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ddb8 │ │ │ │ ldr r1, [pc, #1152] @ 31de00 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31d9a8 │ │ │ │ ldr r1, [pc, #1124] @ 31de04 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31da1c │ │ │ │ ldr fp, [pc, #1100] @ 31de08 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -324501,144 +324501,144 @@ │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31dda4 │ │ │ │ ldr r1, [pc, #1048] @ 31de0c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r2, [r9, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31da1c │ │ │ │ ldr r1, [pc, #1020] @ 31de10 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dc58 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dc98 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31da50 │ │ │ │ ldr r1, [pc, #972] @ 31de14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31da74 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31da74 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31daf4 │ │ │ │ ldr r1, [pc, #924] @ 31de18 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dab4 │ │ │ │ ldrh r3, [r7, #30] │ │ │ │ ldr r1, [pc, #896] @ 31de1c │ │ │ │ lsr r2, r3, #8 │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dad4 │ │ │ │ ldr r1, [pc, #856] @ 31de20 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31daf4 │ │ │ │ ldr r1, [pc, #828] @ 31de24 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #812] @ 31de28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 31dd44 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ ldm r4, {r2, r3} │ │ │ │ bne 31d8c0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d8dc │ │ │ │ ldr r1, [pc, #732] @ 31de2c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d8dc │ │ │ │ ldr r1, [pc, #704] @ 31de30 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d8e8 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ ldr r1, [pc, #672] @ 31de34 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r9, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d8e8 │ │ │ │ ldr r1, [pc, #640] @ 31de38 │ │ │ │ ldrh r2, [r9, #18] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d8f4 │ │ │ │ ldr r1, [pc, #612] @ 31de3c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d8f4 │ │ │ │ ldr r1, [pc, #584] @ 31de40 │ │ │ │ ldr r2, [r9, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31d8f4 │ │ │ │ ldr r1, [pc, #564] @ 31de44 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31d9ec │ │ │ │ @@ -324648,47 +324648,47 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31d9ec │ │ │ │ ldr r1, [pc, #516] @ 31de48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31da28 │ │ │ │ ldr r1, [pc, #492] @ 31de4c │ │ │ │ ldrb r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r9, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31da28 │ │ │ │ ldr r1, [pc, #464] @ 31de50 │ │ │ │ ldrb r2, [r9, #29] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq 31da34 │ │ │ │ ldr r1, [pc, #436] @ 31de54 │ │ │ │ ldrb r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r9, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31da34 │ │ │ │ ldr r1, [pc, #408] @ 31de58 │ │ │ │ ldrb r2, [r9, #31] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31da34 │ │ │ │ ldr r1, [pc, #388] @ 31de5c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31d978 │ │ │ │ @@ -324698,107 +324698,107 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 1e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31d978 │ │ │ │ ldr r1, [pc, #340] @ 31de60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31d9a8 │ │ │ │ ldr r3, [pc, #324] @ 31de64 │ │ │ │ cmp r2, r3 │ │ │ │ beq 31dd90 │ │ │ │ add r3, r3, #195 @ 0xc3 │ │ │ │ cmp r2, r3 │ │ │ │ bne 31dd68 │ │ │ │ ldr r1, [pc, #304] @ 31de68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31d934 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 793bf4 │ │ │ │ + bl 793bec │ │ │ │ b 31d83c │ │ │ │ ldr r1, [pc, #272] @ 31de6c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31d934 │ │ │ │ ldr r1, [pc, #256] @ 31de70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31d934 │ │ │ │ ldr r1, [pc, #240] @ 31de74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31d934 │ │ │ │ ldr r1, [pc, #224] @ 31de78 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31d934 │ │ │ │ ldr r1, [pc, #208] @ 31de7c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31da1c │ │ │ │ ldr r1, [pc, #192] @ 31de80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31d9a8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, lr, r4, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrheq r2, [r7], #-172 @ 0xffffff54 │ │ │ │ - subseq r9, r0, r0, ror sp │ │ │ │ + subseq r2, r7, ip, lsr #21 │ │ │ │ + subseq r9, r0, r0, ror #26 │ │ │ │ strheq sp, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - subseq r9, r0, r4, ror #25 │ │ │ │ - subseq r9, r0, r8, lsl #26 │ │ │ │ + ldrsbeq r9, [r0], #-196 @ 0xffffff3c │ │ │ │ + ldrsheq r9, [r0], #-200 @ 0xffffff38 │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - subseq r9, r0, r4, ror #25 │ │ │ │ - andeq r0, r0, r6, lsl #16 │ │ │ │ - subseq r9, r0, r0, lsr #25 │ │ │ │ - ldrheq r9, [r0], #-200 @ 0xffffff38 │ │ │ │ ldrsbeq r9, [r0], #-196 @ 0xffffff3c │ │ │ │ - subseq r1, r6, r8, ror sl │ │ │ │ - subseq r9, r0, r4, asr #24 │ │ │ │ - @ instruction: 0x00509c94 │ │ │ │ - subseq r1, r6, r4, lsl #20 │ │ │ │ - subseq r9, r0, r0, asr #24 │ │ │ │ - subseq r9, r0, r8, lsr #24 │ │ │ │ - subseq r9, r0, r8, lsl #24 │ │ │ │ - ldrsheq r9, [r0], #-184 @ 0xffffff48 │ │ │ │ - subseq r9, r0, ip, ror #23 │ │ │ │ - subseq pc, ip, r0, lsl #12 │ │ │ │ + andeq r0, r0, r6, lsl #16 │ │ │ │ @ instruction: 0x00509c90 │ │ │ │ - subseq r9, r0, r8, asr #20 │ │ │ │ - subseq r9, r0, ip, lsl #24 │ │ │ │ - subseq r9, r0, r0, lsl #20 │ │ │ │ - subseq r9, r0, r8, ror #19 │ │ │ │ - subseq r9, r0, r0, asr #19 │ │ │ │ - subseq r9, r0, ip, lsl sl │ │ │ │ - subseq r9, r0, r0, lsr sl │ │ │ │ - subseq r9, r0, r0, lsr sl │ │ │ │ - subseq r9, r0, r8, lsr r9 │ │ │ │ - ldrsheq r9, [r0], #-156 @ 0xffffff64 │ │ │ │ - ldrsheq r9, [r0], #-136 @ 0xffffff78 │ │ │ │ - subseq r9, r0, r4, asr r9 │ │ │ │ - subseq r9, r0, r4, lsr r9 │ │ │ │ + subseq r9, r0, r8, lsr #25 │ │ │ │ + subseq r9, r0, r4, asr #25 │ │ │ │ + subseq r1, r6, r8, ror #20 │ │ │ │ + subseq r9, r0, r4, lsr ip │ │ │ │ + subseq r9, r0, r4, lsl #25 │ │ │ │ + ldrsheq r1, [r6], #-148 @ 0xffffff6c │ │ │ │ + subseq r9, r0, r0, lsr ip │ │ │ │ + subseq r9, r0, r8, lsl ip │ │ │ │ + ldrsheq r9, [r0], #-184 @ 0xffffff48 │ │ │ │ + subseq r9, r0, r8, ror #23 │ │ │ │ + ldrsbeq r9, [r0], #-188 @ 0xffffff44 │ │ │ │ + ldrsheq pc, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq r9, r0, r0, lsl #25 │ │ │ │ + subseq r9, r0, r8, lsr sl │ │ │ │ + ldrsheq r9, [r0], #-188 @ 0xffffff44 │ │ │ │ + ldrsheq r9, [r0], #-144 @ 0xffffff70 │ │ │ │ + ldrsbeq r9, [r0], #-152 @ 0xffffff68 │ │ │ │ + ldrheq r9, [r0], #-144 @ 0xffffff70 │ │ │ │ + subseq r9, r0, ip, lsl #20 │ │ │ │ + subseq r9, r0, r0, lsr #20 │ │ │ │ + subseq r9, r0, r0, lsr #20 │ │ │ │ + subseq r9, r0, r8, lsr #18 │ │ │ │ + subseq r9, r0, ip, ror #19 │ │ │ │ + subseq r9, r0, r8, ror #17 │ │ │ │ + subseq r9, r0, r4, asr #18 │ │ │ │ + subseq r9, r0, r4, lsr #18 │ │ │ │ andeq r8, r0, r9, lsl #16 │ │ │ │ - subseq r9, r0, ip, lsr #17 │ │ │ │ - subseq r9, r0, r8, ror r8 │ │ │ │ - subseq r9, r0, ip, ror r8 │ │ │ │ - subeq r4, pc, r0, lsr #4 │ │ │ │ + @ instruction: 0x0050989c │ │ │ │ + subseq r9, r0, r8, ror #16 │ │ │ │ + subseq r9, r0, ip, ror #16 │ │ │ │ + subeq r4, pc, r0, lsl r2 @ │ │ │ │ + subseq r9, r0, r4, lsr r8 │ │ │ │ + subseq r9, r0, r0, lsr #17 │ │ │ │ subseq r9, r0, r4, asr #16 │ │ │ │ - ldrheq r9, [r0], #-128 @ 0xffffff80 │ │ │ │ - subseq r9, r0, r4, asr r8 │ │ │ │ │ │ │ │ 0031de84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #1100] @ 31e2e8 │ │ │ │ @@ -324810,22 +324810,22 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ ldr r1, [pc, #1056] @ 31e2f4 │ │ │ │ mov r2, #9 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, sp │ │ │ │ and r2, r0, #255 @ 0xff │ │ │ │ subs r1, r2, #9 │ │ │ │ movne r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -324852,27 +324852,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #912] @ 31e2fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ cmp r8, #0 │ │ │ │ beq 31e0fc │ │ │ │ ldr r9, [pc, #892] @ 31e300 │ │ │ │ ldr r7, [pc, #892] @ 31e304 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e15c │ │ │ │ ldr r2, [pc, #848] @ 31e308 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ @@ -324881,53 +324881,53 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #820] @ 31e30c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #816] @ 31e310 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e168 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e188 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e1a8 │ │ │ │ ldr r1, [pc, #768] @ 31e314 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e034 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne 31e288 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e250 │ │ │ │ ldr r1, [pc, #720] @ 31e318 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #704] @ 31e31c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e080 │ │ │ │ ldr r1, [pc, #680] @ 31e320 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e098 │ │ │ │ ldrb r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e274 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ @@ -324947,20 +324947,20 @@ │ │ │ │ bne 31e1c0 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e1e0 │ │ │ │ ldr r1, [pc, #572] @ 31e324 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 31df90 │ │ │ │ mov r0, r8 │ │ │ │ - bl 793cac │ │ │ │ + bl 793ca4 │ │ │ │ b 31df20 │ │ │ │ ldr r2, [pc, #536] @ 31e328 │ │ │ │ add r2, pc, r2 │ │ │ │ b 31dfd8 │ │ │ │ ldr r2, [pc, #528] @ 31e32c │ │ │ │ add r2, pc, r2 │ │ │ │ b 31dfd8 │ │ │ │ @@ -324982,143 +324982,143 @@ │ │ │ │ ldr r2, [pc, #480] @ 31e344 │ │ │ │ add r2, pc, r2 │ │ │ │ b 31dfd8 │ │ │ │ ldr r1, [pc, #472] @ 31e348 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e000 │ │ │ │ ldr r1, [pc, #444] @ 31e34c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e00c │ │ │ │ ldr r1, [pc, #416] @ 31e350 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31e00c │ │ │ │ ldr r1, [pc, #396] @ 31e354 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e0e0 │ │ │ │ ldr r1, [pc, #368] @ 31e358 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ beq 31e23c │ │ │ │ ldr sl, [pc, #344] @ 31e35c │ │ │ │ add sl, pc, sl │ │ │ │ b 31e220 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 31e23c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e208 │ │ │ │ ldr r1, [pc, #284] @ 31e360 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31e0e0 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e080 │ │ │ │ ldr r1, [pc, #256] @ 31e364 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b 31e070 │ │ │ │ ldr r1, [pc, #236] @ 31e368 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31e098 │ │ │ │ ldr r1, [pc, #220] @ 31e36c │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 31e054 │ │ │ │ b 31e064 │ │ │ │ ldr r1, [pc, #184] @ 31e370 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31e0b0 │ │ │ │ ldr r1, [pc, #168] @ 31e374 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 31e0c8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #148] @ 31e378 │ │ │ │ add r2, pc, r2 │ │ │ │ b 31dfd8 │ │ │ │ rsbeq sp, lr, r0, ror #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r2, [r7], #-56 @ 0xffffffc8 │ │ │ │ - subseq r3, r2, r8, asr r6 │ │ │ │ + subseq r2, r7, r8, asr #7 │ │ │ │ + subseq r3, r2, r8, asr #12 │ │ │ │ ldrdeq sp, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsheq r9, [r0], #-112 @ 0xffffff90 │ │ │ │ - ldrsheq r9, [r0], #-116 @ 0xffffff8c │ │ │ │ - subseq fp, r7, r8, asr r6 │ │ │ │ - rsbeq sl, r2, r3, lsl #14 │ │ │ │ - subseq r9, r0, r0, lsl r7 │ │ │ │ - subseq r9, r0, r0, lsr #15 │ │ │ │ - subseq r9, r0, r4, lsl #15 │ │ │ │ - subseq lr, r4, ip, ror #25 │ │ │ │ - ldrsheq r9, [r0], #-88 @ 0xffffffa8 │ │ │ │ - subseq r9, r0, r0, lsl r6 │ │ │ │ - subseq pc, ip, r4, lsl r0 @ │ │ │ │ - subseq r9, r0, r4, asr #12 │ │ │ │ - subseq r9, r0, r0, lsr r6 │ │ │ │ - subseq r9, r0, r4, lsl r6 │ │ │ │ - ldrsheq r9, [r0], #-88 @ 0xffffffa8 │ │ │ │ - subseq r9, r0, r0, ror #11 │ │ │ │ - subseq r9, r0, r4, asr #11 │ │ │ │ - subseq r9, r0, ip, lsr #11 │ │ │ │ - @ instruction: 0x00509590 │ │ │ │ + subseq r9, r0, r0, ror #15 │ │ │ │ + subseq r9, r0, r4, ror #15 │ │ │ │ + subseq fp, r7, r8, asr #12 │ │ │ │ + strdeq sl, [r2], #-99 @ 0xffffff9d @ │ │ │ │ + subseq r9, r0, r0, lsl #14 │ │ │ │ + @ instruction: 0x00509790 │ │ │ │ + subseq r9, r0, r4, ror r7 │ │ │ │ + ldrsbeq lr, [r4], #-204 @ 0xffffff34 │ │ │ │ + subseq r9, r0, r8, ror #11 │ │ │ │ + subseq r9, r0, r0, lsl #12 │ │ │ │ + subseq pc, ip, r4 │ │ │ │ subseq r9, r0, r4, lsr r6 │ │ │ │ - subseq r9, r0, r0, asr r6 │ │ │ │ - ldrsbeq r9, [r0], #-92 @ 0xffffffa4 │ │ │ │ - subseq r9, r0, r4, lsl r6 │ │ │ │ + subseq r9, r0, r0, lsr #12 │ │ │ │ subseq r9, r0, r4, lsl #12 │ │ │ │ - subseq r9, r0, r8, ror r5 │ │ │ │ - subeq r9, pc, r0, asr r3 @ │ │ │ │ - ldrsbeq lr, [r4], #-160 @ 0xffffff60 │ │ │ │ - subseq r9, r0, r4, lsr r5 │ │ │ │ - subseq r9, r0, ip, lsl #10 │ │ │ │ - subseq r9, r0, r4, lsl #10 │ │ │ │ - subseq r9, r0, r4, lsl #10 │ │ │ │ - subseq lr, fp, ip, lsr lr │ │ │ │ + subseq r9, r0, r8, ror #11 │ │ │ │ + ldrsbeq r9, [r0], #-80 @ 0xffffffb0 │ │ │ │ + ldrheq r9, [r0], #-84 @ 0xffffffac │ │ │ │ + @ instruction: 0x0050959c │ │ │ │ + subseq r9, r0, r0, lsl #11 │ │ │ │ + subseq r9, r0, r4, lsr #12 │ │ │ │ + subseq r9, r0, r0, asr #12 │ │ │ │ + subseq r9, r0, ip, asr #11 │ │ │ │ + subseq r9, r0, r4, lsl #12 │ │ │ │ + ldrsheq r9, [r0], #-84 @ 0xffffffac │ │ │ │ + subseq r9, r0, r8, ror #10 │ │ │ │ + subeq r9, pc, r0, asr #6 │ │ │ │ + subseq lr, r4, r0, asr #21 │ │ │ │ + subseq r9, r0, r4, lsr #10 │ │ │ │ + ldrsheq r9, [r0], #-76 @ 0xffffffb4 │ │ │ │ + ldrsheq r9, [r0], #-68 @ 0xffffffbc │ │ │ │ + ldrsheq r9, [r0], #-68 @ 0xffffffbc │ │ │ │ + subseq lr, fp, ip, lsr #28 │ │ │ │ ldrb r3, [r1] │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r0] │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ orr r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0] │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ @@ -325163,29 +325163,29 @@ │ │ │ │ blt 31e464 │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ ands r3, r3, r2, lsr #1 │ │ │ │ bne 31e474 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq 31e43c │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -325285,15 +325285,15 @@ │ │ │ │ and ip, ip, #63 @ 0x3f │ │ │ │ strb r1, [r5, #-42] @ 0xffffffd6 │ │ │ │ ands r1, r1, r3, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str ip, [r5, #-52] @ 0xffffffcc │ │ │ │ beq 31e810 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r4, #1 │ │ │ │ ldr r2, [pc, #1252] @ 31eb18 │ │ │ │ ldr r3, [pc, #1232] @ 31eb08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -325408,43 +325408,43 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ ands r1, r0, r1 │ │ │ │ strb r0, [r5, #-142] @ 0xffffff72 │ │ │ │ str r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 31e620 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r4, #1 │ │ │ │ b 31e62c │ │ │ │ ldrb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ ldrb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ ldrb r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ orr r3, r3, #8 │ │ │ │ bic r2, r2, #16 │ │ │ │ orr r2, r2, #2 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ strb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ beq 31e880 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 31e62c │ │ │ │ ldrb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ ldrb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ ldrb r1, [r5, #-141] @ 0xffffff73 │ │ │ │ orr r2, r2, #8 │ │ │ │ bic r3, r3, #16 │ │ │ │ orr r3, r3, #2 │ │ │ │ ands r1, r2, r1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 31e848 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 31e62c │ │ │ │ tst r2, #16 │ │ │ │ lsr r2, r2, #5 │ │ │ │ orr r2, r2, ip, lsl #3 │ │ │ │ orrne r2, r2, #1073741824 @ 0x40000000 │ │ │ │ tst r3, #16 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -325622,15 +325622,15 @@ │ │ │ │ strh ip, [r3] │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh r2, [r3, #100] @ 0x64 │ │ │ │ strb r1, [r3, #102] @ 0x66 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ andeq r3, r0, r1, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ │ │ │ │ 0031eb6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -325752,15 +325752,15 @@ │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ beq 31ee5c │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 31ebe4 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ and r4, r7, #1 │ │ │ │ tst r3, #1 │ │ │ │ bne 31ee9c │ │ │ │ orrs r3, r4, #0 │ │ │ │ bne 31eda8 │ │ │ │ @@ -325815,15 +325815,15 @@ │ │ │ │ and r3, r3, #247 @ 0xf7 │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ bne 31ed5c │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 31ebe4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ ldrb r2, [r6] │ │ │ │ orr r3, r3, #32 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r6, #1] │ │ │ │ bne 31ecb0 │ │ │ │ @@ -325894,15 +325894,15 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ strb r2, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ beq 31f074 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 31ecd0 │ │ │ │ ldrb r5, [r6, #15] │ │ │ │ strb r3, [sp, #5] │ │ │ │ and r2, r5, #15 │ │ │ │ cmp r2, #8 │ │ │ │ movcc r4, r2 │ │ │ │ movcs r4, #8 │ │ │ │ @@ -325947,21 +325947,21 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1 │ │ │ │ strb r2, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ beq 31f080 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 31edc8 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 31ecd0 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 31edc8 │ │ │ │ lsl r3, r3, #13 │ │ │ │ orr r3, r3, r0, lsl #21 │ │ │ │ orr r3, r3, r1 │ │ │ │ ldrb r1, [r6, #18] │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, r1, lsl #5 │ │ │ │ @@ -325990,40 +325990,40 @@ │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 31ed2c │ │ │ │ ldrb r3, [r6, #2] │ │ │ │ ldrb r0, [r6, #1] │ │ │ │ ldrb r2, [r6, #3] │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #2] │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 31ee2c │ │ │ │ mov r4, r3 │ │ │ │ b 31ef30 │ │ │ │ mov r4, r2 │ │ │ │ b 31f004 │ │ │ │ mov r4, r2 │ │ │ │ b 31f0d0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, lr, r4, ror r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, lr, r0, lsl r8 │ │ │ │ - rsbeq r9, r2, ip, lsl #21 │ │ │ │ - rsbeq r9, r2, ip, lsr #21 │ │ │ │ + rsbeq r9, r2, ip, ror sl │ │ │ │ + @ instruction: 0x00629a9c │ │ │ │ strdhi r0, [r0], -r8 │ │ │ │ │ │ │ │ 0031f184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -326088,15 +326088,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldrb r4, [r0, #102] @ 0x66 │ │ │ │ strb r3, [r0, #102] @ 0x66 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ beq 31f298 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 31f1ec │ │ │ │ ldrb r4, [r0, #101] @ 0x65 │ │ │ │ b 31f1ec │ │ │ │ ldrb r4, [r0, #100] @ 0x64 │ │ │ │ b 31f1ec │ │ │ │ ldrb r4, [r0] │ │ │ │ b 31f1ec │ │ │ │ @@ -326117,16 +326117,16 @@ │ │ │ │ ldrb r3, [r0, #5] │ │ │ │ adds r3, r3, r2 │ │ │ │ subs r3, r3, #16 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ add r3, r0, r3 │ │ │ │ ldrb r4, [r3, #28] │ │ │ │ b 31f1ec │ │ │ │ - rsbeq r9, r2, r4, asr r5 │ │ │ │ - rsbeq r9, r2, ip, lsr r5 │ │ │ │ + rsbeq r9, r2, r4, asr #10 │ │ │ │ + rsbeq r9, r2, ip, lsr #10 │ │ │ │ │ │ │ │ 0031f314 : │ │ │ │ ldr r2, [pc, #92] @ 31f378 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ subs r0, r1, #0 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ @@ -326161,28 +326161,28 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [pc, #68] @ 31f3f8 │ │ │ │ ldr r3, [pc, #68] @ 31f3fc │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, r5 │ │ │ │ strh r2, [r4] │ │ │ │ strb r5, [r4, #2] │ │ │ │ strb r5, [r4, #6] │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ strh r3, [r4, #100] @ 0x64 │ │ │ │ strb r5, [r4, #102] @ 0x66 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -326195,15 +326195,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 31f430 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r8, fp, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #404] @ 31f5e0 │ │ │ │ ldr r9, [pc, #404] @ 31f5e4 │ │ │ │ @@ -326213,25 +326213,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, #0 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #2240 @ 0x8c0 │ │ │ │ ldr r0, [pc, #340] @ 31f5ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 584e44 │ │ │ │ + bl 584e3c │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #2432] @ 0x980 │ │ │ │ mov r0, r5 │ │ │ │ bl 31f384 │ │ │ │ ldr r1, [r4, #2444] @ 0x98c │ │ │ │ mov r0, r5 │ │ │ │ @@ -326247,38 +326247,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #240] @ 31f5f8 │ │ │ │ add sl, r4, #1904 @ 0x770 │ │ │ │ add sl, sl, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #200] @ 31f5fc │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #2080 @ 0x820 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529b0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ @@ -326295,32 +326295,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 31f600 │ │ │ │ add r3, r9, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subseq r8, r0, r8, asr r4 │ │ │ │ - rsbeq r9, r2, r8, lsl #6 │ │ │ │ - subseq r8, r0, ip, ror #8 │ │ │ │ + subseq r8, r0, r8, asr #8 │ │ │ │ + strdeq r9, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq r8, r0, ip, asr r4 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ rsbeq r8, fp, ip, lsl #25 │ │ │ │ - subseq r8, r0, r8, lsl r4 │ │ │ │ - subseq r8, r0, r0, lsl #8 │ │ │ │ - subseq r8, r0, r8, ror #7 │ │ │ │ - subseq r8, r0, r0, lsr r3 │ │ │ │ + subseq r8, r0, r8, lsl #8 │ │ │ │ + ldrsheq r8, [r0], #-48 @ 0xffffffd0 │ │ │ │ + ldrsbeq r8, [r0], #-56 @ 0xffffffc8 │ │ │ │ + subseq r8, r0, r0, lsr #6 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -326357,25 +326357,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 31f76c │ │ │ │ ldr r1, [pc, #200] @ 31f770 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #180] @ 31f774 │ │ │ │ ldr r1, [pc, #180] @ 31f778 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #148] @ 31f77c │ │ │ │ ldr r2, [pc, #148] @ 31f780 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #140] @ 31f784 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -326390,36 +326390,36 @@ │ │ │ │ ldr r1, [pc, #108] @ 31f790 │ │ │ │ add r2, pc, r2 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r9, [r2], #-4 @ │ │ │ │ - @ instruction: 0x004e9494 │ │ │ │ - ldrsheq r4, [r6], #-224 @ 0xffffff20 │ │ │ │ - subeq r5, pc, r4, asr #3 │ │ │ │ - subeq pc, lr, r4, asr #1 │ │ │ │ + rsbeq r9, r2, r4, asr #1 │ │ │ │ + subeq r9, lr, r4, lsl #9 │ │ │ │ + subseq r4, r6, r0, ror #29 │ │ │ │ + strheq r5, [pc], #-20 @ │ │ │ │ + strheq pc, [lr], #-4 @ │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ rsbeq r8, fp, r4, ror #20 │ │ │ │ strhi r1, [r6], #-232 @ 0xffffff18 │ │ │ │ - subseq r8, r0, r0, lsl r2 │ │ │ │ + subseq r8, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ sub r2, r2, #56 @ 0x38 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r0, #0 │ │ │ │ bne 31f7b8 │ │ │ │ ldr r3, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [r0, #2436] @ 0x984 │ │ │ │ @@ -326469,95 +326469,95 @@ │ │ │ │ ldr r1, [pc, #52] @ 31f894 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31eb30 │ │ │ │ - rsbeq r8, r2, r4, lsl #30 │ │ │ │ - subseq r8, r0, ip, asr #32 │ │ │ │ - subseq r8, r0, r4, rrx │ │ │ │ + strdeq r8, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + subseq r8, r0, ip, lsr r0 │ │ │ │ + subseq r8, r0, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 31f8f0 │ │ │ │ ldr r2, [pc, #64] @ 31f8f4 │ │ │ │ ldr r1, [pc, #64] @ 31f8f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 31f37c │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584f0c │ │ │ │ - rsbeq r8, r2, ip, lsr #29 │ │ │ │ - ldrsheq r7, [r0], #-244 @ 0xffffff0c │ │ │ │ - subseq r8, r0, ip │ │ │ │ + b 584f04 │ │ │ │ + @ instruction: 0x00628e9c │ │ │ │ + subseq r7, r0, r4, ror #31 │ │ │ │ + ldrsheq r7, [r0], #-252 @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 31f990 │ │ │ │ ldr r2, [pc, #124] @ 31f994 │ │ │ │ ldr r1, [pc, #124] @ 31f998 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [pc, #92] @ 31f99c │ │ │ │ ldr ip, [pc, #92] @ 31f9a0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [pc, #84] @ 31f9a4 │ │ │ │ ldr r1, [pc, #84] @ 31f9a8 │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr ip, [r4, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r0, #2432 @ 0x980 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58c9b0 │ │ │ │ + bl 58c9a8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r8, r2, r8, asr #28 │ │ │ │ - subseq r7, r0, ip, lsl #31 │ │ │ │ - subseq r7, r0, r4, lsr #31 │ │ │ │ + rsbeq r8, r2, r8, lsr lr │ │ │ │ + subseq r7, r0, ip, ror pc │ │ │ │ + @ instruction: 0x00507f94 │ │ │ │ strheq fp, [lr], #-172 @ 0xffffff54 @ │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ - subseq r7, r0, r8, ror #31 │ │ │ │ - subseq r7, r0, ip, ror #31 │ │ │ │ + ldrsbeq r7, [r0], #-248 @ 0xffffff08 │ │ │ │ + ldrsbeq r7, [r0], #-252 @ 0xffffff04 │ │ │ │ ldr r0, [pc, #4] @ 31f9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r8, fp, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 31fb40 │ │ │ │ ldr r2, [pc, #364] @ 31fb44 │ │ │ │ @@ -326566,15 +326566,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 354a98 │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -326605,26 +326605,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #180] @ 31fb54 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529b0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -326639,32 +326639,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r8, r2, ip, asr #27 │ │ │ │ - subseq r7, r0, r8, lsl #31 │ │ │ │ - subseq r7, r0, r0, lsr #31 │ │ │ │ + strheq r8, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r7, r0, r8, ror pc │ │ │ │ + @ instruction: 0x00507f90 │ │ │ │ rsbeq r8, fp, ip, ror #15 │ │ │ │ - subseq r7, r0, r0, lsr #30 │ │ │ │ - subseq r7, r0, r4, lsl #30 │ │ │ │ - rsbeq r8, r2, r8, lsr #25 │ │ │ │ - ldrsbeq r7, [r0], #-216 @ 0xffffff28 │ │ │ │ - subseq r7, r0, r4, ror #28 │ │ │ │ + subseq r7, r0, r0, lsl pc │ │ │ │ + ldrsheq r7, [r0], #-228 @ 0xffffff1c │ │ │ │ + @ instruction: 0x00628c98 │ │ │ │ + subseq r7, r0, r8, asr #27 │ │ │ │ + subseq r7, r0, r4, asr lr │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -326710,25 +326710,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 31fcdc │ │ │ │ ldr r1, [pc, #180] @ 31fce0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #160] @ 31fce4 │ │ │ │ ldr r1, [pc, #160] @ 31fce8 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #128] @ 31fcec │ │ │ │ ldr r3, [pc, #128] @ 31fcf0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 31fcf4 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -326749,94 +326749,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582784 │ │ │ │ - @ instruction: 0x00628b98 │ │ │ │ - subeq r8, lr, r0, lsl pc │ │ │ │ - subseq r4, r6, ip, ror #18 │ │ │ │ - subeq r4, pc, r0, asr #24 │ │ │ │ - subeq lr, lr, r0, asr #22 │ │ │ │ + b 58277c │ │ │ │ + rsbeq r8, r2, r8, lsl #23 │ │ │ │ + subeq r8, lr, r0, lsl #30 │ │ │ │ + subseq r4, r6, ip, asr r9 │ │ │ │ + subeq r4, pc, r0, lsr ip @ │ │ │ │ + subeq lr, lr, r0, lsr fp │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdgt r1, [r2], -lr │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ rsbeq r8, fp, r8, lsr #11 │ │ │ │ - subseq r7, r0, r8, lsl sp │ │ │ │ + subseq r7, r0, r8, lsl #26 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 31fd60 │ │ │ │ ldr r2, [pc, #64] @ 31fd64 │ │ │ │ ldr r1, [pc, #64] @ 31fd68 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31eb30 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 31eb30 │ │ │ │ - rsbeq r8, r2, r4, lsl #21 │ │ │ │ - subseq r7, r0, r0, asr #24 │ │ │ │ - subseq r7, r0, ip, asr ip │ │ │ │ + rsbeq r8, r2, r4, ror sl │ │ │ │ + subseq r7, r0, r0, lsr ip │ │ │ │ + subseq r7, r0, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 31fdcc │ │ │ │ ldr r2, [pc, #72] @ 31fdd0 │ │ │ │ ldr r1, [pc, #72] @ 31fdd4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31f37c │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 31f37c │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584f0c │ │ │ │ - rsbeq r8, r2, r0, lsr #20 │ │ │ │ - ldrsbeq r7, [r0], #-188 @ 0xffffff44 │ │ │ │ - ldrsheq r7, [r0], #-184 @ 0xffffff48 │ │ │ │ + b 584f04 │ │ │ │ + rsbeq r8, r2, r0, lsl sl │ │ │ │ + subseq r7, r0, ip, asr #23 │ │ │ │ + subseq r7, r0, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 31fe90 │ │ │ │ ldr r2, [pc, #160] @ 31fe94 │ │ │ │ ldr r1, [pc, #160] @ 31fe98 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #128] @ 31fe9c │ │ │ │ ldr r5, [pc, #128] @ 31fea0 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 31fea4 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -326844,41 +326844,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 31fea8 │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c9b0 │ │ │ │ + bl 58c9a8 │ │ │ │ ldr r1, [pc, #80] @ 31feac │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 58c9b0 │ │ │ │ + bl 58c9a8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strheq r8, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - subseq r7, r0, ip, ror #22 │ │ │ │ - subseq r7, r0, r8, lsl #23 │ │ │ │ + rsbeq r8, r2, r4, lsr #19 │ │ │ │ + subseq r7, r0, ip, asr fp │ │ │ │ + subseq r7, r0, r8, ror fp │ │ │ │ ldrdeq fp, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - subseq r7, r0, r8, lsl fp │ │ │ │ - subseq r7, r0, r0, lsr #23 │ │ │ │ + subseq r7, r0, r8, lsl #22 │ │ │ │ + @ instruction: 0x00507b90 │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ - subseq r7, r0, r0, lsl #23 │ │ │ │ + subseq r7, r0, r0, ror fp │ │ │ │ ldr r0, [pc, #4] @ 31febc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r8, fp, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 320044 │ │ │ │ ldr r2, [pc, #364] @ 320048 │ │ │ │ @@ -326887,15 +326887,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 354a98 │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -326926,26 +326926,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #180] @ 320058 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529b0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -326960,32 +326960,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r8, r2, r8, lsl r9 │ │ │ │ - subseq r7, r0, ip, lsr #22 │ │ │ │ - subseq r7, r0, r4, asr #22 │ │ │ │ + rsbeq r8, r2, r8, lsl #18 │ │ │ │ + subseq r7, r0, ip, lsl fp │ │ │ │ + subseq r7, r0, r4, lsr fp │ │ │ │ strheq r8, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r7, r0, r8, asr #21 │ │ │ │ - subseq r7, r0, ip, lsr #21 │ │ │ │ - strdeq r8, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsbeq r7, [r0], #-132 @ 0xffffff7c │ │ │ │ - subseq r7, r0, r8, lsl #20 │ │ │ │ + ldrheq r7, [r0], #-168 @ 0xffffff58 │ │ │ │ + @ instruction: 0x00507a9c │ │ │ │ + rsbeq r8, r2, r4, ror #15 │ │ │ │ + subseq r7, r0, r4, asr #17 │ │ │ │ + ldrsheq r7, [r0], #-152 @ 0xffffff68 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ @@ -327043,25 +327043,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 320210 │ │ │ │ ldr r1, [pc, #180] @ 320214 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #160] @ 320218 │ │ │ │ ldr r1, [pc, #160] @ 32021c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #128] @ 320220 │ │ │ │ ldr r3, [pc, #128] @ 320224 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 320228 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -327082,94 +327082,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582784 │ │ │ │ - strheq r8, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq r8, [lr], #-156 @ 0xffffff64 │ │ │ │ - subseq r4, r6, r8, lsr r4 │ │ │ │ - subeq r4, pc, ip, lsl #14 │ │ │ │ - subeq lr, lr, ip, lsl #12 │ │ │ │ + b 58277c │ │ │ │ + rsbeq r8, r2, r4, lsr #13 │ │ │ │ + subeq r8, lr, ip, asr #19 │ │ │ │ + subseq r4, r6, r8, lsr #8 │ │ │ │ + strdeq r4, [pc], #-108 @ │ │ │ │ + strdeq lr, [lr], #-92 @ 0xffffffa4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tstgt r2, #-134217725 @ 0xf8000003 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ rsbeq r8, fp, ip, lsr r1 │ │ │ │ - @ instruction: 0x00507890 │ │ │ │ + subseq r7, r0, r0, lsl #17 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 320294 │ │ │ │ ldr r2, [pc, #64] @ 320298 │ │ │ │ ldr r1, [pc, #64] @ 32029c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31eb30 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 31eb30 │ │ │ │ - rsbeq r8, r2, r0, lsr #11 │ │ │ │ - ldrheq r7, [r0], #-116 @ 0xffffff8c │ │ │ │ - ldrsbeq r7, [r0], #-112 @ 0xffffff90 │ │ │ │ + @ instruction: 0x00628590 │ │ │ │ + subseq r7, r0, r4, lsr #15 │ │ │ │ + subseq r7, r0, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 320300 │ │ │ │ ldr r2, [pc, #72] @ 320304 │ │ │ │ ldr r1, [pc, #72] @ 320308 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31f37c │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 31f37c │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584f0c │ │ │ │ - rsbeq r8, r2, ip, lsr r5 │ │ │ │ - subseq r7, r0, r0, asr r7 │ │ │ │ - subseq r7, r0, ip, ror #14 │ │ │ │ + b 584f04 │ │ │ │ + rsbeq r8, r2, ip, lsr #10 │ │ │ │ + subseq r7, r0, r0, asr #14 │ │ │ │ + subseq r7, r0, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3203c4 │ │ │ │ ldr r2, [pc, #160] @ 3203c8 │ │ │ │ ldr r1, [pc, #160] @ 3203cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #128] @ 3203d0 │ │ │ │ ldr r5, [pc, #128] @ 3203d4 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3203d8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -327177,38 +327177,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3203dc │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c9b0 │ │ │ │ + bl 58c9a8 │ │ │ │ ldr r1, [pc, #80] @ 3203e0 │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 58c9b0 │ │ │ │ + bl 58c9a8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq r8, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq r7, r0, r0, ror #13 │ │ │ │ - ldrsheq r7, [r0], #-108 @ 0xffffff94 │ │ │ │ + rsbeq r8, r2, r0, asr #9 │ │ │ │ + ldrsbeq r7, [r0], #-96 @ 0xffffffa0 │ │ │ │ + subseq r7, r0, ip, ror #13 │ │ │ │ rsbeq fp, lr, r8, lsr #1 │ │ │ │ - subseq r7, r0, r4, ror #11 │ │ │ │ - subseq r7, r0, ip, ror #12 │ │ │ │ + ldrsbeq r7, [r0], #-84 @ 0xffffffac │ │ │ │ + subseq r7, r0, ip, asr r6 │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ - subseq r7, r0, ip, asr #12 │ │ │ │ + subseq r7, r0, ip, lsr r6 │ │ │ │ │ │ │ │ 003203e4 : │ │ │ │ sub r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r0, [r0, #-466] @ 0xfffffe2e │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -327225,16 +327225,16 @@ │ │ │ │ orr r3, r3, ip │ │ │ │ str r3, [r0, #8] │ │ │ │ ands r1, r3, r1 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ beq 320440 │ │ │ │ mov r1, #1 │ │ │ │ - b 584c04 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ + b 584bfc │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ │ │ │ │ 00320448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327402,15 +327402,15 @@ │ │ │ │ and r3, r3, r2, lsl #10 │ │ │ │ orr r3, r3, ip │ │ │ │ ands r1, r3, r1 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -327438,15 +327438,15 @@ │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r1, [r0, #16] │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ ldr r0, [r2, #464] @ 0x1d0 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ andeq r8, r0, r8, lsl #17 │ │ │ │ cdple 14, 10, cr11, cr13, cr15, {7} │ │ │ │ │ │ │ │ 0032078c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -327805,24 +327805,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq sl, lr, ip, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, lr, r0, ror #23 │ │ │ │ rsbeq sl, lr, r8, lsl #23 │ │ │ │ - rsbeq r7, r2, r4, lsl #31 │ │ │ │ - rsbeq r7, r2, ip, ror #30 │ │ │ │ - strheq r7, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - strheq ip, [pc], #-64 @ │ │ │ │ + rsbeq r7, r2, r4, ror pc │ │ │ │ + rsbeq r7, r2, ip, asr pc │ │ │ │ + rsbeq r7, r2, r4, lsr #31 │ │ │ │ + subeq ip, pc, r0, lsr #9 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq pc, [r3], -pc @ │ │ │ │ andeq r0, r0, r2, lsl #16 │ │ │ │ - ldrdeq r7, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - strdeq r6, [pc], #-60 @ │ │ │ │ - subeq r6, pc, r0, lsl r4 @ │ │ │ │ + rsbeq r7, r2, r4, asr #23 │ │ │ │ + subeq r6, pc, ip, ror #7 │ │ │ │ + subeq r6, pc, r0, lsl #8 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ │ │ │ │ 00320d60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328021,16 +328021,16 @@ │ │ │ │ ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsr r4, r4, r5 │ │ │ │ b 320dec │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, lr, r8, ror r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq sl, [lr], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r7, r2, lr, lsr sl │ │ │ │ - rsbeq r7, r2, r3, asr #20 │ │ │ │ + rsbeq r7, r2, lr, lsr #20 │ │ │ │ + rsbeq r7, r2, r3, lsr sl │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ andeq ip, r2, #1036288 @ 0xfd000 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ @ instruction: 0xf000f000 │ │ │ │ │ │ │ │ 003210a8 : │ │ │ │ @@ -328074,27 +328074,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r3, #464] @ 0x1d0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, r4 │ │ │ │ bl 32071c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 32117c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ ldrdeq r7, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #376] @ 321310 │ │ │ │ ldr r2, [pc, #376] @ 321314 │ │ │ │ @@ -328103,15 +328103,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 354a98 │ │ │ │ add r6, r4, #16384 @ 0x4000 │ │ │ │ add r9, r4, #2080 @ 0x820 │ │ │ │ @@ -328143,28 +328143,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #188] @ 321324 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r6, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529b0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ @@ -328179,32 +328179,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r7, r2, r4, asr r7 │ │ │ │ + rsbeq r7, r2, r4, asr #14 │ │ │ │ + subseq r6, r0, r4, ror #22 │ │ │ │ subseq r6, r0, r4, ror fp │ │ │ │ - subseq r6, r0, r4, lsl #23 │ │ │ │ rsbeq r7, fp, ip, lsl r2 │ │ │ │ - subseq r6, r0, r8, lsl #22 │ │ │ │ - subseq r6, r0, r8, ror #21 │ │ │ │ - rsbeq r7, r2, r4, lsr #12 │ │ │ │ - @ instruction: 0x00506a98 │ │ │ │ - subseq r6, r0, r4, asr #20 │ │ │ │ + ldrsheq r6, [r0], #-168 @ 0xffffff58 │ │ │ │ + ldrsbeq r6, [r0], #-168 @ 0xffffff58 │ │ │ │ + rsbeq r7, r2, r4, lsl r6 │ │ │ │ + subseq r6, r0, r8, lsl #21 │ │ │ │ + subseq r6, r0, r4, lsr sl │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r1, r2, #14 │ │ │ │ orr r1, r1, r3, lsl #18 │ │ │ │ @@ -328250,25 +328250,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3214ac │ │ │ │ ldr r1, [pc, #180] @ 3214b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #160] @ 3214b4 │ │ │ │ ldr r1, [pc, #160] @ 3214b8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #128] @ 3214bc │ │ │ │ ldr r3, [pc, #128] @ 3214c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3214c4 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -328289,26 +328289,26 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582784 │ │ │ │ - rsbeq r7, r2, r4, lsl r5 │ │ │ │ - subeq r7, lr, r0, asr #14 │ │ │ │ - @ instruction: 0x0056319c │ │ │ │ - subeq r3, pc, r0, ror r4 @ │ │ │ │ - subeq sp, lr, r0, ror r3 │ │ │ │ + b 58277c │ │ │ │ + rsbeq r7, r2, r4, lsl #10 │ │ │ │ + subeq r7, lr, r0, lsr r7 │ │ │ │ + subseq r3, r6, ip, lsl #3 │ │ │ │ + subeq r3, pc, r0, ror #8 │ │ │ │ + subeq sp, lr, r0, ror #6 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xff001760 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ ldrdeq r6, [fp], #-240 @ 0xffffff10 @ │ │ │ │ - subseq r6, r0, r0, lsl r9 │ │ │ │ + subseq r6, r0, r0, lsl #18 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 321508 │ │ │ │ ldr r3, [sp] │ │ │ │ lsl r2, r2, #3 │ │ │ │ @@ -328331,69 +328331,69 @@ │ │ │ │ ldr r1, [pc, #64] @ 321578 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 32071c │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32071c │ │ │ │ - rsbeq r7, r2, r0, asr #7 │ │ │ │ - subseq r6, r0, r0, ror #15 │ │ │ │ - ldrsheq r6, [r0], #-116 @ 0xffffff8c │ │ │ │ + strheq r7, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsbeq r6, [r0], #-112 @ 0xffffff90 │ │ │ │ + subseq r6, r0, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3215e0 │ │ │ │ ldr r2, [pc, #76] @ 3215e4 │ │ │ │ ldr r1, [pc, #76] @ 3215e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 321118 │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ bl 321118 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r0, [r4, #3096] @ 0xc18 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584f0c │ │ │ │ - rsbeq r7, r2, ip, asr r3 │ │ │ │ - subseq r6, r0, ip, ror r7 │ │ │ │ - @ instruction: 0x00506790 │ │ │ │ + b 584f04 │ │ │ │ + rsbeq r7, r2, ip, asr #6 │ │ │ │ + subseq r6, r0, ip, ror #14 │ │ │ │ + subseq r6, r0, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3216a4 │ │ │ │ ldr r2, [pc, #160] @ 3216a8 │ │ │ │ ldr r1, [pc, #160] @ 3216ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #128] @ 3216b0 │ │ │ │ ldr r5, [pc, #128] @ 3216b4 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3216b8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -328401,38 +328401,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #19456 @ 0x4c00 │ │ │ │ ldr r0, [pc, #100] @ 3216bc │ │ │ │ add r3, r6, #32 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c9b0 │ │ │ │ + bl 58c9a8 │ │ │ │ ldr r1, [pc, #80] @ 3216c0 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 58c9b0 │ │ │ │ + bl 58c9a8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r7, r2, ip, ror #5 │ │ │ │ - subseq r6, r0, r8, lsl #14 │ │ │ │ - subseq r6, r0, ip, lsl r7 │ │ │ │ + ldrdeq r7, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq r6, [r0], #-104 @ 0xffffff98 │ │ │ │ + subseq r6, r0, ip, lsl #14 │ │ │ │ rsbeq r9, lr, r8, asr #27 │ │ │ │ - subseq r6, r0, r4, lsl #6 │ │ │ │ - subseq r6, r0, ip, lsl #7 │ │ │ │ + ldrsheq r6, [r0], #-36 @ 0xffffffdc │ │ │ │ + subseq r6, r0, ip, ror r3 │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ - subseq r6, r0, ip, ror #6 │ │ │ │ + subseq r6, r0, ip, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp ip, #0 │ │ │ │ beq 321728 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ ldr lr, [pc, #448] @ 3218a4 │ │ │ │ @@ -328545,16 +328545,16 @@ │ │ │ │ bne 32170c │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #276] @ 0x114 │ │ │ │ b 321710 │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #260] @ 0x104 │ │ │ │ b 321710 │ │ │ │ - rsbeq r7, r2, r8, asr r2 │ │ │ │ - rsbeq r7, r2, sp, lsl r2 │ │ │ │ + rsbeq r7, r2, r8, asr #4 │ │ │ │ + rsbeq r7, r2, sp, lsl #4 │ │ │ │ cmp r2, #13 │ │ │ │ beq 3218e4 │ │ │ │ cmp r2, #15 │ │ │ │ beq 3218d0 │ │ │ │ ldr r0, [pc, #80] @ 321914 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -328696,22 +328696,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 321bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 321aa0 │ │ │ │ ldr r3, [pc, #208] @ 321bfc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 321a84 │ │ │ │ ldr r3, [pc, #176] @ 321bf0 │ │ │ │ @@ -328727,50 +328727,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 321c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 321a84 │ │ │ │ ldr r0, [pc, #92] @ 321c04 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 321aa0 │ │ │ │ ldr r0, [pc, #76] @ 321c08 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 321a84 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r9, lr, r4, lsr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, lr, r8, lsl sl │ │ │ │ @ instruction: 0x000041b7 │ │ │ │ ldrdeq r9, [lr], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x000041be │ │ │ │ @ instruction: 0x000041bd │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x0050629c │ │ │ │ + subseq r6, r0, ip, lsl #5 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ - ldrheq r6, [r0], #-36 @ 0xffffffdc │ │ │ │ - subseq r6, r0, ip, asr r2 │ │ │ │ - ldrsbeq r6, [r0], #-40 @ 0xffffffd8 │ │ │ │ + subseq r6, r0, r4, lsr #5 │ │ │ │ + subseq r6, r0, ip, asr #4 │ │ │ │ + subseq r6, r0, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r5, #1480] @ 0x5c8 │ │ │ │ ldr r4, [r5, #1488] @ 0x5d0 │ │ │ │ @@ -328900,15 +328900,15 @@ │ │ │ │ lsl r1, fp, #3 │ │ │ │ beq 321d70 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r1, r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r3, #8 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ b 321d70 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq 321d9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrh r7, [r2, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -328925,17 +328925,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 321e98 │ │ │ │ ldr r0, [pc, #24] @ 321e9c │ │ │ │ ldr r2, [pc, #24] @ 321ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strdeq r6, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r6, r0, ip, asr #32 │ │ │ │ - subseq r6, r0, r8, asr r0 │ │ │ │ + rsbeq r6, r2, r0, ror #29 │ │ │ │ + subseq r6, r0, ip, lsr r0 │ │ │ │ + subseq r6, r0, r8, asr #32 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [r1] │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -328994,15 +328994,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 322124 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7df5fc │ │ │ │ + b 7df5f4 │ │ │ │ ldr r3, [pc, #428] @ 322160 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 321f34 │ │ │ │ ldr r3, [pc, #412] @ 322164 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -329020,26 +329020,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 32216c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 321f34 │ │ │ │ ldr r3, [pc, #292] @ 322170 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 321f10 │ │ │ │ ldr r3, [pc, #260] @ 322164 │ │ │ │ @@ -329059,43 +329059,43 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, fp} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 322174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 321f10 │ │ │ │ ldr r0, [pc, #140] @ 322178 │ │ │ │ stm sp, {r3, r8} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 321f10 │ │ │ │ ldr r0, [pc, #108] @ 32217c │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 321f34 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 322180 │ │ │ │ ldr r1, [pc, #80] @ 322184 │ │ │ │ ldr r0, [pc, #80] @ 322188 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -329107,22 +329107,22 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, lr, r0, lsr #10 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r9, lr, ip, ror r4 │ │ │ │ andeq r2, r0, r0, ror #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x00505f90 │ │ │ │ + subseq r5, r0, r0, lsl #31 │ │ │ │ andeq r2, r0, r4, ror #27 │ │ │ │ - subseq r5, r0, r8, asr #28 │ │ │ │ - subseq r5, r0, r0, lsl #29 │ │ │ │ - subseq r5, r0, r0, lsl #30 │ │ │ │ - rsbeq r6, r2, r0, asr #24 │ │ │ │ - @ instruction: 0x00505d9c │ │ │ │ - subseq r5, r0, r4, asr #27 │ │ │ │ + subseq r5, r0, r8, lsr lr │ │ │ │ + subseq r5, r0, r0, ror lr │ │ │ │ + ldrsheq r5, [r0], #-224 @ 0xffffff20 │ │ │ │ + rsbeq r6, r2, r0, lsr ip │ │ │ │ + subseq r5, r0, ip, lsl #27 │ │ │ │ + ldrheq r5, [r0], #-212 @ 0xffffff2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1044] @ 3225b8 │ │ │ │ ldr r2, [pc, #1044] @ 3225bc │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -329218,24 +329218,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3225d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 322290 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3224e0 │ │ │ │ ldr r2, [pc, #624] @ 3225d8 │ │ │ │ ldr r3, [pc, #592] @ 3225bc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -329276,27 +329276,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3225e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 322284 │ │ │ │ ldr r3, [pc, #404] @ 3225e4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3221dc │ │ │ │ ldr r3, [pc, #360] @ 3225cc │ │ │ │ @@ -329314,27 +329314,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3225e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3221e0 │ │ │ │ ldr r0, [pc, #280] @ 3225ec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 322284 │ │ │ │ ldr r3, [pc, #264] @ 3225f0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322360 │ │ │ │ ldr r3, [pc, #208] @ 3225cc │ │ │ │ @@ -329349,67 +329349,67 @@ │ │ │ │ beq 32257c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3225f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 322360 │ │ │ │ ldr r0, [pc, #156] @ 3225f8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 322290 │ │ │ │ ldr r0, [pc, #140] @ 3225fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3221e0 │ │ │ │ ldr r2, [pc, #124] @ 322600 │ │ │ │ ldr r3, [pc, #52] @ 3225bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3225b4 │ │ │ │ ldr r0, [pc, #92] @ 322604 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r9, lr, r8, asr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, lr, r8, lsr r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsr #30 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r5, [r0], #-212 @ 0xffffff2c │ │ │ │ + subseq r5, r0, r4, ror #27 │ │ │ │ @ instruction: 0x006e9094 │ │ │ │ andeq r4, r0, ip, lsl r2 │ │ │ │ - subseq r5, r0, r4, ror #26 │ │ │ │ + subseq r5, r0, r4, asr sp │ │ │ │ andeq r1, r0, r0, lsl #23 │ │ │ │ - @ instruction: 0x00505b94 │ │ │ │ - subseq r5, r0, r0, lsl sp │ │ │ │ + subseq r5, r0, r4, lsl #23 │ │ │ │ + subseq r5, r0, r0, lsl #26 │ │ │ │ andeq r1, r0, r8, lsr #17 │ │ │ │ - subseq r5, r0, r0, ror #22 │ │ │ │ - subseq r5, r0, r8, lsl ip │ │ │ │ - subseq r5, r0, r4, lsl fp │ │ │ │ + subseq r5, r0, r0, asr fp │ │ │ │ + subseq r5, r0, r8, lsl #24 │ │ │ │ + subseq r5, r0, r4, lsl #22 │ │ │ │ rsbeq r8, lr, r8, ror lr │ │ │ │ - subseq r5, r0, r4, asr fp │ │ │ │ + subseq r5, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #652] @ 3228ac │ │ │ │ ldr ip, [pc, #652] @ 3228b0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -329481,22 +329481,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r6, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3228cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 32267c │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -329520,22 +329520,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3228d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [pc, #208] @ 3228d8 │ │ │ │ ldr r3, [pc, #164] @ 3228b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329553,15 +329553,15 @@ │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 32267c │ │ │ │ b 322788 │ │ │ │ ldr r0, [pc, #120] @ 3228dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 322764 │ │ │ │ ldr r2, [pc, #108] @ 3228e0 │ │ │ │ ldr r3, [pc, #56] @ 3228b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -329569,57 +329569,57 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3228a8 │ │ │ │ ldr r0, [pc, #76] @ 3228e4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [lr], #-220 @ 0xffffff24 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, lr, r4, asr #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r8, lr, r0, ror sp │ │ │ │ andeq r4, r0, ip, ror #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r5, [r0], #-172 @ 0xffffff54 │ │ │ │ + subseq r5, r0, ip, lsr #21 │ │ │ │ andeq r1, r0, r8, lsr #24 │ │ │ │ - @ instruction: 0x00505a9c │ │ │ │ + subseq r5, r0, ip, lsl #21 │ │ │ │ strdeq r8, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - ldrsheq r5, [r0], #-156 @ 0xffffff64 │ │ │ │ + subseq r5, r0, ip, ror #19 │ │ │ │ rsbeq r8, lr, r8, lsl #23 │ │ │ │ - subseq r5, r0, r4, lsr sl │ │ │ │ + subseq r5, r0, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 322914 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r5, fp, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ add r3, r1, #20480 @ 0x5000 │ │ │ │ ldrh r6, [r0, #4] │ │ │ │ ldr r3, [r3, #3044] @ 0xbe4 │ │ │ │ mov r7, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ bne 322990 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bl 1e1348 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329643,20 +329643,20 @@ │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 543494 │ │ │ │ + bl 54348c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7e0cec │ │ │ │ + bl 7e0ce4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c01a4 │ │ │ │ + bl 7c019c │ │ │ │ b 32295c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 1e1348 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -329817,21 +329817,21 @@ │ │ │ │ add r6, r0, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #6] │ │ │ │ - bl 7c02d8 │ │ │ │ + bl 7c02d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 322ce4 │ │ │ │ ldr r1, [pc, #104] @ 322d00 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7e0cec │ │ │ │ + bl 7e0ce4 │ │ │ │ lsl r2, r5, #19 │ │ │ │ add r2, r2, #262144 @ 0x40000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ @@ -329839,15 +329839,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 543264 │ │ │ │ + bl 54325c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -329860,36 +329860,36 @@ │ │ │ │ add r6, r0, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #4] │ │ │ │ - bl 7c02d8 │ │ │ │ + bl 7c02d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 322d8c │ │ │ │ ldr r1, [pc, #100] @ 322da8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7e0cec │ │ │ │ + bl 7e0ce4 │ │ │ │ lsl r2, r5, #19 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r0, r7, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 543264 │ │ │ │ + bl 54325c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -329903,15 +329903,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6458d4 │ │ │ │ + bl 6458cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -329926,15 +329926,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6458d4 │ │ │ │ + bl 6458cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -329947,15 +329947,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6458d4 │ │ │ │ + bl 6458cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -329973,15 +329973,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6458d4 │ │ │ │ + bl 6458cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -329994,15 +329994,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6458d4 │ │ │ │ + bl 6458cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -330056,15 +330056,15 @@ │ │ │ │ bne 32308c │ │ │ │ ldr r1, [pc, #264] @ 323138 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6459a8 │ │ │ │ + bl 6459a0 │ │ │ │ ldr r2, [pc, #240] @ 32313c │ │ │ │ ldr r3, [pc, #216] @ 323128 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -330098,41 +330098,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 32314c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 323028 │ │ │ │ ldr r0, [pc, #60] @ 323150 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 323028 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, lr, r8, ror r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, lr, r4, ror #8 │ │ │ │ rsbeq r8, lr, r8, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ strheq r8, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r3, r0, r0, lsr ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r5, [r0], #-24 @ 0xffffffe8 │ │ │ │ - subseq r5, r0, r0, lsl r2 │ │ │ │ + subseq r5, r0, r8, ror #3 │ │ │ │ + subseq r5, r0, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -330164,15 +330164,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3231ac │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7de8ac │ │ │ │ + b 7de8a4 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3231dc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ b 322f68 │ │ │ │ @@ -330194,15 +330194,15 @@ │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 6441f4 │ │ │ │ + bl 6441ec │ │ │ │ add r8, r8, #12288 @ 0x3000 │ │ │ │ ldrb r1, [r8, #202] @ 0xca │ │ │ │ ldr fp, [pc, #516] @ 323480 │ │ │ │ lsl r5, r5, r1 │ │ │ │ lsl r4, r4, r1 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r6, #0 │ │ │ │ @@ -330236,15 +330236,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 6da4cc │ │ │ │ + bl 6da4c4 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ blt 3233f8 │ │ │ │ ldr r3, [pc, #348] @ 323484 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330272,30 +330272,30 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #68] @ 0x44 │ │ │ │ str sl, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 323494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ tst r3, r2 │ │ │ │ bne 3232c4 │ │ │ │ mov r0, #1 │ │ │ │ b 3233fc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -330323,27 +330323,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 32349c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3232b4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strheq r8, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, lr, ip, ror #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r0, ip, ror #30 │ │ │ │ + subseq r4, r0, ip, asr pc │ │ │ │ strdeq r7, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - subseq r4, r0, r0, asr #30 │ │ │ │ + subseq r4, r0, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr lr, [pc, #188] @ 32357c │ │ │ │ @@ -330385,27 +330385,27 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, ip} │ │ │ │ ldr r2, [pc, #60] @ 323598 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ mov r0, #6 │ │ │ │ b 3234fc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, lr, r8, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ strdeq r7, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r5, r2, r8, lsr #16 │ │ │ │ - subseq r4, r0, r4, lsr #29 │ │ │ │ - subseq r4, r0, ip, ror r9 │ │ │ │ + rsbeq r5, r2, r8, lsl r8 │ │ │ │ + @ instruction: 0x00504e94 │ │ │ │ + subseq r4, r0, ip, ror #18 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r2, [pc, #648] @ 323840 │ │ │ │ @@ -330485,15 +330485,15 @@ │ │ │ │ asr r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645594 │ │ │ │ + bl 64558c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ adc r5, r5, r2 │ │ │ │ ldr r2, [pc, #332] @ 32385c │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #300] @ 323844 │ │ │ │ @@ -330536,35 +330536,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 32386c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 323644 │ │ │ │ ldr r0, [pc, #108] @ 323870 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 323644 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 323874 │ │ │ │ ldr r1, [pc, #80] @ 323878 │ │ │ │ ldr r0, [pc, #80] @ 32387c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 323880 │ │ │ │ @@ -330579,19 +330579,19 @@ │ │ │ │ rsbeq r7, lr, r8, ror sp │ │ │ │ svcvc 0x00fffe00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ rsbeq r7, lr, r8, ror #25 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r0, r4, lsl ip │ │ │ │ - subseq r4, r0, r8, asr #24 │ │ │ │ - rsbeq r5, r2, ip, asr #10 │ │ │ │ - subseq r4, r0, r4, lsr #13 │ │ │ │ - subseq r0, r7, ip, ror #28 │ │ │ │ + subseq r4, r0, r4, lsl #24 │ │ │ │ + subseq r4, r0, r8, lsr ip │ │ │ │ + rsbeq r5, r2, ip, lsr r5 │ │ │ │ + @ instruction: 0x00504694 │ │ │ │ + subseq r0, r7, ip, asr lr │ │ │ │ andeq r1, r0, fp, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ @@ -330625,15 +330625,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3238e0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7de8ac │ │ │ │ + b 7de8a4 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 323910 │ │ │ │ add ip, r2, #12288 @ 0x3000 │ │ │ │ ldrb r3, [ip, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3239a8 │ │ │ │ @@ -330682,25 +330682,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 323acc │ │ │ │ ldr r1, [pc, #212] @ 323ad0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #192] @ 323ad4 │ │ │ │ ldr r1, [pc, #192] @ 323ad8 │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #160] @ 323adc │ │ │ │ ldr r1, [pc, #160] @ 323ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #156] @ 323ae4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -330719,35 +330719,35 @@ │ │ │ │ orr r3, r3, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #76] @ 323af4 │ │ │ │ ldr r1, [pc, #76] @ 323af8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582784 │ │ │ │ - @ instruction: 0x00625390 │ │ │ │ - subeq r5, lr, r0, asr #2 │ │ │ │ - @ instruction: 0x00560b9c │ │ │ │ - subeq r0, pc, r0, ror lr @ │ │ │ │ - subeq sl, lr, r0, ror sp │ │ │ │ + b 58277c │ │ │ │ + rsbeq r5, r2, r0, lsl #7 │ │ │ │ + subeq r5, lr, r0, lsr r1 │ │ │ │ + subseq r0, r6, ip, lsl #23 │ │ │ │ + subeq r0, pc, r0, ror #28 │ │ │ │ + subeq sl, lr, r0, ror #26 │ │ │ │ andeq r5, r0, r0, lsl #16 │ │ │ │ andeq r5, r0, r4, lsr #27 │ │ │ │ @ instruction: 0xfffff0a4 │ │ │ │ andeq r5, r0, r8, lsl #18 │ │ │ │ - subseq r4, r0, r4, lsl #20 │ │ │ │ + ldrsheq r4, [r0], #-148 @ 0xffffff6c │ │ │ │ rsbeq r4, sp, ip, lsl #23 │ │ │ │ rsbeq r4, fp, ip, ror #20 │ │ │ │ andeq r5, r0, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -330767,23 +330767,23 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #136] @ 323bd8 │ │ │ │ ldr r3, [pc, #136] @ 323bdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb ip, [r0, #2266] @ 0x8da │ │ │ │ mov r0, r4 │ │ │ │ strb ip, [sp, #11] │ │ │ │ - bl 7ab62c │ │ │ │ + bl 7ab624 │ │ │ │ ldr r2, [pc, #88] @ 323be0 │ │ │ │ ldr r3, [pc, #68] @ 323bd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -330794,19 +330794,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, r2, r8, asr r2 │ │ │ │ + rsbeq r5, r2, r8, asr #4 │ │ │ │ ldrdeq r7, [lr], #-128 @ 0xffffff80 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r6, pc, r0, lsr r4 @ │ │ │ │ - subseq r4, r0, r4, lsl #7 │ │ │ │ + subeq r6, pc, r0, lsr #8 │ │ │ │ + subseq r4, r0, r4, ror r3 │ │ │ │ andeq r2, r0, r9, lsl #7 │ │ │ │ rsbeq r7, lr, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #132] @ 323c80 │ │ │ │ @@ -330821,15 +330821,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r3, #12288 @ 0x3000 │ │ │ │ beq 323c60 │ │ │ │ ldrb r4, [r2, #202] @ 0xca │ │ │ │ ldr sl, [r9, #1500] @ 0x5dc │ │ │ │ lsl r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ cmp sl, #0 │ │ │ │ beq 323c5c │ │ │ │ cmp sl, r0 │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ orrhi r3, r3, #1 │ │ │ │ @@ -330855,48 +330855,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #1856 @ 0x740 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - ldrdeq r5, [r2], #-4 @ │ │ │ │ - subseq r4, r0, ip, lsr #4 │ │ │ │ + rsbeq r5, r2, r4, asr #1 │ │ │ │ + subseq r4, r0, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 323cfc │ │ │ │ ldr r1, [pc, #32] @ 323d00 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - @ instruction: 0x00625094 │ │ │ │ - strdeq r9, [pc], #-8 @ │ │ │ │ + rsbeq r5, r2, r4, lsl #1 │ │ │ │ + subeq r9, pc, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 323d3c │ │ │ │ ldr r1, [pc, #32] @ 323d40 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #264 @ 0x108 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - rsbeq r5, r2, r4, asr r0 │ │ │ │ - strheq r9, [pc], #-8 @ │ │ │ │ + rsbeq r5, r2, r4, asr #32 │ │ │ │ + subeq r9, pc, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #252] @ 323e58 │ │ │ │ ldr r3, [pc, #252] @ 323e5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -330961,17 +330961,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r7, lr, r0, lsr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, lr, r8, lsl #12 │ │ │ │ - rsbeq r4, r2, r4, lsr pc │ │ │ │ - subseq r4, r0, ip, lsl #1 │ │ │ │ - subseq r4, r0, r4, lsl r7 │ │ │ │ + rsbeq r4, r2, r4, lsr #30 │ │ │ │ + subseq r4, r0, ip, ror r0 │ │ │ │ + subseq r4, r0, r4, lsl #14 │ │ │ │ andeq r1, r0, pc, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -331141,15 +331141,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq r4, r2, r6, lsl #18 │ │ │ │ + strdeq r4, [r2], #-134 @ 0xffffff7a @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #920] @ 3244f0 │ │ │ │ @@ -331226,15 +331226,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 324480 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7de8ac │ │ │ │ + b 7de8a4 │ │ │ │ cmp r2, #14 │ │ │ │ beq 3242a8 │ │ │ │ ldr r2, [r7, #280] @ 0x118 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 324204 │ │ │ │ b 32423c │ │ │ │ @@ -331256,15 +331256,15 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ mov r3, #0 │ │ │ │ lsl r1, r1, ip │ │ │ │ lsl r2, r2, ip │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 645594 │ │ │ │ + bl 64558c │ │ │ │ ldr r2, [pc, #508] @ 324508 │ │ │ │ ldr r3, [pc, #484] @ 3244f4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -331335,29 +331335,29 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 324518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3242c8 │ │ │ │ ldr r0, [pc, #172] @ 32451c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3242c8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 324520 │ │ │ │ ldr r1, [pc, #148] @ 324524 │ │ │ │ ldr r0, [pc, #148] @ 324528 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -331390,27 +331390,27 @@ │ │ │ │ @ instruction: 0x006e719c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ strdeq r7, [lr], #-0 @ │ │ │ │ andeq r4, r0, ip, lsr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r0, r0, lsr #3 │ │ │ │ - ldrheq r4, [r0], #-28 @ 0xffffffe4 │ │ │ │ - rsbeq r4, r2, r4, ror #17 │ │ │ │ - subseq r4, r0, ip │ │ │ │ - subseq r4, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0x00504190 │ │ │ │ + subseq r4, r0, ip, lsr #3 │ │ │ │ + ldrdeq r4, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsheq r3, [r0], #-252 @ 0xffffff04 │ │ │ │ + subseq r4, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbeq r4, r2, r0, asr #17 │ │ │ │ - subseq r3, r0, r8, ror #31 │ │ │ │ - ldrsheq r4, [r0], #-4 │ │ │ │ + strheq r4, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsbeq r3, [r0], #-248 @ 0xffffff08 │ │ │ │ + subseq r4, r0, r4, ror #1 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - @ instruction: 0x0062489c │ │ │ │ - subseq r3, r0, r4, asr #31 │ │ │ │ - ldrheq r4, [r0], #-8 │ │ │ │ + rsbeq r4, r2, ip, lsl #17 │ │ │ │ + ldrheq r3, [r0], #-244 @ 0xffffff0c │ │ │ │ + subseq r4, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -331445,15 +331445,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ adc r3, r3, #0 │ │ │ │ mul ip, r1, ip │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 645594 │ │ │ │ + bl 64558c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -331566,24 +331566,24 @@ │ │ │ │ str r3, [r6, #4048] @ 0xfd0 │ │ │ │ str r2, [r6, #4040] @ 0xfc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 1e2e30 │ │ │ │ add fp, fp, #6336 @ 0x18c0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [fp, #8] │ │ │ │ ldr ip, [fp] │ │ │ │ ldr lr, [fp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [pc, #360] @ 324960 │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #24] │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr lr, [sp, #12] │ │ │ │ ldr r3, [pc, #344] @ 324964 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr fp, [fp, #12] │ │ │ │ ldr lr, [sp, #24] │ │ │ │ @@ -331643,42 +331643,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 324974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 324854 │ │ │ │ ldr r0, [pc, #60] @ 324978 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 324854 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, lr, r8, asr #27 │ │ │ │ strheq r6, [lr], #-208 @ 0xffffff30 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, lr, r8, lsr sp │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, ip, ror #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r0, ip, lsr #26 │ │ │ │ - subseq r3, r0, r0, ror #26 │ │ │ │ + subseq r3, r0, ip, lsl sp │ │ │ │ + subseq r3, r0, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #444] @ 324b50 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #440] @ 324b54 │ │ │ │ @@ -331695,23 +331695,23 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 324b60 │ │ │ │ ldr r3, [pc, #400] @ 324b64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #15] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #15 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ab62c │ │ │ │ + bl 7ab624 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324a4c │ │ │ │ ldr r2, [pc, #344] @ 324b68 │ │ │ │ ldr r3, [pc, #324] @ 324b58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -331783,30 +331783,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 324b7c │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 324a08 │ │ │ │ mov r2, #2 │ │ │ │ b 324af0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r4, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r4, r2, r8, asr #7 │ │ │ │ rsbeq r6, lr, r0, asr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r5, [pc], #-80 @ │ │ │ │ - subseq r3, r0, r4, lsl #10 │ │ │ │ + subeq r5, pc, r0, lsr #11 │ │ │ │ + ldrsheq r3, [r0], #-68 @ 0xffffffbc │ │ │ │ muleq r0, r2, r3 │ │ │ │ rsbeq r6, lr, ip, ror #19 │ │ │ │ andhi r8, r0, r8, lsl #1 │ │ │ │ - rsbeq r4, r2, r0, asr r2 │ │ │ │ - ldrheq r3, [r0], #-184 @ 0xffffff48 │ │ │ │ - subseq r3, r0, r0, lsr #7 │ │ │ │ + rsbeq r4, r2, r0, asr #4 │ │ │ │ + subseq r3, r0, r8, lsr #23 │ │ │ │ + @ instruction: 0x00503390 │ │ │ │ andeq r2, r0, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #192] @ 324c58 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -331815,25 +331815,25 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #176] @ 324c5c │ │ │ │ ldr r2, [pc, #176] @ 324c60 │ │ │ │ ldr r3, [pc, #176] @ 324c64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #160] @ 324c68 │ │ │ │ ldr r1, [pc, #160] @ 324c6c │ │ │ │ add r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #128] @ 324c70 │ │ │ │ ldr r2, [pc, #128] @ 324c74 │ │ │ │ add r1, r6, #9856 @ 0x2680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ @@ -331846,34 +331846,34 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 58aa84 │ │ │ │ + bl 58aa7c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r4, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrdeq r5, [pc], #-48 @ │ │ │ │ - subseq r3, r0, r4, lsr #6 │ │ │ │ + rsbeq r4, r2, ip, asr #3 │ │ │ │ + subeq r5, pc, r0, asr #7 │ │ │ │ + subseq r3, r0, r4, lsl r3 │ │ │ │ strdeq r2, [r0], -r7 │ │ │ │ - subeq r3, lr, ip, ror #30 │ │ │ │ - subseq pc, r5, ip, asr #19 │ │ │ │ - subseq r3, r0, r4, lsl fp │ │ │ │ - subeq ip, pc, ip, lsr #15 │ │ │ │ + subeq r3, lr, ip, asr pc │ │ │ │ + ldrheq pc, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + subseq r3, r0, r4, lsl #22 │ │ │ │ + @ instruction: 0x004fc79c │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ - subseq ip, r0, ip, asr r9 │ │ │ │ - ldrsheq r3, [r0], #-160 @ 0xffffff60 │ │ │ │ + subseq ip, r0, ip, asr #18 │ │ │ │ + subseq r3, r0, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrh r6, [sp, #32] │ │ │ │ strd r2, [r0, #24] │ │ │ │ @@ -331929,22 +331929,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #280] @ 324ea8 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #268] @ 324eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2296] @ 0x8f8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 324e00 │ │ │ │ add ip, r5, #6336 @ 0x18c0 │ │ │ │ ldr r3, [ip, #40] @ 0x28 │ │ │ │ @@ -331999,22 +331999,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 324eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 324ebc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r2, ip │ │ │ │ - subeq r3, lr, r4, asr #27 │ │ │ │ - subseq pc, r5, r0, lsr #16 │ │ │ │ - subseq r3, r0, r0, lsr #19 │ │ │ │ + strdeq r3, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + strheq r3, [lr], #-212 @ 0xffffff2c │ │ │ │ + subseq pc, r5, r0, lsl r8 @ │ │ │ │ + @ instruction: 0x00503990 │ │ │ │ andeq r8, r1, r0, asr r9 │ │ │ │ - strdeq r3, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r3, r0, r8, asr #32 │ │ │ │ - ldrheq r3, [r0], #-128 @ 0xffffff80 │ │ │ │ + rsbeq r3, r2, r0, ror #29 │ │ │ │ + subseq r3, r0, r8, lsr r0 │ │ │ │ + subseq r3, r0, r0, lsr #17 │ │ │ │ andeq r1, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1540] @ 3254dc │ │ │ │ ldr r3, [pc, #1540] @ 3254e0 │ │ │ │ @@ -332165,26 +332165,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #936] @ 325508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 325180 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2272] @ 0x8e0 │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bhi 324f9c │ │ │ │ @@ -332219,22 +332219,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 325510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 325190 │ │ │ │ ldr r3, [pc, #732] @ 325514 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3250bc │ │ │ │ ldr r3, [pc, #692] @ 325500 │ │ │ │ @@ -332251,23 +332251,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 325518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3250bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3253f0 │ │ │ │ ldr r0, [pc, #592] @ 32551c │ │ │ │ b 325058 │ │ │ │ @@ -332289,33 +332289,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 325524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3250a4 │ │ │ │ ldr r0, [pc, #472] @ 325528 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 325164 │ │ │ │ ldr r3, [pc, #432] @ 32552c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3250d4 │ │ │ │ ldr r3, [pc, #368] @ 325500 │ │ │ │ @@ -332331,22 +332331,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 325530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3250d4 │ │ │ │ ldr r3, [pc, #316] @ 325534 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3252c4 │ │ │ │ ldr r3, [pc, #244] @ 325500 │ │ │ │ @@ -332364,78 +332364,78 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 325538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3252c4 │ │ │ │ ldr r0, [pc, #192] @ 32553c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3250a4 │ │ │ │ ldr r0, [pc, #176] @ 325540 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 325190 │ │ │ │ ldr r0, [pc, #160] @ 325544 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3250d4 │ │ │ │ ldr r0, [pc, #144] @ 325548 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3250bc │ │ │ │ ldr r0, [pc, #124] @ 32554c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3252c4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, lr, r4, lsr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r6, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x006e639c │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r4, r0, r2, lsl #2 │ │ │ │ andeq r3, r0, r8, ror #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r3, [r0], #-80 @ 0xffffffb0 │ │ │ │ + subseq r3, r0, r0, ror #11 │ │ │ │ @ instruction: 0x000013b8 │ │ │ │ - ldrsheq r3, [r0], #-88 @ 0xffffffa8 │ │ │ │ + subseq r3, r0, r8, ror #11 │ │ │ │ andeq r1, r0, r4, lsl #19 │ │ │ │ - subseq r3, r0, ip, lsr #15 │ │ │ │ + @ instruction: 0x0050379c │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r2, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0x0050359c │ │ │ │ - subseq r3, r0, r8, ror #8 │ │ │ │ + subseq r3, r0, ip, lsl #11 │ │ │ │ + subseq r3, r0, r8, asr r4 │ │ │ │ andeq r3, r0, ip, asr #27 │ │ │ │ - ldrheq r3, [r0], #-80 @ 0xffffffb0 │ │ │ │ + subseq r3, r0, r0, lsr #11 │ │ │ │ andeq r2, r0, r0, lsr ip │ │ │ │ - subseq r3, r0, r0, lsr #13 │ │ │ │ - subseq r3, r0, r0, asr #9 │ │ │ │ - ldrsheq r3, [r0], #-48 @ 0xffffffd0 │ │ │ │ - subseq r3, r0, r8, asr r5 │ │ │ │ - ldrsheq r3, [r0], #-92 @ 0xffffffa4 │ │ │ │ - @ instruction: 0x0050369c │ │ │ │ + @ instruction: 0x00503690 │ │ │ │ + ldrheq r3, [r0], #-64 @ 0xffffffc0 │ │ │ │ + subseq r3, r0, r0, ror #7 │ │ │ │ + subseq r3, r0, r8, asr #10 │ │ │ │ + subseq r3, r0, ip, ror #11 │ │ │ │ + subseq r3, r0, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ 32563c │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -332489,15 +332489,15 @@ │ │ │ │ ldrb r0, [ip, r2] │ │ │ │ mov r1, #0 │ │ │ │ b 3255c0 │ │ │ │ bl 323d04 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, lr, r8, lsl #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r3, [r2], #-62 @ 0xffffffc2 @ │ │ │ │ + rsbeq r3, r2, lr, asr #7 │ │ │ │ rsbeq r5, lr, r4, lsr lr │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ lsr r3, r3, #4 │ │ │ │ bls 325694 │ │ │ │ cmp r3, #4 │ │ │ │ bne 32567c │ │ │ │ @@ -332546,17 +332546,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 325734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bl 1e3f08 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - rsbeq r3, r2, ip, ror #12 │ │ │ │ - @ instruction: 0x00502d94 │ │ │ │ - subseq r2, r0, r8, lsl #29 │ │ │ │ + rsbeq r3, r2, ip, asr r6 │ │ │ │ + subseq r2, r0, r4, lsl #27 │ │ │ │ + subseq r2, r0, r8, ror lr │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ mov r6, r3 │ │ │ │ @@ -332729,30 +332729,30 @@ │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 325a48 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r3, r2, lr, lsl #4 │ │ │ │ - rsbeq r3, r2, ip, lsl #8 │ │ │ │ - subseq r2, r0, r4, lsr fp │ │ │ │ - subseq r2, r0, r8, asr fp │ │ │ │ + strdeq r3, [r2], #-30 @ 0xffffffe2 @ │ │ │ │ + strdeq r3, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq r2, r0, r4, lsr #22 │ │ │ │ + subseq r2, r0, r8, asr #22 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - rsbeq r3, r2, r8, ror #7 │ │ │ │ - subseq r2, r0, r0, lsl fp │ │ │ │ - subseq r2, r0, r4, lsl #24 │ │ │ │ + ldrdeq r3, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + subseq r2, r0, r0, lsl #22 │ │ │ │ + ldrsheq r2, [r0], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbeq r3, r2, r4, asr #7 │ │ │ │ - subseq r2, r0, ip, ror #21 │ │ │ │ - subseq r3, r0, r0, lsl #4 │ │ │ │ + strheq r3, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsbeq r2, [r0], #-172 @ 0xffffff54 │ │ │ │ + ldrsheq r3, [r0], #-16 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - rsbeq r3, r2, r0, lsr #7 │ │ │ │ - subseq r2, r0, r8, asr #21 │ │ │ │ - ldrsbeq r2, [r0], #-164 @ 0xffffff5c │ │ │ │ + @ instruction: 0x00623390 │ │ │ │ + ldrheq r2, [r0], #-168 @ 0xffffff58 │ │ │ │ + subseq r2, r0, r4, asr #21 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r3, #89] @ 0x59 │ │ │ │ @@ -332765,15 +332765,15 @@ │ │ │ │ ldr r2, [r3, #240] @ 0xf0 │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ tst r2, #2 │ │ │ │ beq 325ae0 │ │ │ │ ldrh r2, [r3, #226] @ 0xe2 │ │ │ │ ldrd r0, [r1, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r3, #2 │ │ │ │ bne 325ac4 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r2, r6 │ │ │ │ @@ -332814,15 +332814,15 @@ │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r1, r5, #2080 @ 0x820 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 1e1e1c │ │ │ │ mov r0, r4 │ │ │ │ @@ -332873,19 +332873,19 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ beq 325c08 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r3, r2, ip, asr r2 │ │ │ │ + rsbeq r3, r2, ip, asr #4 │ │ │ │ ldrdeq r5, [lr], #-128 @ 0xffffff80 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq lr, lr, r8, asr #26 │ │ │ │ - subeq r8, lr, r8, asr #24 │ │ │ │ + subeq lr, lr, r8, lsr sp │ │ │ │ + subeq r8, lr, r8, lsr ip │ │ │ │ rsbeq r5, lr, r0, ror #16 │ │ │ │ rsbeq r5, lr, r0, lsl r8 │ │ │ │ ldrdeq r5, [lr], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -332973,27 +332973,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 325e04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 325e08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r2, lr, ror #25 │ │ │ │ + ldrdeq r2, [r2], #-206 @ 0xffffff32 @ │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - rsbeq r3, r2, r8, lsl r0 │ │ │ │ - subseq r2, r0, r0, asr #14 │ │ │ │ - subseq r2, r0, r4, lsr r8 │ │ │ │ + rsbeq r3, r2, r8 │ │ │ │ + subseq r2, r0, r0, lsr r7 │ │ │ │ + subseq r2, r0, r4, lsr #16 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - ldrdeq r2, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - subseq r2, r0, r4, lsl #14 │ │ │ │ - subseq r2, r0, r0, lsl r8 │ │ │ │ + rsbeq r2, r2, ip, asr #31 │ │ │ │ + ldrsheq r2, [r0], #-100 @ 0xffffff9c │ │ │ │ + subseq r2, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - strheq r2, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - subseq r2, r0, r0, ror #13 │ │ │ │ - subseq r2, r0, r4, lsl #16 │ │ │ │ + rsbeq r2, r2, r8, lsr #31 │ │ │ │ + ldrsbeq r2, [r0], #-96 @ 0xffffffa0 │ │ │ │ + ldrsheq r2, [r0], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ b 325c64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #284] @ 325f44 │ │ │ │ @@ -333005,23 +333005,23 @@ │ │ │ │ add ip, ip, #436 @ 0x1b4 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r5, #20480 @ 0x5000 │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ ldrh r6, [r4, #6] │ │ │ │ mov r8, #0 │ │ │ │ str r8, [r3, r6, lsl #2] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 7df604 │ │ │ │ + bl 7df5fc │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r8 │ │ │ │ bne 325ecc │ │ │ │ mov r0, r7 │ │ │ │ bl 34e7d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 325ea0 │ │ │ │ @@ -333050,32 +333050,32 @@ │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r8 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 543494 │ │ │ │ + bl 54348c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7e0cec │ │ │ │ + bl 7e0ce4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c01a4 │ │ │ │ + bl 7c019c │ │ │ │ b 325e84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b 1e1348 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 34f7fc │ │ │ │ b 325ea0 │ │ │ │ - rsbeq r2, r2, r4, asr #30 │ │ │ │ - subeq lr, lr, r8, asr #20 │ │ │ │ - subeq r8, lr, r8, asr #18 │ │ │ │ + rsbeq r2, r2, r4, lsr pc │ │ │ │ + subeq lr, lr, r8, lsr sl │ │ │ │ + subeq r8, lr, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 326044 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -333131,15 +333131,15 @@ │ │ │ │ b 325fcc │ │ │ │ strb lr, [ip, r2] │ │ │ │ b 325fcc │ │ │ │ bl 323cc4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, lr, r8, lsl #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r2, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r2, r2, r8, ror #19 │ │ │ │ rsbeq r5, lr, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 326264 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ @@ -333156,15 +333156,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 326278 │ │ │ │ @@ -333176,15 +333176,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -333192,15 +333192,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [pc, #304] @ 32627c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 326198 │ │ │ │ ldr r2, [pc, #288] @ 326280 │ │ │ │ ldr r3, [pc, #264] @ 32626c │ │ │ │ @@ -333238,23 +333238,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 326290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 326158 │ │ │ │ ldr r2, [pc, #108] @ 326294 │ │ │ │ ldr r3, [pc, #64] @ 32626c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -333263,30 +333263,30 @@ │ │ │ │ bne 326260 │ │ │ │ ldr r0, [pc, #76] @ 326298 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r2, r2, r8, lsl #26 │ │ │ │ + strdeq r2, [r2], #-200 @ 0xffffff38 @ │ │ │ │ rsbeq r5, lr, r4, ror r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq lr, [lr], #-112 @ 0xffffff90 │ │ │ │ - strdeq r8, [lr], #-96 @ 0xffffffa0 │ │ │ │ + subeq lr, lr, r0, ror #15 │ │ │ │ + subeq r8, lr, r0, ror #13 │ │ │ │ rsbeq r5, lr, r8, lsr #6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x006e529c │ │ │ │ @ instruction: 0x000012b8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r2, [r0], #-152 @ 0xffffff68 │ │ │ │ + subseq r2, r0, r8, asr #19 │ │ │ │ ldrdeq r5, [lr], #-20 @ 0xffffffec @ │ │ │ │ - ldrsbeq r2, [r0], #-156 @ 0xffffff64 │ │ │ │ + subseq r2, r0, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3264ac │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333302,15 +333302,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3264c0 │ │ │ │ @@ -333322,15 +333322,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -333338,15 +333338,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [pc, #304] @ 3264c4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3263e0 │ │ │ │ ldr r2, [pc, #288] @ 3264c8 │ │ │ │ ldr r3, [pc, #264] @ 3264b4 │ │ │ │ @@ -333384,23 +333384,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3264d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3263a0 │ │ │ │ ldr r2, [pc, #108] @ 3264dc │ │ │ │ ldr r3, [pc, #64] @ 3264b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -333409,30 +333409,30 @@ │ │ │ │ bne 3264a8 │ │ │ │ ldr r0, [pc, #76] @ 3264e0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r2, r2, r0, asr #21 │ │ │ │ + strheq r2, [r2], #-160 @ 0xffffff60 @ │ │ │ │ rsbeq r5, lr, ip, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq lr, lr, r8, lsr #11 │ │ │ │ - subeq r8, lr, r8, lsr #9 │ │ │ │ + @ instruction: 0x004ee598 │ │ │ │ + @ instruction: 0x004e8498 │ │ │ │ rsbeq r5, lr, r0, ror #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, lr, r4, asr r0 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r2, [r0], #-124 @ 0xffffff84 │ │ │ │ + subseq r2, r0, ip, ror #15 │ │ │ │ rsbeq r4, lr, ip, lsl #31 │ │ │ │ - subseq r2, r0, r0, lsl #16 │ │ │ │ + ldrsheq r2, [r0], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #432] @ 3266b0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333448,15 +333448,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldrh r9, [sp, #68] @ 0x44 │ │ │ │ ldrh r6, [sp, #56] @ 0x38 │ │ │ │ ldrh sl, [sp, #60] @ 0x3c │ │ │ │ ldrh fp, [sp, #64] @ 0x40 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 34e7d0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3266a0 │ │ │ │ @@ -333513,23 +333513,23 @@ │ │ │ │ add ip, ip, #392 @ 0x188 │ │ │ │ str r4, [r3, r6, lsl #2] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #120] @ 3266c8 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 3266cc │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e0af8 │ │ │ │ + bl 7e0af0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -333540,21 +333540,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r7, [r4, #72] @ 0x48 │ │ │ │ b 326610 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ bl 34f784 │ │ │ │ b 326560 │ │ │ │ - rsbeq r2, r2, r8, ror #16 │ │ │ │ - subeq r8, lr, r0, ror r2 │ │ │ │ - subeq lr, lr, r0, ror r3 │ │ │ │ - rsbeq r2, r2, r0, asr r7 │ │ │ │ - subeq r2, lr, r8, lsl #10 │ │ │ │ - subseq sp, r5, r4, ror #30 │ │ │ │ - subseq r2, r0, r4, ror r6 │ │ │ │ + rsbeq r2, r2, r8, asr r8 │ │ │ │ + subeq r8, lr, r0, ror #4 │ │ │ │ + subeq lr, lr, r0, ror #6 │ │ │ │ + rsbeq r2, r2, r0, asr #14 │ │ │ │ + strdeq r2, [lr], #-72 @ 0xffffffb8 │ │ │ │ + subseq sp, r5, r4, asr pc │ │ │ │ + subseq r2, r0, r4, ror #12 │ │ │ │ andeq r0, r0, r8, ror #29 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -333570,15 +333570,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 34e7d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 326770 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi 326790 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -333603,19 +333603,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3267b8 │ │ │ │ ldr r0, [pc, #32] @ 3267bc │ │ │ │ ldr r2, [pc, #32] @ 3267c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #448 @ 0x1c0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r2, r0, ror r6 │ │ │ │ - subeq lr, lr, r4, ror r1 │ │ │ │ - subeq r8, lr, r4, ror r0 │ │ │ │ - subseq r1, r0, r8, lsr r7 │ │ │ │ - subseq r2, r0, r4, lsr r5 │ │ │ │ + rsbeq r2, r2, r0, ror #12 │ │ │ │ + subeq lr, lr, r4, ror #2 │ │ │ │ + subeq r8, lr, r4, rrx │ │ │ │ + subseq r1, r0, r8, lsr #14 │ │ │ │ + subseq r2, r0, r4, lsr #10 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r2, [r1, #77] @ 0x4d │ │ │ │ @@ -333714,22 +333714,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 326ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 326870 │ │ │ │ ldr r3, [pc, #340] @ 326ae8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3268ec │ │ │ │ ldr r3, [pc, #308] @ 326adc │ │ │ │ @@ -333745,27 +333745,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 326aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3268ec │ │ │ │ ldr r0, [pc, #224] @ 326af0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 326870 │ │ │ │ ldr r3, [pc, #208] @ 326af4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 326908 │ │ │ │ ldr r3, [pc, #164] @ 326adc │ │ │ │ @@ -333781,57 +333781,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 326af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 326908 │ │ │ │ ldr r0, [pc, #92] @ 326afc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3268ec │ │ │ │ ldr r0, [pc, #76] @ 326b00 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 326908 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, lr, r4, lsl #24 │ │ │ │ rsbeq r4, lr, r0, lsl ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r4, lr, r4, ror fp │ │ │ │ andeq r3, r0, r8, lsr pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r0, r0, ror #9 │ │ │ │ + ldrsbeq r2, [r0], #-64 @ 0xffffffc0 │ │ │ │ andeq r2, r0, ip, lsr #23 │ │ │ │ - subseq r2, r0, r8, ror #5 │ │ │ │ - @ instruction: 0x00502490 │ │ │ │ + ldrsbeq r2, [r0], #-40 @ 0xffffffd8 │ │ │ │ + subseq r2, r0, r0, lsl #9 │ │ │ │ andeq r2, r0, r8, lsl #9 │ │ │ │ - subseq r2, r0, r0, lsl #6 │ │ │ │ - subseq r2, r0, r0, lsr #5 │ │ │ │ - subseq r2, r0, r8, asr #6 │ │ │ │ + ldrsheq r2, [r0], #-32 @ 0xffffffe0 │ │ │ │ + @ instruction: 0x00502290 │ │ │ │ + subseq r2, r0, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c0444 │ │ │ │ + bl 7c043c │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -333850,15 +333850,15 @@ │ │ │ │ ldrne r3, [r2, #2236] @ 0x8bc │ │ │ │ mov r0, r5 │ │ │ │ subne r3, r3, #1 │ │ │ │ strne r3, [r2, #2236] @ 0x8bc │ │ │ │ bl 3266d0 │ │ │ │ ldr r0, [r4, #-4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7df5fc │ │ │ │ + b 7df5f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #788] @ 326ebc │ │ │ │ add r7, r0, #12288 @ 0x3000 │ │ │ │ @@ -333926,15 +333926,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov ip, r0 │ │ │ │ b 326bf4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 326c3c │ │ │ │ bl 323c84 │ │ │ │ ldr r3, [pc, #500] @ 326ecc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -333988,22 +333988,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 326ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 326ce4 │ │ │ │ sub r0, r0, #13 │ │ │ │ cmp r0, #1 │ │ │ │ bls 326d10 │ │ │ │ b 326ccc │ │ │ │ ldr r3, [pc, #232] @ 326ed4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -334023,35 +334023,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 326ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 326ce4 │ │ │ │ ldr r0, [pc, #124] @ 326ee8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 326ce4 │ │ │ │ ldr r0, [pc, #104] @ 326eec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 326ce4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 326ef0 │ │ │ │ ldr r1, [pc, #80] @ 326ef4 │ │ │ │ ldr r0, [pc, #80] @ 326ef8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 326efc │ │ │ │ @@ -334064,21 +334064,21 @@ │ │ │ │ rsbeq r4, lr, r4, lsr r8 │ │ │ │ rsbeq r4, lr, r8, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ andeq r3, r0, r8, lsl #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r0, ip, lsl #2 │ │ │ │ - subseq r2, r0, ip, ror r0 │ │ │ │ - subseq r2, r0, r0, lsr #1 │ │ │ │ - subseq r2, r0, r8, lsl #1 │ │ │ │ - ldrdeq r1, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r1, r0, r8, lsr #32 │ │ │ │ - subseq r3, fp, ip, asr #31 │ │ │ │ + ldrsheq r2, [r0], #-12 │ │ │ │ + subseq r2, r0, ip, rrx │ │ │ │ + @ instruction: 0x00502090 │ │ │ │ + subseq r2, r0, r8, ror r0 │ │ │ │ + rsbeq r1, r2, r0, asr #29 │ │ │ │ + subseq r1, r0, r8, lsl r0 │ │ │ │ + ldrheq r3, [fp], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, lr, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1464] @ 3274d0 │ │ │ │ mov r4, r3 │ │ │ │ @@ -334214,27 +334214,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 32750c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3270b0 │ │ │ │ ldr r1, [pc, #876] @ 3274e4 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 327040 │ │ │ │ ldr r1, [pc, #900] @ 327510 │ │ │ │ @@ -334256,28 +334256,28 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 327514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 327040 │ │ │ │ ldr r3, [pc, #756] @ 327518 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327094 │ │ │ │ ldr r3, [pc, #716] @ 327504 │ │ │ │ @@ -334293,23 +334293,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 32751c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 327094 │ │ │ │ ldr r3, [pc, #636] @ 327520 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32705c │ │ │ │ ldr r3, [pc, #588] @ 327504 │ │ │ │ @@ -334325,23 +334325,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 327524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32705c │ │ │ │ ldr r3, [pc, #516] @ 327528 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327078 │ │ │ │ ldr r3, [pc, #460] @ 327504 │ │ │ │ @@ -334357,23 +334357,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 32752c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 327078 │ │ │ │ ldr r3, [pc, #396] @ 327530 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327040 │ │ │ │ ldr r3, [pc, #332] @ 327504 │ │ │ │ @@ -334390,100 +334390,100 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 327534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 327040 │ │ │ │ ldr r0, [pc, #264] @ 327538 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 327078 │ │ │ │ ldr r0, [pc, #244] @ 32753c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 327094 │ │ │ │ ldr r0, [pc, #224] @ 327540 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32705c │ │ │ │ ldr r0, [pc, #204] @ 327544 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 327040 │ │ │ │ ldr r0, [pc, #184] @ 327548 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3270b0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 32754c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 327040 │ │ │ │ rsbeq r4, lr, r0, ror #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, r2, r8, asr #20 │ │ │ │ + rsbeq r1, r2, r8, lsr sl │ │ │ │ strheq r4, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ rsbeq r4, lr, ip, lsr r4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - strheq r1, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - subseq r0, r0, r8, lsl #28 │ │ │ │ + rsbeq r1, r2, r4, lsr #25 │ │ │ │ + ldrsheq r0, [r0], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, sl, lsl #14 │ │ │ │ andeq r4, r0, r4, asr #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r1, r0, r0, asr #31 │ │ │ │ + ldrheq r1, [r0], #-240 @ 0xffffff10 │ │ │ │ andeq r2, r0, r0, ror #21 │ │ │ │ - subseq r1, r0, r0, ror lr │ │ │ │ + subseq r1, r0, r0, ror #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - subseq r1, r0, r8, lsl #26 │ │ │ │ + ldrsheq r1, [r0], #-200 @ 0xffffff38 │ │ │ │ andeq r3, r0, r8, lsl #25 │ │ │ │ - subseq r1, r0, r4, asr #23 │ │ │ │ + ldrheq r1, [r0], #-180 @ 0xffffff4c │ │ │ │ andeq r2, r0, r0, ror #10 │ │ │ │ - subseq r1, r0, r8, lsr #23 │ │ │ │ + @ instruction: 0x00501b98 │ │ │ │ andeq r1, r0, r4, asr fp │ │ │ │ - subseq r1, r0, r8, ror #23 │ │ │ │ - subseq r1, r0, r0, asr #22 │ │ │ │ - subseq r1, r0, ip, lsl #23 │ │ │ │ - subseq r1, r0, ip, lsr #21 │ │ │ │ - ldrsbeq r1, [r0], #-176 @ 0xffffff50 │ │ │ │ - ldrsbeq r1, [r0], #-204 @ 0xffffff34 │ │ │ │ - subseq r1, r0, r0, lsr #24 │ │ │ │ + ldrsbeq r1, [r0], #-184 @ 0xffffff48 │ │ │ │ + subseq r1, r0, r0, lsr fp │ │ │ │ + subseq r1, r0, ip, ror fp │ │ │ │ + @ instruction: 0x00501a9c │ │ │ │ + subseq r1, r0, r0, asr #23 │ │ │ │ + subseq r1, r0, ip, asr #25 │ │ │ │ + subseq r1, r0, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r3, [pc, #2356] @ 327e9c │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ ldr r2, [r0] │ │ │ │ @@ -334526,15 +334526,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3277b8 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ add r0, r6, #1 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ cmp r8, r1 │ │ │ │ beq 3278c0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r8, [r4] │ │ │ │ orr r3, r3, r2, lsl #1 │ │ │ │ strh r3, [r4, #34] @ 0x22 │ │ │ │ @@ -334554,43 +334554,43 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ mov r6, #1 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ strb r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #120 @ 0x78 │ │ │ │ mov sl, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #124] @ 0x7c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r3, r4, #20 │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ mov sl, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 327a0c │ │ │ │ ldr r3, [r4, #172] @ 0xac │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #176] @ 0xb0 │ │ │ │ streq r2, [r5, #88] @ 0x58 │ │ │ │ @@ -334649,15 +334649,15 @@ │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ strb fp, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ @@ -334670,39 +334670,39 @@ │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, [r5, #48] @ 0x30 │ │ │ │ stm r6, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #124] @ 0x7c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r0, r5 │ │ │ │ bl 326054 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ b 32760c │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ b 327774 │ │ │ │ ldrd r2, [r8, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq 327790 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 7df5fc │ │ │ │ + bl 7df5f4 │ │ │ │ b 327790 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r1 │ │ │ │ beq 3279cc │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1512] @ 327ec4 │ │ │ │ @@ -334721,15 +334721,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1460] @ 327ec8 │ │ │ │ ldr r1, [pc, #1460] @ 327ecc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3279b4 │ │ │ │ bl 34e7d0 │ │ │ │ ldr r3, [pc, #1404] @ 327ec0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -334832,22 +334832,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 327ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3277ec │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ bne 327cec │ │ │ │ ldr r2, [pc, #976] @ 327ee8 │ │ │ │ ldr r3, [pc, #904] @ 327ea4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -334862,15 +334862,15 @@ │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 34e7fc │ │ │ │ ldr r0, [pc, #924] @ 327eec │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3277e8 │ │ │ │ ldr r3, [pc, #904] @ 327ef0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3279cc │ │ │ │ ldr r3, [pc, #864] @ 327edc │ │ │ │ @@ -334885,21 +334885,21 @@ │ │ │ │ beq 327dec │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 327ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3279cc │ │ │ │ ldr r3, [pc, #796] @ 327ef8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327c6c │ │ │ │ ldr r3, [pc, #748] @ 327edc │ │ │ │ @@ -334917,25 +334917,25 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [r7, #8] │ │ │ │ str r3, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 327efc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327a2c │ │ │ │ ldr r3, [pc, #652] @ 327f00 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -334955,21 +334955,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 327f04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 327a2c │ │ │ │ ldr r3, [pc, #532] @ 327f08 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327b10 │ │ │ │ ldr r3, [pc, #468] @ 327edc │ │ │ │ @@ -334985,22 +334985,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 327f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 327b10 │ │ │ │ ldr r3, [pc, #412] @ 327f10 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335019,54 +335019,54 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 327f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32795c │ │ │ │ ldr r2, [pc, #292] @ 327f18 │ │ │ │ ldr r3, [pc, #172] @ 327ea4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 327e74 │ │ │ │ ldr r0, [pc, #260] @ 327f1c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r0, [pc, #244] @ 327f20 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 327c60 │ │ │ │ ldr r0, [pc, #224] @ 327f24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 327a2c │ │ │ │ ldr r0, [pc, #212] @ 327f28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32795c │ │ │ │ ldr r0, [pc, #200] @ 327f2c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 327b10 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ 327f30 │ │ │ │ ldr r1, [pc, #176] @ 327f34 │ │ │ │ ldr r0, [pc, #176] @ 327f38 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -335074,51 +335074,51 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006e3e90 │ │ │ │ rsbeq r3, lr, ip, ror lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r1, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r1, r2, r4, lsr #15 │ │ │ │ - subeq sp, lr, r4, lsr #5 │ │ │ │ - @ instruction: 0x004e7198 │ │ │ │ - subeq sp, lr, r0, lsl r2 │ │ │ │ - subeq r7, lr, r0, lsl r1 │ │ │ │ - ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r1, r2, r4, lsl #9 │ │ │ │ - subeq ip, lr, ip, ror #30 │ │ │ │ - subeq r6, lr, r4, ror lr │ │ │ │ + rsbeq r1, r2, r8, lsr #15 │ │ │ │ + @ instruction: 0x00621794 │ │ │ │ + @ instruction: 0x004ed294 │ │ │ │ + subeq r7, lr, r8, lsl #3 │ │ │ │ + subeq sp, lr, r0, lsl #4 │ │ │ │ + subeq r7, lr, r0, lsl #2 │ │ │ │ + ldrdeq r2, [r0], -r4 │ │ │ │ + rsbeq r1, r2, r4, ror r4 │ │ │ │ + subeq ip, lr, ip, asr pc │ │ │ │ + subeq r6, lr, r4, ror #28 │ │ │ │ rsbeq r3, lr, r4, ror sl │ │ │ │ rsbeq r3, lr, r8, lsr #20 │ │ │ │ andeq r1, r0, ip, lsr #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r1, [r0], #-96 @ 0xffffffa0 │ │ │ │ + subseq r1, r0, r0, lsr #13 │ │ │ │ rsbeq r3, lr, r4, ror #17 │ │ │ │ - @ instruction: 0x00501698 │ │ │ │ + subseq r1, r0, r8, lsl #13 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - ldrsbeq r1, [r0], #-124 @ 0xffffff84 │ │ │ │ + subseq r1, r0, ip, asr #15 │ │ │ │ andeq r4, r0, ip, asr #22 │ │ │ │ - subseq r1, r0, ip, asr #11 │ │ │ │ + ldrheq r1, [r0], #-92 @ 0xffffffa4 │ │ │ │ andeq r3, r0, r0, ror #8 │ │ │ │ - subseq r1, r0, r0, lsr #11 │ │ │ │ + @ instruction: 0x00501590 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - subseq r1, r0, r8, lsl #11 │ │ │ │ + subseq r1, r0, r8, ror r5 │ │ │ │ andeq r1, r0, ip, asr r8 │ │ │ │ - subseq r1, r0, r0, ror r5 │ │ │ │ + subseq r1, r0, r0, ror #10 │ │ │ │ rsbeq r3, lr, r8, lsl #12 │ │ │ │ - subseq r1, r0, r0, asr #11 │ │ │ │ - subseq r1, r0, r8, lsr #8 │ │ │ │ - subseq r1, r0, r8, ror r4 │ │ │ │ - subseq r1, r0, r0, lsr r5 │ │ │ │ - ldrheq r1, [r0], #-76 @ 0xffffffb4 │ │ │ │ - strdeq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r0, r0, r8, asr #32 │ │ │ │ - subseq r0, r0, r4, asr #28 │ │ │ │ + ldrheq r1, [r0], #-80 @ 0xffffffb0 │ │ │ │ + subseq r1, r0, r8, lsl r4 │ │ │ │ + subseq r1, r0, r8, ror #8 │ │ │ │ + subseq r1, r0, r0, lsr #10 │ │ │ │ + subseq r1, r0, ip, lsr #9 │ │ │ │ + rsbeq r0, r2, r0, ror #29 │ │ │ │ + subseq r0, r0, r8, lsr r0 │ │ │ │ + subseq r0, r0, r4, lsr lr │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r1, [r1, #77] @ 0x4d │ │ │ │ @@ -335154,15 +335154,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 327ff8 │ │ │ │ mov r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32824c │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 645878 │ │ │ │ + bl 645870 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne 327fd8 │ │ │ │ ldr r3, [r7, #2272] @ 0x8e0 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -335252,22 +335252,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 328294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 327fc8 │ │ │ │ ldr r3, [pc, #244] @ 328298 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335285,34 +335285,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 32829c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 328110 │ │ │ │ ldr r0, [pc, #128] @ 3282a0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 327fc8 │ │ │ │ ldr r0, [pc, #104] @ 3282a4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 328110 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3282a8 │ │ │ │ ldr r1, [pc, #84] @ 3282ac │ │ │ │ ldr r0, [pc, #84] @ 3282b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3282b4 │ │ │ │ @@ -335325,22 +335325,22 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r3, lr, r8, lsr #6 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r1, r0, r0, ror r2 │ │ │ │ - ldrdeq r2, [r0], -ip │ │ │ │ subseq r1, r0, r0, ror #4 │ │ │ │ - subseq r1, r0, r8, lsl r2 │ │ │ │ - subseq r1, r0, r4, lsl #5 │ │ │ │ - rsbeq r0, r2, ip, lsl fp │ │ │ │ - subeq pc, pc, r4, ror ip @ │ │ │ │ - subseq r1, r0, r4, lsr #5 │ │ │ │ + ldrdeq r2, [r0], -ip │ │ │ │ + subseq r1, r0, r0, asr r2 │ │ │ │ + subseq r1, r0, r8, lsl #4 │ │ │ │ + subseq r1, r0, r4, ror r2 │ │ │ │ + rsbeq r0, r2, ip, lsl #22 │ │ │ │ + subeq pc, pc, r4, ror #24 │ │ │ │ + @ instruction: 0x00501294 │ │ │ │ ldrdeq r1, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r7, r0 │ │ │ │ @@ -335421,15 +335421,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [fp, #96] @ 0x60 │ │ │ │ lsl r2, r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ - bl 645940 │ │ │ │ + bl 645938 │ │ │ │ ldr r2, [pc, #1064] @ 328848 │ │ │ │ ldr r3, [pc, #1044] @ 328838 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r7, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -335464,15 +335464,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 328830 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7de8ac │ │ │ │ + b 7de8a4 │ │ │ │ ldr r3, [pc, #900] @ 328850 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32858c │ │ │ │ ldr r3, [pc, #880] @ 328854 │ │ │ │ @@ -335488,23 +335488,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 32885c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [sl, #1500] @ 0x5dc │ │ │ │ cmp r4, r8 │ │ │ │ bhi 328700 │ │ │ │ adds r3, r5, r4 │ │ │ │ adcs r3, r6, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -335555,28 +335555,28 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 328864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32873c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32873c │ │ │ │ @@ -335593,26 +335593,26 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 328868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 328464 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32873c │ │ │ │ ldr r3, [pc, #344] @ 32886c │ │ │ │ @@ -335634,85 +335634,85 @@ │ │ │ │ str r1, [r7, #28] │ │ │ │ b 328470 │ │ │ │ ldr r0, [pc, #276] @ 328870 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 328544 │ │ │ │ ldr r3, [pc, #224] @ 328858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3287ec │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 328874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 328464 │ │ │ │ ldr r0, [pc, #164] @ 328878 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32873c │ │ │ │ ldr r0, [pc, #136] @ 32887c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 328464 │ │ │ │ ldr r0, [pc, #108] @ 328880 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 328664 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, lr, r4, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, lr, r0, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ ldrdeq r2, [lr], #-252 @ 0xffffff04 @ │ │ │ │ rsbeq r2, lr, r4, ror #30 │ │ │ │ andeq r2, r0, ip, ror #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r0, [r0], #-248 @ 0xffffff08 │ │ │ │ + subseq r0, r0, r8, asr #31 │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - subseq r0, r0, r0, lsr #31 │ │ │ │ - subseq r0, r0, r0, lsl pc │ │ │ │ + @ instruction: 0x00500f90 │ │ │ │ + subseq r0, r0, r0, lsl #30 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - ldrsheq r0, [r0], #-208 @ 0xffffff30 │ │ │ │ - subseq r0, r0, r0, asr #27 │ │ │ │ - subseq r0, r0, r0, lsl #29 │ │ │ │ - subseq r0, r0, r8, asr #27 │ │ │ │ - subseq r0, r0, ip, lsr lr │ │ │ │ + subseq r0, r0, r0, ror #27 │ │ │ │ + ldrheq r0, [r0], #-208 @ 0xffffff30 │ │ │ │ + subseq r0, r0, r0, ror lr │ │ │ │ + ldrheq r0, [r0], #-216 @ 0xffffff28 │ │ │ │ + subseq r0, r0, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -335779,15 +335779,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645594 │ │ │ │ + bl 64558c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -335813,15 +335813,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r6, #22272 @ 0x5700 │ │ │ │ add r5, r6, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r5, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ @@ -335908,15 +335908,15 @@ │ │ │ │ ldr r1, [pc, #744] @ 328e84 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #736] @ 328e88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 328e60 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 35caa4 │ │ │ │ @@ -335978,28 +335978,28 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 328df4 │ │ │ │ mov r0, r6 │ │ │ │ bl 35cb10 │ │ │ │ ldr r2, [pc, #436] @ 328e9c │ │ │ │ ldr r1, [pc, #436] @ 328ea0 │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #400] @ 328e88 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 328e58 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 35caa4 │ │ │ │ @@ -336082,29 +336082,29 @@ │ │ │ │ str r1, [r5, #2268] @ 0x8dc │ │ │ │ b 328b54 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r2, #10] │ │ │ │ udf #0 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ - rsbeq r0, r2, r0, lsl #7 │ │ │ │ + rsbeq r0, r2, r0, ror r3 │ │ │ │ rsbeq r2, lr, r0, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq fp, lr, r0, ror lr │ │ │ │ - subeq r5, lr, r0, ror sp │ │ │ │ - ldrdeq r0, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - subeq pc, pc, r0, lsl #18 │ │ │ │ - ldrdeq r1, [pc], #-60 @ │ │ │ │ + subeq fp, lr, r0, ror #28 │ │ │ │ + subeq r5, lr, r0, ror #26 │ │ │ │ + rsbeq r0, r2, ip, asr #3 │ │ │ │ + strdeq pc, [pc], #-128 @ │ │ │ │ + subeq r1, pc, ip, asr #7 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ @ instruction: 0x006e279c │ │ │ │ - rsbeq r0, r2, r8, asr #1 │ │ │ │ - ldrdeq fp, [lr], #-176 @ 0xffffff50 │ │ │ │ - subeq r5, lr, ip, asr #21 │ │ │ │ - strheq pc, [pc], #-120 @ │ │ │ │ - @ instruction: 0x004f1290 │ │ │ │ + strheq r0, [r2], #-8 @ │ │ │ │ + subeq fp, lr, r0, asr #23 │ │ │ │ + strheq r5, [lr], #-172 @ 0xffffff54 │ │ │ │ + subeq pc, pc, r8, lsr #15 │ │ │ │ + subeq r1, pc, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #324] @ 329000 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -336118,23 +336118,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #272] @ 329014 │ │ │ │ ldr r1, [pc, #272] @ 329018 │ │ │ │ add r4, r4, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #268] @ 32901c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [pc, #252] @ 329020 │ │ │ │ ldr r3, [pc, #252] @ 329024 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -336171,43 +336171,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 329038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 328f3c │ │ │ │ ldr r0, [pc, #72] @ 32903c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 328f3c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - strheq pc, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq pc, r1, r8, lsr #29 │ │ │ │ rsbeq r2, lr, ip, lsr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq fp, lr, r8, lsr #19 │ │ │ │ - subeq r5, lr, r8, lsr #17 │ │ │ │ - subeq lr, pc, r4, asr #31 │ │ │ │ - subeq r1, pc, r0, ror r0 @ │ │ │ │ + @ instruction: 0x004eb998 │ │ │ │ + @ instruction: 0x004e5898 │ │ │ │ + strheq lr, [pc], #-244 @ │ │ │ │ + subeq r1, pc, r0, rrx │ │ │ │ @ instruction: 0x000023b3 │ │ │ │ ldrdeq r2, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq r2, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r1, r0, ip, asr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, r0, r0, asr #13 │ │ │ │ - subseq r0, r0, ip, ror #13 │ │ │ │ + ldrheq r0, [r0], #-96 @ 0xffffffa0 │ │ │ │ + ldrsbeq r0, [r0], #-108 @ 0xffffff94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #460] @ 329224 │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336217,15 +336217,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r6, #28672 @ 0x7000 │ │ │ │ ldr lr, [r3, #3768] @ 0xeb8 │ │ │ │ ldr r1, [r3, #3772] @ 0xebc │ │ │ │ cmp lr, #0 │ │ │ │ beq 329140 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -336315,28 +336315,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 329240 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #580 @ 0x244 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #7168 @ 0x1c00 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ b 3290e4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #4] │ │ │ │ bl 3289d8 │ │ │ │ b 329124 │ │ │ │ - rsbeq pc, r1, ip, lsl sp @ │ │ │ │ - subeq r5, lr, r8, lsl r7 │ │ │ │ - subeq fp, lr, ip, lsl #16 │ │ │ │ + rsbeq pc, r1, ip, lsl #26 │ │ │ │ + subeq r5, lr, r8, lsl #14 │ │ │ │ + strdeq fp, [lr], #-124 @ 0xffffff84 │ │ │ │ andeq r4, r0, pc, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ - rsbeq pc, r1, r0, lsl #23 │ │ │ │ - ldrdeq lr, [pc], #-200 @ │ │ │ │ - subeq r0, pc, r4, lsl #27 │ │ │ │ + rsbeq pc, r1, r0, ror fp @ │ │ │ │ + subeq lr, pc, r8, asr #25 │ │ │ │ + subeq r0, pc, r4, ror sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -336365,15 +336365,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #600 @ 0x258 │ │ │ │ ldr r3, [pc, #156] @ 329364 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 35cc3c │ │ │ │ cmp r0, r5 │ │ │ │ mov r4, r0 │ │ │ │ bge 329320 │ │ │ │ add r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -336398,17 +336398,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #1680 @ 0x690 │ │ │ │ bl 364ecc │ │ │ │ b 329284 │ │ │ │ - strheq pc, [r1], #-172 @ 0xffffff54 @ │ │ │ │ - subeq lr, pc, r0, lsl ip @ │ │ │ │ - strheq r0, [pc], #-204 @ │ │ │ │ + rsbeq pc, r1, ip, lsr #21 │ │ │ │ + subeq lr, pc, r0, lsl #24 │ │ │ │ + subeq r0, pc, ip, lsr #25 │ │ │ │ @ instruction: 0x000023bb │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #348] @ 3294dc │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -336417,15 +336417,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #332] @ 3294e0 │ │ │ │ ldr r1, [pc, #332] @ 3294e4 │ │ │ │ ldr r3, [pc, #332] @ 3294e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3289d8 │ │ │ │ add r3, r4, #22272 @ 0x5700 │ │ │ │ add ip, r4, #23296 @ 0x5b00 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ add ip, ip, #224 @ 0xe0 │ │ │ │ @@ -336471,15 +336471,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 34e63c │ │ │ │ add r1, r4, #1904 @ 0x770 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5436c4 │ │ │ │ + b 5436bc │ │ │ │ ldr r0, [r6, #1448] @ 0x5a8 │ │ │ │ bl 1e1348 │ │ │ │ b 329420 │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3294b8 │ │ │ │ @@ -336495,17 +336495,17 @@ │ │ │ │ ldrb r3, [r7, #2132] @ 0x854 │ │ │ │ cmp r3, #0 │ │ │ │ beq 329454 │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 329454 │ │ │ │ b 3294a8 │ │ │ │ - strdeq pc, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - subeq lr, pc, ip, lsr fp @ │ │ │ │ - subeq r0, pc, r8, ror #23 │ │ │ │ + rsbeq pc, r1, r4, ror #19 │ │ │ │ + subeq lr, pc, ip, lsr #22 │ │ │ │ + ldrdeq r0, [pc], #-184 @ │ │ │ │ andeq r2, r0, pc, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #680] @ 3297ac │ │ │ │ mov lr, r1 │ │ │ │ @@ -336559,15 +336559,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ beq 32962c │ │ │ │ mov r1, ip │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7ef2fc │ │ │ │ + bl 7ef2f4 │ │ │ │ cmp r4, r0 │ │ │ │ bne 329660 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #460] @ 3297c0 │ │ │ │ ldr r3, [pc, #440] @ 3297b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -336581,15 +336581,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7ef2b4 │ │ │ │ + bl 7ef2ac │ │ │ │ b 3295e0 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add ip, sp, #8 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -336619,21 +336619,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3297d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3295b8 │ │ │ │ ldr r3, [pc, #208] @ 3297c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3295b8 │ │ │ │ ldr r3, [pc, #192] @ 3297c8 │ │ │ │ @@ -336649,29 +336649,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3297d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3295b8 │ │ │ │ ldr r0, [pc, #108] @ 3297d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3295b8 │ │ │ │ ldr r0, [pc, #96] @ 3297dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3295b8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3297e0 │ │ │ │ ldr r1, [pc, #80] @ 3297e4 │ │ │ │ ldr r0, [pc, #80] @ 3297e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3297ec │ │ │ │ @@ -336684,21 +336684,21 @@ │ │ │ │ ldrdeq r1, [lr], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r2 │ │ │ │ rsbeq r1, lr, r8, lsl #28 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, r0, ip, lsr #32 │ │ │ │ - strheq pc, [pc], #-244 @ │ │ │ │ - strdeq pc, [pc], #-244 @ │ │ │ │ + subseq r0, r0, ip, lsl r0 │ │ │ │ + subeq pc, pc, r4, lsr #31 │ │ │ │ subeq pc, pc, r4, ror #31 │ │ │ │ - rsbeq pc, r1, r0, ror #11 │ │ │ │ - subeq lr, pc, r8, lsr r7 @ │ │ │ │ - subeq lr, pc, r4, asr #14 │ │ │ │ + ldrdeq pc, [pc], #-244 @ │ │ │ │ + ldrdeq pc, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + subeq lr, pc, r8, lsr #14 │ │ │ │ + subeq lr, pc, r4, lsr r7 @ │ │ │ │ andeq r0, r0, fp, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #4008] @ 32a7b0 │ │ │ │ ldr r8, [pc, #4008] @ 32a7b4 │ │ │ │ @@ -336720,33 +336720,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #3956] @ 32a7c8 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #3936] @ 32a7cc │ │ │ │ ldr r1, [pc, #3936] @ 32a7d0 │ │ │ │ add r8, r8, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 35cb10 │ │ │ │ ldr r3, [pc, #3892] @ 32a7d4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ addeq r5, r6, #4096 @ 0x1000 │ │ │ │ addeq sl, r6, #8192 @ 0x2000 │ │ │ │ beq 329904 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ @@ -336760,15 +336760,15 @@ │ │ │ │ bl 1e35a4 │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ add sl, r6, #8192 @ 0x2000 │ │ │ │ str r0, [r5, #2080] @ 0x820 │ │ │ │ ldr r0, [r4, #1540] @ 0x604 │ │ │ │ str r0, [sl, #1540] @ 0x604 │ │ │ │ - bl 58996c │ │ │ │ + bl 589964 │ │ │ │ ldr r3, [r5, #2084] @ 0x824 │ │ │ │ cmp r3, #0 │ │ │ │ bne 329a54 │ │ │ │ ldr r3, [sl, #1640] @ 0x668 │ │ │ │ cmp r3, #0 │ │ │ │ beq 329928 │ │ │ │ ldr r3, [sl, #1540] @ 0x604 │ │ │ │ @@ -336816,27 +336816,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3604] @ 32a7e8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r3, [pc, #3580] @ 32a7ec │ │ │ │ ldr ip, [pc, #3580] @ 32a7f0 │ │ │ │ ldr r1, [pc, #3580] @ 32a7f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3572] @ 32a7f8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #3552] @ 32a7fc │ │ │ │ ldr r3, [pc, #3480] @ 32a7b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -336847,15 +336847,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #3492] @ 32a800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ ldr r3, [r5, #2084] @ 0x824 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5, #2088] @ 0x828 │ │ │ │ b 329910 │ │ │ │ ldr r1, [pc, #3468] @ 32a804 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -336863,40 +336863,40 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3456] @ 32a80c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3452] @ 32a810 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r3, [pc, #3432] @ 32a814 │ │ │ │ ldr ip, [pc, #3432] @ 32a818 │ │ │ │ ldr r1, [pc, #3432] @ 32a81c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ mov r2, #8320 @ 0x2080 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r1, [pc, #3396] @ 32a820 │ │ │ │ ldr ip, [pc, #3396] @ 32a824 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #3392] @ 32a828 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3388] @ 32a82c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3384] @ 32a830 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ mov r1, #1 │ │ │ │ bl 45bea8 │ │ │ │ ldrb r2, [r5, #2111] @ 0x83f │ │ │ │ ldrb r3, [r5, #2108] @ 0x83c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 32af8c │ │ │ │ @@ -336946,27 +336946,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3172] @ 32a840 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ add r2, r6, #6208 @ 0x1840 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #3136] @ 32a844 │ │ │ │ ldr r3, [r8, #20] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ldr r4, [sl, #1540] @ 0x604 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32a6f4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 347370 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -336983,29 +336983,29 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, r8, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32aab0 │ │ │ │ mov r0, r6 │ │ │ │ bl 35cb10 │ │ │ │ ldr r2, [pc, #2996] @ 32a854 │ │ │ │ ldr r1, [pc, #2996] @ 32a858 │ │ │ │ add r8, r8, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #2992] @ 32a85c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b26c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r8, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r6 │ │ │ │ bl 35caa4 │ │ │ │ @@ -337040,20 +337040,20 @@ │ │ │ │ str r0, [fp, #3048] @ 0xbe8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r5, #2256 @ 0x8d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ add r3, r0, #3248 @ 0xcb0 │ │ │ │ strh r2, [r3] │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #2812] @ 32a868 │ │ │ │ mov r3, #0 │ │ │ │ add ip, r6, #6336 @ 0x18c0 │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ add ip, r6, #6336 @ 0x18c0 │ │ │ │ strd r0, [ip, #16] │ │ │ │ ldrb r0, [r5, #2100] @ 0x834 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 1e11ec │ │ │ │ add r3, r6, #9664 @ 0x25c0 │ │ │ │ @@ -337181,15 +337181,15 @@ │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 355ec0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32aad8 │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ bl 35fb90 │ │ │ │ mov r0, r7 │ │ │ │ bl 361f34 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -337212,15 +337212,15 @@ │ │ │ │ ldr r1, [pc, #2176] @ 32a87c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #724 @ 0x2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #2156] @ 32a880 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ add r0, r0, #28160 @ 0x6e00 │ │ │ │ ldrb r1, [r0, #229] @ 0xe5 │ │ │ │ ldrb r3, [r0, #228] @ 0xe4 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ ldrb r1, [r0, #76] @ 0x4c │ │ │ │ @@ -337263,35 +337263,35 @@ │ │ │ │ lsr r3, r1, r0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #1972] @ 32a884 │ │ │ │ add r9, r6, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [pc, #1944] @ 32a888 │ │ │ │ ldr r3, [pc, #1944] @ 32a88c │ │ │ │ str r8, [sp, #8] │ │ │ │ add r8, r6, #1904 @ 0x770 │ │ │ │ add r8, r8, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ ldr r1, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 32ad84 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 35c44c │ │ │ │ @@ -337371,19 +337371,19 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #12 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ bl 3529b0 │ │ │ │ ldr r0, [sl, #1464] @ 0x5b8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ add r9, sp, #80 @ 0x50 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r7, #100] @ 0x64 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -337396,15 +337396,15 @@ │ │ │ │ ldr r1, [pc, #1476] @ 32a8a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1388] @ 32a85c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32a31c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r8, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r6 │ │ │ │ @@ -337450,26 +337450,26 @@ │ │ │ │ add r0, r6, #23552 @ 0x5c00 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 7bb604 │ │ │ │ + bl 7bb5fc │ │ │ │ ldr r2, [pc, #1240] @ 32a8ac │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #8 │ │ │ │ - bl 7bb604 │ │ │ │ + bl 7bb5fc │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ ldr r2, [r5, #2080] @ 0x820 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #20 │ │ │ │ - bl 7bb604 │ │ │ │ + bl 7bb5fc │ │ │ │ ldrb r0, [r5, #2212] @ 0x8a4 │ │ │ │ mov r8, #0 │ │ │ │ strb r0, [fp, #3326] @ 0xcfe │ │ │ │ mov r3, #1 │ │ │ │ ldrb r0, [r5, #2213] @ 0x8a5 │ │ │ │ strb r0, [fp, #3327] @ 0xcff │ │ │ │ strb r3, [fp, #3341] @ 0xd0d │ │ │ │ @@ -337556,15 +337556,15 @@ │ │ │ │ ldr r3, [sl, #1540] @ 0x604 │ │ │ │ cmp r3, r1 │ │ │ │ beq 32af28 │ │ │ │ add r2, r3, #164 @ 0xa4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ add r0, r3, #944 @ 0x3b0 │ │ │ │ - bl 7bb688 │ │ │ │ + bl 7bb680 │ │ │ │ add r1, fp, #3248 @ 0xcb0 │ │ │ │ mvn r3, #59 @ 0x3b │ │ │ │ strb r3, [r1, #2048] @ 0x800 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #9 │ │ │ │ strb r3, [r1, #2049] @ 0x801 │ │ │ │ mov r3, #16 │ │ │ │ @@ -337656,36 +337656,36 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ add r3, r3, #2 │ │ │ │ str r4, [r2, r3, lsl #2] │ │ │ │ b 329a14 │ │ │ │ ldr r9, [pc, #452] @ 32a8c0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r1, [pc, #440] @ 32a8c4 │ │ │ │ ldr r2, [r5, #2080] @ 0x820 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5803b8 │ │ │ │ + bl 5803b0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5820c0 │ │ │ │ + bl 5820b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 329a14 │ │ │ │ ldr r3, [pc, #400] @ 32a8c8 │ │ │ │ ldr r2, [pc, #400] @ 32a8cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #688 @ 0x2b0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [pc, #384] @ 32a8d0 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r0, [sl, #1540] @ 0x604 │ │ │ │ b 329c28 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 32aeb4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 32a78c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -337701,149 +337701,149 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ str r3, [r2, #3784] @ 0xec8 │ │ │ │ bne 32a77c │ │ │ │ b 329eb4 │ │ │ │ rsbeq r1, lr, ip, ror #23 │ │ │ │ - rsbeq pc, r1, r4, asr r5 @ │ │ │ │ + rsbeq pc, r1, r4, asr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq lr, pc, r8, lsr #13 │ │ │ │ - subeq r0, pc, r0, asr r7 @ │ │ │ │ + @ instruction: 0x004fe698 │ │ │ │ + subeq r0, pc, r0, asr #14 │ │ │ │ rsbeq r1, lr, r4, asr #23 │ │ │ │ strdeq r2, [r0], -r5 │ │ │ │ - subeq pc, sp, r8, asr #5 │ │ │ │ - subseq sl, r5, r8, lsr #26 │ │ │ │ + strheq pc, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq sl, r5, r8, lsl sp │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ - rsbeq pc, r1, ip, lsr #7 │ │ │ │ - subeq pc, pc, r8, lsr pc @ │ │ │ │ - subeq lr, pc, r0, lsl #10 │ │ │ │ + @ instruction: 0x0061f39c │ │ │ │ + subeq pc, pc, r8, lsr #30 │ │ │ │ + strdeq lr, [pc], #-64 @ │ │ │ │ andeq r2, r0, fp, lsl #1 │ │ │ │ - rsbeq pc, r1, r0, lsl #7 │ │ │ │ - subeq pc, pc, r4, ror #27 │ │ │ │ - ldrdeq lr, [pc], #-64 @ │ │ │ │ + rsbeq pc, r1, r0, ror r3 @ │ │ │ │ + ldrdeq pc, [pc], #-212 @ │ │ │ │ + subeq lr, pc, r0, asr #9 │ │ │ │ andeq r2, r0, r1, rrx │ │ │ │ rsbeq r1, lr, r0, ror #19 │ │ │ │ - subeq pc, pc, r8, asr #26 │ │ │ │ - ldrdeq pc, [pc], #-216 @ │ │ │ │ - rsbeq pc, r1, ip, ror #5 │ │ │ │ - subeq lr, pc, ip, lsr r4 @ │ │ │ │ + subeq pc, pc, r8, lsr sp @ │ │ │ │ + subeq pc, pc, r8, asr #27 │ │ │ │ + ldrdeq pc, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + subeq lr, pc, ip, lsr #8 │ │ │ │ andeq r2, r0, pc, rrx │ │ │ │ - rsbeq pc, r1, r0, asr #5 │ │ │ │ - subeq pc, pc, r0, lsl #28 │ │ │ │ - subeq lr, pc, r8, lsl r4 @ │ │ │ │ - subeq pc, pc, ip, asr #26 │ │ │ │ + strheq pc, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + strdeq pc, [pc], #-208 @ │ │ │ │ + subeq lr, pc, r8, lsl #8 │ │ │ │ + subeq pc, pc, ip, lsr sp @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq pc, r1, r8, lsl #5 │ │ │ │ - ldrdeq lr, [pc], #-56 @ │ │ │ │ + rsbeq pc, r1, r8, ror r2 @ │ │ │ │ + subeq lr, pc, r8, asr #7 │ │ │ │ andeq r2, r0, r8, rrx │ │ │ │ - rsbeq pc, r1, r4, lsr #3 │ │ │ │ - subeq pc, pc, r0, asr #31 │ │ │ │ - strdeq lr, [pc], #-36 @ │ │ │ │ + @ instruction: 0x0061f194 │ │ │ │ + strheq pc, [pc], #-240 @ │ │ │ │ + subeq lr, pc, r4, ror #5 │ │ │ │ ldrdeq r2, [r0], -r6 │ │ │ │ - subeq pc, pc, r8, ror #31 │ │ │ │ - rsbeq pc, r1, r8, lsl r1 @ │ │ │ │ - subeq r4, lr, r8, lsl fp │ │ │ │ - subeq sl, lr, ip, lsl ip │ │ │ │ - strdeq lr, [pc], #-124 @ │ │ │ │ - ldrdeq r0, [pc], #-40 @ │ │ │ │ + ldrdeq pc, [pc], #-248 @ │ │ │ │ + rsbeq pc, r1, r8, lsl #2 │ │ │ │ + subeq r4, lr, r8, lsl #22 │ │ │ │ + subeq sl, lr, ip, lsl #24 │ │ │ │ + subeq lr, pc, ip, ror #15 │ │ │ │ + subeq r0, pc, r8, asr #5 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - rsbeq lr, r1, ip, ror sp │ │ │ │ - ldrdeq sp, [pc], #-228 @ │ │ │ │ - subeq pc, lr, r0, lsl #31 │ │ │ │ + rsbeq lr, r1, ip, ror #26 │ │ │ │ + subeq sp, pc, r4, asr #29 │ │ │ │ + subeq pc, lr, r0, ror pc @ │ │ │ │ strdeq r2, [r0], -r1 │ │ │ │ - subeq pc, pc, r8, asr fp @ │ │ │ │ + subeq pc, pc, r8, asr #22 │ │ │ │ rsbeq lr, sl, r4, lsl r4 │ │ │ │ - subeq pc, lr, r8, lsl #29 │ │ │ │ + subeq pc, lr, r8, ror lr @ │ │ │ │ strheq r1, [pc], #-160 @ │ │ │ │ @ instruction: 0x01000898 │ │ │ │ - @ instruction: 0x0061ea9c │ │ │ │ - subeq lr, pc, r0, asr #3 │ │ │ │ - @ instruction: 0x004efc98 │ │ │ │ - rsbeq lr, r1, r0, asr sl │ │ │ │ - subeq pc, pc, ip, lsl #17 │ │ │ │ + rsbeq lr, r1, ip, lsl #21 │ │ │ │ + strheq lr, [pc], #-16 @ │ │ │ │ + subeq pc, lr, r8, lsl #25 │ │ │ │ + rsbeq lr, r1, r0, asr #20 │ │ │ │ subeq pc, pc, ip, ror r8 @ │ │ │ │ + subeq pc, pc, ip, ror #16 │ │ │ │ andeq r8, r0, r0, lsl r0 │ │ │ │ andeq r8, r1, r0, lsl r0 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ andeq r4, r0, r6, ror #8 │ │ │ │ - subeq pc, pc, r4, lsl #10 │ │ │ │ - strdeq pc, [pc], #-76 @ │ │ │ │ - rsbeq lr, r1, ip, lsr r6 │ │ │ │ - subeq sp, pc, r4, lsl #15 │ │ │ │ + strdeq pc, [pc], #-68 @ │ │ │ │ + subeq pc, pc, ip, ror #9 │ │ │ │ + rsbeq lr, r1, ip, lsr #12 │ │ │ │ + subeq sp, pc, r4, ror r7 @ │ │ │ │ ldrdeq r2, [r0], -sp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r1, r0, r6, lsr fp │ │ │ │ andeq r5, r0, r5, asr #16 │ │ │ │ - subeq pc, lr, r4, lsl #7 │ │ │ │ - rsbeq lr, r1, r8, lsl r1 │ │ │ │ - subeq lr, pc, r4, lsr ip @ │ │ │ │ - subeq sp, pc, ip, ror #4 │ │ │ │ + subeq pc, lr, r4, ror r3 @ │ │ │ │ + rsbeq lr, r1, r8, lsl #2 │ │ │ │ + subeq lr, pc, r4, lsr #24 │ │ │ │ + subeq sp, pc, ip, asr r2 @ │ │ │ │ andeq r2, r0, sl, ror r0 │ │ │ │ rsbeq sp, sl, r0, lsl r7 │ │ │ │ - subeq lr, pc, r4, lsl lr @ │ │ │ │ - rsbeq sp, r1, ip, ror #28 │ │ │ │ - subeq lr, pc, r0, ror r9 @ │ │ │ │ - subeq ip, pc, r0, asr #31 │ │ │ │ + subeq lr, pc, r4, lsl #28 │ │ │ │ + rsbeq sp, r1, ip, asr lr │ │ │ │ + subeq lr, pc, r0, ror #18 │ │ │ │ + strheq ip, [pc], #-240 @ │ │ │ │ andeq r2, r0, r5, ror r0 │ │ │ │ - subeq lr, pc, ip, lsl sp @ │ │ │ │ - rsbeq sp, r1, ip, lsl #28 │ │ │ │ - subeq lr, pc, r4, ror r9 @ │ │ │ │ - subeq ip, pc, r0, ror #30 │ │ │ │ + subeq lr, pc, ip, lsl #26 │ │ │ │ + strdeq sp, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + subeq lr, pc, r4, ror #18 │ │ │ │ + subeq ip, pc, r0, asr pc @ │ │ │ │ andeq r2, r0, r5, lsl #1 │ │ │ │ - ldrdeq sp, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x004fe994 │ │ │ │ - subeq ip, pc, ip, lsr #30 │ │ │ │ + rsbeq sp, r1, r8, asr #27 │ │ │ │ + subeq lr, pc, r4, lsl #19 │ │ │ │ + subeq ip, pc, ip, lsl pc @ │ │ │ │ muleq r0, r3, r0 │ │ │ │ - rsbeq sp, r1, r8, lsl #27 │ │ │ │ - subeq lr, pc, r8, lsr #19 │ │ │ │ - ldrdeq ip, [pc], #-236 @ │ │ │ │ + rsbeq sp, r1, r8, ror sp │ │ │ │ + @ instruction: 0x004fe998 │ │ │ │ + subeq ip, pc, ip, asr #29 │ │ │ │ muleq r0, r9, r0 │ │ │ │ rsbeq sp, sl, r0, lsr #9 │ │ │ │ - subeq lr, lr, r4, lsl pc │ │ │ │ - rsbeq sp, r1, r4, lsr #25 │ │ │ │ - subeq lr, pc, ip, lsr #18 │ │ │ │ - strdeq ip, [pc], #-216 @ │ │ │ │ + subeq lr, lr, r4, lsl #30 │ │ │ │ + @ instruction: 0x0061dc94 │ │ │ │ + subeq lr, pc, ip, lsl r9 @ │ │ │ │ + subeq ip, pc, r8, ror #27 │ │ │ │ andeq r2, r0, r9, lsr #1 │ │ │ │ - rsbeq sp, r1, r4, asr ip │ │ │ │ - subeq lr, pc, r0, lsl #18 │ │ │ │ - subeq ip, pc, r8, lsr #27 │ │ │ │ + rsbeq sp, r1, r4, asr #24 │ │ │ │ + strdeq lr, [pc], #-128 @ │ │ │ │ + @ instruction: 0x004fcd98 │ │ │ │ andeq r2, r0, lr, lsr #1 │ │ │ │ - rsbeq sp, r1, r4, lsr #24 │ │ │ │ - subeq lr, pc, r8, lsl #17 │ │ │ │ - subeq ip, pc, r8, ror sp @ │ │ │ │ + rsbeq sp, r1, r4, lsl ip │ │ │ │ + subeq lr, pc, r8, ror r8 @ │ │ │ │ + subeq ip, pc, r8, ror #26 │ │ │ │ andeq r2, r0, r4, lsr #1 │ │ │ │ - strdeq sp, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - subeq lr, pc, ip, lsr #16 │ │ │ │ - subeq ip, pc, r8, asr #26 │ │ │ │ + rsbeq sp, r1, r4, ror #23 │ │ │ │ + subeq lr, pc, ip, lsl r8 @ │ │ │ │ + subeq ip, pc, r8, lsr sp @ │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ - rsbeq sp, r1, r0, asr #23 │ │ │ │ - strheq lr, [pc], #-140 @ │ │ │ │ - subeq ip, pc, r0, lsl sp @ │ │ │ │ + strheq sp, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + subeq lr, pc, ip, lsr #17 │ │ │ │ + subeq ip, pc, r0, lsl #26 │ │ │ │ strheq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x0061db90 │ │ │ │ - ldrdeq lr, [pc], #-136 @ │ │ │ │ - subeq ip, pc, r4, ror #25 │ │ │ │ + rsbeq sp, r1, r0, lsl #23 │ │ │ │ + subeq lr, pc, r8, asr #17 │ │ │ │ + ldrdeq ip, [pc], #-196 @ │ │ │ │ strheq r2, [r0], -sl │ │ │ │ - rsbeq sp, r1, r0, ror #22 │ │ │ │ - strdeq lr, [pc], #-128 @ │ │ │ │ - strheq ip, [pc], #-200 @ │ │ │ │ - rsbeq sp, r1, ip, lsr #22 │ │ │ │ - subeq lr, pc, r4, lsl #18 │ │ │ │ - subeq ip, pc, r0, lsl #25 │ │ │ │ + rsbeq sp, r1, r0, asr fp │ │ │ │ + subeq lr, pc, r0, ror #17 │ │ │ │ + subeq ip, pc, r8, lsr #25 │ │ │ │ + rsbeq sp, r1, ip, lsl fp │ │ │ │ + strdeq lr, [pc], #-132 @ │ │ │ │ + subeq ip, pc, r0, ror ip @ │ │ │ │ andeq r2, r0, r6, asr #1 │ │ │ │ - strdeq sp, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - subeq ip, pc, ip, asr #24 │ │ │ │ - subeq lr, pc, r0, lsl #19 │ │ │ │ + rsbeq sp, r1, r4, ror #21 │ │ │ │ + subeq ip, pc, ip, lsr ip @ │ │ │ │ + subeq lr, pc, r0, ror r9 @ │ │ │ │ andeq r2, r0, r8, ror #3 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b274 │ │ │ │ ldr r1, [r7, #1464] @ 0x5b8 │ │ │ │ @@ -337926,15 +337926,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ strh r4, [sp, #70] @ 0x46 │ │ │ │ bl 1e1e1c │ │ │ │ b 329f98 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 329a14 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32a19c │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldrb r3, [r5, #2110] @ 0x83e │ │ │ │ @@ -338005,15 +338005,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-888] @ 32a8f0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 362858 │ │ │ │ b 329fbc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ @@ -338117,15 +338117,15 @@ │ │ │ │ ldr r3, [pc, #-1320] @ 32a8f8 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r6, #9472 @ 0x2500 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 3529b0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ @@ -338140,21 +338140,21 @@ │ │ │ │ bl 3229f8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #1452] @ 0x5ac │ │ │ │ b 32a224 │ │ │ │ cmp r8, r2 │ │ │ │ movge r1, r8 │ │ │ │ movlt r1, r2 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ mov r3, r0 │ │ │ │ b 32ad70 │ │ │ │ cmp r8, #1 │ │ │ │ movge r1, r8 │ │ │ │ movlt r1, #1 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ mov r3, r0 │ │ │ │ b 32acf4 │ │ │ │ cmp r1, #0 │ │ │ │ strb ip, [fp, #3776] @ 0xec0 │ │ │ │ strb ip, [fp, #3777] @ 0xec1 │ │ │ │ beq 32a770 │ │ │ │ ldrb r2, [fp, #3777] @ 0xec1 │ │ │ │ @@ -338162,66 +338162,66 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #3784] @ 0xec8 │ │ │ │ b 329eb4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7cafd4 │ │ │ │ + bl 7cafcc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ b 32a190 │ │ │ │ ldr r3, [pc, #-1540] @ 32a8fc │ │ │ │ ldr ip, [pc, #-1540] @ 32a900 │ │ │ │ ldr r1, [pc, #-1540] @ 32a904 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1548] @ 32a908 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #944 @ 0x3b0 │ │ │ │ ldr r3, [r5, #2080] @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #-1588] @ 32a90c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ bl 1e2da0 <__snprintf_chk@plt> │ │ │ │ b 32a574 │ │ │ │ - bl 58caec │ │ │ │ + bl 58cae4 │ │ │ │ ldr r3, [pc, #-1616] @ 32a910 │ │ │ │ ldr ip, [pc, #-1616] @ 32a914 │ │ │ │ ldr r1, [pc, #-1616] @ 32a918 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1624] @ 32a91c │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r3, [pc, #-1652] @ 32a920 │ │ │ │ ldr ip, [pc, #-1652] @ 32a924 │ │ │ │ ldr r1, [pc, #-1652] @ 32a928 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1660] @ 32a92c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ add r0, r6, #2096 @ 0x830 │ │ │ │ mov r3, #2 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r0, r0, #12 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -338233,15 +338233,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1724] @ 32a93c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r2, [r5, #2088] @ 0x828 │ │ │ │ add r4, r6, #1904 @ 0x770 │ │ │ │ add r2, r2, #512 @ 0x200 │ │ │ │ add r2, r2, #1 │ │ │ │ lsl r2, r2, #3 │ │ │ │ subs r1, r2, #1 │ │ │ │ @@ -338267,15 +338267,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r6 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529b0 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ @@ -338290,15 +338290,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1928] @ 32a954 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ subs r2, r2, #1 │ │ │ │ sbc ip, ip, #0 │ │ │ │ cmp ip, #0 │ │ │ │ clzeq r2, r2 │ │ │ │ addeq r2, r2, #32 │ │ │ │ clzne r2, ip │ │ │ │ @@ -338310,89 +338310,89 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1992] @ 32a964 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r3, [pc, #-2016] @ 32a968 │ │ │ │ ldr ip, [pc, #-2016] @ 32a96c │ │ │ │ ldr r1, [pc, #-2016] @ 32a970 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2024] @ 32a974 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r3, [pc, #-2048] @ 32a978 │ │ │ │ ldr ip, [pc, #-2048] @ 32a97c │ │ │ │ ldr r1, [pc, #-2048] @ 32a980 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2056] @ 32a984 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r3, [pc, #-2080] @ 32a988 │ │ │ │ ldr ip, [pc, #-2080] @ 32a98c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #-2084] @ 32a990 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2092] @ 32a994 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r3, [pc, #-2116] @ 32a998 │ │ │ │ ldr ip, [pc, #-2116] @ 32a99c │ │ │ │ ldr r1, [pc, #-2116] @ 32a9a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2124] @ 32a9a4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r3, [pc, #-2148] @ 32a9a8 │ │ │ │ ldr lr, [pc, #-2148] @ 32a9ac │ │ │ │ ldr r1, [pc, #-2148] @ 32a9b0 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ mov r2, #8384 @ 0x20c0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ ldr r3, [pc, #-2188] @ 32a9b4 │ │ │ │ ldr ip, [pc, #-2188] @ 32a9b8 │ │ │ │ ldr r1, [pc, #-2188] @ 32a9bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2196] @ 32a9c0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 329a14 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #-2232] @ 32a9c4 │ │ │ │ ldr r1, [pc, #-2232] @ 32a9c8 │ │ │ │ ldr r0, [pc, #-2232] @ 32a9cc │ │ │ │ @@ -338475,23 +338475,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 32b4c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32b324 │ │ │ │ ldr r3, [pc, #208] @ 32b4cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b2f4 │ │ │ │ ldr r3, [pc, #176] @ 32b4c0 │ │ │ │ @@ -338507,50 +338507,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 32b4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32b2f4 │ │ │ │ ldr r0, [pc, #92] @ 32b4d4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32b2f4 │ │ │ │ ldr r0, [pc, #76] @ 32b4d8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32b324 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, lr, ip, asr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, lr, ip, lsr #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r0, [lr], #-0 @ │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq lr, pc, ip, asr #17 │ │ │ │ + strheq lr, [pc], #-140 @ │ │ │ │ andeq r4, r0, r4, ror #5 │ │ │ │ - subeq lr, pc, ip, lsl #16 │ │ │ │ - subeq lr, pc, r0, lsr #16 │ │ │ │ - subeq lr, pc, r4, ror #16 │ │ │ │ + strdeq lr, [pc], #-124 @ │ │ │ │ + subeq lr, pc, r0, lsl r8 @ │ │ │ │ + subeq lr, pc, r4, asr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 32bb18 │ │ │ │ ldr r1, [pc, #1572] @ 32bb1c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -338586,28 +338586,28 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b684 │ │ │ │ mov r0, r4 │ │ │ │ bl 35cb10 │ │ │ │ ldr r2, [pc, #1420] @ 32bb34 │ │ │ │ ldr r1, [pc, #1420] @ 32bb38 │ │ │ │ add r9, r9, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #1416] @ 32bb3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bb10 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r9, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r4 │ │ │ │ bl 35caa4 │ │ │ │ @@ -338638,24 +338638,24 @@ │ │ │ │ beq 32baf0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1232] @ 32bb4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32b6dc │ │ │ │ ldr r3, [pc, #1220] @ 32bb50 │ │ │ │ cmp r7, #0 │ │ │ │ cmpeq r5, r3 │ │ │ │ beq 32b8a0 │ │ │ │ ldr r3, [pc, #1208] @ 32bb54 │ │ │ │ add r4, r4, #2080 @ 0x820 │ │ │ │ @@ -338730,23 +338730,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 32bb60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 32baa8 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 32b54c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -338766,22 +338766,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 32bb68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 32b92c │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 32ba0c │ │ │ │ cmp r6, #3 │ │ │ │ bhi 32b54c │ │ │ │ ldr r3, [pc, #684] @ 32bb44 │ │ │ │ @@ -338799,56 +338799,56 @@ │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #1464] @ 0x5b8 │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 543064 │ │ │ │ + bl 54305c │ │ │ │ b 32b694 │ │ │ │ ldr r3, [pc, #600] @ 32bb44 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 32b54c │ │ │ │ ldr r1, [pc, #620] @ 32bb6c │ │ │ │ ldr r0, [pc, #620] @ 32bb70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32b54c │ │ │ │ ldr r3, [pc, #540] @ 32bb44 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 32b54c │ │ │ │ ldr r1, [pc, #568] @ 32bb74 │ │ │ │ ldr r0, [pc, #568] @ 32bb78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32b54c │ │ │ │ bl 323d04 │ │ │ │ ldr r1, [pc, #532] @ 32bb7c │ │ │ │ ldr r0, [pc, #532] @ 32bb80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32b6dc │ │ │ │ ldr r2, [pc, #500] @ 32bb84 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 32b6d4 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -338860,28 +338860,28 @@ │ │ │ │ beq 32ba8c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 32bb88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 32b6d4 │ │ │ │ ldr r0, [pc, #396] @ 32bb8c │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32b7ec │ │ │ │ ldr r3, [pc, #304] @ 32bb44 │ │ │ │ ldr fp, [r8, r3] │ │ │ │ ldr r3, [pc, #372] @ 32bb90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338897,95 +338897,95 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 32bb94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 32b8f0 │ │ │ │ ldr r0, [pc, #260] @ 32bb98 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 32b6d4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32ba14 │ │ │ │ ldr r3, [fp] │ │ │ │ b 32b8f0 │ │ │ │ ldr r0, [pc, #216] @ 32bb9c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32bab4 │ │ │ │ ldr r0, [pc, #196] @ 32bba0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 32b92c │ │ │ │ ldr r0, [pc, #172] @ 32bba4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32b6dc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ rsbeq pc, sp, r8, lsl #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, sp, r8, ror #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq sp, r1, r8, lsl #16 │ │ │ │ - subeq r9, lr, r0, lsl r3 │ │ │ │ - subeq r3, lr, ip, lsl #4 │ │ │ │ - strdeq ip, [pc], #-228 @ │ │ │ │ - ldrdeq lr, [lr], #-144 @ 0xffffff70 │ │ │ │ + strdeq sp, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + subeq r9, lr, r0, lsl #6 │ │ │ │ + strdeq r3, [lr], #-28 @ 0xffffffe4 │ │ │ │ + subeq ip, pc, r4, ror #29 │ │ │ │ + subeq lr, lr, r0, asr #19 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r1, r0, ip, asr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq lr, pc, r8, lsr #20 │ │ │ │ + subeq lr, pc, r8, lsl sl @ │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ - strdeq sp, [r1], #-39 @ 0xffffffd9 @ │ │ │ │ + rsbeq sp, r1, r7, ror #5 │ │ │ │ rsbeq pc, sp, r0, lsl sp @ │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subeq lr, pc, ip, lsr r5 @ │ │ │ │ + subeq lr, pc, ip, lsr #10 │ │ │ │ andeq r4, r0, r4, lsl #12 │ │ │ │ - subeq lr, pc, r0, lsl r6 @ │ │ │ │ - rsbeq sp, r1, r4, ror r4 │ │ │ │ - subeq lr, pc, r0, lsr #10 │ │ │ │ - rsbeq sp, r1, r8, lsr r4 │ │ │ │ - ldrdeq lr, [pc], #-92 @ │ │ │ │ - rsbeq sp, r1, ip, lsl #8 │ │ │ │ - subeq lr, pc, ip, asr #13 │ │ │ │ + subeq lr, pc, r0, lsl #12 │ │ │ │ + rsbeq sp, r1, r4, ror #8 │ │ │ │ + subeq lr, pc, r0, lsl r5 @ │ │ │ │ + rsbeq sp, r1, r8, lsr #8 │ │ │ │ + subeq lr, pc, ip, asr #11 │ │ │ │ + strdeq sp, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + strheq lr, [pc], #-108 @ │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - @ instruction: 0x004fe590 │ │ │ │ - subeq lr, pc, r8, asr r3 @ │ │ │ │ + subeq lr, pc, r0, lsl #11 │ │ │ │ + subeq lr, pc, r8, asr #6 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - subeq lr, pc, r4, lsl #6 │ │ │ │ - subeq lr, pc, r8, asr #10 │ │ │ │ - subeq lr, pc, r8, lsl r3 @ │ │ │ │ - strdeq lr, [pc], #-60 @ │ │ │ │ - strdeq lr, [pc], #-80 @ │ │ │ │ + strdeq lr, [pc], #-36 @ │ │ │ │ + subeq lr, pc, r8, lsr r5 @ │ │ │ │ + subeq lr, pc, r8, lsl #6 │ │ │ │ + subeq lr, pc, ip, ror #7 │ │ │ │ + subeq lr, pc, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #720] @ 32be94 │ │ │ │ mov r5, r3 │ │ │ │ @@ -339025,15 +339025,15 @@ │ │ │ │ ldr r3, [r6, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32bcb8 │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r6, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ movhi r0, #0 │ │ │ │ bls 32be6c │ │ │ │ ldr r2, [pc, #540] @ 32bea0 │ │ │ │ ldr r3, [pc, #528] @ 32be98 │ │ │ │ @@ -339092,22 +339092,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 32bebc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32bce4 │ │ │ │ ldr r3, [pc, #292] @ 32bec0 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bd00 │ │ │ │ ldr r3, [pc, #260] @ 32beb4 │ │ │ │ @@ -339123,44 +339123,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r5, #0 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 32bec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32bd00 │ │ │ │ ldr r0, [pc, #152] @ 32bec8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32bce4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #124] @ 32becc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32bd00 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 32bed0 │ │ │ │ ldr r1, [pc, #92] @ 32bed4 │ │ │ │ ldr r0, [pc, #92] @ 32bed8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3824 @ 0xef0 │ │ │ │ @@ -339175,22 +339175,22 @@ │ │ │ │ rsbeq pc, sp, r8, ror r7 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004fe39c │ │ │ │ + subeq lr, pc, ip, lsl #7 │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - subeq sp, pc, r0, ror #15 │ │ │ │ - subeq lr, pc, r0, lsr r3 @ │ │ │ │ - subeq sp, pc, r0, lsl #16 │ │ │ │ - strdeq ip, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - subeq ip, pc, r0, asr r0 @ │ │ │ │ - subeq lr, pc, r8, lsl #6 │ │ │ │ + ldrdeq sp, [pc], #-112 @ │ │ │ │ + subeq lr, pc, r0, lsr #6 │ │ │ │ + strdeq sp, [pc], #-112 @ │ │ │ │ + rsbeq ip, r1, ip, ror #29 │ │ │ │ + subeq ip, pc, r0, asr #32 │ │ │ │ + strdeq lr, [pc], #-40 @ │ │ │ │ andeq r0, r0, pc, lsr #30 │ │ │ │ │ │ │ │ 0032bee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -339203,34 +339203,34 @@ │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r7, [pc, #1392] @ 32c4a0 │ │ │ │ add r8, r4, #104 @ 0x68 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ ldrh sl, [r4, #32] │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ ldr r3, [pc, #1368] @ 32c4a4 │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c26c │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ beq 32c054 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ ldrb r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 32c214 │ │ │ │ bls 32c21c │ │ │ │ cmp r3, #8 │ │ │ │ moveq r3, #640 @ 0x280 │ │ │ │ beq 32bf9c │ │ │ │ @@ -339253,18 +339253,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3856 @ 0xf10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [pc, #1220] @ 32c4b4 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c068 │ │ │ │ ldr r1, [pc, #1192] @ 32c4b8 │ │ │ │ ldr r3, [pc, #1160] @ 32c49c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -339280,15 +339280,15 @@ │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r3, r2, lsl #2] │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 321ea4 │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c008 │ │ │ │ ldrb r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ cmpne r2, #1 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -339319,15 +339319,15 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ orr sl, sl, r3, lsl #24 │ │ │ │ bne 32c1fc │ │ │ │ add r3, r9, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r3, [r8, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 32c470 │ │ │ │ ldr r6, [r8, #244] @ 0xf4 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ adds r6, r6, r0, lsl #4 │ │ │ │ beq 32c470 │ │ │ │ @@ -339353,15 +339353,15 @@ │ │ │ │ ldrh r8, [r8, #226] @ 0xe2 │ │ │ │ str r2, [sp, #20] │ │ │ │ sub r0, r8, #1 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ sub r0, r0, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ ldr r1, [fp] │ │ │ │ ldr sl, [r6, #16] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ lsl r5, r0, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -339437,24 +339437,24 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 32c4cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32bf58 │ │ │ │ ldr r3, [pc, #464] @ 32c4d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bfc0 │ │ │ │ ldr r3, [pc, #432] @ 32c4c4 │ │ │ │ @@ -339471,34 +339471,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r6, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 32c4d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32bfc0 │ │ │ │ ldr r0, [pc, #344] @ 32c4d8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32bf58 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #324] @ 32c4dc │ │ │ │ mov r3, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32bfc0 │ │ │ │ ldr r1, [pc, #304] @ 32c4e0 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32c1a8 │ │ │ │ ldr r1, [pc, #256] @ 32c4c4 │ │ │ │ @@ -339515,35 +339515,35 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 32c4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 32c1a8 │ │ │ │ ldr r0, [pc, #160] @ 32c4e8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 32c1a8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 32c4ec │ │ │ │ @@ -339556,34 +339556,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ strdeq pc, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, sp, ip, asr #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq ip, r1, r4, lsr #27 │ │ │ │ - subeq lr, pc, r4, asr #4 │ │ │ │ - strdeq fp, [pc], #-236 @ │ │ │ │ + @ instruction: 0x0061cd94 │ │ │ │ + subeq lr, pc, r4, lsr r2 @ │ │ │ │ + subeq fp, pc, ip, ror #29 │ │ │ │ andeq r0, r0, fp, ror r8 │ │ │ │ rsbeq pc, sp, ip, ror #7 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ @ instruction: 0x00002cb0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, pc, r0, asr #29 │ │ │ │ + strheq sp, [pc], #-224 @ │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ - subeq sp, pc, r8, asr #18 │ │ │ │ - subeq sp, pc, r4, ror #28 │ │ │ │ - subeq sp, pc, r4, asr r9 @ │ │ │ │ + subeq sp, pc, r8, lsr r9 @ │ │ │ │ + subeq sp, pc, r4, asr lr @ │ │ │ │ + subeq sp, pc, r4, asr #18 │ │ │ │ andeq r3, r0, r4, lsr r2 │ │ │ │ - strdeq sp, [pc], #-216 @ │ │ │ │ - subeq sp, pc, r8, lsl lr @ │ │ │ │ - strdeq ip, [r1], #-136 @ 0xffffff78 @ │ │ │ │ - subeq fp, pc, ip, asr #20 │ │ │ │ - ldrsheq lr, [sl], #-144 @ 0xffffff70 │ │ │ │ + subeq sp, pc, r8, ror #27 │ │ │ │ + subeq sp, pc, r8, lsl #28 │ │ │ │ + rsbeq ip, r1, r8, ror #17 │ │ │ │ + subeq fp, pc, ip, lsr sl @ │ │ │ │ + subseq lr, sl, r0, ror #19 │ │ │ │ andeq r0, r0, pc, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #984] @ 32c8ec │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -339594,15 +339594,15 @@ │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldrb r2, [r4, #48] @ 0x30 │ │ │ │ ldrb r1, [r4, #93] @ 0x5d │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #92] @ 0x5c │ │ │ │ ldrb ip, [r4, #77] @ 0x4d │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ @@ -339652,24 +339652,24 @@ │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 32c7f4 │ │ │ │ cmp r6, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bne 32c6f4 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ ldrb r3, [r9, #229] @ 0xe5 │ │ │ │ tst r3, #7 │ │ │ │ bne 32c6c4 │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 1e1348 │ │ │ │ add r0, r5, #28 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -339703,15 +339703,15 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ bl 343d6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c7a0 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b 32c638 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ ldr r3, [pc, #512] @ 32c900 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ bl 1e16d8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339736,23 +339736,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 32c910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32c638 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -339793,15 +339793,15 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -339809,48 +339809,48 @@ │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 32c918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32c618 │ │ │ │ ldr r0, [pc, #112] @ 32c91c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32c618 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ 32c920 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32c638 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, sp, r4, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, sp, ip, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, sp, r4, ror sp │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, pc, r0, lsr #10 │ │ │ │ + subeq sp, pc, r0, lsl r5 @ │ │ │ │ @ instruction: 0x000032b4 │ │ │ │ - subeq sp, pc, r4, lsl #20 │ │ │ │ - subeq sp, pc, r8, lsr sl @ │ │ │ │ - subeq sp, pc, r4, lsl r4 @ │ │ │ │ + strdeq sp, [pc], #-148 @ │ │ │ │ + subeq sp, pc, r8, lsr #20 │ │ │ │ + subeq sp, pc, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #560] @ 32cb6c │ │ │ │ ldr r3, [pc, #560] @ 32cb70 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -339880,15 +339880,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r7, r7, r2, lsl #8 │ │ │ │ mov r0, sl │ │ │ │ add r2, ip, #12288 @ 0x3000 │ │ │ │ mov r9, r1 │ │ │ │ ldrh r8, [r2, #200] @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ ldr r1, [pc, #436] @ 32cb78 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 32cac4 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -339898,31 +339898,31 @@ │ │ │ │ add r7, r6, #28 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 1e37b4 │ │ │ │ mul r8, r5, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ef244 │ │ │ │ + bl 7ef23c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #348] @ 32cb7c │ │ │ │ adds r2, r8, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ ldr r2, [pc, #308] @ 32cb80 │ │ │ │ ldr r3, [pc, #288] @ 32cb70 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -339971,44 +339971,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 32cb94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32c9d4 │ │ │ │ ldr r0, [pc, #60] @ 32cb98 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32c9d4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, sp, r0, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, sp, ip, lsr sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ strheq lr, [sp], #-144 @ 0xffffff70 @ │ │ │ │ rsbeq lr, sp, r8, ror #18 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq sp, [pc], #-124 @ │ │ │ │ - subeq sp, pc, r4, lsr #16 │ │ │ │ + subeq sp, pc, ip, ror #15 │ │ │ │ + subeq sp, pc, r4, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ @@ -340091,42 +340091,42 @@ │ │ │ │ ldr r1, [pc, #280] @ 32ce08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov fp, #1 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #44] @ 0x2c │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ mov r9, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -340144,27 +340144,27 @@ │ │ │ │ sub r9, r4, r9 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, r9 │ │ │ │ bl 1e1e1c │ │ │ │ b 32cdf4 │ │ │ │ add r0, r9, #80 @ 0x50 │ │ │ │ - bl 542b18 │ │ │ │ + bl 542b10 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r4, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ bl 1e1e1c │ │ │ │ mov r0, #0 │ │ │ │ b 32cd74 │ │ │ │ bl 1e3ec4 │ │ │ │ - rsbeq ip, r1, r8, lsl #1 │ │ │ │ - @ instruction: 0x004e7b90 │ │ │ │ - @ instruction: 0x004e1a90 │ │ │ │ + rsbeq ip, r1, r8, ror r0 │ │ │ │ + subeq r7, lr, r0, lsl #23 │ │ │ │ + subeq r1, lr, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r1] │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -340334,29 +340334,29 @@ │ │ │ │ ldr r1, [pc, #512] @ 32d2bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ strb r2, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ asr r2, r4, #31 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -340366,15 +340366,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ b 32ce98 │ │ │ │ subs r7, r7, r3 │ │ │ │ sbc sl, sl, #0 │ │ │ │ add r8, r8, #1 │ │ │ │ add r3, r2, r8, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsl ip, r8, #3 │ │ │ │ @@ -340436,15 +340436,15 @@ │ │ │ │ sub r2, r5, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, r4 │ │ │ │ bl 1e1e1c │ │ │ │ b 32cea0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 542b18 │ │ │ │ + bl 542b10 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, r4 │ │ │ │ sub r3, r5, r3 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -340455,20 +340455,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 32d2c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 32d2cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3904 @ 0xf40 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq fp, r1, r8, lsl pc │ │ │ │ - subeq r7, lr, r8, lsl sl │ │ │ │ - subeq r1, lr, r4, asr #13 │ │ │ │ - ldrdeq fp, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - subeq sl, pc, r0, lsr ip @ │ │ │ │ - subeq sl, pc, ip, lsr ip @ │ │ │ │ + rsbeq fp, r1, r8, lsl #30 │ │ │ │ + subeq r7, lr, r8, lsl #20 │ │ │ │ + strheq r1, [lr], #-100 @ 0xffffff9c │ │ │ │ + rsbeq fp, r1, r8, asr #21 │ │ │ │ + subeq sl, pc, r0, lsr #24 │ │ │ │ + subeq sl, pc, ip, lsr #24 │ │ │ │ andeq r0, r0, r6, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1552] @ 32d8fc │ │ │ │ @@ -340621,15 +340621,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d608 │ │ │ │ ldr r1, [fp, #1448] @ 0x5a8 │ │ │ │ sub r0, r6, r0 │ │ │ │ add r1, r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ b 32d31c │ │ │ │ ldrb r3, [fp, #1468] @ 0x5bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d5b8 │ │ │ │ ldr r2, [fp, #1464] @ 0x5b8 │ │ │ │ add r1, r4, #9664 @ 0x25c0 │ │ │ │ ldr r3, [r2, #152] @ 0x98 │ │ │ │ @@ -340716,21 +340716,21 @@ │ │ │ │ cmp ip, r3 │ │ │ │ sbcs r5, r5, r1 │ │ │ │ movcs r3, #0 │ │ │ │ andcc r3, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d608 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 542b18 │ │ │ │ + bl 542b10 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, r9 │ │ │ │ sub r3, r6, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ b 32d31c │ │ │ │ ldr r1, [pc, #556] @ 32d91c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32d378 │ │ │ │ ldr r1, [pc, #528] @ 32d914 │ │ │ │ @@ -340748,35 +340748,35 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov fp, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 32d924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32d378 │ │ │ │ mov r3, #0 │ │ │ │ b 32d450 │ │ │ │ ldr r1, [pc, #416] @ 32d928 │ │ │ │ ldr r0, [pc, #416] @ 32d92c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32d630 │ │ │ │ ldr r2, [pc, #392] @ 32d930 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32d628 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -340789,29 +340789,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 32d934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 32d628 │ │ │ │ ldr r0, [pc, #288] @ 32d938 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32d378 │ │ │ │ ldr r3, [pc, #264] @ 32d93c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d480 │ │ │ │ ldr r3, [pc, #204] @ 32d914 │ │ │ │ @@ -340826,65 +340826,65 @@ │ │ │ │ beq 32d8d0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 32d940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 32d480 │ │ │ │ ldr r0, [pc, #132] @ 32d944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 32d628 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 32d948 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 32d480 │ │ │ │ bl 1e3ec4 │ │ │ │ rsbeq lr, sp, r8, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, sp, r8, ror #1 │ │ │ │ ldrdeq lr, [sp], #-4 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r2, lsl r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r4, r0, r6 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, pc, r4, asr #24 │ │ │ │ - rsbeq fp, r1, ip, ror #11 │ │ │ │ - subeq ip, pc, ip, ror #26 │ │ │ │ + subeq ip, pc, r4, lsr ip @ │ │ │ │ + ldrdeq fp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + subeq ip, pc, ip, asr sp @ │ │ │ │ andeq r3, r0, r0, lsl r9 │ │ │ │ - subeq ip, pc, r8, ror ip @ │ │ │ │ - ldrdeq ip, [pc], #-176 @ │ │ │ │ + subeq ip, pc, r8, ror #24 │ │ │ │ + subeq ip, pc, r0, asr #23 │ │ │ │ andeq r3, r0, r0, asr #24 │ │ │ │ - subeq ip, pc, r8, ror #22 │ │ │ │ - subeq ip, pc, r4, lsl #24 │ │ │ │ - subeq ip, pc, r0, ror fp @ │ │ │ │ + subeq ip, pc, r8, asr fp @ │ │ │ │ + strdeq ip, [pc], #-180 @ │ │ │ │ + subeq ip, pc, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ @@ -341004,41 +341004,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 32dbac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32dae4 │ │ │ │ ldr r0, [pc, #60] @ 32dbb0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32dae4 │ │ │ │ rsbeq sp, sp, r4, lsl #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, sp, r4, ror sl │ │ │ │ andeq r4, r0, lr │ │ │ │ andeq r4, r0, r1, lsl r0 │ │ │ │ rsbeq sp, sp, ip, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, pc │ │ │ │ andeq r3, r0, r0, asr #22 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, pc, r4, ror #19 │ │ │ │ - subeq ip, pc, r4, lsl sl @ │ │ │ │ + ldrdeq ip, [pc], #-148 @ │ │ │ │ + subeq ip, pc, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -341061,15 +341061,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ ldr ip, [sp, #140] @ 0x8c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ subs r4, r4, r2 │ │ │ │ rsc sl, r3, #0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r3, r9, sl │ │ │ │ ldr r3, [pc, #2164] @ 32e4c4 │ │ │ │ @@ -341114,15 +341114,15 @@ │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32dd80 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ ldr r3, [r7] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -341181,24 +341181,24 @@ │ │ │ │ ldr r1, [pc, #1756] @ 32e4d4 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #1728] @ 32e4d8 │ │ │ │ ldr r1, [pc, #1728] @ 32e4dc │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 441070 │ │ │ │ mov r3, #3 │ │ │ │ @@ -341208,15 +341208,15 @@ │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1 │ │ │ │ beq 32dd3c │ │ │ │ tst r3, #2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bne 32dfcc │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2e30 │ │ │ │ b 32dd3c │ │ │ │ ldr r3, [fp, #2216] @ 0x8a8 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -341336,15 +341336,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -341353,15 +341353,15 @@ │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 32e4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32dc68 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 32e200 │ │ │ │ ldr r9, [pc, #1044] @ 32e4f0 │ │ │ │ b 32de58 │ │ │ │ @@ -341407,40 +341407,40 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 32e4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e0d4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r0, [pc, #808] @ 32e4fc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32dc68 │ │ │ │ ldr r1, [pc, #748] @ 32e4f4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32e0d4 │ │ │ │ @@ -341460,25 +341460,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 32e500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e0d4 │ │ │ │ ldr r3, [pc, #612] @ 32e504 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32e0ec │ │ │ │ @@ -341495,25 +341495,25 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 32e508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e0ec │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32e0ec │ │ │ │ ldr r1, [pc, #456] @ 32e504 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -341535,25 +341535,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 32e50c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e0ec │ │ │ │ ldr r3, [pc, #324] @ 32e510 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32e114 │ │ │ │ @@ -341570,81 +341570,81 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 32e514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e114 │ │ │ │ ldr r0, [pc, #192] @ 32e518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e0d4 │ │ │ │ ldr r0, [pc, #180] @ 32e51c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e0ec │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ 32e520 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e114 │ │ │ │ ldr r0, [pc, #136] @ 32e524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e0d4 │ │ │ │ ldr r0, [pc, #124] @ 32e528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e0ec │ │ │ │ bl 1e3ec4 │ │ │ │ rsbeq sp, sp, ip, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, sp, r4, lsl #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq sp, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq sl, r1, r8, lsl #31 │ │ │ │ - @ instruction: 0x004e6a90 │ │ │ │ - @ instruction: 0x004e0990 │ │ │ │ - subeq sl, sp, ip, lsl sp │ │ │ │ - subseq r6, r5, ip, ror r7 │ │ │ │ + rsbeq sl, r1, r8, ror pc │ │ │ │ + subeq r6, lr, r0, lsl #21 │ │ │ │ + subeq r0, lr, r0, lsl #19 │ │ │ │ + subeq sl, sp, ip, lsl #26 │ │ │ │ + subseq r6, r5, ip, ror #14 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, pc, r4, lsl #10 │ │ │ │ + strdeq ip, [pc], #-68 @ │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r2, r0, r4, lsr #25 │ │ │ │ - subeq ip, pc, r4, lsl #10 │ │ │ │ - subeq ip, pc, r4, lsr r4 @ │ │ │ │ - subeq ip, pc, r0, lsr r4 @ │ │ │ │ + strdeq ip, [pc], #-68 @ │ │ │ │ + subeq ip, pc, r4, lsr #8 │ │ │ │ + subeq ip, pc, r0, lsr #8 │ │ │ │ @ instruction: 0x000035bc │ │ │ │ - subeq ip, pc, ip, asr #6 │ │ │ │ - subeq ip, pc, ip, lsr #5 │ │ │ │ + subeq ip, pc, ip, lsr r3 @ │ │ │ │ + @ instruction: 0x004fc29c │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - subeq ip, pc, r4, lsr #6 │ │ │ │ - subeq ip, pc, r4, asr #5 │ │ │ │ - subeq ip, pc, ip, lsr #4 │ │ │ │ - subeq ip, pc, r0, lsr r3 @ │ │ │ │ - subeq ip, pc, r0, lsl #5 │ │ │ │ - strdeq ip, [pc], #-16 @ │ │ │ │ + subeq ip, pc, r4, lsl r3 @ │ │ │ │ + strheq ip, [pc], #-36 @ │ │ │ │ + subeq ip, pc, ip, lsl r2 @ │ │ │ │ + subeq ip, pc, r0, lsr #6 │ │ │ │ + subeq ip, pc, r0, ror r2 @ │ │ │ │ + subeq ip, pc, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #4036] @ 32f508 │ │ │ │ ldr r1, [pc, #4036] @ 32f50c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -341676,28 +341676,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32e7d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 35cb10 │ │ │ │ ldr r2, [pc, #3900] @ 32f524 │ │ │ │ ldr r1, [pc, #3900] @ 32f528 │ │ │ │ add r7, r7, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #3896] @ 32f52c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 331d6c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r7, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 35caa4 │ │ │ │ @@ -341714,15 +341714,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sl, sp, #144 @ 0x90 │ │ │ │ add r8, r5, #2080 @ 0x820 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r5, #2096 @ 0x830 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -341806,29 +341806,29 @@ │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #208] @ 0xd0 │ │ │ │ str ip, [sp, #212] @ 0xd4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ bcc 32e638 │ │ │ │ ldr r3, [pc, #3424] @ 32f548 │ │ │ │ ldr r2, [pc, #3424] @ 32f54c │ │ │ │ ldr r1, [pc, #3424] @ 32f550 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ands lr, r4, #3 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [fp] │ │ │ │ bne 32f934 │ │ │ │ subs r3, r4, #4096 @ 0x1000 │ │ │ │ add sl, r5, #4096 @ 0x1000 │ │ │ │ and r2, r3, #4 │ │ │ │ @@ -341858,15 +341858,15 @@ │ │ │ │ ldr r1, [fp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ bcs 32fab0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32fbe4 │ │ │ │ ldr r0, [fp, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ ldr r3, [fp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq 32f9a4 │ │ │ │ cmp r4, #0 │ │ │ │ str r6, [fp, #12] │ │ │ │ bne 32e94c │ │ │ │ ldrb r3, [sl, #2296] @ 0x8f8 │ │ │ │ @@ -341885,29 +341885,29 @@ │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r4, sp, #136 @ 0x88 │ │ │ │ stm r4, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #140] @ 0x8c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r6, [fp, #12] │ │ │ │ ldr r3, [fp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ bne 32eb10 │ │ │ │ ldrh r3, [fp, #8] │ │ │ │ ldr r2, [pc, #3060] @ 32f558 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -341982,43 +341982,43 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r8, sp, #136 @ 0x88 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldrd r4, [r9, #32] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str sl, [sp, #24] │ │ │ │ strb sl, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [pc, #2696] @ 32f560 │ │ │ │ ldr r3, [pc, #2608] @ 32f50c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3302e8 │ │ │ │ ldr r0, [r9, #48] @ 0x30 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7df5fc │ │ │ │ + b 7df5f4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32fc78 │ │ │ │ ldr r2, [pc, #2636] @ 32f564 │ │ │ │ ldr r3, [pc, #2544] @ 32f50c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -342052,27 +342052,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2452] @ 32f56c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e5a0 │ │ │ │ ldr r3, [pc, #2440] @ 32f570 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi 32e754 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ @@ -342093,15 +342093,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e728 │ │ │ │ ldr r3, [pc, #2712] @ 32f6f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -342112,15 +342112,15 @@ │ │ │ │ ldr r0, [pc, #2300] @ 32f580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e71c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 32eb10 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r7, #56 @ 0x38 │ │ │ │ @@ -342186,30 +342186,30 @@ │ │ │ │ ldr r0, [pc, #2016] @ 32f58c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 32eb10 │ │ │ │ add r0, r7, #36 @ 0x24 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ bl 1e1e1c │ │ │ │ ands r6, r6, #1 │ │ │ │ ldr r0, [r5, #1464] @ 0x5b8 │ │ │ │ beq 32fd00 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ bl 1e1e1c │ │ │ │ b 32eb10 │ │ │ │ @@ -342381,25 +342381,25 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1252] @ 32f5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32effc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3303dc │ │ │ │ ldr r3, [pc, #1508] @ 32f6f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -342453,25 +342453,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 32f5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32eb10 │ │ │ │ add r0, r5, #2160 @ 0x870 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r2 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -342516,24 +342516,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #724] @ 32f5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32eb10 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 1e1e1c │ │ │ │ b 32f280 │ │ │ │ mov r2, #2 │ │ │ │ @@ -342572,23 +342572,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 32f5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32eb10 │ │ │ │ ldr r3, [pc, #500] @ 32f5ec │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ bne 32eb10 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -342613,21 +342613,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 32f5f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32eb10 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ beq 32eb10 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [pc, #340] @ 32f5f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -342656,135 +342656,135 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #-8] │ │ │ │ b 32eb10 │ │ │ │ strheq ip, [sp], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006dce98 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq sl, r1, r8, asr #15 │ │ │ │ - ldrdeq r6, [lr], #-32 @ 0xffffffe0 │ │ │ │ - subeq r0, lr, ip, asr #3 │ │ │ │ - strheq r9, [pc], #-228 @ │ │ │ │ - @ instruction: 0x004eb990 │ │ │ │ + strheq sl, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + subeq r6, lr, r0, asr #5 │ │ │ │ + strheq r0, [lr], #-28 @ 0xffffffe4 │ │ │ │ + subeq r9, pc, r4, lsr #29 │ │ │ │ + subeq fp, lr, r0, lsl #19 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbeq sl, r1, r0, lsr r7 │ │ │ │ - subeq r6, lr, ip, lsr r2 │ │ │ │ - subeq r0, lr, ip, lsr r1 │ │ │ │ + rsbeq sl, r1, r0, lsr #14 │ │ │ │ + subeq r6, lr, ip, lsr #4 │ │ │ │ + subeq r0, lr, ip, lsr #2 │ │ │ │ rsbeq ip, sp, ip, ror ip │ │ │ │ - ldrdeq sl, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - subeq lr, pc, ip, ror r0 @ │ │ │ │ - rsbeq sl, r1, r8, lsl #11 │ │ │ │ - @ instruction: 0x004e6090 │ │ │ │ - @ instruction: 0x004dff90 │ │ │ │ + rsbeq sl, r1, r0, asr #11 │ │ │ │ + subeq lr, pc, ip, rrx │ │ │ │ + rsbeq sl, r1, r8, ror r5 │ │ │ │ + subeq r6, lr, r0, lsl #1 │ │ │ │ + subeq pc, sp, r0, lsl #31 │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ @ instruction: 0x006dca94 │ │ │ │ - rsbeq r9, r1, ip, asr #31 │ │ │ │ + strheq r9, [r1], #-252 @ 0xffffff04 @ │ │ │ │ rsbeq ip, sp, r4, lsr #18 │ │ │ │ rsbeq ip, sp, r4, ror #17 │ │ │ │ andeq r3, r0, ip, ror sp │ │ │ │ - subeq fp, pc, r8, lsr #24 │ │ │ │ - rsbeq r9, r1, sl, ror #27 │ │ │ │ - rsbeq sl, r1, r8, asr #2 │ │ │ │ - strdeq fp, [pc], #-216 @ │ │ │ │ - strdeq sl, [r1], #-4 @ │ │ │ │ - @ instruction: 0x004fbc98 │ │ │ │ + subeq fp, pc, r8, lsl ip @ │ │ │ │ + ldrdeq r9, [r1], #-218 @ 0xffffff26 @ │ │ │ │ + rsbeq sl, r1, r8, lsr r1 │ │ │ │ + subeq fp, pc, r8, ror #27 │ │ │ │ + rsbeq sl, r1, r4, ror #1 │ │ │ │ + subeq fp, pc, r8, lsl #25 │ │ │ │ rsbeq ip, sp, r8, ror r6 │ │ │ │ - rsbeq r9, r1, ip, asr #31 │ │ │ │ - @ instruction: 0x004fd990 │ │ │ │ + strheq r9, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + subeq sp, pc, r0, lsl #19 │ │ │ │ strheq ip, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r9, r1, r8, lsl #30 │ │ │ │ - subeq sp, pc, r0, asr #15 │ │ │ │ + strdeq r9, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + strheq sp, [pc], #-112 @ │ │ │ │ rsbeq ip, sp, r8, asr r5 │ │ │ │ - rsbeq r9, r1, ip, lsr #29 │ │ │ │ - subeq sp, pc, ip, asr r5 @ │ │ │ │ + @ instruction: 0x00619e9c │ │ │ │ + subeq sp, pc, ip, asr #10 │ │ │ │ strdeq ip, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r9, r1, r0, asr lr │ │ │ │ - subeq sp, pc, r4, lsl #12 │ │ │ │ + rsbeq r9, r1, r0, asr #28 │ │ │ │ + strdeq sp, [pc], #-84 @ │ │ │ │ andeq r1, r0, ip, lsr r3 │ │ │ │ strdeq ip, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - strdeq fp, [pc], #-172 @ │ │ │ │ + subeq fp, pc, ip, ror #21 │ │ │ │ ldrdeq ip, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r9, r1, r8, lsr #24 │ │ │ │ - subeq sp, pc, r4, asr #1 │ │ │ │ + rsbeq r9, r1, r8, lsl ip │ │ │ │ + strheq sp, [pc], #-4 @ │ │ │ │ andeq r4, r0, r8, ror #12 │ │ │ │ - subeq ip, pc, r4, ror lr @ │ │ │ │ - rsbeq r9, r1, r4, lsl r8 │ │ │ │ + subeq ip, pc, r4, ror #28 │ │ │ │ + rsbeq r9, r1, r4, lsl #16 │ │ │ │ andeq r3, r0, r0, lsl #15 │ │ │ │ - subeq ip, pc, r8, asr #22 │ │ │ │ + subeq ip, pc, r8, lsr fp @ │ │ │ │ andeq r4, r0, r8, ror r6 │ │ │ │ - ldrdeq ip, [pc], #-156 @ │ │ │ │ + subeq ip, pc, ip, asr #19 │ │ │ │ cdpmi 13, 5, cr4, cr6, cr5, {3} │ │ │ │ andeq r2, r0, r0, asr #30 │ │ │ │ - subeq ip, pc, r8, asr r8 @ │ │ │ │ - rsbeq r9, r1, r4, asr #11 │ │ │ │ - rsbeq r9, r1, r4, lsr #6 │ │ │ │ + subeq ip, pc, r8, asr #16 │ │ │ │ + strheq r9, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r9, r1, r4, lsl r3 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x004fc698 │ │ │ │ + subeq ip, pc, r8, lsl #13 │ │ │ │ rsbeq fp, sp, r4, asr fp │ │ │ │ - rsbeq r9, r1, r8, lsr #9 │ │ │ │ - subeq ip, pc, ip, lsr #7 │ │ │ │ + @ instruction: 0x00619498 │ │ │ │ + @ instruction: 0x004fc39c │ │ │ │ strdeq fp, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r9, r1, ip, asr #8 │ │ │ │ - strdeq ip, [pc], #-156 @ │ │ │ │ + rsbeq r9, r1, ip, lsr r4 │ │ │ │ + subeq ip, pc, ip, ror #19 │ │ │ │ rsbeq fp, sp, r0, lsr #21 │ │ │ │ - strdeq r9, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - subeq ip, pc, r4, asr #31 │ │ │ │ + rsbeq r9, r1, r4, ror #7 │ │ │ │ + strheq ip, [pc], #-244 @ │ │ │ │ rsbeq fp, sp, r0, lsr sl │ │ │ │ - subeq sl, pc, r0, lsl lr @ │ │ │ │ + subeq sl, pc, r0, lsl #28 │ │ │ │ rsbeq fp, sp, r4, lsl #19 │ │ │ │ - @ instruction: 0x0061929c │ │ │ │ - subeq sp, pc, r0, lsl r1 @ │ │ │ │ + rsbeq r9, r1, ip, lsl #5 │ │ │ │ + subeq sp, pc, r0, lsl #2 │ │ │ │ ldrdeq fp, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r9, r1, ip, lsr #4 │ │ │ │ - subeq ip, pc, r4 │ │ │ │ + rsbeq r9, r1, ip, lsl r2 │ │ │ │ + strdeq fp, [pc], #-244 @ │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ - subeq sp, pc, r8, ror #7 │ │ │ │ + ldrdeq sp, [pc], #-56 @ │ │ │ │ andeq r2, r0, r0, lsr #26 │ │ │ │ - subeq sp, pc, r8, lsl r0 @ │ │ │ │ + subeq sp, pc, r8 │ │ │ │ andeq r1, r0, ip, asr #20 │ │ │ │ - subeq sl, pc, ip, lsr #7 │ │ │ │ + @ instruction: 0x004fa39c │ │ │ │ andeq r2, r0, r0, ror #7 │ │ │ │ - strdeq sl, [pc], #-176 @ │ │ │ │ + subeq sl, pc, r0, ror #23 │ │ │ │ andeq r3, r0, ip, asr r2 │ │ │ │ - subeq sl, pc, r0, ror sl @ │ │ │ │ - rsbeq r8, r1, ip, lsr lr │ │ │ │ - subeq r8, pc, r0, ror #10 │ │ │ │ - subeq sl, lr, r8, lsr r0 │ │ │ │ + subeq sl, pc, r0, ror #20 │ │ │ │ + rsbeq r8, r1, ip, lsr #28 │ │ │ │ + subeq r8, pc, r0, asr r5 @ │ │ │ │ + subeq sl, lr, r8, lsr #32 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - strdeq r8, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - strdeq r4, [lr], #-140 @ 0xffffff74 │ │ │ │ - strdeq lr, [sp], #-120 @ 0xffffff88 │ │ │ │ + rsbeq r8, r1, r4, ror #27 │ │ │ │ + subeq r4, lr, ip, ror #17 │ │ │ │ + subeq lr, sp, r8, ror #15 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbeq fp, sp, r8, lsr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, r1, r0, ror #20 │ │ │ │ - subeq ip, pc, ip, lsr #21 │ │ │ │ + rsbeq r8, r1, r0, asr sl │ │ │ │ + @ instruction: 0x004fca9c │ │ │ │ andeq r1, r0, r8, ror r9 │ │ │ │ - subeq sl, pc, ip, lsl #20 │ │ │ │ + strdeq sl, [pc], #-156 @ │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r4, r0, r0, asr r1 │ │ │ │ andeq r3, r0, r4, lsr #29 │ │ │ │ - @ instruction: 0x004fa890 │ │ │ │ - ldrdeq r8, [r1], #-132 @ 0xffffff7c @ │ │ │ │ - strheq sl, [pc], #-108 @ │ │ │ │ + subeq sl, pc, r0, lsl #17 │ │ │ │ + rsbeq r8, r1, r4, asr #17 │ │ │ │ + subeq sl, pc, ip, lsr #13 │ │ │ │ andeq r2, r0, r0, ror #31 │ │ │ │ andeq r3, r0, r4, lsr #20 │ │ │ │ @ instruction: 0x000038bc │ │ │ │ - subeq fp, pc, ip, asr #20 │ │ │ │ + subeq fp, pc, ip, lsr sl @ │ │ │ │ andeq r2, r0, r8, lsl #10 │ │ │ │ andeq r1, r0, r8, ror #5 │ │ │ │ - rsbeq r8, r1, r8, ror r7 │ │ │ │ - subeq sl, pc, r8, lsl #13 │ │ │ │ + rsbeq r8, r1, r8, ror #14 │ │ │ │ + subeq sl, pc, r8, ror r6 @ │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - strdeq ip, [pc], #-4 @ │ │ │ │ + subeq ip, pc, r4, ror #1 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 1e1e1c │ │ │ │ b 32f4e0 │ │ │ │ @@ -342862,15 +342862,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-604] @ 32f604 │ │ │ │ add r0, pc, r0 │ │ │ │ b 32f1fc │ │ │ │ and r1, r6, #16 │ │ │ │ orrs r3, r1, #0 │ │ │ │ bne 32faf8 │ │ │ │ @@ -342946,17 +342946,17 @@ │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r0, [fp, #56] @ 0x38 │ │ │ │ - bl 7df5fc │ │ │ │ + bl 7df5f4 │ │ │ │ b 32e8b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32efa4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330dac │ │ │ │ ldr r2, [pc, #-928] @ 32f62c │ │ │ │ @@ -342985,15 +342985,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #-1020] @ 32f630 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e5a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 330aa0 │ │ │ │ ldr r3, [pc, #-864] @ 32f6f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -343030,15 +343030,15 @@ │ │ │ │ ldr r0, [pc, #-1184] @ 32f63c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fa64 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330b34 │ │ │ │ ldr r3, [pc, #-1048] @ 32f6f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -343080,24 +343080,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1420] @ 32f650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32ea38 │ │ │ │ ldr r3, [pc, #-1432] @ 32f654 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32e898 │ │ │ │ @@ -343116,24 +343116,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1556] @ 32f658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 32e898 │ │ │ │ ldr r3, [pc, #-1572] @ 32f65c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -343150,29 +343150,29 @@ │ │ │ │ beq 33099c │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1688] @ 32f660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32eb10 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strb r6, [r5, #1468] @ 0x5bc │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ b 32ee04 │ │ │ │ ldr r2, [pc, #-1728] @ 32f664 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -343189,24 +343189,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1832] @ 32f668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 32ec1c │ │ │ │ ldr r2, [pc, #-1848] @ 32f66c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -343222,37 +343222,37 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1948] @ 32f670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 32ec70 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 330e28 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fe4c │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 543064 │ │ │ │ + bl 54305c │ │ │ │ add r4, r5, #22272 @ 0x5700 │ │ │ │ add r7, r5, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r7, r7, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fe6c │ │ │ │ @@ -343310,15 +343310,15 @@ │ │ │ │ ldr r1, [pc, #-2240] @ 32f67c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #-2256] @ 32f680 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32ff74 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 35caa4 │ │ │ │ @@ -343329,15 +343329,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ffb8 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 331ae4 │ │ │ │ add r2, r5, #20480 @ 0x5000 │ │ │ │ @@ -343418,18 +343418,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 331914 │ │ │ │ add r4, r5, #6336 @ 0x18c0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4], #16 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #-2680] @ 32f698 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r3, [pc, #-2692] @ 32f69c │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r4, #1 │ │ │ │ b 330144 │ │ │ │ @@ -343556,15 +343556,15 @@ │ │ │ │ ldr r1, [pc, #-3180] @ 32f6a8 │ │ │ │ ldr r0, [pc, #-3180] @ 32f6ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3302b0 │ │ │ │ ldr r3, [pc, #-3208] @ 32f6b0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ef74 │ │ │ │ @@ -343582,23 +343582,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3324] @ 32f6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32ef74 │ │ │ │ ldr r3, [pc, #-3336] @ 32f6b8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3296] @ 32f6f4 │ │ │ │ @@ -343634,15 +343634,15 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3500] @ 32f6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 32f0dc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 331294 │ │ │ │ @@ -343654,15 +343654,15 @@ │ │ │ │ beq 32f040 │ │ │ │ ldr r1, [pc, #-3544] @ 32f6c8 │ │ │ │ ldr r0, [pc, #-3544] @ 32f6cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f040 │ │ │ │ ldr r3, [pc, #-3568] @ 32f6d0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3552] @ 32f6f4 │ │ │ │ @@ -343697,24 +343697,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3748] @ 32f6dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f744 │ │ │ │ ldr r3, [pc, #-3760] @ 32f6e0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3760] @ 32f6f4 │ │ │ │ @@ -343741,15 +343741,15 @@ │ │ │ │ beq 32efd0 │ │ │ │ ldr r1, [pc, #-3860] @ 32f6e8 │ │ │ │ ldr r0, [pc, #-3860] @ 32f6ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32efd0 │ │ │ │ ldr r3, [pc, #-3884] @ 32f6f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3900] @ 32f6f4 │ │ │ │ @@ -343769,25 +343769,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-4012] @ 32f6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e76c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32ed70 │ │ │ │ ldr r3, [pc, #-4044] @ 32f6fc │ │ │ │ @@ -343798,21 +343798,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4020] @ 3316bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32ed70 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32eeec │ │ │ │ ldr r3, [pc, #3988] @ 3316c0 │ │ │ │ @@ -343823,21 +343823,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3928] @ 3316c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32eeec │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32f114 │ │ │ │ ldr r3, [pc, #3888] @ 3316c0 │ │ │ │ @@ -343848,21 +343848,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3832] @ 3316c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f114 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32ee34 │ │ │ │ ldr r3, [pc, #3788] @ 3316c0 │ │ │ │ @@ -343873,21 +343873,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3736] @ 3316cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32ee34 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32f8f0 │ │ │ │ ldr r3, [pc, #3688] @ 3316c0 │ │ │ │ @@ -343898,21 +343898,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3640] @ 3316d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f8f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32ee90 │ │ │ │ ldr r3, [pc, #3588] @ 3316c0 │ │ │ │ @@ -343923,21 +343923,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3544] @ 3316d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32ee90 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32f948 │ │ │ │ ldr r3, [pc, #3488] @ 3316c0 │ │ │ │ @@ -343949,32 +343949,32 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3440] @ 3316d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f948 │ │ │ │ ldr r0, [pc, #3428] @ 3316dc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32ea38 │ │ │ │ ldr r0, [pc, #3412] @ 3316e0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 32e898 │ │ │ │ ldr r2, [pc, #3392] @ 3316e4 │ │ │ │ ldr r3, [pc, #3704] @ 331820 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -343986,15 +343986,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3324] @ 3316ec │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3656] @ 331848 │ │ │ │ ldreq r8, [r1, r3] │ │ │ │ @@ -344013,34 +344013,34 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3200] @ 3316f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fac4 │ │ │ │ ldr r1, [pc, #3188] @ 3316f4 │ │ │ │ ldr r0, [pc, #3188] @ 3316f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fa64 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3152] @ 3316fc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3468] @ 331848 │ │ │ │ @@ -344060,24 +344060,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3028] @ 331700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fa58 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3012] @ 331704 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3320] @ 331848 │ │ │ │ @@ -344096,39 +344096,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2904] @ 331708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fb10 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ orr r3, r3, #4096 @ 0x1000 │ │ │ │ b 32ee04 │ │ │ │ ldr r0, [pc, #2880] @ 33170c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 32ec70 │ │ │ │ ldr r0, [pc, #2856] @ 331710 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 32ec1c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2820] @ 331714 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -344147,21 +344147,21 @@ │ │ │ │ beq 331a78 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2716] @ 331718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f894 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 331be0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ b 32efa4 │ │ │ │ @@ -344187,21 +344187,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2564] @ 331720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330c90 │ │ │ │ ldr r3, [pc, #2544] @ 331724 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -344221,21 +344221,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2436] @ 331728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330c90 │ │ │ │ ldr r3, [pc, #2424] @ 33172c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32f9c4 │ │ │ │ @@ -344252,21 +344252,21 @@ │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sl, #4] │ │ │ │ str r6, [sl, #8] │ │ │ │ str r6, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 331730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f9c4 │ │ │ │ ldr r2, [pc, #2308] @ 331734 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32fe24 │ │ │ │ @@ -344283,21 +344283,21 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2204] @ 331738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fe24 │ │ │ │ ldr r3, [pc, #2192] @ 33173c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330284 │ │ │ │ @@ -344315,21 +344315,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 331740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330284 │ │ │ │ ldr r3, [pc, #2072] @ 331744 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fa10 │ │ │ │ @@ -344345,30 +344345,30 @@ │ │ │ │ beq 331ad4 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1972] @ 331748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fa10 │ │ │ │ ldr r0, [pc, #1960] @ 33174c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32ef74 │ │ │ │ ldr r0, [pc, #1944] @ 331750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32ee90 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330c90 │ │ │ │ ldr r3, [pc, #1920] @ 331754 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -344387,25 +344387,25 @@ │ │ │ │ beq 331c7c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 331758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330c90 │ │ │ │ ldr r3, [pc, #1780] @ 33175c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -344425,24 +344425,24 @@ │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sl, #4] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 331760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r1, [pc, #1652] @ 331764 │ │ │ │ ldr r2, [pc, #1836] @ 331820 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ @@ -344450,27 +344450,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 3302e8 │ │ │ │ ldr r0, [pc, #1620] @ 331768 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r0, [pc, #1600] @ 33176c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32ee34 │ │ │ │ ldr r0, [pc, #1588] @ 331770 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32e76c │ │ │ │ ldr r2, [pc, #1556] @ 331774 │ │ │ │ ldr r3, [pc, #1724] @ 331820 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -344480,46 +344480,46 @@ │ │ │ │ ldr r0, [pc, #1524] @ 331778 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r0, [pc, #1496] @ 33177c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32eeec │ │ │ │ ldr r0, [pc, #1484] @ 331780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f8f0 │ │ │ │ ldr r0, [pc, #1472] @ 331784 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f744 │ │ │ │ ldr r0, [pc, #1452] @ 331788 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32effc │ │ │ │ ldr r0, [pc, #1428] @ 33178c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32effc │ │ │ │ ldr r0, [pc, #1404] @ 331790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f114 │ │ │ │ ldr r2, [pc, #1392] @ 331794 │ │ │ │ ldr r3, [pc, #1528] @ 331820 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -344529,15 +344529,15 @@ │ │ │ │ ldr r0, [pc, #1360] @ 331798 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ b 331118 │ │ │ │ ldr r0, [pc, #1344] @ 33179c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32ed70 │ │ │ │ ldr r2, [pc, #1332] @ 3317a0 │ │ │ │ ldr r3, [pc, #1456] @ 331820 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -344568,30 +344568,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3317ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33048c │ │ │ │ ldr r1, [pc, #1168] @ 3317b0 │ │ │ │ ldr r0, [pc, #1168] @ 3317b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3302b0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1136] @ 3317b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1264] @ 331848 │ │ │ │ @@ -344610,22 +344610,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 3317bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330300 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #984] @ 3317a8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1128] @ 331848 │ │ │ │ @@ -344644,27 +344644,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 3317c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3305e8 │ │ │ │ ldr r0, [pc, #884] @ 3317c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f948 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #860] @ 3317c8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #972] @ 331848 │ │ │ │ @@ -344683,22 +344683,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3317cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3302a4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330c90 │ │ │ │ ldr r3, [pc, #724] @ 3317d0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -344717,22 +344717,22 @@ │ │ │ │ beq 331c58 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3317d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1e1c │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ @@ -344765,22 +344765,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 3317dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330c90 │ │ │ │ ldr r3, [pc, #412] @ 3317e0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -344800,140 +344800,140 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3317e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ - subeq fp, pc, r4, lsl #31 │ │ │ │ + subeq fp, pc, r4, ror pc @ │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, pc, r8, lsl sp @ │ │ │ │ - subeq fp, pc, r4, ror r9 @ │ │ │ │ - subeq fp, pc, r4, asr sp @ │ │ │ │ - subeq fp, pc, r8, ror #19 │ │ │ │ - subeq fp, pc, r4, lsl #21 │ │ │ │ - subeq fp, pc, r4, lsr #30 │ │ │ │ - subeq ip, pc, r4, lsl #13 │ │ │ │ - subeq ip, pc, r0, lsr r3 @ │ │ │ │ + subeq fp, pc, r8, lsl #26 │ │ │ │ + subeq fp, pc, r4, ror #18 │ │ │ │ + subeq fp, pc, r4, asr #26 │ │ │ │ + ldrdeq fp, [pc], #-152 @ │ │ │ │ + subeq fp, pc, r4, ror sl @ │ │ │ │ + subeq fp, pc, r4, lsl pc @ │ │ │ │ + subeq ip, pc, r4, ror r6 @ │ │ │ │ + subeq ip, pc, r0, lsr #6 │ │ │ │ rsbeq sl, sp, r8, asr sl │ │ │ │ - subeq r9, pc, r0, lsr #14 │ │ │ │ + subeq r9, pc, r0, lsl r7 @ │ │ │ │ andeq r3, r0, r0, asr #6 │ │ │ │ - subeq ip, pc, ip, lsl #1 │ │ │ │ - strdeq r8, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - subeq ip, pc, r8, lsr #9 │ │ │ │ + subeq ip, pc, ip, ror r0 @ │ │ │ │ + rsbeq r8, r1, r4, ror #5 │ │ │ │ + @ instruction: 0x004fc498 │ │ │ │ andeq r1, r0, r0, lsr #12 │ │ │ │ - subeq ip, pc, r0, lsl r3 @ │ │ │ │ + subeq ip, pc, r0, lsl #6 │ │ │ │ andeq r3, r0, r0, lsr #26 │ │ │ │ - strheq sl, [pc], #-232 @ │ │ │ │ - subeq r9, pc, r8, lsl #26 │ │ │ │ - strdeq r9, [pc], #-212 @ │ │ │ │ + subeq sl, pc, r8, lsr #29 │ │ │ │ + strdeq r9, [pc], #-200 @ │ │ │ │ + subeq r9, pc, r4, ror #27 │ │ │ │ andeq r2, r0, r4, asr #22 │ │ │ │ - subeq sl, pc, r0, asr pc @ │ │ │ │ + subeq sl, pc, r0, asr #30 │ │ │ │ andeq r1, r0, r4, lsl #9 │ │ │ │ - ldrdeq sl, [pc], #-40 @ │ │ │ │ + subeq sl, pc, r8, asr #5 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - subeq sl, pc, r0, lsr #22 │ │ │ │ + subeq sl, pc, r0, lsl fp @ │ │ │ │ andeq r3, r0, r4, asr #4 │ │ │ │ - subeq sl, pc, ip, asr #23 │ │ │ │ + strheq sl, [pc], #-188 @ │ │ │ │ andeq r2, r0, ip, asr #25 │ │ │ │ - subeq r9, pc, ip, lsr #31 │ │ │ │ + @ instruction: 0x004f9f9c │ │ │ │ andeq r3, r0, ip, asr r9 │ │ │ │ - subeq sl, pc, r4, lsr sl @ │ │ │ │ + subeq sl, pc, r4, lsr #20 │ │ │ │ andeq r1, r0, r8, asr #11 │ │ │ │ - subeq r9, pc, r0, lsr #30 │ │ │ │ - subeq r9, pc, r0, ror #28 │ │ │ │ - subeq fp, pc, r4, lsr #8 │ │ │ │ + subeq r9, pc, r0, lsl pc @ │ │ │ │ + subeq r9, pc, r0, asr lr @ │ │ │ │ + subeq fp, pc, r4, lsl r4 @ │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - subeq sl, pc, r4, asr r2 @ │ │ │ │ + subeq sl, pc, r4, asr #4 │ │ │ │ @ instruction: 0x000036b0 │ │ │ │ - strheq sl, [pc], #-4 @ │ │ │ │ + subeq sl, pc, r4, lsr #1 │ │ │ │ rsbeq sl, sp, ip, lsl #6 │ │ │ │ - strdeq sl, [pc], #-204 @ │ │ │ │ - strheq fp, [pc], #-72 @ │ │ │ │ - subeq fp, pc, ip, lsr #13 │ │ │ │ + subeq sl, pc, ip, ror #25 │ │ │ │ + subeq fp, pc, r8, lsr #9 │ │ │ │ + @ instruction: 0x004fb69c │ │ │ │ @ instruction: 0x006da29c │ │ │ │ - subeq sl, pc, ip, asr pc @ │ │ │ │ - subeq fp, pc, ip, lsr r3 @ │ │ │ │ - subeq fp, pc, r8, lsr #2 │ │ │ │ - subeq sl, pc, ip, asr lr @ │ │ │ │ - subeq r9, pc, ip, asr sl @ │ │ │ │ - subeq r9, pc, r8, ror #22 │ │ │ │ - subeq sl, pc, r0, lsr #31 │ │ │ │ + subeq sl, pc, ip, asr #30 │ │ │ │ + subeq fp, pc, ip, lsr #6 │ │ │ │ + subeq fp, pc, r8, lsl r1 @ │ │ │ │ + subeq sl, pc, ip, asr #28 │ │ │ │ + subeq r9, pc, ip, asr #20 │ │ │ │ + subeq r9, pc, r8, asr fp @ │ │ │ │ + @ instruction: 0x004faf90 │ │ │ │ ldrdeq sl, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - subeq sl, pc, r0, ror #24 │ │ │ │ - @ instruction: 0x004fb490 │ │ │ │ + subeq sl, pc, r0, asr ip @ │ │ │ │ + subeq fp, pc, r0, lsl #9 │ │ │ │ @ instruction: 0x006da190 │ │ │ │ - ldrdeq sl, [pc], #-200 @ │ │ │ │ + subeq sl, pc, r8, asr #25 │ │ │ │ andeq r4, r0, r0, asr #12 │ │ │ │ - subeq r9, pc, r8, lsl #15 │ │ │ │ - rsbeq r7, r1, r4, asr sl │ │ │ │ - subeq fp, pc, r0, ror #14 │ │ │ │ + subeq r9, pc, r8, ror r7 @ │ │ │ │ + rsbeq r7, r1, r4, asr #20 │ │ │ │ + subeq fp, pc, r0, asr r7 @ │ │ │ │ andeq r3, r0, ip, lsl #14 │ │ │ │ - subeq fp, pc, r4, lsr r9 @ │ │ │ │ - subeq r9, pc, r8, asr r6 @ │ │ │ │ - @ instruction: 0x004fb49c │ │ │ │ + subeq fp, pc, r4, lsr #18 │ │ │ │ + subeq r9, pc, r8, asr #12 │ │ │ │ + subeq fp, pc, ip, lsl #9 │ │ │ │ andeq r2, r0, r4, asr #5 │ │ │ │ - ldrdeq fp, [pc], #-64 @ │ │ │ │ + subeq fp, pc, r0, asr #9 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - subeq r9, pc, r4, asr #28 │ │ │ │ + subeq r9, pc, r4, lsr lr @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - subeq r9, pc, r4, asr #30 │ │ │ │ + subeq r9, pc, r4, lsr pc @ │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - strheq r9, [pc], #-220 @ │ │ │ │ + subeq r9, pc, ip, lsr #27 │ │ │ │ andeq r4, r0, r8, ror #5 │ │ │ │ - subeq r9, pc, r8, asr #28 │ │ │ │ + subeq r9, pc, r8, lsr lr @ │ │ │ │ andeq r2, r0, ip, asr r9 │ │ │ │ - subeq r9, pc, ip, lsr #29 │ │ │ │ + @ instruction: 0x004f9e9c │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - subeq r9, pc, ip, asr #24 │ │ │ │ - subeq sl, pc, r4 │ │ │ │ - subeq r9, pc, r8, ror #30 │ │ │ │ - @ instruction: 0x004fa098 │ │ │ │ - subeq fp, pc, r4, ror #8 │ │ │ │ - subeq r9, pc, r4, lsl r4 @ │ │ │ │ - subeq sl, pc, ip, lsr #3 │ │ │ │ - strdeq fp, [pc], #-0 @ │ │ │ │ + subeq r9, pc, ip, lsr ip @ │ │ │ │ + strdeq r9, [pc], #-244 @ │ │ │ │ + subeq r9, pc, r8, asr pc @ │ │ │ │ + subeq sl, pc, r8, lsl #1 │ │ │ │ + subeq fp, pc, r4, asr r4 @ │ │ │ │ + subeq r9, pc, r4, lsl #8 │ │ │ │ + @ instruction: 0x004fa19c │ │ │ │ + subeq fp, pc, r0, ror #1 │ │ │ │ rsbeq r9, sp, r8, asr r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x004fa290 │ │ │ │ - subeq r9, pc, ip, lsl r4 @ │ │ │ │ + subeq sl, pc, r0, lsl #5 │ │ │ │ + subeq r9, pc, ip, lsl #8 │ │ │ │ andeq r3, r0, r0, ror r1 │ │ │ │ - subeq r9, pc, ip, lsr #7 │ │ │ │ - subeq sl, pc, ip, lsl #29 │ │ │ │ - subeq r9, pc, r8, ror #7 │ │ │ │ - subeq r8, pc, r8, asr #30 │ │ │ │ - subeq r9, pc, r8, lsl sl @ │ │ │ │ + @ instruction: 0x004f939c │ │ │ │ + subeq sl, pc, ip, ror lr @ │ │ │ │ + ldrdeq r9, [pc], #-56 @ │ │ │ │ + subeq r8, pc, r8, lsr pc @ │ │ │ │ + subeq r9, pc, r8, lsl #20 │ │ │ │ andeq r0, r0, r0, lsr #31 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, pc, r4, ror r4 @ │ │ │ │ - strheq r9, [pc], #-112 @ │ │ │ │ - subeq r9, pc, r0, asr #9 │ │ │ │ - subeq r9, pc, r0, lsr #13 │ │ │ │ - subeq r9, pc, r8, asr #7 │ │ │ │ - rsbeq r7, r1, r8, asr #1 │ │ │ │ - subeq r6, pc, r8, lsl r2 @ │ │ │ │ + subeq r9, pc, r4, ror #8 │ │ │ │ + subeq r9, pc, r0, lsr #15 │ │ │ │ + strheq r9, [pc], #-64 @ │ │ │ │ + @ instruction: 0x004f9690 │ │ │ │ + strheq r9, [pc], #-56 @ │ │ │ │ + strheq r7, [r1], #-8 @ │ │ │ │ + subeq r6, pc, r8, lsl #4 │ │ │ │ andeq r1, r0, lr, ror #20 │ │ │ │ - strdeq r9, [pc], #-172 @ │ │ │ │ - subeq r9, pc, r8, lsl #16 │ │ │ │ - subeq r9, pc, r8, lsl #23 │ │ │ │ - strdeq r8, [pc], #-212 @ │ │ │ │ - subeq fp, pc, ip, lsr r0 @ │ │ │ │ - ldrdeq r9, [pc], #-184 @ │ │ │ │ - ldrdeq r9, [pc], #-64 @ │ │ │ │ - subeq r9, pc, r4, lsl #19 │ │ │ │ + subeq r9, pc, ip, ror #21 │ │ │ │ + strdeq r9, [pc], #-120 @ │ │ │ │ + subeq r9, pc, r8, ror fp @ │ │ │ │ + subeq r8, pc, r4, ror #27 │ │ │ │ + subeq fp, pc, ip, lsr #32 │ │ │ │ + subeq r9, pc, r8, asr #23 │ │ │ │ + subeq r9, pc, r0, asr #9 │ │ │ │ + subeq r9, pc, r4, ror r9 @ │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330c90 │ │ │ │ ldr r3, [pc, #-188] @ 3317e8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -344951,21 +344951,21 @@ │ │ │ │ beq 331ccc │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-288] @ 3317ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r3, [pc, #-300] @ 3317f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3300ec │ │ │ │ @@ -344982,24 +344982,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-416] @ 3317f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3300ec │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330c90 │ │ │ │ ldr r3, [pc, #-440] @ 3317f8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -345019,69 +345019,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-544] @ 3317fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r0, [pc, #-556] @ 331800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f9c4 │ │ │ │ ldr r0, [pc, #-568] @ 331804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330284 │ │ │ │ ldr r0, [pc, #-580] @ 331808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fb10 │ │ │ │ ldr r0, [pc, #-592] @ 33180c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fa58 │ │ │ │ ldr r0, [pc, #-608] @ 331810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fe24 │ │ │ │ ldr r0, [pc, #-620] @ 331814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32f894 │ │ │ │ ldr r0, [pc, #-632] @ 331818 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fac4 │ │ │ │ ldr r2, [pc, #-648] @ 33181c │ │ │ │ ldr r3, [pc, #-648] @ 331820 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3302e8 │ │ │ │ ldr r0, [pc, #-676] @ 331824 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r0, [pc, #-692] @ 331828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 32fa10 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330c90 │ │ │ │ ldr r3, [pc, #-716] @ 33182c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -345107,44 +345107,44 @@ │ │ │ │ beq 331ba0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-852] @ 331830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r0, [pc, #-864] @ 331834 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3302a4 │ │ │ │ ldr r0, [pc, #-880] @ 331838 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r0, [pc, #-900] @ 33183c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33048c │ │ │ │ ldr r0, [pc, #-912] @ 331840 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r2, [pc, #-932] @ 331844 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 330d2c │ │ │ │ @@ -345160,89 +345160,89 @@ │ │ │ │ beq 331c6c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1024] @ 331850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r0, [pc, #-1036] @ 331854 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r0, [pc, #-1052] @ 331858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r0, [pc, #-1064] @ 33185c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r0, [pc, #-1084] @ 331860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r3, [pc, #-1096] @ 331864 │ │ │ │ ldr r1, [pc, #-1096] @ 331868 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #3952 @ 0xf70 │ │ │ │ ldr r2, [pc, #-1108] @ 33186c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ ldr r0, [pc, #-1124] @ 331870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r0, [pc, #-1136] @ 331874 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r0, [pc, #-1156] @ 331878 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3300ec │ │ │ │ ldr r0, [pc, #-1176] @ 33187c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3305e8 │ │ │ │ ldr r0, [pc, #-1188] @ 331880 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330300 │ │ │ │ ldr r0, [pc, #-1204] @ 331884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330c90 │ │ │ │ ldr r0, [pc, #-1216] @ 331888 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ ldr r0, [pc, #-1236] @ 33188c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 330d20 │ │ │ │ bl 1e3ec4 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ bl 1e4054 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -345326,15 +345326,15 @@ │ │ │ │ movcc r3, #0 │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33206c │ │ │ │ add sl, r9, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ ldr r3, [r9] │ │ │ │ orr r3, r3, #1 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ strne r6, [sp, #20] │ │ │ │ strne r9, [sp, #16] │ │ │ │ @@ -345464,25 +345464,25 @@ │ │ │ │ ldr r1, [pc, #1012] @ 3324d8 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #984] @ 3324dc │ │ │ │ ldr r1, [pc, #984] @ 3324e0 │ │ │ │ add sl, sl, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add sl, r9, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 441070 │ │ │ │ mov r3, #3 │ │ │ │ @@ -345545,15 +345545,15 @@ │ │ │ │ streq sl, [sp, #20] │ │ │ │ lsreq fp, fp, #4 │ │ │ │ beq 331ef8 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ b 331fdc │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b 332000 │ │ │ │ ldr r3, [pc, #664] @ 3324e8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -345577,27 +345577,27 @@ │ │ │ │ str sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r3, #-20] @ 0xffffffec │ │ │ │ str sl, [r3, #-16] │ │ │ │ str sl, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #528] @ 3324f4 │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 331e38 │ │ │ │ ldr r3, [pc, #508] @ 3324f8 │ │ │ │ b 332018 │ │ │ │ ldr r3, [pc, #504] @ 3324fc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -345617,29 +345617,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ strd r4, [sp] │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ 332500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 331fd8 │ │ │ │ ldr r3, [pc, #348] @ 3324e4 │ │ │ │ b 332018 │ │ │ │ ldr r0, [pc, #372] @ 332504 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 331e38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr sl, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 331fd8 │ │ │ │ @@ -345663,22 +345663,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ strd r4, [sp] │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 332508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 331fd8 │ │ │ │ mov fp, r9 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ @@ -345695,46 +345695,46 @@ │ │ │ │ ldr sl, [sp, #32] │ │ │ │ ldr r3, [pc, #116] @ 3324f8 │ │ │ │ b 331fdc │ │ │ │ ldr r0, [pc, #128] @ 33250c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 331fd8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #104] @ 332510 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 331fd8 │ │ │ │ bl 1e3ec4 │ │ │ │ rsbeq r9, sp, r8, asr #12 │ │ │ │ rsbeq r9, sp, r8, lsr r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq r9, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x00616c9c │ │ │ │ - subeq r2, lr, r4, lsr #15 │ │ │ │ - subeq ip, sp, r4, lsr #13 │ │ │ │ - subeq r6, sp, r0, lsr sl │ │ │ │ - @ instruction: 0x00552490 │ │ │ │ + rsbeq r6, r1, ip, lsl #25 │ │ │ │ + @ instruction: 0x004e2794 │ │ │ │ + @ instruction: 0x004dc694 │ │ │ │ + subeq r6, sp, r0, lsr #20 │ │ │ │ + subseq r2, r5, r0, lsl #9 │ │ │ │ andeq r4, r0, pc │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sl, pc, r8, asr #26 │ │ │ │ + subeq sl, pc, r8, lsr sp @ │ │ │ │ andeq r4, r0, sp │ │ │ │ @ instruction: 0x000035bc │ │ │ │ - strdeq r8, [pc], #-32 @ │ │ │ │ - ldrdeq sl, [pc], #-192 @ │ │ │ │ - subeq r8, pc, r8, lsr r2 @ │ │ │ │ - subeq r8, pc, ip, lsl #4 │ │ │ │ - strdeq r8, [pc], #-16 @ │ │ │ │ + subeq r8, pc, r0, ror #5 │ │ │ │ + subeq sl, pc, r0, asr #25 │ │ │ │ + subeq r8, pc, r8, lsr #4 │ │ │ │ + strdeq r8, [pc], #-28 @ │ │ │ │ + subeq r8, pc, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #772] @ 332834 │ │ │ │ mov r7, r2 │ │ │ │ @@ -345798,15 +345798,15 @@ │ │ │ │ movcc r3, #0 │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3326a4 │ │ │ │ add r9, r6, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ ldr r3, [r6] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ @@ -345862,25 +345862,25 @@ │ │ │ │ ldr r1, [pc, #300] @ 332848 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #272] @ 33284c │ │ │ │ ldr r1, [pc, #272] @ 332850 │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ add r9, r6, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 441070 │ │ │ │ mov r3, #3 │ │ │ │ b 33263c │ │ │ │ @@ -345923,26 +345923,26 @@ │ │ │ │ beq 332824 │ │ │ │ bl 441180 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2e30 │ │ │ │ b 332660 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ b 332810 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3ec4 │ │ │ │ rsbeq r8, sp, r8, asr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006d8d94 │ │ │ │ - rsbeq r6, r1, r4, ror #12 │ │ │ │ - subeq r2, lr, ip, ror #2 │ │ │ │ - subeq ip, sp, ip, rrx │ │ │ │ - strdeq r6, [sp], #-56 @ 0xffffffc8 │ │ │ │ - subseq r1, r5, r8, asr lr │ │ │ │ + rsbeq r6, r1, r4, asr r6 │ │ │ │ + subeq r2, lr, ip, asr r1 │ │ │ │ + subeq ip, sp, ip, asr r0 │ │ │ │ + subeq r6, sp, r8, ror #7 │ │ │ │ + subseq r1, r5, r8, asr #28 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -346331,41 +346331,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r5, #24 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 332ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ orr r2, r2, #5 │ │ │ │ b 332cb0 │ │ │ │ ldr r0, [pc, #56] @ 332eec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ orr r2, r2, #5 │ │ │ │ b 332cb0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, sp, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sp, r4, ror #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r8, sp, r8, lsr #13 │ │ │ │ andeq r3, r0, r0, lsl #1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq sl, [pc], #-16 @ │ │ │ │ - subeq sl, pc, ip, lsl r2 @ │ │ │ │ + subeq sl, pc, r0, ror #3 │ │ │ │ + subeq sl, pc, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-128] @ 0xffffff80 │ │ │ │ ldrb r2, [r1, #41] @ 0x29 │ │ │ │ ldrb r5, [r1, #40] @ 0x28 │ │ │ │ @@ -346432,15 +346432,15 @@ │ │ │ │ add r5, r5, #5568 @ 0x15c0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ ldr r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq 333318 │ │ │ │ add sl, r5, #12608 @ 0x3140 │ │ │ │ add r0, sl, #8 │ │ │ │ - bl 7d1e60 │ │ │ │ + bl 7d1e58 │ │ │ │ add r5, r5, #12288 @ 0x3000 │ │ │ │ cmp r0, #0 │ │ │ │ subne r9, r4, #4 │ │ │ │ bne 333060 │ │ │ │ mov r2, #16 │ │ │ │ add r1, r5, #328 @ 0x148 │ │ │ │ sub r0, r4, #40 @ 0x28 │ │ │ │ @@ -346615,29 +346615,29 @@ │ │ │ │ beq 333320 │ │ │ │ sub r0, r7, #16 │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ str r1, [r7, #-8] │ │ │ │ str r1, [r7, #-4] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [r4, #-72] @ 0xffffffb8 │ │ │ │ ldr r2, [r4, #-80] @ 0xffffffb0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 33336c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 332fc8 │ │ │ │ ldr r0, [pc, #80] @ 333370 │ │ │ │ b 333130 │ │ │ │ ldr r0, [pc, #76] @ 333374 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 332fc8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, sp, ip, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sp, r8, lsl #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ @@ -346645,17 +346645,17 @@ │ │ │ │ rsbeq r8, sp, r4, asr #5 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ andeq r1, r0, r2 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r3, r0, r0, ror #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r9, [pc], #-212 @ │ │ │ │ + subeq r9, pc, r4, ror #27 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - subeq r9, pc, r0, lsl lr @ │ │ │ │ + subeq r9, pc, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ ldr r2, [pc, #612] @ 3335f8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -347006,22 +347006,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 333b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33367c │ │ │ │ cmp r7, #0 │ │ │ │ bne 333960 │ │ │ │ add r3, r6, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 333960 │ │ │ │ @@ -347118,32 +347118,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ bl 32dbb4 │ │ │ │ b 3337a8 │ │ │ │ ldr r0, [pc, #76] @ 333b14 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33367c │ │ │ │ ldrdeq r7, [sp], #-216 @ 0xffffff28 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r7, [sp], #-212 @ 0xffffff2c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ andeq r4, r0, r2 │ │ │ │ rsbeq r7, sp, r8, lsl sp │ │ │ │ rsbeq r7, sp, r4, asr #24 │ │ │ │ andeq r4, r0, fp │ │ │ │ rsbeq r7, sp, r8, ror fp │ │ │ │ andeq r1, r0, ip, ror r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, pc, ip, lsr r8 @ │ │ │ │ + subeq r9, pc, ip, lsr #16 │ │ │ │ @ instruction: 0x006d7a94 │ │ │ │ - ldrdeq r9, [pc], #-104 @ │ │ │ │ + subeq r9, pc, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r2, [pc, #2112] @ 334374 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -347241,33 +347241,33 @@ │ │ │ │ ldr r0, [pc, #1756] @ 334384 │ │ │ │ strh r0, [r5, #12] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r2 │ │ │ │ strne r3, [r5, #20] │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add r1, r4, #80 @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ blt 333d4c │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #1640] @ 334388 │ │ │ │ ldr r3, [pc, #1620] @ 334378 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347276,19 +347276,19 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 334344 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7de8ac │ │ │ │ - bl 63ca30 │ │ │ │ + b 7de8a4 │ │ │ │ + bl 63ca28 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ b 333d08 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r6, r3, lsl #3 │ │ │ │ ldrb r2, [r3, #9] │ │ │ │ ldrb lr, [r3, #8] │ │ │ │ ldrb r6, [r3, #13] │ │ │ │ orr lr, lr, r2, lsl #8 │ │ │ │ @@ -347473,39 +347473,39 @@ │ │ │ │ ldrh r0, [r1, #2] │ │ │ │ ldrh r1, [sl, #200] @ 0xc8 │ │ │ │ add r5, r4, #56 @ 0x38 │ │ │ │ add r1, r1, r3 │ │ │ │ bl 1e1630 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ef244 │ │ │ │ + bl 7ef23c │ │ │ │ lsl r2, r6, r7 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #80 @ 0x50 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #768] @ 334398 │ │ │ │ ldrb r2, [sl, #202] @ 0xca │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ lsl r2, r0, r2 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ ldr r2, [pc, #724] @ 33439c │ │ │ │ ldr r3, [pc, #684] @ 334378 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -347581,40 +347581,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 3343b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 333f9c │ │ │ │ add sl, r9, #12288 @ 0x3000 │ │ │ │ b 333f84 │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ bne 334298 │ │ │ │ ldr r0, [pc, #348] @ 3343b8 │ │ │ │ b 333ca4 │ │ │ │ ldr r0, [pc, #344] @ 3343bc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 333f9c │ │ │ │ ldrb r3, [r7, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ bne 333ca0 │ │ │ │ b 334158 │ │ │ │ ldrb r3, [sl, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -347640,15 +347640,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -347657,50 +347657,50 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3343c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 334254 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 3343c8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 334254 │ │ │ │ bl 1e3220 │ │ │ │ rsbeq r7, sp, r4, asr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r7, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - ldrdeq r4, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r4, r1, r8, asr #29 │ │ │ │ andeq r4, r0, r5, lsl #3 │ │ │ │ ldrdeq r7, [sp], #-108 @ 0xffffff94 @ │ │ │ │ andeq r4, r0, r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r3, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ rsbeq r7, sp, r4, lsr r3 │ │ │ │ andeq r4, r0, r7, lsl #3 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r1, r0, r8, lsl #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004f8f98 │ │ │ │ + subeq r8, pc, r8, lsl #31 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ - subeq r8, pc, r0, lsr #31 │ │ │ │ + @ instruction: 0x004f8f90 │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - subeq r5, pc, r4, asr #5 │ │ │ │ - subeq r5, pc, r0, lsl #6 │ │ │ │ + strheq r5, [pc], #-36 @ │ │ │ │ + strdeq r5, [pc], #-32 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr lr, [pc, #268] @ 3344f0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r2, [r4, #40] @ 0x28 │ │ │ │ @@ -347766,15 +347766,15 @@ │ │ │ │ str ip, [r1, #28] │ │ │ │ beq 3344e4 │ │ │ │ ldr ip, [r4, #48] @ 0x30 │ │ │ │ b 334458 │ │ │ │ bl 325c64 │ │ │ │ b 3344dc │ │ │ │ bl 1e3220 │ │ │ │ - rsbeq r4, r1, r4, lsr #13 │ │ │ │ + @ instruction: 0x00614694 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ @@ -347810,19 +347810,19 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ mul r6, r3, r2 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ ldrb r2, [r7, #202] @ 0xca │ │ │ │ add r8, r4, #56 @ 0x38 │ │ │ │ add r9, r9, r3, lsl r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ef244 │ │ │ │ + bl 7ef23c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ ldrh r2, [r7, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #116] @ 334638 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r3, [r5, #192] @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ adds r2, r2, r3 │ │ │ │ @@ -347830,15 +347830,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ - bl 645804 │ │ │ │ + bl 6457fc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -347847,15 +347847,15 @@ │ │ │ │ add r1, r3, ip, lsl #5 │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ ldrb r1, [r1, #17] │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ add r3, r3, #1 │ │ │ │ b 334588 │ │ │ │ bl 1e3220 │ │ │ │ - rsbeq r4, r1, ip, lsr r5 │ │ │ │ + rsbeq r4, r1, ip, lsr #10 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #1620] @ 334ca8 │ │ │ │ ldr r3, [pc, #1620] @ 334cac │ │ │ │ @@ -348084,39 +348084,39 @@ │ │ │ │ adds r2, r2, r5 │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ef244 │ │ │ │ + bl 7ef23c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r3, #2 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #676] @ 334cc8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r2, [r9, #202] @ 0xca │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r4, #136] @ 0x88 │ │ │ │ str r5, [sp] │ │ │ │ lsl r2, r1, r2 │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 645804 │ │ │ │ + bl 6457fc │ │ │ │ str r0, [r4, #20] │ │ │ │ b 3348a4 │ │ │ │ ldrd sl, [r4, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ strd sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 342880 │ │ │ │ @@ -348191,29 +348191,29 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 334cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 334788 │ │ │ │ ldr r0, [pc, #276] @ 334cdc │ │ │ │ str r5, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 334788 │ │ │ │ ldr r1, [pc, #260] @ 334ce0 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 33488c │ │ │ │ ldr r1, [pc, #224] @ 334cd0 │ │ │ │ @@ -348231,60 +348231,60 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 334ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33488c │ │ │ │ ldr r0, [pc, #104] @ 334ce8 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33488c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ rsbeq r6, sp, r8, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, sp, r8, ror sp │ │ │ │ - rsbeq r4, r1, r8, ror #7 │ │ │ │ + ldrdeq r4, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ rsbeq r6, sp, r0, asr fp │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0x000042b4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, pc, r4, lsl #13 │ │ │ │ - subeq r8, pc, r4, lsr #13 │ │ │ │ + subeq r8, pc, r4, ror r6 @ │ │ │ │ + @ instruction: 0x004f8694 │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - @ instruction: 0x004f4990 │ │ │ │ - ldrdeq r4, [pc], #-144 @ │ │ │ │ + subeq r4, pc, r0, lsl #19 │ │ │ │ + subeq r4, pc, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348321,51 +348321,51 @@ │ │ │ │ ldrb r9, [r3, #16] │ │ │ │ orr r6, r6, r2, lsl #16 │ │ │ │ ldrb r2, [r3, #17] │ │ │ │ ldrb r3, [r3, #11] │ │ │ │ mov r0, r8 │ │ │ │ orr r6, r6, r3, lsl #24 │ │ │ │ orr r9, r9, r2, lsl #8 │ │ │ │ - bl 7ef244 │ │ │ │ + bl 7ef23c │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldrh r2, [r7, #200] @ 0xc8 │ │ │ │ ldrb r1, [r7, #202] @ 0xca │ │ │ │ add r9, r9, #1 │ │ │ │ add r1, r3, r9, lsl r1 │ │ │ │ mul r2, r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldrh r2, [r7, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, #192] @ 0xc0 │ │ │ │ mul r2, r6, r2 │ │ │ │ ldr r1, [pc, #92] @ 334e30 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov ip, #0 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, r3, r1, lsl #5 │ │ │ │ b 334d6c │ │ │ │ bl 1e3220 │ │ │ │ - rsbeq r3, r1, ip, asr #26 │ │ │ │ + rsbeq r3, r1, ip, lsr sp │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ │ │ │ │ 00334e34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -348469,15 +348469,15 @@ │ │ │ │ ldr r5, [pc, #1176] @ 335468 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ mov r9, r1 │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ ldr r3, [pc, #1148] @ 33546c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 335154 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -348584,22 +348584,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 335480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 335000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ add r3, r4, #36 @ 0x24 │ │ │ │ bl 332514 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -348619,15 +348619,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645804 │ │ │ │ + bl 6457fc │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #572] @ 335488 │ │ │ │ ldr r3, [pc, #532] @ 335464 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -348638,15 +348638,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ b 3350a0 │ │ │ │ ldr r1, [pc, #500] @ 33548c │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp] │ │ │ │ @@ -348679,15 +348679,15 @@ │ │ │ │ mov r1, #4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645594 │ │ │ │ + bl 64558c │ │ │ │ str r0, [r4, #8] │ │ │ │ b 335244 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ands r1, r1, #2 │ │ │ │ beq 335420 │ │ │ │ ldr r3, [pc, #332] @ 335498 │ │ │ │ ldr r2, [pc, #332] @ 33549c │ │ │ │ @@ -348696,24 +348696,24 @@ │ │ │ │ mov r9, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #296] @ 3354a4 │ │ │ │ ldr r1, [pc, #296] @ 3354a8 │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ bl 441070 │ │ │ │ mov r3, #3 │ │ │ │ @@ -348737,54 +348737,54 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 335244 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ orr r3, r3, #1 │ │ │ │ b 3353b4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #112] @ 3354b0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 335000 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ b 3351f0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e4010 │ │ │ │ bl 1e3fcc │ │ │ │ rsbeq r6, sp, r8, asr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, sp, r0, lsl r4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq r6, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ @ instruction: 0x000032bc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, pc, ip, asr #1 │ │ │ │ + strheq r8, [pc], #-12 @ │ │ │ │ @ instruction: 0xffff6cb4 │ │ │ │ strheq r6, [sp], #-16 @ │ │ │ │ @ instruction: 0xffff6c40 │ │ │ │ @ instruction: 0xffff6c00 │ │ │ │ @ instruction: 0xffff6bd0 │ │ │ │ - rsbeq r3, r1, r8, lsr #20 │ │ │ │ - subeq pc, sp, ip, lsr #10 │ │ │ │ - subeq r9, sp, ip, lsr #8 │ │ │ │ - strheq r3, [sp], #-120 @ 0xffffff88 │ │ │ │ - subseq pc, r4, r8, lsl r2 @ │ │ │ │ + rsbeq r3, r1, r8, lsl sl │ │ │ │ + subeq pc, sp, ip, lsl r5 @ │ │ │ │ + subeq r9, sp, ip, lsl r4 │ │ │ │ + subeq r3, sp, r8, lsr #15 │ │ │ │ + subseq pc, r4, r8, lsl #4 │ │ │ │ @ instruction: 0xffff6adc │ │ │ │ - subeq r7, pc, r4, lsl #29 │ │ │ │ + subeq r7, pc, r4, ror lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #516] @ 3356d4 │ │ │ │ ldr r3, [pc, #516] @ 3356d8 │ │ │ │ @@ -348874,24 +348874,24 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #196] @ 3356ec │ │ │ │ add r3, r5, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #172] @ 3356f0 │ │ │ │ ldr r1, [pc, #172] @ 3356f4 │ │ │ │ add r5, r5, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ bl 441070 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, #128] @ 0x80 │ │ │ │ @@ -348906,30 +348906,30 @@ │ │ │ │ tst r3, #2 │ │ │ │ add r0, sp, #16 │ │ │ │ beq 3356c8 │ │ │ │ bl 441180 │ │ │ │ b 33557c │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ orr r3, r3, #1 │ │ │ │ b 335678 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ b 33557c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, sp, ip, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, sp, r8, ror lr │ │ │ │ rsbeq r5, sp, r4, lsr lr │ │ │ │ - rsbeq r3, r1, r8, asr r7 │ │ │ │ - subeq pc, sp, r0, ror #4 │ │ │ │ - subeq r9, sp, r0, ror #2 │ │ │ │ - strdeq r3, [sp], #-64 @ 0xffffffc0 │ │ │ │ - subseq lr, r4, r0, asr pc │ │ │ │ + rsbeq r3, r1, r8, asr #14 │ │ │ │ + subeq pc, sp, r0, asr r2 @ │ │ │ │ + subeq r9, sp, r0, asr r1 │ │ │ │ + subeq r3, sp, r0, ror #9 │ │ │ │ + subseq lr, r4, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #3116] @ 336344 │ │ │ │ @@ -349031,15 +349031,15 @@ │ │ │ │ ldr r3, [r7, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ bne 335c6c │ │ │ │ add r3, r6, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, fp │ │ │ │ mov r1, r5 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r3, [r7, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 33631c │ │ │ │ ldr r9, [r7, #244] @ 0xf4 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ adds r9, r9, r0, lsl #4 │ │ │ │ beq 33631c │ │ │ │ @@ -349143,17 +349143,17 @@ │ │ │ │ bl 3354b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335e34 │ │ │ │ orr r0, r0, #16384 @ 0x4000 │ │ │ │ lsl r5, r0, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #2 │ │ │ │ - bl 63ca38 │ │ │ │ + bl 63ca30 │ │ │ │ ldr r2, [pc, #2268] @ 33635c │ │ │ │ ldr r3, [pc, #2244] @ 336348 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -349289,15 +349289,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645594 │ │ │ │ + bl 64558c │ │ │ │ ldr r5, [pc, #1704] @ 336368 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 335a78 │ │ │ │ ldr r2, [pc, #1696] @ 33636c │ │ │ │ add r2, pc, r2 │ │ │ │ b 33580c │ │ │ │ ldr r2, [pc, #1688] @ 336370 │ │ │ │ @@ -349348,15 +349348,15 @@ │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ @@ -349366,15 +349366,15 @@ │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1456] @ 336398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 335824 │ │ │ │ ldr r2, [pc, #1444] @ 33639c │ │ │ │ add r2, pc, r2 │ │ │ │ b 33580c │ │ │ │ ldr r2, [pc, #1436] @ 3363a0 │ │ │ │ ldr r3, [pc, #1344] @ 336348 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349386,21 +349386,21 @@ │ │ │ │ bne 3362c4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 344464 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ tst r3, #1 │ │ │ │ beq 336318 │ │ │ │ tst r3, #2 │ │ │ │ beq 335f18 │ │ │ │ ldr r1, [pc, #1332] @ 3363a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -349451,15 +349451,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 645804 │ │ │ │ + bl 6457fc │ │ │ │ b 335cb8 │ │ │ │ ldr r2, [pc, #1128] @ 3363b4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33580c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3359dc │ │ │ │ ldr r5, [pc, #1112] @ 3363b8 │ │ │ │ @@ -349506,27 +349506,27 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 3363c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 335fa0 │ │ │ │ ldr r3, [pc, #884] @ 3363cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335d28 │ │ │ │ ldr r3, [pc, #804] @ 336390 │ │ │ │ @@ -349543,29 +349543,29 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3363d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 335d28 │ │ │ │ add ip, r2, #4096 @ 0x1000 │ │ │ │ ldrb r1, [ip, #4004] @ 0xfa4 │ │ │ │ cmp r1, #0 │ │ │ │ ldrne r0, [sp, #52] @ 0x34 │ │ │ │ rsbne r3, r1, #16 │ │ │ │ asrne r3, r0, r3 │ │ │ │ @@ -349594,15 +349594,15 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 335824 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 336244 │ │ │ │ ldr r5, [pc, #548] @ 3363bc │ │ │ │ b 335a78 │ │ │ │ @@ -349625,33 +349625,33 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 3363dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 335fa0 │ │ │ │ ldr r0, [pc, #448] @ 3363e0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 335d28 │ │ │ │ ldr r3, [pc, #408] @ 3363e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336190 │ │ │ │ ldr r3, [pc, #304] @ 336390 │ │ │ │ @@ -349667,44 +349667,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3363e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336190 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #284] @ 3363ec │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 335fa0 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #264] @ 3363f0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 335fa0 │ │ │ │ ldr r0, [pc, #232] @ 3363f4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336190 │ │ │ │ bl 1e4010 │ │ │ │ ldr r3, [pc, #212] @ 3363f8 │ │ │ │ ldr r1, [pc, #212] @ 3363fc │ │ │ │ ldr r0, [pc, #212] @ 336400 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3984 @ 0xf90 │ │ │ │ @@ -349712,59 +349712,59 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r5, sp, r0, ror #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, sp, r8, ror ip │ │ │ │ - strheq r3, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - strdeq r7, [pc], #-160 @ │ │ │ │ + rsbeq r3, r1, r4, lsr #5 │ │ │ │ + subeq r7, pc, r0, ror #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, sp, ip, ror r9 │ │ │ │ - subeq r7, pc, r4, ror r8 @ │ │ │ │ + subeq r7, pc, r4, ror #16 │ │ │ │ @ instruction: 0xfffff2fc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - subeq r7, pc, r4, lsl #14 │ │ │ │ - subeq r7, pc, ip, lsr #13 │ │ │ │ - subeq r7, pc, r8, ror r6 @ │ │ │ │ - subeq r7, pc, r0, lsl #13 │ │ │ │ - subeq r7, pc, r8, lsl r6 @ │ │ │ │ - subeq r7, pc, r0, lsr #12 │ │ │ │ - subeq r7, pc, ip, lsr #12 │ │ │ │ + strdeq r7, [pc], #-100 @ │ │ │ │ + @ instruction: 0x004f769c │ │ │ │ + subeq r7, pc, r8, ror #12 │ │ │ │ + subeq r7, pc, r0, ror r6 @ │ │ │ │ + subeq r7, pc, r8, lsl #12 │ │ │ │ + subeq r7, pc, r0, lsl r6 @ │ │ │ │ + subeq r7, pc, ip, lsl r6 @ │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r3, r0, r8, ror #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, pc, r8, lsl r6 @ │ │ │ │ - strheq r7, [pc], #-92 @ │ │ │ │ + subeq r7, pc, r8, lsl #12 │ │ │ │ + subeq r7, pc, ip, lsr #11 │ │ │ │ strdeq r5, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ - subeq r7, pc, r0, asr r5 @ │ │ │ │ - subeq r7, pc, r0, asr #8 │ │ │ │ + subeq r7, pc, r0, asr #10 │ │ │ │ + subeq r7, pc, r0, lsr r4 @ │ │ │ │ @ instruction: 0xfffff070 │ │ │ │ - strheq r7, [pc], #-48 @ │ │ │ │ + subeq r7, pc, r0, lsr #7 │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ andeq r4, r0, r2 │ │ │ │ @ instruction: 0x000041b6 │ │ │ │ @ instruction: 0x00002fb8 │ │ │ │ - @ instruction: 0x004f749c │ │ │ │ + subeq r7, pc, ip, lsl #9 │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - subeq r3, pc, ip, lsl r5 @ │ │ │ │ - strdeq r7, [pc], #-32 @ │ │ │ │ + subeq r3, pc, ip, lsl #10 │ │ │ │ + subeq r7, pc, r0, ror #5 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ - @ instruction: 0x004f7290 │ │ │ │ - subeq r3, pc, r8, lsr #8 │ │ │ │ + subeq r7, pc, r0, lsl #5 │ │ │ │ + subeq r3, pc, r8, lsl r4 @ │ │ │ │ @ instruction: 0x000044bc │ │ │ │ - subeq r7, pc, r8, asr #5 │ │ │ │ - strdeq r7, [pc], #-20 @ │ │ │ │ - subeq r7, pc, r4, asr #4 │ │ │ │ - @ instruction: 0x004f729c │ │ │ │ - rsbeq r2, r1, ip, asr #20 │ │ │ │ - subeq r1, pc, r0, lsr #23 │ │ │ │ - subseq r4, sl, r4, asr #22 │ │ │ │ + strheq r7, [pc], #-40 @ │ │ │ │ + subeq r7, pc, r4, ror #3 │ │ │ │ + subeq r7, pc, r4, lsr r2 @ │ │ │ │ + subeq r7, pc, ip, lsl #5 │ │ │ │ + rsbeq r2, r1, ip, lsr sl │ │ │ │ + @ instruction: 0x004f1b90 │ │ │ │ + subseq r4, sl, r4, lsr fp │ │ │ │ andeq r0, r0, lr, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-96] @ 0xffffffa0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -349961,15 +349961,15 @@ │ │ │ │ str r2, [r3, #216] @ 0xd8 │ │ │ │ add r3, r8, #8192 @ 0x2000 │ │ │ │ ldr r2, [r3, #1500] @ 0x5dc │ │ │ │ ldr r0, [pc, #400] @ 3368bc │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33676c │ │ │ │ cmp r2, r0 │ │ │ │ ldr lr, [pc, #360] @ 3368bc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -350000,34 +350000,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r7, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r7, #-20] @ 0xffffffec │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ sub r0, r7, #24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [r7, #-16] │ │ │ │ ldr r2, [r7, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3368cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33648c │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, #2 │ │ │ │ bl 322608 │ │ │ │ b 3365f4 │ │ │ │ ldr r0, [pc, #188] @ 3368d0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33648c │ │ │ │ ldr r0, [pc, #168] @ 3368d4 │ │ │ │ b 33661c │ │ │ │ ldr r0, [pc, #164] @ 3368d8 │ │ │ │ b 33661c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #156] @ 3368dc │ │ │ │ @@ -350063,24 +350063,24 @@ │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r9, lsr #2 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ andeq r3, r0, r8, asr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subeq r6, pc, r8, asr #27 │ │ │ │ ldrdeq r6, [pc], #-216 @ │ │ │ │ - subeq r6, pc, r8, ror #27 │ │ │ │ andeq r4, r0, r8, lsl r1 │ │ │ │ andeq r4, r0, r9, lsl r1 │ │ │ │ - rsbeq r2, r1, r4, lsr r5 │ │ │ │ - subeq r1, pc, r4, lsl #13 │ │ │ │ + rsbeq r2, r1, r4, lsr #10 │ │ │ │ + subeq r1, pc, r4, ror r6 @ │ │ │ │ andeq r1, r0, lr, ror #20 │ │ │ │ - rsbeq r2, r1, r8, lsl #10 │ │ │ │ - subeq r1, pc, ip, asr r6 @ │ │ │ │ - subeq r6, pc, ip, lsr #27 │ │ │ │ + strdeq r2, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + subeq r1, pc, ip, asr #12 │ │ │ │ + @ instruction: 0x004f6d9c │ │ │ │ andeq r1, r0, r3, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r8, r0 │ │ │ │ @@ -350200,17 +350200,17 @@ │ │ │ │ bl 3354b4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 338070 │ │ │ │ orr r5, r5, #16384 @ 0x4000 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #1 │ │ │ │ - bl 63ca38 │ │ │ │ + bl 63ca30 │ │ │ │ b 336da0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #3448] @ 337890 │ │ │ │ ldrb r2, [r0, #76] @ 0x4c │ │ │ │ @@ -350313,40 +350313,40 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1e37b4 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r1, #1 │ │ │ │ str r5, [r4, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ ldr r1, [r5, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #2976] @ 337894 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ lsl r2, r3, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r5, [pc, #2928] @ 337898 │ │ │ │ b 336da0 │ │ │ │ ldr r2, [pc, #2924] @ 33789c │ │ │ │ ldr r3, [pc, #2892] @ 337880 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -350484,39 +350484,39 @@ │ │ │ │ str r4, [r0] │ │ │ │ mov r0, r8 │ │ │ │ bl 1e37b4 │ │ │ │ add r6, r5, #4 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r8, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r8 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #2308] @ 3378a4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsl r2, sl, r3 │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 336d20 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldrb r3, [r2, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 336d9c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -350690,15 +350690,15 @@ │ │ │ │ ldr r4, [r5, #4] │ │ │ │ ldr r2, [pc, #1572] @ 3378ac │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ add r0, r0, #260 @ 0x104 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 647f44 │ │ │ │ + bl 647f3c │ │ │ │ ldr r3, [pc, #1516] @ 337890 │ │ │ │ ldrb r7, [r5, #84] @ 0x54 │ │ │ │ ldr fp, [r9, r3] │ │ │ │ ldrb sl, [r5, #85] @ 0x55 │ │ │ │ ldr r3, [fp] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -350929,23 +350929,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3378b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [pc, #744] @ 337968 │ │ │ │ b 336da0 │ │ │ │ ldr r3, [pc, #560] @ 3378b8 │ │ │ │ ldr r1, [pc, #560] @ 3378bc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #4016 @ 0xfb0 │ │ │ │ @@ -351019,15 +351019,15 @@ │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #50] @ 0x32 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r4, #51] @ 0x33 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ str r3, [r6, #132] @ 0x84 │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #148] @ 0x94 │ │ │ │ str r8, [r6, #28] │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ bl 333b18 │ │ │ │ @@ -351069,88 +351069,88 @@ │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3383d0 │ │ │ │ ldr r5, [pc, #176] @ 33792c │ │ │ │ b 336da0 │ │ │ │ ldrdeq r4, [sp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r1, r0, lsr #3 │ │ │ │ + @ instruction: 0x00612190 │ │ │ │ rsbeq r4, sp, r4, asr #21 │ │ │ │ @ instruction: 0x006d4a94 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq sl, r0, r4, lsl fp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbeq r4, sp, ip, asr #13 │ │ │ │ rsbeq r4, sp, r4, asr r6 │ │ │ │ @ instruction: 0xffff597c │ │ │ │ @ instruction: 0x006a1290 │ │ │ │ @ instruction: 0xffff3ffc │ │ │ │ - ldrdeq r1, [r1], #-98 @ 0xffffff9e @ │ │ │ │ - subeq r5, pc, ip, lsr #28 │ │ │ │ - rsbeq r1, r1, ip, ror #13 │ │ │ │ - subeq r0, pc, ip, lsr r8 @ │ │ │ │ + rsbeq r1, r1, r2, asr #13 │ │ │ │ + subeq r5, pc, ip, lsl lr @ │ │ │ │ + ldrdeq r1, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + subeq r0, pc, ip, lsr #16 │ │ │ │ andeq r1, r0, r5, lsl r2 │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ rsbeq r0, sl, r0, lsl #23 │ │ │ │ @ instruction: 0xffff38f0 │ │ │ │ - subeq r1, pc, r8, asr #21 │ │ │ │ + strheq r1, [pc], #-168 @ │ │ │ │ andeq r4, r0, r8, ror #2 │ │ │ │ - subeq r5, pc, r8, asr #21 │ │ │ │ + strheq r5, [pc], #-168 @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - subeq r5, pc, ip, asr #22 │ │ │ │ + subeq r5, pc, ip, lsr fp @ │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq r5, pc, r0, lsr sl @ │ │ │ │ + subeq r5, pc, r0, lsr #20 │ │ │ │ @ instruction: 0x000032b0 │ │ │ │ - subeq r5, pc, r0, asr #21 │ │ │ │ + strheq r5, [pc], #-160 @ │ │ │ │ andeq r3, r0, r8, ror r5 │ │ │ │ - strheq r5, [pc], #-120 @ │ │ │ │ + subeq r5, pc, r8, lsr #15 │ │ │ │ andeq r2, r0, r4, asr r9 │ │ │ │ - subeq r5, pc, r4, ror #17 │ │ │ │ + ldrdeq r5, [pc], #-132 @ │ │ │ │ rsbeq r3, sp, r8, lsl #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r4, r0, r9, lsr #32 │ │ │ │ andeq r4, r0, fp │ │ │ │ @ instruction: 0xffffced4 │ │ │ │ andeq r4, r0, r8, lsl sl │ │ │ │ - strdeq r5, [pc], #-100 @ │ │ │ │ + subeq r5, pc, r4, ror #13 │ │ │ │ @ instruction: 0xffffcd78 │ │ │ │ andeq r4, r0, r3, lsl #3 │ │ │ │ - ldrdeq r5, [pc], #-24 @ │ │ │ │ + subeq r5, pc, r8, asr #3 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, sl, lsl #2 │ │ │ │ - subeq r5, pc, ip, asr #9 │ │ │ │ - subeq r5, pc, r0, lsl r5 @ │ │ │ │ - subeq r5, pc, r4, ror #10 │ │ │ │ - subeq r5, pc, r8, lsl #8 │ │ │ │ - subeq r5, pc, r8, asr #5 │ │ │ │ - subeq r1, pc, r0, lsr #3 │ │ │ │ + strheq r5, [pc], #-76 @ │ │ │ │ + subeq r5, pc, r0, lsl #10 │ │ │ │ + subeq r5, pc, r4, asr r5 @ │ │ │ │ + strdeq r5, [pc], #-56 @ │ │ │ │ + strheq r5, [pc], #-40 @ │ │ │ │ + @ instruction: 0x004f1190 │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - strdeq r1, [pc], #-12 @ │ │ │ │ + subeq r1, pc, ip, ror #1 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, pc, r0, lsl pc @ │ │ │ │ - @ instruction: 0x004f5390 │ │ │ │ + subeq r4, pc, r0, lsl #30 │ │ │ │ + subeq r5, pc, r0, lsl #7 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - @ instruction: 0x004f1098 │ │ │ │ - subeq r4, pc, r4, ror #29 │ │ │ │ - subeq r1, pc, r4, asr r0 @ │ │ │ │ - subeq r1, pc, ip, lsr #32 │ │ │ │ - subeq r4, pc, r8, ror lr @ │ │ │ │ - subeq r5, pc, r8, lsr #1 │ │ │ │ - subeq r4, pc, r4, asr #28 │ │ │ │ + subeq r1, pc, r8, lsl #1 │ │ │ │ + ldrdeq r4, [pc], #-228 @ │ │ │ │ + subeq r1, pc, r4, asr #32 │ │ │ │ + subeq r1, pc, ip, lsl r0 @ │ │ │ │ + subeq r4, pc, r8, ror #28 │ │ │ │ + @ instruction: 0x004f5098 │ │ │ │ + subeq r4, pc, r4, lsr lr @ │ │ │ │ ldr r0, [pc, #-200] @ 3378c8 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ ldr r2, [pc, #-204] @ 3378cc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #252 @ 0xfc │ │ │ │ - bl 647f44 │ │ │ │ + bl 647f3c │ │ │ │ mov r5, #0 │ │ │ │ mov r1, #16 │ │ │ │ mov r7, r0 │ │ │ │ str r5, [r0, #28] │ │ │ │ str r9, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1630 │ │ │ │ @@ -351187,24 +351187,24 @@ │ │ │ │ bne 3372f4 │ │ │ │ ldr r0, [fp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 33818c │ │ │ │ ldr r5, [pc, #-240] @ 337968 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7de8ac │ │ │ │ + bl 7de8a4 │ │ │ │ b 336da0 │ │ │ │ ldr r5, [pc, #-328] @ 337924 │ │ │ │ mov r0, #0 │ │ │ │ b 337a54 │ │ │ │ ldr r5, [pc, #-272] @ 337968 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7de8ac │ │ │ │ + bl 7de8a4 │ │ │ │ b 336da0 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ b 337a54 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 337874 │ │ │ │ ldr r3, [pc, #-344] @ 33794c │ │ │ │ @@ -351226,15 +351226,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp] │ │ │ │ @@ -351242,15 +351242,15 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-616] @ 3378d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 337874 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ bl 326b8c │ │ │ │ @@ -351280,26 +351280,26 @@ │ │ │ │ beq 338658 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-804] @ 3378d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336aec │ │ │ │ ldr r3, [pc, #-816] @ 3378dc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336d94 │ │ │ │ ldr r3, [pc, #-712] @ 337958 │ │ │ │ @@ -351315,23 +351315,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-924] @ 3378e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336d94 │ │ │ │ ldr r3, [pc, #-936] @ 3378e4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336b94 │ │ │ │ ldr r3, [pc, #-840] @ 337958 │ │ │ │ @@ -351350,29 +351350,29 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1080] @ 3378e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336b94 │ │ │ │ ldr r3, [pc, #-1092] @ 3378ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3372c4 │ │ │ │ ldr r3, [pc, #-1004] @ 337958 │ │ │ │ @@ -351394,27 +351394,27 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1240] @ 3378f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3372c4 │ │ │ │ ldr r3, [pc, #-1252] @ 3378f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336a4c │ │ │ │ ldr r3, [pc, #-1172] @ 337958 │ │ │ │ @@ -351436,15 +351436,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -351454,15 +351454,15 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1424] @ 3378f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336a4c │ │ │ │ ldr r3, [pc, #-1436] @ 3378fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336e94 │ │ │ │ ldr r3, [pc, #-1364] @ 337958 │ │ │ │ @@ -351482,29 +351482,29 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1584] @ 337900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336e94 │ │ │ │ ldr r5, [pc, #-1588] @ 33790c │ │ │ │ b 3375cc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp] │ │ │ │ @@ -351569,32 +351569,32 @@ │ │ │ │ orr r3, r3, r1, lsl #24 │ │ │ │ mov r1, r9 │ │ │ │ bl 32dbb4 │ │ │ │ mov r5, r0 │ │ │ │ b 33757c │ │ │ │ add r3, r4, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ b 3373ec │ │ │ │ ldr r5, [pc, #-1788] @ 337968 │ │ │ │ b 3375cc │ │ │ │ ldr r5, [pc, #-1884] @ 337910 │ │ │ │ mov fp, #0 │ │ │ │ b 337268 │ │ │ │ ldrb r3, [r7, #202] @ 0xca │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ tst r3, #1 │ │ │ │ beq 33868c │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 338210 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r1, [pc, #-1960] @ 337914 │ │ │ │ @@ -351669,35 +351669,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [pc, #-2196] @ 337968 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2280] @ 33791c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ b 337a54 │ │ │ │ ldr r1, [pc, #-2296] @ 337920 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 336d20 │ │ │ │ ldr r5, [pc, #-2340] @ 337924 │ │ │ │ b 337a54 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ beq 337678 │ │ │ │ @@ -351719,22 +351719,22 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2464] @ 337928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 337678 │ │ │ │ mov r5, #2 │ │ │ │ b 337268 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #-2492] @ 33792c │ │ │ │ str r3, [r6, #144] @ 0x90 │ │ │ │ @@ -351751,54 +351751,54 @@ │ │ │ │ ldr r5, [pc, #-2536] @ 337930 │ │ │ │ mov r0, #0 │ │ │ │ b 337a54 │ │ │ │ ldr r0, [pc, #-2544] @ 337934 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336d94 │ │ │ │ ldr r0, [pc, #-2564] @ 337938 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336e94 │ │ │ │ ldr r0, [pc, #-2596] @ 33793c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3372c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #-2624] @ 337940 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336b94 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #-2660] @ 337944 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336a4c │ │ │ │ ldr r3, [pc, #-2700] @ 33794c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 337874 │ │ │ │ ldr r3, [pc, #-2708] @ 337958 │ │ │ │ @@ -351814,29 +351814,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2840] @ 337948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 337874 │ │ │ │ ldr r1, [pc, #-2852] @ 33794c │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 337860 │ │ │ │ ldr r1, [pc, #-2860] @ 337958 │ │ │ │ @@ -351854,30 +351854,30 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2996] @ 337950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 337860 │ │ │ │ ldr r5, [pc, #-2988] @ 337968 │ │ │ │ mov r0, r3 │ │ │ │ b 337a54 │ │ │ │ ldr r3, [pc, #-3020] @ 337954 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -351896,84 +351896,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3120] @ 337960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33784c │ │ │ │ ldr r0, [pc, #-3132] @ 337964 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [pc, #-3144] @ 337968 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ b 337a54 │ │ │ │ ldr r0, [pc, #-3152] @ 33796c │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 337860 │ │ │ │ ldr r0, [pc, #-3184] @ 337970 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33784c │ │ │ │ ldr r0, [pc, #-3200] @ 337974 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 337874 │ │ │ │ ldr r0, [pc, #-3240] @ 337978 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 337874 │ │ │ │ ldr r0, [pc, #-3280] @ 33797c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 337678 │ │ │ │ ldr r0, [pc, #-3296] @ 337980 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 336aec │ │ │ │ ldr r0, [pc, #-3324] @ 337984 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 337678 │ │ │ │ bl 1e3fcc │ │ │ │ bl 1e3220 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -352119,15 +352119,15 @@ │ │ │ │ cmp r2, fp │ │ │ │ sbcs r3, r3, ip │ │ │ │ bcc 33990c │ │ │ │ add r6, fp, #1 │ │ │ │ sub r6, r6, r0 │ │ │ │ ldrh r1, [r1, #226] @ 0xe2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ cmp r1, #0 │ │ │ │ bne 338b78 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ bl 325738 │ │ │ │ @@ -352318,38 +352318,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str sl, [sp, #12] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2704] @ 3396c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb sl, [r4, #36] @ 0x24 │ │ │ │ cmp sl, #0 │ │ │ │ bne 338764 │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #2680] @ 3396c8 │ │ │ │ ldr r2, [pc, #2680] @ 3396cc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #268 @ 0x10c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7de840 │ │ │ │ + bl 7de838 │ │ │ │ mov r3, #0 │ │ │ │ cmn r7, #1 │ │ │ │ str r3, [r0, #28] │ │ │ │ str r3, [r0, #32] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ moveq r3, #1 │ │ │ │ str r4, [r0, #24] │ │ │ │ @@ -352395,15 +352395,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 338b2c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r8, [pc, #2416] @ 3396b0 │ │ │ │ - bl 7de8ac │ │ │ │ + bl 7de8a4 │ │ │ │ b 338974 │ │ │ │ ldr r8, [pc, #2416] @ 3396bc │ │ │ │ b 338d3c │ │ │ │ str ip, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [r4, #85] @ 0x55 │ │ │ │ ldrb fp, [r4, #84] @ 0x54 │ │ │ │ ldrb sl, [r4, #88] @ 0x58 │ │ │ │ @@ -352464,15 +352464,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ lsr r3, sl, #8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e103c │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ @@ -352685,31 +352685,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 3396e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 339150 │ │ │ │ ldr r0, [pc, #1272] @ 3396e8 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, fp │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb sl, [r4, #36] @ 0x24 │ │ │ │ b 338c3c │ │ │ │ ldr r3, [pc, #1132] @ 339684 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352854,15 +352854,15 @@ │ │ │ │ ldr r0, [pc, #672] @ 3396f4 │ │ │ │ ldr r2, [pc, #672] @ 3396f8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r9, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #276 @ 0x114 │ │ │ │ - bl 647f44 │ │ │ │ + bl 647f3c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #596] @ 3396d0 │ │ │ │ strb r2, [r0, #32] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [r0, #24] │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ @@ -352919,15 +352919,15 @@ │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ tst r3, #2 │ │ │ │ beq 339b80 │ │ │ │ ldrh r2, [r7, #226] @ 0xe2 │ │ │ │ ldrd r0, [sl, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 339b78 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r2, sl │ │ │ │ @@ -352988,100 +352988,100 @@ │ │ │ │ b 338974 │ │ │ │ mov r8, r0 │ │ │ │ b 338974 │ │ │ │ rsbeq r2, sp, r0, asr #26 │ │ │ │ rsbeq r2, sp, ip, lsr sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r0, r1, r2, lsl r4 │ │ │ │ + rsbeq r0, r1, r2, lsl #8 │ │ │ │ andeq r3, r0, ip, ror #24 │ │ │ │ - subeq r4, pc, r0, asr #24 │ │ │ │ + subeq r4, pc, r0, lsr ip @ │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ rsbeq r2, sp, r0, lsl #21 │ │ │ │ - strdeq r4, [pc], #-148 @ │ │ │ │ subeq r4, pc, r4, ror #19 │ │ │ │ - strdeq r4, [pc], #-132 @ │ │ │ │ - subeq r4, pc, r0, ror #17 │ │ │ │ + ldrdeq r4, [pc], #-148 @ │ │ │ │ + subeq r4, pc, r4, ror #17 │ │ │ │ ldrdeq r4, [pc], #-128 @ │ │ │ │ - strheq r4, [pc], #-136 @ │ │ │ │ - subeq r4, pc, r0, lsr #17 │ │ │ │ + subeq r4, pc, r0, asr #17 │ │ │ │ + subeq r4, pc, r8, lsr #17 │ │ │ │ + @ instruction: 0x004f4890 │ │ │ │ andeq r4, r0, fp │ │ │ │ rsbeq r2, sp, ip, ror #17 │ │ │ │ - subeq r4, pc, ip, asr #16 │ │ │ │ + subeq r4, pc, ip, lsr r8 @ │ │ │ │ andeq r4, r0, r2 │ │ │ │ - subeq r4, pc, r4, ror #14 │ │ │ │ - subeq r4, pc, r0, lsr sp @ │ │ │ │ + subeq r4, pc, r4, asr r7 @ │ │ │ │ + subeq r4, pc, r0, lsr #26 │ │ │ │ rsbeq pc, r9, r4, asr #17 │ │ │ │ @ instruction: 0xffff2634 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq r4, [pc], #-92 @ │ │ │ │ + subeq r4, pc, ip, asr #11 │ │ │ │ rsbeq r2, sp, r4, ror #13 │ │ │ │ strdeq r2, [sp], #-36 @ 0xffffffdc @ │ │ │ │ andeq r4, r0, r1 │ │ │ │ - subeq r0, pc, r8, asr #30 │ │ │ │ - strheq r4, [pc], #-116 @ │ │ │ │ - subeq r4, pc, ip, asr #1 │ │ │ │ - rsbeq pc, r0, sl, asr #17 │ │ │ │ + subeq r0, pc, r8, lsr pc @ │ │ │ │ + subeq r4, pc, r4, lsr #15 │ │ │ │ + strheq r4, [pc], #-12 @ │ │ │ │ + strheq pc, [r0], #-138 @ 0xffffff76 @ │ │ │ │ rsbeq pc, r9, r0, asr #1 │ │ │ │ @ instruction: 0xffff1e34 │ │ │ │ @ instruction: 0xfffec940 │ │ │ │ @ instruction: 0xfffec138 │ │ │ │ andeq r4, r0, r8, asr #7 │ │ │ │ - subeq r4, pc, r0, ror r1 @ │ │ │ │ + subeq r4, pc, r0, ror #2 │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ - subeq r0, pc, r4, lsr #16 │ │ │ │ + subeq r0, pc, r4, lsl r8 @ │ │ │ │ @ instruction: 0x000041b8 │ │ │ │ strdeq pc, [r0], -sp │ │ │ │ @ instruction: 0x000001bf │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ - subeq r3, pc, r8, ror r9 @ │ │ │ │ - subeq r0, pc, ip, lsl r6 @ │ │ │ │ - strdeq r0, [pc], #-84 @ │ │ │ │ + subeq r3, pc, r8, ror #18 │ │ │ │ + subeq r0, pc, ip, lsl #12 │ │ │ │ + subeq r0, pc, r4, ror #11 │ │ │ │ @ instruction: 0x000041b7 │ │ │ │ @ instruction: 0x000041b6 │ │ │ │ - subeq r3, pc, r8, ror #31 │ │ │ │ + ldrdeq r3, [pc], #-248 @ │ │ │ │ andeq r3, r0, r8, lsr #26 │ │ │ │ - @ instruction: 0x004f3d9c │ │ │ │ + subeq r3, pc, ip, lsl #27 │ │ │ │ andeq r3, r0, ip, lsl #1 │ │ │ │ - subeq r3, pc, r4, lsl lr @ │ │ │ │ + subeq r3, pc, r4, lsl #28 │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ - strdeq r3, [pc], #-192 @ │ │ │ │ + subeq r3, pc, r0, ror #25 │ │ │ │ andeq r1, r0, r0, lsl #7 │ │ │ │ - subeq r3, pc, r8, lsl #22 │ │ │ │ + strdeq r3, [pc], #-168 @ │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, r0, r4, lsl #27 │ │ │ │ - ldrdeq sp, [lr], #-232 @ 0xffffff18 │ │ │ │ + rsbeq lr, r0, r4, ror sp │ │ │ │ + subeq sp, lr, r8, asr #29 │ │ │ │ andeq r1, r0, pc, ror #4 │ │ │ │ andeq r2, r0, ip, asr #3 │ │ │ │ - subeq r3, pc, r4, asr #29 │ │ │ │ + strheq r3, [pc], #-228 @ │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ - subeq r3, pc, r0, lsl #29 │ │ │ │ + subeq r3, pc, r0, ror lr @ │ │ │ │ andeq r4, r0, ip, asr r9 │ │ │ │ - subeq r3, pc, r8, lsl #25 │ │ │ │ + subeq r3, pc, r8, ror ip @ │ │ │ │ andeq r0, r0, r8, lsr #31 │ │ │ │ - subeq r3, pc, r8, lsl #21 │ │ │ │ - strdeq r3, [pc], #-20 @ │ │ │ │ - subeq r3, pc, r0, lsl #16 │ │ │ │ - subeq r3, pc, r0, ror #17 │ │ │ │ - subeq r3, pc, r4, ror sl @ │ │ │ │ - strheq r3, [pc], #-144 @ │ │ │ │ - subeq r3, pc, r4, lsl ip @ │ │ │ │ - ldrdeq r3, [pc], #-120 @ │ │ │ │ - strheq r3, [pc], #-140 @ │ │ │ │ - subeq r3, pc, r4, ror #12 │ │ │ │ - subeq r3, pc, r0, lsl ip @ │ │ │ │ + subeq r3, pc, r8, ror sl @ │ │ │ │ + subeq r3, pc, r4, ror #3 │ │ │ │ + strdeq r3, [pc], #-112 @ │ │ │ │ + ldrdeq r3, [pc], #-128 @ │ │ │ │ + subeq r3, pc, r4, ror #20 │ │ │ │ + subeq r3, pc, r0, lsr #19 │ │ │ │ + subeq r3, pc, r4, lsl #24 │ │ │ │ + subeq r3, pc, r8, asr #15 │ │ │ │ + subeq r3, pc, ip, lsr #17 │ │ │ │ + subeq r3, pc, r4, asr r6 @ │ │ │ │ + subeq r3, pc, r0, lsl #24 │ │ │ │ andeq r2, r0, r4, asr #4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, pc, r8, ror #18 │ │ │ │ - subeq r3, pc, r0, ror #20 │ │ │ │ - subeq r3, pc, r4, lsr #19 │ │ │ │ - rsbeq lr, r0, r0, lsr #17 │ │ │ │ - subeq sp, lr, r8, asr #31 │ │ │ │ - subeq sp, lr, ip, ror #31 │ │ │ │ + subeq r3, pc, r8, asr r9 @ │ │ │ │ + subeq r3, pc, r0, asr sl @ │ │ │ │ + @ instruction: 0x004f3994 │ │ │ │ + @ instruction: 0x0060e890 │ │ │ │ + strheq sp, [lr], #-248 @ 0xffffff08 │ │ │ │ + ldrdeq sp, [lr], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 338b78 │ │ │ │ ldr r3, [pc, #-240] @ 339704 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353102,29 +353102,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-376] @ 339708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 338b78 │ │ │ │ ldr r3, [pc, #-388] @ 33970c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 339150 │ │ │ │ @@ -353142,22 +353142,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-500] @ 339710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 339150 │ │ │ │ ldr r8, [pc, #-512] @ 339714 │ │ │ │ b 338974 │ │ │ │ ldr r2, [r8, #416] @ 0x1a0 │ │ │ │ ldr r1, [r8, #308] @ 0x134 │ │ │ │ mov r0, r3 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -353223,15 +353223,15 @@ │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ tst r3, #2 │ │ │ │ beq 339b80 │ │ │ │ ldrh r2, [r7, #226] @ 0xe2 │ │ │ │ ldrd r0, [r5, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 339b78 │ │ │ │ mov r3, #2 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r1, r9 │ │ │ │ @@ -353278,41 +353278,41 @@ │ │ │ │ beq 33a2c8 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1028] @ 339724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 338b78 │ │ │ │ mov sl, #0 │ │ │ │ mov r2, sl │ │ │ │ b 338f1c │ │ │ │ ldr r0, [pc, #-1052] @ 339728 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 339150 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ bl 3216c8 │ │ │ │ b 338974 │ │ │ │ ldr r0, [pc, #-1088] @ 33972c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 339150 │ │ │ │ ldr r3, [pc, #-1104] @ 339730 │ │ │ │ b 3392ac │ │ │ │ ldr r3, [pc, #-1108] @ 339734 │ │ │ │ b 3392ac │ │ │ │ mov r4, #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -353381,27 +353381,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1436] @ 339738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3393f0 │ │ │ │ ldrb r3, [sl, #1] │ │ │ │ lsr r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq 339b50 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -353426,28 +353426,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1612] @ 339740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 339504 │ │ │ │ ldr r3, [pc, #-1624] @ 339744 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33944c │ │ │ │ @@ -353464,28 +353464,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 339748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33944c │ │ │ │ ldr r3, [pc, #-1768] @ 33974c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3394bc │ │ │ │ @@ -353502,28 +353502,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1900] @ 339750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3394bc │ │ │ │ ldr r3, [pc, #-1912] @ 339754 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33a094 │ │ │ │ @@ -353559,27 +353559,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2116] @ 339758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3399dc │ │ │ │ b 339544 │ │ │ │ ldr r3, [pc, #-2136] @ 33975c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -353623,23 +353623,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2332] @ 339770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3392a8 │ │ │ │ ldrb r3, [sl, #1] │ │ │ │ lsr r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq 339b50 │ │ │ │ cmp r3, #15 │ │ │ │ beq 338974 │ │ │ │ @@ -353663,27 +353663,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2500] @ 339778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3393cc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 3219b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 3392ac │ │ │ │ @@ -353728,23 +353728,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2736] @ 339780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 338974 │ │ │ │ ldr r3, [pc, #-2748] @ 339784 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3392cc │ │ │ │ @@ -353761,110 +353761,110 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2872] @ 339788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3392cc │ │ │ │ ldr r0, [pc, #-2884] @ 33978c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 338b78 │ │ │ │ ldr r0, [pc, #-2900] @ 339790 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 339fa0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #-2936] @ 339794 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3394bc │ │ │ │ ldr r0, [pc, #-2968] @ 339798 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3392cc │ │ │ │ ldr r0, [pc, #-2996] @ 33979c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 339cd8 │ │ │ │ ldr r0, [pc, #-3028] @ 3397a0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3392a8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #-3048] @ 3397a4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 339504 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #-3084] @ 3397a8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33944c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-3124] @ 3397ac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 338b78 │ │ │ │ ldr r0, [pc, #-3152] @ 3397b0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3393cc │ │ │ │ ldr r3, [pc, #-3180] @ 3397b4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 339b9c │ │ │ │ @@ -353882,33 +353882,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3288] @ 3397c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 339b9c │ │ │ │ ldr r0, [pc, #-3300] @ 3397c4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 338974 │ │ │ │ ldr r0, [pc, #-3316] @ 3397c8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 339b9c │ │ │ │ ldr r3, [pc, #-3332] @ 3397cc │ │ │ │ ldr r1, [pc, #-3332] @ 3397d0 │ │ │ │ ldr r0, [pc, #-3332] @ 3397d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-3336] @ 3397d8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -353944,15 +353944,15 @@ │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcs 33a604 │ │ │ │ ldr r2, [pc, #180] @ 33a618 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #8 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 7bb604 │ │ │ │ + bl 7bb5fc │ │ │ │ rsbs r7, r5, #512 @ 0x200 │ │ │ │ rsc r4, r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r6, r7 │ │ │ │ sbcs r3, r3, r4 │ │ │ │ movcc r7, r6 │ │ │ │ add r4, sl, #128 @ 0x80 │ │ │ │ @@ -353986,15 +353986,15 @@ │ │ │ │ bl 3294ec │ │ │ │ b 33a5ac │ │ │ │ ldr r0, [pc, #20] @ 33a620 │ │ │ │ b 33a5ac │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, r8, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r3, pc, r0, lsl #22 │ │ │ │ + strdeq r3, [pc], #-160 @ │ │ │ │ rsbeq r0, sp, r8, asr #28 │ │ │ │ andeq r4, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-80] @ 0xffffffb0 │ │ │ │ @@ -354109,42 +354109,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r7, #24 │ │ │ │ str r1, [r7, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r7, #-20] @ 0xffffffec │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #-16] │ │ │ │ ldr r2, [r7, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 33a86c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33a724 │ │ │ │ ldr r0, [pc, #56] @ 33a870 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33a724 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, r4, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, sp, r0, asr sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x006d0c9c │ │ │ │ andeq r4, r0, r0, lsr #8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, pc, r4, asr #16 │ │ │ │ - @ instruction: 0x004f3894 │ │ │ │ + subeq r3, pc, r4, lsr r8 @ │ │ │ │ + subeq r3, pc, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub sp, sp, #548 @ 0x224 │ │ │ │ stmib sp, {r1, r2} │ │ │ │ ldr r2, [pc, #432] @ 33aa44 │ │ │ │ @@ -354177,15 +354177,15 @@ │ │ │ │ mov r8, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq 33a940 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -354255,15 +354255,15 @@ │ │ │ │ bl 321c0c │ │ │ │ b 33a988 │ │ │ │ ldr r0, [pc, #20] @ 33aa54 │ │ │ │ b 33a9cc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, r4, ror #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r3, [pc], #-112 @ │ │ │ │ + subeq r3, pc, r0, asr #15 │ │ │ │ rsbeq r0, sp, r8, lsr #20 │ │ │ │ andeq r4, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ @@ -354396,40 +354396,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r8, #24 │ │ │ │ str r1, [r8, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r8, #-20] @ 0xffffffec │ │ │ │ str r1, [r8, #-16] │ │ │ │ str r1, [r8, #-12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [r8, #-16] │ │ │ │ ldr r2, [r8, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 33ace0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33aaf0 │ │ │ │ ldr r0, [pc, #56] @ 33ace4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33aaf0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, ip, asr r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, sp, r0, lsr #18 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, sp, r8, lsr r8 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r2, r0, ip, asr r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, pc, r8, lsr #9 │ │ │ │ - subeq r3, pc, r4, asr #9 │ │ │ │ + @ instruction: 0x004f3498 │ │ │ │ + strheq r3, [pc], #-68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #456] @ 33aed0 │ │ │ │ @@ -354527,42 +354527,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r5, #24 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 33aef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r6, [r4, #83] @ 0x53 │ │ │ │ b 33ad64 │ │ │ │ ldr r0, [pc, #60] @ 33aef8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r6, [r4, #83] @ 0x53 │ │ │ │ b 33ad64 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, ip, ror #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r0, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r2 │ │ │ │ rsbeq r0, sp, ip, lsr r6 │ │ │ │ andeq r3, r0, r4, lsr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r3, [pc], #-32 @ │ │ │ │ - subeq r3, pc, r0, lsr #6 │ │ │ │ + subeq r3, pc, r0, ror #5 │ │ │ │ + subeq r3, pc, r0, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-88] @ 0xffffffa8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -354703,48 +354703,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r4, #24 │ │ │ │ str r1, [r4, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r5, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [r4, #-16] │ │ │ │ ldr r2, [r4, #-24] @ 0xffffffe8 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ str r6, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 33b1cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33b0ec │ │ │ │ ldr r0, [pc, #72] @ 33b1d0 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ mov r5, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33b0ec │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, r0, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, sp, ip, ror #8 │ │ │ │ rsbeq r0, sp, ip, asr #7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r3, r0, r4, asr sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, pc, r4, lsr #1 │ │ │ │ - ldrdeq r3, [pc], #-12 @ │ │ │ │ + @ instruction: 0x004f3094 │ │ │ │ + subeq r3, pc, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #580] @ 33b430 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #576] @ 33b434 │ │ │ │ @@ -354848,22 +354848,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 33b45c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33b248 │ │ │ │ cmp r7, #0 │ │ │ │ beq 33b3e0 │ │ │ │ add r3, r6, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b3e0 │ │ │ │ @@ -354885,31 +354885,31 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 332858 │ │ │ │ ldr r0, [pc, #68] @ 33b464 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33b248 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, ip, lsl #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, sp, r8, ror #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ rsbeq r0, sp, r4, asr #2 │ │ │ │ rsbeq r0, sp, r8, lsl #2 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r3, r0, r0, ror #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, pc, r0, lsl #30 │ │ │ │ + strdeq r2, [pc], #-224 @ │ │ │ │ rsbeq r0, sp, r4, lsl r0 │ │ │ │ - strheq r2, [pc], #-232 @ │ │ │ │ + subeq r2, pc, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-88] @ 0xffffffa8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -355068,49 +355068,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r4, #24 │ │ │ │ str r1, [r4, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r5, #0 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [r4, #-16] │ │ │ │ ldr r2, [r4, #-24] @ 0xffffffe8 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ str sl, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 33b784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33b674 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ 33b788 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ mov r5, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33b674 │ │ │ │ rsbeq pc, ip, r4, asr pc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, ip, r0, lsl #30 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbeq pc, ip, r4, asr lr @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r3, r0, r4, asr sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r2, [pc], #-160 @ │ │ │ │ - subeq r2, pc, r4, lsr #22 │ │ │ │ + subeq r2, pc, r0, ror #21 │ │ │ │ + subeq r2, pc, r4, lsl fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ ldrb r3, [r1, #41] @ 0x29 │ │ │ │ ldrb r8, [r1, #40] @ 0x28 │ │ │ │ @@ -355247,45 +355247,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r7, #24 │ │ │ │ str r1, [r7, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r7, #-20] @ 0xffffffec │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r3, [r7, #-16] │ │ │ │ ldr r2, [r7, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 33ba40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33b830 │ │ │ │ mov r2, #0 │ │ │ │ b 33b8c0 │ │ │ │ ldr r0, [pc, #64] @ 33ba44 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33b830 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, ip, ip, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, ip, r0, ror #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbeq pc, ip, r0, lsl fp @ │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r1, r0, r4, asr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, pc, r4, lsl r9 @ │ │ │ │ - subeq r2, pc, r4, lsr r9 @ │ │ │ │ + subeq r2, pc, r4, lsl #18 │ │ │ │ + subeq r2, pc, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ ldrb r3, [r1, #40] @ 0x28 │ │ │ │ mov r6, r1 │ │ │ │ @@ -355425,42 +355425,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r8, #24 │ │ │ │ str r1, [r8, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r8, #-20] @ 0xffffffec │ │ │ │ str r1, [r8, #-16] │ │ │ │ str r1, [r8, #-12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ stm sp, {r9, sl} │ │ │ │ ldr r3, [r8, #-16] │ │ │ │ ldr r2, [r8, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 33bcfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33bae0 │ │ │ │ ldr r0, [pc, #64] @ 33bd00 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33bae0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, ip, ip, ror #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, ip, r0, lsr r9 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, ip, r4, lsr r8 @ │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r4, r0, r2 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r2, [pc], #-108 @ │ │ │ │ - subeq r2, pc, r4, ror #13 │ │ │ │ + subeq r2, pc, ip, lsr #13 │ │ │ │ + ldrdeq r2, [pc], #-100 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub sp, sp, #556 @ 0x22c │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -355532,15 +355532,15 @@ │ │ │ │ add r1, r7, #360 @ 0x168 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r1, [r0, r1, lsl #2] │ │ │ │ cmp r1, #0 │ │ │ │ beq 33be98 │ │ │ │ ldr r0, [r1, #96] @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ adds r1, fp, r1 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [r0, #44] @ 0x2c │ │ │ │ adc sl, sl, r1 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -355563,33 +355563,33 @@ │ │ │ │ cmp r7, r3 │ │ │ │ bne 33be14 │ │ │ │ mov r7, r2 │ │ │ │ mov r0, fp │ │ │ │ add r3, pc, #224 @ 0xe0 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, sl │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr fp, [pc, #236] @ 33bfb4 │ │ │ │ add r3, pc, #204 @ 0xcc │ │ │ │ ldrd r2, [r3] │ │ │ │ adds r0, r0, fp │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ add r3, pc, #184 @ 0xb8 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ add r3, pc, #156 @ 0x9c │ │ │ │ ldrd r2, [r3] │ │ │ │ adds r0, r0, fp │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ rsbs r4, r3, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #0 │ │ │ │ rsc r3, r3, #0 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ @@ -355669,15 +355669,15 @@ │ │ │ │ bhi 33c328 │ │ │ │ add r4, r4, #5568 @ 0x15c0 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ ldr r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c328 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr fp, [r0, #40] @ 0x28 │ │ │ │ ldr sl, [r0, #44] @ 0x2c │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldr r6, [r0, #88] @ 0x58 │ │ │ │ ldr r9, [r0, #92] @ 0x5c │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ @@ -355702,26 +355702,26 @@ │ │ │ │ ldrb ip, [r3, #2266] @ 0x8da │ │ │ │ adc r1, r1, #0 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str ip, [sp, #24] │ │ │ │ strb ip, [sp, #44] @ 0x2c │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ lsr r4, r4, #9 │ │ │ │ orr r4, r4, r7, lsl #23 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ add sl, sp, #48 @ 0x30 │ │ │ │ str r0, [sl, #28] │ │ │ │ str r1, [sl, #32] │ │ │ │ adds r0, r4, fp │ │ │ │ lsr r1, r7, #9 │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, r3, #2256 @ 0x8d0 │ │ │ │ add r2, r2, #27648 @ 0x6c00 │ │ │ │ ldrh r3, [r3, #8] │ │ │ │ add r2, r2, #176 @ 0xb0 │ │ │ │ str r6, [sl, #60] @ 0x3c │ │ │ │ @@ -355736,27 +355736,27 @@ │ │ │ │ lsr r1, r3, #8 │ │ │ │ strb r1, [sp, #46] @ 0x2e │ │ │ │ bls 33c23c │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ cmp r2, r3 │ │ │ │ bcs 33c23c │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #452] @ 33c340 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ add ip, ip, #6336 @ 0x18c0 │ │ │ │ ldr lr, [ip, #16] │ │ │ │ ldr ip, [ip, #20] │ │ │ │ ldr r2, [pc, #424] @ 33c344 │ │ │ │ subs r0, r0, lr │ │ │ │ sbc r1, r1, ip │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sl, #124] @ 0x7c │ │ │ │ str r1, [sl, #128] @ 0x80 │ │ │ │ beq 33c318 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -355811,15 +355811,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ cmp r1, #0 │ │ │ │ beq 33c2f4 │ │ │ │ ldr r0, [r1, #96] @ 0x60 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ adds r1, fp, r1 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [r0, #44] @ 0x2c │ │ │ │ adc sl, sl, r1 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -355976,23 +355976,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3672] @ 33d398 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [pc, #3648] @ 33d39c │ │ │ │ ldr r2, [pc, #3648] @ 33d3a0 │ │ │ │ ldr r3, [pc, #3608] @ 33d37c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -356031,15 +356031,15 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -356048,15 +356048,15 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3416] @ 33d3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33c460 │ │ │ │ cmp r9, #192 @ 0xc0 │ │ │ │ bne 33c66c │ │ │ │ ldrb r3, [r3, #2133] @ 0x855 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33d0d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -356082,15 +356082,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3268] @ 33d3ac │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c540 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356113,22 +356113,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3140] @ 33d3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33c554 │ │ │ │ add r9, sp, #76 @ 0x4c │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2e30 │ │ │ │ cmp r8, #64 @ 0x40 │ │ │ │ @@ -356689,15 +356689,15 @@ │ │ │ │ ldr r0, [pc, #888] @ 33d3b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33c460 │ │ │ │ strb r3, [r5, #21] │ │ │ │ strb r3, [r5, #22] │ │ │ │ strb r3, [r5, #23] │ │ │ │ strb r3, [r5, #25] │ │ │ │ strb r3, [r5, #27] │ │ │ │ strb r3, [r5, #29] │ │ │ │ @@ -356894,31 +356894,31 @@ │ │ │ │ b 33cec8 │ │ │ │ mov r4, #2 │ │ │ │ b 33cf64 │ │ │ │ rsbeq pc, ip, ip, rrx │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, ip, r8, lsr r0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq ip, r0, r8, asr #13 │ │ │ │ + strheq ip, [r0], #-104 @ 0xffffff98 @ │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, pc, r4, lsr pc @ │ │ │ │ + subeq r1, pc, r4, lsr #30 │ │ │ │ andeq r4, r0, r2 │ │ │ │ @ instruction: 0x006cee9c │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subeq r1, pc, ip, lsl #27 │ │ │ │ - subeq r1, pc, ip, lsl #27 │ │ │ │ + subeq r1, pc, ip, ror sp @ │ │ │ │ + subeq r1, pc, ip, ror sp @ │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ - subeq r0, pc, r0, lsr sp @ │ │ │ │ - subeq r1, pc, r8, ror #7 │ │ │ │ + subeq r0, pc, r0, lsr #26 │ │ │ │ + ldrdeq r1, [pc], #-56 @ │ │ │ │ andeq r4, r0, r9, lsr #32 │ │ │ │ - subeq r1, pc, r8, lsr #1 │ │ │ │ - subeq r0, pc, r8, lsr #1 │ │ │ │ - subeq r1, pc, ip, ror r0 @ │ │ │ │ + @ instruction: 0x004f1098 │ │ │ │ + @ instruction: 0x004f0098 │ │ │ │ + subeq r1, pc, ip, rrx │ │ │ │ rsb fp, r1, #63 @ 0x3f │ │ │ │ lsl fp, fp, #6 │ │ │ │ add r1, sl, r1, lsl #6 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r2, [sl, #4040] @ 0xfc8 │ │ │ │ @@ -356927,26 +356927,26 @@ │ │ │ │ lsl r2, r2, #6 │ │ │ │ bl 1e1e1c │ │ │ │ b 33cec8 │ │ │ │ ldr r0, [pc, #-68] @ 33d3c0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33c554 │ │ │ │ ldr r0, [pc, #-88] @ 33d3c4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33c554 │ │ │ │ ldr r0, [pc, #-104] @ 33d3c8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33c554 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #604] @ 33d6b8 │ │ │ │ @@ -357058,22 +357058,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 33d6e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33d4b8 │ │ │ │ cmp r7, #0 │ │ │ │ bne 33d668 │ │ │ │ add r3, r6, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33d668 │ │ │ │ @@ -357095,32 +357095,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 332858 │ │ │ │ ldr r0, [pc, #72] @ 33d6f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33d4b8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006cdf9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, ip, r8, ror pc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ andeq r4, r0, ip, lsr #2 │ │ │ │ ldrdeq sp, [ip], #-232 @ 0xffffff18 @ │ │ │ │ rsbeq sp, ip, ip, ror lr │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r3, r0, r0, lsl #13 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r0, pc, ip, lsr #29 │ │ │ │ + @ instruction: 0x004f0e9c │ │ │ │ rsbeq sp, ip, ip, lsl #27 │ │ │ │ - subeq r0, pc, r0, ror #28 │ │ │ │ + subeq r0, pc, r0, asr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr r4, [r0] │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ add r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -357276,15 +357276,15 @@ │ │ │ │ sbcs r6, r6, r8 │ │ │ │ movcc r0, #0 │ │ │ │ andcs r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d8c0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ - bl 7df5fc │ │ │ │ + bl 7df5f4 │ │ │ │ ldr r2, [pc, #3392] @ 33e6cc │ │ │ │ ldr r3, [pc, #3372] @ 33e6bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #244] @ 0xf4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -357303,15 +357303,15 @@ │ │ │ │ cmp r5, fp │ │ │ │ bne 33d89c │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ mov sl, r2 │ │ │ │ ldr r0, [sl, #8] │ │ │ │ ldr r1, [sl, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ ldr r5, [sl, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ add r0, r5, #20 │ │ │ │ add r7, r5, #36 @ 0x24 │ │ │ │ str r1, [sl, #8] │ │ │ │ ldr r3, [r5, #172] @ 0xac │ │ │ │ ldr r2, [r5, #176] @ 0xb0 │ │ │ │ @@ -357374,15 +357374,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [sl] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ mov r7, #1 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ add r5, sp, #152 @ 0x98 │ │ │ │ @@ -357394,29 +357394,29 @@ │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sl, #12] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #156] @ 0x9c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r0, sl │ │ │ │ bl 32629c │ │ │ │ b 33d7a8 │ │ │ │ ldrb fp, [r5, #36] @ 0x24 │ │ │ │ cmp fp, #28 │ │ │ │ bhi 33dd70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -357571,22 +357571,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 33e6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [pc, #2236] @ 33e700 │ │ │ │ b 33dd3c │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ bl 32629c │ │ │ │ b 33d780 │ │ │ │ ldr r3, [pc, #2544] @ 33e848 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -357601,15 +357601,15 @@ │ │ │ │ ldrh r2, [r3, #4] │ │ │ │ bne 33ec6c │ │ │ │ ldr r0, [pc, #2172] @ 33e704 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb fp, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, fp, #1584 @ 0x630 │ │ │ │ add r3, r3, #14 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ tst r3, #1 │ │ │ │ @@ -357799,15 +357799,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 34e7d0 │ │ │ │ cmp r7, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 340938 │ │ │ │ @@ -357917,15 +357917,15 @@ │ │ │ │ ldr r1, [r2, #172] @ 0xac │ │ │ │ bne 33e354 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33dd3c │ │ │ │ mov r3, #7 │ │ │ │ strh r3, [r2, #12] │ │ │ │ - bl 6458d4 │ │ │ │ + bl 6458cc │ │ │ │ b 33dd3c │ │ │ │ ldrb r2, [r5, #77] @ 0x4d │ │ │ │ ldrb r3, [r5, #76] @ 0x4c │ │ │ │ ldrb r1, [r5, #80] @ 0x50 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #78] @ 0x4e │ │ │ │ ldrb r0, [r5, #41] @ 0x29 │ │ │ │ @@ -358062,15 +358062,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ and r7, r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r0, #284 @ 0x11c │ │ │ │ ldr r6, [r5, #40] @ 0x28 │ │ │ │ - bl 7de840 │ │ │ │ + bl 7de838 │ │ │ │ cmn r6, #1 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ strb r3, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [r0, #56] @ 0x38 │ │ │ │ @@ -358124,125 +358124,125 @@ │ │ │ │ add r0, r0, #12 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ bl 1e1e1c │ │ │ │ b 33d984 │ │ │ │ rsbeq sp, ip, ip, asr #25 │ │ │ │ rsbeq sp, ip, r8, asr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, r0, r0, asr #8 │ │ │ │ - rsbeq fp, r0, r6, lsl r4 │ │ │ │ - subeq r0, pc, r0, lsr #27 │ │ │ │ + rsbeq fp, r0, r0, lsr r4 │ │ │ │ + rsbeq fp, r0, r6, lsl #8 │ │ │ │ + @ instruction: 0x004f0d90 │ │ │ │ rsbeq sp, ip, r0, ror sl │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq fp, r0, r8, lsl #5 │ │ │ │ - @ instruction: 0x004d6d90 │ │ │ │ - subeq r0, sp, ip, lsl #25 │ │ │ │ - strheq sp, [r0], #-0 @ │ │ │ │ - rsbeq fp, r0, r0, lsr #1 │ │ │ │ + rsbeq fp, r0, r8, ror r2 │ │ │ │ + subeq r6, sp, r0, lsl #27 │ │ │ │ + subeq r0, sp, ip, ror ip │ │ │ │ + rsbeq sp, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x0060b090 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - subeq r0, pc, r8, lsr #18 │ │ │ │ + subeq r0, pc, r8, lsl r9 @ │ │ │ │ andeq r1, r0, ip, ror #12 │ │ │ │ andeq r1, r0, r8, ror #6 │ │ │ │ - subeq r0, pc, r0, lsr r9 @ │ │ │ │ + subeq r0, pc, r0, lsr #18 │ │ │ │ andeq r4, r0, r1 │ │ │ │ - subeq r0, pc, r0, lsr #17 │ │ │ │ - ldrdeq r0, [pc], #-100 @ │ │ │ │ - @ instruction: 0x004f0698 │ │ │ │ - subeq r0, pc, r4, lsr #13 │ │ │ │ - subeq r0, pc, ip, asr #14 │ │ │ │ - subeq r0, pc, r4, ror r7 @ │ │ │ │ - subeq r0, pc, r0, asr r7 @ │ │ │ │ - subeq r0, pc, r0, asr #12 │ │ │ │ - @ instruction: 0x004f0698 │ │ │ │ + @ instruction: 0x004f0890 │ │ │ │ + subeq r0, pc, r4, asr #13 │ │ │ │ + subeq r0, pc, r8, lsl #13 │ │ │ │ + @ instruction: 0x004f0694 │ │ │ │ + subeq r0, pc, ip, lsr r7 @ │ │ │ │ + subeq r0, pc, r4, ror #14 │ │ │ │ + subeq r0, pc, r0, asr #14 │ │ │ │ + subeq r0, pc, r0, lsr r6 @ │ │ │ │ + subeq r0, pc, r8, lsl #13 │ │ │ │ + @ instruction: 0x004f0690 │ │ │ │ subeq r0, pc, r0, lsr #13 │ │ │ │ strheq r0, [pc], #-96 @ │ │ │ │ subeq r0, pc, r0, asr #13 │ │ │ │ - ldrdeq r0, [pc], #-96 @ │ │ │ │ - subeq r0, pc, r4, ror #14 │ │ │ │ - strheq r0, [pc], #-92 @ │ │ │ │ - subeq r0, pc, r8, asr #11 │ │ │ │ + subeq r0, pc, r4, asr r7 @ │ │ │ │ + subeq r0, pc, ip, lsr #11 │ │ │ │ + strheq r0, [pc], #-88 @ │ │ │ │ andeq r4, r0, r2, lsr #2 │ │ │ │ - rsbeq sl, r0, r4, ror #23 │ │ │ │ - strdeq r6, [sp], #-96 @ 0xffffffa0 │ │ │ │ - strdeq r0, [sp], #-80 @ 0xffffffb0 │ │ │ │ - strheq sl, [r0], #-154 @ 0xffffff66 @ │ │ │ │ - rsbeq sl, r0, r0, ror #18 │ │ │ │ + ldrdeq sl, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + subeq r6, sp, r0, ror #13 │ │ │ │ + subeq r0, sp, r0, ror #11 │ │ │ │ + rsbeq sl, r0, sl, lsr #19 │ │ │ │ + rsbeq sl, r0, r0, asr r9 │ │ │ │ andeq r4, r0, sp, lsl #2 │ │ │ │ - rsbeq ip, r0, r8, lsr r9 │ │ │ │ - rsbeq sl, r0, r8, lsr #18 │ │ │ │ - @ instruction: 0x0060a796 │ │ │ │ + rsbeq ip, r0, r8, lsr #18 │ │ │ │ + rsbeq sl, r0, r8, lsl r9 │ │ │ │ + rsbeq sl, r0, r6, lsl #15 │ │ │ │ rsbeq r9, r9, r8, ror #30 │ │ │ │ tsteq r7, pc, lsl #2 │ │ │ │ @ instruction: 0xfffeccdc │ │ │ │ - subeq r0, pc, r4, lsr #32 │ │ │ │ - rsbeq sl, r0, r8, lsl r5 │ │ │ │ - subeq r6, sp, r4, lsr #32 │ │ │ │ - subeq pc, ip, r4, lsr #30 │ │ │ │ + subeq r0, pc, r4, lsl r0 @ │ │ │ │ + rsbeq sl, r0, r8, lsl #10 │ │ │ │ + subeq r6, sp, r4, lsl r0 │ │ │ │ + subeq pc, ip, r4, lsl pc @ │ │ │ │ andeq r1, r0, ip, lsr #30 │ │ │ │ - subeq r0, pc, r4, asr #16 │ │ │ │ - rsbeq ip, r0, r0, asr #3 │ │ │ │ - subeq r9, lr, r8, lsl r3 │ │ │ │ + subeq r0, pc, r4, lsr r8 @ │ │ │ │ + strheq ip, [r0], #-16 @ │ │ │ │ + subeq r9, lr, r8, lsl #6 │ │ │ │ ldrdeq r1, [r0], -sp │ │ │ │ - @ instruction: 0x0060a098 │ │ │ │ + rsbeq sl, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ andeq r4, r0, pc, lsl #2 │ │ │ │ andeq r4, r0, fp │ │ │ │ - rsbeq sl, r0, r2, asr #32 │ │ │ │ + rsbeq sl, r0, r2, lsr r0 │ │ │ │ andeq r4, r0, lr, lsl #2 │ │ │ │ - subeq pc, lr, ip, lsr #20 │ │ │ │ - rsbeq ip, r0, r0, lsr #1 │ │ │ │ - rsbeq r9, r0, lr, lsr #31 │ │ │ │ + subeq pc, lr, ip, lsl sl @ │ │ │ │ + @ instruction: 0x0060c090 │ │ │ │ + @ instruction: 0x00609f9e │ │ │ │ andeq r3, r0, r4, lsl #3 │ │ │ │ - subeq r0, pc, r0, lsl r5 @ │ │ │ │ + subeq r0, pc, r0, lsl #10 │ │ │ │ muleq r0, r0, r7 │ │ │ │ - subeq r0, pc, ip, lsr #9 │ │ │ │ + @ instruction: 0x004f049c │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ @ instruction: 0x000035bc │ │ │ │ andeq r3, r0, r0, ror #8 │ │ │ │ - @ instruction: 0x004ea398 │ │ │ │ + subeq sl, lr, r8, lsl #7 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ andeq r2, r0, r8, lsr #20 │ │ │ │ - subeq pc, lr, r4, ror sl @ │ │ │ │ + subeq pc, lr, r4, ror #20 │ │ │ │ andeq r4, r0, r2, lsl #2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq pc, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - subeq r0, pc, ip, lsr #3 │ │ │ │ + subeq pc, lr, r0, lsr #11 │ │ │ │ + @ instruction: 0x004f019c │ │ │ │ andeq r1, r0, r4, asr #14 │ │ │ │ - subeq pc, lr, ip, lsr #29 │ │ │ │ - subeq r0, pc, r0, lsr r1 @ │ │ │ │ - strheq pc, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x004efe9c │ │ │ │ + subeq r0, pc, r0, lsr #2 │ │ │ │ + subeq pc, lr, r0, lsr #29 │ │ │ │ andeq r4, r0, pc, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, ror #2 │ │ │ │ - ldrdeq r8, [lr], #-248 @ 0xffffff08 │ │ │ │ + subeq r8, lr, r8, asr #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq pc, lr, r0, asr #4 │ │ │ │ + subeq pc, lr, r0, lsr r2 @ │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r3, r0, ip, lsl r5 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004efc94 │ │ │ │ - subeq r8, lr, r4, asr #29 │ │ │ │ - subeq pc, lr, r4, asr #3 │ │ │ │ - @ instruction: 0x004efc94 │ │ │ │ + subeq pc, lr, r4, lsl #25 │ │ │ │ + strheq r8, [lr], #-228 @ 0xffffff1c │ │ │ │ + strheq pc, [lr], #-20 @ 0xffffffec @ │ │ │ │ + subeq pc, lr, r4, lsl #25 │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldr r3, [pc, #-216] @ 33e77c │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r2, [pc, #-220] @ 33e780 │ │ │ │ ldr r1, [pc, #-220] @ 33e784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [lr, #2216] @ 0x8a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [r5, #68] @ 0x44 │ │ │ │ @@ -358302,15 +358302,15 @@ │ │ │ │ add ip, sp, #136 @ 0x88 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r8, sp, #152 @ 0x98 │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r9, [sp, #156] @ 0x9c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #160 @ 0xa0 │ │ │ │ @@ -358318,15 +358318,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r3, #2114] @ 0x842 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33e9e8 │ │ │ │ ldrh r3, [r7, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33ecf0 │ │ │ │ @@ -358362,15 +358362,15 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r7, sp, #152 @ 0x98 │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r8, [sp, #156] @ 0x9c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #160 @ 0xa0 │ │ │ │ @@ -358378,15 +358378,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r9 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r3, #2114] @ 0x842 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ead8 │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33ecdc │ │ │ │ @@ -358421,29 +358421,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1040] @ 33e78c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dd3c │ │ │ │ ldr r3, [pc, #-1052] @ 33e790 │ │ │ │ ldr r1, [pc, #-1052] @ 33e794 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ sub r3, r3, #1488 @ 0x5d0 │ │ │ │ ldr r2, [pc, #-1064] @ 33e798 │ │ │ │ @@ -358460,15 +358460,15 @@ │ │ │ │ cmp r3, #8 │ │ │ │ bhi 33dd38 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r6, [pc, #-1116] @ 33e7a8 │ │ │ │ - bl 7de8ac │ │ │ │ + bl 7de8a4 │ │ │ │ b 33dd3c │ │ │ │ sub r3, fp, #1 │ │ │ │ cmn r3, #3 │ │ │ │ bhi 33e498 │ │ │ │ ldr r2, [pc, #-1148] @ 33e7a0 │ │ │ │ sub r3, fp, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -358496,26 +358496,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1288] @ 33e7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb fp, [r5, #36] @ 0x24 │ │ │ │ b 33de9c │ │ │ │ ldr r3, [pc, #-1304] @ 33e7b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r8, [r3, #-2516] @ 0xfffff62c │ │ │ │ b 33e560 │ │ │ │ @@ -358560,22 +358560,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1512] @ 33e7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2228] @ 0x8b4 │ │ │ │ ldrb r2, [r2, #2100] @ 0x834 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 33e4ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -358601,21 +358601,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1664] @ 33e7cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [pc, #-1672] @ 33e7d0 │ │ │ │ b 33dd3c │ │ │ │ ldr r3, [pc, #-1676] @ 33e7d4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358641,21 +358641,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1808] @ 33e7dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33e690 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33f6a4 │ │ │ │ ldr r6, [pc, #-1836] @ 33e7e0 │ │ │ │ b 33dd3c │ │ │ │ @@ -358682,22 +358682,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1964] @ 33e7e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [pc, #-1972] @ 33e7ec │ │ │ │ b 33dd3c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #1 │ │ │ │ bl 329040 │ │ │ │ mov r6, r0 │ │ │ │ @@ -358810,29 +358810,29 @@ │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2488] @ 33e7f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dfc8 │ │ │ │ ldr r3, [pc, #-2500] @ 33e7fc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33dcb4 │ │ │ │ @@ -358851,49 +358851,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str r8, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2644] @ 33e800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dcb4 │ │ │ │ ldr r0, [pc, #-2656] @ 33e804 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dfc8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #-2692] @ 33e808 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dcb4 │ │ │ │ ldr r6, [pc, #-2728] @ 33e80c │ │ │ │ b 33dd3c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r0, r2, #24576 @ 0x6000 │ │ │ │ add r2, r0, #3808 @ 0xee0 │ │ │ │ ldrh r1, [r2, #4] │ │ │ │ @@ -358961,24 +358961,24 @@ │ │ │ │ add r1, r1, #184 @ 0xb8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ bl 3294ec │ │ │ │ mov r6, r0 │ │ │ │ b 33dd3c │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldr r2, [pc, #-3024] @ 33e814 │ │ │ │ add ip, ip, #6336 @ 0x18c0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [ip, #4] │ │ │ │ ldr r9, [ip] │ │ │ │ ldr r6, [ip, #8] │ │ │ │ ldr r4, [ip, #12] │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r6, r9, r6 │ │ │ │ sbc r4, r8, r4 │ │ │ │ adds r6, r0, r6 │ │ │ │ adc r4, r4, r1 │ │ │ │ ldr r1, [r3] │ │ │ │ orrs r8, r9, r8 │ │ │ │ @@ -359125,22 +359125,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3684] @ 33e81c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33f434 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #4 │ │ │ │ cmpeq r3, #6 │ │ │ │ bne 34064c │ │ │ │ cmp r8, #0 │ │ │ │ @@ -359164,22 +359164,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3832] @ 33e824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33ef04 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 33f814 │ │ │ │ ldr r6, [pc, #-3860] @ 33e828 │ │ │ │ b 33dd3c │ │ │ │ @@ -359207,39 +359207,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3988] @ 33e834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dae0 │ │ │ │ ldr r0, [pc, #-4000] @ 33e838 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33f434 │ │ │ │ ldr r0, [pc, #-4020] @ 33e83c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33ef04 │ │ │ │ ldr r0, [pc, #-4036] @ 33e840 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dadc │ │ │ │ ldr r2, [pc, #-4056] @ 33e844 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f734 │ │ │ │ @@ -359256,35 +359256,35 @@ │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3916] @ 3407e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33f734 │ │ │ │ ldr r0, [pc, #3904] @ 3407e4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33ef98 │ │ │ │ ldr r0, [pc, #3888] @ 3407e8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33f734 │ │ │ │ mov r4, #0 │ │ │ │ b 33e498 │ │ │ │ ldrb r2, [r5, #81] @ 0x51 │ │ │ │ ldrb r3, [r5, #80] @ 0x50 │ │ │ │ ldrb r1, [r5, #85] @ 0x55 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -359433,29 +359433,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3244] @ 3407fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33facc │ │ │ │ mov r6, #2 │ │ │ │ b 33fa98 │ │ │ │ ldr r0, [pc, #3224] @ 340800 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33facc │ │ │ │ ldrb r2, [r5, #61] @ 0x3d │ │ │ │ ldrb r3, [r5, #60] @ 0x3c │ │ │ │ ldrb r1, [r5, #65] @ 0x41 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #62] @ 0x3e │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ @@ -359614,21 +359614,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2540] @ 34080c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33fc50 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ bl 33b78c │ │ │ │ mov r6, r0 │ │ │ │ b 33dd3c │ │ │ │ @@ -359711,15 +359711,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 33b1d4 │ │ │ │ mov r6, r0 │ │ │ │ b 33dd3c │ │ │ │ ldr r0, [pc, #2184] @ 340810 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33de3c │ │ │ │ ldrb r2, [r5, #61] @ 0x3d │ │ │ │ ldrb r3, [r5, #60] @ 0x3c │ │ │ │ ldrb r0, [r5, #65] @ 0x41 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #62] @ 0x3e │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ @@ -359777,22 +359777,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1896] @ 340818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33fe90 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ bl 33b1d4 │ │ │ │ mov r6, r0 │ │ │ │ b 33dd3c │ │ │ │ @@ -359812,15 +359812,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ bl 33b78c │ │ │ │ mov r6, r0 │ │ │ │ b 33dd3c │ │ │ │ ldr r0, [pc, #1788] @ 34081c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33fc50 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ bl 33ace8 │ │ │ │ mov r6, r0 │ │ │ │ b 33dd3c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -359834,15 +359834,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 33ba48 │ │ │ │ mov r6, r0 │ │ │ │ b 33dd3c │ │ │ │ ldr r0, [pc, #1708] @ 340820 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33fe90 │ │ │ │ ldr r2, [pc, #1796] @ 34088c │ │ │ │ sub r3, fp, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp fp, #0 │ │ │ │ cmpne r3, r2 │ │ │ │ bls 33ec2c │ │ │ │ @@ -360117,15 +360117,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ @@ -360133,15 +360133,15 @@ │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 340834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #4 │ │ │ │ cmpeq r3, #6 │ │ │ │ beq 33e110 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -360166,25 +360166,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 34083c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33ef98 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33dd38 │ │ │ │ ldr r3, [pc, #336] @ 340840 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -360206,137 +360206,137 @@ │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r4, #4] │ │ │ │ str r6, [r4, #8] │ │ │ │ str r6, [r4, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 340844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dd38 │ │ │ │ ldr r0, [pc, #212] @ 340848 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33ef98 │ │ │ │ ldr r0, [pc, #192] @ 34084c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dd38 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [pc, #176] @ 340850 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ stmib sp, {r7, r9} │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 340628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3409c8 │ │ │ │ ldr r6, [pc, #120] @ 340854 │ │ │ │ b 33dd3c │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, lr, r0, lsr #4 │ │ │ │ - strheq pc, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ - subeq pc, lr, r4, asr r2 @ │ │ │ │ - rsbeq fp, r0, r0, lsr r3 │ │ │ │ + subeq pc, lr, r0, lsl r2 @ │ │ │ │ + subeq pc, lr, ip, lsr #3 │ │ │ │ + subeq pc, lr, r4, asr #4 │ │ │ │ + rsbeq fp, r0, r0, lsr #6 │ │ │ │ andeq r4, r0, ip │ │ │ │ andeq r4, r0, fp, lsr #2 │ │ │ │ andeq r3, r0, r4, lsr #32 │ │ │ │ - subeq pc, lr, ip, lsl #10 │ │ │ │ - subeq pc, lr, r8, asr #10 │ │ │ │ + strdeq pc, [lr], #-76 @ 0xffffffb4 │ │ │ │ + subeq pc, lr, r8, lsr r5 @ │ │ │ │ andeq r4, r0, r9, lsr #32 │ │ │ │ andeq r4, r0, ip, asr sl │ │ │ │ - subeq lr, lr, r0, ror #31 │ │ │ │ - subeq lr, lr, r4, lsr #16 │ │ │ │ + ldrdeq lr, [lr], #-240 @ 0xffffff10 │ │ │ │ + subeq lr, lr, r4, lsl r8 │ │ │ │ strheq r1, [r0], -r4 │ │ │ │ - @ instruction: 0x004eec9c │ │ │ │ - subeq lr, lr, ip, lsl sp │ │ │ │ - subeq lr, lr, r4, lsr ip │ │ │ │ - rsbeq sl, r0, r4, lsl #22 │ │ │ │ + subeq lr, lr, ip, lsl #25 │ │ │ │ + subeq lr, lr, ip, lsl #26 │ │ │ │ + subeq lr, lr, r4, lsr #24 │ │ │ │ + strdeq sl, [r0], #-164 @ 0xffffff5c @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq lr, [lr], #-40 @ 0xffffffd8 │ │ │ │ + subeq lr, lr, r8, ror #5 │ │ │ │ andeq r2, r0, ip, ror #1 │ │ │ │ - subeq lr, lr, r8, asr #3 │ │ │ │ + strheq lr, [lr], #-24 @ 0xffffffe8 │ │ │ │ muleq r0, r4, r9 │ │ │ │ - subeq lr, lr, r0, lsl #4 │ │ │ │ + strdeq lr, [lr], #-16 │ │ │ │ andeq r2, r0, r8, asr #6 │ │ │ │ - strheq lr, [lr], #-72 @ 0xffffffb8 │ │ │ │ - subeq lr, lr, r0, lsr #3 │ │ │ │ - strdeq lr, [lr], #-64 @ 0xffffffc0 │ │ │ │ - strheq lr, [lr], #-8 │ │ │ │ + subeq lr, lr, r8, lsr #9 │ │ │ │ + @ instruction: 0x004ee190 │ │ │ │ + subeq lr, lr, r0, ror #9 │ │ │ │ + subeq lr, lr, r8, lsr #1 │ │ │ │ andeq r4, r0, r8, lsl #2 │ │ │ │ - subeq lr, lr, r8, lsr #3 │ │ │ │ + @ instruction: 0x004ee198 │ │ │ │ andeq r2, r0, r8, lsl r1 │ │ │ │ - subeq lr, lr, r8, lsr #2 │ │ │ │ - subeq lr, lr, r4, ror r1 │ │ │ │ - subeq lr, lr, r0, ror #2 │ │ │ │ + subeq lr, lr, r8, lsl r1 │ │ │ │ + subeq lr, lr, r4, ror #2 │ │ │ │ + subeq lr, lr, r0, asr r1 │ │ │ │ @ instruction: 0x000017b4 │ │ │ │ - subeq lr, lr, r4, ror #7 │ │ │ │ - subeq lr, lr, r8, lsl r4 │ │ │ │ - subeq lr, lr, r8, ror #15 │ │ │ │ - subeq lr, lr, r4, lsl #15 │ │ │ │ - subeq r8, lr, r8, lsr r7 │ │ │ │ - subeq r9, lr, r8, ror #20 │ │ │ │ + ldrdeq lr, [lr], #-52 @ 0xffffffcc │ │ │ │ + subeq lr, lr, r8, lsl #8 │ │ │ │ + ldrdeq lr, [lr], #-120 @ 0xffffff88 │ │ │ │ + subeq lr, lr, r4, ror r7 │ │ │ │ + subeq r8, lr, r8, lsr #14 │ │ │ │ + subeq r9, lr, r8, asr sl │ │ │ │ andeq r4, r0, r2 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - ldrheq r2, [r8], #-24 @ 0xffffffe8 │ │ │ │ + subseq r2, r8, r8, lsr #3 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ - subeq lr, lr, r0, ror r3 │ │ │ │ - subeq r9, lr, r4, ror #16 │ │ │ │ - strdeq pc, [ip], #-96 @ 0xffffffa0 │ │ │ │ - subeq lr, lr, r4, lsl #7 │ │ │ │ + subeq lr, lr, r0, ror #6 │ │ │ │ + subeq r9, lr, r4, asr r8 │ │ │ │ + subeq pc, ip, r0, ror #13 │ │ │ │ + subeq lr, lr, r4, ror r3 │ │ │ │ andeq r3, r0, ip, lsr #26 │ │ │ │ - strheq sp, [lr], #-220 @ 0xffffff24 │ │ │ │ - ldrdeq r7, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + subeq sp, lr, ip, lsr #27 │ │ │ │ + rsbeq r7, r0, r4, asr #27 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r1, r0, r4, asr #18 │ │ │ │ - subeq sp, lr, r8, lsl #29 │ │ │ │ - subeq sp, lr, r8, lsl sp │ │ │ │ - rsbeq r7, r0, r4, lsr #26 │ │ │ │ - subeq sp, lr, ip, ror lr │ │ │ │ + subeq sp, lr, r8, ror lr │ │ │ │ + subeq sp, lr, r8, lsl #26 │ │ │ │ + rsbeq r7, r0, r4, lsl sp │ │ │ │ + subeq sp, lr, ip, ror #28 │ │ │ │ andeq r3, r0, r4, asr r2 │ │ │ │ - subeq lr, lr, r0, lsr #2 │ │ │ │ + subeq lr, lr, r0, lsl r1 │ │ │ │ andeq r4, r0, r1, lsr #2 │ │ │ │ - ldrdeq lr, [lr], #-4 │ │ │ │ + subeq lr, lr, r4, asr #1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, asr #26 │ │ │ │ - subeq sp, lr, r0, lsr #25 │ │ │ │ - ldrdeq sp, [lr], #-188 @ 0xffffff44 │ │ │ │ + @ instruction: 0x004edc90 │ │ │ │ + subeq sp, lr, ip, asr #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - strdeq sp, [lr], #-224 @ 0xffffff20 │ │ │ │ + subeq sp, lr, r0, ror #29 │ │ │ │ andeq r2, r0, ip, asr r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sl, lr, r8, lsl #5 │ │ │ │ - subeq sl, lr, r8, lsr #4 │ │ │ │ - strheq r9, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - subeq r6, lr, r8, lsl r8 │ │ │ │ - subseq r2, r5, r0, ror #31 │ │ │ │ + subeq sl, lr, r8, ror r2 │ │ │ │ + subeq sl, lr, r8, lsl r2 │ │ │ │ + rsbeq r9, r0, r8, lsr #13 │ │ │ │ + subeq r6, lr, r8, lsl #16 │ │ │ │ + ldrsbeq r2, [r5], #-240 @ 0xffffff10 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ - @ instruction: 0x00609694 │ │ │ │ - strdeq r6, [lr], #-116 @ 0xffffff8c │ │ │ │ - subeq sp, lr, r4, asr #22 │ │ │ │ + rsbeq r9, r0, r4, lsl #13 │ │ │ │ + subeq r6, lr, r4, ror #15 │ │ │ │ + subeq sp, lr, r4, lsr fp │ │ │ │ andeq r1, r0, r8, asr r8 │ │ │ │ - rsbeq r9, r0, r0, ror r6 │ │ │ │ - subeq r6, lr, ip, asr #15 │ │ │ │ - @ instruction: 0x00552f94 │ │ │ │ + rsbeq r9, r0, r0, ror #12 │ │ │ │ + strheq r6, [lr], #-124 @ 0xffffff84 │ │ │ │ + subseq r2, r5, r4, lsl #31 │ │ │ │ andeq r1, r0, lr, asr r9 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3407d4 │ │ │ │ ldr r3, [pc, #-244] @ 34085c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -360357,22 +360357,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-360] @ 340858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3407d4 │ │ │ │ ldr r3, [pc, #-372] @ 34085c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3407d4 │ │ │ │ @@ -360389,32 +360389,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-480] @ 340860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3407d4 │ │ │ │ ldr r0, [pc, #-492] @ 340864 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3407d4 │ │ │ │ ldr r0, [pc, #-508] @ 340868 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3407d4 │ │ │ │ ldr r3, [pc, #-524] @ 34086c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33e400 │ │ │ │ @@ -360434,58 +360434,58 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-672] @ 340870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33e400 │ │ │ │ ldr r0, [pc, #-684] @ 340874 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33e400 │ │ │ │ ldr r0, [pc, #-720] @ 340878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33ee50 │ │ │ │ ldr r0, [pc, #-732] @ 34087c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33edb0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2228] @ 0x8b4 │ │ │ │ ldrb r2, [r2, #2100] @ 0x834 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 33e4ec │ │ │ │ b 33edd4 │ │ │ │ ldr r0, [pc, #-772] @ 340880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33e690 │ │ │ │ ldr r3, [pc, #-668] @ 3408f8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 33e68c │ │ │ │ @@ -360500,23 +360500,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-892] @ 340884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33ee74 │ │ │ │ b 33e690 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #24576 @ 0x6000 │ │ │ │ ldr r8, [r3, #3252] @ 0xcb4 │ │ │ │ @@ -360603,15 +360603,15 @@ │ │ │ │ b 340d6c │ │ │ │ cmp r7, r4 │ │ │ │ beq 340e44 │ │ │ │ ldr r3, [r4, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq 340d64 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6465ac │ │ │ │ + bl 6465a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 340d64 │ │ │ │ ldr r7, [pc, #-1280] @ 340890 │ │ │ │ mov r8, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -360637,38 +360637,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1416] @ 340898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33e560 │ │ │ │ ldr r0, [pc, #-1428] @ 34089c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ b 340c04 │ │ │ │ ldr r7, [pc, #-1452] @ 3408a0 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ b 340d94 │ │ │ │ ldr r0, [pc, #-1464] @ 3408a4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33e560 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #27648 @ 0x6c00 │ │ │ │ ldrh r8, [r3, #176] @ 0xb0 │ │ │ │ b 33e560 │ │ │ │ mov r8, #0 │ │ │ │ b 33e560 │ │ │ │ @@ -360697,23 +360697,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ stm sp, {r6, r8, fp} │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1640] @ 3408ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r8, [r5, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #-1652] @ 3408b0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #31 │ │ │ │ bhi 340f54 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrsh r3, [r3, r8] │ │ │ │ @@ -360749,44 +360749,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1828] @ 3408bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dd38 │ │ │ │ ldr r0, [pc, #-1840] @ 3408c0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r8, [r5, #76] @ 0x4c │ │ │ │ b 340f1c │ │ │ │ ldr r3, [pc, #-1872] @ 3408c4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #31 │ │ │ │ bhi 340f64 │ │ │ │ add r3, r3, r8 │ │ │ │ ldrsh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #-1900] @ 3408c8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dd38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsl r8, r3, #16 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ lsr r8, r8, #16 │ │ │ │ ldr r3, [r3, #2272] @ 0x8e0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -360825,22 +360825,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2112] @ 3408d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33e560 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ bne 33dd38 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r2, r2, #8192 @ 0x2000 │ │ │ │ @@ -360870,15 +360870,15 @@ │ │ │ │ b 33f0f0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r8, [r3, #3780] @ 0xec4 │ │ │ │ b 33e560 │ │ │ │ ldr r0, [pc, #-2252] @ 3408d8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33e560 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldrb r1, [r0, #2214] @ 0x8a6 │ │ │ │ cmp r1, #0 │ │ │ │ bne 33faa4 │ │ │ │ ldr r3, [pc, #-2284] @ 3408dc │ │ │ │ bics r2, r3, r8 │ │ │ │ @@ -360901,28 +360901,28 @@ │ │ │ │ add r7, r3, #22272 @ 0x5700 │ │ │ │ add r9, r3, #23296 @ 0x5b00 │ │ │ │ add r7, r7, #224 @ 0xe0 │ │ │ │ add r9, r9, #224 @ 0xe0 │ │ │ │ b 341230 │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6465b4 │ │ │ │ + bl 6465ac │ │ │ │ cmp r7, r9 │ │ │ │ beq 33dd3c │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ cmp r8, #0 │ │ │ │ beq 341228 │ │ │ │ cmp r4, #0 │ │ │ │ bne 34121c │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ - bl 6465ac │ │ │ │ + bl 6465a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34121c │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ - bl 6dfcdc │ │ │ │ + bl 6dfcd4 │ │ │ │ b 34121c │ │ │ │ ldr r3, [pc, #-2440] @ 3408e0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3411f0 │ │ │ │ @@ -360941,24 +360941,24 @@ │ │ │ │ add r4, sp, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2564] @ 3408e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [r3, #2272] @ 0x8e0 │ │ │ │ b 3411f0 │ │ │ │ cmn fp, #1 │ │ │ │ beq 34166c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3416a8 │ │ │ │ @@ -361027,15 +361027,15 @@ │ │ │ │ b 3413a4 │ │ │ │ ldr r0, [pc, #-2852] @ 3408e8 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [r3, #2272] @ 0x8e0 │ │ │ │ b 3411f0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [r5, #37] @ 0x25 │ │ │ │ @@ -361083,29 +361083,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 34153c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, #1 │ │ │ │ add r4, r3, #6336 @ 0x18c0 │ │ │ │ strd r8, [r4], #16 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #-3100] @ 3408ec │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ b 33dd3c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [pc, #-3120] @ 3408f0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 33dd3c │ │ │ │ ldr r3, [pc, #-3152] @ 3408f4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3414ec │ │ │ │ @@ -361123,22 +361123,22 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #172] @ 0xac │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3256] @ 340900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3414ec │ │ │ │ ldrb r2, [r5, #61] @ 0x3d │ │ │ │ ldrb r3, [r5, #60] @ 0x3c │ │ │ │ mov r1, #8 │ │ │ │ orr r3, r3, r2, lsl r1 │ │ │ │ ldrb r2, [r5, #62] @ 0x3e │ │ │ │ ldrb r0, [r5, #65] @ 0x41 │ │ │ │ @@ -361173,15 +361173,15 @@ │ │ │ │ bl 32dbb4 │ │ │ │ mov r6, r0 │ │ │ │ b 3414b4 │ │ │ │ ldr r0, [pc, #-3416] @ 340904 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3414ec │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, r2, #22272 @ 0x5700 │ │ │ │ add r1, r2, #23296 @ 0x5b00 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ add r1, r1, #224 @ 0xe0 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -361223,15 +361223,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c0444 │ │ │ │ + bl 7c043c │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ sub r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ @@ -361301,15 +361301,15 @@ │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r7, [pc, #844] @ 341bb4 │ │ │ │ ldr r3, [pc, #844] @ 341bb8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ add fp, r4, #104 @ 0x68 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361341,17 +361341,17 @@ │ │ │ │ bne 341900 │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh r3, [r3, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3419a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -361371,15 +361371,15 @@ │ │ │ │ bne 341a6c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1e1348 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ ldr r3, [pc, #580] @ 341bc4 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r8, [r4, #32] │ │ │ │ bl 1e16d8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -361408,29 +361408,29 @@ │ │ │ │ mov r0, fp │ │ │ │ adc r8, r8, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e37b4 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldr r1, [pc, #420] @ 341bc8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ ldr r2, [pc, #384] @ 341bcc │ │ │ │ ldr r3, [pc, #352] @ 341bb0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -361458,23 +361458,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 341bdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 34188c │ │ │ │ ldr r3, [pc, #224] @ 341be0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3419a0 │ │ │ │ ldr r3, [pc, #192] @ 341bd4 │ │ │ │ @@ -361491,53 +361491,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 341be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3419a0 │ │ │ │ ldr r0, [pc, #100] @ 341be8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 34188c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ 341bec │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3419a0 │ │ │ │ rsbeq r9, ip, r8, asr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006c9b94 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r5, lsl #5 │ │ │ │ strheq r9, [ip], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strheq r9, [ip], #-144 @ 0xffffff70 @ │ │ │ │ andeq r4, r0, r0, lsr #15 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, lr, r8, ror #19 │ │ │ │ + ldrdeq sp, [lr], #-152 @ 0xffffff68 │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ - subeq r8, lr, r4, asr #2 │ │ │ │ - subeq sp, lr, r0, lsl #19 │ │ │ │ - subeq r8, lr, r0, asr r1 │ │ │ │ + subeq r8, lr, r4, lsr r1 │ │ │ │ + subeq sp, lr, r0, ror r9 │ │ │ │ + subeq r8, lr, r0, asr #2 │ │ │ │ │ │ │ │ 00341bf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -361598,15 +361598,15 @@ │ │ │ │ bl 32ce0c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ b 341c48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldm r0, {r3, r9} │ │ │ │ mov r6, r1 │ │ │ │ @@ -361651,15 +361651,15 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r0, #51] @ 0x33 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ orr sl, sl, r3, lsl #24 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #992] @ 3421bc │ │ │ │ orr r2, r2, sl │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [r8, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -361690,19 +361690,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 341f30 │ │ │ │ ldr r3, [pc, #868] @ 3421c0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b 341e64 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ bl 1e1348 │ │ │ │ add r0, r5, #24 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -361728,29 +361728,29 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ ldr r3, [pc, #700] @ 3421c8 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ bl 1e16d8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3420f8 │ │ │ │ mov r8, #0 │ │ │ │ b 341e64 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ b 341e64 │ │ │ │ ldrb r1, [r4, #77] @ 0x4d │ │ │ │ ldrb r2, [r4, #76] @ 0x4c │ │ │ │ ldrb r0, [r4, #80] @ 0x50 │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ ldrb r1, [r4, #81] @ 0x51 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -361832,23 +361832,23 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3421d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 341df4 │ │ │ │ add r3, r9, #12288 @ 0x3000 │ │ │ │ ldrb r2, [r3, #220] @ 0xdc │ │ │ │ ldrh r6, [r3, #200] @ 0xc8 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #8 │ │ │ │ movne r3, #16 │ │ │ │ @@ -361877,52 +361877,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3421e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 341f28 │ │ │ │ ldr r0, [pc, #96] @ 3421e4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 341df4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 3421e8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 341f28 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [ip], #-104 @ 0xffffff98 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, ip, r4, ror r6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r5, lsl #5 │ │ │ │ rsbeq r9, ip, r0, asr #10 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, lr, ip, ror #8 │ │ │ │ + subeq sp, lr, ip, asr r4 │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ - subeq r7, lr, r4, asr #22 │ │ │ │ - ldrdeq sp, [lr], #-52 @ 0xffffffcc │ │ │ │ - subeq r7, lr, r0, asr fp │ │ │ │ + subeq r7, lr, r4, lsr fp │ │ │ │ + subeq sp, lr, r4, asr #7 │ │ │ │ + subeq r7, lr, r0, asr #22 │ │ │ │ │ │ │ │ 003421ec : │ │ │ │ add r2, r1, #12288 @ 0x3000 │ │ │ │ ldr r3, [r2, #324] @ 0x144 │ │ │ │ sub ip, r3, #1 │ │ │ │ cmp ip, #255 @ 0xff │ │ │ │ bhi 342230 │ │ │ │ @@ -361959,27 +361959,27 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r7, [pc, #304] @ 3423b4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldrh r8, [r5, #32] │ │ │ │ mov r6, r1 │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ ldr r3, [pc, #280] @ 3423b8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 342310 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 1e1348 │ │ │ │ add r0, r4, #28 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #220] @ 3423bc │ │ │ │ ldr r3, [pc, #204] @ 3423b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362013,40 +362013,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3423cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3422b0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ 3423d0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3422b0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r9, ip, ip, lsl #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, ip, r0, ror #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r9, ip, ip, lsl r1 │ │ │ │ andeq r2, r0, r4, lsl #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, lr, r8, lsr r3 │ │ │ │ - subeq sp, lr, r4, asr r3 │ │ │ │ + subeq sp, lr, r8, lsr #6 │ │ │ │ + subeq sp, lr, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #560] @ 34261c │ │ │ │ ldr r3, [pc, #560] @ 342620 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362076,15 +362076,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r7, r7, r2, lsl #8 │ │ │ │ mov r0, sl │ │ │ │ add r2, ip, #12288 @ 0x3000 │ │ │ │ mov r9, r1 │ │ │ │ ldrh r8, [r2, #200] @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ ldr r1, [pc, #436] @ 342628 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 342574 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -362094,31 +362094,31 @@ │ │ │ │ add r7, r6, #28 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 1e37b4 │ │ │ │ mul r8, r5, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ef244 │ │ │ │ + bl 7ef23c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #348] @ 34262c │ │ │ │ adds r2, r8, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ ldr r2, [pc, #308] @ 342630 │ │ │ │ ldr r3, [pc, #288] @ 342620 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -362167,44 +362167,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 342644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 342484 │ │ │ │ ldr r0, [pc, #60] @ 342648 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 342484 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r9, ip, r0, lsl r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, ip, ip, lsl #31 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, ror #24 │ │ │ │ rsbeq r8, ip, r0, lsl #30 │ │ │ │ strheq r8, [ip], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, ip, asr r7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, lr, ip, lsl r1 │ │ │ │ - subeq sp, lr, r4, asr #2 │ │ │ │ + subeq sp, lr, ip, lsl #2 │ │ │ │ + subeq sp, lr, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #492] @ 342850 │ │ │ │ ldr r3, [pc, #492] @ 342854 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362230,15 +362230,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r5, r5, r1, lsl #24 │ │ │ │ mov r0, r9 │ │ │ │ add r1, r2, #12288 @ 0x3000 │ │ │ │ ldrh r7, [r1, #200] @ 0xc8 │ │ │ │ ldr fp, [r2, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ ldr r1, [pc, #384] @ 34285c │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [sl, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3427a8 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -362251,15 +362251,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ add r6, r6, #28 │ │ │ │ adc r3, fp, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645804 │ │ │ │ + bl 6457fc │ │ │ │ ldr r2, [pc, #308] @ 342864 │ │ │ │ ldr r3, [pc, #288] @ 342854 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -362308,44 +362308,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 342878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3426ec │ │ │ │ ldr r0, [pc, #60] @ 34287c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3426ec │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006c8d98 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, ip, r4, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ rsbeq r8, ip, ip, asr #25 │ │ │ │ rsbeq r8, ip, r4, lsl #25 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, lr, r4, asr pc │ │ │ │ - subeq ip, lr, ip, ror pc │ │ │ │ + subeq ip, lr, r4, asr #30 │ │ │ │ + subeq ip, lr, ip, ror #30 │ │ │ │ │ │ │ │ 00342880 : │ │ │ │ add ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldrb ip, [ip, #220] @ 0xdc │ │ │ │ ldr lr, [pc, #152] @ 34292c │ │ │ │ cmp ip, #0 │ │ │ │ @@ -362672,29 +362672,29 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 342f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 342bbc │ │ │ │ ldr r2, [pc, #288] @ 342f10 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3429e8 │ │ │ │ ldr r2, [pc, #256] @ 342f04 │ │ │ │ @@ -362715,65 +362715,65 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 342f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3429e8 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #116] @ 342f18 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3429e8 │ │ │ │ ldr r0, [pc, #96] @ 342f1c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 342bbc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ rsbeq r8, ip, r0, lsr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, ip, r8, ror sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x00607d9c │ │ │ │ - @ instruction: 0x00607d98 │ │ │ │ + rsbeq r7, r0, ip, lsl #27 │ │ │ │ + rsbeq r7, r0, r8, lsl #27 │ │ │ │ strheq r8, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - strheq r7, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - strheq r7, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, r0, ip, lsr #23 │ │ │ │ + rsbeq r7, r0, r8, lsr #23 │ │ │ │ andeq r3, r0, r8, ror #18 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, lr, r0, lsl sl │ │ │ │ + subeq ip, lr, r0, lsl #20 │ │ │ │ @ instruction: 0x00001ab8 │ │ │ │ - subeq ip, lr, ip, lsr sl │ │ │ │ - @ instruction: 0x004eca90 │ │ │ │ - @ instruction: 0x004ec99c │ │ │ │ + subeq ip, lr, ip, lsr #20 │ │ │ │ + subeq ip, lr, r0, lsl #21 │ │ │ │ + subeq ip, lr, ip, lsl #19 │ │ │ │ │ │ │ │ 00342f20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r4, r2 │ │ │ │ @@ -363128,24 +363128,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #2052] @ 343cd0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2068] @ 343cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 3431f0 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3430c4 │ │ │ │ ldr r2, [pc, #1992] @ 343cd0 │ │ │ │ @@ -363184,25 +363184,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1848] @ 343d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 3431f0 │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ lsr r5, r3, #8 │ │ │ │ @@ -363308,15 +363308,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne 343b40 │ │ │ │ ldr r0, [pc, #1424] @ 343d14 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ @@ -363340,15 +363340,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 343b9c │ │ │ │ ldr r0, [pc, #1300] @ 343d1c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r3, [r4] │ │ │ │ lsr r8, r3, #8 │ │ │ │ orr r8, r8, r3, lsl #8 │ │ │ │ lsl r8, r8, #16 │ │ │ │ lsr r8, r8, #16 │ │ │ │ b 34331c │ │ │ │ ldr r0, [pc, #1260] @ 343d20 │ │ │ │ @@ -363372,26 +363372,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1132] @ 343d28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ b 343600 │ │ │ │ ldr r3, [pc, #1092] @ 343d24 │ │ │ │ @@ -363413,26 +363413,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 343d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ b 343640 │ │ │ │ ldr r3, [pc, #940] @ 343d30 │ │ │ │ @@ -363454,27 +363454,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r3, r8} │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 343d34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 34366c │ │ │ │ ldr r3, [pc, #800] @ 343d38 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 343360 │ │ │ │ @@ -363491,24 +363491,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 343d3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ b 343360 │ │ │ │ ldr r2, [pc, #652] @ 343d40 │ │ │ │ @@ -363533,164 +363533,164 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 343d44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 342ff4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 343d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 343794 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 343d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 343814 │ │ │ │ ldr r0, [pc, #360] @ 343d50 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 343964 │ │ │ │ ldr r0, [pc, #336] @ 343d54 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 343a94 │ │ │ │ ldr r0, [pc, #316] @ 343d58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3438c0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #288] @ 343d5c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 34366c │ │ │ │ ldr r0, [pc, #256] @ 343d60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 342ff4 │ │ │ │ ldr r0, [pc, #236] @ 343d64 │ │ │ │ ldr r1, [pc, #84] @ 343cd0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 3431f0 │ │ │ │ ldr r0, [pc, #204] @ 343d68 │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 3431f0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ strheq r8, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006c849c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x0060779c │ │ │ │ - rsbeq r7, r0, r8, lsl #15 │ │ │ │ - rsbeq r7, r0, ip, ror r7 │ │ │ │ - rsbeq r7, r0, r0, ror r7 │ │ │ │ + rsbeq r7, r0, ip, lsl #15 │ │ │ │ + rsbeq r7, r0, r8, ror r7 │ │ │ │ + rsbeq r7, r0, ip, ror #14 │ │ │ │ + rsbeq r7, r0, r0, ror #14 │ │ │ │ rsbeq r8, ip, ip, ror r0 │ │ │ │ andeq r2, r0, r0, lsl r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, lr, r8, lsr #10 │ │ │ │ + subeq ip, lr, r8, lsl r5 │ │ │ │ @ instruction: 0x00001cbc │ │ │ │ - subeq ip, lr, ip, asr #12 │ │ │ │ + subeq ip, lr, ip, lsr r6 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ andeq r2, r0, r0, lsl #12 │ │ │ │ - subeq ip, lr, r0, ror #10 │ │ │ │ + subeq ip, lr, r0, asr r5 │ │ │ │ andeq r1, r0, ip, ror fp │ │ │ │ - subeq ip, lr, r8, asr #5 │ │ │ │ + strheq ip, [lr], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ andeq r2, r0, ip, asr #31 │ │ │ │ - subeq ip, lr, ip, asr #4 │ │ │ │ - subeq ip, lr, r8, lsr #3 │ │ │ │ + subeq ip, lr, ip, lsr r2 │ │ │ │ + @ instruction: 0x004ec198 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - subeq ip, lr, r8, lsl r3 │ │ │ │ + subeq ip, lr, r8, lsl #6 │ │ │ │ andeq r4, r0, r4, lsl r6 │ │ │ │ - subeq ip, lr, r4, lsl #2 │ │ │ │ + strdeq ip, [lr], #-4 │ │ │ │ andeq r4, r0, ip, lsl #1 │ │ │ │ - subeq fp, lr, r8, ror #28 │ │ │ │ - subeq ip, lr, ip, lsl #2 │ │ │ │ - strheq fp, [lr], #-232 @ 0xffffff18 │ │ │ │ - subeq fp, lr, r0, ror #30 │ │ │ │ - ldrdeq fp, [lr], #-240 @ 0xffffff10 │ │ │ │ - subeq fp, lr, ip, lsr #30 │ │ │ │ - subeq ip, lr, r0, lsr #2 │ │ │ │ - subeq fp, lr, r4, ror sp │ │ │ │ - ldrdeq fp, [lr], #-212 @ 0xffffff2c │ │ │ │ - strheq fp, [lr], #-248 @ 0xffffff08 │ │ │ │ + subeq fp, lr, r8, asr lr │ │ │ │ + strdeq ip, [lr], #-12 │ │ │ │ + subeq fp, lr, r8, lsr #29 │ │ │ │ + subeq fp, lr, r0, asr pc │ │ │ │ + subeq fp, lr, r0, asr #31 │ │ │ │ + subeq fp, lr, ip, lsl pc │ │ │ │ + subeq ip, lr, r0, lsl r1 │ │ │ │ + subeq fp, lr, r4, ror #26 │ │ │ │ + subeq fp, lr, r4, asr #27 │ │ │ │ + subeq fp, lr, r8, lsr #31 │ │ │ │ │ │ │ │ 00343d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r3, [pc, #900] @ 344108 │ │ │ │ @@ -363705,25 +363705,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r6, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ - bl 6441f4 │ │ │ │ + bl 6441ec │ │ │ │ mov r7, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r5, #12288 @ 0x3000 │ │ │ │ ldrb r8, [r4, #202] @ 0xca │ │ │ │ ldrh r9, [r4, #200] @ 0xc8 │ │ │ │ lsl r3, r6, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ ldrb r3, [r5, #229] @ 0xe5 │ │ │ │ mov r2, #0 │ │ │ │ tst r3, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strne r7, [sp, #64] @ 0x40 │ │ │ │ @@ -363763,15 +363763,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 6da4cc │ │ │ │ + bl 6da4c4 │ │ │ │ mov r6, r5 │ │ │ │ mov r8, fp │ │ │ │ subs r2, r0, #0 │ │ │ │ blt 344044 │ │ │ │ ldr r3, [pc, #596] @ 344114 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ @@ -363846,15 +363846,15 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ lsr r3, sl, #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -363863,15 +363863,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 344124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ b 343edc │ │ │ │ ldr r3, [pc, #220] @ 344128 │ │ │ │ ldr r0, [pc, #220] @ 34412c │ │ │ │ ldr r1, [pc, #220] @ 344130 │ │ │ │ rsb ip, r2, #0 │ │ │ │ @@ -363879,17 +363879,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #2560 @ 0xa00 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ str r0, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r0, sp, #76 @ 0x4c │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ mov r0, #6 │ │ │ │ ldr r2, [pc, #168] @ 344134 │ │ │ │ ldr r3, [pc, #128] @ 344110 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -363911,32 +363911,32 @@ │ │ │ │ str r9, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ b 343edc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, ip, r8, ror r6 │ │ │ │ rsbeq r7, ip, r4, ror #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, lr, r4, lsl r3 │ │ │ │ - rsbeq r6, r0, r0, asr r7 │ │ │ │ - @ instruction: 0x004e4394 │ │ │ │ - subeq fp, lr, r8, asr #26 │ │ │ │ + subeq r4, lr, r4, lsl #6 │ │ │ │ + rsbeq r6, r0, r0, asr #14 │ │ │ │ + subeq r4, lr, r4, lsl #7 │ │ │ │ + subeq fp, lr, r8, lsr sp │ │ │ │ rsbeq r7, ip, r0, ror r3 │ │ │ │ - strheq r4, [lr], #-36 @ 0xffffffdc │ │ │ │ + subeq r4, lr, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #744] @ 34443c │ │ │ │ ldr r3, [pc, #744] @ 344440 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -364095,50 +364095,50 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 34445c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 344248 │ │ │ │ ldr r0, [pc, #68] @ 344460 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 344248 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, ip, r8, lsr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, ip, r4, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r7, ip, r4, lsr #3 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, lr, ip, lsr #19 │ │ │ │ - strdeq fp, [lr], #-144 @ 0xffffff70 │ │ │ │ + @ instruction: 0x004eb99c │ │ │ │ + subeq fp, lr, r0, ror #19 │ │ │ │ │ │ │ │ 00344464 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r9, [r1, #4] │ │ │ │ @@ -364245,37 +364245,37 @@ │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ add r6, r5, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 1e37b4 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldrb r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 344b00 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 341750 │ │ │ │ subs fp, r0, #0 │ │ │ │ addne sl, r5, #28 │ │ │ │ beq 344868 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 1e1348 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ef208 │ │ │ │ + bl 7ef200 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #1264] @ 344b88 │ │ │ │ ldr r3, [pc, #1248] @ 344b7c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -364316,19 +364316,19 @@ │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldrh r7, [r8, #200] @ 0xc8 │ │ │ │ bl 1e103c │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldrb r2, [r9, #229] @ 0xe5 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ tst r2, #8 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add ip, r2, r3 │ │ │ │ movne r3, fp │ │ │ │ ldreq r3, [sp, #48] @ 0x30 │ │ │ │ @@ -364397,19 +364397,19 @@ │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ add sl, r5, #28 │ │ │ │ mov r0, fp │ │ │ │ bl 1e37b4 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 7eead4 │ │ │ │ + bl 7eeacc │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 7eeb6c │ │ │ │ + bl 7eeb64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3448bc │ │ │ │ ldrb r3, [r8, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r8, #200] @ 0xc8 │ │ │ │ beq 344abc │ │ │ │ @@ -364453,47 +364453,47 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ bl 342f20 │ │ │ │ subs fp, r0, #0 │ │ │ │ bne 344668 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r7 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r3, [pc, #512] @ 344b8c │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 645804 │ │ │ │ + bl 6457fc │ │ │ │ b 3449e8 │ │ │ │ mov r5, r7 │ │ │ │ mov r4, fp │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r1, r3} │ │ │ │ ldr r1, [pc, #444] @ 344b90 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 645594 │ │ │ │ + bl 64558c │ │ │ │ ldr fp, [pc, #420] @ 344b94 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 344690 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst r3, #1 │ │ │ │ beq 344904 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -364528,24 +364528,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 344ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3445c0 │ │ │ │ cmp r3, #8 │ │ │ │ bne 3448bc │ │ │ │ b 3448e8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst r3, #1 │ │ │ │ beq 344904 │ │ │ │ @@ -364557,37 +364557,37 @@ │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 342938 │ │ │ │ b 344960 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, fp │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r3, [pc, #136] @ 344bb0 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ b 3449e8 │ │ │ │ ldr r0, [pc, #96] @ 344bb4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3445c0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldrbvs r8, [r3, r4, ror #4] │ │ │ │ cdpmi 2, 11, cr2, cr6, cr11, {7} │ │ │ │ rsbeq r6, ip, r0, ror pc │ │ │ │ @@ -364598,18 +364598,18 @@ │ │ │ │ @ instruction: 0xffffdcb8 │ │ │ │ @ instruction: 0xffffdc70 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq fp, [lr], #-56 @ 0xffffffc8 │ │ │ │ + subeq fp, lr, r8, lsr #7 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ @ instruction: 0xffffd8a4 │ │ │ │ - subeq fp, lr, r8, asr #6 │ │ │ │ + subeq fp, lr, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r1 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ ldr r2, [pc, #740] @ 344ebc │ │ │ │ @@ -364726,24 +364726,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 344ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 344cf8 │ │ │ │ ldr r2, [pc, #272] @ 344eec │ │ │ │ ldr r2, [lr, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 344d24 │ │ │ │ ldr r2, [pc, #240] @ 344ee0 │ │ │ │ @@ -364759,39 +364759,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 344ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b 344d24 │ │ │ │ ldr r0, [pc, #144] @ 344ef4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 344cf8 │ │ │ │ ldr r0, [pc, #120] @ 344ef8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b 344d24 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 344efc │ │ │ │ ldr r1, [pc, #88] @ 344f00 │ │ │ │ ldr r0, [pc, #88] @ 344f04 │ │ │ │ ldr r2, [pc, #88] @ 344f08 │ │ │ │ @@ -364799,33 +364799,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r6, ip, ip, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, ip, ip, ror #15 │ │ │ │ rsbeq r6, ip, r0, lsl #15 │ │ │ │ - strdeq r6, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq r3, [lr], #-112 @ 0xffffff90 │ │ │ │ - subeq r3, lr, r0, lsl r8 │ │ │ │ + rsbeq r6, r0, r0, ror #9 │ │ │ │ + subeq r3, lr, r0, asr #15 │ │ │ │ + subeq r3, lr, r0, lsl #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00004bb4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, lr, r0, lsl #2 │ │ │ │ + strdeq fp, [lr], #-0 │ │ │ │ muleq r0, r8, fp │ │ │ │ - subeq fp, lr, r8, lsr #2 │ │ │ │ - strheq fp, [lr], #-8 │ │ │ │ - subeq fp, lr, r8, asr #2 │ │ │ │ - rsbeq r6, r0, r4, lsl r3 │ │ │ │ - strdeq r3, [lr], #-84 @ 0xffffffac │ │ │ │ - subeq r3, lr, r8, lsl r6 │ │ │ │ + subeq fp, lr, r8, lsl r1 │ │ │ │ + subeq fp, lr, r8, lsr #1 │ │ │ │ + subeq fp, lr, r8, lsr r1 │ │ │ │ + rsbeq r6, r0, r4, lsl #6 │ │ │ │ + subeq r3, lr, r4, ror #11 │ │ │ │ + subeq r3, lr, r8, lsl #12 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ ldr r0, [pc, #4] @ 344f18 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r3, r9, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 344fc8 │ │ │ │ ldr r2, [pc, #148] @ 344fcc │ │ │ │ @@ -364833,15 +364833,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #116] @ 344fd4 │ │ │ │ ldr ip, [pc, #116] @ 344fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 344fdc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ @@ -364850,34 +364850,34 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #64] @ 344fe4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r6, r0, r8, lsl #5 │ │ │ │ - strdeq r3, [ip], #-176 @ 0xffffff50 │ │ │ │ - subseq pc, r3, r0, asr r6 @ │ │ │ │ - @ instruction: 0x004e4c90 │ │ │ │ + rsbeq r6, r0, r8, ror r2 │ │ │ │ + subeq r3, ip, r0, ror #23 │ │ │ │ + subseq pc, r3, r0, asr #12 │ │ │ │ + subeq r4, lr, r0, lsl #25 │ │ │ │ andeq r1, r0, ip, asr #23 │ │ │ │ rsbeq r3, fp, r4, ror #28 │ │ │ │ andeq r1, r0, r8, asr #29 │ │ │ │ - subeq fp, lr, r0, lsl #1 │ │ │ │ + subeq fp, lr, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ 345098 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -364885,15 +364885,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 34509c │ │ │ │ ldr r1, [pc, #136] @ 3450a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #824 @ 0x338 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #104] @ 3450a4 │ │ │ │ ldr r1, [r3, #324] @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10b4 │ │ │ │ @@ -364901,34 +364901,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 3450ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #64] @ 3450b0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r6, #176 @ 0xb0 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r7 │ │ │ │ bl 43ac34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e1348 │ │ │ │ - rsbeq r6, r0, r0, asr #3 │ │ │ │ - subeq fp, lr, r4, lsr #32 │ │ │ │ - subeq r5, sp, r8, asr r0 │ │ │ │ - subeq fp, lr, ip │ │ │ │ - subeq r3, ip, ip, ror #21 │ │ │ │ - subseq pc, r3, r8, asr #10 │ │ │ │ - subeq ip, sp, r4, lsr r3 │ │ │ │ + strheq r6, [r0], #-16 @ │ │ │ │ + subeq fp, lr, r4, lsl r0 │ │ │ │ + subeq r5, sp, r8, asr #32 │ │ │ │ + strdeq sl, [lr], #-252 @ 0xffffff04 │ │ │ │ + ldrdeq r3, [ip], #-172 @ 0xffffff54 │ │ │ │ + subseq pc, r3, r8, lsr r5 @ │ │ │ │ + subeq ip, sp, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #12288 @ 0x3000 │ │ │ │ ldr r5, [r4, #264] @ 0x108 │ │ │ │ mov r8, r0 │ │ │ │ @@ -365105,29 +365105,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3453cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 3453d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r0, r0, asr #29 │ │ │ │ - subeq sl, lr, r0, lsr sp │ │ │ │ - subeq sl, lr, ip, asr #26 │ │ │ │ + strheq r5, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + subeq sl, lr, r0, lsr #26 │ │ │ │ + subeq sl, lr, ip, lsr sp │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - rsbeq r5, r0, ip, lsl #29 │ │ │ │ - subeq r3, lr, r8, ror #2 │ │ │ │ - subeq r3, lr, r4, ror r2 │ │ │ │ + rsbeq r5, r0, ip, ror lr │ │ │ │ + subeq r3, lr, r8, asr r1 │ │ │ │ + subeq r3, lr, r4, ror #4 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbeq r5, r0, r8, ror #28 │ │ │ │ - subeq r3, lr, r4, asr #2 │ │ │ │ - subeq r3, lr, r8, lsr r2 │ │ │ │ + rsbeq r5, r0, r8, asr lr │ │ │ │ + subeq r3, lr, r4, lsr r1 │ │ │ │ + subeq r3, lr, r8, lsr #4 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbeq r5, r0, r4, asr #28 │ │ │ │ - subeq r3, lr, r0, lsr #2 │ │ │ │ - subeq r3, lr, r4, asr #4 │ │ │ │ + rsbeq r5, r0, r4, lsr lr │ │ │ │ + subeq r3, lr, r0, lsl r1 │ │ │ │ + subeq r3, lr, r4, lsr r2 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ │ │ │ │ 003453d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -365159,15 +365159,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ ldrh r1, [r7, #200] @ 0xc8 │ │ │ │ lsl r2, r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r7, #208] @ 0xd0 │ │ │ │ add r2, r1, r2 │ │ │ │ ldrd r0, [r4, #184] @ 0xb8 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ lsr r5, r5, r8 │ │ │ │ lsr r3, r1, #16 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ lsr r2, r1, #8 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ strb r3, [r4, #206] @ 0xce │ │ │ │ @@ -365207,17 +365207,17 @@ │ │ │ │ strb r3, [r4, #204] @ 0xcc │ │ │ │ strb r1, [r4, #207] @ 0xcf │ │ │ │ strb r3, [r4, #212] @ 0xd4 │ │ │ │ strb r3, [r4, #220] @ 0xdc │ │ │ │ strb r1, [r4, #215] @ 0xd7 │ │ │ │ strb r1, [r4, #223] @ 0xdf │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6441f4 │ │ │ │ + bl 6441ec │ │ │ │ mov r1, sp │ │ │ │ - bl 6db010 │ │ │ │ + bl 6db008 │ │ │ │ cmp r0, #0 │ │ │ │ blt 345548 │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi 3455e4 │ │ │ │ sub r2, r5, #1 │ │ │ │ @@ -365256,15 +365256,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r7, #208] @ 0xd0 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ mov r5, r0 │ │ │ │ b 345548 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, ip, ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, ip, r0, asr lr │ │ │ │ │ │ │ │ @@ -365338,28 +365338,28 @@ │ │ │ │ beq 34577c │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 346ac0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr sl, [r9, #4] │ │ │ │ str r3, [sp, #28] │ │ │ │ cmn sl, #1 │ │ │ │ cmneq r3, #1 │ │ │ │ beq 346138 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 3469e8 │ │ │ │ cmp r6, #0 │ │ │ │ beq 34577c │ │ │ │ ldr r2, [fp, #420] @ 0x1a4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc 3462d4 │ │ │ │ @@ -365367,15 +365367,15 @@ │ │ │ │ add r5, r4, #96 @ 0x60 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 28b6c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 345c48 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 64643c │ │ │ │ + bl 646434 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 28ba78 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -365384,15 +365384,15 @@ │ │ │ │ cmn r3, #1 │ │ │ │ bne 3457dc │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcc r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6de004 │ │ │ │ + bl 6ddffc │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, [r4, #184] @ 0xb8 │ │ │ │ blt 3464dc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #212] @ 0xd4 │ │ │ │ strh r3, [fp, #214] @ 0xd6 │ │ │ │ ldrb r3, [r4, #224] @ 0xe0 │ │ │ │ @@ -365605,21 +365605,21 @@ │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r8, r7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7bb8b8 │ │ │ │ + bl 7bb8b0 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 34640c │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ - bl 7bbbac │ │ │ │ + bl 7bbba4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3463dc │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ @@ -365661,15 +365661,15 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r9, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ add r1, pc, r1 │ │ │ │ strne r6, [sp, #68] @ 0x44 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1d20 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1348 │ │ │ │ mvn r0, #0 │ │ │ │ b 345a84 │ │ │ │ add r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -365690,34 +365690,34 @@ │ │ │ │ bcc 346590 │ │ │ │ mov sl, r8 │ │ │ │ mov r6, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, sl │ │ │ │ add sl, r4, #12544 @ 0x3100 │ │ │ │ add ip, sl, #32 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r5, [sl, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sl, #36] @ 0x24 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r6, sl, #48 @ 0x30 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldrd r0, [r4, #200] @ 0xc8 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [fp, #280] @ 0x118 │ │ │ │ beq 346814 │ │ │ │ umull r7, r8, r0, r5 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mla r8, r9, r0, r8 │ │ │ │ bl 1e11ec │ │ │ │ @@ -365939,30 +365939,30 @@ │ │ │ │ str r7, [r4, #204] @ 0xcc │ │ │ │ str r7, [r4, #212] @ 0xd4 │ │ │ │ str r7, [r4, #220] @ 0xdc │ │ │ │ ldrh r6, [ip] │ │ │ │ mov r3, #0 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 346160 │ │ │ │ str r5, [fp, #240] @ 0xf0 │ │ │ │ b 345a64 │ │ │ │ ldr r3, [pc, #1404] @ 346624 │ │ │ │ ldr ip, [pc, #1404] @ 346628 │ │ │ │ ldr r1, [pc, #1404] @ 34662c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #1392] @ 346630 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r0, #0 │ │ │ │ b 345a84 │ │ │ │ cmp r8, sl │ │ │ │ sbcs r3, r7, r6 │ │ │ │ bcc 3467d4 │ │ │ │ ldr r2, [fp, #208] @ 0xd0 │ │ │ │ cmp r8, r2 │ │ │ │ @@ -365980,15 +365980,15 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #211 @ 0xd3 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r9, #4] │ │ │ │ b 345768 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ @@ -365997,30 +365997,30 @@ │ │ │ │ mov r1, #8 │ │ │ │ b 345678 │ │ │ │ ldr r0, [pc, #1240] @ 346640 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ ldrb r3, [r4, #224] @ 0xe0 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r4, #224] @ 0xe0 │ │ │ │ b 346098 │ │ │ │ ldr r0, [fp, #280] @ 0x118 │ │ │ │ mul r0, r3, r0 │ │ │ │ bl 1e103c │ │ │ │ str r0, [fp, #308] @ 0x134 │ │ │ │ ldr r0, [fp, #244] @ 0xf4 │ │ │ │ b 345d24 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ mov r1, r2 │ │ │ │ - bl 7bbbac │ │ │ │ + bl 7bbba4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3467a4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r7, r2 │ │ │ │ bcs 345b94 │ │ │ │ ldr r3, [pc, #1136] @ 346644 │ │ │ │ @@ -366068,43 +366068,43 @@ │ │ │ │ ldr r2, [pc, #992] @ 34665c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e1348 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #952] @ 346660 │ │ │ │ ldr ip, [pc, #952] @ 346664 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #948] @ 346668 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #940] @ 34666c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #916] @ 346670 │ │ │ │ ldr ip, [pc, #916] @ 346674 │ │ │ │ ldr r1, [pc, #916] @ 346678 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r6} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #900] @ 34667c │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ mov r3, #0 │ │ │ │ b 346320 │ │ │ │ cmp r1, r3 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r3, r3, #1 │ │ │ │ beq 346510 │ │ │ │ @@ -366196,15 +366196,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ ldr r2, [pc, #524] @ 34669c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1348 │ │ │ │ b 345c48 │ │ │ │ add lr, lr, #4 │ │ │ │ b 346434 │ │ │ │ ldr r1, [pc, #496] @ 3466a0 │ │ │ │ mov ip, #256 @ 0x100 │ │ │ │ @@ -366213,28 +366213,28 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #484] @ 3466a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3466ac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #460] @ 3466b0 │ │ │ │ ldr lr, [pc, #460] @ 3466b4 │ │ │ │ ldr r1, [pc, #460] @ 3466b8 │ │ │ │ rsb ip, r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #420] @ 3466bc │ │ │ │ ldr ip, [pc, #420] @ 3466c0 │ │ │ │ ldr r1, [pc, #420] @ 3466c4 │ │ │ │ ldr r2, [pc, #420] @ 3466c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -366246,160 +366246,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #368] @ 3466d8 │ │ │ │ ldr ip, [pc, #368] @ 3466dc │ │ │ │ ldr r1, [pc, #368] @ 3466e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 3466e4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #336] @ 3466e8 │ │ │ │ ldr ip, [pc, #336] @ 3466ec │ │ │ │ ldr r1, [pc, #336] @ 3466f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #288] @ 3466f4 │ │ │ │ ldr ip, [pc, #288] @ 3466f8 │ │ │ │ ldr r1, [pc, #288] @ 3466fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldrdeq r5, [ip], #-212 @ 0xffffff2c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r7, ip, asr r2 │ │ │ │ subspl r0, r4, #0 │ │ │ │ - rsbeq r5, r0, r8, lsr r8 │ │ │ │ + rsbeq r5, r0, r8, lsr #16 │ │ │ │ rsbeq r5, ip, r0, ror r9 │ │ │ │ - subseq r3, r5, r4, ror #22 │ │ │ │ - strheq r5, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ - subeq sl, lr, r0, ror #19 │ │ │ │ - subeq sl, lr, ip, lsl #8 │ │ │ │ - rsbeq r5, r0, r0, lsl r1 │ │ │ │ - strdeq r9, [lr], #-248 @ 0xffffff08 │ │ │ │ - subeq r9, lr, ip, ror pc │ │ │ │ + subseq r3, r5, r4, asr fp │ │ │ │ + rsbeq r5, r0, r0, lsr #11 │ │ │ │ + ldrdeq sl, [lr], #-144 @ 0xffffff70 │ │ │ │ + strdeq sl, [lr], #-60 @ 0xffffffc4 │ │ │ │ + rsbeq r5, r0, r0, lsl #2 │ │ │ │ + subeq r9, lr, r8, ror #31 │ │ │ │ + subeq r9, lr, ip, ror #30 │ │ │ │ andeq r0, r0, sl, lsr r2 │ │ │ │ - strheq r5, [r0], #-4 @ │ │ │ │ - strdeq sl, [lr], #-40 @ 0xffffffd8 │ │ │ │ - subeq r9, lr, ip, lsl pc │ │ │ │ - subeq sl, lr, r8, lsl r3 │ │ │ │ - rsbeq r4, r0, r4, ror #31 │ │ │ │ - subeq sl, lr, r4, ror #7 │ │ │ │ - subeq r9, lr, r4, asr #28 │ │ │ │ - rsbeq r4, r0, r8, asr #30 │ │ │ │ - subeq sl, lr, ip, lsr #5 │ │ │ │ - strheq r9, [lr], #-216 @ 0xffffff28 │ │ │ │ + rsbeq r5, r0, r4, lsr #1 │ │ │ │ + subeq sl, lr, r8, ror #5 │ │ │ │ + subeq r9, lr, ip, lsl #30 │ │ │ │ + subeq sl, lr, r8, lsl #6 │ │ │ │ + ldrdeq r4, [r0], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq sl, [lr], #-52 @ 0xffffffcc │ │ │ │ + subeq r9, lr, r4, lsr lr │ │ │ │ + rsbeq r4, r0, r8, lsr pc │ │ │ │ + @ instruction: 0x004ea29c │ │ │ │ + subeq r9, lr, r8, lsr #27 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - rsbeq r4, r0, ip, lsl #30 │ │ │ │ - subeq r9, lr, r4, lsl #28 │ │ │ │ - subeq r9, lr, r4, ror sp │ │ │ │ + strdeq r4, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq r9, [lr], #-212 @ 0xffffff2c │ │ │ │ + subeq r9, lr, r4, ror #26 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ - ldrdeq r4, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - subeq sl, lr, r0, lsl r0 │ │ │ │ - subeq r9, lr, r0, asr #26 │ │ │ │ + rsbeq r4, r0, ip, asr #29 │ │ │ │ + subeq sl, lr, r0 │ │ │ │ + subeq r9, lr, r0, lsr sp │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ - ldrdeq r4, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - subeq sl, lr, r8, lsr #3 │ │ │ │ - subeq r9, lr, r4, lsr ip │ │ │ │ + rsbeq r4, r0, r4, asr #27 │ │ │ │ + @ instruction: 0x004ea198 │ │ │ │ + subeq r9, lr, r4, lsr #24 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq r4, r0, r8, asr #26 │ │ │ │ - @ instruction: 0x004ea194 │ │ │ │ - subeq r9, lr, ip, lsr #23 │ │ │ │ + rsbeq r4, r0, r8, lsr sp │ │ │ │ + subeq sl, lr, r4, lsl #3 │ │ │ │ + @ instruction: 0x004e9b9c │ │ │ │ andeq r0, r0, fp, ror #3 │ │ │ │ - subeq r9, lr, ip, asr #24 │ │ │ │ - rsbeq r4, r0, r0, lsl #26 │ │ │ │ - subeq r9, lr, r8, ror #22 │ │ │ │ + subeq r9, lr, ip, lsr ip │ │ │ │ + strdeq r4, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + subeq r9, lr, r8, asr fp │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - ldrdeq r4, [r0], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x004e9e98 │ │ │ │ - subeq r9, lr, r0, asr #22 │ │ │ │ - rsbeq r4, r0, r0, lsr #25 │ │ │ │ - subeq r9, lr, r0, ror #31 │ │ │ │ - subeq r9, lr, r0, lsl fp │ │ │ │ + rsbeq r4, r0, r0, asr #25 │ │ │ │ + subeq r9, lr, r8, lsl #29 │ │ │ │ + subeq r9, lr, r0, lsr fp │ │ │ │ + @ instruction: 0x00604c90 │ │ │ │ + ldrdeq r9, [lr], #-240 @ 0xffffff10 │ │ │ │ + subeq r9, lr, r0, lsl #22 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r4, r0, r0, lsl #25 │ │ │ │ - subeq r9, lr, r4, lsr fp │ │ │ │ - strdeq r9, [lr], #-160 @ 0xffffff60 │ │ │ │ - rsbeq r4, r0, r0, asr ip │ │ │ │ + rsbeq r4, r0, r0, ror ip │ │ │ │ subeq r9, lr, r4, lsr #22 │ │ │ │ - strheq r9, [lr], #-172 @ 0xffffff54 │ │ │ │ + subeq r9, lr, r0, ror #21 │ │ │ │ + rsbeq r4, r0, r0, asr #24 │ │ │ │ + subeq r9, lr, r4, lsl fp │ │ │ │ + subeq r9, lr, ip, lsr #21 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ - rsbeq r4, r0, r0, lsr #24 │ │ │ │ - subeq r9, lr, r0, lsr lr │ │ │ │ - subeq r9, lr, r8, lsl #21 │ │ │ │ - rsbeq r4, r0, r4, ror #23 │ │ │ │ - subeq r9, lr, r4, asr fp │ │ │ │ - subeq r9, lr, r4, asr sl │ │ │ │ - rsbeq r4, r0, ip, lsl #20 │ │ │ │ - subeq r9, lr, r0, ror #27 │ │ │ │ - subeq r9, lr, ip, ror #16 │ │ │ │ + rsbeq r4, r0, r0, lsl ip │ │ │ │ + subeq r9, lr, r0, lsr #28 │ │ │ │ + subeq r9, lr, r8, ror sl │ │ │ │ + ldrdeq r4, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + subeq r9, lr, r4, asr #22 │ │ │ │ + subeq r9, lr, r4, asr #20 │ │ │ │ + strdeq r4, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq r9, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq r9, lr, ip, asr r8 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ - subeq r9, lr, r4, asr #23 │ │ │ │ - subeq r9, lr, r8, asr #16 │ │ │ │ - ldrdeq r4, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x0060499c │ │ │ │ - subeq r9, lr, r8, lsl ip │ │ │ │ - subeq r9, lr, r8, lsl #16 │ │ │ │ - subeq r9, lr, r4, asr sp │ │ │ │ - rsbeq r4, r0, r8, asr #16 │ │ │ │ - strheq r9, [lr], #-96 @ 0xffffffa0 │ │ │ │ + strheq r9, [lr], #-180 @ 0xffffff4c │ │ │ │ + subeq r9, lr, r8, lsr r8 │ │ │ │ + rsbeq r4, r0, r4, asr #19 │ │ │ │ + rsbeq r4, r0, ip, lsl #19 │ │ │ │ + subeq r9, lr, r8, lsl #24 │ │ │ │ + strdeq r9, [lr], #-120 @ 0xffffff88 │ │ │ │ + subeq r9, lr, r4, asr #26 │ │ │ │ + rsbeq r4, r0, r8, lsr r8 │ │ │ │ + subeq r9, lr, r0, lsr #13 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - subeq r9, lr, ip, lsr #25 │ │ │ │ - rsbeq r4, r0, r0, lsl #16 │ │ │ │ - subeq r9, lr, r8, ror #12 │ │ │ │ + @ instruction: 0x004e9c9c │ │ │ │ + strdeq r4, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + subeq r9, lr, r8, asr r6 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ - subeq r9, lr, r0, ror r8 │ │ │ │ - subeq r9, lr, r8, lsr #12 │ │ │ │ - strheq r4, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + subeq r9, lr, r0, ror #16 │ │ │ │ + subeq r9, lr, r8, lsl r6 │ │ │ │ + rsbeq r4, r0, r8, lsr #15 │ │ │ │ andeq r0, r0, r9, ror r2 │ │ │ │ - rsbeq r4, r0, r4, lsl #15 │ │ │ │ - subeq r9, lr, r0, lsr #14 │ │ │ │ - subeq r9, lr, r8, ror #11 │ │ │ │ + rsbeq r4, r0, r4, ror r7 │ │ │ │ + subeq r9, lr, r0, lsl r7 │ │ │ │ + ldrdeq r9, [lr], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ - rsbeq r4, r0, r0, asr r7 │ │ │ │ - subeq r9, lr, r0, lsr #14 │ │ │ │ - subeq r9, lr, r0, asr #11 │ │ │ │ - rsbeq r4, r0, r0, lsr #14 │ │ │ │ - subeq r9, lr, ip, lsr #14 │ │ │ │ - subeq r9, lr, ip, lsl #11 │ │ │ │ + rsbeq r4, r0, r0, asr #14 │ │ │ │ + subeq r9, lr, r0, lsl r7 │ │ │ │ + strheq r9, [lr], #-80 @ 0xffffffb0 │ │ │ │ + rsbeq r4, r0, r0, lsl r7 │ │ │ │ + subeq r9, lr, ip, lsl r7 │ │ │ │ + subeq r9, lr, ip, ror r5 │ │ │ │ andeq r0, r0, r5, ror #4 │ │ │ │ - rsbeq r4, r0, ip, ror #13 │ │ │ │ - subeq r9, lr, r4, lsr #14 │ │ │ │ - subeq r9, lr, r0, asr r5 │ │ │ │ + ldrdeq r4, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + subeq r9, lr, r4, lsl r7 │ │ │ │ + subeq r9, lr, r0, asr #10 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ - subeq r9, lr, r0, lsr fp │ │ │ │ - rsbeq r4, r0, ip, lsr #13 │ │ │ │ - subeq r9, lr, r4, lsl r5 │ │ │ │ + subeq r9, lr, r0, lsr #22 │ │ │ │ + @ instruction: 0x0060469c │ │ │ │ + subeq r9, lr, r4, lsl #10 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ ldr r3, [pc, #-172] @ 346700 │ │ │ │ ldr r2, [pc, #-172] @ 346704 │ │ │ │ ldr r1, [pc, #-172] @ 346708 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ @@ -366419,29 +366419,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #-256] @ 34671c │ │ │ │ ldr ip, [pc, #-256] @ 346720 │ │ │ │ ldr r1, [pc, #-256] @ 346724 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ bne 3464a0 │ │ │ │ mov r1, #2 │ │ │ │ bl 1e1630 │ │ │ │ add sl, fp, #464 @ 0x1d0 │ │ │ │ str r0, [fp, #468] @ 0x1d4 │ │ │ │ ldrh r3, [sl] │ │ │ │ @@ -366515,15 +366515,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #-588] @ 346730 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-596] @ 346734 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1348 │ │ │ │ b 345c48 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r2 │ │ │ │ beq 34694c │ │ │ │ @@ -366533,15 +366533,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #-644] @ 346740 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-652] @ 346744 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1348 │ │ │ │ b 345c48 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #-688] @ 346748 │ │ │ │ @@ -366553,52 +366553,52 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-704] @ 346754 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #-732] @ 346758 │ │ │ │ ldr ip, [pc, #-732] @ 34675c │ │ │ │ ldr r1, [pc, #-732] @ 346760 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r6} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-748] @ 346764 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #-768] @ 346768 │ │ │ │ ldr ip, [pc, #-768] @ 34676c │ │ │ │ ldr r1, [pc, #-768] @ 346770 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #-804] @ 346774 │ │ │ │ ldr ip, [pc, #-804] @ 346778 │ │ │ │ ldr r1, [pc, #-804] @ 34677c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-812] @ 346780 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r3, [pc, #-836] @ 346784 │ │ │ │ ldr ip, [pc, #-836] @ 346788 │ │ │ │ ldr r1, [pc, #-836] @ 34678c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -366606,27 +366606,27 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-856] @ 346790 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 345c48 │ │ │ │ ldr r1, [pc, #-884] @ 346794 │ │ │ │ ldr r3, [pc, #-884] @ 346798 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #-892] @ 34679c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-900] @ 3467a0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1348 │ │ │ │ b 345c48 │ │ │ │ bl 1e3220 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -366641,37 +366641,37 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ ldr r3, [pc, #468] @ 346d58 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 5822a0 │ │ │ │ ldr r1, [pc, #448] @ 346d5c │ │ │ │ ldr r3, [pc, #448] @ 346d60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ add fp, r4, #12288 @ 0x3000 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r7, [r3, #1540] @ 0x604 │ │ │ │ ldr r3, [fp, #324] @ 0x144 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ beq 346d30 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ - bl 5819a0 │ │ │ │ + bl 581998 │ │ │ │ cmp r0, #0 │ │ │ │ bne 346c08 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -366705,15 +366705,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 346d74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 346be8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ addhi r2, r3, #360 @ 0x168 │ │ │ │ bhi 346cb4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r3, #360 @ 0x168 │ │ │ │ @@ -366746,51 +366746,51 @@ │ │ │ │ ldr ip, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r3, sl │ │ │ │ ldr r2, [pc, #88] @ 346d7c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 346be8 │ │ │ │ ldr r0, [pc, #72] @ 346d80 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #68] @ 346d84 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ mov r1, r9 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r0, ip, ror #12 │ │ │ │ - ldrdeq r9, [lr], #-64 @ 0xffffffc0 │ │ │ │ - subeq r3, sp, r8, lsl #10 │ │ │ │ + rsbeq r4, r0, ip, asr r6 │ │ │ │ + subeq r9, lr, r0, asr #9 │ │ │ │ + strdeq r3, [sp], #-72 @ 0xffffffb8 │ │ │ │ ldrdeq r0, [r0], -r3 │ │ │ │ - subeq r3, sp, r8, ror #7 │ │ │ │ + ldrdeq r3, [sp], #-56 @ 0xffffffc8 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - rsbeq r4, r0, r4, asr r5 │ │ │ │ - subeq r9, lr, r4, lsl #21 │ │ │ │ - subeq r9, lr, r4, asr #7 │ │ │ │ + rsbeq r4, r0, r4, asr #10 │ │ │ │ + subeq r9, lr, r4, ror sl │ │ │ │ + strheq r9, [lr], #-52 @ 0xffffffcc │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ - strdeq r9, [lr], #-148 @ 0xffffff6c │ │ │ │ + subeq r9, lr, r4, ror #19 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - subeq r8, lr, r8, asr #16 │ │ │ │ + subeq r8, lr, r8, lsr r8 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00346d88 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b 645f84 │ │ │ │ + b 645f7c │ │ │ │ │ │ │ │ 00346d90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 6dfcdc │ │ │ │ + bl 6dfcd4 │ │ │ │ add r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb r3, [r3, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -366840,76 +366840,76 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #332 @ 0x14c │ │ │ │ ldr r3, [pc, #100] @ 346ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 645f84 │ │ │ │ + bl 645f7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6dfcdc │ │ │ │ + bl 6dfcd4 │ │ │ │ add r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb r3, [r3, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 346ec0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 346dd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3450b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 346dd8 │ │ │ │ - rsbeq r4, r0, r4, asr r3 │ │ │ │ - strheq r9, [lr], #-28 @ 0xffffffe4 │ │ │ │ - strdeq r3, [sp], #-20 @ 0xffffffec │ │ │ │ + rsbeq r4, r0, r4, asr #6 │ │ │ │ + subeq r9, lr, ip, lsr #3 │ │ │ │ + subeq r3, sp, r4, ror #3 │ │ │ │ andeq r0, r0, sl, asr #5 │ │ │ │ ldr r0, [pc, #4] @ 346ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r1, r9, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 346f6c │ │ │ │ ldr r2, [pc, #92] @ 346f70 │ │ │ │ ldr r1, [pc, #92] @ 346f74 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #64] @ 346f78 │ │ │ │ ldr ip, [pc, #64] @ 346f7c │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #40] @ 346f80 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5809e0 │ │ │ │ - rsbeq r4, r0, r8, lsl #8 │ │ │ │ - subeq r1, ip, r8, lsl ip │ │ │ │ - subseq sp, r3, r8, ror r6 │ │ │ │ + b 5809d8 │ │ │ │ + strdeq r4, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + subeq r1, ip, r8, lsl #24 │ │ │ │ + subseq sp, r3, r8, ror #12 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - subeq r9, lr, r8, ror #17 │ │ │ │ + ldrdeq r9, [lr], #-136 @ 0xffffff78 │ │ │ │ rsbeq r2, fp, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add lr, r0, #6208 @ 0x1840 │ │ │ │ ldrh r2, [lr, #4] │ │ │ │ @@ -366951,17 +366951,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - strdeq r4, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r4, r0, r8, ror #5 │ │ │ │ + subeq r9, lr, r0, lsl #16 │ │ │ │ subeq r9, lr, r0, lsl r8 │ │ │ │ - subeq r9, lr, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #704] @ 347328 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -366970,25 +366970,25 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [pc, #684] @ 34732c │ │ │ │ ldr r1, [pc, #684] @ 347330 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #664] @ 347334 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r4, #8192 @ 0x2000 │ │ │ │ add r0, r0, #96 @ 0x60 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ldr r2, [r6, #2432] @ 0x980 │ │ │ │ ldr r3, [pc, #624] @ 347338 │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldreq r2, [r4, #20] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ @@ -367090,40 +367090,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3470f8 │ │ │ │ ldr r3, [pc, #204] @ 34734c │ │ │ │ ldr ip, [pc, #204] @ 347350 │ │ │ │ ldr r1, [pc, #204] @ 347354 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3470f8 │ │ │ │ ldr r3, [pc, #168] @ 347358 │ │ │ │ ldr ip, [pc, #168] @ 34735c │ │ │ │ ldr r1, [pc, #168] @ 347360 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #128 @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3470f8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2388] @ 0x954 │ │ │ │ b 34719c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2388] @ 0x954 │ │ │ │ ldr lr, [pc, #108] @ 347364 │ │ │ │ @@ -367134,34 +367134,34 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3470f8 │ │ │ │ - strheq r4, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - strheq r9, [lr], #-124 @ 0xffffff84 │ │ │ │ - subeq r2, lr, r8, ror fp │ │ │ │ - subeq r2, lr, r4, asr fp │ │ │ │ - @ instruction: 0x004e2b90 │ │ │ │ + rsbeq r4, r0, r8, lsr #5 │ │ │ │ + subeq r9, lr, ip, lsr #15 │ │ │ │ + subeq r2, lr, r8, ror #22 │ │ │ │ + subeq r2, lr, r4, asr #22 │ │ │ │ + subeq r2, lr, r0, lsl #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r4, r0, r8, asr #1 │ │ │ │ - subeq r9, lr, r8, lsr #12 │ │ │ │ - subeq r9, lr, r0, ror #11 │ │ │ │ - @ instruction: 0x00604098 │ │ │ │ - subeq r9, lr, r4, lsl r6 │ │ │ │ - strheq r9, [lr], #-80 @ 0xffffffb0 │ │ │ │ - rsbeq r4, r0, r4, rrx │ │ │ │ - subeq r9, lr, r0, lsl #12 │ │ │ │ - subeq r9, lr, ip, ror r5 │ │ │ │ - subeq r9, lr, r4, ror #11 │ │ │ │ - rsbeq r4, r0, r0, lsr #32 │ │ │ │ - subeq r9, lr, ip, lsr #10 │ │ │ │ + strheq r4, [r0], #-8 @ │ │ │ │ + subeq r9, lr, r8, lsl r6 │ │ │ │ + ldrdeq r9, [lr], #-80 @ 0xffffffb0 │ │ │ │ + rsbeq r4, r0, r8, lsl #1 │ │ │ │ + subeq r9, lr, r4, lsl #12 │ │ │ │ + subeq r9, lr, r0, lsr #11 │ │ │ │ + rsbeq r4, r0, r4, asr r0 │ │ │ │ + strdeq r9, [lr], #-80 @ 0xffffffb0 │ │ │ │ + subeq r9, lr, ip, ror #10 │ │ │ │ + ldrdeq r9, [lr], #-84 @ 0xffffffac │ │ │ │ + rsbeq r4, r0, r0, lsl r0 │ │ │ │ + subeq r9, lr, ip, lsl r5 │ │ │ │ │ │ │ │ 00347370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -367175,15 +367175,15 @@ │ │ │ │ ldr r1, [pc, #520] @ 3475b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #504] @ 3475b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 347440 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 35caa4 │ │ │ │ @@ -367267,15 +367267,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r4, #0 │ │ │ │ b 347420 │ │ │ │ mov r0, r1 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r6, #420] @ 0x1a4 │ │ │ │ b 347418 │ │ │ │ ldr r3, [pc, #120] @ 3475c8 │ │ │ │ @@ -367284,42 +367284,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 347530 │ │ │ │ ldr r3, [pc, #84] @ 3475d4 │ │ │ │ ldr ip, [pc, #84] @ 3475d8 │ │ │ │ ldr r1, [pc, #84] @ 3475dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 347530 │ │ │ │ - rsbeq r3, r0, ip, ror pc │ │ │ │ - strdeq r1, [lr], #-4 │ │ │ │ - subeq r2, sp, ip, asr #23 │ │ │ │ + rsbeq r3, r0, ip, ror #30 │ │ │ │ + subeq r1, lr, r4, ror #1 │ │ │ │ + strheq r2, [sp], #-188 @ 0xffffff44 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r3, r0, r0, lsl lr │ │ │ │ - strdeq r9, [lr], #-56 @ 0xffffffc8 │ │ │ │ - subeq r9, lr, r4, lsr #6 │ │ │ │ - rsbeq r3, r0, r8, asr #27 │ │ │ │ - strdeq r9, [lr], #-48 @ 0xffffffd0 │ │ │ │ - subeq r9, lr, r0, ror #5 │ │ │ │ - @ instruction: 0x00603d98 │ │ │ │ - ldrdeq r9, [lr], #-60 @ 0xffffffc4 │ │ │ │ - strheq r9, [lr], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq r3, r0, r0, lsl #28 │ │ │ │ + subeq r9, lr, r8, ror #7 │ │ │ │ + subeq r9, lr, r4, lsl r3 │ │ │ │ + strheq r3, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + subeq r9, lr, r0, ror #7 │ │ │ │ + ldrdeq r9, [lr], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq r3, r0, r8, lsl #27 │ │ │ │ + subeq r9, lr, ip, asr #7 │ │ │ │ + subeq r9, lr, r0, lsr #5 │ │ │ │ │ │ │ │ 003475e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r1, #1464] @ 0x5b8 │ │ │ │ @@ -367360,23 +367360,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ mov r8, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ cmp r0, r8 │ │ │ │ beq 347760 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r1, [pc, #432] @ 347880 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ca4 │ │ │ │ @@ -367407,15 +367407,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 34785c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5800c8 │ │ │ │ + bl 5800c0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #284] @ 347884 │ │ │ │ ldr r3, [pc, #272] @ 34787c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -367482,17 +367482,17 @@ │ │ │ │ beq 347740 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ tst r3, #1 │ │ │ │ bne 347740 │ │ │ │ b 3477e4 │ │ │ │ rsbeq r3, ip, r4, lsl #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r3, sp, r4, ror #30 │ │ │ │ + subeq r3, sp, r4, asr pc │ │ │ │ @ instruction: 0x006c3c94 │ │ │ │ - subeq r9, lr, ip, lsl #3 │ │ │ │ + subeq r9, lr, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #312] @ 3479e0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -367501,15 +367501,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #120 @ 0x78 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #144] @ 0x90 │ │ │ │ - bl 5800b4 │ │ │ │ + bl 5800ac │ │ │ │ add r7, sp, #80 @ 0x50 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2e30 │ │ │ │ ldrb lr, [r4, #15] │ │ │ │ @@ -367552,15 +367552,15 @@ │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2da0 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac73c │ │ │ │ + bl 7ac734 │ │ │ │ ldr r2, [pc, #72] @ 3479ec │ │ │ │ ldr r3, [pc, #60] @ 3479e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -367572,15 +367572,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, ip, ip, asr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r9, lr, ip, lsr r0 │ │ │ │ + subeq r9, lr, ip, lsr #32 │ │ │ │ rsbeq r3, ip, r8, asr sl │ │ │ │ │ │ │ │ 003479f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -367594,15 +367594,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x00774098 │ │ │ │ ldr r0, [pc, #4] @ 347a3c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ @ instruction: 0x00690c94 │ │ │ │ bx lr │ │ │ │ ldrb r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 347a84 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -367726,34 +367726,34 @@ │ │ │ │ ldr r1, [pc, #40] @ 347c54 │ │ │ │ ldr r0, [pc, #40] @ 347c58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00603794 │ │ │ │ + rsbeq r3, r0, r4, lsl #15 │ │ │ │ + subeq r8, lr, ip, lsl #28 │ │ │ │ subeq r8, lr, ip, lsl lr │ │ │ │ - subeq r8, lr, ip, lsr #28 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ - rsbeq r3, r0, r8, ror r7 │ │ │ │ - subeq r8, lr, r0, lsl #28 │ │ │ │ - subeq r8, lr, r0, asr #28 │ │ │ │ + rsbeq r3, r0, r8, ror #14 │ │ │ │ + strdeq r8, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq r8, lr, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 347c90 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r0, r9, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #752 @ 0x2f0 │ │ │ │ ldrh r3, [r5] │ │ │ │ @@ -367793,15 +367793,15 @@ │ │ │ │ ldr r3, [pc, #136] @ 347dc0 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 347dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #128] @ 347dc8 │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -367812,30 +367812,30 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ andeq r3, r0, r0, ror #31 │ │ │ │ - subeq r8, lr, ip, ror #26 │ │ │ │ - rsbeq r3, r0, r8, ror #12 │ │ │ │ - subeq r8, lr, r8, ror #25 │ │ │ │ + subeq r8, lr, ip, asr sp │ │ │ │ + rsbeq r3, r0, r8, asr r6 │ │ │ │ + ldrdeq r8, [lr], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ - rsbeq r3, r0, r4, lsr #12 │ │ │ │ - subeq r8, lr, r0, asr #26 │ │ │ │ - subeq r8, lr, ip, lsr #25 │ │ │ │ + rsbeq r3, r0, r4, lsl r6 │ │ │ │ + subeq r8, lr, r0, lsr sp │ │ │ │ + @ instruction: 0x004e8c9c │ │ │ │ sub r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ 347de8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a66e8 │ │ │ │ andeq r3, r0, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -367847,33 +367847,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #64] @ 347e70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [pc, #52] @ 347e74 │ │ │ │ ldr r1, [pc, #52] @ 347e78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5809e0 │ │ │ │ - @ instruction: 0x0060359c │ │ │ │ - subeq r0, ip, r4, lsr #26 │ │ │ │ - subseq ip, r3, ip, ror r7 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r3, r0, ip, lsl #11 │ │ │ │ + subeq r0, ip, r4, lsl sp │ │ │ │ + subseq ip, r3, ip, ror #14 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strheq r0, [r9], #-140 @ 0xffffff74 @ │ │ │ │ rsbeq r1, fp, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -367882,28 +367882,28 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 1e1b04 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 347f0c │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ ldrd r0, [r6, #-8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 347f0c │ │ │ │ ldrd r0, [r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 347f0c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -367941,22 +367941,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strheq r3, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subeq r8, lr, ip, lsl #23 │ │ │ │ - subeq r8, lr, ip, lsr #23 │ │ │ │ + subeq r8, lr, ip, ror fp │ │ │ │ + @ instruction: 0x004e8b9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5d56d4 │ │ │ │ + bl 5d56cc │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -367997,17 +367997,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 348084 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 348088 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r3, r0, r0, asr #6 │ │ │ │ + rsbeq r3, r0, r0, lsr r3 │ │ │ │ + strheq r8, [lr], #-148 @ 0xffffff6c │ │ │ │ subeq r8, lr, r4, asr #19 │ │ │ │ - ldrdeq r8, [lr], #-148 @ 0xffffff6c │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #168] @ 348150 │ │ │ │ @@ -368050,17 +368050,17 @@ │ │ │ │ streq r0, [r4, #1012] @ 0x3f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x004e8a9c │ │ │ │ - subeq r8, lr, ip, ror #20 │ │ │ │ - subeq r8, lr, r4, asr #20 │ │ │ │ + subeq r8, lr, ip, lsl #21 │ │ │ │ + subeq r8, lr, ip, asr sl │ │ │ │ + subeq r8, lr, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -368084,21 +368084,21 @@ │ │ │ │ lsr r1, r1, #15 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldr r2, [r0, #756] @ 0x2f4 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 542fc0 │ │ │ │ + bl 542fb8 │ │ │ │ ldr r3, [pc, #136] @ 34826c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 543010 │ │ │ │ + bl 543008 │ │ │ │ ldr r2, [pc, #116] @ 348270 │ │ │ │ ldr r3, [pc, #100] @ 348264 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -368123,17 +368123,17 @@ │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r3, ip, r8, ror r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, ip, r8, asr #4 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ rsbeq r3, ip, r0, lsl #4 │ │ │ │ - rsbeq r3, r0, ip, asr r1 │ │ │ │ - subeq r8, lr, r0, ror #15 │ │ │ │ - subeq r8, lr, r4, lsr #18 │ │ │ │ + rsbeq r3, r0, ip, asr #2 │ │ │ │ + ldrdeq r8, [lr], #-112 @ 0xffffff90 │ │ │ │ + subeq r8, lr, r4, lsl r9 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -368205,20 +368205,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3483d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3483d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subeq r8, lr, r0, ror r8 │ │ │ │ + subeq r8, lr, r0, ror #16 │ │ │ │ + subeq r8, lr, ip, ror #16 │ │ │ │ subeq r8, lr, ip, ror r8 │ │ │ │ - subeq r8, lr, ip, lsl #17 │ │ │ │ - rsbeq r3, r0, r0 │ │ │ │ - subeq r8, lr, r4, lsl #13 │ │ │ │ - subeq r8, lr, r4, ror #15 │ │ │ │ + strdeq r2, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + subeq r8, lr, r4, ror r6 │ │ │ │ + ldrdeq r8, [lr], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -368262,17 +368262,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 3484ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ subcs r4, r3, r7, asr #12 │ │ │ │ cmppl r5, r5, asr sp │ │ │ │ - rsbeq r2, r0, r4, lsr #30 │ │ │ │ - subeq lr, ip, r8, lsl #25 │ │ │ │ - subeq r8, lr, r4, lsl r7 │ │ │ │ + rsbeq r2, r0, r4, lsl pc │ │ │ │ + subeq lr, ip, r8, ror ip │ │ │ │ + subeq r8, lr, r4, lsl #14 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ bic r3, r1, #49152 @ 0xc000 │ │ │ │ lsl r6, r1, #16 │ │ │ │ @@ -368347,15 +368347,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f9214 │ │ │ │ + bl 7f920c │ │ │ │ mov r8, r0 │ │ │ │ b 348590 │ │ │ │ ldr r3, [pc, #208] @ 3486d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3485ac │ │ │ │ @@ -368372,52 +368372,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3486e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3485ac │ │ │ │ ldr r8, [pc, #88] @ 3486e8 │ │ │ │ mov r6, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 348598 │ │ │ │ ldr r0, [pc, #76] @ 3486ec │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3485ac │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, ip, r4, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r2, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - subseq r4, r9, r8, ror #23 │ │ │ │ + ldrsbeq r4, [r9], #-184 @ 0xffffff48 │ │ │ │ rsbeq r0, r9, r8, ror r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, ip, r8, asr #28 │ │ │ │ andeq r4, r0, r0, lsr #1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, lr, r8, asr r5 │ │ │ │ - subseq r4, r9, ip, lsl #21 │ │ │ │ - subeq r8, lr, ip, ror #10 │ │ │ │ + subeq r8, lr, r8, asr #10 │ │ │ │ + subseq r4, r9, ip, ror sl │ │ │ │ + subeq r8, lr, ip, asr r5 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r3, #2 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ lsl r1, r1, #16 │ │ │ │ @@ -368435,28 +368435,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #44] @ 34878c │ │ │ │ ldr r3, [pc, #44] @ 348790 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #3 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5809e0 │ │ │ │ - rsbeq r2, r0, ip, ror #24 │ │ │ │ - strdeq r0, [ip], #-52 @ 0xffffffcc │ │ │ │ - subseq fp, r3, r4, asr lr │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r2, r0, ip, asr ip │ │ │ │ + subeq r0, ip, r4, ror #7 │ │ │ │ + subseq fp, r3, r4, asr #28 │ │ │ │ rsbeq r0, fp, r0, asr lr │ │ │ │ andeq r2, r0, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3487f8 │ │ │ │ @@ -368465,28 +368465,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #44] @ 348804 │ │ │ │ ldr r3, [pc, #44] @ 348808 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5809e0 │ │ │ │ - strdeq r2, [r0], #-180 @ 0xffffff4c @ │ │ │ │ - subeq r0, ip, ip, ror r3 │ │ │ │ - ldrsbeq fp, [r3], #-220 @ 0xffffff24 │ │ │ │ + b 5809d8 │ │ │ │ + rsbeq r2, r0, r4, ror #23 │ │ │ │ + subeq r0, ip, ip, ror #6 │ │ │ │ + subseq fp, r3, ip, asr #27 │ │ │ │ ldrdeq r0, [fp], #-216 @ 0xffffff28 @ │ │ │ │ andeq r2, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 348858 │ │ │ │ @@ -368495,22 +368495,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3484b0 │ │ │ │ - rsbeq r2, r0, ip, ror fp │ │ │ │ - strdeq r2, [ip], #-64 @ 0xffffffc0 │ │ │ │ - subeq r1, sp, r0, asr #12 │ │ │ │ + rsbeq r2, r0, ip, ror #22 │ │ │ │ + subeq r2, ip, r0, ror #9 │ │ │ │ + subeq r1, sp, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r2, [pc, #1628] @ 348ed8 │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -368545,28 +368545,28 @@ │ │ │ │ strd r0, [r3] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r8, [r6, #808] @ 0x328 │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r5, sp, #152 @ 0x98 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 348d90 │ │ │ │ ldr ip, [sp, #144] @ 0x90 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ eor r3, ip, ip, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -368709,28 +368709,28 @@ │ │ │ │ ldr r2, [r9, #8] │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r7, r2, r7 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r3, [sp, #132] @ 0x84 │ │ │ │ str r8, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r7, [r6, #776] @ 0x308 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 348eb0 │ │ │ │ ldr r1, [r9, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 348c00 │ │ │ │ ldr r0, [r9, #12] │ │ │ │ @@ -368757,27 +368757,27 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [r6, #808] @ 0x328 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #132] @ 0x84 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [pc, #592] @ 348ee8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 348e28 │ │ │ │ ldr r2, [pc, #572] @ 348eec │ │ │ │ @@ -368808,29 +368808,29 @@ │ │ │ │ ldr r2, [r6, #808] @ 0x328 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r8, [sp, #132] @ 0x84 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r7, [r6, #776] @ 0x308 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #136] @ 0x88 │ │ │ │ orrne r3, r3, r8 │ │ │ │ strne r3, [sp, #136] @ 0x88 │ │ │ │ b 348a50 │ │ │ │ lsr r1, r1, #16 │ │ │ │ @@ -368848,28 +368848,28 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r6, #808] @ 0x328 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #16777216 @ 0x1000000 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ b 348ca8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ ldr r4, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b 3489fc │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -368894,47 +368894,47 @@ │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 348efc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 348ca8 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ b 348a74 │ │ │ │ ldr r0, [pc, #64] @ 348f00 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 348ca8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, ip, r0, lsl #23 │ │ │ │ rsbeq r2, ip, r0, ror #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, ip, ip, asr #14 │ │ │ │ andeq r3, r0, ip, lsl pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004e7d94 │ │ │ │ - subeq r7, lr, r0, lsr #27 │ │ │ │ + subeq r7, lr, r4, lsl #27 │ │ │ │ + @ instruction: 0x004e7d90 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr lr, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ beq 348f4c │ │ │ │ orr r2, r2, r3 │ │ │ │ @@ -369084,31 +369084,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 34920c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3490e0 │ │ │ │ ldr r0, [pc, #100] @ 349210 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3490e0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 349214 │ │ │ │ ldr r1, [pc, #72] @ 349218 │ │ │ │ ldr r0, [pc, #72] @ 34921c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 349220 │ │ │ │ @@ -369121,19 +369121,19 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, ip, r0, lsl #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, ip, r4, lsl r3 │ │ │ │ andeq r3, r0, ip, lsl pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, lr, r0, lsr #21 │ │ │ │ - subeq r7, lr, ip, lsr #21 │ │ │ │ - ldrdeq r2, [r0], #-20 @ 0xffffffec @ │ │ │ │ - subeq r7, lr, r8, asr r8 │ │ │ │ - subeq r7, lr, r0, lsr #21 │ │ │ │ + @ instruction: 0x004e7a90 │ │ │ │ + @ instruction: 0x004e7a9c │ │ │ │ + rsbeq r2, r0, r4, asr #3 │ │ │ │ + subeq r7, lr, r8, asr #16 │ │ │ │ + @ instruction: 0x004e7a90 │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ │ │ │ │ 00349224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -369193,15 +369193,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [pc, #208] @ 3493ec │ │ │ │ add r9, pc, r9 │ │ │ │ b 349294 │ │ │ │ mov r0, r1 │ │ │ │ - bl 7f9214 │ │ │ │ + bl 7f920c │ │ │ │ mov r9, r0 │ │ │ │ b 34928c │ │ │ │ ldr r3, [pc, #184] @ 3493f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3492a8 │ │ │ │ @@ -369218,45 +369218,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3493fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3492a8 │ │ │ │ ldr r0, [pc, #68] @ 349400 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3492a8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strheq r2, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, ip, r4, lsr #3 │ │ │ │ rsbeq pc, r8, ip, ror r4 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, ip, r4, lsr #2 │ │ │ │ - subseq r3, r9, r4, lsl #28 │ │ │ │ + ldrsheq r3, [r9], #-212 @ 0xffffff2c │ │ │ │ andeq r1, r0, ip, lsl #29 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r7, [lr], #-136 @ 0xffffff78 │ │ │ │ - subeq r7, lr, r0, lsr #18 │ │ │ │ + subeq r7, lr, r8, ror #17 │ │ │ │ + subeq r7, lr, r0, lsl r9 │ │ │ │ │ │ │ │ 00349404 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -369309,15 +369309,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 349224 │ │ │ │ ldr r9, [pc, #208] @ 3495b4 │ │ │ │ add r9, pc, r9 │ │ │ │ b 34947c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f9214 │ │ │ │ + bl 7f920c │ │ │ │ mov r9, r0 │ │ │ │ b 349474 │ │ │ │ ldr r3, [pc, #184] @ 3495b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 349490 │ │ │ │ @@ -369334,45 +369334,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3495c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 349490 │ │ │ │ ldr r0, [pc, #68] @ 3495c8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 349490 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [ip], #-244 @ 0xffffff0c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, ip, ip, lsr #31 │ │ │ │ @ instruction: 0x0068f294 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, ip, r8, asr pc │ │ │ │ - subseq r3, r9, ip, lsr ip │ │ │ │ + subseq r3, r9, ip, lsr #24 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004e779c │ │ │ │ - subeq r7, lr, r4, asr #15 │ │ │ │ + subeq r7, lr, ip, lsl #15 │ │ │ │ + strheq r7, [lr], #-116 @ 0xffffff8c │ │ │ │ │ │ │ │ 003495cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -369445,15 +369445,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 349224 │ │ │ │ ldr r9, [pc, #208] @ 3497c4 │ │ │ │ add r9, pc, r9 │ │ │ │ b 349698 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f9214 │ │ │ │ + bl 7f920c │ │ │ │ mov r9, r0 │ │ │ │ b 349690 │ │ │ │ ldr r3, [pc, #184] @ 3497c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3496ac │ │ │ │ @@ -369470,45 +369470,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3497d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3496ac │ │ │ │ ldr r0, [pc, #68] @ 3497d8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3496ac │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, ip, r4, asr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006c1d94 │ │ │ │ rsbeq pc, r8, r8, ror r0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, ip, r8, asr #26 │ │ │ │ - subseq r3, r9, ip, lsr #20 │ │ │ │ + subseq r3, r9, ip, lsl sl │ │ │ │ andeq r4, r0, r8, asr r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r7, [lr], #-88 @ 0xffffffa8 │ │ │ │ - subeq r7, lr, ip, lsl r6 │ │ │ │ + subeq r7, lr, r8, ror #11 │ │ │ │ + subeq r7, lr, ip, lsl #12 │ │ │ │ │ │ │ │ 003497dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369547,17 +369547,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 349894 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 349898 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r0, r0, lsr fp │ │ │ │ + rsbeq r1, r0, r0, lsr #22 │ │ │ │ + subeq r7, lr, r4, lsr #3 │ │ │ │ strheq r7, [lr], #-20 @ 0xffffffec │ │ │ │ - subeq r7, lr, r4, asr #3 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 0034989c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -369609,15 +369609,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 349224 │ │ │ │ ldr r9, [pc, #208] @ 349a44 │ │ │ │ add r9, pc, r9 │ │ │ │ b 349918 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f9214 │ │ │ │ + bl 7f920c │ │ │ │ mov r9, r0 │ │ │ │ b 349910 │ │ │ │ ldr r3, [pc, #184] @ 349a48 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34992c │ │ │ │ @@ -369634,45 +369634,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 349a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 34992c │ │ │ │ ldr r0, [pc, #68] @ 349a58 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 34992c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, ip, r4, asr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, ip, r4, lsl fp │ │ │ │ strdeq lr, [r8], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, ip, r8, asr #21 │ │ │ │ - subseq r3, r9, ip, lsr #15 │ │ │ │ + @ instruction: 0x0059379c │ │ │ │ andeq r1, r0, r4, lsl #24 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, lr, r0, ror #7 │ │ │ │ - subeq r7, lr, r4, lsl #8 │ │ │ │ + ldrdeq r7, [lr], #-48 @ 0xffffffd0 │ │ │ │ + strdeq r7, [lr], #-52 @ 0xffffffcc │ │ │ │ │ │ │ │ 00349a5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369711,17 +369711,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 349b14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 349b18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - strheq r1, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r1, r0, r0, lsr #17 │ │ │ │ + subeq r6, lr, r4, lsr #30 │ │ │ │ subeq r6, lr, r4, lsr pc │ │ │ │ - subeq r6, lr, r4, asr #30 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00349b1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -369775,15 +369775,15 @@ │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 349224 │ │ │ │ ldr sl, [pc, #216] @ 349cd4 │ │ │ │ add sl, pc, sl │ │ │ │ b 349ba0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f9214 │ │ │ │ + bl 7f920c │ │ │ │ mov sl, r0 │ │ │ │ b 349b98 │ │ │ │ ldr r3, [pc, #192] @ 349cd8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 349bb4 │ │ │ │ @@ -369800,47 +369800,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 349ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 349bb4 │ │ │ │ ldr r0, [pc, #72] @ 349ce8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 349bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, ip, r0, asr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006c1890 │ │ │ │ rsbeq lr, r8, r0, ror fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, ip, r0, asr #16 │ │ │ │ - subseq r3, r9, r4, lsr #10 │ │ │ │ + subseq r3, r9, r4, lsl r5 │ │ │ │ andeq r1, r0, ip, ror r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r7, [lr], #-28 @ 0xffffffe4 │ │ │ │ - subeq r7, lr, r0, ror #3 │ │ │ │ + subeq r7, lr, ip, lsr #3 │ │ │ │ + ldrdeq r7, [lr], #-16 │ │ │ │ │ │ │ │ 00349cec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369881,17 +369881,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 349dac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 349db0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r0, r8, lsl r6 │ │ │ │ + rsbeq r1, r0, r8, lsl #12 │ │ │ │ + subeq r6, lr, ip, lsl #25 │ │ │ │ @ instruction: 0x004e6c9c │ │ │ │ - subeq r6, lr, ip, lsr #25 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00349db4 : │ │ │ │ ldr r3, [r0, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ bne 349ddc │ │ │ │ str r1, [r0, #792] @ 0x318 │ │ │ │ @@ -369910,17 +369910,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 349e18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 349e1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r0, ip, lsr #11 │ │ │ │ - subeq r6, lr, r0, lsr ip │ │ │ │ - strheq r7, [lr], #-0 │ │ │ │ + @ instruction: 0x0060159c │ │ │ │ + subeq r6, lr, r0, lsr #24 │ │ │ │ + subeq r7, lr, r0, lsr #1 │ │ │ │ andeq r0, r0, r6, lsr r3 │ │ │ │ │ │ │ │ 00349e20 : │ │ │ │ ldr r3, [r0, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 349e4c │ │ │ │ mov r3, #0 │ │ │ │ @@ -369940,17 +369940,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 349e88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r0, ip, lsr r5 │ │ │ │ - subeq r6, lr, r4, asr #23 │ │ │ │ - subeq r7, lr, r4, rrx │ │ │ │ + rsbeq r1, r0, ip, lsr #10 │ │ │ │ + strheq r6, [lr], #-180 @ 0xffffff4c │ │ │ │ + subeq r7, lr, r4, asr r0 │ │ │ │ │ │ │ │ 00349e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -369971,26 +369971,26 @@ │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrb r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 582854 │ │ │ │ - bl 589338 │ │ │ │ + bl 58284c │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #1264] @ 34a3f4 │ │ │ │ ldr r2, [pc, #1264] @ 34a3f8 │ │ │ │ ldr r1, [pc, #1264] @ 34a3fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r8, [r4, #768] @ 0x300 │ │ │ │ cmp r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 34a290 │ │ │ │ mov ip, r8 │ │ │ │ add r6, r4, #752 @ 0x2f0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -370088,15 +370088,15 @@ │ │ │ │ add r0, ip, r0 │ │ │ │ bl 1e2e30 │ │ │ │ ldr r0, [r4, #768] @ 0x300 │ │ │ │ add fp, fp, #12 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ add r0, r0, fp │ │ │ │ - bl 7bb688 │ │ │ │ + bl 7bb680 │ │ │ │ cmp sl, #0 │ │ │ │ add r6, sl, #1 │ │ │ │ movge sl, #0 │ │ │ │ blt 34a110 │ │ │ │ cmp r5, sl │ │ │ │ beq 34a104 │ │ │ │ ldr r1, [r4, #768] @ 0x300 │ │ │ │ @@ -370185,15 +370185,15 @@ │ │ │ │ beq 34a368 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #22 │ │ │ │ bne 34a218 │ │ │ │ ldr r0, [pc, #452] @ 34a40c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ ldr r8, [r4, #768] @ 0x300 │ │ │ │ mov r9, #200 @ 0xc8 │ │ │ │ cmp sl, #0 │ │ │ │ ble 34a374 │ │ │ │ ldr r2, [r4, #764] @ 0x2fc │ │ │ │ mov r5, sl │ │ │ │ add r2, r2, sl, lsl #2 │ │ │ │ @@ -370244,24 +370244,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 34a41c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r4, #768] @ 0x300 │ │ │ │ b 34a1a8 │ │ │ │ add r3, r9, r6, lsl #3 │ │ │ │ ldr r9, [r3, #340] @ 0x154 │ │ │ │ b 34a258 │ │ │ │ mov ip, r8 │ │ │ │ mov r5, sl │ │ │ │ @@ -370269,21 +370269,21 @@ │ │ │ │ b 34a078 │ │ │ │ ldr r0, [pc, #148] @ 34a420 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r4, #768] @ 0x300 │ │ │ │ b 34a1a8 │ │ │ │ ldr r0, [pc, #116] @ 34a424 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 34a428 │ │ │ │ ldr r1, [pc, #92] @ 34a42c │ │ │ │ ldr r0, [pc, #92] @ 34a430 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -370291,30 +370291,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #272 @ 0x110 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r1, ip, ip, asr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, ip, r0, lsr #10 │ │ │ │ - @ instruction: 0x0060149c │ │ │ │ - subeq lr, fp, ip, lsl #24 │ │ │ │ - subeq pc, fp, r8, asr r1 @ │ │ │ │ + rsbeq r1, r0, ip, lsl #9 │ │ │ │ + strdeq lr, [fp], #-188 @ 0xffffff44 │ │ │ │ + subeq pc, fp, r8, asr #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, ip, r8, lsr r2 │ │ │ │ strdeq lr, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - subeq r6, lr, ip, asr #25 │ │ │ │ + strheq r6, [lr], #-204 @ 0xffffff34 │ │ │ │ andeq r1, r0, r0, lsl #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r6, lr, r8, lsl #24 │ │ │ │ - subeq r6, lr, r8, lsl #24 │ │ │ │ - @ instruction: 0x004e6b90 │ │ │ │ - ldrdeq r0, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - subeq r6, lr, r8, asr r6 │ │ │ │ - subeq r6, lr, r8, lsl fp │ │ │ │ + strdeq r6, [lr], #-184 @ 0xffffff48 │ │ │ │ + strdeq r6, [lr], #-184 @ 0xffffff48 │ │ │ │ + subeq r6, lr, r0, lsl #23 │ │ │ │ + rsbeq r0, r0, r4, asr #31 │ │ │ │ + subeq r6, lr, r8, asr #12 │ │ │ │ + subeq r6, lr, r8, lsl #22 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1164] @ 34a8dc │ │ │ │ ldr sl, [pc, #1164] @ 34a8e0 │ │ │ │ @@ -370332,38 +370332,38 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r8, [pc, #1100] @ 34a8f0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ ldr r2, [pc, #1088] @ 34a8f4 │ │ │ │ ldr r1, [pc, #1088] @ 34a8f8 │ │ │ │ add ip, sl, #300 @ 0x12c │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1052] @ 34a8fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58d434 │ │ │ │ + bl 58d42c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 34a810 │ │ │ │ ldr r2, [pc, #1016] @ 34a900 │ │ │ │ mov r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -370547,30 +370547,30 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ bl 349e8c │ │ │ │ b 34a6c0 │ │ │ │ ldr r0, [pc, #320] @ 34a930 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [r5] │ │ │ │ b 34a6cc │ │ │ │ ldr r1, [pc, #284] @ 34a934 │ │ │ │ ldr r2, [pc, #284] @ 34a938 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r1, [pc, #276] @ 34a93c │ │ │ │ add r3, sl, #308 @ 0x134 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #260] @ 34a940 │ │ │ │ ldr r3, [pc, #164] @ 34a8e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370583,66 +370583,66 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #196] @ 34a944 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ b 34a808 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #176] @ 34a948 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 1e1954 │ │ │ │ b 34a800 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 34a94c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r0, [pc, #128] @ 34a950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ rsbeq r0, ip, r8, lsr #31 │ │ │ │ - rsbeq r0, r0, r0, asr #30 │ │ │ │ + rsbeq r0, r0, r0, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r0, [ip], #-132 @ 0xffffff7c │ │ │ │ - subeq pc, ip, ip, lsl #20 │ │ │ │ + subeq r0, ip, r4, lsr #17 │ │ │ │ + strdeq pc, [ip], #-156 @ 0xffffff64 │ │ │ │ rsbeq r0, ip, ip, asr pc │ │ │ │ - subeq lr, fp, r0, ror #12 │ │ │ │ - subeq lr, fp, ip, lsr #23 │ │ │ │ - subseq r4, r4, r0, ror r5 │ │ │ │ - subseq r5, r4, ip, lsl #15 │ │ │ │ + subeq lr, fp, r0, asr r6 │ │ │ │ + @ instruction: 0x004beb9c │ │ │ │ + subseq r4, r4, r0, ror #10 │ │ │ │ + subseq r5, r4, ip, ror r7 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r2, r0, r8, asr #10 │ │ │ │ - subeq r6, lr, r0, ror #20 │ │ │ │ + subeq r6, lr, r0, asr sl │ │ │ │ strdeq sp, [r0], -pc @ │ │ │ │ andeq r4, r0, r2, asr #26 │ │ │ │ andeq r3, r0, ip, lsr #7 │ │ │ │ - subeq r6, lr, r0, lsr #20 │ │ │ │ - strdeq r6, [lr], #-156 @ 0xffffff64 │ │ │ │ + subeq r6, lr, r0, lsl sl │ │ │ │ + subeq r6, lr, ip, ror #19 │ │ │ │ @ instruction: 0xffffd670 │ │ │ │ @ instruction: 0x006c0c90 │ │ │ │ - subeq r6, lr, ip, ror #17 │ │ │ │ - subeq r6, lr, r8, lsl #17 │ │ │ │ - subeq r6, lr, r8, lsr #15 │ │ │ │ + ldrdeq r6, [lr], #-140 @ 0xffffff74 │ │ │ │ + subeq r6, lr, r8, ror r8 │ │ │ │ + @ instruction: 0x004e6798 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - subeq r6, lr, r4, lsl #4 │ │ │ │ + strdeq r6, [lr], #-20 @ 0xffffffec │ │ │ │ rsbeq r0, ip, r0, asr #23 │ │ │ │ - strheq r6, [lr], #-120 @ 0xffffff88 │ │ │ │ - strheq r6, [lr], #-120 @ 0xffffff88 │ │ │ │ - subeq r6, lr, r4, lsr #16 │ │ │ │ - subeq r6, lr, r8, lsl r7 │ │ │ │ + subeq r6, lr, r8, lsr #15 │ │ │ │ + subeq r6, lr, r8, lsr #15 │ │ │ │ + subeq r6, lr, r4, lsl r8 │ │ │ │ + subeq r6, lr, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #780] @ 34ac78 │ │ │ │ ldr ip, [pc, #780] @ 34ac7c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -370669,43 +370669,43 @@ │ │ │ │ add r3, r8, #332 @ 0x14c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #684] @ 34ac94 │ │ │ │ ldr r1, [pc, #684] @ 34ac98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr sl, [pc, #672] @ 34ac9c │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #344 @ 0x158 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r5 │ │ │ │ bl 347c94 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34aa94 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #584] @ 34aca0 │ │ │ │ ldr r3, [pc, #544] @ 34ac7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370720,29 +370720,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr sl, [pc, #496] @ 34aca4 │ │ │ │ ldr r2, [pc, #496] @ 34aca8 │ │ │ │ add fp, r4, #1016 @ 0x3f8 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r2, sl, #560 @ 0x230 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 2a76e4 │ │ │ │ ldr r8, [r4, #1352] @ 0x548 │ │ │ │ cmp r8, #1 │ │ │ │ addls r9, sl, #512 @ 0x200 │ │ │ │ bls 34ab30 │ │ │ │ @@ -370767,102 +370767,102 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #15 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r8, [sp, #20] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #328] @ 34acb8 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r9, #24] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ add r9, r4, #1184 @ 0x4a0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a76e4 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 34abd8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 34a438 │ │ │ │ b 34aa44 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r8, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #156] @ 34acbc │ │ │ │ ldr r1, [pc, #156] @ 34acc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r2, #608 @ 0x260 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r9, #816 @ 0x330 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r1, r0, #816 @ 0x330 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a76e4 │ │ │ │ b 34abc8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006c0a90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, ip, ip, ror #20 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - strdeq r0, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - subeq r0, ip, r8, ror #6 │ │ │ │ - subeq lr, ip, r4, asr #31 │ │ │ │ - subeq ip, ip, r0, lsl fp │ │ │ │ - subeq ip, ip, r4, lsr #22 │ │ │ │ - subeq pc, ip, r0, lsl #9 │ │ │ │ + rsbeq r0, r0, r0, ror #19 │ │ │ │ + subeq r0, ip, r8, asr r3 │ │ │ │ + strheq lr, [ip], #-244 @ 0xffffff0c │ │ │ │ + subeq ip, ip, r0, lsl #22 │ │ │ │ + subeq ip, ip, r4, lsl fp │ │ │ │ + subeq pc, ip, r0, ror r4 @ │ │ │ │ rsbeq r0, ip, r4, lsr #19 │ │ │ │ rsbeq sp, r8, r4, asr #24 │ │ │ │ - subeq r6, lr, r8, ror r6 │ │ │ │ - rsbeq r0, r0, r8, ror #16 │ │ │ │ - subeq r0, ip, r0, ror #3 │ │ │ │ - subeq pc, ip, r0, lsr r3 @ │ │ │ │ - ldrdeq r6, [lr], #-80 @ 0xffffffb0 │ │ │ │ + subeq r6, lr, r8, ror #12 │ │ │ │ + rsbeq r0, r0, r8, asr r8 │ │ │ │ + ldrdeq r0, [ip], #-16 │ │ │ │ + subeq pc, ip, r0, lsr #6 │ │ │ │ + subeq r6, lr, r0, asr #11 │ │ │ │ ldrdeq sp, [r8], #-172 @ 0xffffff54 @ │ │ │ │ - subeq r6, lr, r8, lsr #10 │ │ │ │ + subeq r6, lr, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #496] @ 34aecc │ │ │ │ ldr ip, [pc, #496] @ 34aed0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -370889,32 +370889,32 @@ │ │ │ │ add r3, r5, #360 @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ addeq r4, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r9, [pc, #400] @ 34aee8 │ │ │ │ add r5, r5, #168 @ 0xa8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r4 │ │ │ │ bl 347c94 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34add8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #336] @ 34aeec │ │ │ │ ldr r3, [pc, #304] @ 34aed0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370929,82 +370929,82 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #248] @ 34aef0 │ │ │ │ mov sl, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #232] @ 34aef4 │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ add r2, r1, #656 @ 0x290 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r6, #1016 @ 0x3f8 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 34ae60 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 34a438 │ │ │ │ b 34ad88 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #15 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #15 │ │ │ │ str r5, [sp] │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #84] @ 34aef8 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r2, #608 @ 0x260 │ │ │ │ mov r3, r0 │ │ │ │ add r0, fp, #816 @ 0x330 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ b 34ae50 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, ip, r0, lsr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [ip], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq r0, r0, r0, lsl #13 │ │ │ │ - strdeq pc, [fp], #-248 @ 0xffffff08 │ │ │ │ - subeq lr, ip, ip, ror #24 │ │ │ │ - subeq pc, ip, r0, lsr #2 │ │ │ │ + rsbeq r0, r0, r0, ror r6 │ │ │ │ + subeq pc, fp, r8, ror #31 │ │ │ │ + subeq lr, ip, ip, asr ip │ │ │ │ + subeq pc, ip, r0, lsl r1 @ │ │ │ │ rsbeq r0, ip, r0, ror #12 │ │ │ │ rsbeq sp, r8, r4, lsl #18 │ │ │ │ - subeq r6, lr, ip, asr #6 │ │ │ │ - subeq r6, lr, r8, lsr #5 │ │ │ │ + subeq r6, lr, ip, lsr r3 │ │ │ │ + @ instruction: 0x004e6298 │ │ │ │ │ │ │ │ 0034aefc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, #1 │ │ │ │ @@ -371121,47 +371121,47 @@ │ │ │ │ ldr r0, [pc, #44] @ 34b0f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 34b0f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #372 @ 0x174 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r0, r4, lsl #6 │ │ │ │ - subeq r5, lr, r8, lsl #19 │ │ │ │ - subeq r5, lr, r8, ror #21 │ │ │ │ + strdeq r0, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + subeq r5, lr, r8, ror r9 │ │ │ │ + ldrdeq r5, [lr], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, pc, ror #7 │ │ │ │ - rsbeq r0, r0, r0, ror #5 │ │ │ │ - subeq r5, lr, r4, ror #18 │ │ │ │ - @ instruction: 0x004e6090 │ │ │ │ + ldrdeq r0, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + subeq r5, lr, r4, asr r9 │ │ │ │ + subeq r6, lr, r0, lsl #1 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #252] @ 34b210 │ │ │ │ ldr r3, [pc, #252] @ 34b214 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582854 │ │ │ │ - bl 589338 │ │ │ │ + bl 58284c │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #216] @ 34b218 │ │ │ │ ldr r2, [pc, #216] @ 34b21c │ │ │ │ ldr r1, [pc, #216] @ 34b220 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #252 @ 0xfc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ add r6, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43aa74 │ │ │ │ ldr r1, [pc, #164] @ 34b224 │ │ │ │ @@ -371200,20 +371200,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 34af50 │ │ │ │ bl 1e1348 │ │ │ │ b 34b1a0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, ip, r8, ror #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, r0, r0, ror #4 │ │ │ │ - ldrdeq sp, [fp], #-144 @ 0xffffff70 │ │ │ │ - subeq sp, fp, ip, lsl pc │ │ │ │ - subeq r6, lr, r0 │ │ │ │ + rsbeq r0, r0, r0, asr r2 │ │ │ │ + subeq sp, fp, r0, asr #19 │ │ │ │ + subeq sp, fp, ip, lsl #30 │ │ │ │ + strdeq r5, [lr], #-240 @ 0xffffff10 │ │ │ │ rsbeq r0, ip, r4, asr r2 │ │ │ │ - @ instruction: 0x004e5f98 │ │ │ │ + subeq r5, lr, r8, lsl #31 │ │ │ │ │ │ │ │ 0034b230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #468] @ 34b41c │ │ │ │ @@ -371236,34 +371236,34 @@ │ │ │ │ ldr r3, [r3, ip] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r2 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r7 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 58d01c │ │ │ │ + bl 58d014 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 34b3b0 │ │ │ │ ldr r9, [pc, #376] @ 34b42c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 34b3e4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #348] @ 34b430 │ │ │ │ ldr r2, [pc, #348] @ 34b434 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #20 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ clz r1, r0 │ │ │ │ lsr r1, r1, #5 │ │ │ │ @@ -371271,15 +371271,15 @@ │ │ │ │ moveq r4, r1 │ │ │ │ orrne r4, r1, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 34b374 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #256] @ 34b438 │ │ │ │ ldr r3, [pc, #228] @ 34b420 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -371315,114 +371315,114 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ mov r2, #1040 @ 0x410 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 34b320 │ │ │ │ ldr r3, [pc, #92] @ 34b448 │ │ │ │ ldr ip, [pc, #92] @ 34b44c │ │ │ │ ldr r1, [pc, #92] @ 34b450 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 34b454 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r7, r9} │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 34b320 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strheq r0, [ip], #-20 @ 0xffffffec @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, ip, r8, lsl #3 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - @ instruction: 0x004bfa90 │ │ │ │ - ldrdeq r0, [r0], #-0 @ │ │ │ │ - subeq pc, fp, r8, asr #20 │ │ │ │ + subeq pc, fp, r0, lsl #21 │ │ │ │ + rsbeq r0, r0, r0, asr #1 │ │ │ │ + subeq pc, fp, r8, lsr sl @ │ │ │ │ rsbeq r0, ip, r4, asr #1 │ │ │ │ - subseq pc, pc, r4, ror #31 │ │ │ │ - subeq r5, lr, r0, ror #27 │ │ │ │ - subeq r5, lr, ip, ror #12 │ │ │ │ - ldrheq pc, [pc], #-240 @ │ │ │ │ - subeq r5, lr, r8, asr #27 │ │ │ │ - subeq r5, lr, ip, lsr #12 │ │ │ │ + ldrsbeq pc, [pc], #-244 @ │ │ │ │ + ldrdeq r5, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq r5, lr, ip, asr r6 │ │ │ │ + subseq pc, pc, r0, lsr #31 │ │ │ │ + strheq r5, [lr], #-216 @ 0xffffff28 │ │ │ │ + subeq r5, lr, ip, lsl r6 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ │ │ │ │ 0034b458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov fp, r0 │ │ │ │ - bl 54e5a0 │ │ │ │ + bl 54e598 │ │ │ │ cmp r8, #0 │ │ │ │ cmpne r9, #0 │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ ldr r6, [pc, #352] @ 34b5f4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #344] @ 34b5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 34b594 │ │ │ │ ldr sl, [pc, #324] @ 34b5fc │ │ │ │ ldr r4, [pc, #324] @ 34b600 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ mov r1, sl │ │ │ │ mov r2, r5 │ │ │ │ - bl 58c984 │ │ │ │ + bl 58c97c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #300] @ 34b604 │ │ │ │ ldr r1, [pc, #300] @ 34b608 │ │ │ │ add r3, r4, #344 @ 0x158 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #272] @ 34b60c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r6, [pc, #268] @ 34b610 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2a7b9c │ │ │ │ ldr r1, [pc, #256] @ 34b614 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #1016 @ 0x3f8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34b5a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ @@ -371430,45 +371430,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #124] @ 34b618 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5801e4 │ │ │ │ + bl 5801dc │ │ │ │ b 34b4b0 │ │ │ │ str r9, [r0, #808] @ 0x328 │ │ │ │ add ip, r0, #800 @ 0x320 │ │ │ │ add r1, r4, #816 @ 0x330 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ rsbeq pc, fp, ip, ror #30 │ │ │ │ - subeq lr, ip, r4, lsl #10 │ │ │ │ - subeq lr, ip, r0, asr #19 │ │ │ │ - ldrsbeq pc, [pc], #-232 @ │ │ │ │ - subeq ip, ip, ip, lsl r0 │ │ │ │ - subeq ip, ip, r0, lsr r0 │ │ │ │ + strdeq lr, [ip], #-68 @ 0xffffffbc │ │ │ │ + strheq lr, [ip], #-144 @ 0xffffff70 │ │ │ │ + subseq pc, pc, r8, asr #29 │ │ │ │ + subeq ip, ip, ip │ │ │ │ + subeq ip, ip, r0, lsr #32 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - subeq pc, fp, r0, lsl r8 @ │ │ │ │ - subeq lr, ip, r8, lsl #9 │ │ │ │ - strdeq lr, [ip], #-56 @ 0xffffffc8 │ │ │ │ + subeq pc, fp, r0, lsl #16 │ │ │ │ + subeq lr, ip, r8, ror r4 │ │ │ │ + subeq lr, ip, r8, ror #7 │ │ │ │ │ │ │ │ 0034b61c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -371482,41 +371482,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r1, [pc, #344] @ 34b7cc │ │ │ │ ldr sl, [pc, #344] @ 34b7d0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 5802bc │ │ │ │ + bl 5802b4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 34b764 │ │ │ │ ldr r9, [pc, #316] @ 34b7d4 │ │ │ │ ldr r4, [pc, #316] @ 34b7d8 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 582854 │ │ │ │ + bl 58284c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 58c984 │ │ │ │ + bl 58c97c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #292] @ 34b7dc │ │ │ │ ldr r1, [pc, #292] @ 34b7e0 │ │ │ │ add r3, r4, #344 @ 0x158 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #264] @ 34b7e4 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ bl 2a7b9c │ │ │ │ @@ -371532,15 +371532,15 @@ │ │ │ │ bl 2a741c │ │ │ │ ldr r2, [pc, #200] @ 34b7e8 │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34b77c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ @@ -371549,15 +371549,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #128] @ 34b7ec │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5801e4 │ │ │ │ + bl 5801dc │ │ │ │ b 34b690 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add ip, r0, #800 @ 0x320 │ │ │ │ str r3, [r0, #808] @ 0x328 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ @@ -371570,24 +371570,24 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq lr, ip, r4, lsr r3 │ │ │ │ - subeq r5, lr, r8, ror #22 │ │ │ │ + subeq lr, ip, r4, lsr #6 │ │ │ │ + subeq r5, lr, r8, asr fp │ │ │ │ rsbeq pc, fp, r0, lsl #27 │ │ │ │ - subeq lr, ip, r0, ror #15 │ │ │ │ - ldrsheq pc, [pc], #-200 @ │ │ │ │ - subeq fp, ip, ip, lsr lr │ │ │ │ - subeq fp, ip, r0, asr lr │ │ │ │ + ldrdeq lr, [ip], #-112 @ 0xffffff90 │ │ │ │ + subseq pc, pc, r8, ror #25 │ │ │ │ + subeq fp, ip, ip, lsr #28 │ │ │ │ + subeq fp, ip, r0, asr #28 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - subeq pc, fp, r0, lsl #12 │ │ │ │ - subeq lr, ip, r8, lsr #4 │ │ │ │ + strdeq pc, [fp], #-80 @ 0xffffffb0 │ │ │ │ + subeq lr, ip, r8, lsl r2 │ │ │ │ │ │ │ │ 0034b7f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #0 │ │ │ │ @@ -371615,35 +371615,35 @@ │ │ │ │ ldr r4, [pc, #88] @ 34b8b0 │ │ │ │ ldr r0, [pc, #88] @ 34b8b4 │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58d434 │ │ │ │ + bl 58d42c │ │ │ │ ldr ip, [pc, #64] @ 34b8b8 │ │ │ │ ldr r2, [pc, #64] @ 34b8bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq lr, ip, r0, lsr #12 │ │ │ │ - subseq r3, r4, r4, ror #3 │ │ │ │ - subseq pc, pc, ip, lsr #22 │ │ │ │ - subeq pc, fp, r4, lsr #9 │ │ │ │ + subeq lr, ip, r0, lsl r6 │ │ │ │ + ldrsbeq r3, [r4], #-20 @ 0xffffffec │ │ │ │ + subseq pc, pc, ip, lsl fp @ │ │ │ │ + @ instruction: 0x004bf494 │ │ │ │ │ │ │ │ 0034b8c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -371711,21 +371711,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ bne 34b948 │ │ │ │ b 34b918 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #28] @ 34b9fc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ rsbeq pc, fp, ip, lsl fp @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, fp, r8, lsl #21 │ │ │ │ - subeq r5, lr, ip, lsl #16 │ │ │ │ + strdeq r5, [lr], #-124 @ 0xffffff84 │ │ │ │ ldr r0, [pc, #16] @ 34ba18 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ teqeq r2, r8 @ │ │ │ │ @@ -371749,22 +371749,22 @@ │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ mov r1, #1 │ │ │ │ bl 1e0d9c │ │ │ │ mov r0, #0 │ │ │ │ bl 1e33d0 │ │ │ │ rsbeq pc, fp, r8, asr #19 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subeq r5, lr, r4, lsr sl │ │ │ │ - subeq r5, lr, r0, ror #20 │ │ │ │ + subeq r5, lr, r4, lsr #20 │ │ │ │ + subeq r5, lr, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5d50a4 │ │ │ │ + bl 5d509c │ │ │ │ mov r3, r0 │ │ │ │ strh r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -371902,15 +371902,15 @@ │ │ │ │ cmp r1, r7 │ │ │ │ asr r0, r0, #16 │ │ │ │ andne r2, r0, #255 @ 0xff │ │ │ │ bne 34bb60 │ │ │ │ lsl r0, r0, #16 │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ lsr r0, r0, #16 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ cmp r8, #2 │ │ │ │ lsl r3, r1, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ beq 34bd64 │ │ │ │ and r1, r3, #255 @ 0xff │ │ │ │ cmp r8, #0 │ │ │ │ mov r2, r1 │ │ │ │ @@ -371989,15 +371989,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #324 @ 0x144 │ │ │ │ add r2, pc, r2 │ │ │ │ strh r5, [r4, #8] │ │ │ │ strb r7, [r4, #7] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #100] @ 34be94 │ │ │ │ mov ip, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ @@ -372014,21 +372014,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 34be9c │ │ │ │ ldr r0, [pc, #40] @ 34bea0 │ │ │ │ ldr r2, [pc, #40] @ 34bea4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq pc, pc, r8, ror r7 @ │ │ │ │ - strheq r6, [sp], #-184 @ 0xffffff48 │ │ │ │ - ldrdeq r5, [lr], #-96 @ 0xffffffa0 │ │ │ │ + subseq pc, pc, r8, ror #14 │ │ │ │ + subeq r6, sp, r8, lsr #23 │ │ │ │ + subeq r5, lr, r0, asr #13 │ │ │ │ rsbeq ip, r8, r8, lsl #24 │ │ │ │ - ldrsheq pc, [pc], #-100 @ │ │ │ │ - subeq r5, lr, ip, ror #12 │ │ │ │ - subeq r5, lr, r0, lsl #13 │ │ │ │ + subseq pc, pc, r4, ror #13 │ │ │ │ + subeq r5, lr, ip, asr r6 │ │ │ │ + subeq r5, lr, r0, ror r6 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ │ │ │ │ 0034bea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -372039,26 +372039,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #332 @ 0x14c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #36] @ 34bf14 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 48bb80 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e1348 │ │ │ │ - subseq pc, pc, r4, lsr #13 │ │ │ │ - subeq r5, lr, ip, lsl #12 │ │ │ │ - ldrdeq r6, [sp], #-164 @ 0xffffff5c │ │ │ │ + @ instruction: 0x005ff694 │ │ │ │ + strdeq r5, [lr], #-92 @ 0xffffffa4 │ │ │ │ + subeq r6, sp, r4, asr #21 │ │ │ │ rsbeq ip, r8, ip, asr #22 │ │ │ │ │ │ │ │ 0034bf18 : │ │ │ │ add r0, r0, #12 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -372070,38 +372070,38 @@ │ │ │ │ ldr r1, [pc, #68] @ 34bf88 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #381] @ 0x17d │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq pc, pc, r8, asr r6 @ │ │ │ │ - subeq r5, lr, r0, asr #12 │ │ │ │ - subeq r5, lr, ip, asr r6 │ │ │ │ + subseq pc, pc, r8, asr #12 │ │ │ │ + subeq r5, lr, r0, lsr r6 │ │ │ │ + subeq r5, lr, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 34bfb8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ ldrdeq ip, [r8], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 34c0a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -372110,33 +372110,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 34c0a4 │ │ │ │ ldr r1, [pc, #188] @ 34c0a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #168] @ 34c0ac │ │ │ │ ldr r1, [pc, #168] @ 34c0b0 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #148] @ 34c0b4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #132] @ 34c0b8 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr ip, [pc, #112] @ 34c0bc │ │ │ │ ldr r0, [pc, #112] @ 34c0c0 │ │ │ │ ldr ip, [r5, ip] │ │ │ │ ldr r1, [pc, #108] @ 34c0c4 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #104] @ 34c0c8 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ @@ -372152,19 +372152,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq pc, pc, r8, asr #11 │ │ │ │ - subeq ip, fp, r0, asr fp │ │ │ │ - subseq r8, r3, ip, lsr #11 │ │ │ │ - subeq fp, ip, r8, ror lr │ │ │ │ - subeq fp, ip, ip, lsl #29 │ │ │ │ + ldrheq pc, [pc], #-88 @ │ │ │ │ + subeq ip, fp, r0, asr #22 │ │ │ │ + @ instruction: 0x0053859c │ │ │ │ + subeq fp, ip, r8, ror #28 │ │ │ │ + subeq fp, ip, ip, ror lr │ │ │ │ rsbeq pc, fp, r0, ror #7 │ │ │ │ ldrdeq sp, [sl], #-188 @ 0xffffff44 @ │ │ │ │ andeq r2, r0, r8, lsr #11 │ │ │ │ andeq r4, r0, r8, asr #11 │ │ │ │ andeq r3, r0, r4, asr r9 │ │ │ │ andeq r3, r0, r4, lsl #8 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @@ -372178,25 +372178,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #32] @ 34c134 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5809e0 │ │ │ │ - ldrheq pc, [pc], #-64 @ │ │ │ │ - subeq ip, fp, r0, asr #20 │ │ │ │ - subseq r8, r3, r0, lsr #9 │ │ │ │ + b 5809d8 │ │ │ │ + subseq pc, pc, r0, lsr #9 │ │ │ │ + subeq ip, fp, r0, lsr sl │ │ │ │ + @ instruction: 0x00538490 │ │ │ │ strdeq sp, [sl], #-172 @ 0xffffff54 @ │ │ │ │ │ │ │ │ 0034c138 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -372409,24 +372409,24 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 34c448 │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ mov r1, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 34c448 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ ldr r2, [pc, #116] @ 34c4fc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34c448 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ cmp r3, r9 │ │ │ │ bne 34c448 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -372439,17 +372439,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subseq pc, pc, r4, ror r1 @ │ │ │ │ - subeq r5, lr, r4, lsl #3 │ │ │ │ - subeq r5, lr, r0, lsl #2 │ │ │ │ + subseq pc, pc, r4, ror #2 │ │ │ │ + subeq r5, lr, r4, ror r1 │ │ │ │ + strdeq r5, [lr], #-0 │ │ │ │ │ │ │ │ 0034c500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #128] @ 34c598 │ │ │ │ @@ -372467,30 +372467,30 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 34c528 │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ mov r1, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 34c528 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 34c528 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x004e509c │ │ │ │ + subeq r5, lr, ip, lsl #1 │ │ │ │ │ │ │ │ 0034c59c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #96] @ 34c614 │ │ │ │ @@ -372505,28 +372505,28 @@ │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ beq 34c5f8 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c5f8 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ addne r7, r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne 34c5c4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq r5, lr, r0 │ │ │ │ + strdeq r4, [lr], #-240 @ 0xffffff10 │ │ │ │ ldr r0, [pc, #4] @ 34c624 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq ip, r8, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ lsr r1, r4, #20 │ │ │ │ @@ -372567,15 +372567,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 34c754 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #104] @ 34c758 │ │ │ │ ldr r1, [pc, #104] @ 34c75c │ │ │ │ mvn r4, #0 │ │ │ │ mvn r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ @@ -372584,28 +372584,28 @@ │ │ │ │ strd r4, [r0] │ │ │ │ mov r4, #268435456 @ 0x10000000 │ │ │ │ mov r5, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r0, r3, #1296 @ 0x510 │ │ │ │ mov r1, r3 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq lr, pc, ip, lsl #30 │ │ │ │ - subeq r4, lr, r8, lsr #30 │ │ │ │ - subeq r4, lr, r4, asr #30 │ │ │ │ + ldrsheq lr, [pc], #-236 @ │ │ │ │ + subeq r4, lr, r8, lsl pc │ │ │ │ + subeq r4, lr, r4, lsr pc │ │ │ │ rsbeq ip, r8, r8, ror #7 │ │ │ │ - subeq r4, lr, ip, lsr pc │ │ │ │ + subeq r4, lr, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ lsr r1, r4, #20 │ │ │ │ lsr r2, r2, #12 │ │ │ │ @@ -372643,17 +372643,17 @@ │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1280 @ 0x500 │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ add r1, r4, #1296 @ 0x510 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -372674,15 +372674,15 @@ │ │ │ │ bcc 34c8cc │ │ │ │ cmp r1, #268435456 @ 0x10000000 │ │ │ │ bhi 34c8a8 │ │ │ │ str r1, [r0, #1288] @ 0x508 │ │ │ │ str r3, [r0, #1292] @ 0x50c │ │ │ │ add r0, r0, #1296 @ 0x510 │ │ │ │ pop {r4, lr} │ │ │ │ - b 543984 │ │ │ │ + b 54397c │ │ │ │ ldr r3, [pc, #100] @ 34c8f0 │ │ │ │ ldr r1, [pc, #100] @ 34c8f4 │ │ │ │ ldr r0, [pc, #100] @ 34c8f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ @@ -372702,23 +372702,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 34c910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq lr, pc, ip, asr #26 │ │ │ │ + subseq lr, pc, ip, lsr sp @ │ │ │ │ + subeq r4, lr, r0, lsr #27 │ │ │ │ strheq r4, [lr], #-208 @ 0xffffff30 │ │ │ │ + subseq lr, pc, r8, lsl sp @ │ │ │ │ + subeq r4, lr, ip, ror sp │ │ │ │ subeq r4, lr, r0, asr #27 │ │ │ │ - subseq lr, pc, r8, lsr #26 │ │ │ │ - subeq r4, lr, ip, lsl #27 │ │ │ │ - ldrdeq r4, [lr], #-208 @ 0xffffff30 │ │ │ │ - subseq lr, pc, r4, lsl #26 │ │ │ │ - subeq r4, lr, r8, ror #26 │ │ │ │ - @ instruction: 0x004e4d90 │ │ │ │ + ldrsheq lr, [pc], #-196 @ │ │ │ │ + subeq r4, lr, r8, asr sp │ │ │ │ + subeq r4, lr, r0, lsl #27 │ │ │ │ │ │ │ │ 0034c914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372726,61 +372726,61 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 34c840 │ │ │ │ str r5, [r4, #1284] @ 0x504 │ │ │ │ str r6, [r4, #1280] @ 0x500 │ │ │ │ add r5, r4, #1280 @ 0x500 │ │ │ │ add r4, r4, #1296 @ 0x510 │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ ldrd r2, [r5] │ │ │ │ str r4, [sp, #16] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5436a8 │ │ │ │ + b 5436a0 │ │ │ │ │ │ │ │ 0034c95c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 53c578 │ │ │ │ + bl 53c570 │ │ │ │ ldr r0, [r4, #1280] @ 0x500 │ │ │ │ ldr r1, [r4, #1284] @ 0x504 │ │ │ │ add r6, r4, #1280 @ 0x500 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ beq 34c9b8 │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ add r1, r4, #1296 @ 0x510 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ bne 34c9cc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 540920 │ │ │ │ + b 540918 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 34c840 │ │ │ │ add r4, r4, #1296 @ 0x510 │ │ │ │ stm r6, {r7, r9} │ │ │ │ - bl 54e588 │ │ │ │ + bl 54e580 │ │ │ │ ldrd r2, [r6] │ │ │ │ str r4, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 540920 │ │ │ │ + b 540918 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1, #100] @ 0x64 │ │ │ │ add r3, r1, #1424 @ 0x590 │ │ │ │ ldr r1, [pc, #320] @ 34cb5c │ │ │ │ @@ -372864,17 +372864,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrdeq lr, [fp], #-152 @ 0xffffff68 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, fp, r0, lsr #18 │ │ │ │ - subseq lr, pc, r0, asr #21 │ │ │ │ - subeq r4, lr, ip, asr fp │ │ │ │ - subeq r4, lr, r8, ror #22 │ │ │ │ + ldrheq lr, [pc], #-160 @ │ │ │ │ + subeq r4, lr, ip, asr #22 │ │ │ │ + subeq r4, lr, r8, asr fp │ │ │ │ │ │ │ │ 0034cb74 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -373201,15 +373201,15 @@ │ │ │ │ ldr r1, [pc, #172] @ 34d124 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r0, #94 @ 0x5e │ │ │ │ b 34cf80 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ 34d128 │ │ │ │ ldr r1, [pc, #132] @ 34d12c │ │ │ │ ldr r0, [pc, #132] @ 34d130 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -373237,26 +373237,26 @@ │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq lr, fp, r8, ror #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, r6, r0, lsl #25 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ rsbeq lr, fp, r4, ror r4 │ │ │ │ - @ instruction: 0x005fe590 │ │ │ │ - subeq r4, lr, r8, asr r6 │ │ │ │ - subeq r4, lr, ip, lsr #12 │ │ │ │ - subseq lr, pc, r0, ror #10 │ │ │ │ - strdeq r4, [lr], #-92 @ 0xffffffa4 │ │ │ │ + subseq lr, pc, r0, lsl #11 │ │ │ │ + subeq r4, lr, r8, asr #12 │ │ │ │ + subeq r4, lr, ip, lsl r6 │ │ │ │ + subseq lr, pc, r0, asr r5 @ │ │ │ │ + subeq r4, lr, ip, ror #11 │ │ │ │ + subeq r4, lr, ip, lsr r6 │ │ │ │ + subseq lr, pc, ip, lsr #10 │ │ │ │ + subeq r4, lr, r8, asr #11 │ │ │ │ subeq r4, lr, ip, asr #12 │ │ │ │ - subseq lr, pc, ip, lsr r5 @ │ │ │ │ - ldrdeq r4, [lr], #-88 @ 0xffffffa8 │ │ │ │ - subeq r4, lr, ip, asr r6 │ │ │ │ - subseq lr, pc, r8, lsl r5 @ │ │ │ │ - strheq r4, [lr], #-84 @ 0xffffffac │ │ │ │ - subeq r4, lr, r8, lsr #12 │ │ │ │ + subseq lr, pc, r8, lsl #10 │ │ │ │ + subeq r4, lr, r4, lsr #11 │ │ │ │ + subeq r4, lr, r8, lsl r6 │ │ │ │ │ │ │ │ 0034d14c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #232] @ 34d24c │ │ │ │ @@ -373534,23 +373534,23 @@ │ │ │ │ ldr r3, [pc, #128] @ 34d614 │ │ │ │ ldrh r0, [sp] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r1, #16 │ │ │ │ beq 34d508 │ │ │ │ - bl 7f9248 │ │ │ │ + bl 7f9240 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r6, [r4, #100] @ 0x64 │ │ │ │ ldrsbeq sl, [r9, #4] │ │ │ │ moveq r1, #16 │ │ │ │ beq 34d508 │ │ │ │ mov r0, #0 │ │ │ │ b 34d534 │ │ │ │ - bl 7f9248 │ │ │ │ + bl 7f9240 │ │ │ │ cmp r0, #0 │ │ │ │ bne 34d5c0 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ ldrsb sl, [r9, #4] │ │ │ │ b 34d504 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #48] @ 34d61c │ │ │ │ @@ -373563,17 +373563,17 @@ │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq sp, fp, r8, lsl #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, fp, r8, asr #30 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ rsbeq sp, fp, r0, asr #29 │ │ │ │ - subseq lr, pc, r8, lsl r0 @ │ │ │ │ - strheq r4, [lr], #-0 │ │ │ │ - subeq r4, lr, r8, asr r1 │ │ │ │ + subseq lr, pc, r8 │ │ │ │ + subeq r4, lr, r0, lsr #1 │ │ │ │ + subeq r4, lr, r8, asr #2 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ │ │ │ │ 0034d62c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -373680,20 +373680,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006bdd9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, fp, r4, lsl #26 │ │ │ │ - subseq sp, pc, r8, ror #28 │ │ │ │ - subeq r3, lr, r4, lsl #30 │ │ │ │ - subeq r3, lr, r0, lsl pc │ │ │ │ - subseq sp, pc, r4, asr #28 │ │ │ │ - ldrdeq r3, [lr], #-236 @ 0xffffff14 │ │ │ │ - subeq r3, lr, r4, lsr #31 │ │ │ │ + subseq sp, pc, r8, asr lr @ │ │ │ │ + strdeq r3, [lr], #-228 @ 0xffffff1c │ │ │ │ + subeq r3, lr, r0, lsl #30 │ │ │ │ + subseq sp, pc, r4, lsr lr @ │ │ │ │ + subeq r3, lr, ip, asr #29 │ │ │ │ + @ instruction: 0x004e3f94 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ │ │ │ │ 0034d804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -373792,15 +373792,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 34d90c │ │ │ │ and r3, r3, r8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1e1e1c │ │ │ │ @@ -373818,17 +373818,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 34d62c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, fp, r8, asr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, fp, r8, ror #21 │ │ │ │ - subseq sp, pc, r8, lsl #25 │ │ │ │ - subeq r3, lr, ip, lsl lr │ │ │ │ - subeq r3, lr, r8, lsl sp │ │ │ │ + subseq sp, pc, r8, ror ip @ │ │ │ │ + subeq r3, lr, ip, lsl #28 │ │ │ │ + subeq r3, lr, r8, lsl #26 │ │ │ │ rsbeq sp, fp, r4, lsr sl │ │ │ │ │ │ │ │ 0034da18 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -374029,15 +374029,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ strd sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 535f78 │ │ │ │ + bl 535f70 │ │ │ │ cmp r5, r8 │ │ │ │ bne 34dd04 │ │ │ │ b 34dbb4 │ │ │ │ bic r6, r9, #112 @ 0x70 │ │ │ │ orr r6, r6, r3, lsl #4 │ │ │ │ ldrb r3, [r4, #1428] @ 0x594 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -374254,15 +374254,15 @@ │ │ │ │ ldr r1, [r0, #884] @ 0x374 │ │ │ │ add r3, r5, #8 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sp │ │ │ │ bl 1e1e1c │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 7f9248 │ │ │ │ + bl 7f9240 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34e048 │ │ │ │ mov r0, #0 │ │ │ │ b 34e054 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [fp], #-52 @ 0xffffffcc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @@ -374321,17 +374321,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #217 @ 0xd9 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrdeq sp, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006bd29c │ │ │ │ - ldrheq sp, [pc], #-68 @ │ │ │ │ - subeq r3, lr, r4, lsl r6 │ │ │ │ - subeq r3, lr, r0, lsr #12 │ │ │ │ + subseq sp, pc, r4, lsr #9 │ │ │ │ + subeq r3, lr, r4, lsl #12 │ │ │ │ + subeq r3, lr, r0, lsl r6 │ │ │ │ ldr r1, [pc, #232] @ 34e2c8 │ │ │ │ ldr ip, [pc, #232] @ 34e2cc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r1, ip] │ │ │ │ ldr r1, [ip] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ @@ -374354,52 +374354,52 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r7, r7, #32 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #124] @ 34e2dc │ │ │ │ ldr r1, [pc, #124] @ 34e2e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 3524f4 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ str r4, [sp, #12] │ │ │ │ and r1, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ str r1, [sp] │ │ │ │ and r3, r3, #31 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ 34e2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ rsbeq sp, fp, ip, lsl r2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq sp, pc, r8, lsr r4 @ │ │ │ │ - subeq sl, fp, r4, lsl #18 │ │ │ │ - subseq r6, r3, r4, ror #6 │ │ │ │ - subeq r0, ip, r8, lsl #10 │ │ │ │ - subeq r9, sp, ip, lsr #22 │ │ │ │ - subeq r3, lr, r0, ror r5 │ │ │ │ + subseq sp, pc, r8, lsr #8 │ │ │ │ + strdeq sl, [fp], #-132 @ 0xffffff7c │ │ │ │ + subseq r6, r3, r4, asr r3 │ │ │ │ + strdeq r0, [ip], #-72 @ 0xffffffb8 │ │ │ │ + subeq r9, sp, ip, lsl fp │ │ │ │ + subeq r3, lr, r0, ror #10 │ │ │ │ ldr r3, [r1, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ bne 34e30c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -374410,20 +374410,20 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r1, #880] @ 0x370 │ │ │ │ mov r4, r1 │ │ │ │ lsl r2, r6, #4 │ │ │ │ ldr r1, [r1, #884] @ 0x374 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d44f8 │ │ │ │ + bl 5d44f0 │ │ │ │ add r2, r6, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #888] @ 0x378 │ │ │ │ lsr r2, r2, #3 │ │ │ │ - bl 5d44f8 │ │ │ │ + bl 5d44f0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -374604,15 +374604,15 @@ │ │ │ │ ldr r1, [r0, #884] @ 0x374 │ │ │ │ add r3, r6, #8 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sp │ │ │ │ bl 1e1e1c │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 7f9248 │ │ │ │ + bl 7f9240 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34e598 │ │ │ │ mov r5, #0 │ │ │ │ b 34e5a0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, fp, r4, lsr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @@ -374657,22 +374657,22 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ blt 34e694 │ │ │ │ mov r7, #0 │ │ │ │ add r1, r4, #1248 @ 0x4e0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r4, #880] @ 0x370 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ ldr r0, [r4, #888] @ 0x378 │ │ │ │ bl 1e1348 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [r4, #888] @ 0x378 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ ldr r0, [r4, #884] @ 0x374 │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #1416] @ 0x588 │ │ │ │ str r7, [r4, #884] @ 0x374 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ str r7, [r4, #1416] @ 0x588 │ │ │ │ @@ -374712,21 +374712,21 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0, #880] @ 0x370 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #884] @ 0x374 │ │ │ │ lsl r2, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d44f8 │ │ │ │ + bl 5d44f0 │ │ │ │ add r2, r6, #7 │ │ │ │ ldr r1, [r4, #888] @ 0x378 │ │ │ │ mov r0, r5 │ │ │ │ lsr r2, r2, #3 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d44f8 │ │ │ │ + b 5d44f0 │ │ │ │ │ │ │ │ 0034e7c4 : │ │ │ │ ldr r0, [r0, #872] @ 0x368 │ │ │ │ and r0, r0, #2 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034e7d0 : │ │ │ │ @@ -374821,17 +374821,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq ip, fp, r8, ror #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, fp, ip, lsl #23 │ │ │ │ - subseq ip, pc, r0, asr #26 │ │ │ │ - @ instruction: 0x004e2e9c │ │ │ │ - subeq r2, lr, r0, lsr pc │ │ │ │ + subseq ip, pc, r0, lsr sp @ │ │ │ │ + subeq r2, lr, ip, lsl #29 │ │ │ │ + subeq r2, lr, r0, lsr #30 │ │ │ │ andeq r0, r0, sl, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #504] @ 34eb68 │ │ │ │ @@ -374927,15 +374927,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 535f78 │ │ │ │ + bl 535f70 │ │ │ │ b 34e9b8 │ │ │ │ bic r1, r1, r2 │ │ │ │ ldr r2, [pc, #128] @ 34eb80 │ │ │ │ strb r1, [r0, r3, asr #3] │ │ │ │ ldr r3, [pc, #100] @ 34eb6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -374965,17 +374965,17 @@ │ │ │ │ rsbeq ip, fp, ip, lsl #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, fp, ip, asr sl │ │ │ │ andeq r2, r0, ip, lsr #20 │ │ │ │ rsbeq ip, fp, r0, lsr #20 │ │ │ │ rsbeq ip, fp, ip, ror r9 │ │ │ │ strdeq ip, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - subseq ip, pc, r0, lsl fp @ │ │ │ │ - subeq r2, lr, r0, ror ip │ │ │ │ - strdeq r8, [sp], #-136 @ 0xffffff78 │ │ │ │ + subseq ip, pc, r0, lsl #22 │ │ │ │ + subeq r2, lr, r0, ror #24 │ │ │ │ + subeq r8, sp, r8, ror #17 │ │ │ │ │ │ │ │ 0034eb90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #880] @ 0x370 │ │ │ │ @@ -375004,17 +375004,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34ec20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq ip, pc, r0, ror #20 │ │ │ │ - subeq r2, lr, r0, asr #23 │ │ │ │ - subeq r2, lr, r4, asr ip │ │ │ │ + subseq ip, pc, r0, asr sl @ │ │ │ │ + strheq r2, [lr], #-176 @ 0xffffff50 │ │ │ │ + subeq r2, lr, r4, asr #24 │ │ │ │ │ │ │ │ 0034ec24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [r0, #872] @ 0x368 │ │ │ │ @@ -375123,24 +375123,24 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ str lr, [sp, #24] │ │ │ │ str lr, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 34ee88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r4, #1420] @ 0x58c │ │ │ │ beq 34ec80 │ │ │ │ ldrb r0, [r4, #877] @ 0x36d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ @@ -375151,27 +375151,27 @@ │ │ │ │ add r1, r1, r0 │ │ │ │ b 34ed0c │ │ │ │ ldr r0, [pc, #60] @ 34ee8c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 34ee14 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strheq ip, [fp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, fp, r4, lsr #15 │ │ │ │ rsbeq ip, fp, r4, ror r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00001fbc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, lr, r0, ror sl │ │ │ │ - subeq r2, lr, r8, ror #20 │ │ │ │ + subeq r2, lr, r0, ror #20 │ │ │ │ + subeq r2, lr, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #220] @ 34ef84 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #216] @ 34ef88 │ │ │ │ @@ -375228,17 +375228,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq ip, fp, r0, asr r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq ip, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsheq ip, [pc], #-100 @ │ │ │ │ - subeq r2, lr, r4, asr r8 │ │ │ │ - subeq r2, lr, r0, ror #16 │ │ │ │ + subseq ip, pc, r4, ror #13 │ │ │ │ + subeq r2, lr, r4, asr #16 │ │ │ │ + subeq r2, lr, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r7, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -375337,21 +375337,21 @@ │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcc r1, #0 │ │ │ │ andcs r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 34f348 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 53d1d4 │ │ │ │ + bl 53d1cc │ │ │ │ add r3, r5, r8 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 34f348 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 53d1d4 │ │ │ │ + bl 53d1cc │ │ │ │ add r3, r6, r9 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 34f348 │ │ │ │ orr sl, r8, r9 │ │ │ │ ands sl, sl, #7 │ │ │ │ bne 34f348 │ │ │ │ @@ -375424,37 +375424,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r5, r2 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, sl │ │ │ │ str r7, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ ldr r3, [pc, #324] @ 34f3fc │ │ │ │ add r2, r5, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #1248 @ 0x4e0 │ │ │ │ str r6, [sp, #8] │ │ │ │ asr r6, r6, #31 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r5, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ ldr r2, [pc, #260] @ 34f400 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #904] @ 0x388 │ │ │ │ ldr r1, [pc, #248] @ 34f404 │ │ │ │ ldr r2, [pc, #216] @ 34f3e8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -375478,63 +375478,63 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #176] @ 34f414 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r3, #21 │ │ │ │ b 34f304 │ │ │ │ ldr r3, [pc, #148] @ 34f418 │ │ │ │ ldr ip, [pc, #148] @ 34f41c │ │ │ │ ldr r1, [pc, #148] @ 34f420 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #136] @ 34f424 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r3, #94 @ 0x5e │ │ │ │ b 34f304 │ │ │ │ ldr r3, [pc, #112] @ 34f428 │ │ │ │ ldr ip, [pc, #112] @ 34f42c │ │ │ │ ldr r1, [pc, #112] @ 34f430 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 34f434 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 34f374 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strheq ip, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006bc390 │ │ │ │ andeq r2, r0, ip, ror fp │ │ │ │ - subeq r2, lr, r0, lsl r7 │ │ │ │ + subeq r2, lr, r0, lsl #14 │ │ │ │ rsbeq r9, r8, ip, asr #17 │ │ │ │ - ldrdeq r2, [lr], #-100 @ 0xffffff9c │ │ │ │ + subeq r2, lr, r4, asr #13 │ │ │ │ @ instruction: 0xffffec30 │ │ │ │ strdeq ip, [fp], #-0 @ │ │ │ │ - subseq ip, pc, ip, lsl #6 │ │ │ │ - subeq r2, lr, r8, ror #11 │ │ │ │ - subeq r2, lr, r0, ror #8 │ │ │ │ + ldrsheq ip, [pc], #-44 @ │ │ │ │ + ldrdeq r2, [lr], #-88 @ 0xffffffa8 │ │ │ │ + subeq r2, lr, r0, asr r4 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - ldrsbeq ip, [pc], #-36 @ │ │ │ │ - subeq r2, lr, r0, ror #10 │ │ │ │ - subeq r2, lr, r8, lsr #8 │ │ │ │ + subseq ip, pc, r4, asr #5 │ │ │ │ + subeq r2, lr, r0, asr r5 │ │ │ │ + subeq r2, lr, r8, lsl r4 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - subseq ip, pc, r0, lsr #5 │ │ │ │ - subeq r2, lr, ip, asr r5 │ │ │ │ - strdeq r2, [lr], #-56 @ 0xffffffc8 │ │ │ │ + @ instruction: 0x005fc290 │ │ │ │ + subeq r2, lr, ip, asr #10 │ │ │ │ + subeq r2, lr, r8, ror #7 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ │ │ │ │ 0034f438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -375571,15 +375571,15 @@ │ │ │ │ sub r4, r4, #33 @ 0x21 │ │ │ │ orr r1, r1, r3, lsr r4 │ │ │ │ lsr r3, r3, r0 │ │ │ │ add r4, r5, #912 @ 0x390 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1348 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp, #20] │ │ │ │ @@ -375599,15 +375599,15 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq r2, lr, r0, lsl r5 │ │ │ │ + subeq r2, lr, r0, lsl #10 │ │ │ │ │ │ │ │ 0034f550 : │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -375633,20 +375633,20 @@ │ │ │ │ ldr r2, [r4, #880] @ 0x370 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ blt 34f590 │ │ │ │ ldr r1, [r4, #884] @ 0x374 │ │ │ │ lsl r2, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4da0 │ │ │ │ + bl 5d4d98 │ │ │ │ add r2, r6, #7 │ │ │ │ ldr r1, [r4, #888] @ 0x378 │ │ │ │ lsr r2, r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4da0 │ │ │ │ + bl 5d4d98 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ beq 34f610 │ │ │ │ ldrb r2, [r4, #877] @ 0x36d │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -375773,17 +375773,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34f7f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34f7f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq fp, pc, ip, lsl #29 │ │ │ │ - subeq r1, lr, r8, ror #31 │ │ │ │ - subeq r2, lr, ip, ror r0 │ │ │ │ + subseq fp, pc, ip, ror lr @ │ │ │ │ + ldrdeq r1, [lr], #-248 @ 0xffffff08 │ │ │ │ + subeq r2, lr, ip, rrx │ │ │ │ andeq r0, r0, r2, asr #4 │ │ │ │ │ │ │ │ 0034f7fc : │ │ │ │ ldr r3, [r0, #880] @ 0x370 │ │ │ │ cmp r3, r1 │ │ │ │ bls 34f874 │ │ │ │ ldr r2, [r0, #1416] @ 0x588 │ │ │ │ @@ -375822,17 +375822,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34f8b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34f8b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq fp, [pc], #-208 @ │ │ │ │ - subeq r1, lr, ip, lsr #30 │ │ │ │ - subeq r1, lr, r0, asr #31 │ │ │ │ + subseq fp, pc, r0, asr #27 │ │ │ │ + subeq r1, lr, ip, lsl pc │ │ │ │ + strheq r1, [lr], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r0, r9, asr #4 │ │ │ │ │ │ │ │ 0034f8b8 : │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -375988,17 +375988,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq fp, fp, r8, lsl #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, fp, r8, lsl sl │ │ │ │ - subseq fp, pc, ip, asr fp @ │ │ │ │ - strheq r1, [lr], #-200 @ 0xffffff38 │ │ │ │ - @ instruction: 0x004e1e90 │ │ │ │ + subseq fp, pc, ip, asr #22 │ │ │ │ + subeq r1, lr, r8, lsr #25 │ │ │ │ + subeq r1, lr, r0, lsl #29 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ │ │ │ │ 0034fb38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -376052,17 +376052,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34fc28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq fp, pc, r8, asr sl @ │ │ │ │ - strheq r1, [lr], #-184 @ 0xffffff48 │ │ │ │ - strheq r1, [lr], #-212 @ 0xffffff2c │ │ │ │ + subseq fp, pc, r8, asr #20 │ │ │ │ + subeq r1, lr, r8, lsr #23 │ │ │ │ + subeq r1, lr, r4, lsr #27 │ │ │ │ sub r0, r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ ldreq r3, [r0, #1128] @ 0x468 │ │ │ │ ldreq r3, [r3, #100] @ 0x64 │ │ │ │ @@ -376091,47 +376091,47 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #292] @ 34fdd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #276] @ 34fddc │ │ │ │ ldr r1, [pc, #276] @ 34fde0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ ldr r8, [pc, #264] @ 34fde4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #240] @ 34fde8 │ │ │ │ ldr r1, [pc, #240] @ 34fdec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #208] @ 34fdf0 │ │ │ │ ldr r1, [pc, #208] @ 34fdf4 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #176] @ 34fdf8 │ │ │ │ ldr r1, [pc, #176] @ 34fdfc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #168] @ 34fe00 │ │ │ │ ldr r2, [pc, #168] @ 34fe04 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -376159,25 +376159,25 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subseq fp, pc, r8, lsr #21 │ │ │ │ - subeq r8, fp, r8, lsl #29 │ │ │ │ - subeq r3, pc, ip, lsr #27 │ │ │ │ + @ instruction: 0x005fba98 │ │ │ │ + subeq r8, fp, r8, ror lr │ │ │ │ + @ instruction: 0x004f3d9c │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subeq lr, fp, r0, lsr #21 │ │ │ │ - subeq r8, sp, r4, asr #1 │ │ │ │ + @ instruction: 0x004bea90 │ │ │ │ + strheq r8, [sp], #-4 │ │ │ │ rsbeq fp, fp, r4, lsr #14 │ │ │ │ - subeq r8, fp, ip, asr lr │ │ │ │ - subeq r8, fp, r4, ror lr │ │ │ │ - subeq fp, fp, r0 │ │ │ │ - subeq fp, fp, r8, lsl r0 │ │ │ │ + subeq r8, fp, ip, asr #28 │ │ │ │ + subeq r8, fp, r4, ror #28 │ │ │ │ + strdeq sl, [fp], #-240 @ 0xffffff10 │ │ │ │ + subeq fp, fp, r8 │ │ │ │ andeq r2, r0, ip, asr #10 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ muleq r0, ip, sp │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r4, lsl #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @@ -376191,15 +376191,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ asr r1, r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 5d55ec │ │ │ │ + bl 5d55e4 │ │ │ │ cmp r4, #4 │ │ │ │ bne 34fe38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -376224,15 +376224,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d578c │ │ │ │ + bl 5d5784 │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5], #4 │ │ │ │ bhi 34ff64 │ │ │ │ cmp r8, r5 │ │ │ │ bne 34fecc │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -376277,15 +376277,15 @@ │ │ │ │ b 34ff24 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, fp, ip, ror #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, fp, r4, asr #10 │ │ │ │ ldrdeq fp, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subeq r1, lr, r4, lsr #21 │ │ │ │ + @ instruction: 0x004e1a94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 35c84c │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -376376,39 +376376,39 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 3626ac │ │ │ │ b 350034 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, fp, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, fp, r8, lsr #7 │ │ │ │ - subseq fp, pc, r8, lsr #13 │ │ │ │ - subeq r1, lr, r8, lsl #19 │ │ │ │ - @ instruction: 0x004e1994 │ │ │ │ + @ instruction: 0x005fb698 │ │ │ │ + subeq r1, lr, r8, ror r9 │ │ │ │ + subeq r1, lr, r4, lsl #19 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 35018c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r8, r8, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 350224 │ │ │ │ ldr r2, [pc, #124] @ 350228 │ │ │ │ @@ -376417,45 +376417,45 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #88] @ 350230 │ │ │ │ ldr r2, [pc, #88] @ 350234 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #84] @ 350238 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #72] @ 35023c │ │ │ │ str r2, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r2, [pc, #52] @ 350240 │ │ │ │ ldr r1, [pc, #52] @ 350244 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58e844 │ │ │ │ - subseq fp, pc, r0, lsr #11 │ │ │ │ - subeq r8, fp, r8, ror r9 │ │ │ │ - ldrsbeq r4, [r3], #-56 @ 0xffffffc8 │ │ │ │ + b 58e83c │ │ │ │ + @ instruction: 0x005fb590 │ │ │ │ + subeq r8, fp, r8, ror #18 │ │ │ │ + subseq r4, r3, r8, asr #7 │ │ │ │ andeq r6, r0, r8, asr #19 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - subeq r7, sp, ip, lsr #23 │ │ │ │ + @ instruction: 0x004d7b9c │ │ │ │ rsbeq r9, sl, r8, lsr fp │ │ │ │ - subeq r1, lr, ip, asr r8 │ │ │ │ - strheq r1, [lr], #-136 @ 0xffffff78 │ │ │ │ + subeq r1, lr, ip, asr #16 │ │ │ │ + subeq r1, lr, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3502f0 │ │ │ │ ldr r3, [pc, #144] @ 3502f4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -376471,32 +376471,32 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 1e1e1c │ │ │ │ ldrh r5, [sp, #2] │ │ │ │ ldr r0, [r4, #856] @ 0x358 │ │ │ │ lsr r1, r5, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ and r5, r5, #1 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ ldr r0, [r4, #860] @ 0x35c │ │ │ │ mov r1, r5 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ ldr r2, [pc, #60] @ 3502f8 │ │ │ │ ldr r3, [pc, #52] @ 3502f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3502ec │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #864] @ 0x360 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 543924 │ │ │ │ + b 54391c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006bb19c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, fp, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -376504,15 +376504,15 @@ │ │ │ │ ldr r3, [r1, #772] @ 0x304 │ │ │ │ tst r3, #4 │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ movne r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne 350348 │ │ │ │ ldr r1, [r1] │ │ │ │ - bl 5d44f8 │ │ │ │ + bl 5d44f0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -376521,46 +376521,46 @@ │ │ │ │ ldr r0, [pc, #28] @ 350374 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 350378 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq fp, [pc], #-56 @ │ │ │ │ - ldrdeq r1, [lr], #-104 @ 0xffffff98 │ │ │ │ - subeq r1, lr, r0, lsr #15 │ │ │ │ + subseq fp, pc, r8, ror #7 │ │ │ │ + subeq r1, lr, r8, asr #13 │ │ │ │ + @ instruction: 0x004e1790 │ │ │ │ andeq r0, r0, sl, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589340 │ │ │ │ + bl 589338 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #120] @ 350434 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588b48 │ │ │ │ + bl 588b40 │ │ │ │ ldr r1, [pc, #108] @ 350438 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588b48 │ │ │ │ + bl 588b40 │ │ │ │ ldr r1, [pc, #92] @ 35043c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588b48 │ │ │ │ + bl 588b40 │ │ │ │ orr r5, r5, r6 │ │ │ │ orrs r0, r0, r5 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -376571,20 +376571,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 350448 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 35044c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subeq r4, ip, r4, ror r5 │ │ │ │ - @ instruction: 0x004cc598 │ │ │ │ - subeq r1, lr, r4, ror #14 │ │ │ │ - subseq fp, pc, r0, lsr r3 @ │ │ │ │ - subeq r1, lr, r0, lsl r6 │ │ │ │ - subeq r1, lr, r4, lsr #14 │ │ │ │ + subeq r4, ip, r4, ror #10 │ │ │ │ + subeq ip, ip, r8, lsl #11 │ │ │ │ + subeq r1, lr, r4, asr r7 │ │ │ │ + subseq fp, pc, r0, lsr #6 │ │ │ │ + subeq r1, lr, r0, lsl #12 │ │ │ │ + subeq r1, lr, r4, lsl r7 │ │ │ │ andeq r0, r0, r5, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #388] @ 3505ec │ │ │ │ ldr r3, [pc, #388] @ 3505f0 │ │ │ │ @@ -376625,15 +376625,15 @@ │ │ │ │ bics r2, r2, r1 │ │ │ │ bne 3504d4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq 350514 │ │ │ │ mov r1, #33 @ 0x21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7bb688 │ │ │ │ + bl 7bb680 │ │ │ │ b 350564 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e1e1c │ │ │ │ mov r2, #2 │ │ │ │ add r1, r7, r2 │ │ │ │ @@ -376684,47 +376684,47 @@ │ │ │ │ ldr r3, [pc, #36] @ 350608 │ │ │ │ add r3, pc, r3 │ │ │ │ b 350580 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006baf90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00688790 │ │ │ │ - subeq r1, lr, r8, lsr #12 │ │ │ │ - subseq r9, r4, r4, rrx │ │ │ │ - subeq r1, lr, r8, ror #11 │ │ │ │ + subeq r1, lr, r8, lsl r6 │ │ │ │ + subseq r9, r4, r4, asr r0 │ │ │ │ + ldrdeq r1, [lr], #-88 @ 0xffffffa8 │ │ │ │ rsbeq sl, fp, r8, asr lr │ │ │ │ - subseq lr, r3, ip, ror #8 │ │ │ │ + subseq lr, r3, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 350670 │ │ │ │ ldr r2, [pc, #76] @ 350674 │ │ │ │ ldr r1, [pc, #76] @ 350678 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #68] @ 35067c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #52] @ 350680 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq fp, pc, r0, lsr #2 │ │ │ │ - subeq r8, fp, r4, lsl #10 │ │ │ │ - subeq r3, pc, r8, lsr #8 │ │ │ │ + subseq fp, pc, r0, lsl r1 @ │ │ │ │ + strdeq r8, [fp], #-68 @ 0xffffffbc │ │ │ │ + subeq r3, pc, r8, lsl r4 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ muleq r0, r4, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3506f4 │ │ │ │ @@ -376733,31 +376733,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1152 @ 0x480 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 2a076c │ │ │ │ ldr r1, [pc, #40] @ 350700 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r2, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 48bb80 │ │ │ │ - subseq fp, pc, ip, lsr #1 │ │ │ │ - strheq lr, [fp], #-12 │ │ │ │ - subeq r7, sp, r0, ror #13 │ │ │ │ + @ instruction: 0x005fb09c │ │ │ │ + subeq lr, fp, ip, lsr #1 │ │ │ │ + ldrdeq r7, [sp], #-96 @ 0xffffffa0 │ │ │ │ rsbeq r8, r8, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #140] @ 3507a8 │ │ │ │ ldr r2, [pc, #140] @ 3507ac │ │ │ │ @@ -376765,15 +376765,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #108] @ 3507b4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1152 @ 0x480 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 2a0708 │ │ │ │ @@ -376792,17 +376792,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq fp, pc, ip, lsr #32 │ │ │ │ - subeq lr, fp, r8, lsr r0 │ │ │ │ - subeq r7, sp, ip, asr r6 │ │ │ │ + subseq fp, pc, ip, lsl r0 @ │ │ │ │ + subeq lr, fp, r8, lsr #32 │ │ │ │ + subeq r7, sp, ip, asr #12 │ │ │ │ andeq r5, r0, r8, lsl sp │ │ │ │ strdeq r8, [r8], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 3508d0 │ │ │ │ @@ -376818,15 +376818,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3508c4 │ │ │ │ ldr r2, [r0, #1140] @ 0x474 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3508c4 │ │ │ │ mov ip, #0 │ │ │ │ mov r1, ip │ │ │ │ @@ -376866,19 +376866,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, #0 │ │ │ │ b 350884 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq sl, pc, r8, ror pc @ │ │ │ │ + subseq sl, pc, r8, ror #30 │ │ │ │ rsbeq sl, fp, r4, lsl ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq sp, fp, r0, ror pc │ │ │ │ - @ instruction: 0x004d7594 │ │ │ │ + subeq sp, fp, r0, ror #30 │ │ │ │ + subeq r7, sp, r4, lsl #11 │ │ │ │ rsbeq sl, fp, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #684] @ 350bb0 │ │ │ │ @@ -376915,49 +376915,49 @@ │ │ │ │ ldr r7, [pc, #588] @ 350bcc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r2, [pc, #552] @ 350bd0 │ │ │ │ ldr r1, [pc, #552] @ 350bd4 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 350b6c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ ldr r6, [r0, #24] │ │ │ │ bne 350948 │ │ │ │ ldr r0, [r4, #1128] @ 0x468 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [r0, #24] │ │ │ │ b 350950 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blt 350b48 │ │ │ │ ldr r3, [r4, #1152] @ 0x480 │ │ │ │ cmp r5, r3 │ │ │ │ @@ -377003,33 +377003,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 350be8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 350964 │ │ │ │ ldr r0, [pc, #192] @ 350bec │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 350964 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ 350bf0 │ │ │ │ ldr r1, [pc, #160] @ 350bf4 │ │ │ │ ldr r0, [pc, #160] @ 350bf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -377052,36 +377052,36 @@ │ │ │ │ ldr r2, [pc, #108] @ 350c10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ strdeq sl, [fp], #-164 @ 0xffffff5c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sl, pc, ip, lsr #28 │ │ │ │ - subeq r8, fp, r4, lsl #4 │ │ │ │ + subseq sl, pc, ip, lsl lr @ │ │ │ │ + strdeq r8, [fp], #-20 @ 0xffffffec │ │ │ │ rsbeq sl, fp, ip, asr #21 │ │ │ │ - subeq r1, lr, r8, lsr r2 │ │ │ │ + subeq r1, lr, r8, lsr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r3, r3, ip, lsl ip │ │ │ │ - strheq sp, [fp], #-216 @ 0xffffff28 │ │ │ │ - ldrdeq r7, [sp], #-60 @ 0xffffffc4 │ │ │ │ + subseq r3, r3, ip, lsl #24 │ │ │ │ + subeq sp, fp, r8, lsr #27 │ │ │ │ + subeq r7, sp, ip, asr #7 │ │ │ │ rsbeq sl, fp, r4, lsr #19 │ │ │ │ andeq r2, r0, ip, lsr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, lr, ip, lsl #1 │ │ │ │ - subeq r1, lr, ip, lsr #1 │ │ │ │ - ldrsheq sl, [pc], #-184 @ │ │ │ │ - ldrdeq r0, [lr], #-236 @ 0xffffff14 │ │ │ │ - subeq r1, lr, r8, lsr #1 │ │ │ │ - strheq r0, [lr], #-236 @ 0xffffff14 │ │ │ │ - subeq r1, lr, r8, lsl r0 │ │ │ │ - ldrheq sl, [pc], #-180 @ │ │ │ │ - @ instruction: 0x004e0e94 │ │ │ │ - subeq r1, lr, r0, ror r0 │ │ │ │ + subeq r1, lr, ip, ror r0 │ │ │ │ + @ instruction: 0x004e109c │ │ │ │ + subseq sl, pc, r8, ror #23 │ │ │ │ + subeq r0, lr, ip, asr #29 │ │ │ │ + @ instruction: 0x004e1098 │ │ │ │ + subeq r0, lr, ip, lsr #29 │ │ │ │ + subeq r1, lr, r8 │ │ │ │ + subseq sl, pc, r4, lsr #23 │ │ │ │ + subeq r0, lr, r4, lsl #29 │ │ │ │ + subeq r1, lr, r0, rrx │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ cmp r1, #3 │ │ │ │ @@ -377171,21 +377171,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq sl, fp, r8, asr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, fp, r4, lsl #15 │ │ │ │ strdeq sl, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - subseq sl, pc, r4, lsl #20 │ │ │ │ - subeq r0, lr, r4, ror #25 │ │ │ │ - strdeq r0, [lr], #-236 @ 0xffffff14 │ │ │ │ + ldrsheq sl, [pc], #-148 @ │ │ │ │ + ldrdeq r0, [lr], #-196 @ 0xffffff3c │ │ │ │ + subeq r0, lr, ip, ror #29 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - subseq sl, pc, r0, ror #19 │ │ │ │ - subeq r0, lr, r0, asr #25 │ │ │ │ - strheq r0, [lr], #-224 @ 0xffffff20 │ │ │ │ + ldrsbeq sl, [pc], #-144 @ │ │ │ │ + strheq r0, [lr], #-192 @ 0xffffff40 │ │ │ │ + subeq r0, lr, r0, lsr #29 │ │ │ │ andeq r0, r0, fp, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #184] @ 350e84 │ │ │ │ ldr r2, [pc, #184] @ 350e88 │ │ │ │ @@ -377193,24 +377193,24 @@ │ │ │ │ ldr r1, [pc, #180] @ 350e8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #148] @ 350e90 │ │ │ │ ldr r1, [pc, #148] @ 350e94 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 358700 │ │ │ │ subs r4, r0, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 350e34 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ ands r3, r3, #4 │ │ │ │ bne 350e50 │ │ │ │ @@ -377231,19 +377231,19 @@ │ │ │ │ beq 350e34 │ │ │ │ mov r0, r4 │ │ │ │ bl 35fe24 │ │ │ │ sub r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 350e34 │ │ │ │ - subseq sl, pc, r0, lsl #19 │ │ │ │ - subeq r7, fp, r8, asr sp │ │ │ │ - ldrheq r3, [r3], #-120 @ 0xffffff88 │ │ │ │ - subeq sp, fp, r8, ror #18 │ │ │ │ - subeq r6, sp, ip, lsl #31 │ │ │ │ + subseq sl, pc, r0, ror r9 @ │ │ │ │ + subeq r7, fp, r8, asr #26 │ │ │ │ + subseq r3, r3, r8, lsr #15 │ │ │ │ + subeq sp, fp, r8, asr r9 │ │ │ │ + subeq r6, sp, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #296] @ 350fd8 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #292] @ 350fdc │ │ │ │ @@ -377260,52 +377260,52 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #252] @ 350fe8 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #232] @ 350fec │ │ │ │ ldr r1, [pc, #232] @ 350ff0 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [pc, #212] @ 350ff4 │ │ │ │ ldr r5, [pc, #212] @ 350ff8 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ add r6, pc, r6 │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ add r5, pc, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #308 @ 0x134 │ │ │ │ mov r9, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ mov r3, sl │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r8 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r7 │ │ │ │ strb ip, [sp, #11] │ │ │ │ - bl 7ab62c │ │ │ │ + bl 7ab624 │ │ │ │ ldr r2, [pc, #100] @ 350ffc │ │ │ │ ldr r3, [pc, #68] @ 350fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -377316,23 +377316,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x005fa898 │ │ │ │ + subseq sl, pc, r8, lsl #17 │ │ │ │ rsbeq sl, fp, r4, lsr r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x004bd89c │ │ │ │ - @ instruction: 0x004c399c │ │ │ │ - subeq r7, fp, r0, lsr ip │ │ │ │ - @ instruction: 0x00533690 │ │ │ │ - subeq sp, fp, r0, asr #16 │ │ │ │ - subeq r6, sp, r0, ror #28 │ │ │ │ + subeq sp, fp, ip, lsl #17 │ │ │ │ + subeq r3, ip, ip, lsl #19 │ │ │ │ + subeq r7, fp, r0, lsr #24 │ │ │ │ + subseq r3, r3, r0, lsl #13 │ │ │ │ + subeq sp, fp, r0, lsr r8 │ │ │ │ + subeq r6, sp, r0, asr lr │ │ │ │ rsbeq sl, fp, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #236] @ 351104 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -377341,24 +377341,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 351108 │ │ │ │ ldr r1, [pc, #220] @ 35110c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #196] @ 351110 │ │ │ │ ldr r1, [pc, #196] @ 351114 │ │ │ │ add r5, r5, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ mov r2, #0 │ │ │ │ add r3, r3, #26 │ │ │ │ ldr r6, [pc, #160] @ 351118 │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -377374,36 +377374,36 @@ │ │ │ │ ldr r3, [pc, #112] @ 35111c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 3510f8 │ │ │ │ add r5, r4, #680 @ 0x2a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543c34 │ │ │ │ + bl 543c2c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3510dc │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 544d80 │ │ │ │ + b 544d78 │ │ │ │ add r0, r4, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 544d80 │ │ │ │ + b 544d78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 535f7c │ │ │ │ + bl 535f74 │ │ │ │ b 3510b8 │ │ │ │ - subseq sl, pc, r4, lsr r7 @ │ │ │ │ - subeq r7, fp, ip, lsl #22 │ │ │ │ - subseq r3, r3, r8, ror #10 │ │ │ │ - subeq sp, fp, r4, lsl r7 │ │ │ │ - subeq r6, sp, r0, asr #26 │ │ │ │ + subseq sl, pc, r4, lsr #14 │ │ │ │ + strdeq r7, [fp], #-172 @ 0xffffff54 │ │ │ │ + subseq r3, r3, r8, asr r5 │ │ │ │ + subeq sp, fp, r4, lsl #14 │ │ │ │ + subeq r6, sp, r0, lsr sp │ │ │ │ rsbeq sl, fp, r8, lsl #7 │ │ │ │ andeq r2, r0, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r4, r2, #4 │ │ │ │ @@ -377444,15 +377444,15 @@ │ │ │ │ ldrh r1, [sp, #8] │ │ │ │ sub r2, r2, r3 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r5, r5, r6, lsl #2 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r0, r2, r0 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ cmp r4, #0 │ │ │ │ add r1, r9, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ bne 351260 │ │ │ │ mov r2, #4 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -377535,15 +377535,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 350704 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ @@ -377572,35 +377572,35 @@ │ │ │ │ ldr r1, [pc, #100] @ 351428 │ │ │ │ add r6, r6, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r0, [r4, #1128] @ 0x468 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #2 │ │ │ │ beq 351374 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b 35136c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq sl, pc, ip, asr #8 │ │ │ │ + subseq sl, pc, ip, lsr r4 @ │ │ │ │ strdeq sl, [fp], #-4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq sp, fp, r8, asr #8 │ │ │ │ - subeq r6, sp, ip, ror #20 │ │ │ │ + subeq sp, fp, r8, lsr r4 │ │ │ │ + subeq r6, sp, ip, asr sl │ │ │ │ rsbeq sl, fp, r0, lsl #1 │ │ │ │ - subeq r7, fp, r4, ror r7 │ │ │ │ - ldrsbeq r3, [r3], #-20 @ 0xffffffec │ │ │ │ + subeq r7, fp, r4, ror #14 │ │ │ │ + subseq r3, r3, r4, asr #3 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #552] @ 351670 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -377632,34 +377632,34 @@ │ │ │ │ ldr r1, [pc, #460] @ 351680 │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr sl, [pc, #432] @ 351684 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #428] @ 351688 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ add sl, pc, sl │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r9, r9, #308 @ 0x134 │ │ │ │ mov fp, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ lsl ip, r0, #24 │ │ │ │ lsr ip, ip, #16 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ @@ -377670,15 +377670,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stmib sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 5511bc │ │ │ │ + bl 5511b4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -377690,89 +377690,89 @@ │ │ │ │ ldr r1, [pc, #248] @ 351694 │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #216] @ 351698 │ │ │ │ ldr r1, [pc, #216] @ 35169c │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r9, r9, #308 @ 0x134 │ │ │ │ mov fp, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r9, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr ip, [sl, #120] @ 0x78 │ │ │ │ orr ip, ip, r0, lsl #8 │ │ │ │ lsl ip, ip, #16 │ │ │ │ lsr ip, ip, #16 │ │ │ │ b 35152c │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 535f80 │ │ │ │ + bl 535f78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 351488 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 3516a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ rsbeq r9, fp, ip, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr #20 │ │ │ │ - subseq sl, pc, r4, lsr #5 │ │ │ │ - subeq r7, fp, r4, lsl #13 │ │ │ │ - subseq r3, r3, r4, ror #1 │ │ │ │ - strheq r6, [sp], #-132 @ 0xffffff7c │ │ │ │ - subeq sp, fp, r4, lsl #5 │ │ │ │ - ldrheq sl, [pc], #-28 @ │ │ │ │ - @ instruction: 0x004b759c │ │ │ │ - ldrsheq r2, [r3], #-252 @ 0xffffff04 │ │ │ │ - subeq sp, fp, r0, lsr #3 │ │ │ │ - subeq r6, sp, r4, asr #15 │ │ │ │ - subeq r0, lr, ip, lsl #12 │ │ │ │ + @ instruction: 0x005fa294 │ │ │ │ + subeq r7, fp, r4, ror r6 │ │ │ │ + ldrsbeq r3, [r3], #-4 │ │ │ │ + subeq r6, sp, r4, lsr #17 │ │ │ │ + subeq sp, fp, r4, ror r2 │ │ │ │ + subseq sl, pc, ip, lsr #3 │ │ │ │ + subeq r7, fp, ip, lsl #11 │ │ │ │ + subseq r2, r3, ip, ror #31 │ │ │ │ + @ instruction: 0x004bd190 │ │ │ │ + strheq r6, [sp], #-116 @ 0xffffff8c │ │ │ │ + strdeq r0, [lr], #-92 @ 0xffffffa4 │ │ │ │ │ │ │ │ 003516a4 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 35170c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r6, [r1, #16] │ │ │ │ - bl 58caec │ │ │ │ + bl 58cae4 │ │ │ │ ldr r3, [pc, #72] @ 351724 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 34b230 │ │ │ │ @@ -377785,15 +377785,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - subeq pc, sp, r8, ror #25 │ │ │ │ + ldrdeq pc, [sp], #-200 @ 0xffffff38 │ │ │ │ │ │ │ │ 00351728 : │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 351784 │ │ │ │ cmp r1, #6 │ │ │ │ beq 351758 │ │ │ │ @@ -377824,17 +377824,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3517c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3517c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r9, pc, ip, lsr #31 │ │ │ │ - subeq r0, lr, ip, lsl #5 │ │ │ │ - subeq r0, lr, r8, ror #9 │ │ │ │ + @ instruction: 0x005f9f9c │ │ │ │ + subeq r0, lr, ip, ror r2 │ │ │ │ + ldrdeq r0, [lr], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ │ │ │ │ 003517c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377866,21 +377866,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 351870 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 351874 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r9, pc, r0, lsr pc @ │ │ │ │ - subeq r0, lr, r0, lsl r2 │ │ │ │ - ldrdeq r0, [lr], #-60 @ 0xffffffc4 │ │ │ │ + subseq r9, pc, r0, lsr #30 │ │ │ │ + subeq r0, lr, r0, lsl #4 │ │ │ │ + subeq r0, lr, ip, asr #7 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - subseq r9, pc, ip, lsl #30 │ │ │ │ - subeq r0, lr, ip, ror #3 │ │ │ │ - subeq r0, lr, r8, asr #7 │ │ │ │ + ldrsheq r9, [pc], #-236 @ │ │ │ │ + ldrdeq r0, [lr], #-28 @ 0xffffffe4 │ │ │ │ + strheq r0, [lr], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, fp, lsl #3 │ │ │ │ │ │ │ │ 00351878 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377911,24 +377911,24 @@ │ │ │ │ ldr r1, [pc, #248] @ 3519e0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #216] @ 3519e4 │ │ │ │ ldr r1, [pc, #216] @ 3519e8 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ bne 351998 │ │ │ │ ldr r4, [pc, #180] @ 3519ec │ │ │ │ ldr r6, [pc, #180] @ 3519f0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -377937,24 +377937,24 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3519b4 │ │ │ │ ldr r1, [pc, #156] @ 3519f4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #132] @ 3519f8 │ │ │ │ ldr r1, [pc, #132] @ 3519fc │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ beq 351944 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -377966,27 +377966,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 351a08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 351a0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r9, pc, r0, ror lr @ │ │ │ │ - subeq r7, fp, ip, asr #4 │ │ │ │ - subseq r2, r3, ip, lsr #25 │ │ │ │ - subeq ip, fp, r4, asr lr │ │ │ │ - subeq r6, sp, r8, ror r4 │ │ │ │ - subseq r9, pc, r4, lsl lr @ │ │ │ │ - strdeq r7, [fp], #-28 @ 0xffffffe4 │ │ │ │ - subseq r2, r3, r4, asr #24 │ │ │ │ - subeq ip, fp, ip, ror #27 │ │ │ │ - subeq r6, sp, r0, lsl r4 │ │ │ │ - subseq r9, pc, ip, lsl #27 │ │ │ │ - subeq r0, lr, ip, rrx │ │ │ │ - ldrdeq r0, [lr], #-40 @ 0xffffffd8 │ │ │ │ + subseq r9, pc, r0, ror #28 │ │ │ │ + subeq r7, fp, ip, lsr r2 │ │ │ │ + @ instruction: 0x00532c9c │ │ │ │ + subeq ip, fp, r4, asr #28 │ │ │ │ + subeq r6, sp, r8, ror #8 │ │ │ │ + subseq r9, pc, r4, lsl #28 │ │ │ │ + subeq r7, fp, ip, ror #3 │ │ │ │ + subseq r2, r3, r4, lsr ip │ │ │ │ + ldrdeq ip, [fp], #-220 @ 0xffffff24 │ │ │ │ + subeq r6, sp, r0, lsl #8 │ │ │ │ + subseq r9, pc, ip, ror sp @ │ │ │ │ + subeq r0, lr, ip, asr r0 │ │ │ │ + subeq r0, lr, r8, asr #5 │ │ │ │ andeq r0, r0, fp, ror #4 │ │ │ │ │ │ │ │ 00351a10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -378001,23 +378001,23 @@ │ │ │ │ add r3, r8, #380 @ 0x17c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add ip, r8, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [r7, #1264] @ 0x4f0 │ │ │ │ cmp r1, r4 │ │ │ │ bne 351ac8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 351aa8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -378035,19 +378035,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 351af0 │ │ │ │ ldr r0, [pc, #32] @ 351af4 │ │ │ │ ldr r2, [pc, #32] @ 351af8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #424 @ 0x1a8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r9, pc, r8, lsl sp @ │ │ │ │ - subeq r0, lr, r8, ror r2 │ │ │ │ - subeq r8, ip, r8, ror #8 │ │ │ │ - subeq pc, sp, r0, ror #30 │ │ │ │ - strdeq r0, [lr], #-20 @ 0xffffffec │ │ │ │ + subseq r9, pc, r8, lsl #26 │ │ │ │ + subeq r0, lr, r8, ror #4 │ │ │ │ + subeq r8, ip, r8, asr r4 │ │ │ │ + subeq pc, sp, r0, asr pc @ │ │ │ │ + subeq r0, lr, r4, ror #3 │ │ │ │ andeq r0, r0, r9, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #488] @ 351cfc │ │ │ │ ldr r2, [pc, #488] @ 351d00 │ │ │ │ @@ -378079,24 +378079,24 @@ │ │ │ │ add r9, r8, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #396] @ 351d10 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #368] @ 351d14 │ │ │ │ ldr r1, [pc, #368] @ 351d18 │ │ │ │ add r6, r8, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r7, [r0, #1128] @ 0x468 │ │ │ │ cmp r7, #0 │ │ │ │ bne 351b7c │ │ │ │ add r4, r4, r4, lsl #2 │ │ │ │ add r4, r4, fp │ │ │ │ add r0, r4, #1 │ │ │ │ @@ -378131,24 +378131,24 @@ │ │ │ │ ldr r2, [pc, #208] @ 351d20 │ │ │ │ ldr r1, [pc, #208] @ 351d24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #180] @ 351d28 │ │ │ │ ldr r1, [pc, #180] @ 351d2c │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne 351c08 │ │ │ │ ldr r2, [pc, #144] @ 351d30 │ │ │ │ ldr r3, [pc, #96] @ 351d04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -378169,27 +378169,27 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ strb r5, [r0, fp] │ │ │ │ mov r8, r0 │ │ │ │ bl 1e1e1c │ │ │ │ b 351c98 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subeq r0, lr, r0, ror #3 │ │ │ │ + ldrdeq r0, [lr], #-16 │ │ │ │ ldrdeq r9, [fp], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r9, pc, r4, ror #23 │ │ │ │ - subeq r6, fp, r4, asr #31 │ │ │ │ - subseq r2, r3, r8, lsl sl │ │ │ │ - subeq ip, fp, r0, asr #23 │ │ │ │ - subeq r6, sp, r4, ror #3 │ │ │ │ - strdeq r0, [lr], #-12 │ │ │ │ - subeq r6, fp, r8, ror #29 │ │ │ │ - subseq r2, r3, r8, asr #18 │ │ │ │ - strdeq ip, [fp], #-160 @ 0xffffff60 │ │ │ │ - subeq r6, sp, r4, lsl r1 │ │ │ │ + ldrsbeq r9, [pc], #-180 @ │ │ │ │ + strheq r6, [fp], #-244 @ 0xffffff0c │ │ │ │ + subseq r2, r3, r8, lsl #20 │ │ │ │ + strheq ip, [fp], #-176 @ 0xffffff50 │ │ │ │ + ldrdeq r6, [sp], #-20 @ 0xffffffec │ │ │ │ + subeq r0, lr, ip, ror #1 │ │ │ │ + ldrdeq r6, [fp], #-232 @ 0xffffff18 │ │ │ │ + subseq r2, r3, r8, lsr r9 │ │ │ │ + subeq ip, fp, r0, ror #21 │ │ │ │ + subeq r6, sp, r4, lsl #2 │ │ │ │ rsbeq r9, fp, ip, asr r7 │ │ │ │ │ │ │ │ 00351d34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378204,15 +378204,15 @@ │ │ │ │ add r1, r5, #380 @ 0x17c │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 351de0 │ │ │ │ ldr r1, [pc, #108] @ 351de4 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne 351dc0 │ │ │ │ ldrb r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -378227,19 +378227,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 351de8 │ │ │ │ ldr r0, [pc, #32] @ 351dec │ │ │ │ ldr r2, [pc, #32] @ 351df0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #444 @ 0x1bc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r9, pc, ip, ror #19 │ │ │ │ - subeq pc, sp, r8, lsr pc @ │ │ │ │ - subeq r8, ip, r8, lsr #2 │ │ │ │ - subeq pc, sp, r8, ror #24 │ │ │ │ - strdeq pc, [sp], #-236 @ 0xffffff14 │ │ │ │ + ldrsbeq r9, [pc], #-156 @ │ │ │ │ + subeq pc, sp, r8, lsr #30 │ │ │ │ + subeq r8, ip, r8, lsl r1 │ │ │ │ + subeq pc, sp, r8, asr ip @ │ │ │ │ + subeq pc, sp, ip, ror #29 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #504] @ 352004 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -378251,24 +378251,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add r3, r4, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #452] @ 352010 │ │ │ │ ldr r1, [pc, #452] @ 352014 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 351f30 │ │ │ │ ldr fp, [pc, #416] @ 352018 │ │ │ │ ldr r6, [pc, #416] @ 35201c │ │ │ │ add fp, pc, fp │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -378287,29 +378287,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 351f78 │ │ │ │ ldr r1, [pc, #352] @ 352020 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #328] @ 352024 │ │ │ │ ldr r1, [pc, #328] @ 352028 │ │ │ │ add ip, fp, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #304] @ 35202c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ subs sl, r0, #0 │ │ │ │ bne 351e94 │ │ │ │ ldr r7, [r4, #1128] @ 0x468 │ │ │ │ ldr r1, [r7, #872] @ 0x368 │ │ │ │ tst r1, #4 │ │ │ │ bne 351f5c │ │ │ │ cmp r9, #0 │ │ │ │ @@ -378365,63 +378365,63 @@ │ │ │ │ ldr r0, [pc, #88] @ 352048 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 35204c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r9, pc, r0, asr #18 │ │ │ │ - subseq r2, r3, r0, ror r7 │ │ │ │ - subeq r6, fp, r0, lsl sp │ │ │ │ - subeq ip, fp, r4, lsl r9 │ │ │ │ - subeq r5, sp, r8, lsr pc │ │ │ │ - ldrsbeq r9, [pc], #-132 @ │ │ │ │ - strheq r6, [fp], #-204 @ 0xffffff34 │ │ │ │ - ldrsbeq r2, [r3], #-108 @ 0xffffff94 │ │ │ │ - subeq ip, fp, r8, lsl #17 │ │ │ │ - subeq r5, sp, ip, lsr #29 │ │ │ │ - subeq pc, sp, r4, lsl #28 │ │ │ │ - subseq r9, pc, r8, lsl #16 │ │ │ │ - subeq pc, sp, r8, ror #21 │ │ │ │ - ldrdeq pc, [sp], #-216 @ 0xffffff28 │ │ │ │ + subseq r9, pc, r0, lsr r9 @ │ │ │ │ + subseq r2, r3, r0, ror #14 │ │ │ │ + subeq r6, fp, r0, lsl #26 │ │ │ │ + subeq ip, fp, r4, lsl #18 │ │ │ │ + subeq r5, sp, r8, lsr #30 │ │ │ │ + subseq r9, pc, r4, asr #17 │ │ │ │ + subeq r6, fp, ip, lsr #25 │ │ │ │ + subseq r2, r3, ip, asr #13 │ │ │ │ + subeq ip, fp, r8, ror r8 │ │ │ │ + @ instruction: 0x004d5e9c │ │ │ │ + strdeq pc, [sp], #-212 @ 0xffffff2c │ │ │ │ + ldrsheq r9, [pc], #-120 @ │ │ │ │ + ldrdeq pc, [sp], #-168 @ 0xffffff58 │ │ │ │ + subeq pc, sp, r8, asr #27 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ - subseq r9, pc, r0, ror #14 │ │ │ │ - subeq pc, sp, r0, asr #20 │ │ │ │ - subeq pc, sp, ip, lsl #26 │ │ │ │ + subseq r9, pc, r0, asr r7 @ │ │ │ │ + subeq pc, sp, r0, lsr sl @ │ │ │ │ + strdeq pc, [sp], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r7, asr #22 │ │ │ │ │ │ │ │ 00352050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ 352084 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x004dfc98 │ │ │ │ + subeq pc, sp, r8, lsl #25 │ │ │ │ │ │ │ │ 00352088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldrb r6, [sp, #32] │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ands ip, r6, #7 │ │ │ │ bne 352164 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [pc, #156] @ 352168 │ │ │ │ str r3, [r4, #1132] @ 0x46c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378436,15 +378436,15 @@ │ │ │ │ ldr r2, [pc, #112] @ 35216c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #108] @ 352170 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #88] @ 352174 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r0, #1264 @ 0x4f0 │ │ │ │ addne r2, r2, #8 │ │ │ │ str r3, [r0, #1272] @ 0x4f8 │ │ │ │ @@ -378458,17 +378458,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e415c │ │ │ │ - subseq r9, pc, ip, ror r6 @ │ │ │ │ - strheq pc, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x004c7d98 │ │ │ │ + subseq r9, pc, ip, ror #12 │ │ │ │ + subeq pc, sp, r0, lsr #23 │ │ │ │ + subeq r7, ip, r8, lsl #27 │ │ │ │ rsbseq r9, r6, r0, lsr #19 │ │ │ │ rsbseq r9, r6, r0, lsl #19 │ │ │ │ │ │ │ │ 0035217c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -378479,23 +378479,23 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ ldrb r9, [sp, #40] @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 57e944 │ │ │ │ + bl 57e93c │ │ │ │ ldr r2, [pc, #192] @ 352280 │ │ │ │ ldr r1, [pc, #192] @ 352284 │ │ │ │ add r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ands r2, r9, #7 │ │ │ │ bne 352278 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ str r2, [r0, #1140] @ 0x474 │ │ │ │ ldr r1, [pc, #148] @ 352288 │ │ │ │ ldr r2, [pc, #148] @ 35228c │ │ │ │ @@ -378507,15 +378507,15 @@ │ │ │ │ str r7, [r0, #1136] @ 0x470 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #96] @ 352290 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r0, #1264 @ 0x4f0 │ │ │ │ addne r2, r2, #8 │ │ │ │ str r3, [r0, #1272] @ 0x4f8 │ │ │ │ @@ -378529,19 +378529,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e415c │ │ │ │ - @ instruction: 0x005f959c │ │ │ │ - subeq ip, fp, r4, lsr #11 │ │ │ │ - subeq r5, sp, r4, asr #23 │ │ │ │ - @ instruction: 0x004c7c90 │ │ │ │ - strheq pc, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + subseq r9, pc, ip, lsl #11 │ │ │ │ + @ instruction: 0x004bc594 │ │ │ │ + strheq r5, [sp], #-180 @ 0xffffff4c │ │ │ │ + subeq r7, ip, r0, lsl #25 │ │ │ │ + subeq pc, sp, r4, lsr #21 │ │ │ │ rsbseq r9, r6, ip, lsl #17 │ │ │ │ rsbseq r9, r6, ip, ror #16 │ │ │ │ │ │ │ │ 00352298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -378553,24 +378553,24 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #160] @ 352364 │ │ │ │ ldr r2, [pc, #160] @ 352368 │ │ │ │ ldr r3, [pc, #160] @ 35236c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #144] @ 352370 │ │ │ │ ldr r1, [pc, #144] @ 352374 │ │ │ │ add r4, r4, #380 @ 0x17c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr ip, [pc, #116] @ 352378 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #500 @ 0x1f4 │ │ │ │ ldr r2, [r0, #1272] @ 0x4f8 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r3, [r0, #1276] @ 0x4fc │ │ │ │ strne r3, [r2, #1276] @ 0x4fc │ │ │ │ @@ -378584,27 +378584,27 @@ │ │ │ │ ldr r2, [pc, #64] @ 35237c │ │ │ │ ldr r1, [pc, #64] @ 352380 │ │ │ │ ldr r3, [pc, #40] @ 35236c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 57e9e4 │ │ │ │ - @ instruction: 0x005f949c │ │ │ │ - @ instruction: 0x004f1794 │ │ │ │ - subeq r6, fp, r0, ror r8 │ │ │ │ + b 57e9dc │ │ │ │ + subseq r9, pc, ip, lsl #9 │ │ │ │ + subeq r1, pc, r4, lsl #15 │ │ │ │ + subeq r6, fp, r0, ror #16 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subeq pc, sp, r8, asr #19 │ │ │ │ - strheq r7, [ip], #-184 @ 0xffffff48 │ │ │ │ - subseq r9, pc, ip, asr #8 │ │ │ │ - strdeq r6, [fp], #-120 @ 0xffffff88 │ │ │ │ - subeq r1, pc, ip, lsl r7 @ │ │ │ │ + strheq pc, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + subeq r7, ip, r8, lsr #23 │ │ │ │ + subseq r9, pc, ip, lsr r4 @ │ │ │ │ + subeq r6, fp, r8, ror #15 │ │ │ │ + subeq r1, pc, ip, lsl #14 │ │ │ │ │ │ │ │ 00352384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -378707,69 +378707,69 @@ │ │ │ │ 003524f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #52] @ 35254c │ │ │ │ ldr r2, [pc, #52] @ 352550 │ │ │ │ ldr r1, [pc, #52] @ 352554 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ - subseq r9, pc, r0, lsr r2 @ │ │ │ │ - subeq ip, fp, r4, asr #4 │ │ │ │ - subeq r5, sp, r8, ror #16 │ │ │ │ + subseq r9, pc, r0, lsr #4 │ │ │ │ + subeq ip, fp, r4, lsr r2 │ │ │ │ + subeq r5, sp, r8, asr r8 │ │ │ │ │ │ │ │ 00352558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #188] @ 352640 │ │ │ │ ldr r2, [pc, #188] @ 352644 │ │ │ │ ldr r1, [pc, #188] @ 352648 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r7, [pc, #160] @ 35264c │ │ │ │ add r5, r6, #100 @ 0x64 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ add r6, r6, #1120 @ 0x460 │ │ │ │ add r6, r6, #4 │ │ │ │ str r0, [r9] │ │ │ │ str r0, [r8] │ │ │ │ ldr r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ subs r0, r4, #0 │ │ │ │ beq 352618 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 352618 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r8] │ │ │ │ ldrb r2, [r2, #25] │ │ │ │ cmp r3, r2 │ │ │ │ movge r3, r2 │ │ │ │ @@ -378786,50 +378786,50 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subseq r9, pc, r4, asr #3 │ │ │ │ - ldrdeq ip, [fp], #-24 @ 0xffffffe8 │ │ │ │ - strdeq r5, [sp], #-124 @ 0xffffff84 │ │ │ │ - subeq r7, ip, r4, asr ip │ │ │ │ + ldrheq r9, [pc], #-20 @ │ │ │ │ + subeq ip, fp, r8, asr #3 │ │ │ │ + subeq r5, sp, ip, ror #15 │ │ │ │ + subeq r7, ip, r4, asr #24 │ │ │ │ │ │ │ │ 00352650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #72] @ 3526bc │ │ │ │ ldr r2, [pc, #72] @ 3526c0 │ │ │ │ ldr r1, [pc, #72] @ 3526c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r9, [pc], #-4 @ │ │ │ │ - subeq ip, fp, r8, ror #1 │ │ │ │ - subeq r5, sp, ip, lsl #14 │ │ │ │ + subseq r9, pc, r4, asr #1 │ │ │ │ + ldrdeq ip, [fp], #-8 │ │ │ │ + strdeq r5, [sp], #-108 @ 0xffffff94 │ │ │ │ │ │ │ │ 003526c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r0, #100] @ 0x64 │ │ │ │ @@ -378839,15 +378839,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r3, #8 │ │ │ │ mov r0, r1 │ │ │ │ strb r3, [ip, #6] │ │ │ │ add r1, r2, #1280 @ 0x500 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5d32d0 │ │ │ │ + bl 5d32c8 │ │ │ │ ldrb r3, [r4, #869] @ 0x365 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ orrne r3, r3, #8 │ │ │ │ andeq r3, r3, #247 @ 0xf7 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -378868,15 +378868,15 @@ │ │ │ │ ldr ip, [pc, #76] @ 3527a8 │ │ │ │ mov r4, r0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r4, #1424] @ 0x590 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r1 │ │ │ │ add r1, ip, #1280 @ 0x500 │ │ │ │ - bl 5d12e0 │ │ │ │ + bl 5d12d8 │ │ │ │ ldrb r3, [r4, #869] @ 0x365 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ orrne r3, r3, #8 │ │ │ │ andeq r3, r3, #247 @ 0xf7 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -378908,32 +378908,32 @@ │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [pc, #328] @ 352950 │ │ │ │ ldr r5, [pc, #328] @ 352954 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ add r6, pc, r6 │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ add r5, pc, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #308 @ 0x134 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ lsl r0, r0, #24 │ │ │ │ lsr r0, r0, #16 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -378950,32 +378950,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ ldr r7, [pc, #184] @ 352964 │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [pc, #180] @ 352968 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ add r7, pc, r7 │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #308 @ 0x134 │ │ │ │ mov r8, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ @@ -378984,28 +378984,28 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #52] @ 35296c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ - subseq r8, pc, ip, ror #30 │ │ │ │ - subeq r6, fp, r8, asr #6 │ │ │ │ - subseq r1, r3, r8, lsr #27 │ │ │ │ - subeq fp, fp, r8, asr pc │ │ │ │ - subeq r5, sp, r8, ror r5 │ │ │ │ - subseq r8, pc, r4, asr #29 │ │ │ │ - subeq r6, fp, r4, lsr #5 │ │ │ │ - subseq r1, r3, r4, lsl #26 │ │ │ │ - strheq fp, [fp], #-224 @ 0xffffff20 │ │ │ │ - ldrdeq r5, [sp], #-64 @ 0xffffffc0 │ │ │ │ - subeq pc, sp, r8, lsr r3 @ │ │ │ │ + subseq r8, pc, ip, asr pc @ │ │ │ │ + subeq r6, fp, r8, lsr r3 │ │ │ │ + @ instruction: 0x00531d98 │ │ │ │ + subeq fp, fp, r8, asr #30 │ │ │ │ + subeq r5, sp, r8, ror #10 │ │ │ │ + ldrheq r8, [pc], #-228 @ │ │ │ │ + @ instruction: 0x004b6294 │ │ │ │ + ldrsheq r1, [r3], #-196 @ 0xffffff3c │ │ │ │ + subeq fp, fp, r0, lsr #29 │ │ │ │ + subeq r5, sp, r0, asr #9 │ │ │ │ + subeq pc, sp, r8, lsr #6 │ │ │ │ │ │ │ │ 00352970 : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00352978 : │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ @@ -379039,15 +379039,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ - bl 53d1d4 │ │ │ │ + bl 53d1cc │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 352c90 │ │ │ │ cmp r4, #0 │ │ │ │ blt 352cd8 │ │ │ │ cmp r4, #6 │ │ │ │ bgt 352cb4 │ │ │ │ @@ -379093,24 +379093,24 @@ │ │ │ │ ldr r1, [pc, #740] @ 352d9c │ │ │ │ add r3, sl, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #708] @ 352da0 │ │ │ │ ldr r1, [pc, #708] @ 352da4 │ │ │ │ add sl, sl, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r0, #1136] @ 0x470 │ │ │ │ rsbs r5, r5, #0 │ │ │ │ add r3, r4, #7 │ │ │ │ rsc r9, r9, #0 │ │ │ │ cmp r4, #6 │ │ │ │ str r2, [r6, r3, lsl #5] │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ @@ -379170,24 +379170,24 @@ │ │ │ │ ldr r1, [pc, #456] @ 352db4 │ │ │ │ add r3, sl, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #424] @ 352db8 │ │ │ │ ldr r1, [pc, #424] @ 352dbc │ │ │ │ add sl, sl, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r0, #1132] @ 0x46c │ │ │ │ b 352af8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #8 │ │ │ │ str r9, [sp, #12] │ │ │ │ bl 1e1e1c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ @@ -379271,52 +379271,52 @@ │ │ │ │ ldr r2, [pc, #172] @ 352e2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r8, fp, r4, lsr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r8, pc, r0, lsr #25 │ │ │ │ - subeq r6, fp, r0, lsl #1 │ │ │ │ - subseq r1, r3, r0, ror #21 │ │ │ │ - subeq fp, fp, r8, lsl #25 │ │ │ │ - subeq r5, sp, ip, lsr #5 │ │ │ │ + @ instruction: 0x005f8c90 │ │ │ │ + subeq r6, fp, r0, ror r0 │ │ │ │ + ldrsbeq r1, [r3], #-160 @ 0xffffff60 │ │ │ │ + subeq fp, fp, r8, ror ip │ │ │ │ + @ instruction: 0x004d529c │ │ │ │ rsbeq r8, fp, r0, ror #16 │ │ │ │ - subseq r8, pc, ip, ror #22 │ │ │ │ - subeq r5, fp, ip, asr #30 │ │ │ │ - subseq r1, r3, ip, lsr #19 │ │ │ │ - subeq fp, fp, r4, asr fp │ │ │ │ - subeq r5, sp, r8, ror r1 │ │ │ │ - ldrheq r8, [pc], #-160 @ │ │ │ │ - @ instruction: 0x004ded90 │ │ │ │ - subeq pc, sp, ip, lsl #1 │ │ │ │ + subseq r8, pc, ip, asr fp @ │ │ │ │ + subeq r5, fp, ip, lsr pc │ │ │ │ + @ instruction: 0x0053199c │ │ │ │ + subeq fp, fp, r4, asr #22 │ │ │ │ + subeq r5, sp, r8, ror #2 │ │ │ │ + subseq r8, pc, r0, lsr #21 │ │ │ │ + subeq lr, sp, r0, lsl #27 │ │ │ │ + subeq pc, sp, ip, ror r0 @ │ │ │ │ andeq r0, r0, r1, asr #11 │ │ │ │ - subseq r8, pc, ip, lsl #21 │ │ │ │ - subeq lr, sp, ip, ror #26 │ │ │ │ - subeq pc, sp, ip, lsl #1 │ │ │ │ + subseq r8, pc, ip, ror sl @ │ │ │ │ + subeq lr, sp, ip, asr sp │ │ │ │ + subeq pc, sp, ip, ror r0 @ │ │ │ │ andeq r0, r0, r3, asr #11 │ │ │ │ - subseq r8, pc, r8, ror #20 │ │ │ │ - subeq lr, sp, r8, asr #26 │ │ │ │ - subeq pc, sp, r8, asr r0 @ │ │ │ │ + subseq r8, pc, r8, asr sl @ │ │ │ │ + subeq lr, sp, r8, lsr sp │ │ │ │ + subeq pc, sp, r8, asr #32 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ - subseq r8, pc, r4, asr #20 │ │ │ │ - subeq lr, sp, r4, lsr #26 │ │ │ │ - subeq lr, sp, r0, lsl #31 │ │ │ │ + subseq r8, pc, r4, lsr sl @ │ │ │ │ + subeq lr, sp, r4, lsl sp │ │ │ │ + subeq lr, sp, r0, ror pc │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ - subseq r8, pc, r0, lsr #20 │ │ │ │ - subeq lr, sp, r0, lsl #26 │ │ │ │ - subeq pc, sp, ip, lsl #1 │ │ │ │ + subseq r8, pc, r0, lsl sl @ │ │ │ │ + strdeq lr, [sp], #-192 @ 0xffffff40 │ │ │ │ + subeq pc, sp, ip, ror r0 @ │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - ldrsheq r8, [pc], #-156 @ │ │ │ │ - ldrdeq lr, [sp], #-204 @ 0xffffff34 │ │ │ │ - subeq pc, sp, r0, lsr r0 @ │ │ │ │ + subseq r8, pc, ip, ror #19 │ │ │ │ + subeq lr, sp, ip, asr #25 │ │ │ │ + subeq pc, sp, r0, lsr #32 │ │ │ │ andeq r0, r0, r9, asr #11 │ │ │ │ - ldrsbeq r8, [pc], #-152 @ │ │ │ │ - strheq lr, [sp], #-200 @ 0xffffff38 │ │ │ │ - strdeq lr, [sp], #-248 @ 0xffffff08 │ │ │ │ + subseq r8, pc, r8, asr #19 │ │ │ │ + subeq lr, sp, r8, lsr #25 │ │ │ │ + subeq lr, sp, r8, ror #31 │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ │ │ │ │ 00352e30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -379330,63 +379330,63 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #324] @ 352fcc │ │ │ │ ldr r1, [pc, #324] @ 352fd0 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r4, #868] @ 0x364 │ │ │ │ cmp r3, #0 │ │ │ │ bne 352f50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 53d1d4 │ │ │ │ + bl 53d1cc │ │ │ │ sub r0, r0, #131072 @ 0x20000 │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 352fa4 │ │ │ │ str r8, [r4, #856] @ 0x358 │ │ │ │ ldr r0, [r6, #1132] @ 0x46c │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53d1d4 │ │ │ │ + bl 53d1cc │ │ │ │ sub r0, r0, #12 │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 352f88 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ ldr r0, [r6, #1136] @ 0x470 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53d1d4 │ │ │ │ + bl 53d1cc │ │ │ │ sub r0, r0, #32 │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 352f6c │ │ │ │ str r5, [r4, #864] @ 0x360 │ │ │ │ mov r2, #960 @ 0x3c0 │ │ │ │ ldr r0, [r6, #1136] @ 0x470 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r5, r8} │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ mov r0, r4 │ │ │ │ strb r8, [r4, #868] @ 0x364 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 350248 │ │ │ │ ldr r1, [pc, #124] @ 352fd4 │ │ │ │ ldr r0, [pc, #124] @ 352fd8 │ │ │ │ @@ -379412,30 +379412,30 @@ │ │ │ │ ldr r1, [pc, #76] @ 352ff8 │ │ │ │ ldr r0, [pc, #76] @ 352ffc │ │ │ │ ldr r2, [pc, #76] @ 353000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #524 @ 0x20c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r8, pc, r4, lsl #18 │ │ │ │ - subseq r1, r3, r4, lsr r7 │ │ │ │ - ldrdeq r5, [fp], #-196 @ 0xffffff3c │ │ │ │ - ldrdeq fp, [fp], #-136 @ 0xffffff78 │ │ │ │ - strdeq r4, [sp], #-236 @ 0xffffff14 │ │ │ │ - ldrdeq lr, [sp], #-168 @ 0xffffff58 │ │ │ │ - subeq lr, sp, r0, ror lr │ │ │ │ + ldrsheq r8, [pc], #-132 @ │ │ │ │ + subseq r1, r3, r4, lsr #14 │ │ │ │ + subeq r5, fp, r4, asr #25 │ │ │ │ + subeq fp, fp, r8, asr #17 │ │ │ │ + subeq r4, sp, ip, ror #29 │ │ │ │ + subeq lr, sp, r8, asr #21 │ │ │ │ + subeq lr, sp, r0, ror #28 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strheq lr, [sp], #-172 @ 0xffffff54 │ │ │ │ - ldrdeq lr, [sp], #-228 @ 0xffffff1c │ │ │ │ + subeq lr, sp, ip, lsr #21 │ │ │ │ + subeq lr, sp, r4, asr #29 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - subeq lr, sp, r0, lsr #21 │ │ │ │ - subeq lr, sp, r0, lsl #29 │ │ │ │ + @ instruction: 0x004dea90 │ │ │ │ + subeq lr, sp, r0, ror lr │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ - subeq lr, sp, r4, lsl #21 │ │ │ │ - subeq lr, sp, r0, lsr lr │ │ │ │ + subeq lr, sp, r4, ror sl │ │ │ │ + subeq lr, sp, r0, lsr #28 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ │ │ │ │ 00353004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -379446,52 +379446,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3530c8 │ │ │ │ ldr r1, [pc, #152] @ 3530cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #128] @ 3530d0 │ │ │ │ ldr r1, [pc, #128] @ 3530d4 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r5, #868] @ 0x364 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3530a4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r5, #856] @ 0x358 │ │ │ │ ldr r0, [r0, #1132] @ 0x46c │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ ldr r1, [r5, #860] @ 0x35c │ │ │ │ ldr r0, [r4, #1136] @ 0x470 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ ldr r1, [r5, #864] @ 0x360 │ │ │ │ ldr r0, [r4, #1136] @ 0x470 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #868] @ 0x364 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r8, pc, r0, lsr r7 @ │ │ │ │ - subeq r5, fp, r8, lsl #22 │ │ │ │ - subseq r1, r3, r4, ror #10 │ │ │ │ - subeq fp, fp, r0, lsl r7 │ │ │ │ - subeq r4, sp, r4, lsr sp │ │ │ │ + subseq r8, pc, r0, lsr #14 │ │ │ │ + strdeq r5, [fp], #-168 @ 0xffffff58 │ │ │ │ + subseq r1, r3, r4, asr r5 │ │ │ │ + subeq fp, fp, r0, lsl #14 │ │ │ │ + subeq r4, sp, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #360] @ 353258 │ │ │ │ ldr r7, [pc, #360] @ 35325c │ │ │ │ ldr r6, [pc, #360] @ 353260 │ │ │ │ @@ -379500,37 +379500,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #296 @ 0x128 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r4, r4, #544 @ 0x220 │ │ │ │ mov r5, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r4, r5 │ │ │ │ add r7, r5, #224 @ 0xe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 353174 │ │ │ │ ldrd r2, [r4, #200] @ 0xc8 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ beq 353174 │ │ │ │ ldr r1, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ add r4, r4, #32 │ │ │ │ cmp r4, r7 │ │ │ │ bne 353148 │ │ │ │ mov r0, r5 │ │ │ │ bl 353004 │ │ │ │ ldrb r3, [r5, #1484] @ 0x5cc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -379580,17 +379580,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e37cc │ │ │ │ bl 1e1390 │ │ │ │ ldr r1, [r5, #1736] @ 0x6c8 │ │ │ │ str r0, [r4, #4] │ │ │ │ b 35322c │ │ │ │ - subseq r8, pc, r8, asr r6 @ │ │ │ │ - subeq r1, ip, ip, lsl #15 │ │ │ │ - subeq fp, fp, ip, lsl #13 │ │ │ │ + subseq r8, pc, r8, asr #12 │ │ │ │ + subeq r1, ip, ip, ror r7 │ │ │ │ + subeq fp, fp, ip, ror r6 │ │ │ │ @ instruction: 0x0076889c │ │ │ │ @ instruction: 0xffffc9f0 │ │ │ │ │ │ │ │ 0035326c : │ │ │ │ add r0, r0, r1, lsl #5 │ │ │ │ ldrd r0, [r0, #200] @ 0xc8 │ │ │ │ bx lr │ │ │ │ @@ -379615,26 +379615,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ bl 1e1e1c │ │ │ │ ldrh sl, [sp, #10] │ │ │ │ - bl 582854 │ │ │ │ - bl 589338 │ │ │ │ + bl 58284c │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #416] @ 353484 │ │ │ │ ldr r2, [pc, #416] @ 353488 │ │ │ │ ldr r1, [pc, #416] @ 35348c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #568 @ 0x238 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ tst r7, #1 │ │ │ │ ldrb r5, [r0, #108] @ 0x6c │ │ │ │ lsr r5, r5, #4 │ │ │ │ and r5, r5, #1 │ │ │ │ beq 3533c4 │ │ │ │ tst sl, #1 │ │ │ │ beq 353380 │ │ │ │ @@ -379723,17 +379723,17 @@ │ │ │ │ b 353380 │ │ │ │ tst r0, #1 │ │ │ │ bne 3533e8 │ │ │ │ b 353380 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, fp, r8, ror #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r8, pc, r4, ror #8 │ │ │ │ - subeq r5, fp, ip, lsr #16 │ │ │ │ - subeq r5, fp, r8, ror sp │ │ │ │ + subseq r8, pc, r4, asr r4 @ │ │ │ │ + subeq r5, fp, ip, lsl r8 │ │ │ │ + subeq r5, fp, r8, ror #26 │ │ │ │ rsbeq r8, fp, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r3, [pc, #1304] @ 3539c4 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ @@ -379792,78 +379792,78 @@ │ │ │ │ ldr r1, [pc, #1120] @ 3539e4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, fp │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #1084] @ 3539e8 │ │ │ │ ldr r1, [pc, #1084] @ 3539ec │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r8, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1004] @ 3539f0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ bne 353884 │ │ │ │ ldr r1, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ cmn r7, #1 │ │ │ │ cmneq r6, #1 │ │ │ │ strd r6, [r4, #200] @ 0xc8 │ │ │ │ beq 35351c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #940] @ 3539f4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #936] @ 3539f8 │ │ │ │ mov r0, fp │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ add r7, pc, r7 │ │ │ │ add ip, sl, #212 @ 0xd4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add ip, sl, #308 @ 0x134 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #836] @ 3539f0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -379872,15 +379872,15 @@ │ │ │ │ bne 3537bc │ │ │ │ ldr r1, [r4, #220] @ 0xdc │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ cmp r5, #7 │ │ │ │ add r4, r4, #32 │ │ │ │ bne 35352c │ │ │ │ ldrb r3, [fp, #868] @ 0x364 │ │ │ │ cmp r3, #0 │ │ │ │ bne 353788 │ │ │ │ ldr r2, [pc, #768] @ 3539fc │ │ │ │ @@ -379960,15 +379960,15 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #12] │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #4] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -379976,15 +379976,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 353a10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrd r2, [r4, #200] @ 0xc8 │ │ │ │ b 3536c0 │ │ │ │ ldr r3, [pc, #392] @ 353a14 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 353614 │ │ │ │ @@ -380013,15 +380013,15 @@ │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -380031,66 +380031,66 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 353a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 353614 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #160] @ 353a1c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 353614 │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ strd r2, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #128] @ 353a20 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrd r2, [r4, #200] @ 0xc8 │ │ │ │ b 3536c0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subeq r5, fp, ip, lsl #13 │ │ │ │ - subseq r1, r3, r0, ror #1 │ │ │ │ - subseq r8, pc, r0, lsl #5 │ │ │ │ + subeq r5, fp, ip, ror r6 │ │ │ │ + ldrsbeq r1, [r3], #-0 │ │ │ │ + subseq r8, pc, r0, ror r2 @ │ │ │ │ rsbeq r7, fp, ip, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r8, pc, ip, ror #4 │ │ │ │ + subseq r8, pc, ip, asr r2 @ │ │ │ │ strdeq r7, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - strheq r5, [fp], #-84 @ 0xffffffac │ │ │ │ - subseq r1, r3, r4, lsl r0 │ │ │ │ - strheq fp, [fp], #-24 @ 0xffffffe8 │ │ │ │ - ldrdeq r4, [sp], #-124 @ 0xffffff84 │ │ │ │ + subeq r5, fp, r4, lsr #11 │ │ │ │ + subseq r1, r3, r4 │ │ │ │ + subeq fp, fp, r8, lsr #3 │ │ │ │ + subeq r4, sp, ip, asr #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subeq fp, fp, r0, lsl r1 │ │ │ │ - subeq r4, sp, r0, lsr r7 │ │ │ │ + subeq fp, fp, r0, lsl #2 │ │ │ │ + subeq r4, sp, r0, lsr #14 │ │ │ │ rsbeq r7, fp, r0, lsl #26 │ │ │ │ rsbeq r7, fp, ip, ror #24 │ │ │ │ andeq r3, r0, r0, ror #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004de698 │ │ │ │ + subeq lr, sp, r8, lsl #13 │ │ │ │ andeq r1, r0, ip, ror #31 │ │ │ │ - subeq lr, sp, r8, lsr r5 │ │ │ │ - subeq lr, sp, r4, asr r5 │ │ │ │ - subeq lr, sp, ip, lsr #11 │ │ │ │ + subeq lr, sp, r8, lsr #10 │ │ │ │ + subeq lr, sp, r4, asr #10 │ │ │ │ + @ instruction: 0x004de59c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #804] @ 353d60 │ │ │ │ ldr r3, [pc, #804] @ 353d64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -380293,30 +380293,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r7, fp, r0, asr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, fp, r0, lsr #16 │ │ │ │ - subseq r7, pc, r8, lsr #20 │ │ │ │ - subeq sp, sp, r8, lsl #26 │ │ │ │ - subeq lr, sp, r0, ror #4 │ │ │ │ + subseq r7, pc, r8, lsl sl @ │ │ │ │ + strdeq sp, [sp], #-200 @ 0xffffff38 │ │ │ │ + subeq lr, sp, r0, asr r2 │ │ │ │ andeq r0, r0, sp, lsl r2 │ │ │ │ - subseq r7, pc, r4, lsl #20 │ │ │ │ - subeq sp, sp, r4, ror #25 │ │ │ │ - subeq sp, sp, r0, asr #30 │ │ │ │ + ldrsheq r7, [pc], #-148 @ │ │ │ │ + ldrdeq sp, [sp], #-196 @ 0xffffff3c │ │ │ │ + subeq sp, sp, r0, lsr pc │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ │ │ │ │ 00353d8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5820b4 │ │ │ │ + bl 5820ac │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 353a24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -380326,15 +380326,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r5, r0, #1120 @ 0x460 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, #100 @ 0x64 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 353e0c │ │ │ │ @@ -380366,20 +380366,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 353e9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 353ea0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r7, pc, r0, lsl #19 │ │ │ │ - @ instruction: 0x004ba990 │ │ │ │ - strheq r3, [sp], #-244 @ 0xffffff0c │ │ │ │ - ldrsbeq r7, [pc], #-140 @ │ │ │ │ - strheq sp, [sp], #-188 @ 0xffffff44 │ │ │ │ - subeq lr, sp, r8, lsr #2 │ │ │ │ + subseq r7, pc, r0, ror r9 @ │ │ │ │ + subeq sl, fp, r0, lsl #19 │ │ │ │ + subeq r3, sp, r4, lsr #31 │ │ │ │ + subseq r7, pc, ip, asr #17 │ │ │ │ + subeq sp, sp, ip, lsr #23 │ │ │ │ + subeq lr, sp, r8, lsl r1 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r1, #772] @ 0x304 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -380402,15 +380402,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bl 1e37b4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4da0 │ │ │ │ + bl 5d4d98 │ │ │ │ ldr ip, [r7, #12] │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ sub r3, r5, #1 │ │ │ │ sub r0, r0, #1 │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -380443,38 +380443,38 @@ │ │ │ │ mov r4, ip │ │ │ │ add r6, pc, r6 │ │ │ │ bl 1e1e1c │ │ │ │ mov r0, r5 │ │ │ │ bl 353494 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 353ff4 │ │ │ │ ldr r3, [pc, #264] @ 3540d8 │ │ │ │ ldr r2, [pc, #264] @ 3540dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #676 @ 0x2a4 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 358d90 │ │ │ │ ldr r1, [r7], #580 @ 0x244 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, sp, #42 @ 0x2a │ │ │ │ bl 1e1e1c │ │ │ │ ldrh r1, [sp, #42] @ 0x2a │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e1348 │ │ │ │ ldr r2, [pc, #180] @ 3540e0 │ │ │ │ ldr r3, [pc, #160] @ 3540d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -380496,15 +380496,15 @@ │ │ │ │ ldr r0, [pc, #108] @ 3540e8 │ │ │ │ rsb r2, ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #652 @ 0x28c │ │ │ │ stmib sp, {r8, r9, fp} │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e1348 │ │ │ │ mvn r4, #21 │ │ │ │ b 354024 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 3540ec │ │ │ │ ldr r1, [pc, #60] @ 3540f0 │ │ │ │ @@ -380513,23 +380513,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 3540f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r7, fp, r4, lsr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r6, ip, ip, asr r2 │ │ │ │ - subseq r7, pc, ip, ror r7 @ │ │ │ │ - subeq lr, sp, ip, asr #32 │ │ │ │ + subeq r6, ip, ip, asr #4 │ │ │ │ + subseq r7, pc, ip, ror #14 │ │ │ │ + subeq lr, sp, ip, lsr r0 │ │ │ │ ldrdeq r7, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrsbeq r7, [pc], #-96 @ │ │ │ │ - subeq sp, sp, r4, asr pc │ │ │ │ - @ instruction: 0x005f7698 │ │ │ │ - subeq sp, sp, r8, ror r9 │ │ │ │ - strdeq sp, [sp], #-236 @ 0xffffff14 │ │ │ │ + subseq r7, pc, r0, asr #13 │ │ │ │ + subeq sp, sp, r4, asr #30 │ │ │ │ + subseq r7, pc, r8, lsl #13 │ │ │ │ + subeq sp, sp, r8, ror #18 │ │ │ │ + subeq sp, sp, ip, ror #29 │ │ │ │ andeq r0, r0, r7, lsl r3 │ │ │ │ │ │ │ │ 003540fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -380751,36 +380751,36 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #1168] @ 354928 │ │ │ │ ldr r1, [pc, #1168] @ 35492c │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1088] @ 354930 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -380812,15 +380812,15 @@ │ │ │ │ mov r0, fp │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [fp, #8] │ │ │ │ str r1, [fp, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r4, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -380830,15 +380830,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #896] @ 354940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 354264 │ │ │ │ mov r0, r4 │ │ │ │ bl 353494 │ │ │ │ ldr r7, [r4, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add r7, r7, #4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -380869,15 +380869,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ bl 1e1e1c │ │ │ │ ldrh r3, [sp, #56] @ 0x38 │ │ │ │ add r7, r4, #680 @ 0x2a8 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrbne r1, [r4, #97] @ 0x61 │ │ │ │ mov r0, r7 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ b 3542e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movne r2, #1 │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -380919,36 +380919,36 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 354950 │ │ │ │ ldr r1, [pc, #536] @ 354954 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #416] @ 354930 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -380980,15 +380980,15 @@ │ │ │ │ mov r0, fp │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [fp, #8] │ │ │ │ str r1, [fp, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r4, #132 @ 0x84 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -380998,37 +380998,37 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #252] @ 35495c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35425c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #224] @ 354960 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #132 @ 0x84 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 354264 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #192] @ 354964 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #132 @ 0x84 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35425c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #156] @ 354968 │ │ │ │ ldr r1, [pc, #156] @ 35496c │ │ │ │ ldr r0, [pc, #156] @ 354970 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #152] @ 354974 │ │ │ │ @@ -381045,40 +381045,40 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #688 @ 0x2b0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrdeq r7, [fp], #-36 @ 0xffffffdc @ │ │ │ │ ldrdeq r7, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, fp, r8, ror #1 │ │ │ │ - subseq r7, pc, ip, ror #5 │ │ │ │ - subeq r4, fp, r8, asr #13 │ │ │ │ - subseq r0, r3, r8, lsr #2 │ │ │ │ - subeq sl, fp, ip, asr #5 │ │ │ │ - strdeq r3, [sp], #-128 @ 0xffffff80 │ │ │ │ + ldrsbeq r7, [pc], #-44 @ │ │ │ │ + strheq r4, [fp], #-104 @ 0xffffff98 │ │ │ │ + subseq r0, r3, r8, lsl r1 │ │ │ │ + strheq sl, [fp], #-44 @ 0xffffffd4 │ │ │ │ + subeq r3, sp, r0, ror #17 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r0, ror r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, sp, ip, asr fp │ │ │ │ - subseq r7, pc, ip, asr #32 │ │ │ │ - subeq r4, fp, r8, lsr #8 │ │ │ │ - subseq pc, r2, r8, lsl #29 │ │ │ │ - subeq sl, fp, ip, lsr #32 │ │ │ │ - subeq r3, sp, r0, asr r6 │ │ │ │ + subeq sp, sp, ip, asr #22 │ │ │ │ + subseq r7, pc, ip, lsr r0 @ │ │ │ │ + subeq r4, fp, r8, lsl r4 │ │ │ │ + subseq pc, r2, r8, ror lr @ │ │ │ │ + subeq sl, fp, ip, lsl r0 │ │ │ │ + subeq r3, sp, r0, asr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - subeq sp, sp, r0, lsr #16 │ │ │ │ - ldrdeq sp, [sp], #-136 @ 0xffffff78 │ │ │ │ - subeq sp, sp, ip, lsl r8 │ │ │ │ - subseq r6, pc, ip, ror lr @ │ │ │ │ - subeq sp, sp, ip, asr r1 │ │ │ │ - subeq sp, sp, ip, lsl #15 │ │ │ │ + subeq sp, sp, r0, lsl r8 │ │ │ │ + subeq sp, sp, r8, asr #17 │ │ │ │ + subeq sp, sp, ip, lsl #16 │ │ │ │ + subseq r6, pc, ip, ror #28 │ │ │ │ + subeq sp, sp, ip, asr #2 │ │ │ │ + subeq sp, sp, ip, ror r7 │ │ │ │ andeq r0, r0, r7, ror #13 │ │ │ │ - subseq r6, pc, r8, asr lr @ │ │ │ │ - subeq sp, sp, r8, lsr r1 │ │ │ │ - subeq sp, sp, r8, asr #14 │ │ │ │ + subseq r6, pc, r8, asr #28 │ │ │ │ + subeq sp, sp, r8, lsr #2 │ │ │ │ + subeq sp, sp, r8, lsr r7 │ │ │ │ andeq r0, r0, r2, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 354a88 │ │ │ │ ldr r3, [pc, #232] @ 354a8c │ │ │ │ @@ -381097,17 +381097,17 @@ │ │ │ │ add r1, r1, #4 │ │ │ │ bl 1e1e1c │ │ │ │ ldrh r1, [sp, #2] │ │ │ │ add r5, r4, #680 @ 0x2a8 │ │ │ │ ands r1, r1, #4 │ │ │ │ ldrbne r1, [r4, #97] @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ ldrb r5, [r4, #28] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ bne 354a48 │ │ │ │ ldr r2, [pc, #132] @ 354a90 │ │ │ │ ldr r3, [pc, #124] @ 354a8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -381121,15 +381121,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5820b4 │ │ │ │ + bl 5820ac │ │ │ │ ldr r2, [pc, #60] @ 354a94 │ │ │ │ ldr r3, [pc, #48] @ 354a8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -381150,32 +381150,32 @@ │ │ │ │ ldrb r2, [r3, #61] @ 0x3d │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 354abc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ 354af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 584e44 │ │ │ │ + b 584e3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 354af4 │ │ │ │ ldr r1, [pc, #32] @ 354af8 │ │ │ │ ldr r0, [pc, #32] @ 354afc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 354b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #716 @ 0x2cc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffc158 │ │ │ │ - subseq r6, pc, r4, ror ip @ │ │ │ │ - subeq ip, sp, r4, asr pc │ │ │ │ - strheq sp, [sp], #-104 @ 0xffffff98 │ │ │ │ + subseq r6, pc, r4, ror #24 │ │ │ │ + subeq ip, sp, r4, asr #30 │ │ │ │ + subeq sp, sp, r8, lsr #13 │ │ │ │ andeq r0, r0, fp, lsl r7 │ │ │ │ │ │ │ │ 00354b04 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb r1, [r3, #61] @ 0x3d │ │ │ │ sub r1, r1, #1 │ │ │ │ @@ -381201,17 +381201,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 354b7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 354b80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #736 @ 0x2e0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq r6, [pc], #-176 @ │ │ │ │ - ldrdeq ip, [sp], #-224 @ 0xffffff20 │ │ │ │ - subeq sp, sp, r8, asr r6 │ │ │ │ + subseq r6, pc, r0, ror #23 │ │ │ │ + subeq ip, sp, r0, asr #29 │ │ │ │ + subeq sp, sp, r8, asr #12 │ │ │ │ andeq r0, r0, r9, lsr #14 │ │ │ │ │ │ │ │ 00354b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -381249,47 +381249,47 @@ │ │ │ │ ldr r6, [pc, #532] @ 354e2c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #500] @ 354e30 │ │ │ │ ldr r1, [pc, #500] @ 354e34 │ │ │ │ add ip, sl, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, fp │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ bne 354bf0 │ │ │ │ ldr r0, [r4, #1128] @ 0x468 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r0, #24] │ │ │ │ beq 354c04 │ │ │ │ ldr r3, [pc, #368] @ 354e38 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -381309,26 +381309,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 354e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne 354c10 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 354ddc │ │ │ │ @@ -381355,47 +381355,47 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #136] @ 354e4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 354c04 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 354e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ ldr r3, [pc, #88] @ 354e54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ b 354d78 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, fp, r0, ror #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, fp, r0, asr #16 │ │ │ │ - subseq r6, pc, r0, lsl #23 │ │ │ │ + subseq r6, pc, r0, ror fp @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subeq r3, fp, r0, ror #30 │ │ │ │ - subeq ip, sp, r8, lsl #31 │ │ │ │ - subseq pc, r2, r4, lsl #19 │ │ │ │ - subeq r9, fp, r8, lsr #22 │ │ │ │ - subeq r3, sp, r8, asr #2 │ │ │ │ + subeq r3, fp, r0, asr pc │ │ │ │ + subeq ip, sp, r8, ror pc │ │ │ │ + subseq pc, r2, r4, ror r9 @ │ │ │ │ + subeq r9, fp, r8, lsl fp │ │ │ │ + subeq r3, sp, r8, lsr r1 │ │ │ │ andeq r2, r0, ip, lsr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, sp, r0, ror #28 │ │ │ │ + subeq ip, sp, r0, asr lr │ │ │ │ rsbeq r6, fp, ip, ror r6 │ │ │ │ - subeq ip, sp, r4, lsl lr │ │ │ │ - subeq sp, sp, ip, ror #7 │ │ │ │ - subseq r6, pc, r4, asr r9 @ │ │ │ │ + subeq ip, sp, r4, lsl #28 │ │ │ │ + ldrdeq sp, [sp], #-60 @ 0xffffffc4 │ │ │ │ + subseq r6, pc, r4, asr #18 │ │ │ │ │ │ │ │ 00354e58 : │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ beq 354e7c │ │ │ │ mov r0, #1 │ │ │ │ @@ -381552,17 +381552,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x004dd194 │ │ │ │ - @ instruction: 0x004fc29c │ │ │ │ - subeq r9, fp, r0, lsl r7 │ │ │ │ + subeq sp, sp, r4, lsl #3 │ │ │ │ + subeq ip, pc, ip, lsl #5 │ │ │ │ + subeq r9, fp, r0, lsl #14 │ │ │ │ │ │ │ │ 003550b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #560] @ 3552fc │ │ │ │ @@ -381572,25 +381572,25 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ subs r7, r0, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 355228 │ │ │ │ mov r9, r1 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #520] @ 355304 │ │ │ │ ldr r2, [pc, #520] @ 355308 │ │ │ │ ldr r1, [pc, #520] @ 35530c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq 35522c │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ @@ -381602,15 +381602,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ add sl, sl, #308 @ 0x134 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 3551ac │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 355214 │ │ │ │ ldr fp, [fp, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add r1, fp, #62 @ 0x3e │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -381623,21 +381623,21 @@ │ │ │ │ ldrb r3, [fp, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt 355214 │ │ │ │ ldr r7, [r7, #1140] @ 0x474 │ │ │ │ cmp r7, #0 │ │ │ │ beq 355228 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #340] @ 35531c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str sl, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq 35522c │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ @@ -381705,21 +381705,21 @@ │ │ │ │ ldr r7, [r7, #1144] @ 0x478 │ │ │ │ cmp r7, #0 │ │ │ │ bne 3551b8 │ │ │ │ b 355228 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, fp, r0, lsr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, pc, ip, asr #12 │ │ │ │ - subeq r9, fp, r0, ror #12 │ │ │ │ - subeq r2, sp, r0, lsl #25 │ │ │ │ - subseq r6, pc, r4, lsl #12 │ │ │ │ - subeq r9, fp, ip, lsl r6 │ │ │ │ - strheq r5, [ip], #-0 │ │ │ │ - subeq r2, sp, r8, asr #23 │ │ │ │ + subseq r6, pc, ip, lsr r6 @ │ │ │ │ + subeq r9, fp, r0, asr r6 │ │ │ │ + subeq r2, sp, r0, ror ip │ │ │ │ + ldrsheq r6, [pc], #-84 @ │ │ │ │ + subeq r9, fp, ip, lsl #12 │ │ │ │ + subeq r5, ip, r0, lsr #1 │ │ │ │ + strheq r2, [sp], #-184 @ 0xffffff48 │ │ │ │ rsbeq r6, fp, r8, asr #3 │ │ │ │ │ │ │ │ 00355324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -381833,46 +381833,46 @@ │ │ │ │ bne 355680 │ │ │ │ mov r0, r8 │ │ │ │ bl 3550b4 │ │ │ │ lsl r5, r5, #3 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 355680 │ │ │ │ mov r0, r7 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r1, [pc, #436] @ 3556ac │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 580314 │ │ │ │ + bl 58030c │ │ │ │ ldr r1, [pc, #420] @ 3556b0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5801e4 │ │ │ │ + bl 5801dc │ │ │ │ ldr ip, [pc, #404] @ 3556b4 │ │ │ │ ldr r2, [pc, #404] @ 3556b8 │ │ │ │ ldr r1, [pc, #404] @ 3556bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 2a6388 │ │ │ │ ldr r3, [pc, #360] @ 3556c0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5821e8 │ │ │ │ + bl 5821e0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #332] @ 3556c4 │ │ │ │ ldr r3, [pc, #296] @ 3556a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -381915,15 +381915,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 355680 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ beq 3554d4 │ │ │ │ ldr r0, [pc, #148] @ 3556c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ add sl, r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, #16 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ @@ -381938,30 +381938,30 @@ │ │ │ │ movcs sl, #1 │ │ │ │ mov r5, r0 │ │ │ │ b 3555fc │ │ │ │ ldr r0, [pc, #68] @ 3556cc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strheq r5, [fp], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, fp, r4, lsl #31 │ │ │ │ - ldrsheq sp, [r3], #-168 @ 0xffffff58 │ │ │ │ - subeq ip, sp, ip, asr sp │ │ │ │ - subseq r6, pc, r8, lsr #4 │ │ │ │ - subeq pc, fp, ip, asr r3 @ │ │ │ │ - subeq r9, fp, r4, asr r2 │ │ │ │ + subseq sp, r3, r8, ror #21 │ │ │ │ + subeq ip, sp, ip, asr #26 │ │ │ │ + subseq r6, pc, r8, lsl r2 @ │ │ │ │ + subeq pc, fp, ip, asr #6 │ │ │ │ + subeq r9, fp, r4, asr #4 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ rsbeq r5, fp, r4, lsl #29 │ │ │ │ - subeq ip, sp, r4, lsl ip │ │ │ │ - @ instruction: 0x004dcb90 │ │ │ │ + subeq ip, sp, r4, lsl #24 │ │ │ │ + subeq ip, sp, r0, lsl #23 │ │ │ │ │ │ │ │ 003556d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ @@ -382019,205 +382019,205 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r1, [pc, #104] @ 355830 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580314 │ │ │ │ + bl 58030c │ │ │ │ ldr r1, [pc, #88] @ 355834 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5801e4 │ │ │ │ + bl 5801dc │ │ │ │ ldr ip, [pc, #72] @ 355838 │ │ │ │ ldr r2, [pc, #72] @ 35583c │ │ │ │ ldr r1, [pc, #72] @ 355840 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq sp, r3, r8, lsr #16 │ │ │ │ - subeq ip, sp, ip, lsl #21 │ │ │ │ - subseq r5, pc, r8, asr pc @ │ │ │ │ - subeq pc, fp, ip, lsl #1 │ │ │ │ - subeq r8, fp, ip, lsl #31 │ │ │ │ + subseq sp, r3, r8, lsl r8 │ │ │ │ + subeq ip, sp, ip, ror sl │ │ │ │ + subseq r5, pc, r8, asr #30 │ │ │ │ + subeq pc, fp, ip, ror r0 @ │ │ │ │ + subeq r8, fp, ip, ror pc │ │ │ │ │ │ │ │ 00355844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r1, [pc, #104] @ 3558d4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580314 │ │ │ │ + bl 58030c │ │ │ │ ldr r1, [pc, #88] @ 3558d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5801e4 │ │ │ │ + bl 5801dc │ │ │ │ ldr ip, [pc, #72] @ 3558dc │ │ │ │ ldr r2, [pc, #72] @ 3558e0 │ │ │ │ ldr r1, [pc, #72] @ 3558e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq sp, r3, r4, lsl #15 │ │ │ │ - subeq ip, sp, r8, ror #19 │ │ │ │ - ldrheq r5, [pc], #-228 @ │ │ │ │ - subeq lr, fp, r8, ror #31 │ │ │ │ - subeq r8, fp, r8, ror #29 │ │ │ │ + subseq sp, r3, r4, ror r7 │ │ │ │ + ldrdeq ip, [sp], #-152 @ 0xffffff68 │ │ │ │ + subseq r5, pc, r4, lsr #29 │ │ │ │ + ldrdeq lr, [fp], #-248 @ 0xffffff08 │ │ │ │ + ldrdeq r8, [fp], #-232 @ 0xffffff18 │ │ │ │ │ │ │ │ 003558e8 : │ │ │ │ - b 5821e8 │ │ │ │ + b 5821e0 │ │ │ │ │ │ │ │ 003558ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r1, [pc, #144] @ 3559a8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #136] @ 3559ac │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 580314 │ │ │ │ + bl 58030c │ │ │ │ ldr r1, [pc, #124] @ 3559b0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5801e4 │ │ │ │ + bl 5801dc │ │ │ │ ldr ip, [pc, #108] @ 3559b4 │ │ │ │ ldr r2, [pc, #108] @ 3559b8 │ │ │ │ ldr r1, [pc, #108] @ 3559bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #76] @ 3559c0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5821e8 │ │ │ │ + bl 5821e0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq sp, [r3], #-104 @ 0xffffff98 │ │ │ │ + subseq sp, r3, r8, asr #13 │ │ │ │ ldrdeq r5, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - subeq ip, sp, r4, lsr r9 │ │ │ │ - subseq r5, pc, r0, lsl #28 │ │ │ │ - subeq lr, fp, r0, lsr pc │ │ │ │ - subeq r8, fp, ip, lsr #28 │ │ │ │ + subeq ip, sp, r4, lsr #18 │ │ │ │ + ldrsheq r5, [pc], #-208 @ │ │ │ │ + subeq lr, fp, r0, lsr #30 │ │ │ │ + subeq r8, fp, ip, lsl lr │ │ │ │ @ instruction: 0x000034bc │ │ │ │ │ │ │ │ 003559c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ ldr r1, [pc, #144] @ 355a80 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #136] @ 355a84 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 580314 │ │ │ │ + bl 58030c │ │ │ │ ldr r1, [pc, #124] @ 355a88 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 5801e4 │ │ │ │ + bl 5801dc │ │ │ │ ldr ip, [pc, #108] @ 355a8c │ │ │ │ ldr r2, [pc, #108] @ 355a90 │ │ │ │ ldr r1, [pc, #108] @ 355a94 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #76] @ 355a98 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5821e8 │ │ │ │ + bl 5821e0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq sp, r3, r0, lsl #12 │ │ │ │ + ldrsheq sp, [r3], #-80 @ 0xffffffb0 │ │ │ │ rsbeq r5, fp, r4, lsl #20 │ │ │ │ - subeq ip, sp, ip, asr r8 │ │ │ │ - subseq r5, pc, r8, lsr #26 │ │ │ │ - subeq lr, fp, r8, asr lr │ │ │ │ - subeq r8, fp, r4, asr sp │ │ │ │ + subeq ip, sp, ip, asr #16 │ │ │ │ + subseq r5, pc, r8, lsl sp @ │ │ │ │ + subeq lr, fp, r8, asr #28 │ │ │ │ + subeq r8, fp, r4, asr #26 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ │ │ │ │ 00355a9c : │ │ │ │ ldr r2, [pc, #164] @ 355b48 │ │ │ │ ldr r1, [pc, #164] @ 355b4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -382259,20 +382259,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 355b68 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3559c4 │ │ │ │ rsbeq r5, fp, r8, asr r9 │ │ │ │ andeq r3, r0, r0, lsr r8 │ │ │ │ andeq r1, r0, r0, asr #27 │ │ │ │ - subseq r5, pc, ip, ror ip @ │ │ │ │ - subseq pc, r0, r4, lsl r4 @ │ │ │ │ - subeq r4, ip, r8, asr #32 │ │ │ │ - subeq r4, ip, ip, lsr #2 │ │ │ │ - subeq r4, ip, r8, lsr #2 │ │ │ │ - subeq r4, ip, r0, lsr #4 │ │ │ │ + subseq r5, pc, ip, ror #24 │ │ │ │ + subseq pc, r0, r4, lsl #8 │ │ │ │ + subeq r4, ip, r8, lsr r0 │ │ │ │ + subeq r4, ip, ip, lsl r1 │ │ │ │ + subeq r4, ip, r8, lsl r1 │ │ │ │ + subeq r4, ip, r0, lsl r2 │ │ │ │ │ │ │ │ 00355b6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ subs r7, r2, #0 │ │ │ │ @@ -382402,34 +382402,34 @@ │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #260] @ 355e9c │ │ │ │ ldr r1, [pc, #260] @ 355ea0 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov fp, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add ip, r9, #308 @ 0x134 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ str r8, [sp, #32] │ │ │ │ str sl, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ @@ -382446,15 +382446,15 @@ │ │ │ │ ldr r2, [pc, #136] @ 355eac │ │ │ │ str r5, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mvn r9, #21 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -382464,29 +382464,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 355eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 355ebc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #792 @ 0x318 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r5, pc, r4, ror #22 │ │ │ │ - subeq fp, sp, r4, asr #28 │ │ │ │ - subseq sl, r6, r4, asr r1 │ │ │ │ + subseq r5, pc, r4, asr fp @ │ │ │ │ + subeq fp, sp, r4, lsr lr │ │ │ │ + subseq sl, r6, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsr #20 │ │ │ │ - subseq r5, pc, r8, ror #19 │ │ │ │ - subeq r2, fp, r8, asr #27 │ │ │ │ - subseq lr, r2, r8, lsr #16 │ │ │ │ - subeq r8, fp, ip, asr #19 │ │ │ │ - strdeq r1, [sp], #-240 @ 0xffffff10 │ │ │ │ - subeq ip, sp, r0, lsr #9 │ │ │ │ - subeq fp, sp, ip, lsl ip │ │ │ │ + ldrsbeq r5, [pc], #-152 @ │ │ │ │ + strheq r2, [fp], #-216 @ 0xffffff28 │ │ │ │ + subseq lr, r2, r8, lsl r8 │ │ │ │ + strheq r8, [fp], #-156 @ 0xffffff64 │ │ │ │ + subeq r1, sp, r0, ror #31 │ │ │ │ + @ instruction: 0x004dc490 │ │ │ │ + subeq fp, sp, ip, lsl #24 │ │ │ │ andeq r0, r0, r7, lsr sl │ │ │ │ - subseq r5, pc, r4, ror #17 │ │ │ │ - subeq fp, sp, r4, asr #23 │ │ │ │ - subeq ip, sp, r4, lsl #8 │ │ │ │ + ldrsbeq r5, [pc], #-132 @ │ │ │ │ + strheq fp, [sp], #-180 @ 0xffffff4c │ │ │ │ + strdeq ip, [sp], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, sp, ror #18 │ │ │ │ │ │ │ │ 00355ec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -382625,31 +382625,31 @@ │ │ │ │ ldr r6, [pc, #184] @ 356188 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mvn r9, #18 │ │ │ │ ldr r0, [r4, #1264] @ 0x4f0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 582414 │ │ │ │ + bl 58240c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 356150 │ │ │ │ mov r1, r6 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 35614c │ │ │ │ ldr ip, [pc, #132] @ 35618c │ │ │ │ ldr r2, [pc, #132] @ 356190 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r9, #0 │ │ │ │ str r0, [r7] │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382666,17 +382666,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r9, #18 │ │ │ │ b 356130 │ │ │ │ ldrsheq r5, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - strheq r8, [fp], #-104 @ 0xffffff98 │ │ │ │ - subseq r5, pc, r4, asr #12 │ │ │ │ - subeq lr, fp, r8, ror r7 │ │ │ │ + subeq r8, fp, r8, lsr #13 │ │ │ │ + subseq r5, pc, r4, lsr r6 @ │ │ │ │ + subeq lr, fp, r8, ror #14 │ │ │ │ │ │ │ │ 00356194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 356214 │ │ │ │ @@ -382685,37 +382685,37 @@ │ │ │ │ ldr r1, [pc, #100] @ 35621c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #68] @ 356220 │ │ │ │ ldr r1, [pc, #68] @ 356224 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, pc, r0, lsr #11 │ │ │ │ - subeq r2, fp, r8, ror r9 │ │ │ │ - ldrsbeq lr, [r2], #-56 @ 0xffffffc8 │ │ │ │ - subeq r8, fp, r8, lsl #11 │ │ │ │ - subeq r1, sp, ip, lsr #23 │ │ │ │ + @ instruction: 0x005f5590 │ │ │ │ + subeq r2, fp, r8, ror #18 │ │ │ │ + subseq lr, r2, r8, asr #7 │ │ │ │ + subeq r8, fp, r8, ror r5 │ │ │ │ + @ instruction: 0x004d1b9c │ │ │ │ │ │ │ │ 00356228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 3562a8 │ │ │ │ @@ -382724,37 +382724,37 @@ │ │ │ │ ldr r1, [pc, #100] @ 3562b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #68] @ 3562b4 │ │ │ │ ldr r1, [pc, #68] @ 3562b8 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, pc, ip, lsl #10 │ │ │ │ - subeq r2, fp, r4, ror #17 │ │ │ │ - subseq lr, r2, r4, asr #6 │ │ │ │ - strdeq r8, [fp], #-68 @ 0xffffffbc │ │ │ │ - subeq r1, sp, r8, lsl fp │ │ │ │ + ldrsheq r5, [pc], #-76 @ │ │ │ │ + ldrdeq r2, [fp], #-132 @ 0xffffff7c │ │ │ │ + subseq lr, r2, r4, lsr r3 │ │ │ │ + subeq r8, fp, r4, ror #9 │ │ │ │ + subeq r1, sp, r8, lsl #22 │ │ │ │ │ │ │ │ 003562bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ 3563b4 │ │ │ │ @@ -382828,41 +382828,41 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ bl 3562bc │ │ │ │ add r5, r4, #680 @ 0x2a8 │ │ │ │ mov r7, #0 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 53d1d4 │ │ │ │ + bl 53d1cc │ │ │ │ ldr r2, [pc, #92] @ 356460 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r6, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53ce64 │ │ │ │ + bl 53ce5c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543924 │ │ │ │ + bl 54391c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r4, #512 @ 0x200 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq fp, sp, ip, lsl #30 │ │ │ │ + strdeq fp, [sp], #-236 @ 0xffffff14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub r4, r0, #1056 @ 0x420 │ │ │ │ sub r4, r4, #4 │ │ │ │ sub r5, r0, #36 @ 0x24 │ │ │ │ @@ -382935,39 +382935,39 @@ │ │ │ │ ldr r9, [r3, #4] │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #76] @ 3565f8 │ │ │ │ ldr r1, [pc, #76] @ 3565fc │ │ │ │ add r8, r8, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ blx r9 │ │ │ │ b 35651c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, fp, ip, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r4, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsbeq r5, [pc], #-24 @ │ │ │ │ - strheq r2, [fp], #-80 @ 0xffffffb0 │ │ │ │ - subseq lr, r2, r0, lsl r0 │ │ │ │ - strheq r8, [fp], #-24 @ 0xffffffe8 │ │ │ │ - ldrdeq r1, [sp], #-124 @ 0xffffff84 │ │ │ │ + subseq r5, pc, r8, asr #3 │ │ │ │ + subeq r2, fp, r0, lsr #11 │ │ │ │ + subseq lr, r2, r0 │ │ │ │ + subeq r8, fp, r8, lsr #3 │ │ │ │ + subeq r1, sp, ip, asr #15 │ │ │ │ │ │ │ │ 00356600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #280] @ 356730 │ │ │ │ @@ -383012,24 +383012,24 @@ │ │ │ │ ldr r1, [pc, #144] @ 356744 │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #112] @ 356748 │ │ │ │ ldr r1, [pc, #112] @ 35674c │ │ │ │ add r7, r7, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #88] @ 356750 │ │ │ │ ldr r3, [pc, #56] @ 356734 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383041,19 +383041,19 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, fp, r4, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006b4d94 │ │ │ │ - subseq r5, pc, r4, lsr #1 │ │ │ │ - subeq r2, fp, r4, lsl #9 │ │ │ │ - subseq sp, r2, r4, ror #29 │ │ │ │ - subeq r8, fp, ip, lsl #1 │ │ │ │ - subeq r1, sp, ip, lsr #13 │ │ │ │ + @ instruction: 0x005f5094 │ │ │ │ + subeq r2, fp, r4, ror r4 │ │ │ │ + ldrsbeq sp, [r2], #-228 @ 0xffffff1c │ │ │ │ + subeq r8, fp, ip, ror r0 │ │ │ │ + @ instruction: 0x004d169c │ │ │ │ rsbeq r4, fp, r4, lsl #26 │ │ │ │ │ │ │ │ 00356754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383084,21 +383084,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3567f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3567fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r4, pc, r8, lsr #31 │ │ │ │ - subeq fp, sp, r8, lsl #5 │ │ │ │ - @ instruction: 0x0056e594 │ │ │ │ + @ instruction: 0x005f4f98 │ │ │ │ + subeq fp, sp, r8, ror r2 │ │ │ │ + subseq lr, r6, r4, lsl #11 │ │ │ │ andeq r0, r0, ip, lsl #23 │ │ │ │ - subseq r4, pc, r4, lsl #31 │ │ │ │ - subeq fp, sp, r4, ror #4 │ │ │ │ - subeq fp, sp, ip, asr #22 │ │ │ │ + subseq r4, pc, r4, ror pc @ │ │ │ │ + subeq fp, sp, r4, asr r2 │ │ │ │ + subeq fp, sp, ip, lsr fp │ │ │ │ andeq r0, r0, sp, lsl #23 │ │ │ │ │ │ │ │ 00356800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -383133,15 +383133,15 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 1e1e1c │ │ │ │ ldrh r3, [sp, #26] │ │ │ │ tst r3, #2 │ │ │ │ beq 356978 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3568e8 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 358710 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -383280,15 +383280,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ cmpeq r2, r0 │ │ │ │ beq 3568e8 │ │ │ │ b 356a90 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [fp], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r3, [ip], #-156 @ 0xffffff64 │ │ │ │ + subeq r3, ip, ip, lsr #19 │ │ │ │ rsbeq r4, fp, r4, ror sl │ │ │ │ │ │ │ │ 00356af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -383299,24 +383299,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #124] @ 356b98 │ │ │ │ ldr r1, [pc, #124] @ 356b9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #100] @ 356ba0 │ │ │ │ ldr r1, [pc, #100] @ 356ba4 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 350db4 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r3, [r5, #120] @ 0x78 │ │ │ │ ldrne r0, [r4, #104] @ 0x68 │ │ │ │ andeq r3, r3, #248 @ 0xf8 │ │ │ │ @@ -383325,19 +383325,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r4, pc, r4, asr #24 │ │ │ │ - subeq r2, fp, ip, lsl r0 │ │ │ │ - subseq sp, r2, r8, ror sl │ │ │ │ - subeq r7, fp, r4, lsr #24 │ │ │ │ - subeq r1, sp, r8, asr #4 │ │ │ │ + subseq r4, pc, r4, lsr ip @ │ │ │ │ + subeq r2, fp, ip │ │ │ │ + subseq sp, r2, r8, ror #20 │ │ │ │ + subeq r7, fp, r4, lsl ip │ │ │ │ + subeq r1, sp, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r3, [pc, #4068] @ 357ba4 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -383350,23 +383350,23 @@ │ │ │ │ ldr r5, [pc, #4044] @ 357bb0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #4016] @ 357bb4 │ │ │ │ ldr r1, [pc, #4016] @ 357bb8 │ │ │ │ add r3, r5, #544 @ 0x220 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [r4, #1736] @ 0x6c8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bcs 356ff8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -383380,92 +383380,92 @@ │ │ │ │ subs r3, ip, #1 │ │ │ │ tst r3, ip │ │ │ │ bne 356f18 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #3920] @ 357bbc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588b48 │ │ │ │ + bl 588b40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 356ca0 │ │ │ │ ldr r1, [pc, #3900] @ 357bc0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588b48 │ │ │ │ + bl 588b40 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [sp, #28] │ │ │ │ ldreq r3, [r2, #872] @ 0x368 │ │ │ │ orreq r3, r3, #4 │ │ │ │ streq r3, [r2, #872] @ 0x368 │ │ │ │ ldr r1, [pc, #3868] @ 357bc4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588b48 │ │ │ │ + bl 588b40 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ ldr r6, [pc, #3852] @ 357bc8 │ │ │ │ ldr fp, [pc, #3852] @ 357bcc │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #220 @ 0xdc │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r2, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ ldrne r3, [r2, #872] @ 0x368 │ │ │ │ orrne r3, r3, #1024 @ 0x400 │ │ │ │ strne r3, [r2, #872] @ 0x368 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #3792] @ 357bd0 │ │ │ │ ldr r1, [pc, #3792] @ 357bd4 │ │ │ │ add r3, r6, #544 @ 0x220 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #3768] @ 357bd8 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ mov sl, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #3680] @ 357bdc │ │ │ │ ldr r1, [pc, #3680] @ 357be0 │ │ │ │ add ip, r6, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #3656] @ 357be4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ ldr r3, [r8, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ bne 357024 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3577f0 │ │ │ │ @@ -383508,42 +383508,42 @@ │ │ │ │ ldr r9, [pc, #3476] @ 357bf0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r8, [pc, #3444] @ 357bf4 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [pc, #3440] @ 357bf8 │ │ │ │ add r4, ip, #212 @ 0xd4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ands r3, r3, #1 │ │ │ │ bne 357080 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [r0, #1128] @ 0x468 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ moveq sl, #1 │ │ │ │ streq r4, [sp, #32] │ │ │ │ beq 356e50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -383561,15 +383561,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #860 @ 0x35c │ │ │ │ mov r2, #2240 @ 0x8c0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #3256] @ 357c08 │ │ │ │ ldr r3, [pc, #3160] @ 357bac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383604,26 +383604,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3132] @ 357c20 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #860 @ 0x35c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 356f48 │ │ │ │ ldr r1, [pc, #3108] @ 357c24 │ │ │ │ ldr ip, [pc, #3108] @ 357c28 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3100] @ 357c2c │ │ │ │ ldr r2, [pc, #3100] @ 357c30 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 356f48 │ │ │ │ ldr r3, [r8, #1128] @ 0x468 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -383634,15 +383634,15 @@ │ │ │ │ ldr r1, [pc, #3044] @ 357c38 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3040] @ 357c3c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r6, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 356f48 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e24a0 │ │ │ │ b 356c3c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ @@ -383653,32 +383653,32 @@ │ │ │ │ str r2, [r4, #128] @ 0x80 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r8, [sp, #76] @ 0x4c │ │ │ │ - bl 7bb688 │ │ │ │ + bl 7bb680 │ │ │ │ ldr r2, [pc, #2944] @ 357c40 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r6, r4, #512 @ 0x200 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 544c84 │ │ │ │ + bl 544c7c │ │ │ │ ldr r3, [r4, #1740] @ 0x6cc │ │ │ │ mov r0, #5 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 583140 │ │ │ │ + bl 583138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3579a8 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ moveq r6, #256 @ 0x100 │ │ │ │ movne r6, #4096 @ 0x1000 │ │ │ │ @@ -383990,27 +383990,27 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r5, #220 @ 0xdc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #1612] @ 357c54 │ │ │ │ ldr r1, [pc, #1612] @ 357c58 │ │ │ │ add ip, r5, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #1588] @ 357c5c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 357f88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, #2 │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ add r1, r1, #10 │ │ │ │ @@ -384065,16 +384065,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 581934 │ │ │ │ + bl 588e2c │ │ │ │ + bl 58192c │ │ │ │ cmp r0, #0 │ │ │ │ beq 358024 │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r3, [pc, #1324] @ 357c6c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -384093,19 +384093,19 @@ │ │ │ │ ldr r3, [r1, #1480] @ 0x5c8 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r5, r1, #1488 @ 0x5d0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5452c0 │ │ │ │ + bl 5452b8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3577d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 542b18 │ │ │ │ + bl 542b10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 293e8c │ │ │ │ cmp r0, #0 │ │ │ │ blt 358294 │ │ │ │ @@ -384143,15 +384143,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #1072] @ 357c7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1068] @ 357c80 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 356f48 │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ ldr r5, [pc, #1044] @ 357c84 │ │ │ │ mov r4, r2 │ │ │ │ add r1, r1, #10 │ │ │ │ mov r2, #2 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ @@ -384162,15 +384162,15 @@ │ │ │ │ add r0, r5, #220 @ 0xdc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r7, [sp, #88] @ 0x58 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 357ffc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r7, #768 @ 0x300 │ │ │ │ ldr r0, [r3, #1476] @ 0x5c4 │ │ │ │ beq 358030 │ │ │ │ @@ -384187,15 +384187,15 @@ │ │ │ │ beq 357ef8 │ │ │ │ ldr r3, [pc, #916] @ 357c90 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #896] @ 0x380 │ │ │ │ b 356f48 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 351000 │ │ │ │ b 356f48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, #14 │ │ │ │ bl 3623a8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -384209,15 +384209,15 @@ │ │ │ │ tst r3, #248 @ 0xf8 │ │ │ │ beq 3575bc │ │ │ │ ldr r0, [pc, #828] @ 357c94 │ │ │ │ asr r3, r3, #3 │ │ │ │ mov r2, fp │ │ │ │ and r1, r3, #31 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc048 │ │ │ │ + bl 7cc040 │ │ │ │ b 3575bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #872] @ 0x368 │ │ │ │ tst r3, #8 │ │ │ │ bne 35753c │ │ │ │ lsl r0, r1, #3 │ │ │ │ mov r3, #1 │ │ │ │ @@ -384249,26 +384249,26 @@ │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, #46 @ 0x2e │ │ │ │ strh r3, [sp, #82] @ 0x52 │ │ │ │ bl 1e1e1c │ │ │ │ b 3571dc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr ip, [pc, #648] @ 357c98 │ │ │ │ ldr r2, [pc, #648] @ 357c9c │ │ │ │ ldr r1, [pc, #648] @ 357ca0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 3530d8 │ │ │ │ b 356f48 │ │ │ │ ldr r3, [pc, #608] @ 357ca4 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh r3, [sp, #82] @ 0x52 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -384292,49 +384292,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #524] @ 357cb4 │ │ │ │ add r3, r3, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 356f48 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ ldr r2, [pc, #500] @ 357cb8 │ │ │ │ ldr r3, [pc, #500] @ 357cbc │ │ │ │ ldr r1, [pc, #500] @ 357cc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #928 @ 0x3a0 │ │ │ │ ldr r2, [pc, #484] @ 357cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 35753c │ │ │ │ ldr r1, [pc, #468] @ 357cc8 │ │ │ │ ldr r5, [pc, #468] @ 357ccc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ 357cd0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ ldr r2, [pc, #448] @ 357cd4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #440] @ 357cd8 │ │ │ │ ldr r1, [pc, #440] @ 357cdc │ │ │ │ add r5, r5, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 3530d8 │ │ │ │ b 356f48 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1390 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [r3, #1736] @ 0x6c8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -384356,140 +384356,140 @@ │ │ │ │ bl 1e35a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [r3, #1476] @ 0x5c4 │ │ │ │ b 357698 │ │ │ │ rsbeq r4, fp, ip, lsr r8 │ │ │ │ rsbeq r4, fp, ip, lsr #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, pc, r8, asr fp @ │ │ │ │ - subeq sp, fp, r8, ror ip │ │ │ │ - subeq r7, fp, r4, lsl #23 │ │ │ │ - strdeq r5, [ip], #-196 @ 0xffffff3c │ │ │ │ - subeq sp, fp, ip, lsr #25 │ │ │ │ - @ instruction: 0x004dae98 │ │ │ │ - @ instruction: 0x005f4a90 │ │ │ │ - ldrsbeq sp, [r2], #-136 @ 0xffffff78 │ │ │ │ - subeq sp, fp, r4, lsl #23 │ │ │ │ - subeq r7, fp, r4, lsl #21 │ │ │ │ - subeq r1, fp, r8, lsl lr │ │ │ │ - subeq r7, fp, r4, ror #19 │ │ │ │ - subeq r1, sp, r8 │ │ │ │ - subeq r3, ip, r8, ror #8 │ │ │ │ - subseq r4, pc, ip, lsr #18 │ │ │ │ - subeq r1, fp, ip, lsl #26 │ │ │ │ - subseq sp, r2, r0, asr #14 │ │ │ │ - subeq r7, fp, r0, ror #17 │ │ │ │ - subeq r0, sp, r4, lsl #30 │ │ │ │ - subseq r4, pc, r8, lsr #16 │ │ │ │ - subeq fp, sp, ip, ror #8 │ │ │ │ - subeq sl, sp, r4, lsl #22 │ │ │ │ + subseq r4, pc, r8, asr #22 │ │ │ │ + subeq sp, fp, r8, ror #24 │ │ │ │ + subeq r7, fp, r4, ror fp │ │ │ │ + subeq r5, ip, r4, ror #25 │ │ │ │ + @ instruction: 0x004bdc9c │ │ │ │ + subeq sl, sp, r8, lsl #29 │ │ │ │ + subseq r4, pc, r0, lsl #21 │ │ │ │ + subseq sp, r2, r8, asr #17 │ │ │ │ + subeq sp, fp, r4, ror fp │ │ │ │ + subeq r7, fp, r4, ror sl │ │ │ │ + subeq r1, fp, r8, lsl #28 │ │ │ │ + ldrdeq r7, [fp], #-148 @ 0xffffff6c │ │ │ │ + strdeq r0, [sp], #-248 @ 0xffffff08 │ │ │ │ + subeq r3, ip, r8, asr r4 │ │ │ │ + subseq r4, pc, ip, lsl r9 @ │ │ │ │ + strdeq r1, [fp], #-204 @ 0xffffff34 │ │ │ │ + subseq sp, r2, r0, lsr r7 │ │ │ │ + ldrdeq r7, [fp], #-128 @ 0xffffff80 │ │ │ │ + strdeq r0, [sp], #-228 @ 0xffffff1c │ │ │ │ + subseq r4, pc, r8, lsl r8 @ │ │ │ │ + subeq fp, sp, ip, asr r4 │ │ │ │ + strdeq sl, [sp], #-164 @ 0xffffff5c │ │ │ │ rsbeq r4, fp, ip, lsr #9 │ │ │ │ rsbseq r4, r6, ip, lsr #22 │ │ │ │ @ instruction: 0xffff8c80 │ │ │ │ - subseq r4, pc, r4, ror r7 @ │ │ │ │ - @ instruction: 0x004db390 │ │ │ │ - subeq sl, sp, ip, asr #20 │ │ │ │ + subseq r4, pc, r4, ror #14 │ │ │ │ + subeq fp, sp, r0, lsl #7 │ │ │ │ + subeq sl, sp, ip, lsr sl │ │ │ │ @ instruction: 0x000008b6 │ │ │ │ - subeq fp, sp, r8, lsr r3 │ │ │ │ + subeq fp, sp, r8, lsr #6 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - subeq sl, sp, ip, lsl sl │ │ │ │ + subeq sl, sp, ip, lsl #20 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ - subeq fp, sp, r8, ror #6 │ │ │ │ - ldrdeq sl, [sp], #-148 @ 0xffffff6c │ │ │ │ + subeq fp, sp, r8, asr r3 │ │ │ │ + subeq sl, sp, r4, asr #19 │ │ │ │ andeq r0, r0, r1, lsr #10 │ │ │ │ - subeq fp, sp, r4, lsr r4 │ │ │ │ + subeq fp, sp, r4, lsr #8 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ - subseq r4, pc, r4, ror r1 @ │ │ │ │ - subeq r1, fp, ip, asr r5 │ │ │ │ - ldrheq ip, [r2], #-252 @ 0xffffff04 │ │ │ │ - subeq r7, fp, ip, asr r1 │ │ │ │ - subeq r0, sp, r0, lsl #15 │ │ │ │ - ldrdeq sl, [sp], #-104 @ 0xffffff98 │ │ │ │ - subseq r4, pc, r4, asr #32 │ │ │ │ - subeq r1, fp, r8, lsr #8 │ │ │ │ - subseq ip, r2, r8, lsl #29 │ │ │ │ - subeq fp, sp, r4, rrx │ │ │ │ + subseq r4, pc, r4, ror #2 │ │ │ │ + subeq r1, fp, ip, asr #10 │ │ │ │ + subseq ip, r2, ip, lsr #31 │ │ │ │ + subeq r7, fp, ip, asr #2 │ │ │ │ + subeq r0, sp, r0, ror r7 │ │ │ │ + subeq sl, sp, r8, asr #13 │ │ │ │ + subseq r4, pc, r4, lsr r0 @ │ │ │ │ + subeq r1, fp, r8, lsl r4 │ │ │ │ + subseq ip, r2, r8, ror lr │ │ │ │ + subeq fp, sp, r4, asr r0 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - strheq sl, [sp], #-180 @ 0xffffff4c │ │ │ │ - subseq r3, pc, r4, lsl #30 │ │ │ │ - ldrdeq sl, [sp], #-28 @ 0xffffffe4 │ │ │ │ + subeq sl, sp, r4, lsr #23 │ │ │ │ + ldrsheq r3, [pc], #-228 @ │ │ │ │ + subeq sl, sp, ip, asr #3 │ │ │ │ andeq r0, r0, pc, lsr #10 │ │ │ │ - subseq r3, pc, ip, asr #29 │ │ │ │ - subeq r1, fp, r0, lsr #5 │ │ │ │ - subseq ip, r2, r0, lsl #26 │ │ │ │ + ldrheq r3, [pc], #-236 @ │ │ │ │ + @ instruction: 0x004b1290 │ │ │ │ + ldrsheq ip, [r2], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0xffff9b28 │ │ │ │ - subeq sl, sp, r4, ror ip │ │ │ │ - subseq r3, pc, r8, lsr sp @ │ │ │ │ - subeq r1, fp, ip, lsl r1 │ │ │ │ - subseq ip, r2, ip, ror fp │ │ │ │ + subeq sl, sp, r4, ror #24 │ │ │ │ + subseq r3, pc, r8, lsr #26 │ │ │ │ + subeq r1, fp, ip, lsl #2 │ │ │ │ + subseq ip, r2, ip, ror #22 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - ldrheq r3, [pc], #-200 @ │ │ │ │ - @ instruction: 0x004da99c │ │ │ │ - subeq r9, sp, ip, lsl #31 │ │ │ │ + subseq r3, pc, r8, lsr #25 │ │ │ │ + subeq sl, sp, ip, lsl #19 │ │ │ │ + subeq r9, sp, ip, ror pc │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ - subeq sl, sp, r0, lsl #21 │ │ │ │ - subseq r3, pc, r0, lsl #25 │ │ │ │ - subeq r9, sp, r8, asr pc │ │ │ │ + subeq sl, sp, r0, ror sl │ │ │ │ + subseq r3, pc, r0, ror ip @ │ │ │ │ + subeq r9, sp, r8, asr #30 │ │ │ │ andeq r0, r0, r6, ror r4 │ │ │ │ - @ instruction: 0x004dab9c │ │ │ │ - subseq r3, pc, ip, asr #24 │ │ │ │ - subeq r9, sp, r4, lsr #30 │ │ │ │ + subeq sl, sp, ip, lsl #23 │ │ │ │ + subseq r3, pc, ip, lsr ip @ │ │ │ │ + subeq r9, sp, r4, lsl pc │ │ │ │ andeq r0, r0, r2, lsl #18 │ │ │ │ - subeq r1, fp, r4, lsl r0 │ │ │ │ - subseq ip, r2, r4, ror sl │ │ │ │ + subeq r1, fp, r4 │ │ │ │ + subseq ip, r2, r4, ror #20 │ │ │ │ @ instruction: 0xffff8460 │ │ │ │ @ instruction: 0xffffc580 │ │ │ │ - subseq r3, pc, r0, ror r9 @ │ │ │ │ - subeq sl, sp, ip, lsl #13 │ │ │ │ - subeq r9, sp, r4, asr #24 │ │ │ │ + subseq r3, pc, r0, ror #18 │ │ │ │ + subeq sl, sp, ip, ror r6 │ │ │ │ + subeq r9, sp, r4, lsr ip │ │ │ │ andeq r0, r0, r9, lsr r5 │ │ │ │ - subeq sl, sp, ip, lsr r8 │ │ │ │ - subeq r9, sp, r0, lsl #24 │ │ │ │ + subeq sl, sp, ip, lsr #16 │ │ │ │ + strdeq r9, [sp], #-176 @ 0xffffff50 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ - subeq r9, sp, r4, asr fp │ │ │ │ - @ instruction: 0x004da898 │ │ │ │ + subeq r9, sp, r4, asr #22 │ │ │ │ + subeq sl, sp, r8, lsl #17 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ - subseq r3, pc, r8, ror #16 │ │ │ │ - subeq sl, sp, r4, ror #10 │ │ │ │ - ldrsheq r3, [pc], #-120 @ │ │ │ │ + subseq r3, pc, r8, asr r8 @ │ │ │ │ + subeq sl, sp, r4, asr r5 │ │ │ │ + subseq r3, pc, r8, ror #15 │ │ │ │ andeq r0, r0, r7, asr #10 │ │ │ │ - strheq r9, [sp], #-168 @ 0xffffff58 │ │ │ │ - @ instruction: 0x004da698 │ │ │ │ - @ instruction: 0x004d9a90 │ │ │ │ + subeq r9, sp, r8, lsr #21 │ │ │ │ + subeq sl, sp, r8, lsl #13 │ │ │ │ + subeq r9, sp, r0, lsl #21 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - subeq sl, sp, r8, asr #11 │ │ │ │ - subseq r3, pc, r4, lsl #15 │ │ │ │ - subeq r9, sp, ip, asr sl │ │ │ │ + strheq sl, [sp], #-88 @ 0xffffffa8 │ │ │ │ + subseq r3, pc, r4, ror r7 @ │ │ │ │ + subeq r9, sp, ip, asr #20 │ │ │ │ andeq r0, r0, r3, lsl #9 │ │ │ │ - subeq sl, sp, r4, asr #13 │ │ │ │ - subeq r9, sp, r0, lsr #20 │ │ │ │ + strheq sl, [sp], #-100 @ 0xffffff9c │ │ │ │ + subeq r9, sp, r0, lsl sl │ │ │ │ andeq sl, r0, r5, asr sl │ │ │ │ - subseq r3, pc, r0, asr r5 @ │ │ │ │ - subeq sl, sp, r8, lsr #10 │ │ │ │ - subeq r9, sp, r8, lsr #16 │ │ │ │ + subseq r3, pc, r0, asr #10 │ │ │ │ + subeq sl, sp, r8, lsl r5 │ │ │ │ + subeq r9, sp, r8, lsl r8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - subseq r3, pc, r4, lsl r5 @ │ │ │ │ - ldrdeq sl, [sp], #-64 @ 0xffffffc0 │ │ │ │ - subeq r9, sp, ip, ror #15 │ │ │ │ + subseq r3, pc, r4, lsl #10 │ │ │ │ + subeq sl, sp, r0, asr #9 │ │ │ │ + ldrdeq r9, [sp], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r5, ror #19 │ │ │ │ - ldrsbeq r3, [pc], #-72 @ │ │ │ │ - subeq sl, sp, r8, asr #9 │ │ │ │ - strheq r9, [sp], #-112 @ 0xffffff90 │ │ │ │ + subseq r3, pc, r8, asr #9 │ │ │ │ + strheq sl, [sp], #-72 @ 0xffffffb8 │ │ │ │ + subeq r9, sp, r0, lsr #15 │ │ │ │ andeq r0, r0, fp, ror #19 │ │ │ │ - @ instruction: 0x005f349c │ │ │ │ - subeq sl, sp, r0, lsl #10 │ │ │ │ - subeq r9, sp, r4, ror r7 │ │ │ │ + subseq r3, pc, ip, lsl #9 │ │ │ │ + strdeq sl, [sp], #-64 @ 0xffffffc0 │ │ │ │ + subeq r9, sp, r4, ror #14 │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ - subseq r3, pc, ip, ror #8 │ │ │ │ - subeq r9, sp, ip, asr #14 │ │ │ │ - subeq sl, sp, ip, lsr #4 │ │ │ │ + subseq r3, pc, ip, asr r4 @ │ │ │ │ + subeq r9, sp, ip, lsr r7 │ │ │ │ + subeq sl, sp, ip, lsl r2 │ │ │ │ andeq r0, r0, r1, ror r5 │ │ │ │ - subseq r3, pc, r8, asr #8 │ │ │ │ - subeq r9, sp, r8, lsr #14 │ │ │ │ - subeq sl, sp, r4, lsr #4 │ │ │ │ + subseq r3, pc, r8, lsr r4 @ │ │ │ │ + subeq r9, sp, r8, lsl r7 │ │ │ │ + subeq sl, sp, r4, lsl r2 │ │ │ │ andeq r0, r0, r2, ror r5 │ │ │ │ ldr ip, [r1, #20] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ and r5, r3, #7 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ @@ -384502,37 +384502,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #-252] @ 357cf4 │ │ │ │ add r3, r3, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 356f48 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 351000 │ │ │ │ b 356f48 │ │ │ │ ldr r2, [pc, #-296] @ 357cf8 │ │ │ │ ldr r1, [pc, #-296] @ 357cfc │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #-308] @ 357d00 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 3530d8 │ │ │ │ b 356f48 │ │ │ │ mov r0, #0 │ │ │ │ bl 43df34 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 357fe8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -384564,15 +384564,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #-468] @ 357d10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3578d0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3578f4 │ │ │ │ mov r1, #1 │ │ │ │ bl 354988 │ │ │ │ @@ -384600,15 +384600,15 @@ │ │ │ │ ldr r2, [pc, #-592] @ 357d1c │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, r0, #132 @ 0x84 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #-604] @ 357d20 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 356f48 │ │ │ │ ldr r2, [pc, #-620] @ 357d24 │ │ │ │ ldr r1, [pc, #-620] @ 357d28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #-632] @ 357d2c │ │ │ │ @@ -384624,33 +384624,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #928 @ 0x3a0 │ │ │ │ ldr r2, [pc, #-672] @ 357d3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 35753c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #1476] @ 0x5c4 │ │ │ │ bl 1e35a4 │ │ │ │ mov r6, r0 │ │ │ │ b 357e6c │ │ │ │ ldr r2, [pc, #-708] @ 357d40 │ │ │ │ ldr r1, [pc, #-708] @ 357d44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r5, #952 @ 0x3b8 │ │ │ │ mov r2, #2512 @ 0x9d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3578d0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ b 357738 │ │ │ │ bl 298188 │ │ │ │ b 3578d0 │ │ │ │ subs r2, r9, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -384765,60 +384765,60 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ ldr r2, [pc, #-1208] @ 357d58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3578d0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [pc, #-1228] @ 357d5c │ │ │ │ ldr r2, [r2, #1476] @ 0x5c4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #-1236] @ 357d60 │ │ │ │ ldr r1, [pc, #-1236] @ 357d64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ ldr r2, [pc, #-1252] @ 357d68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3578d0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [pc, #-1272] @ 357d6c │ │ │ │ ldr r2, [r2, #1476] @ 0x5c4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #-1280] @ 357d70 │ │ │ │ ldr r1, [pc, #-1280] @ 357d74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ ldr r2, [pc, #-1296] @ 357d78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3578d0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [pc, #-1316] @ 357d7c │ │ │ │ ldr r2, [r2, #1476] @ 0x5c4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #-1324] @ 357d80 │ │ │ │ ldr r1, [pc, #-1324] @ 357d84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ ldr r2, [pc, #-1340] @ 357d88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3578d0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1360] @ 357d8c │ │ │ │ ldr r1, [pc, #-1360] @ 357d90 │ │ │ │ ldr r0, [pc, #-1360] @ 357d94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1364] @ 357d98 │ │ │ │ @@ -384887,22 +384887,22 @@ │ │ │ │ bl 34ccb0 │ │ │ │ b 358378 │ │ │ │ ldr r1, [pc, #36] @ 35840c │ │ │ │ ldr r0, [pc, #36] @ 358410 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #972 @ 0x3cc │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ bl 1e3220 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, fp, r4, asr #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, fp, ip, ror r0 │ │ │ │ - subseq r3, pc, r4, ror #6 │ │ │ │ - subeq sl, sp, r4, ror #7 │ │ │ │ + subseq r3, pc, r4, asr r3 @ │ │ │ │ + ldrdeq sl, [sp], #-52 @ 0xffffffcc │ │ │ │ │ │ │ │ 00358414 : │ │ │ │ ldr r2, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r2, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -384920,15 +384920,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 354988 │ │ │ │ ldr r0, [pc, #4] @ 35846c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r0, r8, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ 358518 │ │ │ │ ldr r2, [pc, #144] @ 35851c │ │ │ │ @@ -384936,47 +384936,47 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #112] @ 358524 │ │ │ │ ldr r1, [pc, #112] @ 358528 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r5, [pc, #92] @ 35852c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #76] @ 358530 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #64] @ 358534 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x005f369c │ │ │ │ - subeq ip, fp, ip, asr #3 │ │ │ │ - strheq ip, [fp], #-16 │ │ │ │ - subeq r0, fp, ip, ror r6 │ │ │ │ - ldrsbeq ip, [r2], #-12 │ │ │ │ + subseq r3, pc, ip, lsl #13 │ │ │ │ + strheq ip, [fp], #-28 @ 0xffffffe4 │ │ │ │ + subeq ip, fp, r0, lsr #3 │ │ │ │ + subeq r0, fp, ip, ror #12 │ │ │ │ + subseq ip, r2, ip, asr #1 │ │ │ │ rsbeq r2, fp, r0, lsr pc │ │ │ │ rsbeq r1, sl, ip, lsr #25 │ │ │ │ muleq r0, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -384987,54 +384987,54 @@ │ │ │ │ ldr r1, [pc, #160] @ 358600 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #132] @ 358604 │ │ │ │ ldr r1, [pc, #132] @ 358608 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #96] @ 35860c │ │ │ │ ldr r1, [pc, #96] @ 358610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r1, r5, #336 @ 0x150 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1136] @ 0x470 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ ldr r0, [r4, #1132] @ 0x46c │ │ │ │ add r1, r5, #168 @ 0xa8 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ ldr r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ - bl 5436c4 │ │ │ │ + bl 5436bc │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 353004 │ │ │ │ - ldrsbeq r3, [pc], #-92 @ │ │ │ │ - subeq ip, fp, r0, lsr #6 │ │ │ │ - subeq r6, fp, ip, lsl r2 │ │ │ │ - strheq r0, [fp], #-80 @ 0xffffffb0 │ │ │ │ - subseq ip, r2, r0, lsl r0 │ │ │ │ - strheq r6, [fp], #-28 @ 0xffffffe4 │ │ │ │ - ldrdeq pc, [ip], #-120 @ 0xffffff88 │ │ │ │ + subseq r3, pc, ip, asr #11 │ │ │ │ + subeq ip, fp, r0, lsl r3 │ │ │ │ + subeq r6, fp, ip, lsl #4 │ │ │ │ + subeq r0, fp, r0, lsr #11 │ │ │ │ + subseq ip, r2, r0 │ │ │ │ + subeq r6, fp, ip, lsr #3 │ │ │ │ + subeq pc, ip, r8, asr #15 │ │ │ │ │ │ │ │ 00358614 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -385276,15 +385276,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrb r7, [sp, #72] @ 0x48 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ bl 358710 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ @@ -385304,27 +385304,27 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl 53ce64 │ │ │ │ + bl 53ce5c │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5436b8 │ │ │ │ - subseq r3, pc, r8, lsl #3 │ │ │ │ - ldrdeq fp, [fp], #-232 @ 0xffffff18 │ │ │ │ - ldrdeq r5, [fp], #-216 @ 0xffffff28 │ │ │ │ + b 5436b0 │ │ │ │ + subseq r3, pc, r8, ror r1 @ │ │ │ │ + subeq fp, fp, r8, asr #29 │ │ │ │ + subeq r5, fp, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #704] @ 358d4c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -385342,34 +385342,34 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #636] @ 358d60 │ │ │ │ ldr r1, [pc, #636] @ 358d64 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add fp, r4, #3424 @ 0xd60 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #596] @ 358d68 │ │ │ │ ldr r1, [pc, #596] @ 358d6c │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r8, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #4 │ │ │ │ add r5, r4, #2912 @ 0xb60 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #26 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -385412,15 +385412,15 @@ │ │ │ │ bl 35897c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #2 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ mov r8, #944 @ 0x3b0 │ │ │ │ mov r9, #0 │ │ │ │ add r7, r7, #8 │ │ │ │ add sl, r4, #3936 @ 0xf60 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ @@ -385436,40 +385436,40 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r8, #32 │ │ │ │ - bl 53ce64 │ │ │ │ + bl 53ce5c │ │ │ │ mov r9, #0 │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [pc, #284] @ 358d80 │ │ │ │ add fp, r4, #4224 @ 0x1080 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add fp, fp, #48 @ 0x30 │ │ │ │ mov r8, #960 @ 0x3c0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53ce64 │ │ │ │ + bl 53ce5c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #131072 @ 0x20000 │ │ │ │ ldr r2, [pc, #228] @ 358d84 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r4, #655360 @ 0xa0000 │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ strd r4, [sp] │ │ │ │ - bl 53ce64 │ │ │ │ + bl 53ce5c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ tst ip, #8 │ │ │ │ bne 358d08 │ │ │ │ ldr r2, [pc, #188] @ 358d88 │ │ │ │ ldr r3, [pc, #132] @ 358d54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -385499,60 +385499,60 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 352e30 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq r3, pc, r0, lsr #1 │ │ │ │ + @ instruction: 0x005f3090 │ │ │ │ rsbeq r2, fp, r8, asr r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq fp, [fp], #-212 @ 0xffffff2c │ │ │ │ - ldrdeq r5, [fp], #-196 @ 0xffffff3c │ │ │ │ - subeq r0, fp, ip, asr #32 │ │ │ │ - subseq fp, r2, ip, lsr #21 │ │ │ │ - subeq r5, fp, r0, asr ip │ │ │ │ - subeq pc, ip, r4, ror r2 @ │ │ │ │ - strdeq sl, [sp], #-8 │ │ │ │ - subeq sl, sp, r0, ror #1 │ │ │ │ - strheq sl, [sp], #-12 │ │ │ │ - subeq sl, sp, r8, asr r0 │ │ │ │ - subeq sl, sp, r8, lsr r0 │ │ │ │ - subeq sl, sp, r0, lsr #32 │ │ │ │ + subeq fp, fp, r4, asr #27 │ │ │ │ + subeq r5, fp, r4, asr #25 │ │ │ │ + subeq r0, fp, ip, lsr r0 │ │ │ │ + @ instruction: 0x0052ba9c │ │ │ │ + subeq r5, fp, r0, asr #24 │ │ │ │ + subeq pc, ip, r4, ror #4 │ │ │ │ + subeq sl, sp, r8, ror #1 │ │ │ │ + ldrdeq sl, [sp], #-0 │ │ │ │ + subeq sl, sp, ip, lsr #1 │ │ │ │ + subeq sl, sp, r8, asr #32 │ │ │ │ + subeq sl, sp, r8, lsr #32 │ │ │ │ + subeq sl, sp, r0, lsl r0 │ │ │ │ rsbeq r2, fp, r0, lsr r7 │ │ │ │ rsbeq r2, fp, ip, ror #13 │ │ │ │ │ │ │ │ 00358d90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #3424 @ 0xd60 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r5, #8 │ │ │ │ - bl 53c578 │ │ │ │ + bl 53c570 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 358538 │ │ │ │ add r0, r5, #344 @ 0x158 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ add r0, r4, #3600 @ 0xe10 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ add r0, r5, #680 @ 0x2a8 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ add r0, r5, #848 @ 0x350 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ add r0, r4, #3936 @ 0xf60 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 358a74 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 540920 │ │ │ │ + b 540918 │ │ │ │ │ │ │ │ 00358dfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -385572,15 +385572,15 @@ │ │ │ │ ldr r2, [pc, #480] @ 35902c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r6, #100] @ 0x64 │ │ │ │ add r8, sp, #10 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -385669,37 +385669,37 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ ldr r3, [pc, #104] @ 359040 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r7, #1744 @ 0x6d0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #84] @ 359044 │ │ │ │ ldr r3, [pc, #44] @ 359020 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 359018 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 57e904 │ │ │ │ + b 57e8fc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, fp, r0, ror #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq r2, [pc], #-192 @ │ │ │ │ - strheq r1, [ip], #-48 @ 0xffffffd0 │ │ │ │ - ldrdeq r9, [sp], #-28 @ 0xffffffe4 │ │ │ │ + subseq r2, pc, r0, ror #25 │ │ │ │ + subeq r1, ip, r0, lsr #7 │ │ │ │ + subeq r9, sp, ip, asr #3 │ │ │ │ ldrdeq r2, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq r2, pc, r4, ror #22 │ │ │ │ - subeq pc, sl, r4, ror #22 │ │ │ │ - subeq sl, lr, r8, lsl #21 │ │ │ │ + subseq r2, pc, r4, asr fp @ │ │ │ │ + subeq pc, sl, r4, asr fp @ │ │ │ │ + subeq sl, lr, r8, ror sl │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ rsbeq r2, fp, ip, lsl #8 │ │ │ │ │ │ │ │ 00359048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -385819,15 +385819,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r5, sp, #8 │ │ │ │ mov r6, #0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r4, #28] │ │ │ │ ldrb r3, [r4, #29] │ │ │ │ add r7, r4, #32 │ │ │ │ @@ -385913,19 +385913,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq r2, pc, ip, lsr r9 @ │ │ │ │ + subseq r2, pc, ip, lsr #18 │ │ │ │ strdeq r2, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq fp, fp, r4, ror r6 │ │ │ │ - subeq r5, fp, r4, ror r5 │ │ │ │ + subeq fp, fp, r4, ror #12 │ │ │ │ + subeq r5, fp, r4, ror #10 │ │ │ │ @ instruction: 0x006b2094 │ │ │ │ │ │ │ │ 003593bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -385944,37 +385944,37 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #692] @ 3596c0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #668] @ 3596c4 │ │ │ │ ldr r1, [pc, #668] @ 3596c8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #644] @ 3596cc │ │ │ │ ldr r1, [pc, #644] @ 3596d0 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r7, sp, #10 │ │ │ │ ldr sl, [pc, #620] @ 3596d4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr fp, [r5, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add fp, fp, #6 │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r8, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -386015,22 +386015,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #424] @ 3596e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r7, #348] @ 0x15c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ str r5, [r4, #2872] @ 0xb38 │ │ │ │ ldr r3, [r7, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3596a0 │ │ │ │ ldr r2, [pc, #384] @ 3596ec │ │ │ │ add r9, r4, #2912 @ 0xb60 │ │ │ │ add r9, r9, #8 │ │ │ │ @@ -386038,36 +386038,36 @@ │ │ │ │ mvn fp, #0 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ mov r0, r9 │ │ │ │ str r9, [r4, #2876] @ 0xb3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ ldr r2, [pc, #340] @ 3596f0 │ │ │ │ add r0, r4, #3248 @ 0xcb0 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 544c84 │ │ │ │ + bl 544c7c │ │ │ │ ldr r2, [pc, #320] @ 3596f4 │ │ │ │ add r9, r4, #3088 @ 0xc10 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r4, #2880] @ 0xb40 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ ldr r2, [pc, #284] @ 3596f8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #3344 @ 0xd10 │ │ │ │ - bl 544c84 │ │ │ │ + bl 544c7c │ │ │ │ mov r0, r4 │ │ │ │ bl 358a74 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2884] @ 0xb44 │ │ │ │ ldr r3, [r6, #1140] @ 0x474 │ │ │ │ str r3, [r4, #2888] @ 0xb48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -386110,33 +386110,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ strne r3, [r7, #348] @ 0x15c │ │ │ │ b 35950c │ │ │ │ ldr r3, [pc, #88] @ 359700 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ b 359564 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq r2, pc, r4, asr r7 @ │ │ │ │ + subseq r2, pc, r4, asr #14 │ │ │ │ rsbeq r2, fp, r4, lsl r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r2, ip, lsl #3 │ │ │ │ - subeq pc, sl, ip, lsr #14 │ │ │ │ - subeq r5, fp, r8, lsr r3 │ │ │ │ - subeq lr, ip, ip, asr r9 │ │ │ │ - ldrdeq r8, [sp], #-184 @ 0xffffff48 │ │ │ │ - subeq r0, ip, ip, lsr #27 │ │ │ │ + subseq fp, r2, ip, ror r1 │ │ │ │ + subeq pc, sl, ip, lsl r7 @ │ │ │ │ + subeq r5, fp, r8, lsr #6 │ │ │ │ + subeq lr, ip, ip, asr #18 │ │ │ │ + subeq r8, sp, r8, asr #23 │ │ │ │ + @ instruction: 0x004c0d9c │ │ │ │ @ instruction: 0x006b1f98 │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ - subseq r2, pc, r4, lsl r6 @ │ │ │ │ - subeq pc, sl, r8, lsl r6 @ │ │ │ │ - subseq fp, r2, r8, ror r0 │ │ │ │ + subseq r2, pc, r4, lsl #12 │ │ │ │ + subeq pc, sl, r8, lsl #12 │ │ │ │ + subseq fp, r2, r8, rrx │ │ │ │ muleq r0, r4, r4 │ │ │ │ - subeq r9, sp, r8, asr r7 │ │ │ │ - subeq r9, sp, ip, asr #14 │ │ │ │ - subeq r9, sp, ip, asr #13 │ │ │ │ - subeq r9, sp, r4, lsr #14 │ │ │ │ + subeq r9, sp, r8, asr #14 │ │ │ │ + subeq r9, sp, ip, lsr r7 │ │ │ │ + strheq r9, [sp], #-108 @ 0xffffff94 │ │ │ │ + subeq r9, sp, r4, lsl r7 │ │ │ │ strheq r1, [fp], #-212 @ 0xffffff2c @ │ │ │ │ andeq r1, r0, r8, lsl #23 │ │ │ │ │ │ │ │ 00359704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386147,15 +386147,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #2884] @ 0xb44 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3597dc │ │ │ │ ldr r3, [r0, #2888] @ 0xb48 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r2, [r0, #2892] @ 0xb4c │ │ │ │ @@ -386166,47 +386166,47 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r0, #3248 @ 0xcb0 │ │ │ │ str r3, [r1] │ │ │ │ add r5, r4, #3424 @ 0xd60 │ │ │ │ strd r6, [r2, #-8] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 544d80 │ │ │ │ + bl 544d78 │ │ │ │ add r6, r5, #8 │ │ │ │ add r0, r4, #3344 @ 0xd10 │ │ │ │ - bl 544d80 │ │ │ │ + bl 544d78 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 358538 │ │ │ │ add r0, r5, #344 @ 0x158 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ add r0, r4, #3600 @ 0xe10 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ add r0, r5, #680 @ 0x2a8 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ add r0, r5, #848 @ 0x350 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ add r0, r4, #3936 @ 0xf60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5889ac │ │ │ │ + b 5889a4 │ │ │ │ ldr r1, [pc, #32] @ 359804 │ │ │ │ ldr r0, [pc, #32] @ 359808 │ │ │ │ ldr r2, [pc, #32] @ 35980c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #84 @ 0x54 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r2, pc, ip, lsl #8 │ │ │ │ - strdeq r8, [sp], #-136 @ 0xffffff78 │ │ │ │ - subeq r0, ip, ip, asr #21 │ │ │ │ + ldrsheq r2, [pc], #-60 @ │ │ │ │ + subeq r8, sp, r8, ror #17 │ │ │ │ + strheq r0, [ip], #-172 @ 0xffffff54 │ │ │ │ + subeq r9, sp, ip, lsl r5 │ │ │ │ subeq r9, sp, ip, lsr #10 │ │ │ │ - subeq r9, sp, ip, lsr r5 │ │ │ │ muleq r0, r3, r1 │ │ │ │ │ │ │ │ 00359810 : │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ str r2, [r0, #344] @ 0x158 │ │ │ │ str r1, [r0, #348] @ 0x15c │ │ │ │ mov r0, #0 │ │ │ │ @@ -386321,56 +386321,56 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #148] @ 359a6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r0, #21 │ │ │ │ b 35992c │ │ │ │ ldr r3, [pc, #120] @ 359a70 │ │ │ │ ldr ip, [pc, #120] @ 359a74 │ │ │ │ ldr r1, [pc, #120] @ 359a78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 359a7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3599e8 │ │ │ │ ldr r3, [pc, #88] @ 359a80 │ │ │ │ ldr ip, [pc, #88] @ 359a84 │ │ │ │ ldr r1, [pc, #88] @ 359a88 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #444 @ 0x1bc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3599e8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, fp, r4, lsr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, fp, r8, asr #21 │ │ │ │ - subseq r2, pc, r4, ror #2 │ │ │ │ - subeq r9, sp, ip, ror r3 │ │ │ │ - subeq r9, sp, r0, asr #6 │ │ │ │ + subseq r2, pc, r4, asr r1 @ │ │ │ │ + subeq r9, sp, ip, ror #6 │ │ │ │ + subeq r9, sp, r0, lsr r3 │ │ │ │ andeq r0, r0, lr, lsr #3 │ │ │ │ - subseq r2, pc, ip, lsr #2 │ │ │ │ - subeq r9, sp, r4, lsl #7 │ │ │ │ - subeq r9, sp, ip, lsl #6 │ │ │ │ + subseq r2, pc, ip, lsl r1 @ │ │ │ │ + subeq r9, sp, r4, ror r3 │ │ │ │ + strdeq r9, [sp], #-44 @ 0xffffffd4 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ - ldrsheq r2, [pc], #-12 @ │ │ │ │ - @ instruction: 0x004d9390 │ │ │ │ - subeq r9, sp, r0, ror #5 │ │ │ │ + subseq r2, pc, ip, ror #1 │ │ │ │ + subeq r9, sp, r0, lsl #7 │ │ │ │ + ldrdeq r9, [sp], #-32 @ 0xffffffe0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orr r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r1, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ streq r3, [r0, #1256] @ 0x4e8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -386381,50 +386381,50 @@ │ │ │ │ ldr r0, [r0, #1256] @ 0x4e8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 359ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq pc, r7, r0, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 359b58 │ │ │ │ ldr r2, [pc, #100] @ 359b5c │ │ │ │ ldr r1, [pc, #100] @ 359b60 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #72] @ 359b64 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #56] @ 359b68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r2, [pc], #-12 @ │ │ │ │ - subeq pc, sl, r0, lsr r0 @ │ │ │ │ - @ instruction: 0x0052aa90 │ │ │ │ + subseq r2, pc, ip, lsr #1 │ │ │ │ + subeq pc, sl, r0, lsr #32 │ │ │ │ + subseq sl, r2, r0, lsl #21 │ │ │ │ rsbeq r0, sl, r4, lsr #13 │ │ │ │ ldrdeq pc, [r7], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 00359b6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386447,25 +386447,25 @@ │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #656] @ 359e74 │ │ │ │ ldr r1, [pc, #656] @ 359e78 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr sl, [pc, #652] @ 359e7c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r4, #256 @ 0x100 │ │ │ │ add sl, pc, sl │ │ │ │ bls 359c18 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #2 │ │ │ │ moveq r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -386490,24 +386490,24 @@ │ │ │ │ ldr r1, [pc, #540] @ 359e88 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #508] @ 359e8c │ │ │ │ ldr r1, [pc, #508] @ 359e90 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 3524f4 │ │ │ │ ldr r3, [pc, #480] @ 359e94 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 359d6c │ │ │ │ @@ -386577,71 +386577,71 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 359eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 359cc4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #140] @ 359eb0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 359cc4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 359eb4 │ │ │ │ ldr r1, [pc, #112] @ 359eb8 │ │ │ │ ldr r0, [pc, #112] @ 359ebc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r1, fp, r0, ror r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, pc, ip, lsl r0 @ │ │ │ │ - ldrsbeq sl, [r2], #-156 @ 0xffffff64 │ │ │ │ - subeq lr, sl, ip, ror pc │ │ │ │ - subeq r4, fp, ip, ror fp │ │ │ │ - subeq lr, ip, r0, lsr #3 │ │ │ │ + subseq r2, pc, ip │ │ │ │ + subseq sl, r2, ip, asr #19 │ │ │ │ + subeq lr, sl, ip, ror #30 │ │ │ │ + subeq r4, fp, ip, ror #22 │ │ │ │ + @ instruction: 0x004ce190 │ │ │ │ strdeq r1, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - subseq r1, pc, r8, asr pc @ │ │ │ │ - subeq lr, sl, ip, asr #29 │ │ │ │ - subseq sl, r2, ip, lsr #18 │ │ │ │ - ldrdeq r4, [fp], #-160 @ 0xffffff60 │ │ │ │ - strdeq lr, [ip], #-4 │ │ │ │ + subseq r1, pc, r8, asr #30 │ │ │ │ + strheq lr, [sl], #-236 @ 0xffffff14 │ │ │ │ + subseq sl, r2, ip, lsl r9 │ │ │ │ + subeq r4, fp, r0, asr #21 │ │ │ │ + subeq lr, ip, r4, ror #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, fp, r0, lsr r7 │ │ │ │ rsbeq r1, fp, ip, asr #13 │ │ │ │ andeq r1, r0, r4, asr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, sp, r0, lsl r0 │ │ │ │ - subeq r9, sp, r4, lsr r0 │ │ │ │ - subseq r1, pc, r0, ror sp @ │ │ │ │ + subeq r9, sp, r0 │ │ │ │ + subeq r9, sp, r4, lsr #32 │ │ │ │ + subseq r1, pc, r0, ror #26 │ │ │ │ + subeq r8, sp, r0, lsr #31 │ │ │ │ strheq r8, [sp], #-240 @ 0xffffff10 │ │ │ │ - subeq r8, sp, r0, asr #31 │ │ │ │ │ │ │ │ 00359ec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -386661,25 +386661,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #612] @ 35a198 │ │ │ │ ldr r1, [pc, #612] @ 35a19c │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r9, [pc, #608] @ 35a1a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r4, #256 @ 0x100 │ │ │ │ add r9, pc, r9 │ │ │ │ bls 359f68 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #2 │ │ │ │ moveq r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -386731,23 +386731,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #360] @ 35a1b4 │ │ │ │ ldr r1, [pc, #360] @ 35a1b8 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 3524f4 │ │ │ │ ldr r3, [pc, #336] @ 35a1bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 359fac │ │ │ │ @@ -386774,76 +386774,76 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 35a1cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 359fac │ │ │ │ mov r0, r6 │ │ │ │ bl 356af0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 359f84 │ │ │ │ b 359fa8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #144] @ 35a1d0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 359fac │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 35a1d4 │ │ │ │ ldr r1, [pc, #108] @ 35a1d8 │ │ │ │ ldr r0, [pc, #108] @ 35a1dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r1, fp, ip, lsl r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r1, pc, r8, asr #25 │ │ │ │ - subseq sl, r2, r8, lsl #13 │ │ │ │ - subeq lr, sl, r8, lsr #24 │ │ │ │ - subeq r4, fp, ip, lsr #16 │ │ │ │ - subeq sp, ip, r0, asr lr │ │ │ │ + ldrheq r1, [pc], #-200 @ │ │ │ │ + subseq sl, r2, r8, ror r6 │ │ │ │ + subeq lr, sl, r8, lsl ip │ │ │ │ + subeq r4, fp, ip, lsl r8 │ │ │ │ + subeq sp, ip, r0, asr #28 │ │ │ │ rsbeq r1, fp, r8, lsr #9 │ │ │ │ rsbeq r1, fp, r8, asr #8 │ │ │ │ - subseq r1, pc, r4, lsr #23 │ │ │ │ - subeq lr, sl, r8, lsl fp │ │ │ │ - subseq sl, r2, r8, ror r5 │ │ │ │ - subeq r4, fp, r8, lsl r7 │ │ │ │ - subeq sp, ip, ip, lsr sp │ │ │ │ + @ instruction: 0x005f1b94 │ │ │ │ + subeq lr, sl, r8, lsl #22 │ │ │ │ + subseq sl, r2, r8, ror #10 │ │ │ │ + subeq r4, fp, r8, lsl #14 │ │ │ │ + subeq sp, ip, ip, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, sp, r4, ror sp │ │ │ │ - subeq r8, sp, r0, lsl #27 │ │ │ │ - subseq r1, pc, ip, asr #20 │ │ │ │ + subeq r8, sp, r4, ror #26 │ │ │ │ + subeq r8, sp, r0, ror sp │ │ │ │ + subseq r1, pc, ip, lsr sl @ │ │ │ │ + subeq r8, sp, ip, ror ip │ │ │ │ subeq r8, sp, ip, lsl #25 │ │ │ │ - @ instruction: 0x004d8c9c │ │ │ │ │ │ │ │ 0035a1e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -386915,52 +386915,52 @@ │ │ │ │ beq 35a350 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 35a39c │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r5} │ │ │ │ ldr r0, [pc, #88] @ 35a3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35a25c │ │ │ │ ldr r1, [pc, #76] @ 35a3a4 │ │ │ │ ldr r0, [pc, #76] @ 35a3a8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35a25c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, fp, r0, asr #3 │ │ │ │ @ instruction: 0x006b1198 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r4, asr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r8, [sp], #-56 @ 0xffffffc8 │ │ │ │ - ldrdeq r8, [sp], #-168 @ 0xffffff58 │ │ │ │ - ldrdeq r8, [sp], #-48 @ 0xffffffd0 │ │ │ │ - strdeq r8, [sp], #-164 @ 0xffffff5c │ │ │ │ + subeq r8, sp, r8, ror #7 │ │ │ │ + subeq r8, sp, r8, asr #21 │ │ │ │ + subeq r8, sp, r0, asr #7 │ │ │ │ + subeq r8, sp, r4, ror #21 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [r0, #1256] @ 0x4e8 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ popge {pc} @ (ldrge pc, [sp], #4) │ │ │ │ @@ -387054,55 +387054,55 @@ │ │ │ │ beq 35a578 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mvn ip, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 35a5cc │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r5} │ │ │ │ ldr r0, [pc, #96] @ 35a5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35a494 │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 35a5d4 │ │ │ │ ldr r1, [pc, #76] @ 35a5d8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35a494 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, fp, r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, fp, r4, asr #31 │ │ │ │ strheq r0, [fp], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, fp, r0, ror #30 │ │ │ │ andeq r3, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq r8, [sp], #-16 │ │ │ │ - subeq r8, sp, ip, lsl r9 │ │ │ │ - subeq r8, sp, r0, lsr r9 │ │ │ │ - subeq r8, sp, r0, lsr #3 │ │ │ │ + subeq r8, sp, r0, asr #3 │ │ │ │ + subeq r8, sp, ip, lsl #18 │ │ │ │ + subeq r8, sp, r0, lsr #18 │ │ │ │ + @ instruction: 0x004d8190 │ │ │ │ ldr r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ bge 35a624 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -387129,40 +387129,40 @@ │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ ldrd r2, [r1] │ │ │ │ ldr r1, [pc, #968] @ 35aa24 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldrd r2, [r6, #16] │ │ │ │ ldr r1, [pc, #948] @ 35aa28 │ │ │ │ strd r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r6, #8] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [pc, #928] @ 35aa2c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ beq 35a9ec │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f185c │ │ │ │ + bl 6f1854 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ ldrd r0, [r1] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #876] @ 35aa30 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb r3, [r1, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35a6e8 │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 35aa04 │ │ │ │ @@ -387173,59 +387173,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 35a7c8 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #808] @ 35aa34 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #788] @ 35aa38 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #764] @ 35aa3c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #740] @ 35aa40 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r3, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r4, [ip, #8] │ │ │ │ ldrd r2, [ip] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #704] @ 35aa44 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r3, #28] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r4, [ip, #8] │ │ │ │ ldrd r2, [ip] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #668] @ 35aa48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r3, #32] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r4, [ip, #8] │ │ │ │ ldrd r2, [ip] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq 35a8f8 │ │ │ │ ldr r3, [pc, #624] @ 35aa4c │ │ │ │ ldr sl, [pc, #624] @ 35aa50 │ │ │ │ ldr fp, [pc, #624] @ 35aa54 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -387249,27 +387249,27 @@ │ │ │ │ subs r4, r4, #1 │ │ │ │ sbc r7, r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r4, r7} │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 35a8f4 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, [ip] │ │ │ │ mov r0, r8 │ │ │ │ ldr r6, [ip, #16] │ │ │ │ ldr r9, [ip, #20] │ │ │ │ ldr r4, [ip, #24] │ │ │ │ ldr r7, [ip, #28] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq 35a7f8 │ │ │ │ cmn r9, #1 │ │ │ │ cmneq r6, #1 │ │ │ │ @@ -387289,24 +387289,24 @@ │ │ │ │ sbc r7, r7, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 35a854 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #352] @ 35aa60 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 35a948 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 35a948 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ @@ -387325,27 +387325,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #244] @ 35aa64 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 35a848 │ │ │ │ ldrb r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35a9b8 │ │ │ │ ldr r3, [pc, #204] @ 35aa68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 35a848 │ │ │ │ ldr r3, [pc, #184] @ 35aa6c │ │ │ │ add r3, pc, r3 │ │ │ │ b 35a8bc │ │ │ │ ldr r3, [pc, #176] @ 35aa70 │ │ │ │ add r3, pc, r3 │ │ │ │ b 35a99c │ │ │ │ @@ -387353,53 +387353,53 @@ │ │ │ │ ldrd r2, [r6, #40] @ 0x28 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #148] @ 35aa74 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 35a6f4 │ │ │ │ ldr r1, [pc, #132] @ 35aa78 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 35a6ac │ │ │ │ ldrd r2, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, [r1, #24] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #100] @ 35aa7c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 35a6e8 │ │ │ │ - subeq r8, sp, r8, asr #17 │ │ │ │ - subeq r8, sp, r0, asr #17 │ │ │ │ - strdeq r1, [fp], #-88 @ 0xffffffa8 │ │ │ │ - subeq r8, sp, r0, lsr #17 │ │ │ │ - strheq r8, [sp], #-128 @ 0xffffff80 │ │ │ │ - subeq r8, sp, ip, lsr #17 │ │ │ │ - subeq r8, sp, ip, lsr #17 │ │ │ │ - strheq r8, [sp], #-128 @ 0xffffff80 │ │ │ │ + strheq r8, [sp], #-136 @ 0xffffff78 │ │ │ │ strheq r8, [sp], #-128 @ 0xffffff80 │ │ │ │ + subeq r1, fp, r8, ror #11 │ │ │ │ + @ instruction: 0x004d8890 │ │ │ │ + subeq r8, sp, r0, lsr #17 │ │ │ │ + @ instruction: 0x004d889c │ │ │ │ + @ instruction: 0x004d889c │ │ │ │ + subeq r8, sp, r0, lsr #17 │ │ │ │ + subeq r8, sp, r0, lsr #17 │ │ │ │ + subeq r8, sp, r4, lsr #17 │ │ │ │ + subeq r8, sp, r0, lsr #18 │ │ │ │ strheq r8, [sp], #-132 @ 0xffffff7c │ │ │ │ - subeq r8, sp, r0, lsr r9 │ │ │ │ - subeq r8, sp, r4, asr #17 │ │ │ │ - subeq r8, sp, r0, lsl #18 │ │ │ │ - subeq r8, sp, r8, lsl #17 │ │ │ │ - subeq r8, sp, ip, asr r6 │ │ │ │ - @ instruction: 0x004d8798 │ │ │ │ - subeq r8, sp, r4, ror #14 │ │ │ │ - subeq r8, sp, ip, ror r5 │ │ │ │ - @ instruction: 0x0053409c │ │ │ │ - @ instruction: 0x00534090 │ │ │ │ - subeq r8, sp, r4, asr #11 │ │ │ │ - subeq r8, sp, r0, ror #10 │ │ │ │ - subeq r8, sp, r8, ror #10 │ │ │ │ + strdeq r8, [sp], #-128 @ 0xffffff80 │ │ │ │ + subeq r8, sp, r8, ror r8 │ │ │ │ + subeq r8, sp, ip, asr #12 │ │ │ │ + subeq r8, sp, r8, lsl #15 │ │ │ │ + subeq r8, sp, r4, asr r7 │ │ │ │ + subeq r8, sp, ip, ror #10 │ │ │ │ + subseq r4, r3, ip, lsl #1 │ │ │ │ + subseq r4, r3, r0, lsl #1 │ │ │ │ + strheq r8, [sp], #-84 @ 0xffffffac │ │ │ │ + subeq r8, sp, r0, asr r5 │ │ │ │ + subeq r8, sp, r8, asr r5 │ │ │ │ │ │ │ │ 0035aa80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 35ab04 │ │ │ │ @@ -387426,15 +387426,15 @@ │ │ │ │ bne 35aad0 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 35aac0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 791fa4 │ │ │ │ + b 791f9c │ │ │ │ rsbeq r0, fp, r4, ror #18 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ │ │ │ │ 0035ab0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -387478,24 +387478,24 @@ │ │ │ │ ldr r1, [pc, #524] @ 35adc0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #492] @ 35adc4 │ │ │ │ ldr r1, [pc, #492] @ 35adc8 │ │ │ │ add r8, r8, #8 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 3524f4 │ │ │ │ ldr r9, [r4, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ ldr r8, [r4, #120] @ 0x78 │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ @@ -387532,15 +387532,15 @@ │ │ │ │ str r8, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ ldr r9, [pc, #296] @ 35add4 │ │ │ │ ldr r8, [pc, #296] @ 35add8 │ │ │ │ ldr sl, [pc, #296] @ 35addc │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -387566,15 +387566,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #7 │ │ │ │ add r4, r4, #32 │ │ │ │ bne 35acc0 │ │ │ │ ldr r2, [pc, #160] @ 35ade4 │ │ │ │ ldr r3, [pc, #104] @ 35adb0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -387601,28 +387601,28 @@ │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp, #4] │ │ │ │ bl 1e2da0 <__snprintf_chk@plt> │ │ │ │ b 35aba4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [fp], #-128 @ 0xffffff80 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r4, ip, asr #24 │ │ │ │ - subseq r1, pc, r4, rrx │ │ │ │ - subeq sp, sl, r4, lsl #31 │ │ │ │ - subseq r9, r2, r4, ror #19 │ │ │ │ - subeq r3, fp, r8, lsl #23 │ │ │ │ - subeq sp, ip, ip, lsr #3 │ │ │ │ - subseq r3, r3, r0, asr #27 │ │ │ │ - subeq r8, sp, ip, lsr #9 │ │ │ │ - @ instruction: 0x00533d9c │ │ │ │ - ldrdeq r8, [sp], #-64 @ 0xffffffc0 │ │ │ │ - subeq r9, ip, r8, ror r9 │ │ │ │ - subeq r8, sp, ip, asr #8 │ │ │ │ + subseq fp, r4, ip, lsr ip │ │ │ │ + subseq r1, pc, r4, asr r0 @ │ │ │ │ + subeq sp, sl, r4, ror pc │ │ │ │ + ldrsbeq r9, [r2], #-148 @ 0xffffff6c │ │ │ │ + subeq r3, fp, r8, ror fp │ │ │ │ + @ instruction: 0x004cd19c │ │ │ │ + ldrheq r3, [r3], #-208 @ 0xffffff30 │ │ │ │ + @ instruction: 0x004d849c │ │ │ │ + subseq r3, r3, ip, lsl #27 │ │ │ │ + subeq r8, sp, r0, asr #9 │ │ │ │ + subeq r9, ip, r8, ror #18 │ │ │ │ + subeq r8, sp, ip, lsr r4 │ │ │ │ strheq r0, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - subeq r8, sp, ip, lsr #7 │ │ │ │ + @ instruction: 0x004d839c │ │ │ │ │ │ │ │ 0035adec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1120] @ 35b264 │ │ │ │ @@ -387636,15 +387636,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ strb r5, [sp, #19] │ │ │ │ str r5, [sp, #32] │ │ │ │ @@ -387668,15 +387668,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 4a4338 │ │ │ │ ldr r2, [pc, #940] @ 35b27c │ │ │ │ ldr r3, [pc, #916] @ 35b268 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -387692,114 +387692,114 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #876] @ 35b280 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b4518 │ │ │ │ + bl 7b4510 │ │ │ │ add r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r9, r0 │ │ │ │ bl 36483c │ │ │ │ cmp r0, #0 │ │ │ │ bne 35b15c │ │ │ │ ldr r1, [pc, #840] @ 35b284 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b41bc │ │ │ │ + bl 7b41b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35b230 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 3527ac │ │ │ │ ldr r1, [pc, #804] @ 35b288 │ │ │ │ ldrb r3, [sp, #19] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strh r3, [sp, #42] @ 0x2a │ │ │ │ strh r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4684 │ │ │ │ + bl 7b467c │ │ │ │ ldr r1, [pc, #776] @ 35b28c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r0, r4 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strhne r3, [sp, #42] @ 0x2a │ │ │ │ - bl 7b41bc │ │ │ │ + bl 7b41b4 │ │ │ │ ldr r1, [pc, #748] @ 35b290 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r0, r4 │ │ │ │ orrne r3, r3, #4 │ │ │ │ strhne r3, [sp, #42] @ 0x2a │ │ │ │ - bl 7b41bc │ │ │ │ + bl 7b41b4 │ │ │ │ ldr r1, [pc, #720] @ 35b294 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r0, r4 │ │ │ │ orrne r3, r3, #8 │ │ │ │ strhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ ldr r1, [pc, #684] @ 35b298 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ ldr r1, [pc, #660] @ 35b29c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ ldr r1, [pc, #636] @ 35b2a0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ ldr r1, [pc, #612] @ 35b2a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ ldr r1, [pc, #588] @ 35b2a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ ldr r1, [pc, #564] @ 35b2ac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ ldr r1, [pc, #540] @ 35b2b0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4584 │ │ │ │ + bl 7b457c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 363a88 │ │ │ │ cmp r0, #0 │ │ │ │ blt 35b1cc │ │ │ │ @@ -387812,144 +387812,144 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #440] @ 35b2c0 │ │ │ │ ldr r1, [pc, #440] @ 35b2c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 3524f4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [pc, #412] @ 35b2c8 │ │ │ │ ldr ip, [r2, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ asr r0, ip, #3 │ │ │ │ and r0, r0, #31 │ │ │ │ and ip, ip, #7 │ │ │ │ str r0, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f1918 │ │ │ │ + bl 6f1910 │ │ │ │ b 35aebc │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7bbbac │ │ │ │ + bl 7bbba4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 35b200 │ │ │ │ ldr r1, [pc, #332] @ 35b2cc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 7b4684 │ │ │ │ + bl 7b467c │ │ │ │ strb r0, [sp, #19] │ │ │ │ b 35af4c │ │ │ │ ldr r3, [pc, #300] @ 35b2d0 │ │ │ │ ldr r0, [pc, #300] @ 35b2d4 │ │ │ │ ldr r1, [pc, #300] @ 35b2d8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #187 @ 0xbb │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 35aebc │ │ │ │ ldr r3, [pc, #264] @ 35b2dc │ │ │ │ ldr ip, [pc, #264] @ 35b2e0 │ │ │ │ ldr r1, [pc, #264] @ 35b2e4 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ b 35aebc │ │ │ │ ldr r3, [pc, #224] @ 35b2e8 │ │ │ │ ldr r0, [pc, #224] @ 35b2ec │ │ │ │ ldr r1, [pc, #224] @ 35b2f0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 35aebc │ │ │ │ ldr r3, [pc, #188] @ 35b2f4 │ │ │ │ ldr r0, [pc, #188] @ 35b2f8 │ │ │ │ ldr r1, [pc, #188] @ 35b2fc │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 35aebc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r5, sp, ip, asr fp │ │ │ │ - subseq r0, pc, r4, ror sp @ │ │ │ │ - subeq r8, sp, ip, lsr r3 │ │ │ │ - subeq r8, sp, r0, lsl #6 │ │ │ │ + subeq r5, sp, ip, asr #22 │ │ │ │ + subseq r0, pc, r4, ror #26 │ │ │ │ + subeq r8, sp, ip, lsr #6 │ │ │ │ + strdeq r8, [sp], #-32 @ 0xffffffe0 │ │ │ │ rsbeq r0, fp, ip, lsr #10 │ │ │ │ - subeq r5, ip, r4, lsr #21 │ │ │ │ - subeq r8, sp, r0, ror #5 │ │ │ │ - subeq r8, sp, ip, ror #5 │ │ │ │ - subeq r8, sp, r8, ror #5 │ │ │ │ + @ instruction: 0x004c5a94 │ │ │ │ ldrdeq r8, [sp], #-32 @ 0xffffffe0 │ │ │ │ - subeq r8, sp, r4, lsr #5 │ │ │ │ - subeq r8, sp, r8, lsl #5 │ │ │ │ - subeq r8, sp, r4, ror r2 │ │ │ │ - subeq r8, sp, r0, ror #4 │ │ │ │ - subeq r8, sp, ip, lsr #4 │ │ │ │ - subeq r8, sp, r0, lsr r2 │ │ │ │ + ldrdeq r8, [sp], #-44 @ 0xffffffd4 │ │ │ │ + ldrdeq r8, [sp], #-40 @ 0xffffffd8 │ │ │ │ + subeq r8, sp, r0, asr #5 │ │ │ │ + @ instruction: 0x004d8294 │ │ │ │ + subeq r8, sp, r8, ror r2 │ │ │ │ + subeq r8, sp, r4, ror #4 │ │ │ │ + subeq r8, sp, r0, asr r2 │ │ │ │ subeq r8, sp, ip, lsl r2 │ │ │ │ - subeq r8, sp, r8, lsl #4 │ │ │ │ - subseq r0, pc, ip, lsr fp @ │ │ │ │ - subeq sp, sl, r8, asr sl │ │ │ │ - ldrheq r9, [r2], #-72 @ 0xffffffb8 │ │ │ │ - subeq r3, fp, r0, ror #12 │ │ │ │ - subeq ip, ip, r4, lsl #25 │ │ │ │ - @ instruction: 0x004d8194 │ │ │ │ - @ instruction: 0x004d8098 │ │ │ │ - subseq r0, pc, r8, ror #20 │ │ │ │ - subeq r8, sp, r8, lsl r0 │ │ │ │ - strdeq r7, [sp], #-244 @ 0xffffff0c │ │ │ │ - subseq r0, pc, r4, lsr sl @ │ │ │ │ - ldrdeq r8, [sp], #-0 │ │ │ │ - subeq r7, sp, r0, asr #31 │ │ │ │ - subseq r0, pc, r4, lsl #20 │ │ │ │ - strdeq r7, [sp], #-240 @ 0xffffff10 │ │ │ │ - @ instruction: 0x004d7f90 │ │ │ │ - ldrsbeq r0, [pc], #-148 @ │ │ │ │ - subeq r7, sp, ip, ror #31 │ │ │ │ - subeq r7, sp, r0, ror #30 │ │ │ │ + subeq r8, sp, r0, lsr #4 │ │ │ │ + subeq r8, sp, ip, lsl #4 │ │ │ │ + strdeq r8, [sp], #-24 @ 0xffffffe8 │ │ │ │ + subseq r0, pc, ip, lsr #22 │ │ │ │ + subeq sp, sl, r8, asr #20 │ │ │ │ + subseq r9, r2, r8, lsr #9 │ │ │ │ + subeq r3, fp, r0, asr r6 │ │ │ │ + subeq ip, ip, r4, ror ip │ │ │ │ + subeq r8, sp, r4, lsl #3 │ │ │ │ + subeq r8, sp, r8, lsl #1 │ │ │ │ + subseq r0, pc, r8, asr sl @ │ │ │ │ + subeq r8, sp, r8 │ │ │ │ + subeq r7, sp, r4, ror #31 │ │ │ │ + subseq r0, pc, r4, lsr #20 │ │ │ │ + subeq r8, sp, r0, asr #1 │ │ │ │ + strheq r7, [sp], #-240 @ 0xffffff10 │ │ │ │ + ldrsheq r0, [pc], #-148 @ │ │ │ │ + subeq r7, sp, r0, ror #31 │ │ │ │ + subeq r7, sp, r0, lsl #31 │ │ │ │ + subseq r0, pc, r4, asr #19 │ │ │ │ + ldrdeq r7, [sp], #-252 @ 0xffffff04 │ │ │ │ + subeq r7, sp, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1232] @ 35b7e8 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -388256,20 +388256,20 @@ │ │ │ │ strb r4, [sl, #4] │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ ldrb r1, [r3, #25] │ │ │ │ bl 35b300 │ │ │ │ str r0, [sl, #8] │ │ │ │ b 35b764 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subeq r6, sp, r8, lsr #15 │ │ │ │ - strdeq sp, [sp], #-36 @ 0xffffffdc │ │ │ │ + @ instruction: 0x004d6798 │ │ │ │ + subeq sp, sp, r4, ror #5 │ │ │ │ strheq r0, [fp], #-12 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, sl, ip, lsl #28 │ │ │ │ - subseq r3, r3, r0, lsr #8 │ │ │ │ + subseq r3, r3, r0, lsl r4 │ │ │ │ │ │ │ │ 0035b800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #252] @ 35b914 │ │ │ │ @@ -388437,44 +388437,44 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 35bb24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35b988 │ │ │ │ ldr r0, [pc, #60] @ 35bb28 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35b984 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strheq pc, [sl], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006afa9c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq pc, [sl], #-152 @ 0xffffff68 @ │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, sp, r8, lsl r8 │ │ │ │ - subeq r7, sp, r8, asr #16 │ │ │ │ + subeq r7, sp, r8, lsl #16 │ │ │ │ + subeq r7, sp, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #592] @ 35bd94 │ │ │ │ add r3, r0, #1440 @ 0x5a0 │ │ │ │ ldr sl, [r0, #100] @ 0x64 │ │ │ │ @@ -388592,33 +388592,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 35bdb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35bbcc │ │ │ │ ldr r0, [pc, #96] @ 35bdb8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35bbcc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 35bdbc │ │ │ │ ldr r1, [pc, #64] @ 35bdc0 │ │ │ │ ldr r0, [pc, #64] @ 35bdc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -388629,19 +388629,19 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, sl, ip, ror #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, sl, r0, ror #15 │ │ │ │ andeq r2, r0, r4, ror #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, sp, r0, asr r6 │ │ │ │ - subeq r7, sp, r8, ror r6 │ │ │ │ - subseq pc, lr, r0, asr #29 │ │ │ │ + subeq r7, sp, r0, asr #12 │ │ │ │ + subeq r7, sp, r8, ror #12 │ │ │ │ + ldrheq pc, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + ldrdeq r7, [sp], #-92 @ 0xffffffa4 │ │ │ │ subeq r7, sp, ip, ror #11 │ │ │ │ - strdeq r7, [sp], #-92 @ 0xffffffa4 │ │ │ │ │ │ │ │ 0035bdc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -388660,15 +388660,15 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ ldrh sl, [sp, #84] @ 0x54 │ │ │ │ ldrh r5, [sp, #88] @ 0x58 │ │ │ │ mov r9, r1 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5822a8 │ │ │ │ + bl 5822a0 │ │ │ │ ldr r7, [r6, #120] @ 0x78 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ cmp sl, #0 │ │ │ │ add r7, r5, r7 │ │ │ │ add r4, r4, r9 │ │ │ │ str r0, [sp, #16] │ │ │ │ beq 35be58 │ │ │ │ @@ -388753,15 +388753,15 @@ │ │ │ │ add r0, r4, #32 │ │ │ │ strh r3, [sp, #34] @ 0x22 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r1, [pc, #400] @ 35c124 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5801e4 │ │ │ │ + bl 5801dc │ │ │ │ mov r1, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1630 │ │ │ │ cmp sl, fp │ │ │ │ str r0, [r6, #1460] @ 0x5b4 │ │ │ │ bne 35c004 │ │ │ │ b 35c0dc │ │ │ │ @@ -388790,34 +388790,34 @@ │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r2, r0, #1456 @ 0x5b0 │ │ │ │ str r6, [r0, #1464] @ 0x5b8 │ │ │ │ strh r5, [r2, #12] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5820c0 │ │ │ │ + bl 5820b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35bfbc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 35c088 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ lsl r5, fp, #2 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r6, #1460] @ 0x5b4 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ cmp r4, r5 │ │ │ │ bne 35c064 │ │ │ │ ldr r0, [r6, #1460] @ 0x5b4 │ │ │ │ bl 1e1348 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #1460] @ 0x5b4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -388845,25 +388845,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 35c098 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, sl, r0, lsl r6 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, r3, asr r5 │ │ │ │ - ldrdeq r6, [sp], #-36 @ 0xffffffdc │ │ │ │ + subeq r6, sp, r4, asr #5 │ │ │ │ rsbeq pc, sl, r8, asr r3 @ │ │ │ │ - subseq pc, lr, ip, asr #22 │ │ │ │ - subeq r7, sp, ip, lsl r3 │ │ │ │ - subeq r7, sp, r4, ror r2 │ │ │ │ + subseq pc, lr, ip, lsr fp @ │ │ │ │ + subeq r7, sp, ip, lsl #6 │ │ │ │ + subeq r7, sp, r4, ror #4 │ │ │ │ │ │ │ │ 0035c138 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r3, r0, #1440 @ 0x5a0 │ │ │ │ @@ -388888,17 +388888,17 @@ │ │ │ │ beq 35c1c4 │ │ │ │ lsl r7, r7, #2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r6, #1460] @ 0x5b4 │ │ │ │ ldr r5, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ cmp r7, r4 │ │ │ │ bne 35c1a0 │ │ │ │ ldr r0, [r6, #1460] @ 0x5b4 │ │ │ │ bl 1e1348 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #76] @ 35c224 │ │ │ │ str r3, [r6, #1460] @ 0x5b4 │ │ │ │ @@ -389045,26 +389045,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ strheq pc, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq pc, [sl], #-8 @ │ │ │ │ - ldrheq pc, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - subeq r6, sp, r0, ror #31 │ │ │ │ - subeq r7, sp, ip, lsl #1 │ │ │ │ - @ instruction: 0x005ef890 │ │ │ │ + subseq pc, lr, r4, lsr #17 │ │ │ │ + ldrdeq r6, [sp], #-240 @ 0xffffff10 │ │ │ │ + subeq r7, sp, ip, ror r0 │ │ │ │ + subseq pc, lr, r0, lsl #17 │ │ │ │ + subeq r6, sp, ip, lsr #31 │ │ │ │ strheq r6, [sp], #-252 @ 0xffffff04 │ │ │ │ - subeq r6, sp, ip, asr #31 │ │ │ │ - subseq pc, lr, ip, ror #16 │ │ │ │ - @ instruction: 0x004d6f98 │ │ │ │ - subeq r5, sp, ip, ror r9 │ │ │ │ - subseq pc, lr, r8, asr #16 │ │ │ │ - subeq r6, sp, r4, ror pc │ │ │ │ - subeq r5, sp, r8, asr #18 │ │ │ │ + subseq pc, lr, ip, asr r8 @ │ │ │ │ + subeq r6, sp, r8, lsl #31 │ │ │ │ + subeq r5, sp, ip, ror #18 │ │ │ │ + subseq pc, lr, r8, lsr r8 @ │ │ │ │ + subeq r6, sp, r4, ror #30 │ │ │ │ + subeq r5, sp, r8, lsr r9 │ │ │ │ │ │ │ │ 0035c44c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #456] @ 35c62c │ │ │ │ @@ -389076,27 +389076,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #408] @ 35c638 │ │ │ │ ldr r1, [pc, #408] @ 35c63c │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53d1d4 │ │ │ │ + bl 53d1cc │ │ │ │ mov ip, r1 │ │ │ │ ldr r1, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 35c610 │ │ │ │ cmp r4, #0 │ │ │ │ blt 35c5f4 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -389140,30 +389140,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r5, #224] @ 0xe0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r5, #220] @ 0xdc │ │ │ │ str r1, [sp] │ │ │ │ - bl 5436b8 │ │ │ │ + bl 5436b0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #132] @ 35c640 │ │ │ │ ldr r0, [pc, #132] @ 35c644 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ stm sp, {r3, ip} │ │ │ │ - bl 7cbfa8 │ │ │ │ + bl 7cbfa0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33d0 │ │ │ │ ldr r1, [pc, #104] @ 35c648 │ │ │ │ ldr r0, [pc, #104] @ 35c64c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ @@ -389179,27 +389179,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 35c658 │ │ │ │ ldr r0, [pc, #64] @ 35c65c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq pc, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - strheq ip, [sl], #-108 @ 0xffffff94 │ │ │ │ - subseq r8, r2, ip, lsl r1 │ │ │ │ - subeq r2, fp, r0, asr #5 │ │ │ │ - subeq fp, ip, r4, ror #17 │ │ │ │ - subseq pc, lr, r4, lsl #13 │ │ │ │ - subeq r6, sp, ip, lsl #29 │ │ │ │ - @ instruction: 0x004d6d90 │ │ │ │ - subeq r5, sp, r4, ror r7 │ │ │ │ - subeq r6, sp, r4, ror sp │ │ │ │ - subeq r5, sp, r8, asr #14 │ │ │ │ - subeq r6, sp, r8, asr sp │ │ │ │ - subeq r6, sp, r0, lsr #28 │ │ │ │ + subseq pc, lr, ip, asr #15 │ │ │ │ + subeq ip, sl, ip, lsr #13 │ │ │ │ + subseq r8, r2, ip, lsl #2 │ │ │ │ + strheq r2, [fp], #-32 @ 0xffffffe0 │ │ │ │ + ldrdeq fp, [ip], #-132 @ 0xffffff7c │ │ │ │ + subseq pc, lr, r4, ror r6 @ │ │ │ │ + subeq r6, sp, ip, ror lr │ │ │ │ + subeq r6, sp, r0, lsl #27 │ │ │ │ + subeq r5, sp, r4, ror #14 │ │ │ │ + subeq r6, sp, r4, ror #26 │ │ │ │ + subeq r5, sp, r8, lsr r7 │ │ │ │ + subeq r6, sp, r8, asr #26 │ │ │ │ + subeq r6, sp, r0, lsl lr │ │ │ │ │ │ │ │ 0035c660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #424] @ 35c820 │ │ │ │ @@ -389281,50 +389281,50 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 35c844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35c6d4 │ │ │ │ ldr r0, [pc, #72] @ 35c848 │ │ │ │ stmib sp, {r2, r3} │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35c6d4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, sl, r0, lsl #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, sl, r8, asr sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, sl, r0, lsr #26 │ │ │ │ rsbeq lr, sl, ip, ror #25 │ │ │ │ andeq r1, r0, r0, lsr #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r6, sp, r4, lsr #25 │ │ │ │ - ldrdeq r6, [sp], #-196 @ 0xffffff3c │ │ │ │ + @ instruction: 0x004d6c94 │ │ │ │ + subeq r6, sp, r4, asr #25 │ │ │ │ │ │ │ │ 0035c84c : │ │ │ │ add r3, r0, #1440 @ 0x5a0 │ │ │ │ ldrh r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -389498,17 +389498,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 35cb08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 35cb0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq pc, lr, r8, asr r1 @ │ │ │ │ - subeq r6, sp, r0, lsl #17 │ │ │ │ - subeq r6, sp, r8, asr #18 │ │ │ │ + subseq pc, lr, r8, asr #2 │ │ │ │ + subeq r6, sp, r0, ror r8 │ │ │ │ + subeq r6, sp, r8, lsr r9 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ │ │ │ │ 0035cb10 : │ │ │ │ ldr r0, [r0, #1464] @ 0x5b8 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0035cb18 : │ │ │ │ @@ -389577,17 +389577,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq lr, sl, ip, asr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, sl, r8, ror r8 │ │ │ │ - subseq pc, lr, r8, lsr r0 @ │ │ │ │ - subeq r6, sp, r0, ror #14 │ │ │ │ - subeq r6, sp, r0, lsl r9 │ │ │ │ + subseq pc, lr, r8, lsr #32 │ │ │ │ + subeq r6, sp, r0, asr r7 │ │ │ │ + subeq r6, sp, r0, lsl #18 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ │ │ │ │ 0035cc3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -389731,15 +389731,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r2, r2, #9 │ │ │ │ lsl r2, r2, #2 │ │ │ │ - bl 5d44f8 │ │ │ │ + bl 5d44f0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -389750,15 +389750,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r5], #-1472 @ 0xfffffa40 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r2, r2, #9 │ │ │ │ lsl r2, r2, #2 │ │ │ │ - bl 5d4da0 │ │ │ │ + bl 5d4d98 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r3, #9 │ │ │ │ cmp r0, r3, lsl #2 │ │ │ │ bne 35cf1c │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -389862,45 +389862,45 @@ │ │ │ │ ldr r5, [r0, ip, lsl #2] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ subs r0, r5, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ beq 35d0e0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 2a3750 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #84] @ 35d118 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 29319c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ bge 35d074 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq fp, [sl], #-172 @ 0xffffff54 │ │ │ │ - subseq r7, r2, ip, lsr r5 │ │ │ │ - @ instruction: 0x005eec98 │ │ │ │ + subeq fp, sl, ip, asr #21 │ │ │ │ + subseq r7, r2, ip, lsr #10 │ │ │ │ + subseq lr, lr, r8, lsl #25 │ │ │ │ rsbeq lr, sl, ip, lsl #7 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [r0, #1472] @ 0x5c0 │ │ │ │ @@ -390172,27 +390172,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr ip, [r7, #192] @ 0xc0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ lsl r0, r4, #3 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r0, r0, #26 │ │ │ │ ldr r0, [ip, r0, lsl #2] │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 35d764 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r9, #2 │ │ │ │ beq 35d868 │ │ │ │ cmp r9, #3 │ │ │ │ beq 35d858 │ │ │ │ @@ -390273,15 +390273,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -390295,15 +390295,15 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 35d900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35d400 │ │ │ │ ldr r3, [pc, #408] @ 35d904 │ │ │ │ add r3, pc, r3 │ │ │ │ b 35d5b0 │ │ │ │ ldr r8, [pc, #400] @ 35d908 │ │ │ │ add r8, pc, r8 │ │ │ │ b 35d688 │ │ │ │ @@ -390381,54 +390381,54 @@ │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #20] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 35d400 │ │ │ │ rsbeq lr, sl, r0, lsl r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, sl, ip, asr #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sp, sl, r8, asr pc │ │ │ │ andeq r3, r0, r0, lsr #17 │ │ │ │ - ldrheq lr, [lr], #-112 @ 0xffffff90 │ │ │ │ - subeq fp, sl, r8, ror #11 │ │ │ │ - subseq r7, r2, r8, asr #32 │ │ │ │ - subseq r8, r1, ip, asr #20 │ │ │ │ - subseq r8, r1, r4, lsr #20 │ │ │ │ - subseq r8, r1, r0, lsl #20 │ │ │ │ - ldrsbeq r8, [r1], #-156 @ 0xffffff64 │ │ │ │ - ldrheq r8, [r1], #-152 @ 0xffffff68 │ │ │ │ - @ instruction: 0x00518994 │ │ │ │ - andeq r3, r0, ip, ror fp │ │ │ │ - andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r5, [sp], #-220 @ 0xffffff24 │ │ │ │ - subeq r5, sp, ip, asr #27 │ │ │ │ - ldrdeq r5, [sp], #-212 @ 0xffffff2c │ │ │ │ - strheq r2, [fp], #-220 @ 0xffffff24 │ │ │ │ - ldrheq r5, [r6], #-124 @ 0xffffff84 │ │ │ │ - strheq r5, [sp], #-208 @ 0xffffff30 │ │ │ │ - @ instruction: 0x004b2d94 │ │ │ │ - @ instruction: 0x00565790 │ │ │ │ - subseq r9, r2, ip, lsl #27 │ │ │ │ - subeq r9, pc, r4, asr r2 @ │ │ │ │ - subeq r5, sp, r8, asr sp │ │ │ │ - subseq r9, r2, ip, asr sp │ │ │ │ - subeq r9, pc, r8, lsr #4 │ │ │ │ - subeq r5, sp, r0, lsr sp │ │ │ │ - subseq r9, r2, r8, lsr sp │ │ │ │ - subeq r9, pc, r0, lsl #4 │ │ │ │ - subeq r5, sp, r4, lsl #26 │ │ │ │ - subseq r9, r2, r8, lsl #26 │ │ │ │ - ldrdeq r9, [pc], #-16 @ │ │ │ │ - ldrdeq r5, [sp], #-196 @ 0xffffff3c │ │ │ │ - subeq r5, sp, r0, lsl #26 │ │ │ │ + subseq lr, lr, r0, lsr #15 │ │ │ │ + ldrdeq fp, [sl], #-88 @ 0xffffffa8 │ │ │ │ + subseq r7, r2, r8, lsr r0 │ │ │ │ + subseq r8, r1, ip, lsr sl │ │ │ │ + subseq r8, r1, r4, lsl sl │ │ │ │ + ldrsheq r8, [r1], #-144 @ 0xffffff70 │ │ │ │ + subseq r8, r1, ip, asr #19 │ │ │ │ + subseq r8, r1, r8, lsr #19 │ │ │ │ + subseq r8, r1, r4, lsl #19 │ │ │ │ + andeq r3, r0, ip, ror fp │ │ │ │ + andeq r2, r0, r4, lsl #26 │ │ │ │ + subeq r5, sp, ip, ror #27 │ │ │ │ + strheq r5, [sp], #-220 @ 0xffffff24 │ │ │ │ + subeq r5, sp, r4, asr #27 │ │ │ │ + subeq r2, fp, ip, lsr #27 │ │ │ │ + subseq r5, r6, ip, lsr #15 │ │ │ │ + subeq r5, sp, r0, lsr #27 │ │ │ │ + subeq r2, fp, r4, lsl #27 │ │ │ │ + subseq r5, r6, r0, lsl #15 │ │ │ │ + subseq r9, r2, ip, ror sp │ │ │ │ + subeq r9, pc, r4, asr #4 │ │ │ │ + subeq r5, sp, r8, asr #26 │ │ │ │ + subseq r9, r2, ip, asr #26 │ │ │ │ + subeq r9, pc, r8, lsl r2 @ │ │ │ │ + subeq r5, sp, r0, lsr #26 │ │ │ │ + subseq r9, r2, r8, lsr #26 │ │ │ │ + strdeq r9, [pc], #-16 @ │ │ │ │ + strdeq r5, [sp], #-196 @ 0xffffff3c │ │ │ │ + ldrsheq r9, [r2], #-200 @ 0xffffff38 │ │ │ │ + subeq r9, pc, r0, asr #3 │ │ │ │ + subeq r5, sp, r4, asr #25 │ │ │ │ + strdeq r5, [sp], #-192 @ 0xffffff40 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #1120] @ 35ddcc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1116] @ 35ddd0 │ │ │ │ @@ -390711,17 +390711,17 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #456 @ 0x1c8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq sp, sl, ip, lsl #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, sl, r0, lsr #19 │ │ │ │ strheq sp, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - subseq sp, lr, r8, asr #30 │ │ │ │ - subeq r5, sp, ip, lsr r8 │ │ │ │ - subeq r4, sp, ip, lsr #5 │ │ │ │ + subseq sp, lr, r8, lsr pc │ │ │ │ + subeq r5, sp, ip, lsr #16 │ │ │ │ + @ instruction: 0x004d429c │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ ldrd r2, [sp] │ │ │ │ str ip, [sp] │ │ │ │ b 35d954 │ │ │ │ │ │ │ │ 0035ddfc : │ │ │ │ @@ -390902,23 +390902,23 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #10 │ │ │ │ ldr r7, [r0, #1472] @ 0x5c0 │ │ │ │ mov r6, r0 │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr ip, [r0, #120] @ 0x78 │ │ │ │ asr ip, ip, #3 │ │ │ │ and ip, ip, #31 │ │ │ │ cmp ip, #0 │ │ │ │ beq 35e1f0 │ │ │ │ sub r5, ip, #1 │ │ │ │ @@ -390990,15 +390990,15 @@ │ │ │ │ add r3, r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #180] @ 35e2d4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #164] @ 35e2d8 │ │ │ │ ldr r3, [pc, #120] @ 35e2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391025,28 +391025,28 @@ │ │ │ │ ldrb r3, [r2, r4] │ │ │ │ orr r3, r3, #13 │ │ │ │ strb r3, [r2, r4] │ │ │ │ b 35e154 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, sl, r8, ror r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, lr, r8, ror #24 │ │ │ │ - subeq r6, fp, ip, ror #15 │ │ │ │ - subeq r0, fp, ip, ror #13 │ │ │ │ + subseq sp, lr, r8, asr ip │ │ │ │ + ldrdeq r6, [fp], #-124 @ 0xffffff84 │ │ │ │ + ldrdeq r0, [fp], #-108 @ 0xffffff94 │ │ │ │ rsbeq sp, sl, ip, lsl #5 │ │ │ │ rsbeq sp, sl, r4, asr #4 │ │ │ │ - ldrsheq sp, [lr], #-164 @ 0xffffff5c │ │ │ │ - subeq r5, sp, r0, lsl #8 │ │ │ │ - ldrdeq r5, [sp], #-56 @ 0xffffffc8 │ │ │ │ + subseq sp, lr, r4, ror #21 │ │ │ │ + strdeq r5, [sp], #-48 @ 0xffffffd0 │ │ │ │ + subeq r5, sp, r8, asr #7 │ │ │ │ andeq r0, r0, r9, lsr #4 │ │ │ │ rsbeq sp, sl, r8, asr #3 │ │ │ │ │ │ │ │ 0035e2dc : │ │ │ │ mov r0, r1 │ │ │ │ - b 582224 │ │ │ │ + b 58221c │ │ │ │ │ │ │ │ 0035e2e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -391066,23 +391066,23 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, fp │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [r0, #1472] @ 0x5c0 │ │ │ │ mov r4, r0 │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ asr r1, r1, #3 │ │ │ │ and r1, r1, #31 │ │ │ │ cmp r1, #0 │ │ │ │ beq 35e440 │ │ │ │ sub r9, r1, #1 │ │ │ │ @@ -391142,15 +391142,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #32 │ │ │ │ ldr r2, [pc, #232] @ 35e558 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #216] @ 35e55c │ │ │ │ ldr r3, [pc, #176] @ 35e538 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391168,15 +391168,15 @@ │ │ │ │ ldr r1, [pc, #152] @ 35e564 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #148] @ 35e568 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 35e47c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 35d02c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r2, #1 │ │ │ │ @@ -391191,25 +391191,25 @@ │ │ │ │ ldrb r3, [r2, r8] │ │ │ │ orr r3, r3, #9 │ │ │ │ strb r3, [r2, r8] │ │ │ │ b 35e3f8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [sl], #-8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, lr, r8, ror #19 │ │ │ │ - subeq r6, fp, ip, ror #10 │ │ │ │ - subeq r0, fp, ip, ror #8 │ │ │ │ + ldrsbeq sp, [lr], #-152 @ 0xffffff68 │ │ │ │ + subeq r6, fp, ip, asr r5 │ │ │ │ + subeq r0, fp, ip, asr r4 │ │ │ │ rsbeq ip, sl, r8, ror #31 │ │ │ │ - subseq sp, lr, r8, lsr #17 │ │ │ │ - subeq r5, sp, ip, lsr #3 │ │ │ │ - subeq r5, sp, r4, lsl #3 │ │ │ │ + @ instruction: 0x005ed898 │ │ │ │ + @ instruction: 0x004d519c │ │ │ │ + subeq r5, sp, r4, ror r1 │ │ │ │ andeq r0, r0, r9, lsr #4 │ │ │ │ rsbeq ip, sl, r8, ror pc │ │ │ │ - @ instruction: 0x004d5198 │ │ │ │ - subeq r5, sp, r4, lsr #2 │ │ │ │ + subeq r5, sp, r8, lsl #3 │ │ │ │ + subeq r5, sp, r4, lsl r1 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ │ │ │ │ 0035e56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -391338,36 +391338,36 @@ │ │ │ │ ldr r3, [pc, #220] @ 35e848 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r1, [r5, #1472] @ 0x5c0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ bl 35cf38 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ ldr ip, [pc, #160] @ 35e84c │ │ │ │ ldr r2, [pc, #160] @ 35e850 │ │ │ │ ldr r1, [pc, #160] @ 35e854 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ ldr r3, [pc, #152] @ 35e858 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r5 │ │ │ │ - bl 57e66c │ │ │ │ + bl 57e664 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ ldr r2, [pc, #108] @ 35e85c │ │ │ │ ldr r3, [pc, #76] @ 35e840 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -391388,18 +391388,18 @@ │ │ │ │ ldr r0, [r5, #1472] @ 0x5c0 │ │ │ │ bl 1e1348 │ │ │ │ b 35e7e8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, sl, r0, ror lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0067ab90 │ │ │ │ - subeq r4, sp, r0, lsr pc │ │ │ │ - subseq sp, lr, ip, asr #10 │ │ │ │ - subeq sl, sl, ip, ror r3 │ │ │ │ - subeq r5, lr, r0, lsr #5 │ │ │ │ + subeq r4, sp, r0, lsr #30 │ │ │ │ + subseq sp, lr, ip, lsr r5 │ │ │ │ + subeq sl, sl, ip, ror #6 │ │ │ │ + @ instruction: 0x004e5290 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ rsbeq ip, sl, ip, lsl #24 │ │ │ │ │ │ │ │ 0035e860 : │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -391407,29 +391407,29 @@ │ │ │ │ ldr r2, [r0, #872] @ 0x368 │ │ │ │ ldr ip, [r0, #1472] @ 0x5c0 │ │ │ │ mov r3, r0 │ │ │ │ bic r2, r2, #32 │ │ │ │ mov r0, r1 │ │ │ │ str r2, [r3, #872] @ 0x368 │ │ │ │ add r1, ip, #24 │ │ │ │ - b 5436c4 │ │ │ │ + b 5436bc │ │ │ │ │ │ │ │ 0035e888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #1472] @ 0x5c0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 1e1348 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -391592,20 +391592,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 35eb64 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r0, #21 │ │ │ │ b 35eb14 │ │ │ │ - subeq r4, sp, r4, lsl #23 │ │ │ │ - subseq sp, lr, r8, lsl r2 │ │ │ │ - subeq r4, sp, r4, ror #22 │ │ │ │ + subeq r4, sp, r4, ror fp │ │ │ │ + subseq sp, lr, r8, lsl #4 │ │ │ │ + subeq r4, sp, r4, asr fp │ │ │ │ │ │ │ │ 0035eb68 : │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ bic r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #872] @ 0x368 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -391842,21 +391842,21 @@ │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq ip, sl, r4, lsr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rsbeq ip, sl, ip, ror r5 │ │ │ │ - subseq ip, lr, r0, lsl #29 │ │ │ │ - subeq r4, sp, r0, lsr r8 │ │ │ │ - subeq r4, sp, ip, lsr r8 │ │ │ │ + subseq ip, lr, r0, ror lr │ │ │ │ + subeq r4, sp, r0, lsr #16 │ │ │ │ + subeq r4, sp, ip, lsr #16 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subseq ip, lr, r4, ror #28 │ │ │ │ - subeq r4, sp, r4, lsl r8 │ │ │ │ - subeq r4, sp, r0, asr #16 │ │ │ │ + subseq ip, lr, r4, asr lr │ │ │ │ + subeq r4, sp, r4, lsl #16 │ │ │ │ + subeq r4, sp, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #252] @ 35f060 │ │ │ │ ldrb ip, [r0, #1432] @ 0x598 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ @@ -391873,15 +391873,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 358708 │ │ │ │ add r6, sp, #8 │ │ │ │ add r1, r5, #20 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -391918,19 +391918,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq ip, [lr], #-216 @ 0xffffff28 │ │ │ │ + subseq ip, lr, r8, ror #27 │ │ │ │ rsbeq ip, sl, r0, lsl #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x004d3090 │ │ │ │ - subeq fp, fp, r4, ror #4 │ │ │ │ + subeq r3, sp, r0, lsl #1 │ │ │ │ + subeq fp, fp, r4, asr r2 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ ldrdeq ip, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #188] @ 35f150 │ │ │ │ @@ -391943,15 +391943,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 2a3750 │ │ │ │ ldrb r3, [r5, #96] @ 0x60 │ │ │ │ ldr r9, [pc, #132] @ 35f15c │ │ │ │ cmp r3, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ beq 35f108 │ │ │ │ mov r3, #0 │ │ │ │ @@ -391966,29 +391966,29 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #52] @ 35f160 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 29319c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 5889ac │ │ │ │ - ldrsbeq ip, [lr], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x004a9a94 │ │ │ │ - ldrsheq r5, [r2], #-68 @ 0xffffffbc │ │ │ │ + b 5889a4 │ │ │ │ + subseq ip, lr, r0, asr #25 │ │ │ │ + subeq r9, sl, r4, lsl #21 │ │ │ │ + subseq r5, r2, r4, ror #9 │ │ │ │ rsbeq ip, sl, r4, lsr #6 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #404] @ 35f310 │ │ │ │ @@ -392188,15 +392188,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 358708 │ │ │ │ ldrb r3, [r5, #1432] @ 0x598 │ │ │ │ ldr r4, [r5, #100] @ 0x64 │ │ │ │ add r6, sp, #8 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r4, #12 │ │ │ │ @@ -392263,19 +392263,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq ip, lr, r0, lsl r9 │ │ │ │ + subseq ip, lr, r0, lsl #18 │ │ │ │ @ instruction: 0x006abf90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r2, sp, ip, lsr #23 │ │ │ │ - subeq sl, fp, r0, lsl #27 │ │ │ │ + @ instruction: 0x004d2b9c │ │ │ │ + subeq sl, fp, r0, ror sp │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ rsbeq fp, sl, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -392462,15 +392462,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r5, [r4, #1432] @ 0x598 │ │ │ │ ldr r9, [r4, #100] @ 0x64 │ │ │ │ bl 35ec74 │ │ │ │ ldr r1, [pc, #404] @ 35fa60 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588de4 │ │ │ │ + bl 588ddc │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r8, r8, r3 │ │ │ │ subs r6, r0, #0 │ │ │ │ addeq r7, sp, #8 │ │ │ │ beq 35f974 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ @@ -392562,19 +392562,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006abb98 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r1, [sp], #-204 @ 0xffffff34 │ │ │ │ + subeq r1, sp, ip, asr #25 │ │ │ │ rsbeq fp, sl, r8, lsr sl │ │ │ │ - subseq ip, lr, r8, lsr #6 │ │ │ │ - ldrdeq r3, [sp], #-200 @ 0xffffff38 │ │ │ │ - subeq r3, sp, r8, lsr #26 │ │ │ │ + subseq ip, lr, r8, lsl r3 │ │ │ │ + subeq r3, sp, r8, asr #25 │ │ │ │ + subeq r3, sp, r8, lsl sp │ │ │ │ │ │ │ │ 0035fa74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -392621,32 +392621,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ b 35fafc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 35fb80 │ │ │ │ ldr r1, [pc, #40] @ 35fb84 │ │ │ │ ldr r0, [pc, #40] @ 35fb88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 35fb8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq fp, sl, r8, ror #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq fp, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - subseq ip, lr, ip, lsl #4 │ │ │ │ - strheq r3, [sp], #-184 @ 0xffffff48 │ │ │ │ - subeq r3, sp, r8, lsl #24 │ │ │ │ + ldrsheq ip, [lr], #-28 @ 0xffffffe4 │ │ │ │ + subeq r3, sp, r8, lsr #23 │ │ │ │ + strdeq r3, [sp], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ │ │ │ │ 0035fb90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -392672,23 +392672,23 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 5822a0 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 352050 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fca0 │ │ │ │ mov r2, #0 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ @@ -392715,37 +392715,37 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ beq 35fc38 │ │ │ │ mov r2, #9 │ │ │ │ b 35fc3c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7caf68 │ │ │ │ + bl 7caf60 │ │ │ │ b 35fc5c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, sl, r4, asr r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, lr, r8, lsr #3 │ │ │ │ - subeq r8, sl, r8, asr pc │ │ │ │ - ldrheq r4, [r2], #-152 @ 0xffffff68 │ │ │ │ - subeq lr, sl, r4, ror #22 │ │ │ │ - subeq r8, ip, r4, lsl #3 │ │ │ │ + @ instruction: 0x005ec198 │ │ │ │ + subeq r8, sl, r8, asr #30 │ │ │ │ + subseq r4, r2, r8, lsr #19 │ │ │ │ + subeq lr, sl, r4, asr fp │ │ │ │ + subeq r8, ip, r4, ror r1 │ │ │ │ @ instruction: 0x006ab798 │ │ │ │ │ │ │ │ 0035fd14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -392762,23 +392762,23 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r6, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 5822a0 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 352050 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fdb4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -392786,31 +392786,31 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 35fa74 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ beq 35fd98 │ │ │ │ mov r2, #9 │ │ │ │ b 35fd9c │ │ │ │ - subseq ip, lr, r8, lsr r0 │ │ │ │ - strdeq r8, [sl], #-212 @ 0xffffff2c │ │ │ │ - subseq r4, r2, r4, asr r8 │ │ │ │ - subeq lr, sl, r4, lsl #20 │ │ │ │ - subeq r8, ip, r4, lsr #32 │ │ │ │ + subseq ip, lr, r8, lsr #32 │ │ │ │ + subeq r8, sl, r4, ror #27 │ │ │ │ + subseq r4, r2, r4, asr #16 │ │ │ │ + strdeq lr, [sl], #-148 @ 0xffffff6c │ │ │ │ + subeq r8, ip, r4, lsl r0 │ │ │ │ │ │ │ │ 0035fe0c : │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, #16 │ │ │ │ b 355f20 │ │ │ │ │ │ │ │ 0035fe18 : │ │ │ │ @@ -392868,17 +392868,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq fp, sl, r0, asr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, sl, ip, ror r5 │ │ │ │ - @ instruction: 0x005ebe94 │ │ │ │ - subeq r3, sp, r0, asr #16 │ │ │ │ - subeq r3, sp, r4, lsr #17 │ │ │ │ + subseq fp, lr, r4, lsl #29 │ │ │ │ + subeq r3, sp, r0, lsr r8 │ │ │ │ + @ instruction: 0x004d3894 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ │ │ │ │ 0035ff08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -392926,17 +392926,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrdeq fp, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006ab498 │ │ │ │ - ldrheq fp, [lr], #-212 @ 0xffffff2c │ │ │ │ - subeq r3, sp, r0, ror #14 │ │ │ │ - subeq r3, sp, r4, asr #15 │ │ │ │ + subseq fp, lr, r4, lsr #27 │ │ │ │ + subeq r3, sp, r0, asr r7 │ │ │ │ + strheq r3, [sp], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ │ │ │ │ 0035ffe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -392994,17 +392994,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ strdeq fp, [sl], #-52 @ 0xffffffcc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, sl, ip, lsl #7 │ │ │ │ - subseq fp, lr, ip, lsr #25 │ │ │ │ - subeq r3, sp, r8, asr r6 │ │ │ │ - subeq r8, ip, r0, lsl ip │ │ │ │ + @ instruction: 0x005ebc9c │ │ │ │ + subeq r3, sp, r8, asr #12 │ │ │ │ + subeq r8, ip, r0, lsl #24 │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ │ │ │ │ 003600f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -393354,15 +393354,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r8, sp, #10 │ │ │ │ mov r2, #2 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -393380,15 +393380,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #2 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ add r3, r3, #26 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -393417,52 +393417,52 @@ │ │ │ │ mov lr, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #204 @ 0xcc │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ b 3606dc │ │ │ │ add r1, r9, #40 @ 0x28 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #112] @ 3607cc │ │ │ │ ldr r1, [pc, #112] @ 3607d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr ip, [pc, #92] @ 3607d4 │ │ │ │ ldr r1, [pc, #92] @ 3607d8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #88] @ 3607dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #176 @ 0xb0 │ │ │ │ ldr lr, [r0, #20] │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3606dc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq fp, lr, r8, ror #14 │ │ │ │ + subseq fp, lr, r8, asr r7 │ │ │ │ rsbeq sl, sl, r4, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq lr, sl, r0, asr r1 │ │ │ │ - subeq r4, fp, r0, asr r2 │ │ │ │ - ldrsbeq fp, [lr], #-100 @ 0xffffff9c │ │ │ │ - subeq r4, fp, ip, ror #3 │ │ │ │ - subeq lr, sl, ip, ror #1 │ │ │ │ + subeq lr, sl, r0, asr #2 │ │ │ │ + subeq r4, fp, r0, asr #4 │ │ │ │ + subseq fp, lr, r4, asr #13 │ │ │ │ + ldrdeq r4, [fp], #-28 @ 0xffffffe4 │ │ │ │ + ldrdeq lr, [sl], #-12 │ │ │ │ rsbeq sl, sl, r8, lsl sp │ │ │ │ - subeq r3, sp, r0, lsr #1 │ │ │ │ - strdeq r2, [sp], #-240 @ 0xffffff10 │ │ │ │ - ldrdeq r8, [sl], #-60 @ 0xffffffc4 │ │ │ │ - subseq r3, r2, r4, lsr lr │ │ │ │ - subeq r3, sp, r4, lsl r0 │ │ │ │ - @ instruction: 0x004d2f9c │ │ │ │ + @ instruction: 0x004d3090 │ │ │ │ + subeq r2, sp, r0, ror #31 │ │ │ │ + subeq r8, sl, ip, asr #7 │ │ │ │ + subseq r3, r2, r4, lsr #28 │ │ │ │ + subeq r3, sp, r4 │ │ │ │ + subeq r2, sp, ip, lsl #31 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ │ │ │ │ 003607e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -393482,26 +393482,26 @@ │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #8 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r7, r0 │ │ │ │ add r8, r8, r3 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #4 │ │ │ │ add r1, r8, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ @@ -393611,26 +393611,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 360998 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq fp, lr, ip, ror #10 │ │ │ │ + subseq fp, lr, ip, asr r5 │ │ │ │ strdeq sl, [sl], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r4, fp, ip, rrx │ │ │ │ - subeq sp, sl, ip, ror #30 │ │ │ │ + subeq r4, fp, ip, asr r0 │ │ │ │ + subeq sp, sl, ip, asr pc │ │ │ │ rsbeq sl, sl, r0, ror #22 │ │ │ │ rsbeq sl, sl, r0, lsl #21 │ │ │ │ ldrdeq sl, [sl], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 00360a64 : │ │ │ │ mov r0, r1 │ │ │ │ - b 582224 │ │ │ │ + b 58221c │ │ │ │ │ │ │ │ 00360a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -393654,43 +393654,43 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r9, [pc, #700] @ 360da8 │ │ │ │ ldr r3, [pc, #700] @ 360dac │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r7, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #656] @ 360db0 │ │ │ │ ldr r1, [pc, #656] @ 360db4 │ │ │ │ add ip, r7, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sl, sp, #38 @ 0x26 │ │ │ │ mov r2, #2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrb r5, [r0, #1432] @ 0x598 │ │ │ │ mov r4, r0 │ │ │ │ add fp, r3, r5 │ │ │ │ add r1, fp, #20 │ │ │ │ @@ -393719,18 +393719,18 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne 360c38 │ │ │ │ and r7, fp, #768 @ 0x300 │ │ │ │ cmp r7, #512 @ 0x200 │ │ │ │ beq 360d20 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #29] │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #452] @ 360db8 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr r3, [pc, #448] @ 360dbc │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adc r1, r1, #0 │ │ │ │ strd r0, [r6, #32] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -393741,15 +393741,15 @@ │ │ │ │ ands r7, r7, fp, lsr #10 │ │ │ │ bne 360d50 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 35f328 │ │ │ │ b 360c40 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #376] @ 360dc0 │ │ │ │ ldr r3, [pc, #336] @ 360d9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393768,35 +393768,35 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r7, #204 @ 0xcc │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq 360bd0 │ │ │ │ b 360c38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr ip, [pc, #240] @ 360dcc │ │ │ │ ldr r1, [pc, #240] @ 360dd0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #236] @ 360dd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #232 @ 0xe8 │ │ │ │ ldr lr, [r0, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 360c40 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne 360c14 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ @@ -393808,15 +393808,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 360de4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 360c40 │ │ │ │ mov r0, r4 │ │ │ │ bl 35f440 │ │ │ │ mov r0, r4 │ │ │ │ bl 35f164 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #2 │ │ │ │ @@ -393828,33 +393828,33 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ strh r3, [sp, #38] @ 0x26 │ │ │ │ bl 1e1e1c │ │ │ │ b 360c40 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, sl, r4, ror #18 │ │ │ │ - subseq fp, lr, r0, asr #5 │ │ │ │ + ldrheq fp, [lr], #-32 @ 0xffffffe0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r3, [fp], #-220 @ 0xffffff24 │ │ │ │ - ldrdeq sp, [sl], #-204 @ 0xffffff34 │ │ │ │ - subeq r8, sl, ip, asr #32 │ │ │ │ - subseq r3, r2, ip, lsr #21 │ │ │ │ - subeq sp, sl, r0, asr #24 │ │ │ │ - subeq r7, ip, r4, ror #4 │ │ │ │ + subeq r3, fp, ip, asr #27 │ │ │ │ + subeq sp, sl, ip, asr #25 │ │ │ │ + subeq r8, sl, ip, lsr r0 │ │ │ │ + @ instruction: 0x00523a9c │ │ │ │ + subeq sp, sl, r0, lsr ip │ │ │ │ + subeq r7, ip, r4, asr r2 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ strheq sl, [sl], #-116 @ 0xffffff8c @ │ │ │ │ - subeq r2, sp, ip, lsr fp │ │ │ │ - subeq r2, sp, r8, lsl #21 │ │ │ │ - subeq r2, sp, ip, lsl #22 │ │ │ │ - subeq r2, sp, r8, lsr sl │ │ │ │ + subeq r2, sp, ip, lsr #22 │ │ │ │ + subeq r2, sp, r8, ror sl │ │ │ │ + strdeq r2, [sp], #-172 @ 0xffffff54 │ │ │ │ + subeq r2, sp, r8, lsr #20 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ - subseq fp, lr, r8, lsr r0 │ │ │ │ - subeq r2, sp, r4, lsr r9 │ │ │ │ - subeq r2, sp, r0, ror #19 │ │ │ │ + subseq fp, lr, r8, lsr #32 │ │ │ │ + subeq r2, sp, r4, lsr #18 │ │ │ │ + ldrdeq r2, [sp], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ │ │ │ │ 00360de8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -394029,48 +394029,48 @@ │ │ │ │ add r0, r4, #28 │ │ │ │ strb ip, [r5, #1433] @ 0x599 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 358708 │ │ │ │ ldr r2, [pc, #320] @ 361204 │ │ │ │ ldr r1, [pc, #320] @ 361208 │ │ │ │ add r4, r4, #264 @ 0x108 │ │ │ │ ldr r3, [pc, #316] @ 36120c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #300] @ 361210 │ │ │ │ ldr r3, [pc, #268] @ 3611f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3611ec │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 57e66c │ │ │ │ + b 57e664 │ │ │ │ ldr r3, [pc, #252] @ 361214 │ │ │ │ ldr r2, [pc, #252] @ 361218 │ │ │ │ ldr r1, [pc, #252] @ 36121c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 360f00 │ │ │ │ b 360f34 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r1, r8 │ │ │ │ @@ -394110,24 +394110,24 @@ │ │ │ │ mov r1, r4 │ │ │ │ strh r3, [sp, #8] │ │ │ │ bl 1e1e1c │ │ │ │ b 360f44 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, sl, r8, ror #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sl, lr, r8, ror #25 │ │ │ │ - subeq r0, sp, r8, lsl #31 │ │ │ │ - subeq r9, fp, r8, asr r1 │ │ │ │ - subeq r7, sl, ip, ror #20 │ │ │ │ - @ instruction: 0x004e2990 │ │ │ │ + ldrsbeq sl, [lr], #-200 @ 0xffffff38 │ │ │ │ + subeq r0, sp, r8, ror pc │ │ │ │ + subeq r9, fp, r8, asr #2 │ │ │ │ + subeq r7, sl, ip, asr sl │ │ │ │ + subeq r2, lr, r0, lsl #19 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ rsbeq sl, sl, r8, lsl r3 │ │ │ │ - subseq sl, lr, ip, asr #24 │ │ │ │ - subeq r7, sl, r0, lsl sl │ │ │ │ - subseq r3, r2, ip, ror #8 │ │ │ │ + subseq sl, lr, ip, lsr ip │ │ │ │ + subeq r7, sl, r0, lsl #20 │ │ │ │ + subseq r3, r2, ip, asr r4 │ │ │ │ │ │ │ │ 00361220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ @@ -394204,15 +394204,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 358708 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3613dc │ │ │ │ @@ -394266,24 +394266,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ strheq sl, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xfffff406 │ │ │ │ rsbeq sl, sl, r8, ror #1 │ │ │ │ - subseq sl, lr, ip, lsl sl │ │ │ │ - ldrdeq r0, [sp], #-196 @ 0xffffff3c │ │ │ │ - subeq r8, fp, r8, lsr #29 │ │ │ │ - subseq sl, lr, r4, asr r9 │ │ │ │ - subeq r2, sp, r0, lsl #6 │ │ │ │ - subeq r2, sp, r0, lsl #8 │ │ │ │ + subseq sl, lr, ip, lsl #20 │ │ │ │ + subeq r0, sp, r4, asr #25 │ │ │ │ + @ instruction: 0x004b8e98 │ │ │ │ + subseq sl, lr, r4, asr #18 │ │ │ │ + strdeq r2, [sp], #-32 @ 0xffffffe0 │ │ │ │ + strdeq r2, [sp], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - subseq sl, lr, r0, lsr r9 │ │ │ │ - ldrdeq r2, [sp], #-44 @ 0xffffffd4 │ │ │ │ - subeq r2, sp, r0, asr #6 │ │ │ │ + subseq sl, lr, r0, lsr #18 │ │ │ │ + subeq r2, sp, ip, asr #5 │ │ │ │ + subeq r2, sp, r0, lsr r3 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ │ │ │ │ 0036148c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -394539,25 +394539,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #916] @ 361c34 │ │ │ │ ldr r1, [pc, #916] @ 361c38 │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 358708 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ bl 3524f4 │ │ │ │ ldr r2, [pc, #864] @ 361c3c │ │ │ │ mov r3, r9 │ │ │ │ @@ -394566,15 +394566,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3553a8 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 361b18 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ and sl, sl, #64 @ 0x40 │ │ │ │ subs r1, sl, #0 │ │ │ │ beq 3619f8 │ │ │ │ @@ -394661,15 +394661,15 @@ │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -394680,15 +394680,15 @@ │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 361c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36170c │ │ │ │ ldr r8, [pc, #404] @ 361c6c │ │ │ │ add r8, pc, r8 │ │ │ │ b 3619d4 │ │ │ │ cmp r2, #512 @ 0x200 │ │ │ │ beq 361bb4 │ │ │ │ cmp r2, #768 @ 0x300 │ │ │ │ @@ -394759,58 +394759,58 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36170c │ │ │ │ rsbeq r9, sl, r0, lsl #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, sl, r4, asr #28 │ │ │ │ rsbeq r9, sl, r0, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq r9, [sl], #-204 @ 0xffffff34 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - ldrsheq sl, [lr], #-76 @ 0xffffffb4 │ │ │ │ - subeq r7, sl, r0, asr #5 │ │ │ │ - subseq r2, r2, r0, lsr #26 │ │ │ │ - subeq r0, sp, r4, lsl #15 │ │ │ │ - subeq r8, fp, r8, asr r9 │ │ │ │ + subseq sl, lr, ip, ror #9 │ │ │ │ + strheq r7, [sl], #-32 @ 0xffffffe0 │ │ │ │ + subseq r2, r2, r0, lsl sp │ │ │ │ + subeq r0, sp, r4, ror r7 │ │ │ │ + subeq r8, fp, r8, asr #18 │ │ │ │ @ instruction: 0xffffd29c │ │ │ │ - @ instruction: 0x0054ee9c │ │ │ │ - ldrsbeq r4, [r1], #-100 @ 0xffffff9c │ │ │ │ - subseq r4, r1, ip, lsr #13 │ │ │ │ - subseq r4, r1, r0, lsl #13 │ │ │ │ - subseq r4, r1, ip, asr r6 │ │ │ │ - subeq r5, pc, ip, asr r0 @ │ │ │ │ - @ instruction: 0x00542098 │ │ │ │ - subseq r5, r2, r0, lsr fp │ │ │ │ - andeq r3, r0, ip, ror fp │ │ │ │ - andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, sp, r8, lsr #27 │ │ │ │ - subseq r5, r2, r0, lsl #21 │ │ │ │ - subeq r4, pc, ip, lsr pc @ │ │ │ │ - subeq r4, pc, ip, lsl pc @ │ │ │ │ - subeq r1, sp, r8, lsl sl │ │ │ │ - subseq r5, r2, r8, lsr #20 │ │ │ │ - strdeq r4, [pc], #-228 @ │ │ │ │ - strdeq r1, [sp], #-156 @ 0xffffff64 │ │ │ │ - subseq r5, r2, r4, lsl #20 │ │ │ │ - ldrdeq r4, [pc], #-224 @ │ │ │ │ - ldrdeq r1, [sp], #-152 @ 0xffffff68 │ │ │ │ - subseq r5, r2, r0, ror #19 │ │ │ │ + subseq lr, r4, ip, lsl #29 │ │ │ │ + subseq r4, r1, r4, asr #13 │ │ │ │ + @ instruction: 0x0051469c │ │ │ │ + subseq r4, r1, r0, ror r6 │ │ │ │ + subseq r4, r1, ip, asr #12 │ │ │ │ + subeq r5, pc, ip, asr #32 │ │ │ │ + subseq r2, r4, r8, lsl #1 │ │ │ │ + subseq r5, r2, r0, lsr #22 │ │ │ │ + andeq r3, r0, ip, ror fp │ │ │ │ + andeq r2, r0, r4, lsl #26 │ │ │ │ + @ instruction: 0x004d1d98 │ │ │ │ + subseq r5, r2, r0, ror sl │ │ │ │ + subeq r4, pc, ip, lsr #30 │ │ │ │ + subeq r4, pc, ip, lsl #30 │ │ │ │ + subeq r1, sp, r8, lsl #20 │ │ │ │ + subseq r5, r2, r8, lsl sl │ │ │ │ + subeq r4, pc, r4, ror #29 │ │ │ │ + subeq r1, sp, ip, ror #19 │ │ │ │ + ldrsheq r5, [r2], #-148 @ 0xffffff6c │ │ │ │ + subeq r4, pc, r0, asr #29 │ │ │ │ + subeq r1, sp, r8, asr #19 │ │ │ │ ldrsbeq r5, [r2], #-144 @ 0xffffff70 │ │ │ │ - subseq r4, r1, r8, lsl #9 │ │ │ │ - subeq r1, sp, r4, lsr #19 │ │ │ │ - subseq r4, r1, r0, ror r4 │ │ │ │ - subeq r1, sp, r8, lsl #19 │ │ │ │ - subeq r4, pc, r0, ror #28 │ │ │ │ - subeq r1, sp, r0, ror #25 │ │ │ │ + subseq r5, r2, r0, asr #19 │ │ │ │ + subseq r4, r1, r8, ror r4 │ │ │ │ + @ instruction: 0x004d1994 │ │ │ │ + subseq r4, r1, r0, ror #8 │ │ │ │ + subeq r1, sp, r8, ror r9 │ │ │ │ + subeq r4, pc, r0, asr lr @ │ │ │ │ + ldrdeq r1, [sp], #-192 @ 0xffffff40 │ │ │ │ │ │ │ │ 00361cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395435,41 +395435,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r9, sl, r4, lsr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sl, ip, lsl #30 │ │ │ │ - subseq r9, lr, r8, lsr #16 │ │ │ │ - ldrdeq r1, [sp], #-20 @ 0xffffffec │ │ │ │ - ldrdeq r1, [sp], #-60 @ 0xffffffc4 │ │ │ │ + subseq r9, lr, r8, lsl r8 │ │ │ │ + subeq r1, sp, r4, asr #3 │ │ │ │ + subeq r1, sp, ip, asr #7 │ │ │ │ andeq r0, r0, r6, lsr #8 │ │ │ │ - subseq r9, lr, r4, lsl #16 │ │ │ │ - strheq r1, [sp], #-16 │ │ │ │ - subeq r1, sp, ip, asr r4 │ │ │ │ + ldrsheq r9, [lr], #-116 @ 0xffffff8c │ │ │ │ + subeq r1, sp, r0, lsr #3 │ │ │ │ + subeq r1, sp, ip, asr #8 │ │ │ │ andeq r0, r0, r7, lsl r4 │ │ │ │ - subseq r9, lr, r0, ror #15 │ │ │ │ - subeq r1, sp, ip, lsl #3 │ │ │ │ - subeq r1, sp, r8, lsl r4 │ │ │ │ + ldrsbeq r9, [lr], #-112 @ 0xffffff90 │ │ │ │ + subeq r1, sp, ip, ror r1 │ │ │ │ + subeq r1, sp, r8, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ - ldrheq r9, [lr], #-124 @ 0xffffff84 │ │ │ │ - subeq r1, sp, r8, ror #2 │ │ │ │ - strheq r1, [sp], #-24 @ 0xffffffe8 │ │ │ │ + subseq r9, lr, ip, lsr #15 │ │ │ │ + subeq r1, sp, r8, asr r1 │ │ │ │ + subeq r1, sp, r8, lsr #3 │ │ │ │ andeq r0, r0, sl, lsr #8 │ │ │ │ - @ instruction: 0x005e9798 │ │ │ │ - subeq r1, sp, r4, asr #2 │ │ │ │ - subeq r1, sp, r4, asr #7 │ │ │ │ + subseq r9, lr, r8, lsl #15 │ │ │ │ + subeq r1, sp, r4, lsr r1 │ │ │ │ + strheq r1, [sp], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r9, lsr #8 │ │ │ │ - subseq r9, lr, r4, ror r7 │ │ │ │ - subeq r1, sp, r0, lsr #2 │ │ │ │ - subeq r1, sp, ip, ror #6 │ │ │ │ + subseq r9, lr, r4, ror #14 │ │ │ │ + subeq r1, sp, r0, lsl r1 │ │ │ │ + subeq r1, sp, ip, asr r3 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - subseq r9, lr, r0, asr r7 │ │ │ │ - strdeq r1, [sp], #-12 │ │ │ │ - subeq r1, sp, r4, lsr #6 │ │ │ │ + subseq r9, lr, r0, asr #14 │ │ │ │ + subeq r1, sp, ip, ror #1 │ │ │ │ + subeq r1, sp, r4, lsl r3 │ │ │ │ andeq r0, r0, r7, lsr #8 │ │ │ │ │ │ │ │ 003626ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -395487,15 +395487,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 358708 │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ add r6, sp, #10 │ │ │ │ add r5, r5, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r5, #12 │ │ │ │ @@ -395565,19 +395565,19 @@ │ │ │ │ cmp r3, r4 │ │ │ │ ldrhi r3, [pc, #40] @ 362854 │ │ │ │ movls r4, r0 │ │ │ │ andhi r3, r3, r0 │ │ │ │ orrhi r4, r3, r4 │ │ │ │ b 362748 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq r9, lr, r4, lsr #13 │ │ │ │ + @ instruction: 0x005e9694 │ │ │ │ rsbeq r8, sl, r4, lsr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq pc, ip, r0, asr #18 │ │ │ │ - subeq r7, fp, r4, lsl fp │ │ │ │ + subeq pc, ip, r0, lsr r9 @ │ │ │ │ + subeq r7, fp, r4, lsl #22 │ │ │ │ rsbeq r8, sl, r0, asr ip │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ │ │ │ │ 00362858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -395858,17 +395858,17 @@ │ │ │ │ bl 3623b4 │ │ │ │ mov r7, #95 @ 0x5f │ │ │ │ b 362b9c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, sl, r4, asr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sl, r8, lsl r8 │ │ │ │ - subseq r9, lr, r0, lsr r1 │ │ │ │ - ldrdeq r0, [sp], #-172 @ 0xffffff54 │ │ │ │ - subeq r0, sp, ip, lsr #27 │ │ │ │ + subseq r9, lr, r0, lsr #2 │ │ │ │ + subeq r0, sp, ip, asr #21 │ │ │ │ + @ instruction: 0x004d0d9c │ │ │ │ andeq r0, r0, r3, lsr #9 │ │ │ │ │ │ │ │ 00362cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -396067,25 +396067,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r8, sl, r4, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sl, r0, lsr #10 │ │ │ │ - subseq r8, lr, r4, lsr pc │ │ │ │ - strheq r0, [sp], #-168 @ 0xffffff58 │ │ │ │ - strdeq r0, [sp], #-168 @ 0xffffff58 │ │ │ │ + subseq r8, lr, r4, lsr #30 │ │ │ │ + subeq r0, sp, r8, lsr #21 │ │ │ │ + subeq r0, sp, r8, ror #21 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - subseq r8, lr, r4, lsl pc │ │ │ │ - @ instruction: 0x004d0a98 │ │ │ │ - strheq r0, [sp], #-164 @ 0xffffff5c │ │ │ │ + subseq r8, lr, r4, lsl #30 │ │ │ │ + subeq r0, sp, r8, lsl #21 │ │ │ │ + subeq r0, sp, r4, lsr #21 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - ldrsheq r8, [lr], #-232 @ 0xffffff18 │ │ │ │ + subseq r8, lr, r8, ror #29 │ │ │ │ + subeq r0, sp, ip, ror #20 │ │ │ │ subeq r0, sp, ip, ror sl │ │ │ │ - subeq r0, sp, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r7, r0, #1424 @ 0x590 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ @@ -396176,21 +396176,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #508 @ 0x1fc │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ strheq r8, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sl, ip, lsr #6 │ │ │ │ - subseq r8, lr, ip, ror #26 │ │ │ │ - subeq r0, sp, ip, ror #17 │ │ │ │ - subeq r0, sp, r8, lsl #18 │ │ │ │ + subseq r8, lr, ip, asr sp │ │ │ │ + ldrdeq r0, [sp], #-140 @ 0xffffff74 │ │ │ │ + strdeq r0, [sp], #-136 @ 0xffffff78 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - subseq r8, lr, r8, asr #26 │ │ │ │ + subseq r8, lr, r8, lsr sp │ │ │ │ + strheq r0, [sp], #-140 @ 0xffffff74 │ │ │ │ subeq r0, sp, ip, asr #17 │ │ │ │ - ldrdeq r0, [sp], #-140 @ 0xffffff74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #384] @ 363354 │ │ │ │ ldr r3, [pc, #384] @ 363358 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -396667,27 +396667,27 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mvn r0, #21 │ │ │ │ b 363810 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, sl, r8, ror sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ mvnseq pc, #48 @ 0x30 │ │ │ │ subeq r2, r6, r0, lsr r0 │ │ │ │ andeq pc, r0, r1, asr #3 │ │ │ │ rsbeq r7, sl, r4, ror #23 │ │ │ │ - subseq r8, lr, r0, lsr #11 │ │ │ │ - subeq r0, sp, r4, lsr #3 │ │ │ │ - subeq r0, sp, r8, lsl r1 │ │ │ │ + @ instruction: 0x005e8590 │ │ │ │ + @ instruction: 0x004d0194 │ │ │ │ + subeq r0, sp, r8, lsl #2 │ │ │ │ │ │ │ │ 00363978 : │ │ │ │ ldr r0, [r0, #1440] @ 0x5a0 │ │ │ │ b 1e1348 │ │ │ │ │ │ │ │ 00363980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -396748,17 +396748,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r7, sl, ip, asr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [sl], #-148 @ 0xffffff6c @ │ │ │ │ - subseq r8, lr, r0, ror r4 │ │ │ │ - strdeq pc, [ip], #-240 @ 0xffffff10 │ │ │ │ - @ instruction: 0x004d0098 │ │ │ │ + subseq r8, lr, r0, ror #8 │ │ │ │ + subeq pc, ip, r0, ror #31 │ │ │ │ + subeq r0, sp, r8, lsl #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00363a88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -396945,24 +396945,24 @@ │ │ │ │ beq 3640bc │ │ │ │ ldr r1, [pc, #1296] @ 364284 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #1268] @ 364288 │ │ │ │ ldr r1, [pc, #1268] @ 36428c │ │ │ │ add ip, r9, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 358700 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 363b90 │ │ │ │ ldrb r3, [sp, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ beq 363c20 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ @@ -397262,23 +397262,23 @@ │ │ │ │ mvn r0, #37 @ 0x25 │ │ │ │ b 363c24 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, sl, r0, asr r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq pc, r0, r1, asr #3 │ │ │ │ mvnseq pc, #48 @ 0x30 │ │ │ │ - subseq r8, lr, r4, asr r3 │ │ │ │ - subeq r4, sl, r4, asr #31 │ │ │ │ + subseq r8, lr, r4, asr #6 │ │ │ │ + strheq r4, [sl], #-244 @ 0xffffff0c │ │ │ │ ldrdeq r7, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - subseq r0, r2, r8, lsr #16 │ │ │ │ - ldrdeq sl, [sl], #-144 @ 0xffffff70 │ │ │ │ - strdeq r3, [ip], #-244 @ 0xffffff0c │ │ │ │ - subseq r8, lr, r0, asr #1 │ │ │ │ - subeq pc, ip, r0, asr #24 │ │ │ │ - subeq lr, sl, r4, lsr r5 │ │ │ │ + subseq r0, r2, r8, lsl r8 │ │ │ │ + subeq sl, sl, r0, asr #19 │ │ │ │ + subeq r3, ip, r4, ror #31 │ │ │ │ + ldrheq r8, [lr], #-0 │ │ │ │ + subeq pc, ip, r0, lsr ip @ │ │ │ │ + subeq lr, sl, r4, lsr #10 │ │ │ │ andeq r0, r0, r9, asr #5 │ │ │ │ │ │ │ │ 003642a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -397428,17 +397428,17 @@ │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r7, sl, r8, lsr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, sl, ip, asr #1 │ │ │ │ rsbeq r7, sl, ip, lsl #1 │ │ │ │ ldrdeq r6, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - subseq r7, lr, r8, ror #19 │ │ │ │ - subeq pc, ip, ip, ror #10 │ │ │ │ - subeq pc, ip, r4, lsr r6 @ │ │ │ │ + ldrsbeq r7, [lr], #-152 @ 0xffffff68 │ │ │ │ + subeq pc, ip, ip, asr r5 @ │ │ │ │ + subeq pc, ip, r4, lsr #12 │ │ │ │ │ │ │ │ 00364514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #200] @ 3645f4 │ │ │ │ @@ -397885,17 +397885,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 364c08 │ │ │ │ ldr r0, [pc, #24] @ 364c0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r7, lr, r4, ror r3 │ │ │ │ + subseq r7, lr, r4, ror #6 │ │ │ │ + subeq pc, ip, r0, ror r0 @ │ │ │ │ subeq pc, ip, r0, lsl #1 │ │ │ │ - @ instruction: 0x004cf090 │ │ │ │ │ │ │ │ 00364c10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -398071,17 +398071,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 364ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 364ec8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r7, lr, r0, asr #1 │ │ │ │ - subeq r2, fp, r4, ror #4 │ │ │ │ - subeq r2, fp, r8, ror r2 │ │ │ │ + ldrheq r7, [lr], #-0 │ │ │ │ + subeq r2, fp, r4, asr r2 │ │ │ │ + subeq r2, fp, r8, ror #4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ │ │ │ │ 00364ecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -398307,35 +398307,35 @@ │ │ │ │ ldr r0, [pc, #36] @ 365274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 365278 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r7, lr, r8 │ │ │ │ + ldrsheq r6, [lr], #-248 @ 0xffffff08 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - subseq r6, lr, r8, lsl sp │ │ │ │ - strheq r1, [fp], #-236 @ 0xffffff14 │ │ │ │ - ldrdeq r1, [fp], #-224 @ 0xffffff20 │ │ │ │ + subseq r6, lr, r8, lsl #26 │ │ │ │ + subeq r1, fp, ip, lsr #29 │ │ │ │ + subeq r1, fp, r0, asr #29 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldrb r0, [r0, #872] @ 0x368 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3652b8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r4, r7, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #316] @ 365410 │ │ │ │ ldr r2, [pc, #316] @ 365414 │ │ │ │ @@ -398343,35 +398343,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #284] @ 36541c │ │ │ │ ldr r1, [pc, #284] @ 365420 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #252] @ 365424 │ │ │ │ ldr r1, [pc, #252] @ 365428 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #220] @ 36542c │ │ │ │ ldr r1, [pc, #220] @ 365430 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #212] @ 365434 │ │ │ │ ldr r3, [pc, #212] @ 365438 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ @@ -398384,20 +398384,20 @@ │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #188] @ 365444 │ │ │ │ str r2, [r5, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r1, [pc, #164] @ 365448 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #148] @ 36544c │ │ │ │ ldr ip, [r4, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #144] @ 365450 │ │ │ │ ldr r1, [pc, #144] @ 365454 │ │ │ │ ldr r2, [pc, #144] @ 365458 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -398414,26 +398414,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq r6, [lr], #-192 @ 0xffffff40 │ │ │ │ - subeq r3, sl, r4, asr r8 │ │ │ │ - ldrheq pc, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - subeq pc, sl, r8, lsl #11 │ │ │ │ - subeq r9, sl, r8, lsl #9 │ │ │ │ + subseq r6, lr, r0, lsr #25 │ │ │ │ + subeq r3, sl, r4, asr #16 │ │ │ │ + subseq pc, r1, r4, lsr #5 │ │ │ │ + subeq pc, sl, r8, ror r5 @ │ │ │ │ + subeq r9, sl, r8, ror r4 │ │ │ │ + subeq r2, fp, r8, asr #22 │ │ │ │ subeq r2, fp, r8, asr fp │ │ │ │ - subeq r2, fp, r8, ror #22 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ - subeq lr, ip, r4, asr #18 │ │ │ │ + subeq lr, ip, r4, lsr r9 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ andeq r1, r1, r6, lsr fp │ │ │ │ rsbeq r5, r9, r4, asr r1 │ │ │ │ strdeq r4, [r7], #-8 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ @@ -398497,26 +398497,26 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #672] @ 3657f0 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #652] @ 3657f4 │ │ │ │ ldr r1, [pc, #652] @ 3657f8 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #616] @ 3657fc │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r5, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ bl 3593bc │ │ │ │ @@ -398550,15 +398550,15 @@ │ │ │ │ bne 36573c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 365630 │ │ │ │ ldr r3, [r5, #536] @ 0x218 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3657bc │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ add lr, r5, #552 @ 0x228 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ mov ip, sp │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ add r5, r5, #544 @ 0x220 │ │ │ │ @@ -398607,15 +398607,15 @@ │ │ │ │ ldr r2, [pc, #260] @ 365804 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ asr r3, r0, #31 │ │ │ │ stm sp, {r0, r3} │ │ │ │ mov r0, sl │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ add r1, r8, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ bl 35e56c │ │ │ │ cmp r0, r9 │ │ │ │ @@ -398623,18 +398623,18 @@ │ │ │ │ b 3656d4 │ │ │ │ ldr r3, [r5, #536] @ 0x218 │ │ │ │ cmp r3, #1 │ │ │ │ bne 365618 │ │ │ │ ldr r1, [pc, #184] @ 365808 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 3656c0 │ │ │ │ add r3, r7, #4416 @ 0x1140 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529b0 │ │ │ │ b 365678 │ │ │ │ @@ -398658,31 +398658,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 365820 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r6, lr, r0, ror sl │ │ │ │ + subseq r6, lr, r0, ror #20 │ │ │ │ ldrdeq r5, [sl], #-224 @ 0xffffff20 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r4, fp, ip, lsr #25 │ │ │ │ - ldrdeq ip, [ip], #-168 @ 0xffffff58 │ │ │ │ - subeq lr, ip, r0, ror #14 │ │ │ │ - subeq r4, fp, r4, ror r5 │ │ │ │ - strdeq r2, [ip], #-124 @ 0xffffff84 │ │ │ │ + @ instruction: 0x004b4c9c │ │ │ │ + subeq ip, ip, r8, asr #21 │ │ │ │ + subeq lr, ip, r0, asr r7 │ │ │ │ + subeq r4, fp, r4, ror #10 │ │ │ │ + subeq r2, ip, ip, ror #15 │ │ │ │ rsbeq r5, sl, ip, ror sp │ │ │ │ - strdeq lr, [ip], #-80 @ 0xffffffb0 │ │ │ │ - subeq pc, sl, r8, asr #16 │ │ │ │ - subseq r6, lr, r8, ror #15 │ │ │ │ - subeq lr, ip, r8, lsr #10 │ │ │ │ - subeq lr, ip, r0, asr r5 │ │ │ │ - subseq r6, lr, r4, asr #15 │ │ │ │ - subeq lr, ip, r4, lsl #10 │ │ │ │ - subeq lr, ip, r4, asr #10 │ │ │ │ + subeq lr, ip, r0, ror #11 │ │ │ │ + subeq pc, sl, r8, lsr r8 @ │ │ │ │ + ldrsbeq r6, [lr], #-120 @ 0xffffff88 │ │ │ │ + subeq lr, ip, r8, lsl r5 │ │ │ │ + subeq lr, ip, r0, asr #10 │ │ │ │ + ldrheq r6, [lr], #-116 @ 0xffffff8c │ │ │ │ + strdeq lr, [ip], #-68 @ 0xffffffbc │ │ │ │ + subeq lr, ip, r4, lsr r5 │ │ │ │ │ │ │ │ 00365824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #160] @ 3658dc │ │ │ │ @@ -398694,92 +398694,92 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #32 │ │ │ │ beq 365890 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 35e064 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr ip, [pc, #72] @ 3658e8 │ │ │ │ ldr r1, [pc, #72] @ 3658ec │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r6, lr, r0, asr r7 │ │ │ │ - subeq r8, sl, ip, lsr #30 │ │ │ │ - subeq pc, sl, r0, lsr r0 @ │ │ │ │ - subeq lr, ip, r8, lsr #9 │ │ │ │ - subeq lr, ip, ip, lsr #8 │ │ │ │ + subseq r6, lr, r0, asr #14 │ │ │ │ + subeq r8, sl, ip, lsl pc │ │ │ │ + subeq pc, sl, r0, lsr #32 │ │ │ │ + @ instruction: 0x004ce498 │ │ │ │ + subeq lr, ip, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 365988 │ │ │ │ ldr r2, [pc, #128] @ 36598c │ │ │ │ ldr r1, [pc, #128] @ 365990 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #96] @ 365994 │ │ │ │ ldr r1, [pc, #96] @ 365998 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #64] @ 36599c │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r6, lr, ip, ror r6 │ │ │ │ - subeq r3, sl, r0, lsr #4 │ │ │ │ - subseq lr, r1, r0, lsl #25 │ │ │ │ - subeq lr, sl, r0, asr pc │ │ │ │ - subeq r8, sl, r0, asr lr │ │ │ │ - subeq lr, ip, r8, lsr #8 │ │ │ │ + subseq r6, lr, ip, ror #12 │ │ │ │ + subeq r3, sl, r0, lsl r2 │ │ │ │ + subseq lr, r1, r0, ror ip │ │ │ │ + subeq lr, sl, r0, asr #30 │ │ │ │ + subeq r8, sl, r0, asr #28 │ │ │ │ + subeq lr, ip, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #152] @ 365a50 │ │ │ │ ldr r2, [pc, #152] @ 365a54 │ │ │ │ ldr r1, [pc, #152] @ 365a58 │ │ │ │ @@ -398787,15 +398787,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 355f20 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #1 │ │ │ │ @@ -398816,38 +398816,38 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ bl 35e868 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 359704 │ │ │ │ - ldrsbeq r6, [lr], #-80 @ 0xffffffb0 │ │ │ │ - subeq lr, ip, r4, lsl #6 │ │ │ │ - subeq r4, fp, r8, lsl r1 │ │ │ │ + subseq r6, lr, r0, asr #11 │ │ │ │ + strdeq lr, [ip], #-36 @ 0xffffffdc │ │ │ │ + subeq r4, fp, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 365aa4 │ │ │ │ ldr r2, [pc, #48] @ 365aa8 │ │ │ │ ldr r1, [pc, #48] @ 365aac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 35e888 │ │ │ │ - subseq r6, lr, r4, lsl r5 │ │ │ │ - subeq lr, sl, r4, lsl #28 │ │ │ │ - subeq r8, sl, r4, lsl #26 │ │ │ │ + subseq r6, lr, r4, lsl #10 │ │ │ │ + strdeq lr, [sl], #-212 @ 0xffffff2c │ │ │ │ + strdeq r8, [sl], #-196 @ 0xffffff3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 365b38 │ │ │ │ ldr r2, [pc, #112] @ 365b3c │ │ │ │ ldr r1, [pc, #112] @ 365b40 │ │ │ │ @@ -398855,15 +398855,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #112 @ 0x70 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3591d8 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #32 │ │ │ │ bne 365b28 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -398874,17 +398874,17 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 35ddfc │ │ │ │ - subseq r6, lr, r0, asr #9 │ │ │ │ - subeq lr, sl, ip, lsr #27 │ │ │ │ - subeq r8, sl, ip, lsr #25 │ │ │ │ + ldrheq r6, [lr], #-64 @ 0xffffffc0 │ │ │ │ + @ instruction: 0x004aed9c │ │ │ │ + @ instruction: 0x004a8c9c │ │ │ │ │ │ │ │ 00365b44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #116] @ 365bd0 │ │ │ │ @@ -398896,15 +398896,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ ands r0, r3, #32 │ │ │ │ beq 365bb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -398914,19 +398914,19 @@ │ │ │ │ ldr r1, [pc, #36] @ 365be0 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #148 @ 0x94 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp] │ │ │ │ bl 1e1054 │ │ │ │ - subseq r6, lr, r0, lsr r4 │ │ │ │ - subeq r8, sl, ip, lsl #24 │ │ │ │ - subeq lr, sl, r0, lsl sp │ │ │ │ - subeq lr, ip, ip, ror #3 │ │ │ │ - subeq lr, ip, r4, lsl r1 │ │ │ │ + subseq r6, lr, r0, lsr #8 │ │ │ │ + strdeq r8, [sl], #-188 @ 0xffffff44 │ │ │ │ + subeq lr, sl, r0, lsl #26 │ │ │ │ + ldrdeq lr, [ip], #-28 @ 0xffffffe4 │ │ │ │ + subeq lr, ip, r4, lsl #2 │ │ │ │ │ │ │ │ 00365be4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #160] @ 365c9c │ │ │ │ @@ -398938,51 +398938,51 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #32 │ │ │ │ beq 365c50 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 35e2e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589324 │ │ │ │ + bl 58931c │ │ │ │ ldr ip, [pc, #72] @ 365ca8 │ │ │ │ ldr r1, [pc, #72] @ 365cac │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ add r3, r7, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x005e6390 │ │ │ │ - subeq r8, sl, ip, ror #22 │ │ │ │ - subeq lr, sl, r0, ror ip │ │ │ │ - subeq lr, ip, r8, ror #1 │ │ │ │ - subeq lr, ip, ip, rrx │ │ │ │ + subseq r6, lr, r0, lsl #7 │ │ │ │ + subeq r8, sl, ip, asr fp │ │ │ │ + subeq lr, sl, r0, ror #24 │ │ │ │ + ldrdeq lr, [ip], #-8 │ │ │ │ + subeq lr, ip, ip, asr r0 │ │ │ │ ldr r0, [pc, #4] @ 365cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r3, r7, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ 365d44 │ │ │ │ @@ -399009,42 +399009,42 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 359704 │ │ │ │ - strheq r2, [ip], #-4 │ │ │ │ + subeq r2, ip, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #208] @ 365e30 │ │ │ │ ldr r2, [pc, #208] @ 365e34 │ │ │ │ ldr r1, [pc, #208] @ 365e38 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #176] @ 365e3c │ │ │ │ ldr r1, [pc, #176] @ 365e40 │ │ │ │ add r5, r5, #20 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #156] @ 365e44 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr ip, [pc, #140] @ 365e48 │ │ │ │ ldr r2, [pc, #140] @ 365e4c │ │ │ │ ldr r3, [pc, #140] @ 365e50 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [pc, #136] @ 365e54 │ │ │ │ str ip, [r4, #92] @ 0x5c │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ @@ -399056,31 +399056,31 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq r6, [lr], #-40 @ 0xffffffd8 │ │ │ │ - subeq lr, sl, r4, lsl fp │ │ │ │ - subeq r8, sl, r4, lsl sl │ │ │ │ - subeq r2, sl, r4, lsr #27 │ │ │ │ - subseq lr, r1, r0, lsl #16 │ │ │ │ + subseq r6, lr, r8, ror #5 │ │ │ │ + subeq lr, sl, r4, lsl #22 │ │ │ │ + subeq r8, sl, r4, lsl #20 │ │ │ │ + @ instruction: 0x004a2d94 │ │ │ │ + ldrsheq lr, [r1], #-112 @ 0xffffff90 │ │ │ │ rsbeq r5, sl, r8, asr r6 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ rsbeq r3, r7, r0, lsl #15 │ │ │ │ strbcs r8, [lr], #-134 @ 0xffffff7a │ │ │ │ andeq r1, r0, ip, lsl #26 │ │ │ │ andeq r4, r0, ip, lsl fp │ │ │ │ │ │ │ │ @@ -399096,26 +399096,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 365e98 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - subeq sp, ip, r8, asr #31 │ │ │ │ + strheq sp, [ip], #-248 @ 0xffffff08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 365ec8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r3, r7, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #784] @ 3661f4 │ │ │ │ ldr r2, [pc, #784] @ 3661f8 │ │ │ │ @@ -399123,48 +399123,48 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #752] @ 366200 │ │ │ │ ldr r1, [pc, #752] @ 366204 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ ldr sl, [pc, #740] @ 366208 │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [sp, #24] │ │ │ │ add r0, r7, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #716] @ 36620c │ │ │ │ ldr r1, [pc, #716] @ 366210 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #684] @ 366214 │ │ │ │ ldr r1, [pc, #684] @ 366218 │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ add r9, r4, #3376 @ 0xd30 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r4, #3884] @ 0xf2c │ │ │ │ bl 1e11ec │ │ │ │ mov r1, #268435456 @ 0x10000000 │ │ │ │ str r0, [r4, #3880] @ 0xf28 │ │ │ │ mov r0, r7 │ │ │ │ @@ -399175,25 +399175,25 @@ │ │ │ │ ldr r2, [pc, #604] @ 36621c │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ add r7, r4, #3200 @ 0xc80 │ │ │ │ ldr r2, [pc, #572] @ 366220 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r7, #8 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c5b8 │ │ │ │ + bl 53c5b0 │ │ │ │ ldrb r3, [r4, #3885] @ 0xf2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 3661d8 │ │ │ │ ldr r3, [pc, #528] @ 366224 │ │ │ │ mvn r0, #0 │ │ │ │ ldr fp, [sl, r3] │ │ │ │ ldr r3, [pc, #520] @ 366228 │ │ │ │ @@ -399202,38 +399202,38 @@ │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ add r0, r4, #3712 @ 0xe80 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #480] @ 36622c │ │ │ │ mov r2, fp │ │ │ │ add fp, r4, #3536 @ 0xdd0 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5436a8 │ │ │ │ + bl 5436a0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a76e4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ bl 2a76e4 │ │ │ │ ldrb r2, [r4, #3884] @ 0xf2c │ │ │ │ @@ -399285,87 +399285,87 @@ │ │ │ │ add r0, r4, #1456 @ 0x5b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r0, r0, #8 │ │ │ │ mov r4, r2 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #184] @ 366250 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #176] @ 366254 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r7, #1264] @ 0x4f0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #156] @ 366258 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5820c0 │ │ │ │ + b 5820b8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a76e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a76e4 │ │ │ │ b 3660b8 │ │ │ │ - @ instruction: 0x005e6198 │ │ │ │ - strheq fp, [ip], #-220 @ 0xffffff24 │ │ │ │ - subeq r3, fp, ip, lsr #31 │ │ │ │ - subeq sp, ip, r0, asr pc │ │ │ │ - subeq r4, fp, r0, lsr #2 │ │ │ │ + subseq r6, lr, r8, lsl #3 │ │ │ │ + subeq fp, ip, ip, lsr #27 │ │ │ │ + @ instruction: 0x004b3f9c │ │ │ │ + subeq sp, ip, r0, asr #30 │ │ │ │ + subeq r4, fp, r0, lsl r1 │ │ │ │ ldrdeq r5, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - strheq r1, [fp], #-88 @ 0xffffffa8 │ │ │ │ - subeq r1, fp, ip, asr #11 │ │ │ │ - @ instruction: 0x004cb690 │ │ │ │ - subeq fp, ip, ip, lsr #13 │ │ │ │ - strheq sp, [ip], #-232 @ 0xffffff18 │ │ │ │ - @ instruction: 0x004cde9c │ │ │ │ + subeq r1, fp, r8, lsr #11 │ │ │ │ + strheq r1, [fp], #-92 @ 0xffffffa4 │ │ │ │ + subeq fp, ip, r0, lsl #13 │ │ │ │ + @ instruction: 0x004cb69c │ │ │ │ + subeq sp, ip, r8, lsr #29 │ │ │ │ + subeq sp, ip, ip, lsl #29 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - subeq sp, ip, r8, ror lr │ │ │ │ - subeq sp, ip, r0, asr lr │ │ │ │ - subeq fp, ip, ip, ror #23 │ │ │ │ + subeq sp, ip, r8, ror #28 │ │ │ │ + subeq sp, ip, r0, asr #28 │ │ │ │ + ldrdeq fp, [ip], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - subeq sp, ip, r4, lsl #27 │ │ │ │ + subeq sp, ip, r4, ror sp │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - subseq r5, lr, ip, lsr #30 │ │ │ │ - subeq r2, sl, r4, asr #19 │ │ │ │ - subseq lr, r1, r0, lsr #8 │ │ │ │ - subeq sp, sp, r0, asr #17 │ │ │ │ + subseq r5, lr, ip, lsl pc │ │ │ │ + strheq r2, [sl], #-148 @ 0xffffff6c │ │ │ │ + subseq lr, r1, r0, lsl r4 │ │ │ │ + strheq sp, [sp], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 3518c4 │ │ │ │ ldr r1, [r0, #1152] @ 0x480 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsl r0, r0, #24 │ │ │ │ add r0, r4, r0, lsr #27 │ │ │ │ - bl 806434 │ │ │ │ + bl 80642c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r0, #3880] @ 0xf28 │ │ │ │ ldr r0, [r3, r1, lsl #3] │ │ │ │ mov r1, r2 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 36637c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -399373,25 +399373,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 366380 │ │ │ │ ldr r1, [pc, #164] @ 366384 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #144] @ 366388 │ │ │ │ ldr r1, [pc, #144] @ 36638c │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #112] @ 366390 │ │ │ │ ldr ip, [pc, #112] @ 366394 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ @@ -399409,21 +399409,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r5, [lr], #-220 @ 0xffffff24 │ │ │ │ - subeq lr, sl, ip, lsr #11 │ │ │ │ - subeq r8, sl, r8, lsr #9 │ │ │ │ - subeq r2, sl, ip, lsr r8 │ │ │ │ - @ instruction: 0x0051e29c │ │ │ │ + subseq r5, lr, ip, lsr #27 │ │ │ │ + @ instruction: 0x004ae59c │ │ │ │ + @ instruction: 0x004a8498 │ │ │ │ + subeq r2, sl, ip, lsr #16 │ │ │ │ + subseq lr, r1, ip, lsl #5 │ │ │ │ rsbeq r3, r7, r0, lsr #5 │ │ │ │ - @ instruction: 0x004cdb9c │ │ │ │ + subeq sp, ip, ip, lsl #23 │ │ │ │ andeq r1, r8, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #168] @ 36645c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -399432,25 +399432,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 366460 │ │ │ │ ldr r1, [pc, #152] @ 366464 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #132] @ 366468 │ │ │ │ ldr r1, [pc, #132] @ 36646c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #100] @ 366470 │ │ │ │ ldr lr, [pc, #100] @ 366474 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 366478 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ @@ -399464,22 +399464,22 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str lr, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4, #48] @ 0x30 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5809e0 │ │ │ │ - ldrsbeq r5, [lr], #-192 @ 0xffffff40 │ │ │ │ - subeq r2, sl, r0, ror r7 │ │ │ │ - subseq lr, r1, ip, asr #3 │ │ │ │ - subeq fp, ip, r8, asr #17 │ │ │ │ - strheq r3, [fp], #-168 @ 0xffffff58 │ │ │ │ + b 5809d8 │ │ │ │ + subseq r5, lr, r0, asr #25 │ │ │ │ + subeq r2, sl, r0, ror #14 │ │ │ │ + ldrheq lr, [r1], #-28 @ 0xffffffe4 │ │ │ │ + strheq fp, [ip], #-136 @ 0xffffff78 │ │ │ │ + subeq r3, fp, r8, lsr #21 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - subeq r4, pc, r4, ror r2 @ │ │ │ │ + subeq r4, pc, r4, ror #4 │ │ │ │ rsbeq r4, r9, r8, ror r3 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -399489,22 +399489,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #3880] @ 0xf28 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e1348 │ │ │ │ - subseq r5, lr, r4, ror #23 │ │ │ │ - strheq sp, [ip], #-148 @ 0xffffff6c │ │ │ │ - subeq r3, fp, r4, lsl #23 │ │ │ │ + ldrsbeq r5, [lr], #-180 @ 0xffffff4c │ │ │ │ + subeq sp, ip, r4, lsr #19 │ │ │ │ + subeq r3, fp, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #192] @ 3665b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -399512,15 +399512,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3665b8 │ │ │ │ ldr r1, [pc, #176] @ 3665bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr ip, [pc, #156] @ 3665c0 │ │ │ │ ldr r1, [pc, #156] @ 3665c4 │ │ │ │ ldr r7, [pc, #156] @ 3665c8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ @@ -399528,46 +399528,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r0, #1456 @ 0x5b0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #124] @ 3665cc │ │ │ │ add r5, r5, #8 │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 58c6e4 │ │ │ │ + bl 58c6dc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #84] @ 3665d0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580314 │ │ │ │ + bl 58030c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #48] @ 3665d4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5801e4 │ │ │ │ - @ instruction: 0x005e5b90 │ │ │ │ - subeq sp, ip, r8, asr r9 │ │ │ │ - subeq r3, fp, r4, lsr #22 │ │ │ │ - subeq sp, ip, ip, asr #19 │ │ │ │ - subeq sp, ip, ip, lsr #19 │ │ │ │ - subeq r2, sl, r8, lsl #12 │ │ │ │ - subseq lr, r1, r8, asr #32 │ │ │ │ - subseq ip, r2, r4, ror sl │ │ │ │ - subeq fp, ip, r4, asr #25 │ │ │ │ + b 5801dc │ │ │ │ + subseq r5, lr, r0, lsl #23 │ │ │ │ + subeq sp, ip, r8, asr #18 │ │ │ │ + subeq r3, fp, r4, lsl fp │ │ │ │ + strheq sp, [ip], #-156 @ 0xffffff64 │ │ │ │ + @ instruction: 0x004cd99c │ │ │ │ + strdeq r2, [sl], #-88 @ 0xffffffa8 │ │ │ │ + subseq lr, r1, r8, lsr r0 │ │ │ │ + subseq ip, r2, r4, ror #20 │ │ │ │ + strheq fp, [ip], #-196 @ 0xffffff3c │ │ │ │ │ │ │ │ 003665d8 : │ │ │ │ ldrb r3, [r0, #3884] @ 0xf2c │ │ │ │ cmp r3, r1 │ │ │ │ ldrgt r3, [r0, #3880] @ 0xf28 │ │ │ │ movgt r0, #0 │ │ │ │ addgt r3, r3, r1, lsl #3 │ │ │ │ @@ -399575,15 +399575,15 @@ │ │ │ │ mvnle r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 366610 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r3, r7, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r3 │ │ │ │ cmp r2, #25 │ │ │ │ @@ -399652,15 +399652,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ b 3666a8 │ │ │ │ ldr r3, [pc, #264] @ 36683c │ │ │ │ ldr r9, [r0, #928] @ 0x3a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r5, #932] @ 0x3a4 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ adds r0, r0, r9 │ │ │ │ adc r8, r8, r1 │ │ │ │ str r8, [r5, #964] @ 0x3c4 │ │ │ │ mov r5, r0 │ │ │ │ mov r8, #0 │ │ │ │ b 3666a8 │ │ │ │ ldr r3, [pc, #220] @ 366840 │ │ │ │ @@ -399681,97 +399681,97 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 366848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3666bc │ │ │ │ ldr r1, [pc, #96] @ 36684c │ │ │ │ ldr r0, [pc, #96] @ 366850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 366674 │ │ │ │ ldr r0, [pc, #76] @ 366854 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r5, r8} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3666bc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, sl, r0, asr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r4, [sl], #-208 @ 0xffffff30 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r5, lr, r4, lsl #21 │ │ │ │ + subseq r5, lr, r4, ror sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r4, sl, r8, lsr sp │ │ │ │ @ instruction: 0x00003eb4 │ │ │ │ andeq r2, r0, ip, lsl r3 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + ldrdeq sp, [ip], #-112 @ 0xffffff90 │ │ │ │ + subseq r5, lr, r8, asr #18 │ │ │ │ + @ instruction: 0x004cd79c │ │ │ │ subeq sp, ip, r0, ror #15 │ │ │ │ - subseq r5, lr, r8, asr r9 │ │ │ │ - subeq sp, ip, ip, lsr #15 │ │ │ │ - strdeq sp, [ip], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3668f4 │ │ │ │ ldr r2, [pc, #132] @ 3668f8 │ │ │ │ ldr r1, [pc, #132] @ 3668fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #100] @ 366900 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #84] @ 366904 │ │ │ │ ldr r1, [pc, #84] @ 366908 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [pc, #64] @ 36690c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r5, [lr], #-128 @ 0xffffff80 │ │ │ │ - strheq r2, [sl], #-32 @ 0xffffffe0 │ │ │ │ - subseq sp, r1, r0, lsl sp │ │ │ │ + subseq r5, lr, r0, asr #17 │ │ │ │ + subeq r2, sl, r0, lsr #5 │ │ │ │ + subseq sp, r1, r0, lsl #26 │ │ │ │ rsbeq r4, r9, r4, asr #2 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ @ instruction: 0x00672d94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -399790,28 +399790,28 @@ │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #408] @ 366af4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #388] @ 366af8 │ │ │ │ ldr r2, [pc, #388] @ 366afc │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ ldr r5, [pc, #364] @ 366b00 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2e30 │ │ │ │ ldrb r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -399825,15 +399825,15 @@ │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ add r2, r2, r3 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a76e4 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r6 │ │ │ │ bl 2a75e4 │ │ │ │ ldr r3, [pc, #240] @ 366b08 │ │ │ │ @@ -399846,29 +399846,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [r4, #920] @ 0x398 │ │ │ │ bl 448630 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7bb948 │ │ │ │ + bl 7bb940 │ │ │ │ ldr r2, [pc, #160] @ 366b10 │ │ │ │ umull ip, r3, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ str ip, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ subs r3, r3, r0 │ │ │ │ sbc r1, r2, r1 │ │ │ │ ldr r2, [pc, #120] @ 366b14 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r3, [pc, #72] @ 366aec │ │ │ │ @@ -399885,21 +399885,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq r5, lr, ip, lsl r8 │ │ │ │ + subseq r5, lr, ip, lsl #16 │ │ │ │ rsbeq r4, sl, r0, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ + @ instruction: 0x004b0b90 │ │ │ │ subeq r0, fp, r0, lsr #23 │ │ │ │ - strheq r0, [fp], #-176 @ 0xffffff50 │ │ │ │ - ldrdeq sp, [ip], #-100 @ 0xffffff9c │ │ │ │ - subeq sp, ip, r4, lsr #13 │ │ │ │ + subeq sp, ip, r4, asr #13 │ │ │ │ + @ instruction: 0x004cd694 │ │ │ │ rsbeq r4, sl, ip, ror #20 │ │ │ │ @ instruction: 0x00672c98 │ │ │ │ @ instruction: 0x00003eb4 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ blcc fea19318 <__bss_end__@@Base+0xfdf385dc> │ │ │ │ rsbeq r4, sl, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399912,18 +399912,18 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #944 @ 0x3b0 │ │ │ │ strd r2, [r0] │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ @@ -399932,64 +399932,64 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, lr, r0, lsl r6 │ │ │ │ - subeq sp, ip, r8, ror #9 │ │ │ │ - subeq sp, ip, r4, lsl #10 │ │ │ │ + subseq r5, lr, r0, lsl #12 │ │ │ │ + ldrdeq sp, [ip], #-72 @ 0xffffffb8 │ │ │ │ + strdeq sp, [ip], #-68 @ 0xffffffbc │ │ │ │ push {r4, r5} │ │ │ │ add r3, r0, #960 @ 0x3c0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #1 │ │ │ │ strd r4, [r3, #-8] │ │ │ │ ldr r1, [r0, #960] @ 0x3c0 │ │ │ │ pop {r4, r5} │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ and r1, r1, #1 │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ 366c8c │ │ │ │ ldr r2, [pc, #160] @ 366c90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [r0, #928] @ 0x3a0 │ │ │ │ add r6, r0, #928 @ 0x3a0 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [r4, #944] @ 0x3b0 │ │ │ │ ldr r3, [r4, #948] @ 0x3b4 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r5, r5, r1 │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r5, r5, r3 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bcc 366c54 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r4, #960 @ 0x3c0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ and r1, r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 584c04 │ │ │ │ + b 584bfc │ │ │ │ ldr r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr ip, [r6, #4] │ │ │ │ subs r2, r2, r1 │ │ │ │ sbc r3, r3, ip │ │ │ │ - bl 7e4ea0 │ │ │ │ + bl 7e4e98 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -400014,19 +400014,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #64] @ 366d24 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ ldr r2, [r4, #940] @ 0x3ac │ │ │ │ subs r5, r5, r0 │ │ │ │ sbc r6, r6, r1 │ │ │ │ subs r3, r3, r5 │ │ │ │ sbc r2, r2, r6 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ @@ -400087,40 +400087,40 @@ │ │ │ │ bhi 366d78 │ │ │ │ ldrsb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r0, #956] @ 0x3bc │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 366d8c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ b 366d8c │ │ │ │ ldr r1, [r0, #956] @ 0x3bc │ │ │ │ and r3, r6, #1 │ │ │ │ str r3, [r0, #960] @ 0x3c0 │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ b 366d8c │ │ │ │ str r6, [r0, #948] @ 0x3b4 │ │ │ │ b 366d8c │ │ │ │ str r6, [r0, #944] @ 0x3b0 │ │ │ │ bl 366bd4 │ │ │ │ b 366d8c │ │ │ │ ldr r3, [pc, #408] @ 366ff8 │ │ │ │ ldr fp, [r4, #932] @ 0x3a4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ adc r1, fp, r1 │ │ │ │ subs r2, r2, r0 │ │ │ │ sbc r3, r3, r1 │ │ │ │ @@ -400131,15 +400131,15 @@ │ │ │ │ b 366d8c │ │ │ │ ldr r3, [pc, #332] @ 366ff8 │ │ │ │ ldr fp, [r4, #932] @ 0x3a4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ adc r1, fp, r1 │ │ │ │ subs r3, r3, r0 │ │ │ │ sbc r2, r2, r1 │ │ │ │ @@ -400166,32 +400166,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 367004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 366da0 │ │ │ │ ldr r1, [pc, #140] @ 367008 │ │ │ │ ldr r0, [pc, #140] @ 36700c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 366d8c │ │ │ │ ldr r2, [pc, #116] @ 367010 │ │ │ │ ldr r3, [pc, #64] @ 366fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -400201,31 +400201,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 367014 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ strd r6, [sp, #88] @ 0x58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, sl, ip, lsr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, sl, ip, lsl #13 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r4, sl, r4, asr r6 │ │ │ │ - subseq r5, lr, sp, lsr r3 │ │ │ │ + subseq r5, lr, sp, lsr #6 │ │ │ │ @ instruction: 0x00003eb4 │ │ │ │ andeq r4, r0, r4, lsl #16 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq sp, [ip], #-0 │ │ │ │ - subseq r5, lr, r8, asr #3 │ │ │ │ - subeq sp, ip, r8, lsl r0 │ │ │ │ + subeq sp, ip, r0, ror #1 │ │ │ │ + ldrheq r5, [lr], #-24 @ 0xffffffe8 │ │ │ │ + subeq sp, ip, r8 │ │ │ │ rsbeq r4, sl, r0, ror #8 │ │ │ │ - ldrdeq sp, [ip], #-8 │ │ │ │ + subeq sp, ip, r8, asr #1 │ │ │ │ │ │ │ │ 00367018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #484] @ 367214 │ │ │ │ @@ -400413,42 +400413,42 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 36731c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbeq r4, sl, r4, lsl #2 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subeq r1, sl, ip, lsl lr │ │ │ │ + subeq r1, sl, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ 3673dc │ │ │ │ ldr r2, [pc, #164] @ 3673e0 │ │ │ │ ldr r1, [pc, #164] @ 3673e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #152] @ 3673e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #136] @ 3673ec │ │ │ │ ldr r1, [pc, #136] @ 3673f0 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r6, [pc, #116] @ 3673f4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #100] @ 3673f8 │ │ │ │ ldr r1, [pc, #100] @ 3673fc │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #92] @ 367400 │ │ │ │ ldr r3, [pc, #92] @ 367404 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -400461,68 +400461,68 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r4, lr, r4, asr pc │ │ │ │ - subeq r1, sl, ip, ror #15 │ │ │ │ - subeq ip, sp, r0, lsl r7 │ │ │ │ + subseq r4, lr, r4, asr #30 │ │ │ │ + ldrdeq r1, [sl], #-124 @ 0xffffff84 │ │ │ │ + subeq ip, sp, r0, lsl #14 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ + subeq r0, fp, r0, lsl fp │ │ │ │ subeq r0, fp, r0, lsr #22 │ │ │ │ - subeq r0, fp, r0, lsr fp │ │ │ │ rsbeq r4, sl, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ muleq r0, r8, r8 │ │ │ │ ldr r0, [r0, #372] @ 0x174 │ │ │ │ b 1e1348 │ │ │ │ ldr r1, [pc, #8] @ 367420 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c3410 │ │ │ │ - subeq r1, sl, r0, lsl sp │ │ │ │ + b 7c3408 │ │ │ │ + subeq r1, sl, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, r2 │ │ │ │ bl 1e37b4 │ │ │ │ mov r4, r0 │ │ │ │ ldm r5, {r0, r2, r3} │ │ │ │ stm r4, {r0, r2, r3} │ │ │ │ - bl 58996c │ │ │ │ + bl 589964 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6454ac │ │ │ │ + bl 6454a4 │ │ │ │ ldr r3, [pc, #24] @ 367480 │ │ │ │ ldr r1, [pc, #24] @ 367484 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7df5a0 │ │ │ │ - subeq ip, ip, r8, asr #25 │ │ │ │ + b 7df598 │ │ │ │ + strheq ip, [ip], #-200 @ 0xffffff38 │ │ │ │ andeq r3, r0, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3674b4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq r2, r7, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 36753c │ │ │ │ ldr r2, [pc, #108] @ 367540 │ │ │ │ @@ -400530,15 +400530,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #76] @ 367548 │ │ │ │ ldr lr, [pc, #76] @ 36754c │ │ │ │ ldr ip, [pc, #76] @ 367550 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -400548,19 +400548,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 367554 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 5809e0 │ │ │ │ - subseq r4, lr, r0, asr #27 │ │ │ │ - subeq r1, sl, r4, asr r6 │ │ │ │ - ldrheq sp, [r1], #-4 │ │ │ │ - subeq ip, ip, ip, asr ip │ │ │ │ + b 5809d8 │ │ │ │ + ldrheq r4, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq r1, sl, r4, asr #12 │ │ │ │ + subseq sp, r1, r4, lsr #1 │ │ │ │ + subeq ip, ip, ip, asr #24 │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r5, r0, r8, lsl r5 │ │ │ │ rsbeq r3, r9, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -400572,15 +400572,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 63a1a0 │ │ │ │ + bl 63a198 │ │ │ │ str r0, [r5, #20] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi 3675f8 │ │ │ │ cmp r3, #29 │ │ │ │ bls 36763c │ │ │ │ ldr r2, [pc, #868] @ 367920 │ │ │ │ @@ -400798,18 +400798,18 @@ │ │ │ │ mul r3, r2, r3 │ │ │ │ b 367738 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ mov r3, #8 │ │ │ │ b 367738 │ │ │ │ rsbeq r3, sl, r0, lsl #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, lr, r0, ror #23 │ │ │ │ + ldrsbeq r4, [lr], #-176 @ 0xffffff50 │ │ │ │ strdeq r3, [sl], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsheq r4, [lr], #-182 @ 0xffffff4a │ │ │ │ - ldrsbeq r4, [lr], #-161 @ 0xffffff5f │ │ │ │ + subseq r4, lr, r6, ror #23 │ │ │ │ + subseq r4, lr, r1, asr #21 │ │ │ │ beq ff429938 <__bss_end__@@Base+0xfe948bfc> │ │ │ │ andcc r0, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -400834,15 +400834,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3679ec │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r3, r5 │ │ │ │ bne 367990 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, sl │ │ │ │ bne 367990 │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -400865,32 +400865,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrb r4, [r9, #28] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ bne 367a08 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r9, r0 │ │ │ │ b 3679f0 │ │ │ │ - subseq r4, lr, r8, lsr #18 │ │ │ │ - subeq ip, ip, r0, lsl r8 │ │ │ │ - subeq ip, ip, r8, lsr #16 │ │ │ │ + subseq r4, lr, r8, lsl r9 │ │ │ │ + subeq ip, ip, r0, lsl #16 │ │ │ │ + subeq ip, ip, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 367af4 │ │ │ │ ldr r2, [pc, #104] @ 367af8 │ │ │ │ ldr r1, [pc, #104] @ 367afc │ │ │ │ @@ -400898,15 +400898,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #68] @ 367b00 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #128 @ 0x80 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ @@ -400915,18 +400915,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, lr, r4, lsl #16 │ │ │ │ - subeq ip, ip, ip, ror #13 │ │ │ │ - subeq ip, ip, r4, lsl #14 │ │ │ │ - subeq r9, fp, r8, ror #17 │ │ │ │ + ldrsheq r4, [lr], #-116 @ 0xffffff8c │ │ │ │ + ldrdeq ip, [ip], #-108 @ 0xffffff94 │ │ │ │ + strdeq ip, [ip], #-100 @ 0xffffff9c │ │ │ │ + ldrdeq r9, [fp], #-136 @ 0xffffff78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 367b90 │ │ │ │ ldr r2, [pc, #116] @ 367b94 │ │ │ │ ldr r1, [pc, #116] @ 367b98 │ │ │ │ @@ -400934,15 +400934,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [r0, #480] @ 0x1e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a3244 │ │ │ │ ldr r1, [r4, #484] @ 0x1e4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ str r1, [sp] │ │ │ │ @@ -400954,18 +400954,18 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r4, lr, r4, ror r7 │ │ │ │ - subeq ip, ip, ip, asr r6 │ │ │ │ - subeq ip, ip, r4, ror r6 │ │ │ │ - subeq ip, ip, r8, asr #12 │ │ │ │ + subseq r4, lr, r4, ror #14 │ │ │ │ + subeq ip, ip, ip, asr #12 │ │ │ │ + subeq ip, ip, r4, ror #12 │ │ │ │ + subeq ip, ip, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 367c64 │ │ │ │ ldr r2, [pc, #172] @ 367c68 │ │ │ │ ldr r1, [pc, #172] @ 367c6c │ │ │ │ @@ -400973,19 +400973,19 @@ │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 5825e0 │ │ │ │ + bl 5825d8 │ │ │ │ ldr r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr ip, [r4, #484] @ 0x1e4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 367c4c │ │ │ │ ldr r0, [pc, #100] @ 367c70 │ │ │ │ mov r3, r2 │ │ │ │ @@ -401007,19 +401007,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #32] @ 367c74 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10b4 │ │ │ │ mov r4, r0 │ │ │ │ b 367c24 │ │ │ │ - ldrsbeq r4, [lr], #-104 @ 0xffffff98 │ │ │ │ - subeq ip, ip, r4, asr #11 │ │ │ │ - ldrdeq ip, [ip], #-92 @ 0xffffffa4 │ │ │ │ - strheq ip, [ip], #-92 @ 0xffffffa4 │ │ │ │ - subeq ip, ip, r0, lsl #11 │ │ │ │ + subseq r4, lr, r8, asr #13 │ │ │ │ + strheq ip, [ip], #-84 @ 0xffffffac │ │ │ │ + subeq ip, ip, ip, asr #11 │ │ │ │ + subeq ip, ip, ip, lsr #11 │ │ │ │ + subeq ip, ip, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #680] @ 367f38 │ │ │ │ ldr r5, [pc, #680] @ 367f3c │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -401030,26 +401030,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r8, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #632] @ 367f44 │ │ │ │ add ip, r8, #80 @ 0x50 │ │ │ │ mov r3, #155 @ 0x9b │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ ldr r9, [pc, #612] @ 367f48 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr sl, [r4, #480] @ 0x1e0 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp sl, r2 │ │ │ │ bhi 367e38 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ cmn r6, #1 │ │ │ │ @@ -401060,15 +401060,15 @@ │ │ │ │ ldr r4, [r4, #484] @ 0x1e4 │ │ │ │ cmn r4, #1 │ │ │ │ beq 367dcc │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi 367e04 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 367eac │ │ │ │ mov r8, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -401079,26 +401079,26 @@ │ │ │ │ bl 367938 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 367d84 │ │ │ │ ldr r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r4, r3 │ │ │ │ movne r5, #0 │ │ │ │ moveq r8, #0 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 367f14 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 367dc4 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r4, [r6] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 367ef8 │ │ │ │ cmp r8, #0 │ │ │ │ beq 367ec4 │ │ │ │ mov r0, #1 │ │ │ │ @@ -401122,26 +401122,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 367e60 │ │ │ │ ldr ip, [pc, #280] @ 367f58 │ │ │ │ ldr r1, [pc, #280] @ 367f5c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #92 @ 0x5c │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r7 │ │ │ │ str sl, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -401151,72 +401151,72 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #92 @ 0x5c │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 367e60 │ │ │ │ ldr r3, [pc, #180] @ 367f68 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ b 367d50 │ │ │ │ ldr r1, [pc, #160] @ 367f6c │ │ │ │ ldr ip, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #152] @ 367f70 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #148] @ 367f74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #144] @ 367f78 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 367e60 │ │ │ │ strb r4, [r6, #4] │ │ │ │ ldr r3, [pc, #120] @ 367f7c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c43e8 │ │ │ │ + bl 7c43e0 │ │ │ │ b 367dc4 │ │ │ │ ldr r3, [pc, #100] @ 367f80 │ │ │ │ ldr r1, [pc, #100] @ 367f84 │ │ │ │ ldr r0, [pc, #100] @ 367f88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r4, lr, r4, lsl #12 │ │ │ │ - subeq ip, ip, r8, ror #9 │ │ │ │ - strdeq ip, [ip], #-76 @ 0xffffffb4 │ │ │ │ - subeq ip, ip, r8, lsl #9 │ │ │ │ + ldrsheq r4, [lr], #-84 @ 0xffffffac │ │ │ │ + ldrdeq ip, [ip], #-72 @ 0xffffffb8 │ │ │ │ + subeq ip, ip, ip, ror #9 │ │ │ │ + subeq ip, ip, r8, ror r4 │ │ │ │ rsbeq r3, sl, ip, lsl r7 │ │ │ │ - subseq r4, lr, r0, lsl #9 │ │ │ │ - subeq ip, ip, r0, lsl #8 │ │ │ │ - subeq ip, ip, ip, asr #6 │ │ │ │ - subeq ip, ip, r0, lsr #7 │ │ │ │ - subeq ip, ip, r0, lsr #6 │ │ │ │ - subeq ip, ip, r0, ror r3 │ │ │ │ - ldrdeq ip, [ip], #-40 @ 0xffffffd8 │ │ │ │ + subseq r4, lr, r0, ror r4 │ │ │ │ + strdeq ip, [ip], #-48 @ 0xffffffd0 │ │ │ │ + subeq ip, ip, ip, lsr r3 │ │ │ │ + @ instruction: 0x004cc390 │ │ │ │ + subeq ip, ip, r0, lsl r3 │ │ │ │ + subeq ip, ip, r0, ror #6 │ │ │ │ + subeq ip, ip, r8, asr #5 │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ - subeq ip, ip, ip, asr r3 │ │ │ │ - ldrheq r4, [lr], #-56 @ 0xffffffc8 │ │ │ │ - subeq ip, ip, r8, ror r2 │ │ │ │ + subeq ip, ip, ip, asr #6 │ │ │ │ + subseq r4, lr, r8, lsr #7 │ │ │ │ + subeq ip, ip, r8, ror #4 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ - subseq r4, lr, r4, ror r3 │ │ │ │ - subeq sl, sl, ip, lsr #12 │ │ │ │ - subeq sl, sl, r0, asr #12 │ │ │ │ + subseq r4, lr, r4, ror #6 │ │ │ │ + subeq sl, sl, ip, lsl r6 │ │ │ │ + subeq sl, sl, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 449550 │ │ │ │ @@ -401249,25 +401249,25 @@ │ │ │ │ bne 368114 │ │ │ │ ldrb r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3680f0 │ │ │ │ ldrb r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 5d4b24 │ │ │ │ + bl 5d4b1c │ │ │ │ mov r2, #16 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d44f8 │ │ │ │ + bl 5d44f0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d55ec │ │ │ │ + bl 5d55e4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d55ec │ │ │ │ + bl 5d55e4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 368078 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -401281,15 +401281,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne 367ff4 │ │ │ │ mov r0, r7 │ │ │ │ bl 367410 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5d4b24 │ │ │ │ + bl 5d4b1c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -401336,33 +401336,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r3, sl, r0, asr r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subeq r1, sl, ip, asr #2 │ │ │ │ - ldrheq r4, [lr], #-28 @ 0xffffffe4 │ │ │ │ - subeq ip, ip, r8, lsl #1 │ │ │ │ - subeq ip, ip, r4, ror #2 │ │ │ │ - @ instruction: 0x005e4198 │ │ │ │ - subeq ip, ip, r0, rrx │ │ │ │ - subeq ip, ip, ip, lsr #3 │ │ │ │ + subeq r1, sl, ip, lsr r1 │ │ │ │ + subseq r4, lr, ip, lsr #3 │ │ │ │ + subeq ip, ip, r8, ror r0 │ │ │ │ + subeq ip, ip, r4, asr r1 │ │ │ │ + subseq r4, lr, r8, lsl #3 │ │ │ │ + subeq ip, ip, r0, asr r0 │ │ │ │ + @ instruction: 0x004cc19c │ │ │ │ andeq r0, r0, r5, asr r7 │ │ │ │ - subseq r4, lr, r4, ror r1 │ │ │ │ - subeq ip, ip, ip, lsr r0 │ │ │ │ - subeq ip, ip, ip, asr r1 │ │ │ │ + subseq r4, lr, r4, ror #2 │ │ │ │ + subeq ip, ip, ip, lsr #32 │ │ │ │ + subeq ip, ip, ip, asr #2 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - subseq r4, lr, r0, asr r1 │ │ │ │ - subeq ip, ip, r8, lsl r0 │ │ │ │ - subeq ip, ip, r4, lsr #2 │ │ │ │ + subseq r4, lr, r0, asr #2 │ │ │ │ + subeq ip, ip, r8 │ │ │ │ + subeq ip, ip, r4, lsl r1 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - subseq r4, lr, ip, lsr #2 │ │ │ │ - strdeq fp, [ip], #-248 @ 0xffffff08 │ │ │ │ - subeq ip, ip, ip, ror #1 │ │ │ │ + subseq r4, lr, ip, lsl r1 │ │ │ │ + subeq fp, ip, r8, ror #31 │ │ │ │ + ldrdeq ip, [ip], #-12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #304] @ 36831c │ │ │ │ ldr r3, [pc, #304] @ 368320 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -401441,20 +401441,20 @@ │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r3, sl, r0, lsl r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, sl, r8, ror #3 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subeq r0, sl, r0, ror #29 │ │ │ │ + ldrdeq r0, [sl], #-224 @ 0xffffff20 │ │ │ │ @ instruction: 0xfffff194 │ │ │ │ rsbeq r3, sl, r4, asr #2 │ │ │ │ - @ instruction: 0x005e3f90 │ │ │ │ - subeq fp, ip, ip, asr lr │ │ │ │ - subeq fp, ip, r0, asr pc │ │ │ │ + subseq r3, lr, r0, lsl #31 │ │ │ │ + subeq fp, ip, ip, asr #28 │ │ │ │ + subeq fp, ip, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 43bed4 │ │ │ │ @@ -401479,17 +401479,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3683d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ andeq r2, r0, r8, ror #22 │ │ │ │ - subseq r3, lr, ip, ror #29 │ │ │ │ - strheq fp, [ip], #-212 @ 0xffffff2c │ │ │ │ - subeq fp, ip, r8, lsr #29 │ │ │ │ + ldrsbeq r3, [lr], #-236 @ 0xffffff14 │ │ │ │ + subeq fp, ip, r4, lsr #27 │ │ │ │ + @ instruction: 0x004cbe98 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #348] @ 0x15c │ │ │ │ ldr r6, [pc, #200] @ 3684b8 │ │ │ │ @@ -401542,18 +401542,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bl 1e41a0 │ │ │ │ rsbeq r3, sl, ip │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrdeq r0, [sl], #-192 @ 0xffffff40 │ │ │ │ - ldrsheq r3, [lr], #-216 @ 0xffffff28 │ │ │ │ - subeq fp, ip, r0, asr #25 │ │ │ │ - subeq fp, ip, ip, lsl lr │ │ │ │ + subeq r0, sl, r0, asr #25 │ │ │ │ + subseq r3, lr, r8, ror #27 │ │ │ │ + strheq fp, [ip], #-192 @ 0xffffff40 │ │ │ │ + subeq fp, ip, ip, lsl #28 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #996] @ 3688d0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -401570,56 +401570,56 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r9, [pc, #936] @ 3688e4 │ │ │ │ mov r3, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ ldr r7, [r0, #48] @ 0x30 │ │ │ │ cmn r6, #1 │ │ │ │ ldr r5, [r0, #484] @ 0x1e4 │ │ │ │ mov r4, r0 │ │ │ │ beq 368730 │ │ │ │ cmn r5, #1 │ │ │ │ beq 368660 │ │ │ │ add r0, r4, #444 @ 0x1bc │ │ │ │ - bl 7c2f1c │ │ │ │ + bl 7c2f14 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #472]! @ 0x1d8 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #476] @ 0x1dc │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #860] @ 3688e8 │ │ │ │ ldr r2, [pc, #860] @ 3688ec │ │ │ │ ldr r1, [pc, #860] @ 3688f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3685c4 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 36861c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #788] @ 3688f4 │ │ │ │ ldr r3, [pc, #756] @ 3688d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -401639,65 +401639,65 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #284 @ 0x11c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #692] @ 368904 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2a7d34 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b 3685d8 │ │ │ │ mov fp, #1 │ │ │ │ b 36867c │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, r5 │ │ │ │ ble 368878 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ ldr r8, [r4, #480] @ 0x1e0 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3686b0 │ │ │ │ ldr r3, [pc, #612] @ 368908 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ bl 367938 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, #1 │ │ │ │ beq 3686e0 │ │ │ │ ldr r8, [r0, #484] @ 0x1e4 │ │ │ │ subs r8, r8, r5 │ │ │ │ movne r8, #1 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r6, [r0, #8] │ │ │ │ mov sl, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3688ac │ │ │ │ sub r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r6, [r0, #8] │ │ │ │ bne 368720 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r6, [sl] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r3, [sl, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 36882c │ │ │ │ cmp r8, #0 │ │ │ │ beq 368668 │ │ │ │ str r5, [r4, #484] @ 0x1e4 │ │ │ │ @@ -401710,166 +401710,166 @@ │ │ │ │ b 36875c │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r6 │ │ │ │ ble 368848 │ │ │ │ ldr r5, [r4, #484] @ 0x1e4 │ │ │ │ ldr r8, [r4, #480] @ 0x1e0 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #8] │ │ │ │ bne 368790 │ │ │ │ ldr r3, [pc, #388] @ 368908 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ bl 367938 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, #1 │ │ │ │ beq 3687c0 │ │ │ │ ldr r8, [r0, #484] @ 0x1e4 │ │ │ │ subs r8, r8, r5 │ │ │ │ movne r8, #1 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov sl, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3688ac │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 368800 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r5, [sl] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r3, [sl, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 368810 │ │ │ │ cmp r8, #0 │ │ │ │ beq 368748 │ │ │ │ str r6, [r4, #100] @ 0x64 │ │ │ │ b 368564 │ │ │ │ strb r5, [sl, #4] │ │ │ │ ldr r3, [pc, #240] @ 36890c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c43e8 │ │ │ │ + bl 7c43e0 │ │ │ │ b 368800 │ │ │ │ strb r6, [sl, #4] │ │ │ │ ldr r3, [pc, #212] @ 36890c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c43e8 │ │ │ │ + bl 7c43e0 │ │ │ │ b 368720 │ │ │ │ ldr r3, [pc, #192] @ 368910 │ │ │ │ ldr ip, [pc, #192] @ 368914 │ │ │ │ ldr r1, [pc, #192] @ 368918 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 36891c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3685d8 │ │ │ │ ldr r3, [pc, #160] @ 368920 │ │ │ │ ldr ip, [pc, #160] @ 368924 │ │ │ │ ldr r1, [pc, #160] @ 368928 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #152] @ 36892c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 3685d8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ 368930 │ │ │ │ ldr r1, [pc, #124] @ 368934 │ │ │ │ ldr r0, [pc, #124] @ 368938 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r3, lr, r8, lsr #27 │ │ │ │ + @ instruction: 0x005e3d98 │ │ │ │ strdeq r2, [sl], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq fp, ip, r0, ror ip │ │ │ │ - subeq fp, ip, r8, lsl #25 │ │ │ │ + subeq fp, ip, r0, ror #24 │ │ │ │ + subeq fp, ip, r8, ror ip │ │ │ │ rsbeq r2, sl, r0, asr #29 │ │ │ │ - subseq r3, lr, r4, lsl #26 │ │ │ │ - strdeq fp, [ip], #-176 @ 0xffffff50 │ │ │ │ - subeq fp, ip, r8, lsl #24 │ │ │ │ + ldrsheq r3, [lr], #-196 @ 0xffffff3c │ │ │ │ + subeq fp, ip, r0, ror #23 │ │ │ │ + strdeq fp, [ip], #-184 @ 0xffffff48 │ │ │ │ rsbeq r2, sl, ip, lsl lr │ │ │ │ - subseq r3, lr, ip, ror #24 │ │ │ │ - subeq r0, sl, r8, lsl #10 │ │ │ │ - subseq fp, r1, r8, ror #30 │ │ │ │ + subseq r3, lr, ip, asr ip │ │ │ │ + strdeq r0, [sl], #-72 @ 0xffffffb8 │ │ │ │ + subseq fp, r1, r8, asr pc │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ - subseq r3, lr, ip, lsr sl │ │ │ │ - subeq fp, ip, r0, lsl #21 │ │ │ │ - subeq fp, ip, r0, lsl #18 │ │ │ │ + subseq r3, lr, ip, lsr #20 │ │ │ │ + subeq fp, ip, r0, ror sl │ │ │ │ + strdeq fp, [ip], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - subseq r3, lr, ip, lsl #20 │ │ │ │ - subeq fp, ip, r0, ror #20 │ │ │ │ - ldrdeq fp, [ip], #-128 @ 0xffffff80 │ │ │ │ + ldrsheq r3, [lr], #-156 @ 0xffffff64 │ │ │ │ + subeq fp, ip, r0, asr sl │ │ │ │ + subeq fp, ip, r0, asr #17 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ - ldrsbeq r3, [lr], #-156 @ 0xffffff64 │ │ │ │ - @ instruction: 0x004a9c94 │ │ │ │ - subeq r9, sl, r8, lsr #25 │ │ │ │ + subseq r3, lr, ip, asr #19 │ │ │ │ + subeq r9, sl, r4, lsl #25 │ │ │ │ + @ instruction: 0x004a9c98 │ │ │ │ │ │ │ │ 0036893c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r6, [pc, #232] @ 368a54 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ cmp ip, #0 │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r0, #8] │ │ │ │ bne 368994 │ │ │ │ ldr r3, [pc, #208] @ 368a58 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 367938 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 368a30 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -401878,78 +401878,78 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r4, [r5] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3689d8 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 368a5c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c43e8 │ │ │ │ + bl 7c43e0 │ │ │ │ b 3689d8 │ │ │ │ ldr r3, [pc, #40] @ 368a60 │ │ │ │ ldr r1, [pc, #40] @ 368a64 │ │ │ │ ldr r0, [pc, #40] @ 368a68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006a2a94 │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ - subseq r3, lr, r8, asr r8 │ │ │ │ - subeq r9, sl, r0, lsl fp │ │ │ │ - subeq r9, sl, r4, lsr #22 │ │ │ │ + subseq r3, lr, r8, asr #16 │ │ │ │ + subeq r9, sl, r0, lsl #22 │ │ │ │ + subeq r9, sl, r4, lsl fp │ │ │ │ │ │ │ │ 00368a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r6, [pc, #240] @ 368b8c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ cmp ip, #0 │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r0, #8] │ │ │ │ bne 368ac4 │ │ │ │ ldr r3, [pc, #216] @ 368b90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 367938 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 368aec │ │ │ │ - bl 58996c │ │ │ │ - bl 7d2758 │ │ │ │ + bl 589964 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 368b68 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -401958,62 +401958,62 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r4, [r5] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 368b10 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 368b94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c43e8 │ │ │ │ + bl 7c43e0 │ │ │ │ b 368b10 │ │ │ │ ldr r3, [pc, #40] @ 368b98 │ │ │ │ ldr r1, [pc, #40] @ 368b9c │ │ │ │ ldr r0, [pc, #40] @ 368ba0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r2, sl, r4, ror #18 │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ - subseq r3, lr, r0, lsr #14 │ │ │ │ - ldrdeq r9, [sl], #-152 @ 0xffffff68 │ │ │ │ - subeq r9, sl, ip, ror #19 │ │ │ │ + subseq r3, lr, r0, lsl r7 │ │ │ │ + subeq r9, sl, r8, asr #19 │ │ │ │ + ldrdeq r9, [sl], #-156 @ 0xffffff64 │ │ │ │ │ │ │ │ 00368ba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #92] @ 368c24 │ │ │ │ ldr r2, [pc, #92] @ 368c28 │ │ │ │ ldr r1, [pc, #92] @ 368c2c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 368c04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -402021,32 +402021,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r3, lr, r8, asr #13 │ │ │ │ - strheq fp, [ip], #-84 @ 0xffffffac │ │ │ │ - subeq fp, ip, ip, asr #11 │ │ │ │ + ldrheq r3, [lr], #-104 @ 0xffffff98 │ │ │ │ + subeq fp, ip, r4, lsr #11 │ │ │ │ + strheq fp, [ip], #-92 @ 0xffffffa4 │ │ │ │ │ │ │ │ 00368c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #92] @ 368cb8 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e910 │ │ │ │ + bl 57e908 │ │ │ │ ldr r3, [pc, #80] @ 368cbc │ │ │ │ ldr r0, [pc, #80] @ 368cc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3] │ │ │ │ ldr r1, [pc, #72] @ 368cc4 │ │ │ │ add r2, ip, #1 │ │ │ │ str r2, [r3] │ │ │ │ @@ -402056,23 +402056,23 @@ │ │ │ │ str ip, [r4, #68] @ 0x44 │ │ │ │ str r5, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #48] @ 368ccc │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 57e6a4 │ │ │ │ - subeq fp, ip, r0, lsl #10 │ │ │ │ + b 57e69c │ │ │ │ + strdeq fp, [ip], #-64 @ 0xffffffc0 │ │ │ │ rsbseq r2, r5, r4, asr lr │ │ │ │ - subseq r3, lr, r4, lsl r6 │ │ │ │ - subeq sl, sp, r0, asr #27 │ │ │ │ - @ instruction: 0x0049fe9c │ │ │ │ + subseq r3, lr, r4, lsl #12 │ │ │ │ + strheq sl, [sp], #-208 @ 0xffffff30 │ │ │ │ + subeq pc, r9, ip, lsl #29 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00368cd0 : │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #350] @ 0x15e │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -402097,43 +402097,43 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 646510 │ │ │ │ + bl 646508 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368ed8 │ │ │ │ ldr r0, [pc, #508] @ 368f4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581d54 │ │ │ │ + bl 581d4c │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #492] @ 368f50 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10b4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 58c984 │ │ │ │ + bl 58c97c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1348 │ │ │ │ ldr r3, [pc, #456] @ 368f54 │ │ │ │ ldr r2, [pc, #456] @ 368f58 │ │ │ │ ldr r1, [pc, #456] @ 368f5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r0, [r9, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -402146,49 +402146,49 @@ │ │ │ │ bl 43a760 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #364] @ 368f60 │ │ │ │ ldr r7, [pc, #364] @ 368f64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 5802bc │ │ │ │ + bl 5802b4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58a714 │ │ │ │ + bl 58a70c │ │ │ │ cmp r0, #0 │ │ │ │ beq 368e28 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5801e4 │ │ │ │ + bl 5801dc │ │ │ │ cmp fp, #0 │ │ │ │ beq 368e5c │ │ │ │ ldr r7, [pc, #304] @ 368f68 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 58a714 │ │ │ │ + bl 58a70c │ │ │ │ cmp r0, #0 │ │ │ │ beq 368e5c │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5803b8 │ │ │ │ + bl 5803b0 │ │ │ │ ldr r1, [pc, #264] @ 368f6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ bl 2a6164 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368f28 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5821e8 │ │ │ │ + bl 5821e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368f28 │ │ │ │ ldr r2, [pc, #212] @ 368f70 │ │ │ │ ldr r3, [pc, #168] @ 368f48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -402201,55 +402201,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 644360 │ │ │ │ + bl 644358 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368f34 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 368f1c │ │ │ │ ldr r0, [pc, #120] @ 368f74 │ │ │ │ add r0, pc, r0 │ │ │ │ b 368d50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ mov r5, #0 │ │ │ │ b 368e94 │ │ │ │ ldr r0, [pc, #84] @ 368f78 │ │ │ │ add r0, pc, r0 │ │ │ │ b 368d50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5889ac │ │ │ │ + bl 5889a4 │ │ │ │ b 368f14 │ │ │ │ ldr r0, [pc, #64] @ 368f7c │ │ │ │ add r0, pc, r0 │ │ │ │ b 368d50 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [sl], #-100 @ 0xffffff9c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq fp, ip, r4, lsr #11 │ │ │ │ - subeq fp, ip, r0, lsr #11 │ │ │ │ - subseq r3, lr, r4, lsl #10 │ │ │ │ - strdeq fp, [ip], #-52 @ 0xffffffcc │ │ │ │ - subeq fp, ip, ip, lsl #8 │ │ │ │ - subeq fp, ip, r8, lsl r5 │ │ │ │ - subeq fp, ip, r8, lsl r5 │ │ │ │ - subeq ip, pc, ip, ror r6 @ │ │ │ │ - subseq ip, r3, r4, lsr #16 │ │ │ │ + @ instruction: 0x004cb594 │ │ │ │ + @ instruction: 0x004cb590 │ │ │ │ + ldrsheq r3, [lr], #-68 @ 0xffffffbc │ │ │ │ + subeq fp, ip, r4, ror #7 │ │ │ │ + strdeq fp, [ip], #-60 @ 0xffffffc4 │ │ │ │ + subeq fp, ip, r8, lsl #10 │ │ │ │ + subeq fp, ip, r8, lsl #10 │ │ │ │ + subeq ip, pc, ip, ror #12 │ │ │ │ + subseq ip, r3, r4, lsl r8 │ │ │ │ rsbeq r2, sl, r0, ror #10 │ │ │ │ - subeq r1, fp, ip, lsr #8 │ │ │ │ - ldrdeq r1, [fp], #-60 @ 0xffffffc4 │ │ │ │ - subeq r1, fp, r4, asr #7 │ │ │ │ + subeq r1, fp, ip, lsl r4 │ │ │ │ + subeq r1, fp, ip, asr #7 │ │ │ │ + strheq r1, [fp], #-52 @ 0xffffffcc │ │ │ │ │ │ │ │ 00368f80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r6, r0 │ │ │ │ @@ -402274,47 +402274,47 @@ │ │ │ │ bl 1e2e30 │ │ │ │ mvn r3, #0 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ mov r3, #4 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ - bl 7cbcf8 │ │ │ │ + bl 7cbcf0 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r7, [pc, #196] @ 3690cc │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r3, r4 │ │ │ │ blt 369074 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #2 │ │ │ │ - bl 6099f0 │ │ │ │ + bl 6099e8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 369060 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 7cfe8c │ │ │ │ + bl 7cfe84 │ │ │ │ mov r0, r5 │ │ │ │ - bl 644488 │ │ │ │ + bl 644480 │ │ │ │ ldr r2, [pc, #136] @ 3690d0 │ │ │ │ mov r3, #0 │ │ │ │ ldr ip, [r7, r2] │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r8, r9, ip} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 368ce4 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge 369018 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cbd2c │ │ │ │ + bl 7cbd24 │ │ │ │ ldr r2, [pc, #80] @ 3690d4 │ │ │ │ ldr r3, [pc, #64] @ 3690c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -402360,15 +402360,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 3692e8 │ │ │ │ ldr r3, [pc, #436] @ 3692ec │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r9, [pc, #412] @ 3692f0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e37b4 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, #0 │ │ │ │ @@ -402383,20 +402383,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r4] │ │ │ │ str r8, [r4, #20] │ │ │ │ str r7, [r4, #24] │ │ │ │ str fp, [r4, #32] │ │ │ │ str r6, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ - bl 58996c │ │ │ │ + bl 589964 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 58996c │ │ │ │ + bl 589964 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7cd8c4 │ │ │ │ + bl 7cd8bc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3691d0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #284] @ 3692f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -402442,46 +402442,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 369308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3691e4 │ │ │ │ ldr r0, [pc, #76] @ 36930c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3691e4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, sl, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r3, lr, ip, ror r1 │ │ │ │ - subeq pc, r9, r0, lsl #20 │ │ │ │ - subeq sl, sp, r4, lsr #18 │ │ │ │ + subseq r3, lr, ip, ror #2 │ │ │ │ + strdeq pc, [r9], #-144 @ 0xffffff70 │ │ │ │ + subeq sl, sp, r4, lsl r9 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ rsbeq r2, sl, ip, lsr #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, sl, r0, lsl r2 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, ip, r4, ror r0 │ │ │ │ - @ instruction: 0x004cb098 │ │ │ │ + subeq fp, ip, r4, rrx │ │ │ │ + subeq fp, ip, r8, lsl #1 │ │ │ │ │ │ │ │ 00369310 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ │ │ │ │ 0036931c : │ │ │ │ @@ -402505,15 +402505,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ - bl 63a710 │ │ │ │ + bl 63a708 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldrb r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 369354 │ │ │ │ bl 368ba4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -402534,32 +402534,32 @@ │ │ │ │ ldr r0, [pc, #28] @ 3693f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ mov r2, #968 @ 0x3c8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq r2, [lr], #-236 @ 0xffffff14 │ │ │ │ - subeq sl, ip, r8, lsl #27 │ │ │ │ - subeq sl, ip, r0, lsr #31 │ │ │ │ + subseq r2, lr, ip, lsr #29 │ │ │ │ + subeq sl, ip, r8, ror sp │ │ │ │ + @ instruction: 0x004caf90 │ │ │ │ │ │ │ │ 003693fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov lr, r1 │ │ │ │ mov ip, r3 │ │ │ │ ldr r1, [r0, #440] @ 0x1b8 │ │ │ │ mov r3, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, lr │ │ │ │ add r0, r0, #188 @ 0xbc │ │ │ │ - bl 63a710 │ │ │ │ + bl 63a708 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ │ │ │ │ @@ -402583,15 +402583,15 @@ │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3694f0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 63a648 │ │ │ │ + bl 63a640 │ │ │ │ ldr r2, [pc, #288] @ 3695d0 │ │ │ │ ldr r3, [pc, #272] @ 3695c4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #344] @ 0x158 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -402631,47 +402631,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3695e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36949c │ │ │ │ ldr r0, [pc, #68] @ 3695e4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r9, sl} │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36949c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006a1f94 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, sl, r8, ror pc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, sl, ip, asr #30 │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sl, ip, r0, lsl #28 │ │ │ │ - subeq sl, ip, r4, asr #28 │ │ │ │ + strdeq sl, [ip], #-208 @ 0xffffff30 │ │ │ │ + subeq sl, ip, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr r5, [pc, #152] @ 36969c │ │ │ │ ldrb r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -402725,15 +402725,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mvn r3, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r2, [r1, #24] │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 63a41c │ │ │ │ + bl 63a414 │ │ │ │ cmp r0, r6 │ │ │ │ movls r6, #0 │ │ │ │ movhi r6, #1 │ │ │ │ orrs r6, r6, r0, lsr #31 │ │ │ │ bne 369a54 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r7, #492] @ 0x1ec │ │ │ │ @@ -402812,15 +402812,15 @@ │ │ │ │ bhi 369968 │ │ │ │ ldr r2, [pc, #628] @ 369a94 │ │ │ │ lsr r3, r2, r3 │ │ │ │ and r3, r3, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 63a2d8 │ │ │ │ + bl 63a2d0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ strd r2, [r4, #24] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -402967,18 +402967,18 @@ │ │ │ │ b 36974c │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #20] │ │ │ │ b 3697d0 │ │ │ │ andseq r8, r0, r0, lsl #10 │ │ │ │ stmdbcs r0!, {r4, r7, sl} │ │ │ │ eormi lr, r3, r8, lsl #4 │ │ │ │ - subseq r2, lr, r3, lsr #19 │ │ │ │ - subseq r2, lr, lr, ror #18 │ │ │ │ + @ instruction: 0x005e2993 │ │ │ │ + subseq r2, lr, lr, asr r9 │ │ │ │ andeq r0, sl, r1, lsl #4 │ │ │ │ - subseq r2, lr, ip, lsl #18 │ │ │ │ + ldrsheq r2, [lr], #-140 @ 0xffffff74 │ │ │ │ bvc fff88bb8 <__bss_end__@@Base+0xff4a7e7c> │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ │ │ │ │ 00369ab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -403014,17 +403014,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369b58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #239 @ 0xef │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r2, lr, ip, asr r7 │ │ │ │ - subeq sl, ip, r8, lsr #12 │ │ │ │ - strdeq sl, [ip], #-140 @ 0xffffff74 │ │ │ │ + subseq r2, lr, ip, asr #14 │ │ │ │ + subeq sl, ip, r8, lsl r6 │ │ │ │ + subeq sl, ip, ip, ror #17 │ │ │ │ │ │ │ │ 00369b5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r2 │ │ │ │ @@ -403039,25 +403039,25 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr fp, [r0, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #2412] @ 36a524 │ │ │ │ ldr r2, [pc, #2412] @ 36a528 │ │ │ │ ldr r1, [pc, #2412] @ 36a52c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ add r4, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #2380] @ 36a530 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -403100,15 +403100,15 @@ │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 3690d8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7dfe10 │ │ │ │ + bl 7dfe08 │ │ │ │ add ip, sl, #48 @ 0x30 │ │ │ │ mov lr, #0 │ │ │ │ str r0, [sl, #12] │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ @@ -403203,15 +403203,15 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1796] @ 36a550 │ │ │ │ add r0, pc, r0 │ │ │ │ b 36a038 │ │ │ │ ldr r3, [pc, #1760] @ 36a538 │ │ │ │ ldr r9, [r8, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -403247,26 +403247,26 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1604] @ 36a55c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 369e64 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369d00 │ │ │ │ ldr r3, [pc, #1580] @ 36a560 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -403288,26 +403288,26 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1448] @ 36a564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 369d00 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369d00 │ │ │ │ ldr r3, [pc, #1424] @ 36a568 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -403326,48 +403326,48 @@ │ │ │ │ beq 36a494 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 36a56c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 369d00 │ │ │ │ ldr r3, [pc, #1296] @ 36a570 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r3, #104 @ 0x68 │ │ │ │ b 369c30 │ │ │ │ ldr r0, [pc, #1284] @ 36a574 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ b 369c8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #1256] @ 36a578 │ │ │ │ ldr r2, [pc, #1256] @ 36a57c │ │ │ │ ldr r1, [pc, #1256] @ 36a580 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr sl, [r0, #104] @ 0x68 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36a4ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ @@ -403407,15 +403407,15 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -403423,15 +403423,15 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #992] @ 36a58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ beq 36a1dc │ │ │ │ ldr r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -403465,15 +403465,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ @@ -403482,15 +403482,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #764] @ 36a594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ b 369c70 │ │ │ │ ldr r3, [pc, #748] @ 36a598 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369d00 │ │ │ │ @@ -403508,15 +403508,15 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #652] @ 36a59c │ │ │ │ add r0, pc, r0 │ │ │ │ b 36a038 │ │ │ │ ldrb r3, [r5, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ bne 36a3c4 │ │ │ │ @@ -403544,26 +403544,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 36a5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 369e64 │ │ │ │ ldr r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r7, r3 │ │ │ │ beq 36a0e0 │ │ │ │ ldr r3, [pc, #464] @ 36a5a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r3, #104 @ 0x68 │ │ │ │ @@ -403572,132 +403572,132 @@ │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36a1b0 │ │ │ │ ldr r0, [pc, #416] @ 36a5b0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36a1dc │ │ │ │ ldr r0, [pc, #380] @ 36a5b4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 369e64 │ │ │ │ ldr r0, [pc, #352] @ 36a5b8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 369e64 │ │ │ │ ldr r0, [pc, #324] @ 36a5bc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 369d00 │ │ │ │ ldr r0, [pc, #292] @ 36a5c0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 369d00 │ │ │ │ ldr r0, [pc, #268] @ 36a5c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 369d00 │ │ │ │ ldr r0, [pc, #244] @ 36a5c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 369d00 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - bl 7dfe10 │ │ │ │ + bl 7dfe08 │ │ │ │ str r0, [fp, #12] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #204] @ 36a5cc │ │ │ │ ldr r1, [pc, #204] @ 36a5d0 │ │ │ │ ldr r0, [pc, #204] @ 36a5d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #900 @ 0x384 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r1, sl, ip, ror r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r2, [lr], #-104 @ 0xffffff98 │ │ │ │ - subeq sl, ip, r8, asr #11 │ │ │ │ - subeq sl, ip, r0, ror #11 │ │ │ │ + subseq r2, lr, r8, asr #13 │ │ │ │ + strheq sl, [ip], #-88 @ 0xffffffa8 │ │ │ │ + ldrdeq sl, [ip], #-80 @ 0xffffffb0 │ │ │ │ rsbeq r1, sl, r4, lsl r8 │ │ │ │ strdeq pc, [r6], #-172 @ 0xffffff54 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r1, [sl], #-100 @ 0xffffff9c @ │ │ │ │ rsbeq pc, r6, r4, ror #18 │ │ │ │ @ instruction: 0x00002cb4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq sl, [ip], #-128 @ 0xffffff80 │ │ │ │ + subeq sl, ip, r0, lsr #17 │ │ │ │ strheq pc, [r6], #-136 @ 0xffffff78 @ │ │ │ │ andeq r4, r0, r0, lsl r1 │ │ │ │ - subeq sl, ip, r8, lsr r5 │ │ │ │ + subeq sl, ip, r8, lsr #10 │ │ │ │ andeq r4, r0, ip, lsr #17 │ │ │ │ - subeq sl, ip, r0, asr r6 │ │ │ │ + subeq sl, ip, r0, asr #12 │ │ │ │ andeq r1, r0, r0, lsl sl │ │ │ │ - subeq sl, ip, r8, asr r6 │ │ │ │ + subeq sl, ip, r8, asr #12 │ │ │ │ rsbeq pc, r6, r8, asr #13 │ │ │ │ strheq pc, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - subseq r2, lr, r0, lsl #4 │ │ │ │ - subeq sl, ip, ip, ror #1 │ │ │ │ - subeq sl, ip, r4, lsl #2 │ │ │ │ + ldrsheq r2, [lr], #-16 │ │ │ │ + ldrdeq sl, [ip], #-12 │ │ │ │ + strdeq sl, [ip], #-4 │ │ │ │ rsbeq pc, r6, r4, lsr r6 @ │ │ │ │ andeq r2, r0, r0, lsl lr │ │ │ │ - subeq sl, ip, r0, lsr r3 │ │ │ │ + subeq sl, ip, r0, lsr #6 │ │ │ │ andeq r2, r0, ip, lsl #7 │ │ │ │ - subeq sl, ip, r0, ror #5 │ │ │ │ + ldrdeq sl, [ip], #-32 @ 0xffffffe0 │ │ │ │ andeq r1, r0, r8, asr #19 │ │ │ │ - subeq sl, ip, r0, asr r4 │ │ │ │ + subeq sl, ip, r0, asr #8 │ │ │ │ rsbeq pc, r6, r0, lsl #8 │ │ │ │ - @ instruction: 0x004ca094 │ │ │ │ + subeq sl, ip, r4, lsl #1 │ │ │ │ rsbeq pc, r6, r0, asr r3 @ │ │ │ │ - subeq sl, ip, r4, lsr r1 │ │ │ │ - subeq sl, ip, r4, lsr #3 │ │ │ │ - subeq sl, ip, r4, asr r0 │ │ │ │ - subeq sl, ip, r0, lsr r0 │ │ │ │ - ldrdeq sl, [ip], #-16 │ │ │ │ - subeq sl, ip, ip, lsr #4 │ │ │ │ - subeq sl, ip, r8, ror r2 │ │ │ │ - subeq sl, ip, r4, asr #5 │ │ │ │ - @ instruction: 0x005e1d90 │ │ │ │ - subeq r9, ip, ip, asr ip │ │ │ │ - strheq r9, [ip], #-252 @ 0xffffff04 │ │ │ │ + subeq sl, ip, r4, lsr #2 │ │ │ │ + @ instruction: 0x004ca194 │ │ │ │ + subeq sl, ip, r4, asr #32 │ │ │ │ + subeq sl, ip, r0, lsr #32 │ │ │ │ + subeq sl, ip, r0, asr #3 │ │ │ │ + subeq sl, ip, ip, lsl r2 │ │ │ │ + subeq sl, ip, r8, ror #4 │ │ │ │ + strheq sl, [ip], #-36 @ 0xffffffdc │ │ │ │ + subseq r1, lr, r0, lsl #27 │ │ │ │ + subeq r9, ip, ip, asr #24 │ │ │ │ + subeq r9, ip, ip, lsr #31 │ │ │ │ │ │ │ │ 0036a5d8 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 36a5fc │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r0, #16] │ │ │ │ @@ -403742,32 +403742,32 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36a694 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e1348 │ │ │ │ ldr r3, [pc, #28] @ 36a6d4 │ │ │ │ ldr r1, [pc, #28] @ 36a6d8 │ │ │ │ ldr r0, [pc, #28] @ 36a6dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 36a6e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #372 @ 0x174 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsbeq r1, [lr], #-184 @ 0xffffff48 │ │ │ │ + subseq r1, lr, r8, asr #23 │ │ │ │ + @ instruction: 0x004c9a90 │ │ │ │ subeq r9, ip, r0, lsr #21 │ │ │ │ - strheq r9, [ip], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r2, ror #11 │ │ │ │ │ │ │ │ 0036a6e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -403802,17 +403802,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bl 1e41a0 │ │ │ │ - subseq r1, lr, r0, lsr fp │ │ │ │ - strdeq r9, [ip], #-156 @ 0xffffff64 │ │ │ │ - subeq sl, ip, r8, asr r0 │ │ │ │ + subseq r1, lr, r0, lsr #22 │ │ │ │ + subeq r9, ip, ip, ror #19 │ │ │ │ + subeq sl, ip, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #252] @ 36a8a0 │ │ │ │ ldr r8, [r0] │ │ │ │ ldr r2, [pc, #248] @ 36a8a4 │ │ │ │ @@ -403822,15 +403822,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r1, [pc, #228] @ 36a8a8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ - bl 7dfe10 │ │ │ │ + bl 7dfe08 │ │ │ │ ldr r4, [r8, #472] @ 0x1d8 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r5, r4 │ │ │ │ beq 36a834 │ │ │ │ mov r9, r0 │ │ │ │ mov r5, #0 │ │ │ │ b 36a7f8 │ │ │ │ @@ -403863,28 +403863,28 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 36a610 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 36a84c │ │ │ │ mov r0, r8 │ │ │ │ - bl 589afc │ │ │ │ + bl 589af4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 6454dc │ │ │ │ + bl 6454d4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36a890 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1db0 │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1e1348 │ │ │ │ bl 1e41a0 │ │ │ │ rsbeq r0, sl, r4, asr ip │ │ │ │ muleq r0, ip, fp │ │ │ │ - subeq lr, r9, r4, ror #18 │ │ │ │ + subeq lr, r9, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #324] @ 36aa08 │ │ │ │ ldr r3, [pc, #324] @ 36aa0c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -403903,23 +403903,23 @@ │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - bl 5d4da0 │ │ │ │ + bl 5d4d98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d578c │ │ │ │ + bl 5d5784 │ │ │ │ sub r4, r4, #1 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d578c │ │ │ │ + bl 5d5784 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 369b5c │ │ │ │ @@ -403941,15 +403941,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ bl 3683d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 36a610 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d50a4 │ │ │ │ + bl 5d509c │ │ │ │ lsl r4, r0, #24 │ │ │ │ asr r4, r4, #24 │ │ │ │ cmp r4, #0 │ │ │ │ bgt 36a8f8 │ │ │ │ ldr r2, [pc, #72] @ 36aa10 │ │ │ │ ldr r3, [pc, #64] @ 36aa0c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -404074,45 +404074,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36ac34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36aa64 │ │ │ │ ldr r0, [pc, #72] @ 36ac38 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36aa64 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [sl], #-144 @ 0xffffff70 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r0, [sl], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, sl, ip, ror r9 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subeq lr, r9, r4, asr r6 │ │ │ │ + subeq lr, r9, r4, asr #12 │ │ │ │ ldrdeq r0, [sl], #-128 @ 0xffffff80 @ │ │ │ │ andeq r3, r0, r8, asr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r9, [ip], #-180 @ 0xffffff4c │ │ │ │ - subeq r9, ip, r0, lsl ip │ │ │ │ + subeq r9, ip, r4, ror #23 │ │ │ │ + subeq r9, ip, r0, lsl #24 │ │ │ │ │ │ │ │ 0036ac3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -404202,23 +404202,23 @@ │ │ │ │ beq 36ae60 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 36aee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36aca8 │ │ │ │ ldr r2, [pc, #260] @ 36aeec │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 36ad24 │ │ │ │ ldr r2, [pc, #228] @ 36aee0 │ │ │ │ @@ -404234,30 +404234,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 36aef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36ad24 │ │ │ │ ldr r0, [pc, #140] @ 36aef4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36aca8 │ │ │ │ ldr r2, [pc, #116] @ 36aef8 │ │ │ │ ldr r3, [pc, #60] @ 36aec4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -404267,31 +404267,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 36aefc │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ rsbeq r0, sl, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, sl, r0, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, sl, ip, lsr r7 │ │ │ │ rsbeq r0, sl, r4, lsl #14 │ │ │ │ ldrdeq r0, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq r9, [ip], #-168 @ 0xffffff58 │ │ │ │ + subeq r9, ip, r8, asr #21 │ │ │ │ andeq r1, r0, r8, ror #25 │ │ │ │ - subeq r9, ip, r0, ror #19 │ │ │ │ - subeq r9, ip, ip, ror sl │ │ │ │ - rsbeq r0, sl, r8, ror r5 │ │ │ │ ldrdeq r9, [ip], #-144 @ 0xffffff70 │ │ │ │ + subeq r9, ip, ip, ror #20 │ │ │ │ + rsbeq r0, sl, r8, ror r5 │ │ │ │ + subeq r9, ip, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36af7c │ │ │ │ @@ -404467,25 +404467,25 @@ │ │ │ │ beq 36b288 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 36b33c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36aff0 │ │ │ │ ldr r3, [pc, #308] @ 36b340 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b0b4 │ │ │ │ ldr r3, [pc, #276] @ 36b334 │ │ │ │ @@ -404501,40 +404501,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 36b344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36b0b4 │ │ │ │ ldr r0, [pc, #184] @ 36b348 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36aff0 │ │ │ │ ldr r0, [pc, #156] @ 36b34c │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36b0b4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ 36b350 │ │ │ │ ldr r1, [pc, #124] @ 36b354 │ │ │ │ ldr r0, [pc, #124] @ 36b358 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 36b35c │ │ │ │ @@ -404557,26 +404557,26 @@ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, sl, ip, ror r3 │ │ │ │ rsbeq r0, sl, r0, asr #6 │ │ │ │ strheq r0, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r1, r0, ip, lsr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004c9794 │ │ │ │ + subeq r9, ip, r4, lsl #15 │ │ │ │ andeq r1, r0, r0, ror sp │ │ │ │ + subeq r9, ip, r4, lsl #13 │ │ │ │ + subeq r9, ip, r0, lsr #14 │ │ │ │ @ instruction: 0x004c9694 │ │ │ │ - subeq r9, ip, r0, lsr r7 │ │ │ │ - subeq r9, ip, r4, lsr #13 │ │ │ │ - ldrheq r0, [lr], #-252 @ 0xffffff04 │ │ │ │ - subeq r8, ip, r4, lsl #29 │ │ │ │ - subeq r9, ip, r4, lsr r7 │ │ │ │ + subseq r0, lr, ip, lsr #31 │ │ │ │ + subeq r8, ip, r4, ror lr │ │ │ │ + subeq r9, ip, r4, lsr #14 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ - @ instruction: 0x005e0f98 │ │ │ │ - subeq r8, ip, r0, ror #28 │ │ │ │ - strdeq r9, [ip], #-96 @ 0xffffffa0 │ │ │ │ + subseq r0, lr, r8, lsl #31 │ │ │ │ + subeq r8, ip, r0, asr lr │ │ │ │ + subeq r9, ip, r0, ror #13 │ │ │ │ andeq r0, r0, lr, lsl #12 │ │ │ │ │ │ │ │ 0036b370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -404588,15 +404588,15 @@ │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ ldrb r0, [r6, #48] @ 0x30 │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ - bl 63abbc │ │ │ │ + bl 63abb4 │ │ │ │ ldr r2, [pc, #232] @ 36b4a4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ @@ -404649,20 +404649,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e3178 <__fprintf_chk@plt> │ │ │ │ rsbeq r0, sl, r0, ror r0 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subeq r9, ip, r0, ror r6 │ │ │ │ - subeq r9, ip, r4, asr r6 │ │ │ │ - subeq r9, ip, ip, lsl #12 │ │ │ │ - subeq r9, ip, r4, lsr #12 │ │ │ │ - subeq r9, ip, r0, lsl #12 │ │ │ │ - subeq r9, ip, r8, asr #11 │ │ │ │ + subeq r9, ip, r0, ror #12 │ │ │ │ + subeq r9, ip, r4, asr #12 │ │ │ │ + strdeq r9, [ip], #-92 @ 0xffffffa4 │ │ │ │ + subeq r9, ip, r4, lsl r6 │ │ │ │ + strdeq r9, [ip], #-80 @ 0xffffffb0 │ │ │ │ + strheq r9, [ip], #-88 @ 0xffffffa8 │ │ │ │ │ │ │ │ 0036b4bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -404711,15 +404711,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7cd944 │ │ │ │ + bl 7cd93c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 36a610 │ │ │ │ ldr r3, [pc, #72] @ 36b5f4 │ │ │ │ ldr r1, [pc, #72] @ 36b5f8 │ │ │ │ ldr r0, [pc, #72] @ 36b5fc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404735,21 +404735,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 36b610 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bl 1e41a0 │ │ │ │ strdeq lr, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r0, lr, r4, ror #25 │ │ │ │ - subeq r8, ip, ip, lsr #23 │ │ │ │ - subeq r9, ip, ip, asr #9 │ │ │ │ + ldrsbeq r0, [lr], #-196 @ 0xffffff3c │ │ │ │ + @ instruction: 0x004c8b9c │ │ │ │ + strheq r9, [ip], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - subseq r0, lr, r0, asr #25 │ │ │ │ - subeq r8, ip, r8, lsl #23 │ │ │ │ - subeq r8, ip, r8, lsr #25 │ │ │ │ + ldrheq r0, [lr], #-192 @ 0xffffff40 │ │ │ │ + subeq r8, ip, r8, ror fp │ │ │ │ + @ instruction: 0x004c8c98 │ │ │ │ andeq r0, r0, pc, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #76] @ 36b678 │ │ │ │ ldr r2, [pc, #76] @ 36b67c │ │ │ │ @@ -404854,15 +404854,15 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r8, r7 │ │ │ │ ldr r1, [r0, #440] @ 0x1b8 │ │ │ │ movcc r3, r8 │ │ │ │ movcs r3, r7 │ │ │ │ add r0, r0, #188 @ 0xbc │ │ │ │ str r5, [sp] │ │ │ │ - bl 63a710 │ │ │ │ + bl 63a708 │ │ │ │ str r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b990 │ │ │ │ bl 368ba4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -404897,15 +404897,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 1e2044 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2044 │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ beq 36bcf0 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r5, [r2, #44] @ 0x2c │ │ │ │ @@ -404927,28 +404927,28 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 36bb28 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r8, r3 │ │ │ │ bne 36b8d4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r7, r3 │ │ │ │ bne 36b8d4 │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b8d4 │ │ │ │ ldrb r3, [r0, #28] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b8d4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -405054,29 +405054,29 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e1e1c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63a534 │ │ │ │ + bl 63a52c │ │ │ │ str r0, [r4, #368] @ 0x170 │ │ │ │ b 36b7d8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 36bc0c │ │ │ │ ldr r2, [pc, #656] @ 36bd9c │ │ │ │ b 36babc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 36b4bc │ │ │ │ ldr r5, [r4, #368] @ 0x170 │ │ │ │ b 36b99c │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d2758 │ │ │ │ + bl 7d2750 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36bd30 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -405161,40 +405161,40 @@ │ │ │ │ add r0, r6, r2 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r1, [pc, #284] @ 36bdac │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, r2 │ │ │ │ bl 1e1e1c │ │ │ │ - bl 7bb304 │ │ │ │ + bl 7bb2fc │ │ │ │ mov r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r6, #32 │ │ │ │ - bl 7bb688 │ │ │ │ + bl 7bb680 │ │ │ │ ldr r5, [r4, #368] @ 0x170 │ │ │ │ b 36b994 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r5, [r6] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldrb r2, [r6, #4] │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ cmp r2, #0 │ │ │ │ beq 36bb4c │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r2, [pc, #208] @ 36bdb0 │ │ │ │ ldr r3, [fp, r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c43e8 │ │ │ │ + bl 7c43e0 │ │ │ │ b 36bb4c │ │ │ │ ldr r2, [pc, #188] @ 36bdb4 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r0] │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ b 36b894 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #164] @ 36bdb8 │ │ │ │ ldr r1, [pc, #164] @ 36bdbc │ │ │ │ ldr r0, [pc, #164] @ 36bdc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -405219,36 +405219,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ mov r2, #652 @ 0x28c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrdeq pc, [r9], #-200 @ 0xffffff38 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, r9, r0, asr #25 │ │ │ │ - subseq r0, lr, r4, ror #19 │ │ │ │ - subeq r8, ip, r8, asr #17 │ │ │ │ - subeq r8, ip, r0, ror #17 │ │ │ │ + ldrsbeq r0, [lr], #-148 @ 0xffffff6c │ │ │ │ + strheq r8, [ip], #-136 @ 0xffffff78 │ │ │ │ + ldrdeq r8, [ip], #-128 @ 0xffffff80 │ │ │ │ rsbeq pc, r9, r8, asr sl @ │ │ │ │ andeq r3, r0, r0, asr #17 │ │ │ │ andeq r3, r0, ip, lsr r1 │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ andeq r4, r0, ip, lsr #23 │ │ │ │ andeq r1, r0, r4, ror #6 │ │ │ │ - subeq r8, ip, r8, ror #28 │ │ │ │ - subeq r8, ip, r0, ror #28 │ │ │ │ + subeq r8, ip, r8, asr lr │ │ │ │ + subeq r8, ip, r0, asr lr │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ - subseq r0, lr, ip, ror r5 │ │ │ │ - subeq r8, ip, r8, asr #8 │ │ │ │ - strheq r8, [ip], #-208 @ 0xffffff30 │ │ │ │ - subseq r0, lr, r8, asr r5 │ │ │ │ - subeq r6, sl, r0, lsl r8 │ │ │ │ - subeq r6, sl, r4, lsr #16 │ │ │ │ - subseq r0, lr, r4, lsr r5 │ │ │ │ - subeq r8, ip, r0, lsl #8 │ │ │ │ - subeq r8, ip, r8, asr #26 │ │ │ │ + subseq r0, lr, ip, ror #10 │ │ │ │ + subeq r8, ip, r8, lsr r4 │ │ │ │ + subeq r8, ip, r0, lsr #27 │ │ │ │ + subseq r0, lr, r8, asr #10 │ │ │ │ + subeq r6, sl, r0, lsl #16 │ │ │ │ + subeq r6, sl, r4, lsl r8 │ │ │ │ + subseq r0, lr, r4, lsr #10 │ │ │ │ + strdeq r8, [ip], #-48 @ 0xffffffd0 │ │ │ │ + subeq r8, ip, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #2 │ │ │ │ bl 36b4bc │ │ │ │ mov r0, #0 │ │ │ │ @@ -405298,15 +405298,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7cd944 │ │ │ │ + bl 7cd93c │ │ │ │ mov r0, r4 │ │ │ │ bl 36a610 │ │ │ │ ldr r2, [pc, #208] @ 36bf9c │ │ │ │ ldr r3, [pc, #196] @ 36bf94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -405320,15 +405320,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb r0, [r0, #30] │ │ │ │ mov r1, sp │ │ │ │ - bl 63adf4 │ │ │ │ + bl 63adec │ │ │ │ cmp r0, #2 │ │ │ │ mov r5, r0 │ │ │ │ beq 36bf30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 36b4bc │ │ │ │ b 36bec4 │ │ │ │ @@ -405356,21 +405356,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #472 @ 0x1d8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrdeq pc, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, r6, ip, asr #17 │ │ │ │ rsbeq pc, r9, r0, lsr r5 @ │ │ │ │ - subseq r0, lr, r0, asr #6 │ │ │ │ - subeq r8, ip, r8, lsl #4 │ │ │ │ - subeq r8, ip, r4, lsr #23 │ │ │ │ + subseq r0, lr, r0, lsr r3 │ │ │ │ + strdeq r8, [ip], #-24 @ 0xffffffe8 │ │ │ │ + @ instruction: 0x004c8b94 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ - subseq r0, lr, ip, lsl r3 │ │ │ │ - subeq r8, ip, r4, ror #3 │ │ │ │ - subeq r8, ip, r4, lsl #6 │ │ │ │ + subseq r0, lr, ip, lsl #6 │ │ │ │ + ldrdeq r8, [ip], #-20 @ 0xffffffec │ │ │ │ + strdeq r8, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r7, asr #12 │ │ │ │ │ │ │ │ 0036bfc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -405382,30 +405382,30 @@ │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36bff8 │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7cd944 │ │ │ │ + bl 7cd93c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 36a610 │ │ │ │ ldr r3, [pc, #28] @ 36c034 │ │ │ │ ldr r1, [pc, #28] @ 36c038 │ │ │ │ ldr r0, [pc, #28] @ 36c03c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 36c040 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r0, lr, r8, ror r2 │ │ │ │ - subeq r8, ip, r0, asr #2 │ │ │ │ - subeq r8, ip, r0, lsl #22 │ │ │ │ + subseq r0, lr, r8, ror #4 │ │ │ │ + subeq r8, ip, r0, lsr r1 │ │ │ │ + strdeq r8, [ip], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ │ │ │ │ 0036c044 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -405426,15 +405426,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 36c1c0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36c0ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7cd8d8 │ │ │ │ + bl 7cd8d0 │ │ │ │ ldrb r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ bne 36c118 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c270 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -405453,15 +405453,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 36c26c │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6458d4 │ │ │ │ + b 6458cc │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c274 │ │ │ │ ldr r2, [pc, #384] @ 36c2ac │ │ │ │ ldr r3, [pc, #364] @ 36c29c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -405482,15 +405482,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c180 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7cd944 │ │ │ │ + bl 7cd93c │ │ │ │ ldr r2, [pc, #284] @ 36c2b0 │ │ │ │ ldr r3, [pc, #260] @ 36c29c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405522,30 +405522,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 36c2c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36c098 │ │ │ │ ldr r0, [pc, #108] @ 36c2c4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36c098 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e41a0 │ │ │ │ ldr r3, [pc, #76] @ 36c2c8 │ │ │ │ ldr r1, [pc, #76] @ 36c2cc │ │ │ │ ldr r0, [pc, #76] @ 36c2d0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -405560,19 +405560,19 @@ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, r9, ip, lsl #6 │ │ │ │ ldrdeq pc, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ rsbeq pc, r9, r8, ror #4 │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r8, [ip], #-136 @ 0xffffff78 │ │ │ │ - subeq r8, ip, r4, lsl r9 │ │ │ │ - subseq r0, lr, r4, lsl r0 │ │ │ │ - ldrdeq r7, [ip], #-236 @ 0xffffff14 │ │ │ │ - subeq r8, ip, r4, lsl r9 │ │ │ │ + subeq r8, ip, r8, ror #17 │ │ │ │ + subeq r8, ip, r4, lsl #18 │ │ │ │ + subseq r0, lr, r4 │ │ │ │ + subeq r7, ip, ip, asr #29 │ │ │ │ + subeq r8, ip, r4, lsl #18 │ │ │ │ muleq r0, r4, r6 │ │ │ │ mov r1, #0 │ │ │ │ b 36c044 │ │ │ │ │ │ │ │ 0036c2e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -405619,15 +405619,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 36c4f0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 645878 │ │ │ │ + b 645870 │ │ │ │ ldr r2, [pc, #384] @ 36c530 │ │ │ │ ldr r3, [pc, #364] @ 36c520 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405645,15 +405645,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c404 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7cd944 │ │ │ │ + bl 7cd93c │ │ │ │ ldr r2, [pc, #284] @ 36c534 │ │ │ │ ldr r3, [pc, #260] @ 36c520 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405685,30 +405685,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 36c544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36c330 │ │ │ │ ldr r0, [pc, #108] @ 36c548 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36c330 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ bl 1e41a0 │ │ │ │ ldr r3, [pc, #76] @ 36c54c │ │ │ │ ldr r1, [pc, #76] @ 36c550 │ │ │ │ ldr r0, [pc, #76] @ 36c554 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -405723,19 +405723,19 @@ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, r9, ip, ror r0 @ │ │ │ │ rsbeq pc, r9, ip, asr #32 │ │ │ │ rsbeq lr, r9, r4, ror #31 │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, ip, r4, ror r6 │ │ │ │ - @ instruction: 0x004c8698 │ │ │ │ - @ instruction: 0x005dfd90 │ │ │ │ - subeq r7, ip, r8, asr ip │ │ │ │ - subeq r7, ip, r4, ror #26 │ │ │ │ + subeq r8, ip, r4, ror #12 │ │ │ │ + subeq r8, ip, r8, lsl #13 │ │ │ │ + subseq pc, sp, r0, lsl #27 │ │ │ │ + subeq r7, ip, r8, asr #24 │ │ │ │ + subeq r7, ip, r4, asr sp │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ │ │ │ │ 0036c55c : │ │ │ │ and r3, r1, #255 @ 0xff │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -405981,46 +405981,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 36c9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36c8a8 │ │ │ │ ldr r0, [pc, #68] @ 36c9b8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36c8a8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r9], #-176 @ 0xffffff50 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, r9, r0, asr #23 │ │ │ │ rsbeq lr, r9, r4, lsr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, ip, lsr r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, ip, ip, asr #4 │ │ │ │ - subeq r8, ip, r4, lsl #5 │ │ │ │ + subeq r8, ip, ip, lsr r2 │ │ │ │ + subeq r8, ip, r4, ror r2 │ │ │ │ │ │ │ │ 0036c9bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #48] @ 0x30 │ │ │ │ @@ -406056,15 +406056,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [pc, #188] @ 36cb28 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36ca80 │ │ │ │ bl 44982c │ │ │ │ @@ -406076,64 +406076,64 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e1e1c │ │ │ │ ldr r1, [pc, #140] @ 36cb30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3681d4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 645f84 │ │ │ │ + bl 645f7c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 36c808 │ │ │ │ add r0, r4, #444 @ 0x1bc │ │ │ │ - bl 7c2f74 │ │ │ │ + bl 7c2f6c │ │ │ │ mov r0, r4 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #92] @ 36cb34 │ │ │ │ ldr r2, [pc, #92] @ 36cb38 │ │ │ │ ldr r1, [pc, #92] @ 36cb3c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cb0c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 6096a8 │ │ │ │ - subseq pc, sp, r0, asr r8 @ │ │ │ │ - subeq r7, ip, ip, lsr r7 │ │ │ │ - subeq r7, ip, r4, asr r7 │ │ │ │ + b 6096a0 │ │ │ │ + subseq pc, sp, r0, asr #16 │ │ │ │ + subeq r7, ip, ip, lsr #14 │ │ │ │ + subeq r7, ip, r4, asr #14 │ │ │ │ @ instruction: 0x0069e994 │ │ │ │ andeq r1, r0, r4, ror #6 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ - ldrheq pc, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - subeq r7, ip, r4, lsr #13 │ │ │ │ - strheq r7, [ip], #-108 @ 0xffffff94 │ │ │ │ + subseq pc, sp, r8, lsr #15 │ │ │ │ + @ instruction: 0x004c7694 │ │ │ │ + subeq r7, ip, ip, lsr #13 │ │ │ │ │ │ │ │ 0036cb40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #36] @ 36cb84 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3681d4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 645f84 │ │ │ │ + bl 645f7c │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36c808 │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ │ │ │ │ @@ -406152,17 +406152,17 @@ │ │ │ │ cmp r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 36cc00 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7dfe10 │ │ │ │ + bl 7dfe08 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e0510 │ │ │ │ + bl 7e0508 │ │ │ │ cmp r5, r0 │ │ │ │ bne 36cd54 │ │ │ │ ldr r1, [r7, #80] @ 0x50 │ │ │ │ cmn r1, #-2147483647 @ 0x80000001 │ │ │ │ beq 36cd30 │ │ │ │ add r3, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -406223,29 +406223,29 @@ │ │ │ │ beq 36cd14 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 36cd9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36cc54 │ │ │ │ ldr r0, [pc, #132] @ 36cda0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36cc54 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 36cda4 │ │ │ │ ldr r1, [pc, #108] @ 36cda8 │ │ │ │ ldr r0, [pc, #108] @ 36cdac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 36cdb0 │ │ │ │ @@ -406267,23 +406267,23 @@ │ │ │ │ rsbeq lr, r9, r4, asr #16 │ │ │ │ strdeq lr, [r9], #-116 @ 0xffffff8c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x0069e790 │ │ │ │ andeq r1, r0, ip, lsr r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004c7f98 │ │ │ │ - strheq r7, [ip], #-248 @ 0xffffff08 │ │ │ │ - subseq pc, sp, r8, asr r5 @ │ │ │ │ - subeq r7, ip, r0, lsr #8 │ │ │ │ - subeq r7, ip, ip, lsr pc │ │ │ │ + subeq r7, ip, r8, lsl #31 │ │ │ │ + subeq r7, ip, r8, lsr #31 │ │ │ │ + subseq pc, sp, r8, asr #10 │ │ │ │ + subeq r7, ip, r0, lsl r4 │ │ │ │ + subeq r7, ip, ip, lsr #30 │ │ │ │ andeq r0, r0, r5, lsl r7 │ │ │ │ - subseq pc, sp, r4, lsr r5 @ │ │ │ │ - strdeq r7, [ip], #-60 @ 0xffffffc4 │ │ │ │ - ldrdeq r7, [ip], #-236 @ 0xffffff14 │ │ │ │ + subseq pc, sp, r4, lsr #10 │ │ │ │ + subeq r7, ip, ip, ror #7 │ │ │ │ + subeq r7, ip, ip, asr #29 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ │ │ │ │ 0036cdc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -406297,17 +406297,17 @@ │ │ │ │ cmp r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 36ce3c │ │ │ │ mov r4, r0 │ │ │ │ - bl 7dfe10 │ │ │ │ + bl 7dfe08 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e0510 │ │ │ │ + bl 7e0508 │ │ │ │ cmp r5, r0 │ │ │ │ bne 36cf94 │ │ │ │ ldr r3, [r6, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble 36cf70 │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -406369,29 +406369,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 36cfdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36ce90 │ │ │ │ ldr r0, [pc, #132] @ 36cfe0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36ce90 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 36cfe4 │ │ │ │ ldr r1, [pc, #108] @ 36cfe8 │ │ │ │ ldr r0, [pc, #108] @ 36cfec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 36cff0 │ │ │ │ @@ -406413,23 +406413,23 @@ │ │ │ │ rsbeq lr, r9, r8, lsl #12 │ │ │ │ strheq lr, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, r9, r4, asr r5 │ │ │ │ andeq r3, r0, r0, ror pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, ip, ip, asr #27 │ │ │ │ - subeq r7, ip, ip, ror #27 │ │ │ │ - subseq pc, sp, r8, lsl r3 @ │ │ │ │ - subeq r7, ip, r0, ror #3 │ │ │ │ - subeq r7, ip, r4, ror sp │ │ │ │ + strheq r7, [ip], #-220 @ 0xffffff24 │ │ │ │ + ldrdeq r7, [ip], #-220 @ 0xffffff24 │ │ │ │ + subseq pc, sp, r8, lsl #6 │ │ │ │ + ldrdeq r7, [ip], #-16 │ │ │ │ + subeq r7, ip, r4, ror #26 │ │ │ │ andeq r0, r0, fp, lsr #14 │ │ │ │ - ldrsheq pc, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - strheq r7, [ip], #-28 @ 0xffffffe4 │ │ │ │ - @ instruction: 0x004c7c9c │ │ │ │ + subseq pc, sp, r4, ror #5 │ │ │ │ + subeq r7, ip, ip, lsr #3 │ │ │ │ + subeq r7, ip, ip, lsl #25 │ │ │ │ andeq r0, r0, sl, lsr #14 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi 36d04c │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls 36d038 │ │ │ │ ldr r2, [pc, #128] @ 36d0a0 │ │ │ │ @@ -406462,15 +406462,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - subseq pc, sp, r0, ror #9 │ │ │ │ + ldrsbeq pc, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ ldr r0, [r0, #388] @ 0x184 │ │ │ │ bx lr │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [r0, #542] @ 0x21e │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r0, #597] @ 0x255 │ │ │ │ @@ -406541,38 +406541,38 @@ │ │ │ │ sub r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 36d160 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - subseq pc, sp, r0, ror #7 │ │ │ │ - subseq pc, sp, ip, lsl #7 │ │ │ │ + ldrsbeq pc, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + subseq pc, sp, ip, ror r3 @ │ │ │ │ ldrb r3, [r0, #487] @ 0x1e7 │ │ │ │ cmp r3, #252 @ 0xfc │ │ │ │ movcs r3, #252 @ 0xfc │ │ │ │ str r3, [r0, #344] @ 0x158 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 36d23c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq ip, r6, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #1296] @ 36d76c │ │ │ │ @@ -406593,24 +406593,24 @@ │ │ │ │ str ip, [sp, #32] │ │ │ │ mov r0, fp │ │ │ │ add ip, r4, #440 @ 0x1b8 │ │ │ │ mov r1, r6 │ │ │ │ asr r3, r8, #31 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ ldr r9, [pc, #1212] @ 36d774 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 36d74c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 8061f4 │ │ │ │ + bl 8061ec │ │ │ │ subs r3, r1, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bne 36d72c │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ str sl, [r4, #444] @ 0x1bc │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ @@ -406629,20 +406629,20 @@ │ │ │ │ add fp, r4, #504 @ 0x1f8 │ │ │ │ add fp, fp, #3 │ │ │ │ str fp, [r4, #460] @ 0x1cc │ │ │ │ ldr r8, [r7, #488] @ 0x1e8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ asr r3, r8, #31 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ ldrb r2, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ mov sl, r0 │ │ │ │ bne 36d3f4 │ │ │ │ cmp r5, #131072 @ 0x20000 │ │ │ │ sbcs r1, r6, #0 │ │ │ │ bcc 36d564 │ │ │ │ @@ -406748,15 +406748,15 @@ │ │ │ │ bne 36d62c │ │ │ │ ldr r3, [pc, #628] @ 36d77c │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #624] @ 36d780 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r4, #440 @ 0x1b8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 6458d8 │ │ │ │ + bl 6458d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36d70c │ │ │ │ ldr r2, [pc, #600] @ 36d784 │ │ │ │ ldr r3, [pc, #576] @ 36d770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -406841,36 +406841,36 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [fp, #8] │ │ │ │ str r1, [fp, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 36d794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36d500 │ │ │ │ ldr r0, [pc, #200] @ 36d798 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6, sl} │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36d500 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 36d79c │ │ │ │ ldr r1, [pc, #168] @ 36d7a0 │ │ │ │ ldr r0, [pc, #168] @ 36d7a4 │ │ │ │ ldr r2, [pc, #168] @ 36d7a8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -406907,30 +406907,30 @@ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ ldrdeq sp, [r9], #-224 @ 0xffffff20 @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r7, [ip], #-116 @ 0xffffff8c │ │ │ │ - subeq r7, ip, r8, lsl #16 │ │ │ │ - subseq pc, sp, r8, lsr #1 │ │ │ │ - strdeq r7, [ip], #-100 @ 0xffffff9c │ │ │ │ - subeq r7, ip, r8, asr #14 │ │ │ │ - andeq r0, r0, r7, asr fp │ │ │ │ - subseq pc, sp, ip, lsl #1 │ │ │ │ - ldrdeq r7, [ip], #-104 @ 0xffffff98 │ │ │ │ - subeq r7, ip, r0, lsr #16 │ │ │ │ - subseq pc, sp, r8, rrx │ │ │ │ - strheq r7, [ip], #-100 @ 0xffffff9c │ │ │ │ + subeq r7, ip, r4, lsr #15 │ │ │ │ + strdeq r7, [ip], #-120 @ 0xffffff88 │ │ │ │ + @ instruction: 0x005df098 │ │ │ │ subeq r7, ip, r4, ror #13 │ │ │ │ + subeq r7, ip, r8, lsr r7 │ │ │ │ + andeq r0, r0, r7, asr fp │ │ │ │ + subseq pc, sp, ip, ror r0 @ │ │ │ │ + subeq r7, ip, r8, asr #13 │ │ │ │ + subeq r7, ip, r0, lsl r8 │ │ │ │ + subseq pc, sp, r8, asr r0 @ │ │ │ │ + subeq r7, ip, r4, lsr #13 │ │ │ │ + ldrdeq r7, [ip], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, lr, asr #22 │ │ │ │ - subseq pc, sp, r8, asr #32 │ │ │ │ + subseq pc, sp, r8, lsr r0 @ │ │ │ │ + subeq r7, ip, r4, lsl #13 │ │ │ │ @ instruction: 0x004c7694 │ │ │ │ - subeq r7, ip, r4, lsr #13 │ │ │ │ andeq r0, r0, sp, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov ip, r3 │ │ │ │ @@ -407054,44 +407054,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 36da50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36d934 │ │ │ │ ldr r0, [pc, #64] @ 36da54 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36d934 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r9], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, r9, r0, ror #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq sp, [r9], #-164 @ 0xffffff5c @ │ │ │ │ andeq r4, r0, r0, lsl #13 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, ip, r0, asr r5 │ │ │ │ - subeq r7, ip, r8, lsl #11 │ │ │ │ + subeq r7, ip, r0, asr #10 │ │ │ │ + subeq r7, ip, r8, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #612] @ 36dcd8 │ │ │ │ ldr r3, [pc, #612] @ 36dcdc │ │ │ │ @@ -407102,15 +407102,15 @@ │ │ │ │ ldr fp, [r0, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r8, [pc, #564] @ 36dce0 │ │ │ │ ldr r3, [pc, #564] @ 36dce4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, #3 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -407125,30 +407125,30 @@ │ │ │ │ cmn r4, #19 │ │ │ │ mvneq r2, #0 │ │ │ │ strheq r2, [r5, #30] │ │ │ │ bne 36dcb4 │ │ │ │ rsb r9, r4, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r9 │ │ │ │ - bl 63ac08 │ │ │ │ + bl 63ac00 │ │ │ │ mov sl, #0 │ │ │ │ mov r4, r0 │ │ │ │ sub fp, fp, #1 │ │ │ │ clz fp, fp │ │ │ │ lsr fp, fp, #5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 6462fc │ │ │ │ + bl 6462f4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 6463a8 │ │ │ │ + bl 6463a0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #1 │ │ │ │ beq 36db80 │ │ │ │ cmp r1, #2 │ │ │ │ beq 36dc78 │ │ │ │ cmp r1, #0 │ │ │ │ moveq r0, r1 │ │ │ │ @@ -407191,17 +407191,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ cmn r8, #1 │ │ │ │ beq 36db90 │ │ │ │ b 36dbb0 │ │ │ │ cmp r4, #0 │ │ │ │ blt 36daf0 │ │ │ │ cmp r4, #2 │ │ │ │ beq 36dc40 │ │ │ │ @@ -407209,15 +407209,15 @@ │ │ │ │ movne sl, #0 │ │ │ │ movne r9, #22 │ │ │ │ bne 36db08 │ │ │ │ b 36dba0 │ │ │ │ add sl, r5, #92 @ 0x5c │ │ │ │ mov r1, #252 @ 0xfc │ │ │ │ mov r0, sl │ │ │ │ - bl 63a964 │ │ │ │ + bl 63a95c │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 36dc94 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ @@ -407229,15 +407229,15 @@ │ │ │ │ b 36dbbc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 369448 │ │ │ │ b 36dba0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #252 @ 0xfc │ │ │ │ - bl 63aa18 │ │ │ │ + bl 63aa10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36dc58 │ │ │ │ mov sl, #1 │ │ │ │ b 36db08 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 36dcf8 │ │ │ │ ldr r1, [pc, #60] @ 36dcfc │ │ │ │ @@ -407248,31 +407248,31 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq sp, r9, r8, lsl #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, r9, r0, asr r9 │ │ │ │ andeq r1, r0, r4, ror #6 │ │ │ │ - subseq lr, sp, r0, asr #24 │ │ │ │ - subeq r7, ip, r4, lsl #5 │ │ │ │ + subseq lr, sp, r0, lsr ip │ │ │ │ + subeq r7, ip, r4, ror r2 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ rsbeq sp, r9, r4, lsr r8 │ │ │ │ - subseq lr, sp, r4, ror #21 │ │ │ │ - subeq r7, ip, r0, lsr r1 │ │ │ │ - subeq r7, ip, r0, lsr #6 │ │ │ │ + ldrsbeq lr, [sp], #-164 @ 0xffffff5c │ │ │ │ + subeq r7, ip, r0, lsr #2 │ │ │ │ + subeq r7, ip, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 36def0 │ │ │ │ ldrb r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne 36ddf0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -407336,23 +407336,23 @@ │ │ │ │ sbcs r1, r1, r3 │ │ │ │ movcc r2, r0 │ │ │ │ add r5, r4, #396 @ 0x18c │ │ │ │ add r1, r4, #388 @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #392] @ 0x188 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7eeb1c │ │ │ │ + bl 7eeb14 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #412] @ 0x19c │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [r4, #372] @ 0x174 │ │ │ │ ldr r0, [r4, #368] @ 0x170 │ │ │ │ ldr r3, [pc, #156] @ 36df18 │ │ │ │ lsl r1, r1, #9 │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -407375,31 +407375,31 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 36a610 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, #131072 @ 0x20000 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 647bcc │ │ │ │ + bl 647bc4 │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 36de14 │ │ │ │ ldr r3, [pc, #36] @ 36df1c │ │ │ │ ldr r1, [pc, #36] @ 36df20 │ │ │ │ ldr r0, [pc, #36] @ 36df24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #492 @ 0x1ec │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r5, r0, r4, lsr #26 │ │ │ │ - subseq lr, sp, r8, lsr #17 │ │ │ │ - strdeq r6, [ip], #-228 @ 0xffffff1c │ │ │ │ - strdeq r7, [ip], #-4 │ │ │ │ + @ instruction: 0x005de898 │ │ │ │ + subeq r6, ip, r4, ror #29 │ │ │ │ + subeq r7, ip, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -407407,40 +407407,40 @@ │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #352] @ 0x160 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ blt 36df80 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36dd04 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36dd04 │ │ │ │ ldr r3, [pc, #28] @ 36dfc0 │ │ │ │ ldr r1, [pc, #28] @ 36dfc4 │ │ │ │ ldr r0, [pc, #28] @ 36dfc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #524 @ 0x20c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq lr, [sp], #-124 @ 0xffffff84 │ │ │ │ - subeq r6, ip, r8, asr #28 │ │ │ │ - subeq r7, ip, r0, rrx │ │ │ │ + subseq lr, sp, ip, ror #15 │ │ │ │ + subeq r6, ip, r8, lsr lr │ │ │ │ + subeq r7, ip, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407455,26 +407455,26 @@ │ │ │ │ bl 36b4bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 36a610 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #120] @ 36e0c0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6459a8 │ │ │ │ + bl 6459a0 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -407495,21 +407495,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ andeq r5, r0, r8, ror r5 │ │ │ │ - subseq lr, sp, r0, lsr #14 │ │ │ │ - subeq r6, ip, r8, ror #26 │ │ │ │ - @ instruction: 0x004c6f98 │ │ │ │ + subseq lr, sp, r0, lsl r7 │ │ │ │ + subeq r6, ip, r8, asr sp │ │ │ │ + subeq r6, ip, r8, lsl #31 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - ldrsheq lr, [sp], #-108 @ 0xffffff94 │ │ │ │ - subeq r6, ip, r8, asr #26 │ │ │ │ - subeq r6, ip, r8, asr #30 │ │ │ │ + subseq lr, sp, ip, ror #13 │ │ │ │ + subeq r6, ip, r8, lsr sp │ │ │ │ + subeq r6, ip, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1128] @ 36e560 │ │ │ │ ldr r3, [pc, #1128] @ 36e564 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -407518,27 +407518,27 @@ │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldrb r6, [r6] │ │ │ │ ldr r8, [pc, #1080] @ 36e568 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 6dd9d8 │ │ │ │ + bl 6dd9d0 │ │ │ │ ldr r3, [pc, #1064] @ 36e56c │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e1f4 │ │ │ │ add sl, r4, #48 @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 63a2ac │ │ │ │ + bl 63a2a4 │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r7, r0 │ │ │ │ bls 36e258 │ │ │ │ add r3, r6, #120 @ 0x78 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 36e55c │ │ │ │ @@ -407547,15 +407547,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #39 @ 0x27 │ │ │ │ bhi 36e55c │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 646500 │ │ │ │ + bl 6464f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e3d8 │ │ │ │ and r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq 36e3cc │ │ │ │ ldr r6, [pc, #960] @ 36e574 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -407718,24 +407718,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 36e5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36e298 │ │ │ │ ldr r3, [pc, #304] @ 36e5a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36e1c8 │ │ │ │ ldr r3, [pc, #272] @ 36e598 │ │ │ │ @@ -407753,39 +407753,39 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 36e5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36e1c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 36b4bc │ │ │ │ b 36e398 │ │ │ │ ldr r0, [pc, #156] @ 36e5ac │ │ │ │ str r7, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36e298 │ │ │ │ ldr r0, [pc, #140] @ 36e5b0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36e1c8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 36e5b4 │ │ │ │ ldr r1, [pc, #116] @ 36e5b8 │ │ │ │ ldr r0, [pc, #116] @ 36e5bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 36e5c0 │ │ │ │ @@ -407794,34 +407794,34 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ bl 1e3220 │ │ │ │ rsbeq sp, r9, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq sp, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ - subseq lr, sp, r0, lsl #8 │ │ │ │ - @ instruction: 0x0052089c │ │ │ │ + ldrsheq lr, [sp], #-48 @ 0xffffffd0 │ │ │ │ + subseq r0, r2, ip, lsl #17 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, asr #3 │ │ │ │ ldrdeq sp, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq lr, sp, r8, lsr r3 │ │ │ │ + subseq lr, sp, r8, lsr #6 │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ - subeq r6, ip, ip, ror #24 │ │ │ │ + subeq r6, ip, ip, asr ip │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r2, r0, r8, lsl pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r6, ip, r8, ror #23 │ │ │ │ + ldrdeq r6, [ip], #-184 @ 0xffffff48 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - ldrdeq r6, [ip], #-188 @ 0xffffff44 │ │ │ │ - subeq r6, ip, r0, lsl #23 │ │ │ │ - strdeq r6, [ip], #-180 @ 0xffffff4c │ │ │ │ - subseq lr, sp, r0, ror #4 │ │ │ │ - subeq r6, ip, r8, lsr #17 │ │ │ │ - subeq r6, ip, r8, lsl #24 │ │ │ │ + subeq r6, ip, ip, asr #23 │ │ │ │ + subeq r6, ip, r0, ror fp │ │ │ │ + subeq r6, ip, r4, ror #23 │ │ │ │ + subseq lr, sp, r0, asr r2 │ │ │ │ + @ instruction: 0x004c6898 │ │ │ │ + strdeq r6, [ip], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, lr, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #212] @ 36e6b0 │ │ │ │ ldrb ip, [r0, #48] @ 0x30 │ │ │ │ @@ -407874,19 +407874,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e3220 │ │ │ │ - subseq lr, sp, ip │ │ │ │ + ldrsheq sp, [sp], #-252 @ 0xffffff04 │ │ │ │ rsbeq ip, r9, r4, lsl lr │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ ldr r0, [r0, #388] @ 0x184 │ │ │ │ - b 7db578 │ │ │ │ + b 7db570 │ │ │ │ b 36cdc4 │ │ │ │ b 36cb88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #92] @ 36e740 │ │ │ │ @@ -407925,15 +407925,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ mov r5, r1 │ │ │ │ beq 36e948 │ │ │ │ ldr r3, [r4, #536] @ 0x218 │ │ │ │ tst r3, #1 │ │ │ │ bne 36e788 │ │ │ │ - bl 6dd7cc │ │ │ │ + bl 6dd7c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e918 │ │ │ │ add r6, r4, #104 @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 28b6c8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -407943,17 +407943,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 647be4 │ │ │ │ + bl 647bdc │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e0510 │ │ │ │ + bl 7e0508 │ │ │ │ cmp r7, r0 │ │ │ │ beq 36e7e4 │ │ │ │ ldrb r3, [r4, #533] @ 0x215 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36e990 │ │ │ │ ldr r1, [r4, #492] @ 0x1ec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -407962,15 +407962,15 @@ │ │ │ │ ldr r2, [pc, #728] @ 36ead4 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ bl 28bbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e7a0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 64643c │ │ │ │ + bl 646434 │ │ │ │ ldr r2, [r4, #492] @ 0x1ec │ │ │ │ mov r3, r5 │ │ │ │ eor r1, r0, #1 │ │ │ │ cmp r2, #5 │ │ │ │ orreq r1, r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ @@ -407999,29 +407999,29 @@ │ │ │ │ bl 1e2674 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi 36eaa0 │ │ │ │ ldr r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36e978 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 646510 │ │ │ │ + bl 646508 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36ea70 │ │ │ │ ldr r3, [r4, #536] @ 0x218 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq 36ea28 │ │ │ │ ldr r1, [pc, #524] @ 36ead8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ - bl 644b48 │ │ │ │ + bl 644b40 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 645038 │ │ │ │ + bl 645030 │ │ │ │ add r2, r4, #148 @ 0x94 │ │ │ │ ldm r2, {r2, r3, ip} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 43acdc │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -408038,27 +408038,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 36eae8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 36e7a0 │ │ │ │ ldr r3, [pc, #412] @ 36eaec │ │ │ │ ldr ip, [pc, #412] @ 36eaf0 │ │ │ │ ldr r1, [pc, #412] @ 36eaf4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #404] @ 36eaf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 36e7a0 │ │ │ │ cmp r0, #20 │ │ │ │ bhi 36e9f4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #588] @ 0x24c │ │ │ │ b 36e8a0 │ │ │ │ @@ -408068,21 +408068,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #348] @ 36eb08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 36e7a0 │ │ │ │ ldr r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ bne 36e8a0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 643e98 │ │ │ │ + bl 643e90 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 36e8a0 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36e8a0 │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #588] @ 0x24c │ │ │ │ @@ -408094,23 +408094,23 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #260] @ 36eb14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #256] @ 36eb18 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 36e7a0 │ │ │ │ ldr r1, [pc, #236] @ 36eb1c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ - bl 644b48 │ │ │ │ + bl 644b40 │ │ │ │ b 36e8d8 │ │ │ │ - bl 7bb304 │ │ │ │ + bl 7bb2fc │ │ │ │ bl 1e35a4 │ │ │ │ str r0, [r4, #572] @ 0x23c │ │ │ │ b 36e86c │ │ │ │ mov r0, #5 │ │ │ │ bl 1e37b4 │ │ │ │ ldr r1, [pc, #192] @ 36eb20 │ │ │ │ mov r2, #5 │ │ │ │ @@ -408124,56 +408124,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 36eb30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 36e7a0 │ │ │ │ ldr r1, [pc, #140] @ 36eb34 │ │ │ │ mov ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #132] @ 36eb38 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #128] @ 36eb3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 36eb40 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 36e7a0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbeq sl, r6, ip, asr #31 │ │ │ │ - subseq sp, sp, ip, ror lr │ │ │ │ - subeq r2, fp, r0 │ │ │ │ - subeq r6, ip, r4, asr #9 │ │ │ │ + subseq sp, sp, ip, ror #28 │ │ │ │ + strdeq r1, [fp], #-240 @ 0xffffff10 │ │ │ │ + strheq r6, [ip], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r3, ror #19 │ │ │ │ - subseq sp, sp, ip, asr #28 │ │ │ │ - subeq r6, ip, r8, lsl r8 │ │ │ │ - @ instruction: 0x004c6494 │ │ │ │ + subseq sp, sp, ip, lsr lr │ │ │ │ + subeq r6, ip, r8, lsl #16 │ │ │ │ + subeq r6, ip, r4, lsl #9 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ - subseq sp, sp, r4, lsl #28 │ │ │ │ - subeq r6, ip, r8, ror #15 │ │ │ │ - subeq r6, ip, ip, asr #8 │ │ │ │ + ldrsheq sp, [sp], #-212 @ 0xffffff2c │ │ │ │ + ldrdeq r6, [ip], #-120 @ 0xffffff88 │ │ │ │ + subeq r6, ip, ip, lsr r4 │ │ │ │ andeq r0, r0, lr, ror #19 │ │ │ │ - subeq r6, ip, r0, ror #15 │ │ │ │ - @ instruction: 0x005ddd98 │ │ │ │ - ldrdeq r6, [ip], #-56 @ 0xffffffc8 │ │ │ │ + ldrdeq r6, [ip], #-112 @ 0xffffff90 │ │ │ │ + subseq sp, sp, r8, lsl #27 │ │ │ │ + subeq r6, ip, r8, asr #7 │ │ │ │ andeq r0, r0, r5, lsl sl │ │ │ │ rsbeq sl, r6, r8, ror #28 │ │ │ │ - subseq r1, r2, r4, lsr r2 │ │ │ │ - subseq sp, sp, r4, lsr #26 │ │ │ │ - subeq r6, ip, r8, asr #15 │ │ │ │ - subeq r6, ip, ip, ror #6 │ │ │ │ + subseq r1, r2, r4, lsr #4 │ │ │ │ + subseq sp, sp, r4, lsl sp │ │ │ │ + strheq r6, [ip], #-120 @ 0xffffff88 │ │ │ │ + subeq r6, ip, ip, asr r3 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - strdeq r6, [ip], #-108 @ 0xffffff94 │ │ │ │ - subseq sp, sp, ip, ror #25 │ │ │ │ - subeq r6, ip, ip, lsr #6 │ │ │ │ + subeq r6, ip, ip, ror #13 │ │ │ │ + ldrsbeq sp, [sp], #-204 @ 0xffffff34 │ │ │ │ + subeq r6, ip, ip, lsl r3 │ │ │ │ andeq r0, r0, lr, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ @@ -408208,15 +408208,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1e1c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36e748 │ │ │ │ - subeq r1, fp, r4, asr #27 │ │ │ │ + strheq r1, [fp], #-212 @ 0xffffff2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r2] │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1008] @ 36effc │ │ │ │ @@ -408388,15 +408388,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ mov r1, #30 │ │ │ │ b 36eca4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 36eec4 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 6465ac │ │ │ │ + bl 6465a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36ef98 │ │ │ │ mov r3, #4 │ │ │ │ mov r0, #20 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ @@ -408469,17 +408469,17 @@ │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ mov r0, #12 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ mov r1, #10 │ │ │ │ b 36eca4 │ │ │ │ - @ instruction: 0x005ddb98 │ │ │ │ - subseq sp, sp, sl, asr #19 │ │ │ │ - ldrdeq r6, [ip], #-80 @ 0xffffffb0 │ │ │ │ + subseq sp, sp, r8, lsl #23 │ │ │ │ + ldrheq sp, [sp], #-154 @ 0xffffff66 │ │ │ │ + subeq r6, ip, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #388] @ 36f1a8 │ │ │ │ mov r8, r3 │ │ │ │ @@ -408579,17 +408579,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrdeq ip, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq ip, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ - subseq sp, sp, r4, lsl r6 │ │ │ │ - subeq r5, ip, ip, asr ip │ │ │ │ - ldrdeq r6, [ip], #-4 │ │ │ │ + subseq sp, sp, r4, lsl #12 │ │ │ │ + subeq r5, ip, ip, asr #24 │ │ │ │ + subeq r6, ip, r4, asr #1 │ │ │ │ andeq r0, r0, r9, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ @@ -408601,15 +408601,15 @@ │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov ip, #0 │ │ │ │ mov r3, r5 │ │ │ │ str lr, [sp, #12] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 645804 │ │ │ │ + bl 6457fc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -408635,24 +408635,24 @@ │ │ │ │ str r2, [r4, #536] @ 0x218 │ │ │ │ beq 36f2e8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 36e748 │ │ │ │ - bl 7e0510 │ │ │ │ + bl 7e0508 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 643ac0 │ │ │ │ + bl 643ab8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6448c0 │ │ │ │ + bl 6448b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36f250 │ │ │ │ ldr r3, [pc, #60] @ 36f308 │ │ │ │ ldr r1, [pc, #60] @ 36f30c │ │ │ │ ldr r0, [pc, #60] @ 36f310 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 36f314 │ │ │ │ @@ -408664,31 +408664,31 @@ │ │ │ │ bl 1e37b4 │ │ │ │ ldr r1, [pc, #32] @ 36f318 │ │ │ │ mov r2, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1e1c │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ b 36f280 │ │ │ │ - ldrsbeq sp, [sp], #-68 @ 0xffffffbc │ │ │ │ - subeq r5, ip, ip, lsl fp │ │ │ │ - subeq r3, sl, r4, lsr #3 │ │ │ │ + subseq sp, sp, r4, asr #9 │ │ │ │ + subeq r5, ip, ip, lsl #22 │ │ │ │ + @ instruction: 0x004a3194 │ │ │ │ andeq r0, r0, fp, asr sl │ │ │ │ - @ instruction: 0x004c5f90 │ │ │ │ + subeq r5, ip, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 36f428 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58b824 │ │ │ │ + bl 58b81c │ │ │ │ cmp r1, #0 │ │ │ │ blt 36f3dc │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2674 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 1e103c │ │ │ │ mov r2, r7 │ │ │ │ @@ -408703,15 +408703,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #484 @ 0x1e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r6, [r0, #592] @ 0x250 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -408727,30 +408727,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 36f444 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq r2, fp, r8, rrx │ │ │ │ - subseq sp, sp, ip, lsl r4 │ │ │ │ - subeq r5, ip, r4, ror #20 │ │ │ │ - subeq r5, ip, ip, lsr #30 │ │ │ │ - ldrheq sp, [sp], #-56 @ 0xffffffc8 │ │ │ │ - subeq r5, ip, ip, lsr #29 │ │ │ │ - subeq r5, ip, r0, lsl #20 │ │ │ │ + subeq r2, fp, r8, asr r0 │ │ │ │ + subseq sp, sp, ip, lsl #8 │ │ │ │ + subeq r5, ip, r4, asr sl │ │ │ │ + subeq r5, ip, ip, lsl pc │ │ │ │ + subseq sp, sp, r8, lsr #7 │ │ │ │ + @ instruction: 0x004c5e9c │ │ │ │ + strdeq r5, [ip], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r2, asr ip │ │ │ │ mov r1, #0 │ │ │ │ b 43adb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -408764,15 +408764,15 @@ │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov ip, #0 │ │ │ │ mov r3, r5 │ │ │ │ str lr, [sp, #12] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 645790 │ │ │ │ + bl 645788 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -408799,27 +408799,27 @@ │ │ │ │ ldrb r2, [r1] │ │ │ │ ldrb r1, [r1, #2] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ orr r1, r2, r1, lsl #16 │ │ │ │ bl 36cb40 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, sp │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r5, [r4, #488] @ 0x1e8 │ │ │ │ ldr r8, [sp] │ │ │ │ asr r6, r5, #31 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ lsr r5, r5, #9 │ │ │ │ orr r5, r5, r6, lsl #23 │ │ │ │ lsr r6, r6, #9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ cmp r8, r5 │ │ │ │ sbcs r6, r7, r6 │ │ │ │ movcc r3, r1 │ │ │ │ bcc 36f570 │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ add r2, r4, #596 @ 0x254 │ │ │ │ @@ -408892,21 +408892,21 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r1, #368 @ 0x170 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d56a4 │ │ │ │ + bl 5d569c │ │ │ │ ldr r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d55ec │ │ │ │ + bl 5d55e4 │ │ │ │ ldr r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d55ec │ │ │ │ + bl 5d55e4 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -408922,20 +408922,20 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d55ec │ │ │ │ + bl 5d55e4 │ │ │ │ ldr r2, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d44f8 │ │ │ │ + b 5d44f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb r3, [r3, #600] @ 0x258 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 36f678 │ │ │ │ @@ -409011,40 +409011,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 36f8d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36f7d4 │ │ │ │ ldr r0, [pc, #56] @ 36f8d8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 36f7d4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r9, r0, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, r9, r8, lsl #25 │ │ │ │ rsbeq fp, r9, ip, ror #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq fp, r9, r0, lsl ip │ │ │ │ andeq r4, r0, r0, ror r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r5, ip, r4, asr #20 │ │ │ │ - subeq r5, ip, ip, ror #20 │ │ │ │ + subeq r5, ip, r4, lsr sl │ │ │ │ + subeq r5, ip, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #584] @ 36fb40 │ │ │ │ ldr r2, [pc, #584] @ 36fb44 │ │ │ │ @@ -409062,15 +409062,15 @@ │ │ │ │ beq 36fadc │ │ │ │ add r3, r4, #596 @ 0x254 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36fa44 │ │ │ │ ldr r1, [pc, #520] @ 36fb48 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 6dfee8 │ │ │ │ + bl 6dfee0 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt 36fa90 │ │ │ │ ldr r3, [pc, #504] @ 36fb4c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ ble 36fa60 │ │ │ │ mov r2, #15 │ │ │ │ @@ -409131,96 +409131,96 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #264] @ 36fb54 │ │ │ │ ldr r0, [pc, #264] @ 36fb58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc38c │ │ │ │ + bl 7cc384 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ b 36f938 │ │ │ │ ldr r3, [pc, #244] @ 36fb5c │ │ │ │ ldr ip, [pc, #244] @ 36fb60 │ │ │ │ ldr r1, [pc, #244] @ 36fb64 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 36fb68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 36fa00 │ │ │ │ ldr r2, [pc, #212] @ 36fb6c │ │ │ │ rsb r1, r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #204] @ 36fb70 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #200] @ 36fb74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #196] @ 36fb78 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ cmn r6, #1 │ │ │ │ beq 36fa00 │ │ │ │ ldr r1, [pc, #172] @ 36fb7c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ b 36fa00 │ │ │ │ ldr r3, [pc, #156] @ 36fb80 │ │ │ │ ldr ip, [pc, #156] @ 36fb84 │ │ │ │ ldr r1, [pc, #156] @ 36fb88 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 36fb8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 36fa00 │ │ │ │ ldr r3, [pc, #124] @ 36fb90 │ │ │ │ ldr ip, [pc, #124] @ 36fb94 │ │ │ │ ldr r1, [pc, #124] @ 36fb98 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36fb9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 36fa00 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r9, r4, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r2, r0, r2, lsl #5 │ │ │ │ andeq r7, r0, pc, lsr #10 │ │ │ │ strdeq fp, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - strdeq r5, [ip], #-128 @ 0xffffff80 │ │ │ │ + subeq r5, ip, r0, ror #17 │ │ │ │ rsbseq ip, r4, r4, ror r0 │ │ │ │ - subseq ip, sp, r4, lsr sp │ │ │ │ - subeq r5, ip, ip, lsl #19 │ │ │ │ - subeq r5, ip, ip, ror r3 │ │ │ │ + subseq ip, sp, r4, lsr #26 │ │ │ │ + subeq r5, ip, ip, ror r9 │ │ │ │ + subeq r5, ip, ip, ror #6 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - subeq r5, ip, r8, lsr #18 │ │ │ │ - ldrsheq ip, [sp], #-204 @ 0xffffff34 │ │ │ │ - subeq r5, ip, r0, asr #6 │ │ │ │ + subeq r5, ip, r8, lsl r9 │ │ │ │ + subseq ip, sp, ip, ror #25 │ │ │ │ + subeq r5, ip, r0, lsr r3 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ - subeq r5, ip, r0, lsl r9 │ │ │ │ - ldrheq ip, [sp], #-200 @ 0xffffff38 │ │ │ │ - subeq r5, ip, r4, lsl #13 │ │ │ │ - subeq r5, ip, r0, lsl #6 │ │ │ │ - andeq r0, r0, sl, ror #21 │ │ │ │ - subseq ip, sp, r8, lsl #25 │ │ │ │ subeq r5, ip, r0, lsl #18 │ │ │ │ - ldrdeq r5, [ip], #-32 @ 0xffffffe0 │ │ │ │ + subseq ip, sp, r8, lsr #25 │ │ │ │ + subeq r5, ip, r4, ror r6 │ │ │ │ + strdeq r5, [ip], #-32 @ 0xffffffe0 │ │ │ │ + andeq r0, r0, sl, ror #21 │ │ │ │ + subseq ip, sp, r8, ror ip │ │ │ │ + strdeq r5, [ip], #-128 @ 0xffffff80 │ │ │ │ + subeq r5, ip, r0, asr #5 │ │ │ │ andeq r0, r0, r5, lsl #22 │ │ │ │ ldr r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r3, [pc, #52] @ 36fbe0 │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -409324,17 +409324,17 @@ │ │ │ │ adcs r9, r9, #0 │ │ │ │ mul r3, r2, r3 │ │ │ │ movcs r1, #1 │ │ │ │ orrs r1, r1, #0 │ │ │ │ str r3, [r5, #376] @ 0x178 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ beq 36fdc4 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #5 │ │ │ │ - bl 63ca38 │ │ │ │ + bl 63ca30 │ │ │ │ ldr r3, [pc, #376] @ 36fee4 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ @@ -409358,22 +409358,22 @@ │ │ │ │ ldr r3, [r7, #496] @ 0x1f0 │ │ │ │ ldr r2, [r7, #500] @ 0x1f4 │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r2, r2, r9 │ │ │ │ bcc 36fd58 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r3, [r5, #376] @ 0x178 │ │ │ │ mov r2, #5 │ │ │ │ add r1, r5, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #228] @ 36feec │ │ │ │ ldr r2, [r5, #368] @ 0x170 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -409381,15 +409381,15 @@ │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsr ip, r1, #23 │ │ │ │ lsl r1, r1, #9 │ │ │ │ orr r3, r3, r2, lsr #23 │ │ │ │ str ip, [sp, #4] │ │ │ │ lsl r2, r2, #9 │ │ │ │ str r1, [sp] │ │ │ │ - bl 645940 │ │ │ │ + bl 645938 │ │ │ │ str r0, [r5, #352] @ 0x160 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ ldr r3, [r6, #4] │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r6, #8] │ │ │ │ add r3, r3, #16 │ │ │ │ ldr r2, [pc, #144] @ 36fef0 │ │ │ │ @@ -409427,17 +409427,17 @@ │ │ │ │ rsbeq fp, r9, r8, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0069b790 │ │ │ │ andeq r3, r0, r8, asr #3 │ │ │ │ rsbeq fp, r9, r4, ror #12 │ │ │ │ andeq r3, r0, r0, asr r5 │ │ │ │ @ instruction: 0x0069b598 │ │ │ │ - subseq ip, sp, r4, ror #17 │ │ │ │ - subeq r4, ip, ip, lsr #30 │ │ │ │ - subeq r5, ip, ip, lsr #2 │ │ │ │ + ldrsbeq ip, [sp], #-132 @ 0xffffff7c │ │ │ │ + subeq r4, ip, ip, lsl pc │ │ │ │ + subeq r5, ip, ip, lsl r1 │ │ │ │ andeq r0, r0, lr, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #2980] @ 370ac0 │ │ │ │ ldr r3, [pc, #2980] @ 370ac4 │ │ │ │ @@ -409616,22 +409616,22 @@ │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ beq 370300 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne 370480 │ │ │ │ add r0, r7, #48 @ 0x30 │ │ │ │ ldr sl, [r7, #388] @ 0x184 │ │ │ │ ldr r8, [r7, #4] │ │ │ │ - bl 63a2ac │ │ │ │ + bl 63a2a4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 370424 │ │ │ │ ldrb r3, [r7, #49] @ 0x31 │ │ │ │ ands r6, r3, #22 │ │ │ │ bne 370424 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 646500 │ │ │ │ + bl 6464f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3705fc │ │ │ │ ldr r2, [r7, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ adds r1, r2, r5 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ adcs r2, r2, #0 │ │ │ │ @@ -409646,30 +409646,30 @@ │ │ │ │ sbcs r0, r0, r2 │ │ │ │ bcc 37076c │ │ │ │ ldrb r6, [r7, #49] @ 0x31 │ │ │ │ tst r6, #1 │ │ │ │ bne 370270 │ │ │ │ ldr r1, [r8, #488] @ 0x1e8 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e9fbc │ │ │ │ + bl 7e9fb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 370888 │ │ │ │ ldrb r6, [r7, #49] @ 0x31 │ │ │ │ mov r0, r7 │ │ │ │ bl 36a5d8 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ ldr r2, [r8, #488] @ 0x1e8 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, #2 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [r8, #488] @ 0x1e8 │ │ │ │ ldr ip, [pc, #2092] @ 370ad8 │ │ │ │ mul r5, r1, r5 │ │ │ │ asr r2, r6, #1 │ │ │ │ add ip, pc, ip │ │ │ │ and r2, r2, #4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ @@ -409681,15 +409681,15 @@ │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr ip, [r7, #72] @ 0x48 │ │ │ │ mul r3, r1, r3 │ │ │ │ asr r2, r1, #31 │ │ │ │ mla r3, r2, ip, r3 │ │ │ │ umull r2, lr, ip, r1 │ │ │ │ add r3, r3, lr │ │ │ │ - bl 645594 │ │ │ │ + bl 64558c │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 37030c │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bne 370480 │ │ │ │ ldrsh r3, [r7, #28] │ │ │ │ cmn r3, #1 │ │ │ │ beq 370424 │ │ │ │ @@ -409727,17 +409727,17 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r4, r3 │ │ │ │ bge 370484 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #5 │ │ │ │ - bl 63ca38 │ │ │ │ + bl 63ca30 │ │ │ │ ldr r2, [pc, #1832] @ 370ae0 │ │ │ │ ldr r3, [pc, #1800] @ 370ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -409804,15 +409804,15 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1e1c │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ tst r3, #3840 @ 0xf00 │ │ │ │ bne 3703a0 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 646500 │ │ │ │ + bl 6464f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3709f4 │ │ │ │ mov r0, #12 │ │ │ │ bl 1e103c │ │ │ │ add r6, r6, #8 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, sl │ │ │ │ @@ -409868,22 +409868,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1296] @ 370b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37018c │ │ │ │ ldr r2, [pc, #1284] @ 370b08 │ │ │ │ ldr r3, [pc, #1212] @ 370ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -409906,20 +409906,20 @@ │ │ │ │ cmp r8, #8 │ │ │ │ bne 370140 │ │ │ │ ldrb r1, [r5], r4 │ │ │ │ ldr r0, [sl, #104] @ 0x68 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ sub r6, r6, r4 │ │ │ │ - bl 6465b4 │ │ │ │ + bl 6465ac │ │ │ │ cmp r6, #0 │ │ │ │ bgt 370150 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6465ac │ │ │ │ + bl 6465a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 370828 │ │ │ │ ldr r2, [pc, #1152] @ 370b18 │ │ │ │ ldr r3, [pc, #1064] @ 370ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -409948,23 +409948,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 370b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37011c │ │ │ │ mov sl, r4 │ │ │ │ b 370084 │ │ │ │ cmp fp, #1 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ beq 370680 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -410001,17 +410001,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #860] @ 370b38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #5 │ │ │ │ - bl 63ca38 │ │ │ │ + bl 63ca30 │ │ │ │ ldr r2, [pc, #828] @ 370b3c │ │ │ │ ldr r3, [pc, #704] @ 370ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -410019,34 +410019,34 @@ │ │ │ │ beq 370448 │ │ │ │ b 3706bc │ │ │ │ ldr r3, [pc, #748] @ 370b14 │ │ │ │ b 37079c │ │ │ │ mov r0, r7 │ │ │ │ bl 36a5d8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #744] @ 370b40 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6459a8 │ │ │ │ + bl 6459a0 │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 37030c │ │ │ │ ldr r0, [pc, #720] @ 370b44 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37011c │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ bl 1e103c │ │ │ │ ldr r1, [r7, #72] @ 0x48 │ │ │ │ str r7, [r0] │ │ │ │ ldr r2, [r8, #488] @ 0x1e8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -410073,21 +410073,21 @@ │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ rsbs r2, r1, #524288 @ 0x80000 │ │ │ │ rscs r3, r3, #0 │ │ │ │ movcc r1, #524288 @ 0x80000 │ │ │ │ str r5, [r6, #16] │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 647bcc │ │ │ │ + bl 647bc4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r6, #40 @ 0x28 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7eeb1c │ │ │ │ + bl 7eeb14 │ │ │ │ ldr r3, [r6, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ movne fp, #0 │ │ │ │ movne r2, r3 │ │ │ │ movne r0, r4 │ │ │ │ beq 370978 │ │ │ │ ldr r3, [r8, #488] @ 0x1e8 │ │ │ │ @@ -410103,46 +410103,46 @@ │ │ │ │ add fp, fp, r4 │ │ │ │ cmp r2, fp │ │ │ │ mov r0, fp │ │ │ │ bhi 370940 │ │ │ │ mov r0, r7 │ │ │ │ bl 36a5d8 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r2, [pc, #412] @ 370b48 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsl r2, r1, #9 │ │ │ │ orr r3, r3, r1, lsr #23 │ │ │ │ - bl 645804 │ │ │ │ + bl 6457fc │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 37030c │ │ │ │ ldr r0, [pc, #356] @ 370b4c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37018c │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #5 │ │ │ │ - bl 63ca38 │ │ │ │ + bl 63ca30 │ │ │ │ ldr r2, [pc, #324] @ 370b50 │ │ │ │ ldr r3, [pc, #180] @ 370ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -410167,27 +410167,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 370b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 370080 │ │ │ │ ldr r0, [pc, #172] @ 370b5c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr sl, [r7, #4] │ │ │ │ b 370084 │ │ │ │ rsbeq fp, r9, r0, ror #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, r9, r8, asr #9 │ │ │ │ rsbeq fp, r9, r4, lsl #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @@ -410199,37 +410199,37 @@ │ │ │ │ ldrdeq sl, [r9], #-240 @ 0xffffff10 @ │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ rsbeq sl, r9, r4, lsr #31 │ │ │ │ rsbeq sl, r9, r4, asr #29 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, ip, r8, lsr lr │ │ │ │ + subeq r4, ip, r8, lsr #28 │ │ │ │ strdeq sl, [r9], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ rsbeq sl, r9, ip, asr #27 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ rsbeq sl, r9, r4, ror #26 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ - subeq r4, ip, r4, ror #27 │ │ │ │ + ldrdeq r4, [ip], #-212 @ 0xffffff2c │ │ │ │ rsbeq sl, r9, r8, lsl #25 │ │ │ │ andeq r3, r0, r8, asr #3 │ │ │ │ - ldrsbeq fp, [sp], #-244 @ 0xffffff0c │ │ │ │ - subeq r4, ip, ip, lsl r6 │ │ │ │ - strdeq r4, [ip], #-220 @ 0xffffff24 │ │ │ │ + subseq fp, sp, r4, asr #31 │ │ │ │ + subeq r4, ip, ip, lsl #12 │ │ │ │ + subeq r4, ip, ip, ror #27 │ │ │ │ @ instruction: 0x000006b4 │ │ │ │ strdeq sl, [r9], #-188 @ 0xffffff44 @ │ │ │ │ andeq r2, r0, r8, ror #26 │ │ │ │ - subeq r4, ip, ip, lsl #26 │ │ │ │ + strdeq r4, [ip], #-204 @ 0xffffff34 │ │ │ │ andeq r3, r0, r8, lsr r5 │ │ │ │ - subeq r4, ip, ip, ror sl │ │ │ │ + subeq r4, ip, ip, ror #20 │ │ │ │ strdeq sl, [r9], #-144 @ 0xffffff70 @ │ │ │ │ andeq r2, r0, ip, lsl #13 │ │ │ │ - strdeq r4, [ip], #-152 @ 0xffffff68 │ │ │ │ - subeq r4, ip, ip, lsr #20 │ │ │ │ + subeq r4, ip, r8, ror #19 │ │ │ │ + subeq r4, ip, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #476] @ 370d58 │ │ │ │ mov r4, r3 │ │ │ │ @@ -410281,25 +410281,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #308] @ 370d70 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ ldrh r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 370bf0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 63a41c │ │ │ │ + bl 63a414 │ │ │ │ sub r3, r0, #1 │ │ │ │ cmp r3, #15 │ │ │ │ mov r2, r0 │ │ │ │ bhi 370d34 │ │ │ │ mov fp, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 7eced4 │ │ │ │ + bl 7ececc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, fp │ │ │ │ mov r4, r0 │ │ │ │ bne 370c98 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0ef8 │ │ │ │ @@ -410321,31 +410321,31 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #16 │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 370d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 370c88 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 370d80 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 370c88 │ │ │ │ ldr r3, [pc, #72] @ 370d84 │ │ │ │ ldr r1, [pc, #72] @ 370d88 │ │ │ │ ldr r0, [pc, #72] @ 370d8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -410357,41 +410357,41 @@ │ │ │ │ strdeq r8, [r6], #-200 @ 0xffffff38 @ │ │ │ │ rsbeq sl, r9, r4, lsr #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sl, r9, r4, lsl #16 │ │ │ │ andeq r1, r0, r8, lsr r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r4, [ip], #-132 @ 0xffffff7c │ │ │ │ - subeq r4, ip, ip, lsl r9 │ │ │ │ - subseq fp, sp, r4, ror #20 │ │ │ │ - strheq r4, [ip], #-0 │ │ │ │ - @ instruction: 0x004c489c │ │ │ │ + subeq r4, ip, r4, ror #17 │ │ │ │ + subeq r4, ip, ip, lsl #18 │ │ │ │ + subseq fp, sp, r4, asr sl │ │ │ │ + subeq r4, ip, r0, lsr #1 │ │ │ │ + subeq r4, ip, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 370ddc │ │ │ │ ldr r2, [pc, #52] @ 370de0 │ │ │ │ ldr r1, [pc, #52] @ 370de4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #484 @ 0x1e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #592] @ 0x250 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35a4 │ │ │ │ - ldrsheq fp, [sp], #-152 @ 0xffffff68 │ │ │ │ - subeq r4, ip, ip, lsr r0 │ │ │ │ - subeq r4, ip, r4, lsl #10 │ │ │ │ + subseq fp, sp, r8, ror #19 │ │ │ │ + subeq r4, ip, ip, lsr #32 │ │ │ │ + strdeq r4, [ip], #-68 @ 0xffffffbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #292] @ 370f24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -410399,25 +410399,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #276] @ 370f28 │ │ │ │ ldr r1, [pc, #276] @ 370f2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #256] @ 370f30 │ │ │ │ ldr r1, [pc, #256] @ 370f34 │ │ │ │ add r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #224] @ 370f38 │ │ │ │ ldr r3, [pc, #224] @ 370f3c │ │ │ │ ldr r1, [pc, #224] @ 370f40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ @@ -410429,22 +410429,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #168] @ 370f50 │ │ │ │ mov r0, #512 @ 0x200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5365e8 │ │ │ │ + bl 5365e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 370ee4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -410455,38 +410455,38 @@ │ │ │ │ ldr r3, [pc, #104] @ 370f58 │ │ │ │ ldr r2, [pc, #104] @ 370f5c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #80] @ 370f60 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58e844 │ │ │ │ - subseq fp, sp, r4, lsr #19 │ │ │ │ - subeq r7, r9, r4, lsr #26 │ │ │ │ - subseq r3, r1, r0, lsl #15 │ │ │ │ - subeq r3, ip, r8, asr r3 │ │ │ │ - subeq r3, ip, r0, ror r3 │ │ │ │ + b 58e83c │ │ │ │ + @ instruction: 0x005db994 │ │ │ │ + subeq r7, r9, r4, lsl sp │ │ │ │ + subseq r3, r1, r0, ror r7 │ │ │ │ + subeq r3, ip, r8, asr #6 │ │ │ │ + subeq r3, ip, r0, ror #6 │ │ │ │ @ instruction: 0xffffdce0 │ │ │ │ @ instruction: 0xffffe5e0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffed5c │ │ │ │ - strdeq r4, [ip], #-124 @ 0xffffff84 │ │ │ │ + subeq r4, ip, ip, ror #15 │ │ │ │ rsbeq sl, r8, r4 │ │ │ │ strdeq r8, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - subeq r4, ip, r0, lsr #15 │ │ │ │ + @ instruction: 0x004c4790 │ │ │ │ @ instruction: 0xffffe41c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - subeq r4, ip, ip, lsl #15 │ │ │ │ + subeq r4, ip, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 371030 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -410494,33 +410494,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 371034 │ │ │ │ ldr r1, [pc, #164] @ 371038 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #144] @ 37103c │ │ │ │ ldr r1, [pc, #144] @ 371040 │ │ │ │ add r4, r4, #644 @ 0x284 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #112] @ 371044 │ │ │ │ ldr r1, [pc, #112] @ 371048 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r1, [pc, #88] @ 37104c │ │ │ │ ldr r2, [pc, #88] @ 371050 │ │ │ │ ldr r3, [pc, #88] @ 371054 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ @@ -410530,20 +410530,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq fp, sp, r8, lsr #16 │ │ │ │ - subeq r7, r9, r8, lsr #23 │ │ │ │ - subseq r3, r1, r4, lsl #12 │ │ │ │ - subeq r3, ip, r4, asr #28 │ │ │ │ - subeq r4, ip, r8, lsl #6 │ │ │ │ - strdeq r0, [fp], #-60 @ 0xffffffc4 │ │ │ │ + subseq fp, sp, r8, lsl r8 │ │ │ │ + @ instruction: 0x00497b98 │ │ │ │ + ldrsheq r3, [r1], #-84 @ 0xffffffac │ │ │ │ + subeq r3, ip, r4, lsr lr │ │ │ │ + strdeq r4, [ip], #-40 @ 0xffffffd8 │ │ │ │ + subeq r0, fp, ip, ror #7 │ │ │ │ @ instruction: 0xffffe4d0 │ │ │ │ @ instruction: 0xffffe450 │ │ │ │ @ instruction: 0xffffe1c0 │ │ │ │ @ instruction: 0xffffbffc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -410555,35 +410555,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #280] @ 37119c │ │ │ │ ldr r1, [pc, #280] @ 3711a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #260] @ 3711a4 │ │ │ │ ldr r1, [pc, #260] @ 3711a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #228] @ 3711ac │ │ │ │ ldr r1, [pc, #228] @ 3711b0 │ │ │ │ add r4, r4, #644 @ 0x284 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #196] @ 3711b4 │ │ │ │ ldr r1, [pc, #196] @ 3711b8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #188] @ 3711bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -410606,44 +410606,44 @@ │ │ │ │ str r0, [r3, #124] @ 0x7c │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #128] @ 3711d4 │ │ │ │ mov r2, #9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #108] @ 3711d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq fp, sp, r4, lsr r7 │ │ │ │ - strheq r7, [r9], #-164 @ 0xffffff5c │ │ │ │ - subseq r3, r1, r0, lsl r5 │ │ │ │ - subeq r3, ip, ip, ror #1 │ │ │ │ - subeq r3, ip, r4, lsl #2 │ │ │ │ - subeq r3, ip, r8, lsr #26 │ │ │ │ - subeq r4, ip, ip, ror #3 │ │ │ │ + subseq fp, sp, r4, lsr #14 │ │ │ │ + subeq r7, r9, r4, lsr #21 │ │ │ │ + subseq r3, r1, r0, lsl #10 │ │ │ │ + ldrdeq r3, [ip], #-12 │ │ │ │ + strdeq r3, [ip], #-4 │ │ │ │ + subeq r3, ip, r8, lsl sp │ │ │ │ + ldrdeq r4, [ip], #-28 @ 0xffffffe4 │ │ │ │ @ instruction: 0xffffe7e4 │ │ │ │ @ instruction: 0x00689d94 │ │ │ │ @ instruction: 0xffffc788 │ │ │ │ @ instruction: 0xffffc6c0 │ │ │ │ @ instruction: 0xffffe4c4 │ │ │ │ @ instruction: 0xffffc700 │ │ │ │ @ instruction: 0xffffbfd8 │ │ │ │ @ instruction: 0xffffc09c │ │ │ │ - subeq r4, ip, r4, ror #10 │ │ │ │ + subeq r4, ip, r4, asr r5 │ │ │ │ rsbeq r8, r6, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #284] @ 371310 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -410652,25 +410652,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #268] @ 371314 │ │ │ │ ldr r1, [pc, #268] @ 371318 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #248] @ 37131c │ │ │ │ ldr r1, [pc, #248] @ 371320 │ │ │ │ add r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #216] @ 371324 │ │ │ │ ldr r3, [pc, #216] @ 371328 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #208] @ 37132c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2112 @ 0x840 │ │ │ │ @@ -410680,22 +410680,22 @@ │ │ │ │ ldr r3, [pc, #192] @ 371334 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r2, #28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #164] @ 371338 │ │ │ │ mov r0, #512 @ 0x200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5365e8 │ │ │ │ + bl 5365e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3712d0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -410706,37 +410706,37 @@ │ │ │ │ ldr r3, [pc, #100] @ 371340 │ │ │ │ ldr r2, [pc, #100] @ 371344 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58dd64 │ │ │ │ + bl 58dd5c │ │ │ │ ldr r2, [pc, #76] @ 371348 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58e844 │ │ │ │ - ldrheq fp, [sp], #-80 @ 0xffffffb0 │ │ │ │ - subeq r7, r9, r0, lsr r9 │ │ │ │ - subseq r3, r1, ip, lsl #7 │ │ │ │ - subeq r2, ip, r4, ror #30 │ │ │ │ - subeq r2, ip, ip, ror pc │ │ │ │ + b 58e83c │ │ │ │ + subseq fp, sp, r0, lsr #11 │ │ │ │ + subeq r7, r9, r0, lsr #18 │ │ │ │ + subseq r3, r1, ip, ror r3 │ │ │ │ + subeq r2, ip, r4, asr pc │ │ │ │ + subeq r2, ip, ip, ror #30 │ │ │ │ @ instruction: 0xffffdfd4 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ rsbeq r9, r8, r8, lsr ip │ │ │ │ @ instruction: 0xffffe970 │ │ │ │ - subeq r4, ip, r4, ror #8 │ │ │ │ + subeq r4, ip, r4, asr r4 │ │ │ │ rsbeq r8, r6, r4, lsl #12 │ │ │ │ - strheq r4, [ip], #-52 @ 0xffffffcc │ │ │ │ + subeq r4, ip, r4, lsr #7 │ │ │ │ @ instruction: 0xffffe030 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - subeq r4, ip, r0, lsr #7 │ │ │ │ + @ instruction: 0x004c4390 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #3944] @ 3722cc │ │ │ │ ldr r3, [pc, #3944] @ 3722d0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -410789,15 +410789,15 @@ │ │ │ │ ldr r2, [pc, #3768] @ 3722e0 │ │ │ │ sub r3, r3, #70 @ 0x46 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ bne 3713cc │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dd9d8 │ │ │ │ + bl 6dd9d0 │ │ │ │ ldr r3, [pc, #3740] @ 3722e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3713cc │ │ │ │ ldr r2, [r8, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ @@ -410829,24 +410829,24 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ bne 371438 │ │ │ │ b 3713cc │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 647bcc │ │ │ │ + bl 647bc4 │ │ │ │ ldr r2, [r4, #380] @ 0x17c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 3713f0 │ │ │ │ ldr r3, [pc, #3752] @ 3723a0 │ │ │ │ b 37144c │ │ │ │ ldrb r5, [r5] │ │ │ │ mov r0, r5 │ │ │ │ - bl 63abbc │ │ │ │ + bl 63abb4 │ │ │ │ ldr r3, [pc, #3808] @ 3723ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 372904 │ │ │ │ ldr r3, [pc, #3528] @ 3722ec │ │ │ │ @@ -410932,15 +410932,15 @@ │ │ │ │ add fp, sl, #8 │ │ │ │ strb r3, [sl, #2] │ │ │ │ strb r3, [sl, #7] │ │ │ │ strb r3, [sl, #6] │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ cmp r5, #0 │ │ │ │ bne 371714 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 371714 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #26 │ │ │ │ @@ -410948,15 +410948,15 @@ │ │ │ │ strbeq r3, [sl, #3] │ │ │ │ strbne r3, [sl, #7] │ │ │ │ ldr r2, [r7, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ cmp r0, #16777216 @ 0x1000000 │ │ │ │ sbcs r3, r1, #0 │ │ │ │ movcs r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ movcs r1, r0 │ │ │ │ strd r0, [sp, #32] │ │ │ │ strb r3, [fp] │ │ │ │ @@ -411033,25 +411033,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2784] @ 372308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371544 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dd9d8 │ │ │ │ + bl 6dd9d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 371544 │ │ │ │ ldr r3, [pc, #2756] @ 37230c │ │ │ │ ldr r1, [pc, #2756] @ 372310 │ │ │ │ ldr r0, [pc, #2756] @ 372314 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2752] @ 372318 │ │ │ │ @@ -411061,15 +411061,15 @@ │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r9, #597] @ 0x255 │ │ │ │ ldrb r1, [r4, #52] @ 0x34 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 6ddbe4 │ │ │ │ + bl 6ddbdc │ │ │ │ b 371544 │ │ │ │ ldr r3, [pc, #2912] @ 3723ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371544 │ │ │ │ ldr r3, [pc, #2684] @ 37231c │ │ │ │ @@ -411091,22 +411091,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2576] @ 372320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371544 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ ands r3, r3, #1 │ │ │ │ bne 372650 │ │ │ │ ldrb r6, [r4, #50] @ 0x32 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -411121,20 +411121,20 @@ │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ add r0, sl, r1 │ │ │ │ strb r3, [sl, #1] │ │ │ │ mov r3, #32 │ │ │ │ ldr r2, [r5, #584] @ 0x248 │ │ │ │ movlt r9, r7 │ │ │ │ movge r9, #256 @ 0x100 │ │ │ │ - bl 7bb604 │ │ │ │ + bl 7bb5fc │ │ │ │ mov r1, #8 │ │ │ │ ldr r2, [r5, #580] @ 0x244 │ │ │ │ mov r3, #32 │ │ │ │ add r0, sl, r1 │ │ │ │ - bl 7bb604 │ │ │ │ + bl 7bb5fc │ │ │ │ strb r6, [sl, #32] │ │ │ │ strb r6, [sl, #33] @ 0x21 │ │ │ │ strb r6, [sl, #34] @ 0x22 │ │ │ │ strb r6, [sl, #35] @ 0x23 │ │ │ │ ldr r1, [r5, #572] @ 0x23c │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r1 │ │ │ │ @@ -411165,15 +411165,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #1 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ mov r2, sl │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r1 │ │ │ │ - bl 63a710 │ │ │ │ + bl 63a708 │ │ │ │ cmp r0, #0 │ │ │ │ bge 371544 │ │ │ │ b 37147c │ │ │ │ ldrb r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 371544 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ @@ -411187,15 +411187,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 371544 │ │ │ │ ldrb r3, [r6, #597] @ 0x255 │ │ │ │ cmp r3, #0 │ │ │ │ bne 373258 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6dddf4 │ │ │ │ + bl 6dddec │ │ │ │ strb r5, [r6, #596] @ 0x254 │ │ │ │ b 371544 │ │ │ │ ldr r3, [pc, #2404] @ 3723ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371544 │ │ │ │ @@ -411218,30 +411218,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2076] @ 372328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371544 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 1e2e30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #24 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 372610 │ │ │ │ ldrb r3, [r4, #56] @ 0x38 │ │ │ │ tst r3, #1 │ │ │ │ bne 371b58 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ @@ -411249,15 +411249,15 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 37147c │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [r9, #496] @ 0x1f0 │ │ │ │ str r3, [sp, #28] │ │ │ │ lsreq r0, r0, #24 │ │ │ │ @@ -411282,26 +411282,26 @@ │ │ │ │ strb r2, [sl, #7] │ │ │ │ asr r3, r3, #8 │ │ │ │ strb r3, [sl, #6] │ │ │ │ b 371544 │ │ │ │ mov r0, r4 │ │ │ │ bl 36a5d8 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #1816] @ 37232c │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6459a8 │ │ │ │ + bl 6459a0 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ b 371488 │ │ │ │ ldr r3, [pc, #1980] @ 3723ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371544 │ │ │ │ @@ -411324,45 +411324,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 372334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371544 │ │ │ │ ldr r9, [r4, #4] │ │ │ │ strd r6, [sp, #32] │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ ldrb r6, [r4, #49] @ 0x31 │ │ │ │ ldrb r5, [r4, #50] @ 0x32 │ │ │ │ ldrb r7, [r4, #54] @ 0x36 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r3, [pc, #1800] @ 3723ec │ │ │ │ and r6, r6, #2 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ and r5, r5, #15 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37279c │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ cmp r5, #1 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #32] │ │ │ │ beq 372618 │ │ │ │ cmp r5, #2 │ │ │ │ beq 37263c │ │ │ │ cmp r5, #0 │ │ │ │ @@ -411373,15 +411373,15 @@ │ │ │ │ bl 28bdd0 │ │ │ │ b 371a20 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ bne 37147c │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dd9d8 │ │ │ │ + bl 6dd9d0 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 372544 │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ beq 372820 │ │ │ │ @@ -411496,36 +411496,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 37233c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371544 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ ldrb r5, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ ldrb fp, [r4, #55] @ 0x37 │ │ │ │ bne 37147c │ │ │ │ cmp r5, #0 │ │ │ │ bne 372d54 │ │ │ │ cmp fp, #255 @ 0xff │ │ │ │ beq 3724b4 │ │ │ │ ldrb r3, [r4, #54] @ 0x36 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6dd9d8 │ │ │ │ + bl 6dd9d0 │ │ │ │ ldr r3, [pc, #828] @ 3722e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37274c │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r9, #492] @ 0x1ec │ │ │ │ cmp r2, #5 │ │ │ │ beq 372714 │ │ │ │ @@ -411551,15 +411551,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ bne 37147c │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sl, #4] │ │ │ │ strb r2, [sl, #6] │ │ │ │ mov r2, #15 │ │ │ │ strb r5, [sl, #7] │ │ │ │ strb r2, [sl, #5] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -411630,15 +411630,15 @@ │ │ │ │ bne 372af0 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 1e2e30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #24 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 372610 │ │ │ │ ldrb r3, [r4, #62] @ 0x3e │ │ │ │ tst r3, #1 │ │ │ │ bne 37218c │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ @@ -411646,15 +411646,15 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 37147c │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r2, #0 │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [r9, #500] @ 0x1f4 │ │ │ │ lsr r3, r3, #24 │ │ │ │ str r0, [r9, #496] @ 0x1f0 │ │ │ │ @@ -411725,99 +411725,99 @@ │ │ │ │ bl 36b4bc │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ b 37156c │ │ │ │ @ instruction: 0x0069a098 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, r9, ip, rrx │ │ │ │ stclmi 0, cr0, [r4], {8} │ │ │ │ - subseq fp, sp, r4, lsr #4 │ │ │ │ + subseq fp, sp, r4, lsl r2 │ │ │ │ andseq r0, r3, r1, lsl r0 │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ rsbeq r9, r9, r8, ror #30 │ │ │ │ andeq r3, r0, ip, lsr r1 │ │ │ │ - subseq fp, sp, ip, lsl #4 │ │ │ │ - subeq r3, ip, r4, asr r8 │ │ │ │ - subeq r4, ip, r8, ror #23 │ │ │ │ + ldrsheq fp, [sp], #-28 @ 0xffffffe4 │ │ │ │ + subeq r3, ip, r4, asr #16 │ │ │ │ + ldrdeq r4, [ip], #-184 @ 0xffffff48 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ andeq r1, r0, r4, lsr r1 │ │ │ │ @ instruction: 0x00003ab0 │ │ │ │ - subeq r4, ip, r4, lsr #15 │ │ │ │ - subseq sl, sp, r8, asr pc │ │ │ │ - subeq r3, ip, r0, lsr #11 │ │ │ │ - @ instruction: 0x004c3e94 │ │ │ │ + @ instruction: 0x004c4794 │ │ │ │ + subseq sl, sp, r8, asr #30 │ │ │ │ + @ instruction: 0x004c3590 │ │ │ │ + subeq r3, ip, r4, lsl #29 │ │ │ │ andeq r0, r0, r7, lsr #16 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ - subeq r4, ip, r8, asr #14 │ │ │ │ + subeq r4, ip, r8, lsr r7 │ │ │ │ andeq r2, r0, r8, ror #21 │ │ │ │ - subeq r4, ip, r8, lsr #5 │ │ │ │ + @ instruction: 0x004c4298 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ andeq r2, r0, r8, lsr #29 │ │ │ │ - subeq r4, ip, r8, lsr #4 │ │ │ │ + subeq r4, ip, r8, lsl r2 │ │ │ │ andeq r3, r0, r8, asr #25 │ │ │ │ - subeq r3, ip, r0, ror #29 │ │ │ │ - ldrsbeq sl, [sp], #-120 @ 0xffffff88 │ │ │ │ + ldrdeq r3, [ip], #-224 @ 0xffffff20 │ │ │ │ + subseq sl, sp, r8, asr #15 │ │ │ │ andeq r3, r0, r8, asr #3 │ │ │ │ andeq r2, r0, ip, lsl #31 │ │ │ │ - subeq r3, ip, r0, ror #15 │ │ │ │ - subseq sl, sp, r8, ror #5 │ │ │ │ + ldrdeq r3, [ip], #-112 @ 0xffffff90 │ │ │ │ + ldrsbeq sl, [sp], #-40 @ 0xffffffd8 │ │ │ │ andeq r3, r0, ip, asr #18 │ │ │ │ andseq pc, r5, r0, lsl #18 │ │ │ │ andeq r1, r0, r0, asr #25 │ │ │ │ @ instruction: 0x000031bc │ │ │ │ - subeq r3, ip, r0, ror #6 │ │ │ │ + subeq r3, ip, r0, asr r3 │ │ │ │ andseq pc, r5, r1, lsl #18 │ │ │ │ andeq r4, r0, r0, ror fp │ │ │ │ - subeq r3, ip, ip, asr #3 │ │ │ │ + strheq r3, [ip], #-28 @ 0xffffffe4 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - subeq r3, ip, ip, ror #14 │ │ │ │ + subeq r3, ip, ip, asr r7 │ │ │ │ andeq r1, r0, r0, asr sl │ │ │ │ - subeq r3, ip, r4, asr r5 │ │ │ │ + subeq r3, ip, r4, asr #10 │ │ │ │ @ instruction: 0x00001fb8 │ │ │ │ - strheq r3, [ip], #-36 @ 0xffffffdc │ │ │ │ + subeq r3, ip, r4, lsr #5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - subeq r3, ip, ip, lsr #1 │ │ │ │ - @ instruction: 0x005d9a98 │ │ │ │ - subeq r2, ip, r4, ror #1 │ │ │ │ - @ instruction: 0x004c2d94 │ │ │ │ + @ instruction: 0x004c309c │ │ │ │ + subseq r9, sp, r8, lsl #21 │ │ │ │ + ldrdeq r2, [ip], #-4 │ │ │ │ + subeq r2, ip, r4, lsl #27 │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ - subeq r3, ip, ip, lsr #2 │ │ │ │ - subeq r2, ip, r8, asr #28 │ │ │ │ - subeq r3, ip, r0, lsl #3 │ │ │ │ - subeq r2, ip, r4, ror sp │ │ │ │ - subeq r2, ip, r4, lsr #31 │ │ │ │ - strheq r3, [ip], #-36 @ 0xffffffdc │ │ │ │ - subeq r3, ip, r4, lsl r2 │ │ │ │ - subeq r2, ip, r8, ror #31 │ │ │ │ - subeq r3, ip, r8, lsl #6 │ │ │ │ - subeq r3, ip, ip, asr #2 │ │ │ │ + subeq r3, ip, ip, lsl r1 │ │ │ │ + subeq r2, ip, r8, lsr lr │ │ │ │ + subeq r3, ip, r0, ror r1 │ │ │ │ + subeq r2, ip, r4, ror #26 │ │ │ │ + @ instruction: 0x004c2f94 │ │ │ │ + subeq r3, ip, r4, lsr #5 │ │ │ │ + subeq r3, ip, r4, lsl #4 │ │ │ │ + ldrdeq r2, [ip], #-248 @ 0xffffff08 │ │ │ │ + strdeq r3, [ip], #-40 @ 0xffffffd8 │ │ │ │ + subeq r3, ip, ip, lsr r1 │ │ │ │ andeq r2, r0, r4, asr #30 │ │ │ │ - strheq r2, [ip], #-140 @ 0xffffff74 │ │ │ │ - ldrdeq r2, [ip], #-188 @ 0xffffff44 │ │ │ │ - subeq r2, ip, ip, asr ip │ │ │ │ + subeq r2, ip, ip, lsr #17 │ │ │ │ + subeq r2, ip, ip, asr #23 │ │ │ │ + subeq r2, ip, ip, asr #24 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subeq r2, ip, ip, lsl #12 │ │ │ │ + strdeq r2, [ip], #-92 @ 0xffffffa4 │ │ │ │ andeq r4, r0, r8, lsl r3 │ │ │ │ - strdeq r2, [ip], #-104 @ 0xffffff98 │ │ │ │ + subeq r2, ip, r8, ror #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - subeq r2, ip, r4, asr #15 │ │ │ │ - strheq r2, [ip], #-96 @ 0xffffffa0 │ │ │ │ - subeq r2, ip, ip, lsl #16 │ │ │ │ - subeq r2, ip, r4, lsr r7 │ │ │ │ + strheq r2, [ip], #-116 @ 0xffffff8c │ │ │ │ + subeq r2, ip, r0, lsr #13 │ │ │ │ + strdeq r2, [ip], #-124 @ 0xffffff84 │ │ │ │ + subeq r2, ip, r4, lsr #14 │ │ │ │ andeq r4, r0, r4, ror #3 │ │ │ │ andeq r3, r0, ip, asr #21 │ │ │ │ andeq r3, r0, r4, lsr #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r2, [ip], #-64 @ 0xffffffc0 │ │ │ │ - subeq r2, ip, ip, asr #8 │ │ │ │ - strdeq r2, [ip], #-68 @ 0xffffffbc │ │ │ │ - subseq r9, sp, ip, asr r4 │ │ │ │ - subeq r1, ip, r4, lsr #21 │ │ │ │ - subeq r2, ip, r8, lsr #28 │ │ │ │ + subeq r2, ip, r0, lsr #9 │ │ │ │ + subeq r2, ip, ip, lsr r4 │ │ │ │ + subeq r2, ip, r4, ror #9 │ │ │ │ + subseq r9, sp, ip, asr #8 │ │ │ │ + @ instruction: 0x004c1a94 │ │ │ │ + subeq r2, ip, r8, lsl lr │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37147c │ │ │ │ ldr r3, [pc, #-252] @ 372348 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -411835,21 +411835,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-352] @ 37234c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37147c │ │ │ │ ldr r7, [pc, #-364] @ 372350 │ │ │ │ mov r3, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #724 @ 0x2d4 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ @@ -411881,15 +411881,15 @@ │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ bl 36ebec │ │ │ │ cmn r0, #1 │ │ │ │ bne 371750 │ │ │ │ b 37147c │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #-516] @ 372358 │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sbcs r3, r2, r3 │ │ │ │ movcc r7, r2 │ │ │ │ @@ -411912,15 +411912,15 @@ │ │ │ │ strb fp, [sl, #2] │ │ │ │ strb r3, [sl, #1] │ │ │ │ add fp, sl, #4 │ │ │ │ strb r3, [sl, #3] │ │ │ │ b 37166c │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ ldr fp, [r7, #536] @ 0x218 │ │ │ │ - bl 646500 │ │ │ │ + bl 6464f8 │ │ │ │ lsl fp, fp, #3 │ │ │ │ and fp, fp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ orreq fp, fp, #128 @ 0x80 │ │ │ │ b 371648 │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [sl, #2] │ │ │ │ @@ -411996,20 +411996,20 @@ │ │ │ │ mvn r1, #77 @ 0x4d │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r3, [sl, #3] │ │ │ │ b 371544 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ b 372094 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dd9d8 │ │ │ │ + bl 6dd9d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 371fbc │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #-996] @ 372358 │ │ │ │ cmp r1, r2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ sbcs r2, r5, r2 │ │ │ │ bcc 371fbc │ │ │ │ ldr r3, [pc, #-1012] @ 37235c │ │ │ │ @@ -412019,15 +412019,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 36d8e0 │ │ │ │ b 37147c │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dd7cc │ │ │ │ + bl 6dd7c4 │ │ │ │ ldrb r1, [r9, #541] @ 0x21d │ │ │ │ cmp r1, #0 │ │ │ │ lsl r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ beq 372ad8 │ │ │ │ mov r5, r3 │ │ │ │ mov r2, #2 │ │ │ │ @@ -412052,31 +412052,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1204] @ 372364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371cf8 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dd9d8 │ │ │ │ + bl 6dd9d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 371d7c │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r3, [pc, #-1244] @ 372368 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r8, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcc r7, #1 │ │ │ │ @@ -412104,27 +412104,27 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1416] @ 372370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b 371604 │ │ │ │ ldr r3, [pc, #-1432] @ 372374 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37151c │ │ │ │ @@ -412141,22 +412141,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1536] @ 372378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37151c │ │ │ │ ldr r3, [pc, #-1548] @ 37237c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37153c │ │ │ │ ldr r3, [pc, #-1420] @ 372410 │ │ │ │ @@ -412174,22 +412174,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1660] @ 372380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ b 37153c │ │ │ │ ldr r3, [pc, #-1676] @ 372384 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3722a0 │ │ │ │ @@ -412206,22 +412206,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1780] @ 372388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #72] @ 0x48 │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ b 3722a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 371544 │ │ │ │ mov r5, #0 │ │ │ │ b 371a6c │ │ │ │ @@ -412264,21 +412264,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2000] @ 372390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 372148 │ │ │ │ ldr r3, [pc, #-1924] @ 3723ec │ │ │ │ ldr r0, [r5, #588] @ 0x24c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r0, #0 │ │ │ │ ldr r6, [r3] │ │ │ │ beq 372fe0 │ │ │ │ @@ -412341,35 +412341,35 @@ │ │ │ │ cmp r7, #5 │ │ │ │ beq 373194 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r5, #488] @ 0x1e8 │ │ │ │ ldr r0, [r5, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ mov r1, r6 │ │ │ │ add r9, r5, #560 @ 0x230 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ mov r1, r6 │ │ │ │ strh r0, [sp, #50] @ 0x32 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ - bl 806008 │ │ │ │ + bl 806000 │ │ │ │ asr r3, r6, #31 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrd r0, [r9, #-8] │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ beq 372e54 │ │ │ │ mov r1, fp │ │ │ │ add r0, sl, #4 │ │ │ │ @@ -412401,76 +412401,76 @@ │ │ │ │ b 371544 │ │ │ │ ldr r3, [pc, #-2492] @ 3723a0 │ │ │ │ b 37274c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-2500] @ 3723a4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371544 │ │ │ │ ldr r0, [pc, #-2516] @ 3723a8 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371cf8 │ │ │ │ ldr r0, [pc, #-2540] @ 3723ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371544 │ │ │ │ ldr r0, [pc, #-2556] @ 3723b0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b 371604 │ │ │ │ ldr r0, [pc, #-2584] @ 3723b4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #72] @ 0x48 │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ b 3722a0 │ │ │ │ ldr r0, [pc, #-2612] @ 3723b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371544 │ │ │ │ ldr r0, [pc, #-2628] @ 3723bc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371544 │ │ │ │ ldr r0, [pc, #-2648] @ 3723c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 371544 │ │ │ │ ldr r0, [pc, #-2664] @ 3723c4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37151c │ │ │ │ ldr r0, [pc, #-2684] @ 3723c8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ b 37153c │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 647b04 │ │ │ │ + bl 647afc │ │ │ │ ldr r1, [r5, #488] @ 0x1e8 │ │ │ │ - bl 806214 │ │ │ │ + bl 80620c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 372e7c │ │ │ │ sub r1, r2, #1 │ │ │ │ cmp r3, r1 │ │ │ │ movls r2, r3 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -412585,30 +412585,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3224] @ 3723d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 372b9c │ │ │ │ ldr r0, [pc, #-3236] @ 3723d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 372148 │ │ │ │ ldr r0, [pc, #-3248] @ 3723d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37147c │ │ │ │ ldr r3, [pc, #-3260] @ 3723dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3726a8 │ │ │ │ ldr r3, [pc, #-3228] @ 372410 │ │ │ │ @@ -412625,22 +412625,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3368] @ 3723e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3726a8 │ │ │ │ ldr r3, [pc, #-3380] @ 3723e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 372c28 │ │ │ │ ldr r3, [pc, #-3356] @ 372410 │ │ │ │ @@ -412657,22 +412657,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3488] @ 3723e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r5, #576] @ 0x240 │ │ │ │ b 372c28 │ │ │ │ ldr r3, [pc, #-3504] @ 3723ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37147c │ │ │ │ @@ -412693,39 +412693,39 @@ │ │ │ │ beq 373234 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3616] @ 3723f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37147c │ │ │ │ ldr r0, [pc, #-3628] @ 3723f8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r5, #576] @ 0x240 │ │ │ │ b 372c28 │ │ │ │ ldr r0, [pc, #-3648] @ 3723fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37147c │ │ │ │ ldr r0, [pc, #-3660] @ 372400 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 372b9c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6dd7cc │ │ │ │ + bl 6dd7c4 │ │ │ │ ldr r3, [pc, #-3684] @ 372404 │ │ │ │ cmp r0, #0 │ │ │ │ bne 373270 │ │ │ │ ldr r3, [pc, #-3692] @ 372408 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, #3 │ │ │ │ mov r1, r3 │ │ │ │ @@ -412756,30 +412756,30 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3832] @ 372418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37147c │ │ │ │ ldr r0, [pc, #-3844] @ 37241c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3726a8 │ │ │ │ ldr r0, [pc, #-3860] @ 372420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37147c │ │ │ │ ldr r3, [pc, #-3872] @ 372424 │ │ │ │ ldr r1, [pc, #-3872] @ 372428 │ │ │ │ ldr r0, [pc, #-3872] @ 37242c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-3876] @ 372430 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -412800,17 +412800,17 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #352] @ 0x160 │ │ │ │ bne 3733c0 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3733dc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36fc38 │ │ │ │ mov r0, r4 │ │ │ │ bl 36bfc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 36a610 │ │ │ │ @@ -412828,17 +412828,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 373420 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 373424 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #744 @ 0x2e8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r9, sp, r4, lsr #7 │ │ │ │ - subeq r1, ip, ip, ror #19 │ │ │ │ - subeq r1, ip, r4, lsl #24 │ │ │ │ + @ instruction: 0x005d9394 │ │ │ │ + ldrdeq r1, [ip], #-156 @ 0xffffff64 │ │ │ │ + strdeq r1, [ip], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -412886,17 +412886,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 373508 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ mov r2, #412 @ 0x19c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrheq r9, [sp], #-44 @ 0xffffffd4 │ │ │ │ - subeq r1, ip, r8, lsl #18 │ │ │ │ - subeq r1, ip, r8, lsl #22 │ │ │ │ + subseq r9, sp, ip, lsr #5 │ │ │ │ + strdeq r1, [ip], #-136 @ 0xffffff78 │ │ │ │ + strdeq r1, [ip], #-168 @ 0xffffff58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -412909,67 +412909,67 @@ │ │ │ │ blt 373578 │ │ │ │ beq 373558 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 373428 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 373428 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 373428 │ │ │ │ ldr r3, [pc, #28] @ 3735bc │ │ │ │ ldr r1, [pc, #28] @ 3735c0 │ │ │ │ ldr r0, [pc, #28] @ 3735c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3735c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #788 @ 0x314 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r9, sp, r0, lsl #4 │ │ │ │ - subeq r1, ip, r8, asr #16 │ │ │ │ - subeq r1, ip, r0, ror #20 │ │ │ │ + ldrsheq r9, [sp], #-16 │ │ │ │ + subeq r1, ip, r8, lsr r8 │ │ │ │ + subeq r1, ip, r0, asr sl │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #12] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7dfe10 │ │ │ │ + bl 7dfe08 │ │ │ │ cmp r7, r0 │ │ │ │ bne 373680 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3736a4 │ │ │ │ ldrb r2, [r4, #349] @ 0x15d │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r4, #352] @ 0x160 │ │ │ │ bne 373648 │ │ │ │ cmp r5, #0 │ │ │ │ bne 37365c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 36b4bc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 36a610 │ │ │ │ mov r0, r4 │ │ │ │ @@ -413000,29 +413000,29 @@ │ │ │ │ ldr r0, [pc, #44] @ 3736e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #808 @ 0x328 │ │ │ │ mov r2, #352 @ 0x160 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r9, sp, r8, lsl r1 │ │ │ │ - subeq r1, ip, r0, ror #14 │ │ │ │ - subeq r2, ip, r4, lsl fp │ │ │ │ + subseq r9, sp, r8, lsl #2 │ │ │ │ + subeq r1, ip, r0, asr r7 │ │ │ │ + subeq r2, ip, r4, lsl #22 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ - ldrsheq r9, [sp], #-4 │ │ │ │ - subeq r1, ip, r0, asr #14 │ │ │ │ - subeq r1, ip, r8, asr r9 │ │ │ │ + subseq r9, sp, r4, ror #1 │ │ │ │ + subeq r1, ip, r0, lsr r7 │ │ │ │ + subeq r1, ip, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7dfe10 │ │ │ │ + bl 7dfe08 │ │ │ │ cmp r6, r0 │ │ │ │ bne 3737a8 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3737cc │ │ │ │ ldrb r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413074,20 +413074,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 373804 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 373808 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #828 @ 0x33c │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq r8, [sp], #-240 @ 0xffffff10 │ │ │ │ - subeq r1, ip, ip, lsr r6 │ │ │ │ - strdeq r2, [ip], #-144 @ 0xffffff70 │ │ │ │ - subseq r8, sp, ip, asr #31 │ │ │ │ - subeq r1, ip, r4, lsl r6 │ │ │ │ - subeq r1, ip, r4, lsl r8 │ │ │ │ + subseq r8, sp, r0, ror #31 │ │ │ │ + subeq r1, ip, ip, lsr #12 │ │ │ │ + subeq r2, ip, r0, ror #19 │ │ │ │ + ldrheq r8, [sp], #-252 @ 0xffffff04 │ │ │ │ + subeq r1, ip, r4, lsl #12 │ │ │ │ + subeq r1, ip, r4, lsl #16 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #828] @ 373b60 │ │ │ │ ldr r2, [pc, #828] @ 373b64 │ │ │ │ @@ -413115,15 +413115,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 36a5d8 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373930 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6dd9d8 │ │ │ │ + bl 6dd9d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 373974 │ │ │ │ ldrb r2, [r4, #384] @ 0x180 │ │ │ │ mov r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [r4, #384] @ 0x180 │ │ │ │ bne 3738c0 │ │ │ │ @@ -413183,26 +413183,26 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ mvneq r1, #122 @ 0x7a │ │ │ │ beq 373964 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [pc, #440] @ 373b80 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6459a8 │ │ │ │ + bl 6459a0 │ │ │ │ ldr r2, [pc, #424] @ 373b84 │ │ │ │ ldr r3, [pc, #388] @ 373b64 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -413235,22 +413235,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 373b94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #376] @ 0x178 │ │ │ │ b 373864 │ │ │ │ ldr r3, [pc, #244] @ 373b98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37393c │ │ │ │ @@ -413267,31 +413267,31 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 373b9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37393c │ │ │ │ ldr r0, [pc, #132] @ 373ba0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #376] @ 0x178 │ │ │ │ b 373864 │ │ │ │ ldr r0, [pc, #112] @ 373ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37393c │ │ │ │ ldr r3, [pc, #100] @ 373ba8 │ │ │ │ ldr r1, [pc, #100] @ 373bac │ │ │ │ ldr r0, [pc, #100] @ 373bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 373bb4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -413307,22 +413307,22 @@ │ │ │ │ strheq r7, [r9], #-168 @ 0xffffff58 @ │ │ │ │ rsbeq r7, r9, r0, lsl #21 │ │ │ │ @ instruction: 0xffffa554 │ │ │ │ rsbeq r7, r9, r0, lsr #20 │ │ │ │ andeq r1, r0, ip, ror #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, ip, r0, asr r7 │ │ │ │ + subeq r2, ip, r0, asr #14 │ │ │ │ andeq r2, r0, r8, asr r7 │ │ │ │ - subeq r2, ip, r4, asr #14 │ │ │ │ - subeq r2, ip, r0, lsl #14 │ │ │ │ - subeq r2, ip, r8, ror #14 │ │ │ │ - subseq r8, sp, ip, asr ip │ │ │ │ - subeq r1, ip, r4, lsr #5 │ │ │ │ - subeq r1, ip, r4, lsr #9 │ │ │ │ + subeq r2, ip, r4, lsr r7 │ │ │ │ + strdeq r2, [ip], #-96 @ 0xffffffa0 │ │ │ │ + subeq r2, ip, r8, asr r7 │ │ │ │ + subseq r8, sp, ip, asr #24 │ │ │ │ + @ instruction: 0x004c1294 │ │ │ │ + @ instruction: 0x004c1494 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ mov r5, r1 │ │ │ │ @@ -413356,17 +413356,17 @@ │ │ │ │ bne 373d28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3736e4 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ ldr r3, [pc, #244] @ 373d60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373c1c │ │ │ │ ldr r3, [pc, #228] @ 373d64 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -413388,33 +413388,33 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 373d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 373c1c │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ b 373c1c │ │ │ │ ldr r0, [pc, #92] @ 373d74 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 373c1c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 373d78 │ │ │ │ ldr r1, [pc, #68] @ 373d7c │ │ │ │ ldr r0, [pc, #68] @ 373d80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 373d84 │ │ │ │ @@ -413426,34 +413426,34 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, r9, r0, lsl r8 │ │ │ │ ldrdeq r7, [r9], #-120 @ 0xffffff88 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, ip, r8, ror #11 │ │ │ │ - subeq r2, ip, r4, lsl #12 │ │ │ │ - subseq r8, sp, ip, ror #20 │ │ │ │ - strheq r1, [ip], #-4 │ │ │ │ - subeq r1, ip, ip, asr #5 │ │ │ │ + ldrdeq r2, [ip], #-88 @ 0xffffffa8 │ │ │ │ + strdeq r2, [ip], #-84 @ 0xffffffac │ │ │ │ + subseq r8, sp, ip, asr sl │ │ │ │ + subeq r1, ip, r4, lsr #1 │ │ │ │ + strheq r1, [ip], #-44 @ 0xffffffd4 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d57e8 │ │ │ │ + bl 5d57e0 │ │ │ │ add r3, r4, #368 @ 0x170 │ │ │ │ strd r0, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d578c │ │ │ │ + bl 5d5784 │ │ │ │ str r0, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d578c │ │ │ │ + bl 5d5784 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r4, #388 @ 0x184 │ │ │ │ addeq r6, r4, #396 @ 0x18c │ │ │ │ str r0, [r4, #380] @ 0x17c │ │ │ │ beq 373e34 │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ mov r1, r0 │ │ │ │ @@ -413468,60 +413468,60 @@ │ │ │ │ movcc r2, r1 │ │ │ │ add r7, r4, #388 @ 0x184 │ │ │ │ add r6, r4, #396 @ 0x18c │ │ │ │ str r2, [r4, #392] @ 0x188 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7eeb1c │ │ │ │ + bl 7eeb14 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373e74 │ │ │ │ ldrb r3, [r4, #350] @ 0x15e │ │ │ │ cmp r3, #0 │ │ │ │ beq 373e48 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7eeb1c │ │ │ │ + b 7eeb14 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d578c │ │ │ │ + bl 5d5784 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ cmp r3, r0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r4, #392] @ 0x188 │ │ │ │ bcc 373ea0 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4da0 │ │ │ │ + bl 5d4d98 │ │ │ │ b 373e34 │ │ │ │ ldr r2, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4da0 │ │ │ │ + bl 5d4d98 │ │ │ │ b 373e34 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 647bcc │ │ │ │ + bl 647bc4 │ │ │ │ ldr r1, [r4, #380] @ 0x17c │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 373de4 │ │ │ │ ldr r3, [pc, #28] @ 373ec4 │ │ │ │ ldr r1, [pc, #28] @ 373ec8 │ │ │ │ ldr r0, [pc, #28] @ 373ecc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #888 @ 0x378 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - ldrsheq r8, [sp], #-136 @ 0xffffff78 │ │ │ │ - subeq r0, ip, r4, asr #30 │ │ │ │ - subeq r2, ip, r0, lsr #9 │ │ │ │ + subseq r8, sp, r8, ror #17 │ │ │ │ + subeq r0, ip, r4, lsr pc │ │ │ │ + @ instruction: 0x004c2490 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb r3, [r3, #600] @ 0x258 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 373d88 │ │ │ │ @@ -413541,17 +413541,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #352] @ 0x160 │ │ │ │ bne 373fc8 │ │ │ │ cmp r1, #0 │ │ │ │ bne 374060 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r7, r5, #416 @ 0x1a0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r1, r7 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr ip, [r4, #12] │ │ │ │ lsr lr, r2, #9 │ │ │ │ adds r3, r3, lr │ │ │ │ sub r1, r1, r2, lsr #9 │ │ │ │ @@ -413571,48 +413571,48 @@ │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ bne 373fd4 │ │ │ │ mov r0, r5 │ │ │ │ bl 36b4bc │ │ │ │ mov r0, r5 │ │ │ │ bl 36a610 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ - bl 7db578 │ │ │ │ + bl 7db570 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e1348 │ │ │ │ mov r0, r5 │ │ │ │ bl 36bfc0 │ │ │ │ b 373fa8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r8, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ add r7, r4, #20 │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7eeb1c │ │ │ │ + bl 7eeb14 │ │ │ │ ldr r2, [pc, #136] @ 37409c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r7, r8} │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsl r2, r1, #9 │ │ │ │ orr r3, r3, r1, lsr #23 │ │ │ │ - bl 645804 │ │ │ │ + bl 6457fc │ │ │ │ str r0, [r5, #352] @ 0x160 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -413630,17 +413630,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3740ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - subseq r8, sp, r0, lsr #14 │ │ │ │ - subeq r0, ip, r8, ror #26 │ │ │ │ - subeq r0, ip, r0, lsl #31 │ │ │ │ + subseq r8, sp, r0, lsl r7 │ │ │ │ + subeq r0, ip, r8, asr sp │ │ │ │ + subeq r0, ip, r0, ror pc │ │ │ │ andeq r0, r0, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #656] @ 374358 │ │ │ │ ldr r3, [pc, #656] @ 37435c │ │ │ │ @@ -413649,15 +413649,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7dfe10 │ │ │ │ + bl 7dfe08 │ │ │ │ ldr r5, [pc, #616] @ 374360 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r6, r0 │ │ │ │ bne 374334 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 374310 │ │ │ │ @@ -413689,15 +413689,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r0 │ │ │ │ movcc r3, r1 │ │ │ │ str r3, [r4, #392] @ 0x188 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #388 @ 0x184 │ │ │ │ add r0, r4, #396 @ 0x18c │ │ │ │ - bl 7eeb1c │ │ │ │ + bl 7eeb14 │ │ │ │ ldr r3, [pc, #460] @ 374364 │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 374268 │ │ │ │ mov r1, r6 │ │ │ │ @@ -413740,15 +413740,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 3741b4 │ │ │ │ b 374120 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, #131072 @ 0x20000 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 647bcc │ │ │ │ + bl 647bc4 │ │ │ │ ldr r3, [r4, #376] @ 0x178 │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 374160 │ │ │ │ ldr r3, [pc, #256] @ 374370 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413767,30 +413767,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 37437c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ b 3741a8 │ │ │ │ ldr r0, [pc, #136] @ 374380 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ b 3741a8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 374384 │ │ │ │ ldr r1, [pc, #108] @ 374388 │ │ │ │ ldr r0, [pc, #108] @ 37438c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -413813,23 +413813,23 @@ │ │ │ │ rsbeq r7, r9, r8, lsl #6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r7, r9, r0, asr #4 │ │ │ │ rsbeq r7, r9, ip, lsl #4 │ │ │ │ andeq r2, r0, r0, asr #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004c2090 │ │ │ │ - subeq r2, ip, r8, asr #1 │ │ │ │ - subseq r8, sp, r8, lsl #9 │ │ │ │ - ldrdeq r0, [ip], #-160 @ 0xffffff60 │ │ │ │ - ldrdeq r0, [ip], #-192 @ 0xffffff40 │ │ │ │ + subeq r2, ip, r0, lsl #1 │ │ │ │ + strheq r2, [ip], #-8 │ │ │ │ + subseq r8, sp, r8, ror r4 │ │ │ │ + subeq r0, ip, r0, asr #21 │ │ │ │ + subeq r0, ip, r0, asr #25 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ - subseq r8, sp, r4, ror #8 │ │ │ │ - subeq r0, ip, ip, lsr #21 │ │ │ │ - subeq r1, ip, r0, ror #28 │ │ │ │ + subseq r8, sp, r4, asr r4 │ │ │ │ + @ instruction: 0x004c0a9c │ │ │ │ + subeq r1, ip, r0, asr lr │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #904] @ 374744 │ │ │ │ ldr r3, [pc, #904] @ 374748 │ │ │ │ @@ -413838,15 +413838,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r6, [r4, #352] @ 0x160 │ │ │ │ ldr r5, [pc, #860] @ 37474c │ │ │ │ cmp r6, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ bne 374720 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -413855,15 +413855,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 3744cc │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ beq 374490 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6dd9d8 │ │ │ │ + bl 6dd9d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3745e0 │ │ │ │ ldrb r0, [r4, #48] @ 0x30 │ │ │ │ ldr r6, [r4, #356] @ 0x164 │ │ │ │ and ip, r0, #127 @ 0x7f │ │ │ │ cmp r0, #143 @ 0x8f │ │ │ │ cmpne ip, #47 @ 0x2f │ │ │ │ @@ -413980,21 +413980,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mvneq r1, #122 @ 0x7a │ │ │ │ bne 3744c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3740b0 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r4, #412] @ 0x19c │ │ │ │ - bl 63c80c │ │ │ │ + bl 63c804 │ │ │ │ ldr r1, [r4, #372] @ 0x174 │ │ │ │ ldr r0, [r4, #368] @ 0x170 │ │ │ │ ldr r3, [pc, #296] @ 37476c │ │ │ │ lsl r1, r1, #9 │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ @@ -414034,25 +414034,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 374780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3744e0 │ │ │ │ ldr r0, [pc, #108] @ 374784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3744e0 │ │ │ │ ldr r3, [pc, #96] @ 374788 │ │ │ │ ldr r1, [pc, #96] @ 37478c │ │ │ │ ldr r0, [pc, #96] @ 374790 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -414070,19 +414070,19 @@ │ │ │ │ rsbeq r6, r9, r8, asr lr │ │ │ │ rsbeq r6, r9, r4, lsl lr │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ rsbeq r6, r9, r8, lsl #27 │ │ │ │ andeq r1, r0, r4, ror #13 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r1, [ip], #-204 @ 0xffffff34 │ │ │ │ - subeq r1, ip, r8, lsr sp │ │ │ │ - subseq r8, sp, r8, ror r0 │ │ │ │ - subeq r0, ip, r4, asr #13 │ │ │ │ - subeq r0, ip, r4, asr #17 │ │ │ │ + subeq r1, ip, ip, ror #25 │ │ │ │ + subeq r1, ip, r8, lsr #26 │ │ │ │ + subseq r8, sp, r8, rrx │ │ │ │ + strheq r0, [ip], #-100 @ 0xffffff9c │ │ │ │ + strheq r0, [ip], #-132 @ 0xffffff7c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414095,41 +414095,41 @@ │ │ │ │ blt 374800 │ │ │ │ beq 3747e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3740b0 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63ca28 │ │ │ │ + bl 63ca20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3740b0 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 647f3c │ │ │ │ + bl 647f34 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63ca30 │ │ │ │ + bl 63ca28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3740b0 │ │ │ │ ldr r3, [pc, #28] @ 374844 │ │ │ │ ldr r1, [pc, #28] @ 374848 │ │ │ │ ldr r0, [pc, #28] @ 37484c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 374850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #984 @ 0x3d8 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r7, sp, r8, ror pc │ │ │ │ - subeq r0, ip, r0, asr #11 │ │ │ │ - ldrdeq r0, [ip], #-120 @ 0xffffff88 │ │ │ │ + subseq r7, sp, r8, ror #30 │ │ │ │ + strheq r0, [ip], #-80 @ 0xffffffb0 │ │ │ │ + subeq r0, ip, r8, asr #15 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ ldr r0, [r0, #368] @ 0x170 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414281,15 +414281,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 374b24 │ │ │ │ mov r3, r7 │ │ │ │ add r2, r4, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #284] @ 374be4 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 6458d8 │ │ │ │ + bl 6458d0 │ │ │ │ ldr r2, [pc, #272] @ 374be8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #352] @ 0x160 │ │ │ │ ldr r3, [pc, #240] @ 374bd8 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -414328,44 +414328,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 374bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 374ab8 │ │ │ │ ldr r0, [pc, #64] @ 374bfc │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 374ab8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strheq r6, [r9], #-148 @ 0xffffff6c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, r9, r8, ror #18 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ rsbeq r6, r9, r8, lsr #18 │ │ │ │ andeq r2, r0, r4, ror #24 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, ip, ip, lsl sl │ │ │ │ - subeq r1, ip, ip, asr sl │ │ │ │ + subeq r1, ip, ip, lsl #20 │ │ │ │ + subeq r1, ip, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #496] @ 374e08 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #492] @ 374e0c │ │ │ │ @@ -414427,15 +414427,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, ip │ │ │ │ rsb r0, r3, #0 │ │ │ │ - bl 63ac08 │ │ │ │ + bl 63ac00 │ │ │ │ cmp r0, #2 │ │ │ │ mov r6, r0 │ │ │ │ bne 374ca0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 369448 │ │ │ │ b 374ca0 │ │ │ │ @@ -414462,30 +414462,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 374e28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 374cb4 │ │ │ │ ldr r0, [pc, #92] @ 374e2c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 374cb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 374e30 │ │ │ │ ldr r1, [pc, #64] @ 374e34 │ │ │ │ ldr r0, [pc, #64] @ 374e38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -414496,19 +414496,19 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, r9, ip, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r6, r9, ip, lsr #14 │ │ │ │ andeq r4, r0, r4, lsl r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, ip, ip, asr #17 │ │ │ │ - subeq r1, ip, r8, lsl #18 │ │ │ │ - @ instruction: 0x005d7d9c │ │ │ │ - subeq r1, ip, r8, ror r8 │ │ │ │ - strdeq r0, [ip], #-28 @ 0xffffffe4 │ │ │ │ + strheq r1, [ip], #-140 @ 0xffffff74 │ │ │ │ + strdeq r1, [ip], #-136 @ 0xffffff78 │ │ │ │ + subseq r7, sp, ip, lsl #27 │ │ │ │ + subeq r1, ip, r8, ror #16 │ │ │ │ + subeq r0, ip, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #604] @ 3750b0 │ │ │ │ ldr r2, [pc, #604] @ 3750b4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -414600,22 +414600,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3750d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 374ec8 │ │ │ │ ldr r3, [pc, #228] @ 3750d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 374e94 │ │ │ │ ldr r3, [pc, #196] @ 3750cc │ │ │ │ @@ -414631,31 +414631,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3750dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 374e94 │ │ │ │ ldr r0, [pc, #112] @ 3750e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 374e94 │ │ │ │ ldr r0, [pc, #100] @ 3750e4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 374ec8 │ │ │ │ ldr r3, [pc, #84] @ 3750e8 │ │ │ │ ldr r1, [pc, #84] @ 3750ec │ │ │ │ ldr r0, [pc, #84] @ 3750f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3750f4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -414667,22 +414667,22 @@ │ │ │ │ @ instruction: 0x00696594 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r6, r9, ip, lsr #10 │ │ │ │ strdeq r6, [r9], #-68 @ 0xffffffbc @ │ │ │ │ andeq r2, r0, r0, lsr #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq r1, [ip], #-116 @ 0xffffff8c │ │ │ │ + subeq r1, ip, r4, asr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r1, [ip], #-96 @ 0xffffffa0 │ │ │ │ - subeq r1, ip, ip, lsl #14 │ │ │ │ - subeq r1, ip, r8, ror r7 │ │ │ │ - ldrsheq r7, [sp], #-168 @ 0xffffff58 │ │ │ │ - ldrdeq r1, [ip], #-80 @ 0xffffffb0 │ │ │ │ - subeq pc, fp, ip, ror #30 │ │ │ │ + subeq r1, ip, r0, asr #13 │ │ │ │ + strdeq r1, [ip], #-108 @ 0xffffff94 │ │ │ │ + subeq r1, ip, r8, ror #14 │ │ │ │ + subseq r7, sp, r8, ror #21 │ │ │ │ + subeq r1, ip, r0, asr #11 │ │ │ │ + subeq pc, fp, ip, asr pc @ │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ ldr r0, [r0, #368] @ 0x170 │ │ │ │ b 1e1348 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -414814,45 +414814,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 375388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3752c0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ 37538c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3752c0 │ │ │ │ rsbeq r6, r9, r4, ror #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, r9, r4, asr #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r6, r9, r0, ror #4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r1, r0, r8, rrx │ │ │ │ - strheq pc, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + subeq pc, fp, r4, lsr #15 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r1, [ip], #-68 @ 0xffffffbc │ │ │ │ - subeq r1, ip, r8, lsl r5 │ │ │ │ + subeq r1, ip, r4, ror #9 │ │ │ │ + subeq r1, ip, r8, lsl #10 │ │ │ │ ldr r0, [pc, #4] @ 37539c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ strheq r4, [r6], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 375414 │ │ │ │ ldr r2, [pc, #92] @ 375418 │ │ │ │ @@ -414860,32 +414860,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r4, [pc, #60] @ 375420 │ │ │ │ ldr r2, [pc, #60] @ 375424 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r0, #524] @ 0x20c │ │ │ │ str r1, [r0, #520] @ 0x208 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, ip, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36cb40 │ │ │ │ - ldrsbeq r7, [sp], #-116 @ 0xffffff8c │ │ │ │ - subeq lr, fp, r0, asr #27 │ │ │ │ - ldrdeq lr, [fp], #-216 @ 0xffffff28 │ │ │ │ + subseq r7, sp, r4, asr #15 │ │ │ │ + strheq lr, [fp], #-208 @ 0xffffff30 │ │ │ │ + subeq lr, fp, r8, asr #27 │ │ │ │ rsbeq r6, r9, r8, lsl r0 │ │ │ │ andeq r3, r0, r8, asr #22 │ │ │ │ b 369ab4 │ │ │ │ ldr ip, [pc, #20] @ 375448 │ │ │ │ mov r3, r2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r1 │ │ │ │ @@ -414904,27 +414904,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 37554c │ │ │ │ ldr r1, [pc, #212] @ 375550 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #192] @ 375554 │ │ │ │ ldr r1, [pc, #192] @ 375558 │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ ldr r6, [pc, #172] @ 37555c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #156] @ 375560 │ │ │ │ ldr r2, [pc, #156] @ 375564 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #148] @ 375568 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -414935,52 +414935,52 @@ │ │ │ │ ldr r2, [pc, #128] @ 375570 │ │ │ │ ldr r3, [pc, #128] @ 375574 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r1, [pc, #104] @ 375578 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r3, [pc, #88] @ 37557c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r7, sp, ip, lsr #14 │ │ │ │ - subeq r3, r9, r0, asr #13 │ │ │ │ - subseq pc, r0, ip, lsl r1 @ │ │ │ │ - strdeq lr, [fp], #-196 @ 0xffffff3c │ │ │ │ - subeq lr, fp, r8, lsl #26 │ │ │ │ + subseq r7, sp, ip, lsl r7 │ │ │ │ + strheq r3, [r9], #-96 @ 0xffffffa0 │ │ │ │ + subseq pc, r0, ip, lsl #2 │ │ │ │ + subeq lr, fp, r4, ror #25 │ │ │ │ + strdeq lr, [fp], #-200 @ 0xffffff38 │ │ │ │ rsbeq r5, r9, r0, asr pc │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - subeq fp, sl, r0, ror #29 │ │ │ │ - subeq r1, ip, r4, lsr #7 │ │ │ │ + ldrdeq fp, [sl], #-224 @ 0xffffff20 │ │ │ │ + @ instruction: 0x004c1394 │ │ │ │ rsbeq r6, r8, r8, lsl #17 │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d578c │ │ │ │ + bl 5d5784 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #372] @ 0x174 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -414998,35 +414998,35 @@ │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ bne 375604 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d4da0 │ │ │ │ + b 5d4d98 │ │ │ │ ldr r3, [pc, #28] @ 375628 │ │ │ │ ldr r1, [pc, #28] @ 37562c │ │ │ │ ldr r0, [pc, #28] @ 375630 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r7, sp, r0, lsl #11 │ │ │ │ - subeq r1, ip, ip, asr r0 │ │ │ │ - subeq r1, ip, ip, lsr #5 │ │ │ │ + subseq r7, sp, r0, ror r5 │ │ │ │ + subeq r1, ip, ip, asr #32 │ │ │ │ + @ instruction: 0x004c129c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [r1, #372] @ 0x174 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d55ec │ │ │ │ + bl 5d55e4 │ │ │ │ ldr r3, [r4, #372] @ 0x174 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -415044,27 +415044,27 @@ │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3756bc │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d44f8 │ │ │ │ + b 5d44f0 │ │ │ │ ldr r3, [pc, #28] @ 3756e0 │ │ │ │ ldr r1, [pc, #28] @ 3756e4 │ │ │ │ ldr r0, [pc, #28] @ 3756e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r7, sp, r8, asr #9 │ │ │ │ - subeq r0, ip, r4, lsr #31 │ │ │ │ - strdeq r1, [ip], #-20 @ 0xffffffec │ │ │ │ + ldrheq r7, [sp], #-72 @ 0xffffffb8 │ │ │ │ + @ instruction: 0x004c0f94 │ │ │ │ + subeq r1, ip, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #448] @ 3758c4 │ │ │ │ ldr r1, [pc, #448] @ 3758c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415160,42 +415160,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3758f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 375740 │ │ │ │ ldr r0, [pc, #64] @ 3758f4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 375740 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [r9], #-200 @ 0xffffff38 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r5, [r9], #-200 @ 0xffffff38 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ rsbeq r5, r9, r0, lsl #25 │ │ │ │ rsbeq r5, r9, ip, lsr ip │ │ │ │ rsbeq r5, r9, r4, lsl #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, ip, r0, lsr r0 │ │ │ │ - subeq r1, ip, ip, asr r0 │ │ │ │ + subeq r1, ip, r0, lsr #32 │ │ │ │ + subeq r1, ip, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #428] @ 375abc │ │ │ │ ldr r1, [pc, #428] @ 375ac0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415287,41 +415287,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 375ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37594c │ │ │ │ ldr r0, [pc, #60] @ 375aec │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37594c │ │ │ │ rsbeq r5, r9, ip, ror #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, r9, ip, asr #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ rsbeq r5, r9, r4, ror sl │ │ │ │ rsbeq r5, r9, r0, lsr sl │ │ │ │ strdeq r5, [r9], #-152 @ 0xffffff68 @ │ │ │ │ andeq r3, r0, r0, asr #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r0, ip, r8, lsr #29 │ │ │ │ - ldrdeq r0, [ip], #-228 @ 0xffffff1c │ │ │ │ + @ instruction: 0x004c0e98 │ │ │ │ + subeq r0, ip, r4, asr #29 │ │ │ │ ldr r2, [r0, #352] @ 0x160 │ │ │ │ cmp r2, #0 │ │ │ │ beq 375b08 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r0, #352] @ 0x160 │ │ │ │ b 374c00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -415333,60 +415333,60 @@ │ │ │ │ ldr r0, [pc, #28] @ 375b44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #113 @ 0x71 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r7, sp, ip, rrx │ │ │ │ - subeq r0, ip, r8, asr #22 │ │ │ │ - subeq pc, fp, r4, ror #9 │ │ │ │ + subseq r7, sp, ip, asr r0 │ │ │ │ + subeq r0, ip, r8, lsr fp │ │ │ │ + ldrdeq pc, [fp], #-68 @ 0xffffffbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 647a64 │ │ │ │ + bl 647a5c │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 647b58 │ │ │ │ + bl 647b50 │ │ │ │ orrs r3, r6, r5 │ │ │ │ beq 375bc4 │ │ │ │ mov r7, r0 │ │ │ │ bl 1e1b04 │ │ │ │ mov r1, #0 │ │ │ │ mul r0, r7, r0 │ │ │ │ subs r2, r0, #1 │ │ │ │ sbc r3, r3, r3 │ │ │ │ cmp r2, r6 │ │ │ │ ldr r2, [r4, #488] @ 0x1e8 │ │ │ │ sbcs r3, r3, r5 │ │ │ │ movcs r0, r6 │ │ │ │ movcs r1, r5 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 8076e4 │ │ │ │ + bl 8076dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #28] @ 375be8 │ │ │ │ ldr r1, [pc, #28] @ 375bec │ │ │ │ ldr r0, [pc, #28] @ 375bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq r6, sp, r0, asr #31 │ │ │ │ - @ instruction: 0x004c0a9c │ │ │ │ - subseq r8, r3, ip, ror #26 │ │ │ │ + ldrheq r6, [sp], #-240 @ 0xffffff10 │ │ │ │ + subeq r0, ip, ip, lsl #21 │ │ │ │ + subseq r8, r3, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #1916] @ 376388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -415574,15 +415574,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #0 │ │ │ │ beq 375c88 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrb r1, [r4, #427] @ 0x1ab │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 63a458 │ │ │ │ + bl 63a450 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ lsr r2, r0, #8 │ │ │ │ strb r0, [sp, #12] │ │ │ │ cmp r3, #5 │ │ │ │ lsr r0, r0, #16 │ │ │ │ strb r2, [sp, #13] │ │ │ │ strb r0, [sp, #14] │ │ │ │ @@ -415595,15 +415595,15 @@ │ │ │ │ cmp r3, #16 │ │ │ │ beq 3761e4 │ │ │ │ ldr r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r3, #20 │ │ │ │ cmpne r3, #1 │ │ │ │ bhi 375e8c │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 646500 │ │ │ │ + bl 6464f8 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 375d2c │ │ │ │ and r2, r3, #191 @ 0xbf │ │ │ │ cmp r2, #26 │ │ │ │ bne 375d2c │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ @@ -415693,23 +415693,23 @@ │ │ │ │ beq 3761cc │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3763b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 375cb8 │ │ │ │ ldr r8, [r4, #368] @ 0x170 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r8 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -415757,15 +415757,15 @@ │ │ │ │ ldrbhi r2, [r2, #2] │ │ │ │ strhi r2, [r5, #520] @ 0x208 │ │ │ │ b 375d54 │ │ │ │ ldr r0, [pc, #480] @ 3763b4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 375cb8 │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ add r3, sp, #16 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e1e1c │ │ │ │ @@ -415874,23 +415874,23 @@ │ │ │ │ @ instruction: 0x00695794 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, r9, ip, asr r5 │ │ │ │ rsbeq r5, r9, r8, lsr #10 │ │ │ │ andeq r1, r0, r0, asr #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r0, [ip], #-140 @ 0xffffff74 │ │ │ │ - subeq r0, ip, r0, lsr #16 │ │ │ │ - subseq r6, sp, r4, asr #16 │ │ │ │ - subeq r0, ip, ip, lsl r3 │ │ │ │ - strheq lr, [fp], #-200 @ 0xffffff38 │ │ │ │ + subeq r0, ip, ip, lsr #17 │ │ │ │ + subeq r0, ip, r0, lsl r8 │ │ │ │ + subseq r6, sp, r4, lsr r8 │ │ │ │ + subeq r0, ip, ip, lsl #6 │ │ │ │ + subeq lr, fp, r8, lsr #25 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ - subseq r6, sp, r0, lsr #16 │ │ │ │ - strdeq r0, [ip], #-44 @ 0xffffffd4 │ │ │ │ - strheq r0, [ip], #-104 @ 0xffffff98 │ │ │ │ + subseq r6, sp, r0, lsl r8 │ │ │ │ + subeq r0, ip, ip, ror #5 │ │ │ │ + subeq r0, ip, r8, lsr #13 │ │ │ │ │ │ │ │ 003763d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r9, r2 │ │ │ │ @@ -415935,15 +415935,15 @@ │ │ │ │ ldr r9, [r8, r1] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r5 │ │ │ │ bne 376500 │ │ │ │ ldr r1, [pc, #476] @ 376674 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6dfee8 │ │ │ │ + bl 6dfee0 │ │ │ │ ldrb r5, [sp, #76] @ 0x4c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 376584 │ │ │ │ cmp r5, #0 │ │ │ │ bne 376584 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -415983,34 +415983,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 376688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 376490 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3765b0 │ │ │ │ mvn r0, #0 │ │ │ │ b 3764c0 │ │ │ │ ldr r0, [pc, #236] @ 37668c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 376490 │ │ │ │ ldr r3, [pc, #216] @ 376690 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 376590 │ │ │ │ ldr r3, [pc, #180] @ 376680 │ │ │ │ @@ -416028,49 +416028,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 376694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 376590 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 376698 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 376590 │ │ │ │ rsbeq r5, r9, r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, r9, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ rsbeq r4, r9, r4, lsr pc │ │ │ │ andeq r1, r0, ip, lsr r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq r0, [ip], #-64 @ 0xffffffc0 │ │ │ │ - strdeq r0, [ip], #-76 @ 0xffffffb4 │ │ │ │ + subeq r0, ip, r0, asr #9 │ │ │ │ + subeq r0, ip, ip, ror #9 │ │ │ │ @ instruction: 0x00002fbc │ │ │ │ - strheq r0, [ip], #-72 @ 0xffffffb8 │ │ │ │ - subeq r0, ip, ip, lsl #10 │ │ │ │ + subeq r0, ip, r8, lsr #9 │ │ │ │ + strdeq r0, [ip], #-76 @ 0xffffffb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3784] @ 0xec8 │ │ │ │ ldr r2, [pc, #372] @ 376828 │ │ │ │ ldr r3, [pc, #372] @ 37682c │ │ │ │ sub sp, sp, #280 @ 0x118 │ │ │ │ @@ -416283,46 +416283,46 @@ │ │ │ │ bl 1e2e30 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r8, [pc, #1060] @ 376e1c │ │ │ │ cmp r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 376bcc │ │ │ │ mov r1, r5 │ │ │ │ - bl 6462e0 │ │ │ │ + bl 6462d8 │ │ │ │ cmp r0, #2 │ │ │ │ beq 376a24 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6462e0 │ │ │ │ + bl 6462d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 376b6c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, #1 │ │ │ │ - bl 6462e0 │ │ │ │ + bl 6462d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 376afc │ │ │ │ ldr r1, [pc, #992] @ 376e20 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 6dfee8 │ │ │ │ + bl 6dfee0 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 376c2c │ │ │ │ ldr r3, [pc, #972] @ 376e24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ ble 376bfc │ │ │ │ ldr r1, [pc, #960] @ 376e28 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ - bl 6dfee8 │ │ │ │ + bl 6dfee0 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 376b9c │ │ │ │ mov r7, r4 │ │ │ │ ldr r0, [r7, #104]! @ 0x68 │ │ │ │ - bl 64643c │ │ │ │ + bl 646434 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r6 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r7 │ │ │ │ bl 28ba78 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -416355,15 +416355,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #804] @ 376e3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ ldr r2, [pc, #784] @ 376e40 │ │ │ │ ldr r3, [pc, #740] @ 376e18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -416383,70 +416383,70 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #712] @ 376e50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 376b28 │ │ │ │ ldr r3, [pc, #688] @ 376e54 │ │ │ │ ldr ip, [pc, #688] @ 376e58 │ │ │ │ ldr r1, [pc, #688] @ 376e5c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #680] @ 376e60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 376b28 │ │ │ │ ldr r3, [pc, #656] @ 376e64 │ │ │ │ ldr ip, [pc, #656] @ 376e68 │ │ │ │ ldr r1, [pc, #656] @ 376e6c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #648] @ 376e70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 376b28 │ │ │ │ ldr r3, [pc, #624] @ 376e74 │ │ │ │ ldr ip, [pc, #624] @ 376e78 │ │ │ │ ldr r1, [pc, #624] @ 376e7c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #616] @ 376e80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb340 │ │ │ │ + bl 7cb338 │ │ │ │ b 376b28 │ │ │ │ ldr r2, [pc, #592] @ 376e84 │ │ │ │ rsb r1, r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #584] @ 376e88 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #580] @ 376e8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb3e4 │ │ │ │ + bl 7cb3dc │ │ │ │ cmn r5, #1 │ │ │ │ beq 376b28 │ │ │ │ ldr r1, [pc, #548] @ 376e90 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ b 376b28 │ │ │ │ mov r3, #12 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, #6 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ @@ -416490,22 +416490,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 376ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 376ae8 │ │ │ │ ldr r3, [pc, #312] @ 376ea4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 376ac0 │ │ │ │ ldr r3, [pc, #280] @ 376e98 │ │ │ │ @@ -416521,76 +416521,76 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 376ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, #492] @ 0x1ec │ │ │ │ b 376ac0 │ │ │ │ ldr r0, [pc, #192] @ 376eac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 376ae8 │ │ │ │ ldr r0, [pc, #176] @ 376eb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, #492] @ 0x1ec │ │ │ │ b 376ac0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r9, r4, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, r9, r4, lsl #20 │ │ │ │ andeq r2, r0, r2, lsl #5 │ │ │ │ andeq r7, r0, pc, lsr #10 │ │ │ │ andeq r2, r0, r6, ror r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r6, sp, r8, lsl #1 │ │ │ │ - ldrdeq r0, [ip], #-8 │ │ │ │ - subeq pc, fp, ip, asr fp @ │ │ │ │ + subseq r6, sp, r8, ror r0 │ │ │ │ + subeq r0, ip, r8, asr #1 │ │ │ │ + subeq pc, fp, ip, asr #22 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ rsbeq r4, r9, ip, asr #17 │ │ │ │ - subseq r6, sp, r4, lsl r0 │ │ │ │ - subeq r0, ip, r0, asr #32 │ │ │ │ - subeq pc, fp, ip, ror #21 │ │ │ │ + subseq r6, sp, r4 │ │ │ │ + subeq r0, ip, r0, lsr r0 │ │ │ │ + ldrdeq pc, [fp], #-172 @ 0xffffff54 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - subseq r5, sp, r4, ror #31 │ │ │ │ - subeq r0, ip, r8, rrx │ │ │ │ - strheq pc, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq r5, [sp], #-244 @ 0xffffff0c │ │ │ │ + subeq r0, ip, r8, asr r0 │ │ │ │ + subeq pc, fp, ip, lsr #21 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ - ldrheq r5, [sp], #-244 @ 0xffffff0c │ │ │ │ - @ instruction: 0x004be594 │ │ │ │ - subeq pc, fp, ip, lsl #21 │ │ │ │ + subseq r5, sp, r4, lsr #31 │ │ │ │ + subeq lr, fp, r4, lsl #11 │ │ │ │ + subeq pc, fp, ip, ror sl @ │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ - subseq r5, sp, r4, lsl #31 │ │ │ │ - strdeq lr, [fp], #-112 @ 0xffffff90 │ │ │ │ - subeq pc, fp, ip, asr sl @ │ │ │ │ + subseq r5, sp, r4, ror pc │ │ │ │ + subeq lr, fp, r0, ror #15 │ │ │ │ + subeq pc, fp, ip, asr #20 │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ - subeq lr, fp, ip, lsl #15 │ │ │ │ - subseq r5, sp, ip, asr #30 │ │ │ │ - subeq pc, fp, r4, lsr #20 │ │ │ │ - subeq lr, fp, r4, ror r7 │ │ │ │ + subeq lr, fp, ip, ror r7 │ │ │ │ + subseq r5, sp, ip, lsr pc │ │ │ │ + subeq pc, fp, r4, lsl sl @ │ │ │ │ + subeq lr, fp, r4, ror #14 │ │ │ │ @ instruction: 0x000037b8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, fp, r8, lsr pc @ │ │ │ │ + subeq pc, fp, r8, lsr #30 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - subeq pc, fp, r8, asr lr @ │ │ │ │ - subeq pc, fp, r0, ror #29 │ │ │ │ - subeq pc, fp, r4, ror #28 │ │ │ │ + subeq pc, fp, r8, asr #28 │ │ │ │ + ldrdeq pc, [fp], #-224 @ 0xffffff20 │ │ │ │ + subeq pc, fp, r4, asr lr @ │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r0, [sp, #4] │ │ │ │ cmp r3, #1 │ │ │ │ beq 376ed8 │ │ │ │ cmp r3, #4 │ │ │ │ movne r0, #0 │ │ │ │ andeq r0, r0, #1 │ │ │ │ @@ -416658,15 +416658,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ strb r2, [r3, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldr r3, [pc, #208] @ 3770b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 376f84 │ │ │ │ ldr r3, [pc, #192] @ 3770b8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -416686,48 +416686,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3770c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 376f84 │ │ │ │ ldr r2, [pc, #88] @ 3770c8 │ │ │ │ ldr r3, [pc, #52] @ 3770a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3770a0 │ │ │ │ ldr r0, [pc, #56] @ 3770cc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r9, r0, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, r9, ip, lsl #9 │ │ │ │ rsbeq r4, r9, r0, ror r4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r0, lsr #22 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, fp, r0, lsr #25 │ │ │ │ + @ instruction: 0x004bfc90 │ │ │ │ rsbeq r4, r9, ip, lsl #7 │ │ │ │ - @ instruction: 0x004bfc94 │ │ │ │ + subeq pc, fp, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #196] @ 3771ac │ │ │ │ ldr r3, [pc, #196] @ 3771b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416735,25 +416735,25 @@ │ │ │ │ add r6, r0, #260 @ 0x104 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ ldrb r3, [r5, #276] @ 0x114 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ sub r4, r0, r3 │ │ │ │ cmp r4, r2 │ │ │ │ ble 377144 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ca898 │ │ │ │ + bl 7ca890 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r4, r3 │ │ │ │ bls 377188 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #100] @ 3771b4 │ │ │ │ ldr r3, [pc, #92] @ 3771b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416768,50 +416768,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [r5, #276] @ 0x114 │ │ │ │ add r0, r0, r3 │ │ │ │ - bl 63a41c │ │ │ │ + bl 63a414 │ │ │ │ cmp r0, #0 │ │ │ │ cmpge r4, r0 │ │ │ │ movge r0, #1 │ │ │ │ movlt r0, #0 │ │ │ │ b 377148 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r9, r4, lsl r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, r9, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 3771c8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5887b0 │ │ │ │ + b 5887a8 │ │ │ │ rsbeq r2, r6, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 37725c │ │ │ │ ldr r2, [pc, #120] @ 377260 │ │ │ │ ldr r1, [pc, #120] @ 377264 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #92] @ 377268 │ │ │ │ ldr r1, [pc, #92] @ 37726c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r2, [pc, #72] @ 377270 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -416819,17 +416819,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, sp, r0, ror fp │ │ │ │ - subeq r1, r9, r8, asr #18 │ │ │ │ - subseq sp, r0, r4, lsr #7 │ │ │ │ + subseq r5, sp, r0, ror #22 │ │ │ │ + subeq r1, r9, r8, lsr r9 │ │ │ │ + @ instruction: 0x0050d394 │ │ │ │ muleq r0, r8, r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ rsbeq r2, r6, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416855,48 +416855,48 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #468] @ 3774cc │ │ │ │ ldr r1, [pc, #468] @ 3774d0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #432] @ 3774d4 │ │ │ │ add ip, r5, #44 @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #396] @ 3774d8 │ │ │ │ ldr r1, [pc, #396] @ 3774dc │ │ │ │ add ip, r5, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5820c0 │ │ │ │ + bl 5820b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37739c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -416926,30 +416926,30 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r9, #156 @ 0x9c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 2a76e4 │ │ │ │ ldr r3, [pc, #200] @ 3774e8 │ │ │ │ add sl, r4, #920 @ 0x398 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r4, #4 │ │ │ │ add r2, r9, #204 @ 0xcc │ │ │ │ mov r0, sl │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ bl 2a76e4 │ │ │ │ ldr r1, [pc, #144] @ 3774ec │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ @@ -416972,28 +416972,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 3774f0 │ │ │ │ ldr r0, [pc, #68] @ 3774f4 │ │ │ │ ldr r2, [pc, #68] @ 3774f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x005d5a98 │ │ │ │ - subeq r0, sl, r0, lsr #4 │ │ │ │ - subeq r0, sl, r4, lsr r2 │ │ │ │ + subseq r5, sp, r8, lsl #21 │ │ │ │ + subeq r0, sl, r0, lsl r2 │ │ │ │ + subeq r0, sl, r4, lsr #4 │ │ │ │ + subeq pc, fp, r8, lsr sl @ │ │ │ │ subeq pc, fp, r8, asr #20 │ │ │ │ - subeq pc, fp, r8, asr sl @ │ │ │ │ - @ instruction: 0x0055f590 │ │ │ │ - subeq r1, r9, r8, ror #15 │ │ │ │ - subseq sp, r0, r8, asr #4 │ │ │ │ + subseq pc, r5, r0, lsl #11 │ │ │ │ + ldrdeq r1, [r9], #-120 @ 0xffffff88 │ │ │ │ + subseq sp, r0, r8, lsr r2 │ │ │ │ strheq r2, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x004bf99c │ │ │ │ - subeq pc, fp, r8, ror r9 @ │ │ │ │ + subeq pc, fp, ip, lsl #19 │ │ │ │ + subeq pc, fp, r8, ror #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq pc, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - subeq pc, fp, r0, asr #17 │ │ │ │ + subeq pc, fp, r4, lsr #17 │ │ │ │ + strheq pc, [fp], #-128 @ 0xffffff80 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #284] @ 377630 │ │ │ │ ldr r3, [pc, #284] @ 377634 │ │ │ │ @@ -417003,15 +417003,15 @@ │ │ │ │ ldr r5, [pc, #272] @ 377638 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldr r3, [pc, #244] @ 37763c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3775a4 │ │ │ │ mov r3, #1 │ │ │ │ @@ -417051,37 +417051,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 377650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 377558 │ │ │ │ ldr r0, [pc, #48] @ 377654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 377558 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, r8, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r3, [r9], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00693e94 │ │ │ │ andeq r1, r0, ip, asr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004bf794 │ │ │ │ - subeq pc, fp, ip, lsr #15 │ │ │ │ + subeq pc, fp, r4, lsl #15 │ │ │ │ + @ instruction: 0x004bf79c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #284] @ 37778c │ │ │ │ ldr r3, [pc, #284] @ 377790 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -417090,15 +417090,15 @@ │ │ │ │ ldr r5, [pc, #272] @ 377794 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldr r3, [pc, #244] @ 377798 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 377700 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417138,37 +417138,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3777ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3776b4 │ │ │ │ ldr r0, [pc, #48] @ 3777b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3776b4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, ip, lsl #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r9, ip, asr sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r3, r9, r8, lsr sp │ │ │ │ andeq r2, r0, r4, lsl #12 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, fp, ip, ror r6 @ │ │ │ │ - @ instruction: 0x004bf694 │ │ │ │ + subeq pc, fp, ip, ror #12 │ │ │ │ + subeq pc, fp, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ mov r3, #1 │ │ │ │ and r2, r2, #7 │ │ │ │ @@ -417181,15 +417181,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377848 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ cmp r0, #1 │ │ │ │ bhi 377884 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417209,15 +417209,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 377658 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ cmp r0, #1 │ │ │ │ bls 377814 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417239,23 +417239,23 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ ldr r7, [pc, #240] @ 3779ec │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, r3 │ │ │ │ beq 377944 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ca61c │ │ │ │ + bl 7ca614 │ │ │ │ ldr r2, [pc, #216] @ 3779f0 │ │ │ │ ldr r3, [pc, #204] @ 3779e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -417288,37 +417288,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 377a04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 377910 │ │ │ │ ldr r0, [pc, #48] @ 377a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 377910 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, r8, lsr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r9, r4, lsl #22 │ │ │ │ rsbeq r3, r9, r4, ror #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, lsl #1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, fp, r8, ror #8 │ │ │ │ - subeq pc, fp, ip, lsl #9 │ │ │ │ + subeq pc, fp, r8, asr r4 @ │ │ │ │ + subeq pc, fp, ip, ror r4 @ │ │ │ │ ldrb r3, [r0, #110] @ 0x6e │ │ │ │ ldrb r1, [r0, #97] @ 0x61 │ │ │ │ ldrb r2, [r0, #96] @ 0x60 │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov r1, #0 │ │ │ │ @@ -417328,15 +417328,15 @@ │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r0, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -417450,67 +417450,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 377c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 377b84 │ │ │ │ ldr r0, [pc, #48] @ 377c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 377b84 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strheq r3, [r9], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r9, r0, lsr #17 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r3, r9, r4, asr r8 │ │ │ │ andeq r4, r0, r8, asr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, fp, ip, lsr r2 @ │ │ │ │ - subeq pc, fp, r8, asr r2 @ │ │ │ │ + subeq pc, fp, ip, lsr #4 │ │ │ │ + subeq pc, fp, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 377d00 │ │ │ │ ldr r2, [pc, #84] @ 377d04 │ │ │ │ ldr r1, [pc, #84] @ 377d08 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r5, sp, r8, lsr #1 │ │ │ │ - subeq r0, r9, r0, lsl #29 │ │ │ │ - subseq ip, r0, r0, ror #17 │ │ │ │ + @ instruction: 0x005d5098 │ │ │ │ + subeq r0, r9, r0, ror lr │ │ │ │ + ldrsbeq ip, [r0], #-128 @ 0xffffff80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 377d8c │ │ │ │ ldr r2, [pc, #104] @ 377d90 │ │ │ │ ldr r1, [pc, #104] @ 377d94 │ │ │ │ @@ -417518,35 +417518,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #68] @ 377d98 │ │ │ │ mov r3, #400 @ 0x190 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r0, #1088 @ 0x440 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c6e4 │ │ │ │ + bl 58c6dc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, sp, r4, lsr r0 │ │ │ │ - subeq pc, fp, r8 │ │ │ │ - subeq pc, fp, ip, lsl r0 @ │ │ │ │ - subseq lr, r5, r4, ror #22 │ │ │ │ + subseq r5, sp, r4, lsr #32 │ │ │ │ + strdeq lr, [fp], #-248 @ 0xffffff08 │ │ │ │ + subeq pc, fp, ip │ │ │ │ + subseq lr, r5, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 377e10 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 377e14 │ │ │ │ @@ -417554,31 +417554,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #5 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, sp, r0, lsr #31 │ │ │ │ - subeq lr, fp, r8, ror pc │ │ │ │ - subseq lr, r5, ip, ror #21 │ │ │ │ + @ instruction: 0x005d4f90 │ │ │ │ + subeq lr, fp, r8, ror #30 │ │ │ │ + ldrsbeq lr, [r5], #-172 @ 0xffffff54 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 377e90 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 377e94 │ │ │ │ @@ -417586,31 +417586,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #4 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, sp, r0, lsr #30 │ │ │ │ - strdeq lr, [fp], #-232 @ 0xffffff18 │ │ │ │ - subseq lr, r5, ip, ror #20 │ │ │ │ + subseq r4, sp, r0, lsl pc │ │ │ │ + subeq lr, fp, r8, ror #29 │ │ │ │ + subseq lr, r5, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 377f10 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 377f14 │ │ │ │ @@ -417618,31 +417618,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #4 │ │ │ │ movgt r0, #0 │ │ │ │ movle r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, sp, r0, lsr #29 │ │ │ │ - subeq lr, fp, r8, ror lr │ │ │ │ - subseq lr, r5, ip, ror #19 │ │ │ │ + @ instruction: 0x005d4e90 │ │ │ │ + subeq lr, fp, r8, ror #28 │ │ │ │ + ldrsbeq lr, [r5], #-156 @ 0xffffff64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 377f94 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #92] @ 377f98 │ │ │ │ @@ -417650,117 +417650,117 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ sub r0, r0, #5 │ │ │ │ cmp r0, #1 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, sp, r0, lsr #28 │ │ │ │ - strdeq lr, [fp], #-216 @ 0xffffff28 │ │ │ │ - subseq lr, r5, ip, ror #18 │ │ │ │ + subseq r4, sp, r0, lsl lr │ │ │ │ + subeq lr, fp, r8, ror #27 │ │ │ │ + subseq lr, r5, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 377ff8 │ │ │ │ ldr r2, [pc, #64] @ 377ffc │ │ │ │ ldr r1, [pc, #64] @ 378000 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7ca614 │ │ │ │ + bl 7ca60c │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7ca614 │ │ │ │ - subseq r4, sp, r0, lsr #27 │ │ │ │ - subeq lr, fp, r8, ror sp │ │ │ │ - subseq lr, r5, ip, ror #17 │ │ │ │ + b 7ca60c │ │ │ │ + @ instruction: 0x005d4d90 │ │ │ │ + subeq lr, fp, r8, ror #26 │ │ │ │ + ldrsbeq lr, [r5], #-140 @ 0xffffff74 │ │ │ │ │ │ │ │ 00378004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ 378074 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 58d01c │ │ │ │ + bl 58d014 │ │ │ │ ldr ip, [pc, #72] @ 378078 │ │ │ │ ldr r2, [pc, #72] @ 37807c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [r0, #316] @ 0x13c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0055e89c │ │ │ │ - subseq r4, sp, ip, lsr #26 │ │ │ │ - subeq lr, fp, r8, lsl #26 │ │ │ │ + subseq lr, r5, ip, lsl #17 │ │ │ │ + subseq r4, sp, ip, lsl sp │ │ │ │ + strdeq lr, [fp], #-200 @ 0xffffff38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3780e0 │ │ │ │ ldr r2, [pc, #72] @ 3780e4 │ │ │ │ ldr r1, [pc, #72] @ 3780e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7ca5cc │ │ │ │ + bl 7ca5c4 │ │ │ │ mov r1, #32 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7ca5cc │ │ │ │ - subseq r4, sp, r0, asr #25 │ │ │ │ - @ instruction: 0x004bec98 │ │ │ │ - subseq lr, r5, r4, lsl #16 │ │ │ │ + b 7ca5c4 │ │ │ │ + ldrheq r4, [sp], #-192 @ 0xffffff40 │ │ │ │ + subeq lr, fp, r8, lsl #25 │ │ │ │ + ldrsheq lr, [r5], #-116 @ 0xffffff8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #308] @ 378238 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #304] @ 37823c │ │ │ │ @@ -417768,15 +417768,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrb r3, [r0, #316] @ 0x13c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ movge r3, r4 │ │ │ │ cmp r3, #4 │ │ │ │ ble 37816c │ │ │ │ mov r3, #7 │ │ │ │ @@ -417816,37 +417816,37 @@ │ │ │ │ ble 3781f4 │ │ │ │ add r4, r5, #336 @ 0x150 │ │ │ │ add r4, r4, #3 │ │ │ │ add r6, r4, r6 │ │ │ │ add r7, r5, #152 @ 0x98 │ │ │ │ ldrb r1, [r4, #1]! │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca61c │ │ │ │ + bl 7ca614 │ │ │ │ cmp r6, r4 │ │ │ │ bne 3781e0 │ │ │ │ ldr r3, [r5, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ beq 378144 │ │ │ │ add r6, r5, #352 @ 0x160 │ │ │ │ add r6, r6, #3 │ │ │ │ add r7, r5, #260 @ 0x104 │ │ │ │ mov r4, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldrb r1, [r6, #1]! │ │ │ │ - bl 7ca61c │ │ │ │ + bl 7ca614 │ │ │ │ sub r3, r4, #352 @ 0x160 │ │ │ │ ldr r2, [r5, #388] @ 0x184 │ │ │ │ sub r3, r3, #2 │ │ │ │ sub r3, r3, r5 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 37820c │ │ │ │ b 378144 │ │ │ │ - subseq r4, sp, r0, asr ip │ │ │ │ - subeq lr, fp, r4, lsr #24 │ │ │ │ - @ instruction: 0x0055e798 │ │ │ │ + subseq r4, sp, r0, asr #24 │ │ │ │ + subeq lr, fp, r4, lsl ip │ │ │ │ + subseq lr, r5, r8, lsl #15 │ │ │ │ │ │ │ │ 00378244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1020] @ 378658 │ │ │ │ @@ -417963,21 +417963,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 378678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ ldr r2, [r8] │ │ │ │ b 3782dc │ │ │ │ cmp r2, #0 │ │ │ │ bne 378568 │ │ │ │ str r2, [r4, #292] @ 0x124 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ @@ -418000,24 +418000,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #436] @ 378680 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 378684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378338 │ │ │ │ ldr r3, [pc, #404] @ 378688 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3782a0 │ │ │ │ ldr r3, [pc, #360] @ 378670 │ │ │ │ @@ -418033,21 +418033,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 37868c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3782a0 │ │ │ │ ldr r3, [pc, #288] @ 378690 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3785e4 │ │ │ │ @@ -418064,73 +418064,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 378694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3782c8 │ │ │ │ str r3, [r4, #292] @ 0x124 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #0 │ │ │ │ beq 3782dc │ │ │ │ b 3783d4 │ │ │ │ ldr r0, [pc, #148] @ 378698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3782a0 │ │ │ │ ldr r1, [pc, #132] @ 37869c │ │ │ │ ldr r0, [pc, #132] @ 3786a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378338 │ │ │ │ ldr r0, [pc, #116] @ 3786a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ ldr r2, [r8] │ │ │ │ b 3782dc │ │ │ │ ldr r0, [pc, #96] @ 3786a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3782c8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, r0, lsr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r9, ip, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r3, r9, ip, lsl #1 │ │ │ │ andeq r3, r0, ip, lsr #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004beb98 │ │ │ │ + subeq lr, fp, r8, lsl #23 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - subeq r4, ip, r4, ror ip │ │ │ │ - subeq lr, fp, ip, asr fp │ │ │ │ + subeq r4, ip, r4, ror #24 │ │ │ │ + subeq lr, fp, ip, asr #22 │ │ │ │ andeq r1, r0, r0, lsr fp │ │ │ │ - subeq lr, fp, ip, ror r9 │ │ │ │ + subeq lr, fp, ip, ror #18 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - subeq lr, fp, r8, ror #18 │ │ │ │ - subeq lr, fp, r0, lsl r9 │ │ │ │ - subeq r4, ip, r8, lsr #22 │ │ │ │ - subeq lr, fp, r4, asr sl │ │ │ │ - subeq lr, fp, r4, ror #19 │ │ │ │ - subeq lr, fp, ip, asr #18 │ │ │ │ + subeq lr, fp, r8, asr r9 │ │ │ │ + subeq lr, fp, r0, lsl #18 │ │ │ │ + subeq r4, ip, r8, lsl fp │ │ │ │ + subeq lr, fp, r4, asr #20 │ │ │ │ + ldrdeq lr, [fp], #-148 @ 0xffffff6c │ │ │ │ + subeq lr, fp, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldrb r3, [r0, #276] @ 0x114 │ │ │ │ ldr r2, [pc, #1112] @ 378b20 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418153,24 +418153,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2e30 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3788a4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3787ac │ │ │ │ ldr r3, [r4, #252] @ 0xfc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3787ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caa04 │ │ │ │ + bl 7ca9fc │ │ │ │ ldr r3, [r4, #252] @ 0xfc │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ ldrb r3, [r4, #277] @ 0x115 │ │ │ │ bl 36893c │ │ │ │ subs r3, r0, #0 │ │ │ │ @@ -418182,15 +418182,15 @@ │ │ │ │ ldrb r2, [r4, #277] @ 0x115 │ │ │ │ bl 369b5c │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ bl 36a6e4 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [r4, #140] @ 0x8c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ca5b4 │ │ │ │ + bl 7ca5ac │ │ │ │ mov r1, #0 │ │ │ │ cmp r5, r1 │ │ │ │ strb r1, [r4, #284] @ 0x11c │ │ │ │ bne 378864 │ │ │ │ ldr r2, [pc, #892] @ 378b30 │ │ │ │ ldr r3, [pc, #876] @ 378b24 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -418206,15 +418206,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r6, r0, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cab30 │ │ │ │ + bl 7cab28 │ │ │ │ cmp r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r9, r5 │ │ │ │ beq 378890 │ │ │ │ ldr r3, [pc, #792] @ 378b2c │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -418224,20 +418224,20 @@ │ │ │ │ ldrb r5, [r4, #276] @ 0x114 │ │ │ │ sub r5, r5, #1 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ strb r5, [r4, #276] @ 0x114 │ │ │ │ beq 378700 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r1, r0 │ │ │ │ movcc r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caa14 │ │ │ │ + bl 7caa0c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ b 378700 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [r8] │ │ │ │ and r3, r3, #248 @ 0xf8 │ │ │ │ ble 37893c │ │ │ │ @@ -418245,15 +418245,15 @@ │ │ │ │ cmp r2, r1 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ bne 378a58 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 36ac3c │ │ │ │ b 3787ac │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ca798 │ │ │ │ + bl 7ca790 │ │ │ │ mov r9, r0 │ │ │ │ and r5, r0, #7 │ │ │ │ b 37880c │ │ │ │ ldr r3, [pc, #648] @ 378b34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418272,22 +418272,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 378b40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378720 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ mov r0, r4 │ │ │ │ strh r2, [r4, #100] @ 0x64 │ │ │ │ strb r3, [r4, #102] @ 0x66 │ │ │ │ bl 376f3c │ │ │ │ b 3787ac │ │ │ │ @@ -418311,24 +418311,24 @@ │ │ │ │ beq 378b04 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #416] @ 378b48 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 378b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378884 │ │ │ │ ldr r3, [pc, #384] @ 378b50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378820 │ │ │ │ ldr r3, [pc, #340] @ 378b38 │ │ │ │ @@ -418344,27 +418344,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 378b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378820 │ │ │ │ ldr r0, [pc, #268] @ 378b58 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378720 │ │ │ │ ldr r3, [pc, #228] @ 378b44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 378884 │ │ │ │ ldr r3, [pc, #196] @ 378b38 │ │ │ │ @@ -418379,65 +418379,65 @@ │ │ │ │ beq 378aec │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #164] @ 378b5c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 378b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378884 │ │ │ │ ldr r0, [pc, #132] @ 378b64 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378820 │ │ │ │ ldr r1, [pc, #116] @ 378b68 │ │ │ │ ldr r0, [pc, #116] @ 378b6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378884 │ │ │ │ ldr r1, [pc, #100] @ 378b70 │ │ │ │ ldr r0, [pc, #100] @ 378b74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378884 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, r9, r0, lsr sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, r9, r0, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, r9, r8, asr #24 │ │ │ │ andeq r1, r0, ip, asr #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq lr, [fp], #-124 @ 0xffffff84 │ │ │ │ + subeq lr, fp, ip, lsr #15 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - subeq lr, fp, r8, lsl #15 │ │ │ │ - subeq lr, fp, r0, lsl #13 │ │ │ │ + subeq lr, fp, r8, ror r7 │ │ │ │ + subeq lr, fp, r0, ror r6 │ │ │ │ @ instruction: 0x00002fb0 │ │ │ │ + subeq lr, fp, r0, asr r6 │ │ │ │ + subeq lr, fp, r8, lsr #13 │ │ │ │ subeq lr, fp, r0, ror #12 │ │ │ │ - strheq lr, [fp], #-104 @ 0xffffff98 │ │ │ │ - subeq lr, fp, r0, ror r6 │ │ │ │ - subeq lr, fp, r0, ror r5 │ │ │ │ - ldrdeq lr, [fp], #-92 @ 0xffffffa4 │ │ │ │ - subeq lr, fp, r4, lsr r6 │ │ │ │ - subeq lr, fp, r8, ror r5 │ │ │ │ - subeq lr, fp, r4, lsr #12 │ │ │ │ subeq lr, fp, r0, ror #10 │ │ │ │ + subeq lr, fp, ip, asr #11 │ │ │ │ + subeq lr, fp, r4, lsr #12 │ │ │ │ + subeq lr, fp, r8, ror #10 │ │ │ │ + subeq lr, fp, r4, lsl r6 │ │ │ │ + subeq lr, fp, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1900] @ 3792fc │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ @@ -418487,15 +418487,15 @@ │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 378c00 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq 378c00 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cab30 │ │ │ │ + bl 7cab28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 378ed4 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379088 │ │ │ │ ldrb r3, [r4, #99] @ 0x63 │ │ │ │ cmp r3, #16 │ │ │ │ @@ -418511,33 +418511,33 @@ │ │ │ │ bhi 378e38 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bhi 378f94 │ │ │ │ cmp r3, #16 │ │ │ │ bne 378c00 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7caa04 │ │ │ │ + bl 7ca9fc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r7, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ ldr r3, [pc, #1536] @ 379310 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 379094 │ │ │ │ mov r0, r4 │ │ │ │ @@ -418569,33 +418569,33 @@ │ │ │ │ beq 378fe4 │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 378f0c │ │ │ │ cmp r3, #16 │ │ │ │ bne 378c00 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7caa04 │ │ │ │ + bl 7ca9fc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #1300] @ 379310 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ strb r0, [r4, #276] @ 0x114 │ │ │ │ ldr r3, [r6, r2] │ │ │ │ @@ -418612,31 +418612,31 @@ │ │ │ │ b 378c00 │ │ │ │ add r3, r3, #63 @ 0x3f │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ bhi 378c00 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caa04 │ │ │ │ + bl 7ca9fc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ mov r0, r4 │ │ │ │ bl 3770d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378c00 │ │ │ │ mov r0, r4 │ │ │ │ bl 3786ac │ │ │ │ b 378c00 │ │ │ │ @@ -418661,87 +418661,87 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ str r1, [r4, #296] @ 0x128 │ │ │ │ str r3, [r4, #292] @ 0x124 │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ b 378c6c │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ cmp r0, #1 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caa04 │ │ │ │ + bl 7ca9fc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378c00 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r2, [r4, #276] @ 0x114 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 376f3c │ │ │ │ b 378c00 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caa04 │ │ │ │ + bl 7ca9fc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ b 378ea4 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7caa04 │ │ │ │ + bl 7ca9fc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378c00 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #708] @ 379310 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ @@ -418750,15 +418750,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 379218 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r8 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r0, #1 │ │ │ │ bls 378c00 │ │ │ │ b 378d74 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 36ac3c │ │ │ │ b 378c00 │ │ │ │ ldr r3, [pc, #632] @ 379314 │ │ │ │ @@ -418779,22 +418779,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 379320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378d20 │ │ │ │ ldr r3, [pc, #524] @ 379324 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378e18 │ │ │ │ ldr r3, [pc, #492] @ 379318 │ │ │ │ @@ -418810,24 +418810,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #436] @ 379328 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 37932c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378e18 │ │ │ │ ldr r3, [pc, #392] @ 379324 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378d74 │ │ │ │ ldr r3, [pc, #360] @ 379318 │ │ │ │ @@ -418843,24 +418843,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #312] @ 379330 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 379334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378d74 │ │ │ │ ldr r3, [pc, #260] @ 379324 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379064 │ │ │ │ ldr r3, [pc, #228] @ 379318 │ │ │ │ @@ -418876,73 +418876,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #188] @ 379338 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 37933c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 379064 │ │ │ │ ldr r0, [pc, #156] @ 379340 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378d20 │ │ │ │ ldr r1, [pc, #140] @ 379344 │ │ │ │ ldr r0, [pc, #140] @ 379348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378e18 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #120] @ 37934c │ │ │ │ ldr r0, [pc, #120] @ 379350 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 378d74 │ │ │ │ ldr r1, [pc, #104] @ 379354 │ │ │ │ ldr r0, [pc, #104] @ 379358 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 379064 │ │ │ │ rsbeq r2, r9, r4, ror #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq r4, [sp], #-0 │ │ │ │ + subseq r4, sp, r0, ror #1 │ │ │ │ rsbeq r2, r9, r0, lsr r8 │ │ │ │ strdeq r2, [r9], #-116 @ 0xffffff8c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, ip, asr #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq lr, fp, r0, asr #32 │ │ │ │ + subeq lr, fp, r0, lsr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - subeq sp, fp, r8, asr #31 │ │ │ │ - strheq sp, [fp], #-228 @ 0xffffff1c │ │ │ │ - subeq sp, fp, r0, lsr #31 │ │ │ │ - subeq sp, fp, r0, lsr lr │ │ │ │ + strheq sp, [fp], #-248 @ 0xffffff08 │ │ │ │ + subeq sp, fp, r4, lsr #29 │ │ │ │ + @ instruction: 0x004bdf90 │ │ │ │ + subeq sp, fp, r0, lsr #28 │ │ │ │ + strheq sp, [fp], #-224 @ 0xffffff20 │ │ │ │ + @ instruction: 0x004bdd9c │ │ │ │ subeq sp, fp, r0, asr #29 │ │ │ │ - subeq sp, fp, ip, lsr #27 │ │ │ │ - ldrdeq sp, [fp], #-224 @ 0xffffff20 │ │ │ │ - subeq sp, fp, r4, lsl #29 │ │ │ │ - strheq sp, [fp], #-212 @ 0xffffff2c │ │ │ │ - subeq sp, fp, r4, asr #29 │ │ │ │ - @ instruction: 0x004bdd98 │ │ │ │ - subeq sp, fp, r0, asr lr │ │ │ │ - subeq sp, fp, r0, lsl #27 │ │ │ │ + subeq sp, fp, r4, ror lr │ │ │ │ + subeq sp, fp, r4, lsr #27 │ │ │ │ + strheq sp, [fp], #-228 @ 0xffffff1c │ │ │ │ + subeq sp, fp, r8, lsl #27 │ │ │ │ + subeq sp, fp, r0, asr #28 │ │ │ │ + subeq sp, fp, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #3056] @ 379f64 │ │ │ │ ldr r3, [pc, #3056] @ 379f68 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -419007,15 +419007,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r2, [r4, #296] @ 0x128 │ │ │ │ str r6, [r4, #292] @ 0x124 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ cmp r6, #0 │ │ │ │ bne 379488 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r0, #1 │ │ │ │ bls 379640 │ │ │ │ mov r0, r4 │ │ │ │ bl 377a0c │ │ │ │ ldr r2, [pc, #2780] @ 379f74 │ │ │ │ ldr r3, [pc, #2764] @ 379f68 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -419183,59 +419183,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #2112] @ 379f88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2092] @ 379f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r1, [r4, #97] @ 0x61 │ │ │ │ ldrb r2, [r4, #110] @ 0x6e │ │ │ │ ldrb r0, [r4, #96] @ 0x60 │ │ │ │ lsl r2, r2, #16 │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ orrs r2, r2, r0 │ │ │ │ beq 379490 │ │ │ │ mov r0, r4 │ │ │ │ bl 37935c │ │ │ │ b 379490 │ │ │ │ add sl, r4, #260 @ 0x104 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ ldr r3, [pc, #2008] @ 379f78 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 379be8 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3799b0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #308] @ 0x134 │ │ │ │ blx r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ ldrb r3, [r4, #110] @ 0x6e │ │ │ │ ldrb r2, [r4, #97] @ 0x61 │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #96] @ 0x60 │ │ │ │ orr r3, r3, r2 │ │ │ │ sub r5, r3, r5 │ │ │ │ @@ -419266,15 +419266,15 @@ │ │ │ │ bl 3786ac │ │ │ │ b 379490 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3799fc │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #308] @ 0x134 │ │ │ │ blx r3 │ │ │ │ @@ -419295,15 +419295,15 @@ │ │ │ │ strb r2, [r4, #110] @ 0x6e │ │ │ │ ldrbne r3, [r4, #100] @ 0x64 │ │ │ │ orrne r3, r3, #16 │ │ │ │ strbne r3, [r4, #100] @ 0x64 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ ldrb r3, [r4, #276] @ 0x114 │ │ │ │ ldrb r2, [r4, #99] @ 0x63 │ │ │ │ add r3, r3, r5 │ │ │ │ cmp r2, #194 @ 0xc2 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ beq 379a70 │ │ │ │ cmp r2, #195 @ 0xc3 │ │ │ │ @@ -419331,73 +419331,73 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #99] @ 0x63 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 376f3c │ │ │ │ b 379490 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r0, #1 │ │ │ │ bhi 379490 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 376f3c │ │ │ │ b 379490 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7caa04 │ │ │ │ + bl 7ca9fc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, r5 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ b 379838 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ mov r1, r6 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7caa04 │ │ │ │ + bl 7ca9fc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ cmp r0, r5 │ │ │ │ movcc r5, r0 │ │ │ │ b 3798f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ bne 379490 │ │ │ │ ldrb r2, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ orr r2, r2, #24 │ │ │ │ strb r3, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ strb r2, [r4, #101] @ 0x65 │ │ │ │ bl 376f3c │ │ │ │ b 379490 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 379490 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #1260] @ 379f78 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ @@ -419406,15 +419406,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 379e88 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r8 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r0, #1 │ │ │ │ bls 379490 │ │ │ │ b 379780 │ │ │ │ ldr r3, [r4, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379d6c │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ @@ -419504,23 +419504,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 379f94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3797b0 │ │ │ │ ldr r3, [pc, #808] @ 379f98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379844 │ │ │ │ ldr r3, [pc, #764] @ 379f80 │ │ │ │ @@ -419536,94 +419536,94 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 379f9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 379844 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ b 379684 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r6, #16 │ │ │ │ movcs r2, #16 │ │ │ │ movcc r2, r6 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r2, r0 │ │ │ │ movcs r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7caa04 │ │ │ │ + bl 7ca9fc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ b 37944c │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ ldrb r5, [r4, #110] @ 0x6e │ │ │ │ ldrb r3, [r4, #97] @ 0x61 │ │ │ │ lsl r5, r5, #16 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r6, r0 │ │ │ │ orrs r5, r5, r3 │ │ │ │ movne r2, #1 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ moveq r2, #0 │ │ │ │ b 3795c0 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ b 379ae4 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cab5c │ │ │ │ + bl 7cab54 │ │ │ │ cmp r6, #16 │ │ │ │ movcs r6, #16 │ │ │ │ cmp r6, r0 │ │ │ │ movcc r5, r6 │ │ │ │ movcs r5, r0 │ │ │ │ b 37943c │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7ca6b4 │ │ │ │ + bl 7ca6ac │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ b 379518 │ │ │ │ ldr r0, [pc, #448] @ 379fa0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3797b0 │ │ │ │ ldr r0, [pc, #428] @ 379fa4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 379844 │ │ │ │ ldr r2, [pc, #368] @ 379f7c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 379968 │ │ │ │ ldr r2, [pc, #352] @ 379f80 │ │ │ │ @@ -419639,24 +419639,24 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #320] @ 379fa8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 379fac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 379968 │ │ │ │ ldr r3, [pc, #236] @ 379f7c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379aa4 │ │ │ │ ldr r3, [pc, #220] @ 379f80 │ │ │ │ @@ -419672,74 +419672,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #196] @ 379fb0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 379fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 379aa4 │ │ │ │ ldr r1, [pc, #164] @ 379fb8 │ │ │ │ ldr r0, [pc, #164] @ 379fbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r1, [r4, #97] @ 0x61 │ │ │ │ ldrb r2, [r4, #110] @ 0x6e │ │ │ │ ldrb r0, [r4, #96] @ 0x60 │ │ │ │ b 379770 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #132] @ 379fc0 │ │ │ │ ldr r0, [pc, #132] @ 379fc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 379968 │ │ │ │ ldr r1, [pc, #116] @ 379fc8 │ │ │ │ ldr r0, [pc, #116] @ 379fcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 379aa4 │ │ │ │ rsbeq r2, r9, r4, lsl #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r3, sp, r8, ror #17 │ │ │ │ + ldrsbeq r3, [sp], #-136 @ 0xffffff78 │ │ │ │ rsbeq r2, r9, ip, lsr #32 │ │ │ │ rsbeq r1, r9, r4, ror #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, fp, r0, asr sl │ │ │ │ - subeq sp, fp, r0, ror #17 │ │ │ │ + subeq sp, fp, r0, asr #20 │ │ │ │ + ldrdeq sp, [fp], #-128 @ 0xffffff80 │ │ │ │ andeq r4, r0, ip, asr #19 │ │ │ │ - subeq sp, fp, r8, asr #10 │ │ │ │ + subeq sp, fp, r8, lsr r5 │ │ │ │ andeq r2, r0, ip, asr #21 │ │ │ │ - subeq sp, fp, ip, ror #8 │ │ │ │ - strdeq sp, [fp], #-52 @ 0xffffffcc │ │ │ │ - subeq sp, fp, ip, ror r3 │ │ │ │ - ldrdeq sp, [fp], #-36 @ 0xffffffdc │ │ │ │ - subeq sp, fp, r0, asr #3 │ │ │ │ - subeq sp, fp, r0, asr r2 │ │ │ │ - subeq sp, fp, ip, lsr r1 │ │ │ │ - subeq sp, fp, r4, lsl #5 │ │ │ │ - subeq sp, fp, r8, asr r1 │ │ │ │ - subeq sp, fp, r0, lsl #4 │ │ │ │ - subeq sp, fp, r0, lsr r1 │ │ │ │ - subeq sp, fp, r8, ror #3 │ │ │ │ - subeq sp, fp, r8, lsl r1 │ │ │ │ + subeq sp, fp, ip, asr r4 │ │ │ │ + subeq sp, fp, r4, ror #7 │ │ │ │ + subeq sp, fp, ip, ror #6 │ │ │ │ + subeq sp, fp, r4, asr #5 │ │ │ │ + strheq sp, [fp], #-16 │ │ │ │ + subeq sp, fp, r0, asr #4 │ │ │ │ + subeq sp, fp, ip, lsr #2 │ │ │ │ + subeq sp, fp, r4, ror r2 │ │ │ │ + subeq sp, fp, r8, asr #2 │ │ │ │ + strdeq sp, [fp], #-16 │ │ │ │ + subeq sp, fp, r0, lsr #2 │ │ │ │ + ldrdeq sp, [fp], #-24 @ 0xffffffe8 │ │ │ │ + subeq sp, fp, r8, lsl #2 │ │ │ │ │ │ │ │ 00379fd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #632] @ 37a260 │ │ │ │ @@ -419879,45 +419879,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37a288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37a028 │ │ │ │ cmp r3, #195 @ 0xc3 │ │ │ │ beq 37a12c │ │ │ │ b 37a088 │ │ │ │ ldr r0, [pc, #64] @ 37a28c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37a028 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, r9, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r1, [r9], #-52 @ 0xffffffcc @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, r9, r0, asr r3 │ │ │ │ rsbeq r1, r9, r4, lsl #6 │ │ │ │ rsbeq r1, r9, r8, lsl #5 │ │ │ │ andeq r1, r0, r4, asr ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, r8, asr #31 │ │ │ │ - ldrdeq ip, [fp], #-244 @ 0xffffff0c │ │ │ │ + strheq ip, [fp], #-248 @ 0xffffff08 │ │ │ │ + subeq ip, fp, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #796] @ 37a5cc │ │ │ │ @@ -419987,23 +419987,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a300 │ │ │ │ ldr r5, [r4, #292] @ 0x124 │ │ │ │ cmp r5, #0 │ │ │ │ beq 37a300 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ cmp r5, #16 │ │ │ │ movcs r5, #16 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caa04 │ │ │ │ + bl 7ca9fc │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ ldr r2, [r4, #140] @ 0x8c │ │ │ │ sub r3, r3, r5 │ │ │ │ add r1, r1, r5 │ │ │ │ @@ -420047,22 +420047,22 @@ │ │ │ │ beq 37a5a0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 37a5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37a2ec │ │ │ │ ldr r2, [pc, #284] @ 37a5fc │ │ │ │ ldr r3, [pc, #236] @ 37a5d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -420097,50 +420097,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37a600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37a360 │ │ │ │ ldr r0, [pc, #92] @ 37a604 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37a2ec │ │ │ │ ldr r0, [pc, #76] @ 37a608 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37a360 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, r9, ip, asr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, r9, r8, lsr r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r1, [r9], #-4 @ │ │ │ │ @ instruction: 0x00691094 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ rsbeq r0, r9, ip, asr #31 │ │ │ │ andeq r2, r0, ip, lsr r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, ip, ror sp │ │ │ │ + subeq ip, fp, ip, ror #26 │ │ │ │ rsbeq r0, r9, ip, lsl pc │ │ │ │ + subeq ip, fp, r4, lsr #25 │ │ │ │ + subeq ip, fp, r8, asr #25 │ │ │ │ strheq ip, [fp], #-196 @ 0xffffff3c │ │ │ │ - ldrdeq ip, [fp], #-200 @ 0xffffff38 │ │ │ │ - subeq ip, fp, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #668] @ 37a8c0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -420158,15 +420158,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [pc, #600] @ 37a8d4 │ │ │ │ ldr r3, [pc, #600] @ 37a8d8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -420291,42 +420291,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 37a8ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37a694 │ │ │ │ ldr r0, [pc, #64] @ 37a8f0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37a694 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq r2, sp, r8, lsr r7 │ │ │ │ + subseq r2, sp, r8, lsr #14 │ │ │ │ rsbeq r0, r9, r4, asr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq ip, [fp], #-96 @ 0xffffffa0 │ │ │ │ - subseq ip, r5, r4, ror #4 │ │ │ │ + subeq ip, fp, r0, ror #13 │ │ │ │ + subseq ip, r5, r4, asr r2 │ │ │ │ rsbeq r0, r9, r0, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, r9, r0, asr sp │ │ │ │ muleq r0, r0, r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, r0, lsl sl │ │ │ │ - subeq ip, fp, r0, lsr sl │ │ │ │ + subeq ip, fp, r0, lsl #20 │ │ │ │ + subeq ip, fp, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #496] @ 37aafc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -420343,15 +420343,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [pc, #432] @ 37ab10 │ │ │ │ ldr r3, [pc, #432] @ 37ab14 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -420360,23 +420360,23 @@ │ │ │ │ beq 37aa18 │ │ │ │ cmp r6, #2 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne 37a9cc │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab30 │ │ │ │ + bl 7cab28 │ │ │ │ cmp r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ beq 37aa54 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab30 │ │ │ │ + bl 7cab28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37aa44 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 37935c │ │ │ │ ldr r2, [pc, #316] @ 37ab18 │ │ │ │ @@ -420394,29 +420394,29 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cab30 │ │ │ │ + bl 7cab28 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne 37a9c4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ca798 │ │ │ │ + bl 7ca790 │ │ │ │ mov r5, r0 │ │ │ │ b 37a9c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca798 │ │ │ │ + bl 7ca790 │ │ │ │ orr r5, r0, r5 │ │ │ │ b 37a9c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca798 │ │ │ │ + bl 7ca790 │ │ │ │ lsr r6, r0, #24 │ │ │ │ lsl r5, r0, #8 │ │ │ │ b 37a9ac │ │ │ │ ldr r3, [pc, #172] @ 37ab1c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420434,42 +420434,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 37ab28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37a978 │ │ │ │ ldr r0, [pc, #64] @ 37ab2c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37a978 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq r2, sp, r0, asr r4 │ │ │ │ + subseq r2, sp, r0, asr #8 │ │ │ │ ldrdeq r0, [r9], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq ip, fp, r8, lsl #8 │ │ │ │ - subseq fp, r5, ip, ror pc │ │ │ │ + strdeq ip, [fp], #-56 @ 0xffffffc8 │ │ │ │ + subseq fp, r5, ip, ror #30 │ │ │ │ @ instruction: 0x00690a9c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, r9, r0, lsr #20 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, ip, lsr #16 │ │ │ │ - subeq ip, fp, r8, asr #16 │ │ │ │ + subeq ip, fp, ip, lsl r8 │ │ │ │ + subeq ip, fp, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #468] @ 37ad20 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420568,47 +420568,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #104] @ 37ad4c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37ad50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37abb8 │ │ │ │ ldr r1, [pc, #72] @ 37ad54 │ │ │ │ ldr r0, [pc, #72] @ 37ad58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37abb8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, r9, ip, lsr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0069089c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, r9, r8, lsr #16 │ │ │ │ strdeq r0, [r9], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ strheq r0, [r9], #-116 @ 0xffffff8c @ │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, r8, asr r4 │ │ │ │ - subeq ip, fp, r4, asr #6 │ │ │ │ - subeq ip, fp, r0, lsr r4 │ │ │ │ - subeq ip, fp, r0, ror #6 │ │ │ │ + subeq ip, fp, r8, asr #8 │ │ │ │ + subeq ip, fp, r4, lsr r3 │ │ │ │ + subeq ip, fp, r0, lsr #8 │ │ │ │ + subeq ip, fp, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #460] @ 37af44 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420705,47 +420705,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #104] @ 37af70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37af74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37ade4 │ │ │ │ ldr r1, [pc, #72] @ 37af78 │ │ │ │ ldr r0, [pc, #72] @ 37af7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37ade4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, r9, r0, lsl #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, r9, r0, ror r6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, r9, r4, lsl #12 │ │ │ │ ldrdeq r0, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0x00690590 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, r0, asr r4 │ │ │ │ - subeq ip, fp, r0, lsr #2 │ │ │ │ - subeq ip, fp, r8, lsr #8 │ │ │ │ - subeq ip, fp, ip, lsr r1 │ │ │ │ + subeq ip, fp, r0, asr #8 │ │ │ │ + subeq ip, fp, r0, lsl r1 │ │ │ │ + subeq ip, fp, r8, lsl r4 │ │ │ │ + subeq ip, fp, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #468] @ 37b170 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420844,47 +420844,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #104] @ 37b19c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b1a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37b008 │ │ │ │ ldr r1, [pc, #72] @ 37b1a4 │ │ │ │ ldr r0, [pc, #72] @ 37b1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37b008 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, r9, ip, asr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, r9, ip, asr #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq r0, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ rsbeq r0, r9, r4, lsr #7 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ rsbeq r0, r9, r4, ror #6 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, r4, lsr #4 │ │ │ │ - strdeq fp, [fp], #-228 @ 0xffffff1c │ │ │ │ - strdeq ip, [fp], #-28 @ 0xffffffe4 │ │ │ │ - subeq fp, fp, r0, lsl pc │ │ │ │ + subeq ip, fp, r4, lsl r2 │ │ │ │ + subeq fp, fp, r4, ror #29 │ │ │ │ + subeq ip, fp, ip, ror #3 │ │ │ │ + subeq fp, fp, r0, lsl #30 │ │ │ │ │ │ │ │ 0037b1ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #324] @ 37b308 │ │ │ │ @@ -420953,38 +420953,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sp │ │ │ │ str r2, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 37b32c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37b234 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 37b330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37b234 │ │ │ │ rsbeq r0, r9, r8, lsr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, r9, r4, lsr #4 │ │ │ │ rsbeq r0, r9, r8, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq r0, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r2, r0, r4, lsl #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, ip, ror r0 │ │ │ │ - @ instruction: 0x004bc094 │ │ │ │ + subeq ip, fp, ip, rrx │ │ │ │ + subeq ip, fp, r4, lsl #1 │ │ │ │ │ │ │ │ 0037b334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #16 │ │ │ │ @@ -420997,17 +420997,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 1e2e30 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ strb r5, [r4, #138] @ 0x8a │ │ │ │ str r5, [r4, #140] @ 0x8c │ │ │ │ str r5, [r4, #292] @ 0x124 │ │ │ │ - bl 7ca5b4 │ │ │ │ + bl 7ca5ac │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 7ca5b4 │ │ │ │ + bl 7ca5ac │ │ │ │ mov r3, #7 │ │ │ │ str r5, [r4, #148] @ 0x94 │ │ │ │ str r5, [r4, #312] @ 0x138 │ │ │ │ strb r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -421026,31 +421026,31 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #32 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #52] @ 37b430 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 37b334 │ │ │ │ - @ instruction: 0x005d1990 │ │ │ │ - subeq fp, fp, r8, ror #18 │ │ │ │ - subeq fp, fp, ip, ror #18 │ │ │ │ - ldrheq fp, [r5], #-76 @ 0xffffffb4 │ │ │ │ + subseq r1, sp, r0, lsl #19 │ │ │ │ + subeq fp, fp, r8, asr r9 │ │ │ │ + subeq fp, fp, ip, asr r9 │ │ │ │ + subseq fp, r5, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #516] @ 37b654 │ │ │ │ ldr r3, [pc, #516] @ 37b658 │ │ │ │ @@ -421067,26 +421067,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r2, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #456] @ 37b668 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #436] @ 37b66c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 37b554 │ │ │ │ cmp r6, #1 │ │ │ │ beq 37b51c │ │ │ │ ldr r2, [pc, #400] @ 37b670 │ │ │ │ ldr r3, [pc, #372] @ 37b658 │ │ │ │ @@ -421119,18 +421119,18 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 377b2c │ │ │ │ cmp r7, #0 │ │ │ │ beq 37b4d8 │ │ │ │ ldr r0, [r0, #128] @ 0x80 │ │ │ │ mov r1, r6 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldr r2, [pc, #252] @ 37b678 │ │ │ │ ldr r3, [pc, #216] @ 37b658 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -421166,43 +421166,43 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b68c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37b5bc │ │ │ │ ldr r0, [pc, #72] @ 37b690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37b5bc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r8, ip, lsr #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq r1, [sp], #-136 @ 0xffffff78 │ │ │ │ + subseq r1, sp, r8, ror #17 │ │ │ │ + strheq fp, [fp], #-132 @ 0xffffff7c │ │ │ │ subeq fp, fp, r4, asr #17 │ │ │ │ - ldrdeq fp, [fp], #-132 @ 0xffffff7c │ │ │ │ - subseq fp, r5, r4, lsl r4 │ │ │ │ + subseq fp, r5, r4, lsl #8 │ │ │ │ rsbeq pc, r8, r8, asr #30 │ │ │ │ rsbeq pc, r8, ip, lsl pc @ │ │ │ │ ldrdeq pc, [r8], #-224 @ 0xffffff20 @ │ │ │ │ rsbeq pc, r8, r0, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, lsl #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, fp, r0, lsr sp │ │ │ │ - subeq fp, fp, ip, asr #26 │ │ │ │ + subeq fp, fp, r0, lsr #26 │ │ │ │ + subeq fp, fp, ip, lsr sp │ │ │ │ │ │ │ │ 0037b694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -421255,15 +421255,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrbeq r7, [r4, #137] @ 0x89 │ │ │ │ ldrbne r7, [r4, #110] @ 0x6e │ │ │ │ ldr r3, [r3] │ │ │ │ mov r8, r7 │ │ │ │ b 37b70c │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cab70 │ │ │ │ + bl 7cab68 │ │ │ │ ldr r3, [pc, #552] @ 37b9b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 37b70c │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ @@ -421277,38 +421277,38 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ and r2, r2, #23 │ │ │ │ mov r8, r7 │ │ │ │ strb r2, [r4, #100] @ 0x64 │ │ │ │ b 37b70c │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cab30 │ │ │ │ + bl 7cab28 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ movne r9, r8 │ │ │ │ beq 37b808 │ │ │ │ mov r0, r4 │ │ │ │ bl 3777b4 │ │ │ │ ldr r3, [pc, #436] @ 37b9b0 │ │ │ │ strb r9, [r4, #98] @ 0x62 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 37b70c │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca798 │ │ │ │ + bl 7ca790 │ │ │ │ mov r9, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 37b7ec │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r1, r8 │ │ │ │ strb r2, [r4, #100] @ 0x64 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldr r3, [pc, #372] @ 37b9b0 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37b8ec │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ mov r8, r7 │ │ │ │ @@ -421338,22 +421338,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 37b9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37b714 │ │ │ │ ldr r3, [pc, #212] @ 37b9c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b85c │ │ │ │ ldr r3, [pc, #180] @ 37b9bc │ │ │ │ @@ -421369,51 +421369,51 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 37b9cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ b 37b7bc │ │ │ │ ldr r0, [pc, #92] @ 37b9d0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37b714 │ │ │ │ ldr r0, [pc, #72] @ 37b9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ b 37b7bc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r8, r4, asr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq r1, [sp], #-84 @ 0xffffffac │ │ │ │ + subseq r1, sp, r4, ror #11 │ │ │ │ rsbeq pc, r8, ip, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, r8, r0, ror #25 │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, fp, r4, lsl fp │ │ │ │ + subeq fp, fp, r4, lsl #22 │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ - subeq fp, fp, r8, asr sl │ │ │ │ - strheq fp, [fp], #-160 @ 0xffffff60 │ │ │ │ - subeq fp, fp, r0, asr sl │ │ │ │ + subeq fp, fp, r8, asr #20 │ │ │ │ + subeq fp, fp, r0, lsr #21 │ │ │ │ + subeq fp, fp, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #92] @ 37ba4c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -421425,27 +421425,27 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r6, #1088] @ 0x440 │ │ │ │ lsr r4, r4, r1 │ │ │ │ rsb r3, r1, #32 │ │ │ │ orr r4, r4, r5, lsl r3 │ │ │ │ sub r1, r1, #32 │ │ │ │ orr r1, r4, r5, lsr r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 37b694 │ │ │ │ - subseq r1, sp, ip, ror #6 │ │ │ │ - @ instruction: 0x0055ae9c │ │ │ │ - subeq fp, fp, ip, lsr #6 │ │ │ │ + subseq r1, sp, ip, asr r3 │ │ │ │ + subseq sl, r5, ip, lsl #29 │ │ │ │ + subeq fp, fp, ip, lsl r3 │ │ │ │ │ │ │ │ 0037ba58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #3788] @ 37c93c │ │ │ │ @@ -421533,15 +421533,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r0, r7, #152 @ 0x98 │ │ │ │ - bl 7cab40 │ │ │ │ + bl 7cab38 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ beq 37c1e8 │ │ │ │ mov r0, r7 │ │ │ │ bl 378b78 │ │ │ │ b 37bb84 │ │ │ │ ldr r2, [pc, #3428] @ 37c954 │ │ │ │ @@ -421564,24 +421564,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3316] @ 37c960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ cmp r4, #15 │ │ │ │ bhi 37c230 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 37c210 │ │ │ │ cmp r4, #2 │ │ │ │ beq 37bbc8 │ │ │ │ cmp r4, #3 │ │ │ │ @@ -421618,23 +421618,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3112] @ 37c968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bb88 │ │ │ │ add r9, r7, r4 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ strb r5, [r9, #96] @ 0x60 │ │ │ │ b 37bb84 │ │ │ │ add r9, r7, r4 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ @@ -421659,22 +421659,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2960] @ 37c970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bb84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c478 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb r3, [r7, #101] @ 0x65 │ │ │ │ bl 376f3c │ │ │ │ @@ -421715,16 +421715,16 @@ │ │ │ │ add r2, r2, #76 @ 0x4c │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #2788] @ 37c97c │ │ │ │ ldr r3, [pc, #2788] @ 37c980 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r7, #168 @ 0xa8 │ │ │ │ - bl 588e34 │ │ │ │ - bl 57e904 │ │ │ │ + bl 588e2c │ │ │ │ + bl 57e8fc │ │ │ │ ldrb r3, [r7, #120] @ 0x78 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 37bb84 │ │ │ │ ldrb r3, [r7, #101] @ 0x65 │ │ │ │ mov r0, r7 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -421751,22 +421751,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2616] @ 37c988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bb84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37be34 │ │ │ │ ldr r3, [pc, #2596] @ 37c98c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421784,22 +421784,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2492] @ 37c990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r4, [r7, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37be34 │ │ │ │ ldr r3, [pc, #2468] @ 37c994 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -421818,22 +421818,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2364] @ 37c998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bb84 │ │ │ │ ldr r3, [pc, #2344] @ 37c99c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421851,27 +421851,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 37c9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bb84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c6e4 │ │ │ │ add r0, r7, #152 @ 0x98 │ │ │ │ - bl 7ca5b4 │ │ │ │ + bl 7ca5ac │ │ │ │ b 37bb84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c760 │ │ │ │ ldrb r3, [r7, #101] @ 0x65 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r3, #32 │ │ │ │ mov r0, r7 │ │ │ │ @@ -421879,18 +421879,18 @@ │ │ │ │ strh r2, [r7, #102] @ 0x66 │ │ │ │ bl 376f3c │ │ │ │ b 37bb84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c5ec │ │ │ │ ldr r0, [r7, #128] @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldr r0, [r7, #132] @ 0x84 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ mov r0, r7 │ │ │ │ bl 37b334 │ │ │ │ b 37bb84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c668 │ │ │ │ mov r0, r7 │ │ │ │ bl 37a290 │ │ │ │ @@ -421915,32 +421915,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1992] @ 37c9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bb84 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3778ac │ │ │ │ b 37bbdc │ │ │ │ ldr r0, [pc, #1964] @ 37c9ac │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bc70 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r4 │ │ │ │ tst r3, #1776 @ 0x6f0 │ │ │ │ bne 37bd5c │ │ │ │ tst r3, #47360 @ 0xb900 │ │ │ │ bne 37bd4c │ │ │ │ @@ -421963,15 +421963,15 @@ │ │ │ │ bne 37c7e4 │ │ │ │ ldr r0, [pc, #1856] @ 37c9b4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r3, [pc, #1832] @ 37c9b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37be54 │ │ │ │ ldr r3, [pc, #1716] @ 37c958 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -421986,22 +421986,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1728] @ 37c9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be54 │ │ │ │ ldr r3, [pc, #1716] @ 37c9c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37be34 │ │ │ │ ldr r3, [pc, #1592] @ 37c958 │ │ │ │ @@ -422017,22 +422017,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1612] @ 37c9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be34 │ │ │ │ ldr r3, [pc, #1600] @ 37c9c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37be7c │ │ │ │ ldr r3, [pc, #1468] @ 37c958 │ │ │ │ @@ -422048,22 +422048,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1496] @ 37c9cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be7c │ │ │ │ ldr r3, [pc, #1484] @ 37c9d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37be20 │ │ │ │ ldr r3, [pc, #1344] @ 37c958 │ │ │ │ @@ -422079,22 +422079,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1380] @ 37c9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be20 │ │ │ │ ldr r3, [pc, #1368] @ 37c9d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bdf0 │ │ │ │ ldr r3, [pc, #1220] @ 37c958 │ │ │ │ @@ -422110,22 +422110,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1264] @ 37c9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bdf0 │ │ │ │ ldr r3, [pc, #1252] @ 37c9e0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37be68 │ │ │ │ ldr r3, [pc, #1096] @ 37c958 │ │ │ │ @@ -422141,22 +422141,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 37c9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be68 │ │ │ │ ldr r3, [pc, #1136] @ 37c9e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37be0c │ │ │ │ ldr r3, [pc, #972] @ 37c958 │ │ │ │ @@ -422172,22 +422172,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1032] @ 37c9ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be0c │ │ │ │ ldr r3, [pc, #1020] @ 37c9f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c12c │ │ │ │ ldr r3, [pc, #848] @ 37c958 │ │ │ │ @@ -422203,22 +422203,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 37c9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37c12c │ │ │ │ ldr r3, [pc, #904] @ 37c9f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c158 │ │ │ │ ldr r3, [pc, #724] @ 37c958 │ │ │ │ @@ -422234,22 +422234,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #800] @ 37c9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37c158 │ │ │ │ ldr r3, [pc, #788] @ 37ca00 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c0f0 │ │ │ │ ldr r3, [pc, #600] @ 37c958 │ │ │ │ @@ -422265,22 +422265,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 37ca04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37c0f0 │ │ │ │ ldr r3, [pc, #672] @ 37ca08 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c104 │ │ │ │ ldr r3, [pc, #476] @ 37c958 │ │ │ │ @@ -422296,181 +422296,181 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 37ca0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37c104 │ │ │ │ ldr r4, [r7, #144] @ 0x90 │ │ │ │ b 37bfe8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #544] @ 37ca10 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bb84 │ │ │ │ ldr r0, [pc, #528] @ 37ca14 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bb84 │ │ │ │ ldr r0, [pc, #512] @ 37ca18 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be54 │ │ │ │ ldr r0, [pc, #496] @ 37ca1c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be20 │ │ │ │ ldr r0, [pc, #480] @ 37ca20 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be68 │ │ │ │ ldr r0, [pc, #464] @ 37ca24 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be34 │ │ │ │ ldr r0, [pc, #448] @ 37ca28 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be34 │ │ │ │ ldr r0, [pc, #432] @ 37ca2c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bfd8 │ │ │ │ ldr r0, [pc, #416] @ 37ca30 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37c104 │ │ │ │ ldr r0, [pc, #400] @ 37ca34 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bb84 │ │ │ │ ldr r0, [pc, #384] @ 37ca38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be0c │ │ │ │ ldr r0, [pc, #368] @ 37ca3c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37be7c │ │ │ │ ldr r0, [pc, #352] @ 37ca40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37c158 │ │ │ │ ldr r0, [pc, #336] @ 37ca44 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bb84 │ │ │ │ ldr r0, [pc, #320] @ 37ca48 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37c12c │ │ │ │ ldr r0, [pc, #304] @ 37ca4c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37bdf0 │ │ │ │ ldr r0, [pc, #288] @ 37ca50 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37c0f0 │ │ │ │ rsbeq pc, r8, ip, lsl #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, r8, r8, ror r9 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r1, sp, r2, lsr #3 │ │ │ │ + @ instruction: 0x005d1192 │ │ │ │ rsbeq pc, r8, ip, ror #16 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq fp, [fp], #-124 @ 0xffffff84 │ │ │ │ + subeq fp, fp, ip, asr #15 │ │ │ │ andeq r3, r0, ip, lsr #1 │ │ │ │ - subeq fp, fp, r0, ror #30 │ │ │ │ + subeq fp, fp, r0, asr pc │ │ │ │ andeq r4, r0, r8, ror #13 │ │ │ │ - subeq fp, fp, ip, lsr lr │ │ │ │ - ldrsbeq r0, [sp], #-232 @ 0xffffff18 │ │ │ │ - subeq r7, ip, r4, asr #23 │ │ │ │ - subeq ip, r8, r0, lsr #25 │ │ │ │ + subeq fp, fp, ip, lsr #28 │ │ │ │ + subseq r0, sp, r8, asr #29 │ │ │ │ + strheq r7, [ip], #-180 @ 0xffffff4c │ │ │ │ + @ instruction: 0x0048cc90 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, r0, ror #26 │ │ │ │ - subeq fp, fp, r4, ror #19 │ │ │ │ + ldrdeq fp, [fp], #-148 @ 0xffffff6c │ │ │ │ andeq r3, r0, r4, lsr #25 │ │ │ │ - subeq fp, fp, r0, lsl #14 │ │ │ │ + strdeq fp, [fp], #-96 @ 0xffffffa0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - subeq fp, fp, r4, lsl r7 │ │ │ │ + subeq fp, fp, r4, lsl #14 │ │ │ │ muleq r0, r8, r9 │ │ │ │ - strdeq fp, [fp], #-112 @ 0xffffff90 │ │ │ │ + subeq fp, fp, r0, ror #15 │ │ │ │ andeq r3, r0, r0, lsr #16 │ │ │ │ - ldrdeq fp, [fp], #-32 @ 0xffffffe0 │ │ │ │ - subeq fp, fp, r0, lsl #5 │ │ │ │ + subeq fp, fp, r0, asr #5 │ │ │ │ + subeq fp, fp, r0, ror r2 │ │ │ │ rsbeq pc, r8, ip, lsr #3 │ │ │ │ - subeq fp, fp, r0, ror sl │ │ │ │ + subeq fp, fp, r0, ror #20 │ │ │ │ andeq r3, r0, r4, lsl #30 │ │ │ │ - subeq fp, fp, r0, lsr #14 │ │ │ │ + subeq fp, fp, r0, lsl r7 │ │ │ │ andeq r4, r0, ip, asr #13 │ │ │ │ - subeq fp, fp, r4, ror #9 │ │ │ │ + ldrdeq fp, [fp], #-68 @ 0xffffffbc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strdeq fp, [fp], #-16 │ │ │ │ + subeq fp, fp, r0, ror #3 │ │ │ │ andeq r3, r0, r0, ror #28 │ │ │ │ - subeq fp, fp, r8, lsr #12 │ │ │ │ + subeq fp, fp, r8, lsl r6 │ │ │ │ andeq r2, r0, r0, lsr #5 │ │ │ │ - strheq fp, [fp], #-100 @ 0xffffff9c │ │ │ │ + subeq fp, fp, r4, lsr #13 │ │ │ │ andeq r4, r0, r0, asr #14 │ │ │ │ - subeq fp, fp, r8, lsr r4 │ │ │ │ + subeq fp, fp, r8, lsr #8 │ │ │ │ andeq r1, r0, r4, lsl #18 │ │ │ │ - subeq fp, fp, r0, asr #10 │ │ │ │ + subeq fp, fp, r0, lsr r5 │ │ │ │ andeq r3, r0, r0, lsl #12 │ │ │ │ - subeq sl, fp, r8, lsl pc │ │ │ │ + subeq sl, fp, r8, lsl #30 │ │ │ │ andeq r4, r0, ip, ror #6 │ │ │ │ - subeq sl, fp, ip, ror pc │ │ │ │ + subeq sl, fp, ip, ror #30 │ │ │ │ andeq r4, r0, r0, asr r3 │ │ │ │ - strheq sl, [fp], #-212 @ 0xffffff2c │ │ │ │ + subeq sl, fp, r4, lsr #27 │ │ │ │ andeq r1, r0, r4, ror fp │ │ │ │ - subeq fp, fp, ip │ │ │ │ - subeq fp, fp, r0, ror r4 │ │ │ │ - ldrdeq sl, [fp], #-204 @ 0xffffff34 │ │ │ │ - subeq fp, fp, r4, asr #4 │ │ │ │ + strdeq sl, [fp], #-252 @ 0xffffff04 │ │ │ │ + subeq fp, fp, r0, ror #8 │ │ │ │ + subeq sl, fp, ip, asr #25 │ │ │ │ + subeq fp, fp, r4, lsr r2 │ │ │ │ + subeq fp, fp, r4, lsr #5 │ │ │ │ + @ instruction: 0x004bb190 │ │ │ │ + subeq sl, fp, r8, asr #30 │ │ │ │ + subeq fp, fp, r0, lsr #32 │ │ │ │ + @ instruction: 0x004bae98 │ │ │ │ + subeq sl, fp, r0, lsl #31 │ │ │ │ + strheq fp, [fp], #-8 │ │ │ │ + @ instruction: 0x004bb29c │ │ │ │ + subeq sl, fp, r4, asr #26 │ │ │ │ + subeq sl, fp, r8, lsr #27 │ │ │ │ + subeq fp, fp, r0 │ │ │ │ + @ instruction: 0x004bac98 │ │ │ │ strheq fp, [fp], #-36 @ 0xffffffdc │ │ │ │ - subeq fp, fp, r0, lsr #3 │ │ │ │ - subeq sl, fp, r8, asr pc │ │ │ │ - subeq fp, fp, r0, lsr r0 │ │ │ │ - subeq sl, fp, r8, lsr #29 │ │ │ │ - @ instruction: 0x004baf90 │ │ │ │ - subeq fp, fp, r8, asr #1 │ │ │ │ - subeq fp, fp, ip, lsr #5 │ │ │ │ - subeq sl, fp, r4, asr sp │ │ │ │ - strheq sl, [fp], #-216 @ 0xffffff28 │ │ │ │ - subeq fp, fp, r0, lsl r0 │ │ │ │ - subeq sl, fp, r8, lsr #25 │ │ │ │ - subeq fp, fp, r4, asr #5 │ │ │ │ - subeq sl, fp, r4, lsl ip │ │ │ │ + subeq sl, fp, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #100] @ 37cad4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -422483,40 +422483,40 @@ │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ add r0, r0, #8 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [r8, #1088] @ 0x440 │ │ │ │ mov r2, r6 │ │ │ │ lsr r4, r4, r1 │ │ │ │ rsb lr, r1, #32 │ │ │ │ orr r4, r4, r5, lsl lr │ │ │ │ sub r1, r1, #32 │ │ │ │ orr r1, r4, r5, lsr r1 │ │ │ │ mov r3, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 37ba58 │ │ │ │ - subseq r0, sp, r4, ror #5 │ │ │ │ - subseq r9, r5, r4, lsr #28 │ │ │ │ - strheq sl, [fp], #-32 @ 0xffffffe0 │ │ │ │ + ldrsbeq r0, [sp], #-36 @ 0xffffffdc │ │ │ │ + subseq r9, r5, r4, lsl lr │ │ │ │ + subeq sl, fp, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 37cb0c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ rsbeq sp, r5, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 37cbf8 │ │ │ │ ldr r2, [pc, #208] @ 37cbfc │ │ │ │ @@ -422524,25 +422524,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #176] @ 37cc04 │ │ │ │ ldr r1, [pc, #176] @ 37cc08 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #144] @ 37cc0c │ │ │ │ ldr r3, [pc, #144] @ 37cc10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #136] @ 37cc14 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -422556,35 +422556,35 @@ │ │ │ │ ldr r1, [pc, #104] @ 37cc1c │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [pc, #76] @ 37cc20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x005d0298 │ │ │ │ - subeq ip, r8, r0 │ │ │ │ - subseq r7, r0, r0, ror #20 │ │ │ │ - subeq r7, r9, r0, lsr sp │ │ │ │ - subeq r1, r9, r0, lsr ip │ │ │ │ + subseq r0, sp, r8, lsl #5 │ │ │ │ + strdeq fp, [r8], #-240 @ 0xffffff10 │ │ │ │ + subseq r7, r0, r0, asr sl │ │ │ │ + subeq r7, r9, r0, lsr #26 │ │ │ │ + subeq r1, r9, r0, lsr #24 │ │ │ │ andeq r1, r0, ip, ror #7 │ │ │ │ andeq r1, r0, r4, lsl #18 │ │ │ │ eorcs r1, r0, r2, lsr #32 │ │ │ │ - subeq fp, fp, ip, ror #4 │ │ │ │ + subeq fp, fp, ip, asr r2 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ rsbeq pc, r7, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ @@ -422615,43 +422615,43 @@ │ │ │ │ cmp ip, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ movcc r7, ip │ │ │ │ movcc r5, ip │ │ │ │ movcs r7, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov sl, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ add ip, sp, #40 @ 0x28 │ │ │ │ add fp, sp, #56 @ 0x38 │ │ │ │ mov r8, r0 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ and r6, r6, sl │ │ │ │ str r7, [sp, #16] │ │ │ │ asr r7, r7, #31 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [r4, #1924] @ 0x784 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ sub r2, r2, r5 │ │ │ │ add r3, r3, r5 │ │ │ │ str r2, [r4, #1924] @ 0x784 │ │ │ │ str r3, [r4, #1928] @ 0x788 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ @@ -422660,47 +422660,47 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #28] @ 37cd84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37cc70 │ │ │ │ strheq lr, [r8], #-116 @ 0xffffff8c @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r0, sp, r8, asr #2 │ │ │ │ - strdeq r7, [r9], #-180 @ 0xffffff4c │ │ │ │ - strdeq r1, [r9], #-160 @ 0xffffff60 │ │ │ │ - subeq fp, fp, r0, ror #1 │ │ │ │ + subseq r0, sp, r8, lsr r1 │ │ │ │ + subeq r7, r9, r4, ror #23 │ │ │ │ + subeq r1, r9, r0, ror #21 │ │ │ │ + ldrdeq fp, [fp], #-0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ 37ce48 │ │ │ │ ldr r2, [pc, #168] @ 37ce4c │ │ │ │ ldr r1, [pc, #168] @ 37ce50 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #136] @ 37ce54 │ │ │ │ ldr r1, [pc, #136] @ 37ce58 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [pc, #104] @ 37ce5c │ │ │ │ ldr r2, [pc, #104] @ 37ce60 │ │ │ │ ldr r3, [pc, #104] @ 37ce64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ @@ -422716,23 +422716,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r0, sp, r0, lsr #32 │ │ │ │ - subeq fp, r8, r8, lsl #27 │ │ │ │ - subseq r7, r0, r8, ror #15 │ │ │ │ - strheq r7, [r9], #-168 @ 0xffffff58 │ │ │ │ - strheq r1, [r9], #-152 @ 0xffffff68 │ │ │ │ + subseq r0, sp, r0, lsl r0 │ │ │ │ + subeq fp, r8, r8, ror sp │ │ │ │ + ldrsbeq r7, [r0], #-120 @ 0xffffff88 │ │ │ │ + subeq r7, r9, r8, lsr #21 │ │ │ │ + subeq r1, r9, r8, lsr #19 │ │ │ │ andeq r1, r0, ip, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ - subeq fp, fp, r4, asr r0 │ │ │ │ + subeq fp, fp, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ ldr r4, [r0, #1932] @ 0x78c │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ @@ -422748,22 +422748,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 37cee4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 354b04 │ │ │ │ - subseq pc, ip, r8, lsl pc @ │ │ │ │ - ldrdeq r7, [r9], #-144 @ 0xffffff70 │ │ │ │ - ldrdeq r1, [r9], #-128 @ 0xffffff80 │ │ │ │ + subseq pc, ip, r8, lsl #30 │ │ │ │ + subeq r7, r9, r0, asr #19 │ │ │ │ + subeq r1, r9, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr ip, [pc, #768] @ 37d204 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ @@ -422846,22 +422846,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 37d224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37cf7c │ │ │ │ lsr r1, r4, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ add r0, r0, #1952 @ 0x7a0 │ │ │ │ bl 37b694 │ │ │ │ and r8, r8, r0, lsr r5 │ │ │ │ b 37cf7c │ │ │ │ @@ -422896,22 +422896,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37d22c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37cf78 │ │ │ │ ldr r3, [pc, #236] @ 37d230 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d0b8 │ │ │ │ ldr r3, [pc, #196] @ 37d21c │ │ │ │ @@ -422927,58 +422927,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 37d234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [r7, #1944] @ 0x798 │ │ │ │ b 37d0b8 │ │ │ │ ldr r0, [pc, #116] @ 37d238 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37cf78 │ │ │ │ ldr r0, [pc, #100] @ 37d23c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37cf7c │ │ │ │ ldr r0, [pc, #80] @ 37d240 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [r7, #1944] @ 0x798 │ │ │ │ b 37d0b8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq lr, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, r8, r8, ror r4 │ │ │ │ @ instruction: 0x000045b8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sl, fp, r0, lsr #28 │ │ │ │ + subeq sl, fp, r0, lsl lr │ │ │ │ @ instruction: 0x000045bc │ │ │ │ - subeq sl, fp, r0, lsl #28 │ │ │ │ + strdeq sl, [fp], #-208 @ 0xffffff30 │ │ │ │ muleq r0, r4, ip │ │ │ │ - subeq sl, fp, r0, lsr sp │ │ │ │ - strheq sl, [fp], #-220 @ 0xffffff24 │ │ │ │ - subeq sl, fp, r0, ror #25 │ │ │ │ - subeq sl, fp, ip, lsl sp │ │ │ │ + subeq sl, fp, r0, lsr #26 │ │ │ │ + subeq sl, fp, ip, lsr #27 │ │ │ │ + ldrdeq sl, [fp], #-192 @ 0xffffff40 │ │ │ │ + subeq sl, fp, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2340] @ 37db84 │ │ │ │ mov r1, r3 │ │ │ │ @@ -423187,23 +423187,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 37dbb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [pc, #1512] @ 37dbb8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #6 │ │ │ │ bhi 37d658 │ │ │ │ ldrsb r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -423257,23 +423257,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1256] @ 37dbc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d3bc │ │ │ │ ldr r3, [pc, #1244] @ 37dbc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d3bc │ │ │ │ ldr r3, [pc, #1196] @ 37dbac │ │ │ │ @@ -423289,22 +423289,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 37dbcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d3bc │ │ │ │ ldr r2, [pc, #1128] @ 37dbd0 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp sl, #6 │ │ │ │ bhi 37d664 │ │ │ │ add r2, r2, sl │ │ │ │ ldrsh r2, [r2, sl] │ │ │ │ @@ -423334,22 +423334,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 37dbd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d608 │ │ │ │ ldr r3, [pc, #960] @ 37dbdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d4c0 │ │ │ │ ldr r3, [pc, #892] @ 37dbac │ │ │ │ @@ -423366,22 +423366,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 37dbe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d4c0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37da78 │ │ │ │ ldr r3, [pc, #776] @ 37dbac │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -423410,22 +423410,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 37dbe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r5, #2208] @ 0x8a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d3bc │ │ │ │ ldr r2, [pc, #664] @ 37dbec │ │ │ │ ldr r3, [pc, #560] @ 37db88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -423447,27 +423447,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 37d654 │ │ │ │ ldr r0, [pc, #588] @ 37dbf4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r0, [pc, #568] @ 37dbf8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d5c8 │ │ │ │ ldr r0, [pc, #544] @ 37dbfc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d4c0 │ │ │ │ ldr r3, [pc, #524] @ 37dc00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d504 │ │ │ │ ldr r3, [pc, #420] @ 37dbac │ │ │ │ @@ -423483,26 +423483,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 37dc04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d504 │ │ │ │ ldr r0, [pc, #408] @ 37dc08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d8b0 │ │ │ │ ldr r3, [pc, #396] @ 37dc0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #284] @ 37dbac │ │ │ │ ldr fp, [r7, r3] │ │ │ │ @@ -423518,22 +423518,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 37dc10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d8a4 │ │ │ │ ldr r2, [pc, #280] @ 37dc14 │ │ │ │ ldr r3, [pc, #136] @ 37db88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -423542,77 +423542,77 @@ │ │ │ │ bne 37d654 │ │ │ │ ldr r0, [pc, #248] @ 37dc18 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r0, [pc, #224] @ 37dc1c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d940 │ │ │ │ ldr r0, [pc, #208] @ 37dc20 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d504 │ │ │ │ ldr r0, [pc, #192] @ 37dc24 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d608 │ │ │ │ ldr r0, [pc, #176] @ 37dc28 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37d8a4 │ │ │ │ @ instruction: 0x0068e194 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, r8, r0, lsl #3 │ │ │ │ rsbeq lr, r8, ip, ror #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, r8, r8, lsr r0 │ │ │ │ - subseq pc, ip, ip, ror #18 │ │ │ │ + subseq pc, ip, ip, asr r9 @ │ │ │ │ rsbeq sp, r8, r0, ror pc │ │ │ │ strdeq sp, [r8], #-224 @ 0xffffff20 @ │ │ │ │ andeq r2, r0, r4, ror #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sl, fp, r4, lsl #20 │ │ │ │ - subseq pc, ip, r7, ror #15 │ │ │ │ + strdeq sl, [fp], #-148 @ 0xffffff6c │ │ │ │ + ldrsbeq pc, [ip], #-119 @ 0xffffff89 @ │ │ │ │ ldrdeq sp, [r8], #-208 @ 0xffffff30 @ │ │ │ │ muleq r0, r4, r3 │ │ │ │ - subeq sl, fp, ip, asr #21 │ │ │ │ + strheq sl, [fp], #-172 @ 0xffffff54 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq sl, fp, r0, asr fp │ │ │ │ - subseq pc, ip, r6, asr r6 @ │ │ │ │ + subeq sl, fp, r0, asr #22 │ │ │ │ + subseq pc, ip, r6, asr #12 │ │ │ │ muleq r0, r0, r8 │ │ │ │ - subeq sl, fp, r8, asr #18 │ │ │ │ + subeq sl, fp, r8, lsr r9 │ │ │ │ andeq r4, r0, r8, lsr #14 │ │ │ │ - strheq sl, [fp], #-144 @ 0xffffff70 │ │ │ │ + subeq sl, fp, r0, lsr #19 │ │ │ │ andeq r2, r0, r0, lsl r1 │ │ │ │ - subeq sl, fp, r4, asr #15 │ │ │ │ + strheq sl, [fp], #-116 @ 0xffffff8c │ │ │ │ rsbeq sp, r8, r8, lsr #21 │ │ │ │ rsbeq sp, r8, r8, ror sl │ │ │ │ - subeq sl, fp, r0, asr r9 │ │ │ │ - subeq sl, fp, r0, asr #12 │ │ │ │ - @ instruction: 0x004ba898 │ │ │ │ + subeq sl, fp, r0, asr #18 │ │ │ │ + subeq sl, fp, r0, lsr r6 │ │ │ │ + subeq sl, fp, r8, lsl #17 │ │ │ │ andeq r2, r0, r8, lsl sl │ │ │ │ - ldrdeq sl, [fp], #-84 @ 0xffffffac │ │ │ │ - subeq sl, fp, r8, ror #12 │ │ │ │ + subeq sl, fp, r4, asr #11 │ │ │ │ + subeq sl, fp, r8, asr r6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x004ba598 │ │ │ │ + subeq sl, fp, r8, lsl #11 │ │ │ │ rsbeq sp, r8, r0, lsl #18 │ │ │ │ - ldrdeq sl, [fp], #-100 @ 0xffffff9c │ │ │ │ - strdeq sl, [fp], #-80 @ 0xffffffb0 │ │ │ │ - subeq sl, fp, r0, lsl r5 │ │ │ │ - subeq sl, fp, ip, lsl r6 │ │ │ │ - subeq sl, fp, r8, lsr r5 │ │ │ │ + subeq sl, fp, r4, asr #13 │ │ │ │ + subeq sl, fp, r0, ror #11 │ │ │ │ + subeq sl, fp, r0, lsl #10 │ │ │ │ + subeq sl, fp, ip, lsl #12 │ │ │ │ + subeq sl, fp, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #360] @ 37ddac │ │ │ │ ldr lr, [pc, #360] @ 37ddb0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -423678,49 +423678,49 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37ddd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37dc84 │ │ │ │ ldr r2, [pc, #92] @ 37ddd4 │ │ │ │ ldr r3, [pc, #52] @ 37ddb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37dda8 │ │ │ │ ldr r0, [pc, #60] @ 37ddd8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strheq sp, [r8], #-120 @ 0xffffff88 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, r8, r0, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sp, r8, r0, ror r7 │ │ │ │ rsbeq sp, r8, r0, lsr r7 │ │ │ │ andeq r2, r0, r8, asr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq sl, [fp], #-88 @ 0xffffffa8 │ │ │ │ + subeq sl, fp, r8, asr #11 │ │ │ │ rsbeq sp, r8, r4, lsl #13 │ │ │ │ - strdeq sl, [fp], #-88 @ 0xffffffa8 │ │ │ │ + subeq sl, fp, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ 37de98 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ @@ -423730,15 +423730,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #132] @ 37dea4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 34ffcc │ │ │ │ cmp r5, #0 │ │ │ │ cmpeq r4, #1 │ │ │ │ @@ -423760,17 +423760,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq lr, ip, r8, asr #31 │ │ │ │ - ldrdeq sl, [fp], #-88 @ 0xffffffa8 │ │ │ │ + ldrheq lr, [ip], #-248 @ 0xffffff08 │ │ │ │ subeq sl, fp, r8, asr #11 │ │ │ │ + strheq sl, [fp], #-88 @ 0xffffffa8 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #156] @ 37df60 │ │ │ │ @@ -423782,15 +423782,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 37df64 │ │ │ │ ldr r2, [pc, #136] @ 37df68 │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #128] @ 37df6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ beq 37df3c │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ beq 37df20 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ @@ -423810,17 +423810,17 @@ │ │ │ │ and r3, r3, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #2352] @ 0x930 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34babc │ │ │ │ - subseq lr, ip, r4, lsl #30 │ │ │ │ - subeq sl, fp, r0, lsl #10 │ │ │ │ - strdeq sl, [fp], #-68 @ 0xffffffbc │ │ │ │ + ldrsheq lr, [ip], #-228 @ 0xffffff1c │ │ │ │ + strdeq sl, [fp], #-64 @ 0xffffffc0 │ │ │ │ + subeq sl, fp, r4, ror #9 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #360] @ 37e0f0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -423830,38 +423830,38 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r7, [pc, #320] @ 37e0fc │ │ │ │ ldr r6, [pc, #320] @ 37e100 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ str r5, [sp] │ │ │ │ add r5, r4, #1952 @ 0x7a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5820c0 │ │ │ │ + bl 5820b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e0d0 │ │ │ │ ldr r1, [pc, #228] @ 37e104 │ │ │ │ ldr ip, [r8, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 37e108 │ │ │ │ ldr r0, [pc, #224] @ 37e10c │ │ │ │ ldr r3, [pc, #224] @ 37e110 │ │ │ │ @@ -423881,25 +423881,25 @@ │ │ │ │ str r4, [r4, #2260] @ 0x8d4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3529b0 │ │ │ │ ldr r0, [pc, #120] @ 37e114 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 584e44 │ │ │ │ + bl 584e3c │ │ │ │ ldr r3, [pc, #104] @ 37e118 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ str r0, [r4, #2080] @ 0x820 │ │ │ │ str r2, [sp] │ │ │ │ @@ -423910,23 +423910,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subseq lr, ip, r0, asr #28 │ │ │ │ - subeq sl, fp, r8, lsr r4 │ │ │ │ - subeq sl, fp, r0, asr r4 │ │ │ │ - subeq sl, r8, r8, ror fp │ │ │ │ - ldrsbeq r6, [r0], #-88 @ 0xffffffa8 │ │ │ │ + subseq lr, ip, r0, lsr lr │ │ │ │ + subeq sl, fp, r8, lsr #8 │ │ │ │ + subeq sl, fp, r0, asr #8 │ │ │ │ + subeq sl, r8, r8, ror #22 │ │ │ │ + subseq r6, r0, r8, asr #11 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ rsbeq fp, r5, r4, asr #31 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - strheq sl, [fp], #-60 @ 0xffffffc4 │ │ │ │ + subeq sl, fp, ip, lsr #7 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ rsbeq lr, r7, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #392] @ 37e2bc │ │ │ │ @@ -423944,27 +423944,27 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 37e2cc │ │ │ │ ldr r3, [pc, #352] @ 37e2d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37df70 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 37e1ec │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ ldr r2, [pc, #288] @ 37e2d4 │ │ │ │ ldr r3, [pc, #268] @ 37e2c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -423981,15 +423981,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 37e2d8 │ │ │ │ ldr r1, [pc, #220] @ 37e2dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 34bd88 │ │ │ │ str r0, [r6, #2352] @ 0x930 │ │ │ │ bl 34bf18 │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ @@ -424025,23 +424025,23 @@ │ │ │ │ asr r3, r3, #16 │ │ │ │ lsl r2, r3, #16 │ │ │ │ lsr r2, r2, #24 │ │ │ │ strb r3, [r0, #126] @ 0x7e │ │ │ │ strb r2, [r0, #127] @ 0x7f │ │ │ │ b 37e1ac │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq lr, ip, ip, lsl #25 │ │ │ │ + subseq lr, ip, ip, ror ip │ │ │ │ strheq sp, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq sl, fp, r8, ror r2 │ │ │ │ subeq sl, fp, r8, ror #4 │ │ │ │ + subeq sl, fp, r8, asr r2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ rsbeq sp, r8, r8, asr #4 │ │ │ │ - subeq sl, r8, ip, lsr r9 │ │ │ │ - @ instruction: 0x00506398 │ │ │ │ + subeq sl, r8, ip, lsr #18 │ │ │ │ + subseq r6, r0, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #356] @ 37e45c │ │ │ │ ldr lr, [pc, #356] @ 37e460 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -424106,71 +424106,71 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37e480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37e338 │ │ │ │ ldr r2, [pc, #92] @ 37e484 │ │ │ │ ldr r3, [pc, #52] @ 37e460 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37e458 │ │ │ │ ldr r0, [pc, #60] @ 37e488 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, r8, r4, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, r8, ip, ror #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq sp, [r8], #-12 @ │ │ │ │ rsbeq sp, r8, ip, ror r0 │ │ │ │ andeq r2, r0, r8, asr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, fp, r8, lsr #30 │ │ │ │ + subeq r9, fp, r8, lsl pc │ │ │ │ ldrdeq ip, [r8], #-244 @ 0xffffff0c @ │ │ │ │ - subeq r9, fp, r8, asr #30 │ │ │ │ + subeq r9, fp, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37e4d8 │ │ │ │ ldr r2, [pc, #52] @ 37e4dc │ │ │ │ ldr r1, [pc, #52] @ 37e4e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r0, [r0, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 584f0c │ │ │ │ - subseq lr, ip, r0, lsr #18 │ │ │ │ - subeq r9, fp, r0, lsr #30 │ │ │ │ - subeq r9, fp, r8, lsr pc │ │ │ │ + b 584f04 │ │ │ │ + subseq lr, ip, r0, lsl r9 │ │ │ │ + subeq r9, fp, r0, lsl pc │ │ │ │ + subeq r9, fp, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 37e560 │ │ │ │ ldr r2, [pc, #100] @ 37e564 │ │ │ │ ldr r1, [pc, #100] @ 37e568 │ │ │ │ @@ -424178,49 +424178,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [pc, #64] @ 37e56c │ │ │ │ mov r3, #400 @ 0x190 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r0, #1952 @ 0x7a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c6e4 │ │ │ │ + bl 58c6dc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq lr, ip, r8, asr #17 │ │ │ │ - subeq r9, fp, r4, asr #29 │ │ │ │ - ldrdeq r9, [fp], #-236 @ 0xffffff14 │ │ │ │ - subseq r8, r5, ip, lsl #7 │ │ │ │ + ldrheq lr, [ip], #-136 @ 0xffffff78 │ │ │ │ + strheq r9, [fp], #-228 @ 0xffffff1c │ │ │ │ + subeq r9, fp, ip, asr #29 │ │ │ │ + subseq r8, r5, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 37e610 │ │ │ │ ldr r2, [pc, #136] @ 37e614 │ │ │ │ ldr r1, [pc, #136] @ 37e618 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1952 @ 0x7a0 │ │ │ │ bl 37b334 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ ldr r2, [r4, #1912] @ 0x778 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -424238,17 +424238,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq lr, ip, ip, lsr r8 │ │ │ │ - subeq r9, fp, ip, lsr lr │ │ │ │ - subeq r9, fp, r4, asr lr │ │ │ │ + subseq lr, ip, ip, lsr #16 │ │ │ │ + subeq r9, fp, ip, lsr #28 │ │ │ │ + subeq r9, fp, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 37e6b0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #120] @ 37e6b4 │ │ │ │ @@ -424256,15 +424256,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [r0, #1932] @ 0x78c │ │ │ │ biceq r3, r3, #16 │ │ │ │ streq r3, [r0, #1932] @ 0x78c │ │ │ │ beq 37e688 │ │ │ │ ldr r1, [r0, #1912] @ 0x778 │ │ │ │ orr r2, r3, #16 │ │ │ │ @@ -424278,28 +424278,28 @@ │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ cmp r2, #0 │ │ │ │ orreq r3, r3, #24 │ │ │ │ streq r3, [r0, #1932] @ 0x78c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 37ce6c │ │ │ │ - subseq lr, ip, ip, lsl #15 │ │ │ │ - subeq r9, fp, r0, lsr #27 │ │ │ │ - subeq r9, fp, r8, lsl #27 │ │ │ │ + subseq lr, ip, ip, ror r7 │ │ │ │ + @ instruction: 0x004b9d90 │ │ │ │ + subeq r9, fp, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 37e6e8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58878c │ │ │ │ + b 588784 │ │ │ │ ldrdeq fp, [r5], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 37e7cc │ │ │ │ ldr r2, [pc, #200] @ 37e7d0 │ │ │ │ @@ -424307,25 +424307,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #168] @ 37e7d8 │ │ │ │ ldr r1, [pc, #168] @ 37e7dc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #136] @ 37e7e0 │ │ │ │ ldr r3, [pc, #136] @ 37e7e4 │ │ │ │ ldr r1, [pc, #136] @ 37e7e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #124] @ 37e7ec │ │ │ │ @@ -424333,15 +424333,15 @@ │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #4096 @ 0x1000 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strh r3, [r0, #118] @ 0x76 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r2, [pc, #88] @ 37e7f0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -424349,19 +424349,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq lr, ip, r8, asr #22 │ │ │ │ - subeq sl, r8, r4, lsr #8 │ │ │ │ - subseq r5, r0, r4, lsl #29 │ │ │ │ - subeq r6, r9, r4, asr r1 │ │ │ │ - subeq r0, r9, r4, asr r0 │ │ │ │ + subseq lr, ip, r8, lsr fp │ │ │ │ + subeq sl, r8, r4, lsl r4 │ │ │ │ + subseq r5, r0, r4, ror lr │ │ │ │ + subeq r6, r9, r4, asr #2 │ │ │ │ + subeq r0, r9, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr #24 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andseq r1, r2, r0 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ rsbeq fp, r5, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -424406,25 +424406,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 37e8d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 37e8dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq lr, ip, r4, lsl #20 │ │ │ │ - subeq r9, fp, r4, asr #23 │ │ │ │ - subeq r9, fp, r0, lsl ip │ │ │ │ - andeq r0, r0, r1, lsr #17 │ │ │ │ - subseq lr, ip, r0, ror #19 │ │ │ │ - subeq r9, fp, r0, lsr #23 │ │ │ │ + ldrsheq lr, [ip], #-148 @ 0xffffff6c │ │ │ │ strheq r9, [fp], #-180 @ 0xffffff4c │ │ │ │ + subeq r9, fp, r0, lsl #24 │ │ │ │ + andeq r0, r0, r1, lsr #17 │ │ │ │ + ldrsbeq lr, [ip], #-144 @ 0xffffff70 │ │ │ │ + @ instruction: 0x004b9b90 │ │ │ │ + subeq r9, fp, r4, lsr #23 │ │ │ │ muleq r0, lr, r8 │ │ │ │ - ldrheq lr, [ip], #-156 @ 0xffffff64 │ │ │ │ - subeq r9, fp, ip, ror fp │ │ │ │ - subeq r9, fp, ip, lsr #23 │ │ │ │ + subseq lr, ip, ip, lsr #19 │ │ │ │ + subeq r9, fp, ip, ror #22 │ │ │ │ + @ instruction: 0x004b9b9c │ │ │ │ muleq r0, pc, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #280] @ 37ea10 │ │ │ │ ldr r1, [pc, #280] @ 37ea14 │ │ │ │ @@ -424440,33 +424440,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37e984 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #2344] @ 0x928 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e4fcc │ │ │ │ ldr r2, [pc, #220] @ 37ea20 │ │ │ │ ldr r3, [pc, #204] @ 37ea14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37ea0c │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 807610 │ │ │ │ + bl 807608 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e4ea0 │ │ │ │ + b 7e4e98 │ │ │ │ ldr r3, [pc, #152] @ 37ea24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e930 │ │ │ │ ldr r3, [pc, #136] @ 37ea28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -424481,37 +424481,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 37ea30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37e930 │ │ │ │ ldr r0, [pc, #48] @ 37ea34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37e930 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, r8, r4, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, r8, r4, ror #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq ip, [r8], #-168 @ 0xffffff58 @ │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004b9a94 │ │ │ │ - subeq r9, fp, r0, asr #21 │ │ │ │ + subeq r9, fp, r4, lsl #21 │ │ │ │ + strheq r9, [fp], #-160 @ 0xffffff60 │ │ │ │ ldr r2, [r0, #2360] @ 0x938 │ │ │ │ cmp r2, #8 │ │ │ │ bhi 37ea90 │ │ │ │ ldr r3, [r0, #2372] @ 0x944 │ │ │ │ cmp r3, #4 │ │ │ │ beq 37ea64 │ │ │ │ mov r0, #0 │ │ │ │ @@ -424601,18 +424601,18 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, r8, r8, lsr r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq lr, ip, r8, lsr r3 │ │ │ │ + subseq lr, ip, r8, lsr #6 │ │ │ │ ldrdeq ip, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - subseq lr, ip, r0, asr #13 │ │ │ │ - subeq lr, r9, r4, asr #4 │ │ │ │ + ldrheq lr, [ip], #-96 @ 0xffffffa0 │ │ │ │ + subeq lr, r9, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 37ecd4 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr lr, [pc, #236] @ 37ecd8 │ │ │ │ @@ -424673,18 +424673,18 @@ │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1054 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, r8, r4, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq lr, ip, ip, lsl r2 │ │ │ │ + subseq lr, ip, ip, lsl #4 │ │ │ │ strheq ip, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - subseq lr, ip, r0, lsr #11 │ │ │ │ - subeq lr, r9, r4, lsr #2 │ │ │ │ + @ instruction: 0x005ce590 │ │ │ │ + subeq lr, r9, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #492] @ 37eef0 │ │ │ │ ldr r3, [r0, #2360] @ 0x938 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424746,22 +424746,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37ef10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #2360] @ 0x938 │ │ │ │ b 37ed94 │ │ │ │ ldr r3, [pc, #228] @ 37ef14 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ed48 │ │ │ │ @@ -424778,84 +424778,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 37ef18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37ed48 │ │ │ │ ldr r2, [pc, #116] @ 37ef1c │ │ │ │ ldr r3, [pc, #72] @ 37eef4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37eeec │ │ │ │ ldr r0, [pc, #84] @ 37ef20 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r0, [pc, #68] @ 37ef24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #2360] @ 0x938 │ │ │ │ b 37ed94 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq ip, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq ip, r8, ip, lsr #13 │ │ │ │ andeq r2, r0, r4, lsr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, fp, r4, asr #14 │ │ │ │ + subeq r9, fp, r4, lsr r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - subeq r9, fp, ip, asr r6 │ │ │ │ + subeq r9, fp, ip, asr #12 │ │ │ │ rsbeq ip, r8, r4, asr r5 │ │ │ │ - subeq r9, fp, r4, ror #12 │ │ │ │ - strheq r9, [fp], #-96 @ 0xffffffa0 │ │ │ │ + subeq r9, fp, r4, asr r6 │ │ │ │ + subeq r9, fp, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 37ef8c │ │ │ │ ldr r2, [pc, #76] @ 37ef90 │ │ │ │ ldr r1, [pc, #76] @ 37ef94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #110] @ 0x6e │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq lr, ip, r0, lsl r3 │ │ │ │ - subeq r5, r9, r8, lsr r9 │ │ │ │ - subeq pc, r8, r8, lsr r8 @ │ │ │ │ + subseq lr, ip, r0, lsl #6 │ │ │ │ + subeq r5, r9, r8, lsr #18 │ │ │ │ + subeq pc, r8, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #584] @ 37f1f8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -424869,15 +424869,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #560] @ 37f20c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [pc, #536] @ 37f210 │ │ │ │ ldr r3, [pc, #536] @ 37f214 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424946,15 +424946,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37f1ac │ │ │ │ ldr r0, [r4, #2344] @ 0x928 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7e4a88 │ │ │ │ + b 7e4a80 │ │ │ │ ldr r3, [pc, #240] @ 37f21c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f010 │ │ │ │ ldr r3, [pc, #224] @ 37f220 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -424969,25 +424969,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 37f228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37f010 │ │ │ │ ldr r0, [pc, #136] @ 37f22c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37f010 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #120] @ 37f230 │ │ │ │ ldr r1, [pc, #120] @ 37f234 │ │ │ │ ldr r0, [pc, #120] @ 37f238 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 37f23c │ │ │ │ @@ -425000,35 +425000,35 @@ │ │ │ │ ldr r0, [pc, #100] @ 37f248 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 37f24c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ - subseq lr, ip, r4, lsr #5 │ │ │ │ + @ instruction: 0x005ce294 │ │ │ │ rsbeq ip, r8, r8, lsr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r9, fp, r4, asr #8 │ │ │ │ - ldrdeq r9, [fp], #-80 @ 0xffffffb0 │ │ │ │ + subeq r9, fp, r4, lsr r4 │ │ │ │ + subeq r9, fp, r0, asr #11 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ rsbeq ip, r8, r4, lsl #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq ip, r8, r4, lsl #6 │ │ │ │ andeq r1, r0, ip, lsr lr │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subeq r9, fp, r8, lsl r4 │ │ │ │ subeq r9, fp, r8, lsr #8 │ │ │ │ - subeq r9, fp, r8, lsr r4 │ │ │ │ - @ instruction: 0x005ce098 │ │ │ │ - subeq r9, fp, r8, asr r2 │ │ │ │ - subeq r9, fp, r4, lsr #8 │ │ │ │ + subseq lr, ip, r8, lsl #1 │ │ │ │ + subeq r9, fp, r8, asr #4 │ │ │ │ + subeq r9, fp, r4, lsl r4 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - subseq lr, ip, r4, ror r0 │ │ │ │ - subeq r9, fp, r4, lsr r2 │ │ │ │ - subeq r9, fp, r0, lsl #5 │ │ │ │ + subseq lr, ip, r4, rrx │ │ │ │ + subeq r9, fp, r4, lsr #4 │ │ │ │ + subeq r9, fp, r0, ror r2 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #116] @ 37f2dc │ │ │ │ ldr r2, [pc, #116] @ 37f2e0 │ │ │ │ @@ -425036,38 +425036,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #104] @ 37f2e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ - bl 544d80 │ │ │ │ + bl 544d78 │ │ │ │ ldr r4, [r4, #2344] @ 0x928 │ │ │ │ cmp r4, #0 │ │ │ │ beq 37f2bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e1348 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq sp, ip, r8, ror #31 │ │ │ │ - subeq r9, fp, r0, lsr #3 │ │ │ │ - subeq r9, fp, ip, lsr #6 │ │ │ │ + ldrsbeq sp, [ip], #-248 @ 0xffffff08 │ │ │ │ + @ instruction: 0x004b9190 │ │ │ │ + subeq r9, fp, ip, lsl r3 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #144] @ 37f394 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -425078,15 +425078,15 @@ │ │ │ │ ldr r2, [pc, #124] @ 37f398 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ 37f39c │ │ │ │ ldr r3, [pc, #116] @ 37f3a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ str r2, [r4, #32] │ │ │ │ ldr r1, [r3, #2480] @ 0x9b0 │ │ │ │ cmp r0, r1 │ │ │ │ streq r2, [r3, #2480] @ 0x9b0 │ │ │ │ @@ -425103,17 +425103,17 @@ │ │ │ │ str r3, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ bl 1e1348 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36a610 │ │ │ │ - subseq sp, ip, r0, asr pc │ │ │ │ - strdeq r9, [fp], #-4 │ │ │ │ - subeq r9, fp, r0, lsl #5 │ │ │ │ + subseq sp, ip, r0, asr #30 │ │ │ │ + subeq r9, fp, r4, ror #1 │ │ │ │ + subeq r9, fp, r0, ror r2 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #524] @ 37f5c8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -425122,30 +425122,30 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #508] @ 37f5cc │ │ │ │ ldr r2, [pc, #508] @ 37f5d0 │ │ │ │ ldr r3, [pc, #508] @ 37f5d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #492] @ 37f5d8 │ │ │ │ ldr r1, [pc, #492] @ 37f5dc │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #472] @ 37f5e0 │ │ │ │ mov r6, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #444] @ 37f5e4 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ mvn ip, #0 │ │ │ │ add sl, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb ip, [r1, #13] │ │ │ │ strb r6, [r1, #61] @ 0x3d │ │ │ │ @@ -425156,64 +425156,64 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #372] @ 37f5e8 │ │ │ │ add r2, r4, #1920 @ 0x780 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r7, #204 @ 0xcc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, ip │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ add r2, r4, #2080 @ 0x820 │ │ │ │ ldr r3, [pc, #324] @ 37f5ec │ │ │ │ add r2, r2, #8 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r7, #252 @ 0xfc │ │ │ │ mov r1, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ mov r0, #32 │ │ │ │ bl 1e103c │ │ │ │ ldr r3, [pc, #264] @ 37f5f0 │ │ │ │ mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #1000 @ 0x3e8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7e49ac │ │ │ │ + bl 7e49a4 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [r4, #2344] @ 0x928 │ │ │ │ strb r6, [r4, #2084] @ 0x824 │ │ │ │ strb r6, [r4, #1916] @ 0x77c │ │ │ │ bl 356228 │ │ │ │ ldr r2, [pc, #208] @ 37f5f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ - bl 544c84 │ │ │ │ + bl 544c7c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ mov r0, fp │ │ │ │ bl 292bbc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ @@ -425244,26 +425244,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x005cde98 │ │ │ │ - ldrdeq r9, [fp], #-20 @ 0xffffffec │ │ │ │ - subeq r9, fp, r8, asr #32 │ │ │ │ + subseq sp, ip, r8, lsl #29 │ │ │ │ + subeq r9, fp, r4, asr #3 │ │ │ │ + subeq r9, fp, r8, lsr r0 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ - subeq r9, r8, r4, asr #14 │ │ │ │ - subseq r5, r0, r4, lsr #3 │ │ │ │ + subeq r9, r8, r4, lsr r7 │ │ │ │ + @ instruction: 0x00505194 │ │ │ │ rsbeq sl, r5, r0, lsr #25 │ │ │ │ - subeq r9, fp, r8, asr #3 │ │ │ │ - subeq r9, fp, ip, lsl #3 │ │ │ │ - subeq r9, fp, r0, ror #2 │ │ │ │ + strheq r9, [fp], #-24 @ 0xffffffe8 │ │ │ │ + subeq r9, fp, ip, ror r1 │ │ │ │ + subeq r9, fp, r0, asr r1 │ │ │ │ andeq r6, r0, r0, lsl #15 │ │ │ │ - strdeq r9, [fp], #-4 │ │ │ │ + subeq r9, fp, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #836] @ 37f954 │ │ │ │ ldr r2, [pc, #836] @ 37f958 │ │ │ │ ldrb r7, [r0, #2503] @ 0x9c7 │ │ │ │ @@ -425312,21 +425312,21 @@ │ │ │ │ add r1, r1, #112 @ 0x70 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #672] @ 37f96c │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ mov r1, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f77c │ │ │ │ mov r0, r3 │ │ │ │ - bl 584c04 │ │ │ │ + bl 584bfc │ │ │ │ ldr r3, [r4, #2480] @ 0x9b0 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 37f78c │ │ │ │ ldr r2, [pc, #616] @ 37f970 │ │ │ │ ldr r3, [pc, #588] @ 37f958 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -425418,31 +425418,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 37f98c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37f76c │ │ │ │ ldr r0, [pc, #224] @ 37f990 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37f76c │ │ │ │ ldr r2, [pc, #196] @ 37f994 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37f7c4 │ │ │ │ ldr r2, [pc, #160] @ 37f984 │ │ │ │ @@ -425458,46 +425458,46 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 37f998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37f7c4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 37f99c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37f7c4 │ │ │ │ rsbeq fp, r8, r8, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq fp, [r8], #-208 @ 0xffffff30 @ │ │ │ │ rsbseq ip, r3, r8, lsr #8 │ │ │ │ - @ instruction: 0x005cdb9c │ │ │ │ - strheq r5, [r9], #-24 @ 0xffffffe8 │ │ │ │ - subeq pc, r8, r0, asr #1 │ │ │ │ + subseq sp, ip, ip, lsl #23 │ │ │ │ + subeq r5, r9, r8, lsr #3 │ │ │ │ + strheq pc, [r8], #-0 @ │ │ │ │ strdeq fp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r3, r8, asr r3 │ │ │ │ rsbeq fp, r8, r8, lsl #24 │ │ │ │ andeq r1, r0, r4, ror #28 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, fp, r4, lsl #27 │ │ │ │ - strheq r8, [fp], #-220 @ 0xffffff24 │ │ │ │ + subeq r8, fp, r4, ror sp │ │ │ │ + subeq r8, fp, ip, lsr #27 │ │ │ │ andeq r3, r0, ip, ror #15 │ │ │ │ - subeq r8, fp, r0, lsl #27 │ │ │ │ - ldrdeq r8, [fp], #-212 @ 0xffffff2c │ │ │ │ + subeq r8, fp, r0, ror sp │ │ │ │ + subeq r8, fp, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #396] @ 37fb44 │ │ │ │ ldr r3, [pc, #396] @ 37fb48 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -425570,49 +425570,49 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 37fb64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb sl, [r4, #2505] @ 0x9c9 │ │ │ │ ldrb r2, [r4, #2506] @ 0x9ca │ │ │ │ b 37fa04 │ │ │ │ ldr r0, [pc, #72] @ 37fb68 │ │ │ │ mov r3, r2 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb sl, [r4, #2505] @ 0x9c9 │ │ │ │ ldrb r2, [r4, #2506] @ 0x9ca │ │ │ │ b 37fa04 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r8, r4, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, r8, r4, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq fp, r8, ip, lsr #19 │ │ │ │ andeq r2, r0, r4, ror r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, fp, r0, ror ip │ │ │ │ - subeq r8, fp, r4, lsr #25 │ │ │ │ + subeq r8, fp, r0, ror #24 │ │ │ │ + @ instruction: 0x004b8c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #2480] @ 0x9b0 │ │ │ │ ldr r2, [pc, #640] @ 37fe08 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -425746,28 +425746,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 37fe2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r4, #2480] @ 0x9b0 │ │ │ │ b 37fc30 │ │ │ │ ldr r0, [pc, #96] @ 37fe30 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r4, #2480] @ 0x9b0 │ │ │ │ b 37fc30 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 37fe34 │ │ │ │ ldr r1, [pc, #72] @ 37fe38 │ │ │ │ ldr r0, [pc, #72] @ 37fe3c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -425781,19 +425781,19 @@ │ │ │ │ rsbeq fp, r8, ip, asr r8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq fp, r8, r8, asr #14 │ │ │ │ rsbeq fp, r8, ip, lsl #14 │ │ │ │ andeq r4, r0, r8, ror r2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, fp, r4, ror sl │ │ │ │ - subeq r8, fp, ip, lsl #21 │ │ │ │ - subseq sp, ip, r4, ror #8 │ │ │ │ - subeq r8, fp, r4, lsr #12 │ │ │ │ - subeq r8, fp, ip, lsl sl │ │ │ │ + subeq r8, fp, r4, ror #20 │ │ │ │ + subeq r8, fp, ip, ror sl │ │ │ │ + subseq sp, ip, r4, asr r4 │ │ │ │ + subeq r8, fp, r4, lsl r6 │ │ │ │ + subeq r8, fp, ip, lsl #20 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #320] @ 37ff9c │ │ │ │ ldr ip, [pc, #320] @ 37ffa0 │ │ │ │ @@ -425859,38 +425859,38 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 37ffbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37fe94 │ │ │ │ ldr r0, [pc, #48] @ 37ffc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 37fe94 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r8, r0, lsr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, r8, r0, lsl #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq fp, r8, r8, lsr r5 │ │ │ │ andeq r2, r0, r8, ror r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, fp, r4, lsl #18 │ │ │ │ - subeq r8, fp, r0, lsr r9 │ │ │ │ + strdeq r8, [fp], #-132 @ 0xffffff7c │ │ │ │ + subeq r8, fp, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #1704] @ 380688 │ │ │ │ ldr r2, [pc, #1704] @ 38068c │ │ │ │ @@ -425953,15 +425953,15 @@ │ │ │ │ ble 380660 │ │ │ │ ldr r7, [pc, #1500] @ 3806a8 │ │ │ │ ldr r0, [pc, #1500] @ 3806ac │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ b 380050 │ │ │ │ mov r5, #0 │ │ │ │ b 380040 │ │ │ │ mov r5, #15 │ │ │ │ b 380040 │ │ │ │ ldrb r5, [r0, #2552] @ 0x9f8 │ │ │ │ @@ -426288,64 +426288,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3806d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 380064 │ │ │ │ ldr r0, [pc, #140] @ 3806d4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 380064 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 3806d8 │ │ │ │ ldr r0, [pc, #112] @ 3806dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r4, lsl #2 │ │ │ │ ldr r1, [r3, #364] @ 0x16c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ b 38010c │ │ │ │ rsbeq fp, r8, ip, lsl r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, ip, ip, lsr #28 │ │ │ │ + subseq ip, ip, ip, lsl lr │ │ │ │ rsbeq fp, r8, r4, lsl #8 │ │ │ │ - subeq lr, r8, r8, lsl sl │ │ │ │ + subeq lr, r8, r8, lsl #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x0068b390 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - @ instruction: 0x0048e994 │ │ │ │ - subeq r8, fp, r4, lsr #16 │ │ │ │ - subeq lr, r8, r0, ror #18 │ │ │ │ + subeq lr, r8, r4, lsl #19 │ │ │ │ + subeq r8, fp, r4, lsl r8 │ │ │ │ + subeq lr, r8, r0, asr r9 │ │ │ │ @ instruction: 0x00659f98 │ │ │ │ - ldrsbeq sp, [ip], #-4 │ │ │ │ - @ instruction: 0x004b8294 │ │ │ │ - subeq r8, fp, r0, ror #14 │ │ │ │ + subseq sp, ip, r4, asr #1 │ │ │ │ + subeq r8, fp, r4, lsl #5 │ │ │ │ + subeq r8, fp, r0, asr r7 │ │ │ │ andeq r0, r0, pc, lsl r7 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r8, [fp], #-32 @ 0xffffffe0 │ │ │ │ - subeq r8, fp, r4, lsl r3 │ │ │ │ + subeq r8, fp, r0, ror #5 │ │ │ │ + subeq r8, fp, r4, lsl #6 │ │ │ │ rsbeq r9, r5, r0, asr #20 │ │ │ │ - subeq r8, fp, r8, lsl #5 │ │ │ │ + subeq r8, fp, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 37ffc4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -426429,41 +426429,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3808b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r6, [r4, #2503] @ 0x9c7 │ │ │ │ b 380790 │ │ │ │ ldr r0, [pc, #56] @ 3808b4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r6, [r4, #2503] @ 0x9c7 │ │ │ │ b 380790 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, r8, ip, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, r8, ip, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sl, r8, r8, asr #24 │ │ │ │ andeq r1, r0, ip, asr #1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, fp, r0, lsr #2 │ │ │ │ - subeq r8, fp, ip, asr #2 │ │ │ │ + subeq r8, fp, r0, lsl r1 │ │ │ │ + subeq r8, fp, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #284] @ 3809ec │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -426480,43 +426480,43 @@ │ │ │ │ ldr r1, [pc, #248] @ 3809fc │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ strb r5, [sp, #35] @ 0x23 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r8, #1 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ strb r8, [sp, #48] @ 0x30 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ ldr r9, [r4, #2492] @ 0x9bc │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ add r1, sp, #35 @ 0x23 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [r4, #2492] @ 0x9bc │ │ │ │ ldr r3, [r4, #2496] @ 0x9c0 │ │ │ │ add r2, r2, r8 │ │ │ │ str r2, [r4, #2492] @ 0x9bc │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [pc, #88] @ 380a00 │ │ │ │ str r3, [r4, #2496] @ 0x9c0 │ │ │ │ @@ -426533,19 +426533,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq ip, ip, r4, lsl #19 │ │ │ │ + subseq ip, ip, r4, ror r9 │ │ │ │ rsbeq sl, r8, r8, lsl fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r3, r9, r4, lsl #31 │ │ │ │ - subeq sp, r8, r0, lsl #29 │ │ │ │ + subeq r3, r9, r4, ror pc │ │ │ │ + subeq sp, r8, r0, ror lr │ │ │ │ rsbeq sl, r8, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ mov r9, r2 │ │ │ │ @@ -426602,15 +426602,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r2, [r4, #-20] @ 0xffffffec │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #2256 @ 0x8d0 │ │ │ │ - bl 54ecc8 │ │ │ │ + bl 54ecc0 │ │ │ │ subs r7, r7, r5 │ │ │ │ add r9, r9, r5 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 380c30 │ │ │ │ ldrb r6, [r8, #2528] @ 0x9e0 │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ movlt r5, r7 │ │ │ │ @@ -426631,40 +426631,40 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r4, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #2256 @ 0x8d0 │ │ │ │ - bl 54eba0 │ │ │ │ + bl 54eb98 │ │ │ │ ldrb r6, [r8, #2528] @ 0x9e0 │ │ │ │ ands r6, r6, #16 │ │ │ │ bne 380ac4 │ │ │ │ ldr r2, [pc, #592] @ 380ddc │ │ │ │ ldr r1, [pc, #592] @ 380de0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ sub r2, r4, #40 @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [r4, #-36] @ 0xffffffdc │ │ │ │ str r6, [r4, #-40] @ 0xffffffd8 │ │ │ │ strb r3, [r4, #-36] @ 0xffffffdc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r4, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ sub r2, r4, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r3, [r4, #-28] @ 0xffffffe4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -426673,15 +426673,15 @@ │ │ │ │ sub r2, r4, #24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ add r0, r2, #424 @ 0x1a8 │ │ │ │ mov r2, fp │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ subs r7, r7, r5 │ │ │ │ add r9, r9, r5 │ │ │ │ add fp, fp, r5 │ │ │ │ bne 380b14 │ │ │ │ ldr r2, [pc, #428] @ 380de4 │ │ │ │ ldr r3, [pc, #392] @ 380dc4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -426705,28 +426705,28 @@ │ │ │ │ ldr r1, [pc, #352] @ 380de8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ sub r2, r4, #40 @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [r4, #-36] @ 0xffffffdc │ │ │ │ str r6, [r4, #-40] @ 0xffffffd8 │ │ │ │ strb r3, [r4, #-36] @ 0xffffffdc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r4, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ sub r2, r4, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #-28] @ 0xffffffe4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ @@ -426735,15 +426735,15 @@ │ │ │ │ sub r2, r4, #24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ add r0, r2, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ b 380b78 │ │ │ │ ldr r3, [pc, #200] @ 380dec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380a8c │ │ │ │ ldr r3, [pc, #184] @ 380df0 │ │ │ │ @@ -426759,49 +426759,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r4, #-20] @ 0xffffffec │ │ │ │ str r1, [r4, #-16] │ │ │ │ str r1, [r4, #-12] │ │ │ │ sub r0, r4, #24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r3, [r4, #-16] │ │ │ │ ldr r2, [r4, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 380df8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 380a8c │ │ │ │ ldr r0, [pc, #84] @ 380dfc │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 380a8c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, r8, ip, asr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, r8, r4, lsl #19 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - ldrheq ip, [ip], #-124 @ 0xffffff84 │ │ │ │ subseq ip, ip, ip, lsr #15 │ │ │ │ - ldrdeq r3, [r9], #-208 @ 0xffffff30 │ │ │ │ - strdeq r3, [r9], #-196 @ 0xffffff3c │ │ │ │ - strdeq sp, [r8], #-180 @ 0xffffff4c │ │ │ │ + @ instruction: 0x005cc79c │ │ │ │ + subeq r3, r9, r0, asr #27 │ │ │ │ + subeq r3, r9, r4, ror #25 │ │ │ │ + subeq sp, r8, r4, ror #23 │ │ │ │ rsbeq sl, r8, r4, asr #15 │ │ │ │ - strdeq sp, [r8], #-172 @ 0xffffff54 │ │ │ │ + subeq sp, r8, ip, ror #21 │ │ │ │ andeq r3, r0, r0, lsl #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, fp, ip, ror #24 │ │ │ │ - @ instruction: 0x004b7c94 │ │ │ │ + subeq r7, fp, ip, asr ip │ │ │ │ + subeq r7, fp, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr ip, [pc, #1200] @ 3812c8 │ │ │ │ ldr r2, [pc, #1200] @ 3812cc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -426836,15 +426836,15 @@ │ │ │ │ strhi r3, [r4, #2496] @ 0x9c0 │ │ │ │ add r3, fp, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r5, #0 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ @@ -426853,29 +426853,29 @@ │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [r4, #2492] @ 0x9bc │ │ │ │ ldr r1, [r4, #2496] @ 0x9c0 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #2468] @ 0x9a4 │ │ │ │ ldr r5, [r4, #2464] @ 0x9a0 │ │ │ │ ldrb r3, [sp, #92] @ 0x5c │ │ │ │ lsr r5, r5, #8 │ │ │ │ and r5, r5, #15 │ │ │ │ add r0, r4, #2368 @ 0x940 │ │ │ │ @@ -427012,22 +427012,22 @@ │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 3812f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #2496] @ 0x9c0 │ │ │ │ b 380e74 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 37fe44 │ │ │ │ b 380fec │ │ │ │ ldr r3, [pc, #336] @ 3812f8 │ │ │ │ @@ -427049,22 +427049,22 @@ │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [r6, #4] │ │ │ │ str r5, [r6, #8] │ │ │ │ str r5, [r6, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3812fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r4, #2480] @ 0x9b0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3810c4 │ │ │ │ ldr r3, [pc, #208] @ 381300 │ │ │ │ ldr r1, [pc, #208] @ 381304 │ │ │ │ ldr r0, [pc, #208] @ 381308 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -427072,23 +427072,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #188] @ 381310 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r5, [r4, #2496] @ 0x9c0 │ │ │ │ b 380e70 │ │ │ │ mov r2, r7 │ │ │ │ b 381220 │ │ │ │ ldr r0, [pc, #160] @ 381314 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [r4, #2480] @ 0x9b0 │ │ │ │ b 381220 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #136] @ 381318 │ │ │ │ ldr r0, [pc, #136] @ 38131c │ │ │ │ ldr r2, [pc, #136] @ 381320 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -427104,36 +427104,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq sl, r8, r4, ror #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, r8, r0, asr #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - ldrsbeq ip, [ip], #-52 @ 0xffffffcc │ │ │ │ - strdeq r3, [r9], #-144 @ 0xffffff70 │ │ │ │ - strdeq sp, [r8], #-128 @ 0xffffff80 │ │ │ │ + subseq ip, ip, r4, asr #7 │ │ │ │ + subeq r3, r9, r0, ror #19 │ │ │ │ + subeq sp, r8, r0, ror #17 │ │ │ │ rsbeq sl, r8, r8, lsl #8 │ │ │ │ andeq r3, r0, r4, lsl #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, fp, ip, ror #17 │ │ │ │ + ldrdeq r7, [fp], #-140 @ 0xffffff74 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - strheq r7, [fp], #-128 @ 0xffffff80 │ │ │ │ - subseq ip, ip, r0, lsr #32 │ │ │ │ - subeq r7, fp, r0, ror #3 │ │ │ │ - subeq r7, fp, r0, ror #17 │ │ │ │ + subeq r7, fp, r0, lsr #17 │ │ │ │ + subseq ip, ip, r0, lsl r0 │ │ │ │ + ldrdeq r7, [fp], #-16 │ │ │ │ + ldrdeq r7, [fp], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ - subeq r7, fp, ip, asr #16 │ │ │ │ - subeq r7, fp, r4, lsl #17 │ │ │ │ - subeq r7, fp, r8, lsl #3 │ │ │ │ - subeq r7, fp, r0, lsl #11 │ │ │ │ + subeq r7, fp, ip, lsr r8 │ │ │ │ + subeq r7, fp, r4, ror r8 │ │ │ │ + subeq r7, fp, r8, ror r1 │ │ │ │ + subeq r7, fp, r0, ror r5 │ │ │ │ andeq r0, r0, sl, ror #6 │ │ │ │ - subseq fp, ip, r4, lsr #31 │ │ │ │ - subeq r7, fp, r4, ror #2 │ │ │ │ - @ instruction: 0x004b7194 │ │ │ │ + @ instruction: 0x005cbf94 │ │ │ │ + subeq r7, fp, r4, asr r1 │ │ │ │ + subeq r7, fp, r4, lsl #3 │ │ │ │ andeq r0, r0, fp, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr ip, [pc, #4048] @ 38231c │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ @@ -427152,15 +427152,15 @@ │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #148] @ 0x94 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r7, #2372] @ 0x944 │ │ │ │ cmp r3, #4 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ beq 381f98 │ │ │ │ ldr r2, [pc, #3968] @ 382334 │ │ │ │ mov fp, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -427189,29 +427189,29 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ ldr r7, [fp, #2520] @ 0x9d8 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov sl, #1 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ strb sl, [sp, #100] @ 0x64 │ │ │ │ add r5, sp, #104 @ 0x68 │ │ │ │ add r8, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r9, sp, #112 @ 0x70 │ │ │ │ stm r9, {r0, r1} │ │ │ │ @@ -427219,54 +427219,54 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r7, [fp, #2520] @ 0x9d8 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ add r7, r7, #4 │ │ │ │ cmp r6, r4 │ │ │ │ streq r7, [fp, #2520] @ 0x9d8 │ │ │ │ beq 381700 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ strb sl, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [pc, #3576] @ 382344 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -427344,30 +427344,30 @@ │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq 382d9c │ │ │ │ ldr r3, [fp, #2372] @ 0x944 │ │ │ │ cmp r3, #0 │ │ │ │ bne 382d9c │ │ │ │ @@ -427457,29 +427457,29 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ bne 382f5c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3816d8 │ │ │ │ @@ -427604,63 +427604,63 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [r9, #4] │ │ │ │ str r4, [r9, #8] │ │ │ │ str r4, [r9, #12] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r3, r6, sl} │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2216] @ 382370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp, #2520] @ 0x9d8 │ │ │ │ b 381568 │ │ │ │ ldr r3, [pc, #2200] @ 382374 │ │ │ │ ldr r2, [pc, #2200] @ 382378 │ │ │ │ ldr r1, [pc, #2200] @ 38237c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r7, [r2, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r0, [r2] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [fp, #2520] @ 0x9d8 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [fp, #2520] @ 0x9d8 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r0, fp │ │ │ │ @@ -427688,21 +427688,21 @@ │ │ │ │ beq 384014 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1916] @ 382384 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ b 3816e0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, fp │ │ │ │ ldr r3, [r3] │ │ │ │ mov sl, r9 │ │ │ │ @@ -427757,21 +427757,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1648] @ 382394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381c38 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 383648 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ @@ -427787,40 +427787,40 @@ │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ b 3815dc │ │ │ │ cmp r4, #0 │ │ │ │ bne 382dbc │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ strb r6, [fp, #2541] @ 0x9ed │ │ │ │ @@ -427837,40 +427837,40 @@ │ │ │ │ ldr r2, [pc, #1396] @ 3823ac │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r1, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ strb r7, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r0, [r1] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ strb r7, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ b 3817b0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ str r7, [r2, #4] │ │ │ │ ldr r4, [fp, #2484] @ 0x9b4 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ @@ -427879,30 +427879,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ lsl r3, sl, #8 │ │ │ │ add r4, r4, r3, asr #8 │ │ │ │ str r7, [sp, #132] @ 0x84 │ │ │ │ str r7, [sp, #136] @ 0x88 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r1, [fp, #2517] @ 0x9d5 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ and r2, r1, #6 │ │ │ │ cmp r2, #6 │ │ │ │ bic r2, r3, #-16777216 @ 0xff000000 │ │ │ │ ldr sl, [sp, #136] @ 0x88 │ │ │ │ str r2, [fp, #2496] @ 0x9c0 │ │ │ │ @@ -427921,15 +427921,15 @@ │ │ │ │ cmp r5, r3 │ │ │ │ bne 3816d8 │ │ │ │ tst r6, #131072 @ 0x20000 │ │ │ │ ldrbne r3, [fp, #2535] @ 0x9e7 │ │ │ │ bne 381928 │ │ │ │ b 381944 │ │ │ │ ldr r0, [r7, #2344] @ 0x928 │ │ │ │ - bl 7e4a88 │ │ │ │ + bl 7e4a80 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #2372] @ 0x944 │ │ │ │ b 3813ac │ │ │ │ ands r4, r6, #8 │ │ │ │ beq 382f50 │ │ │ │ ldr r7, [pc, #1012] @ 3823b0 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -428083,42 +428083,42 @@ │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ mov r6, #1 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #24] │ │ │ │ str r0, [sp, #8] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [fp, #2520] @ 0x9d8 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [fp, #2572] @ 0xa0c │ │ │ │ add r2, r3, #4 │ │ │ │ sub r3, r3, #8 │ │ │ │ str r2, [fp, #2520] @ 0x9d8 │ │ │ │ str r3, [fp, #2596] @ 0xa24 │ │ │ │ @@ -428145,105 +428145,105 @@ │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ sub r2, r2, r1 │ │ │ │ and r3, r3, #2 │ │ │ │ strb r7, [fp, #2511] @ 0x9cf │ │ │ │ str r1, [fp, #2600] @ 0xa28 │ │ │ │ str r2, [fp, #2588] @ 0xa1c │ │ │ │ b 3816e0 │ │ │ │ - subseq fp, ip, r8, lsl #30 │ │ │ │ + ldrsheq fp, [ip], #-232 @ 0xffffff18 │ │ │ │ @ instruction: 0x0068a09c │ │ │ │ @ instruction: 0x0068a090 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r3, r9, r8, lsl #10 │ │ │ │ - subeq sp, r8, r8, lsl #8 │ │ │ │ + strdeq r3, [r9], #-72 @ 0xffffffb8 │ │ │ │ + strdeq sp, [r8], #-56 @ 0xffffffc8 │ │ │ │ rsbseq sl, r3, r4, lsl r7 │ │ │ │ - subseq fp, ip, r4, ror lr │ │ │ │ - @ instruction: 0x00493498 │ │ │ │ - subeq sp, r8, r8, lsl #7 │ │ │ │ + subseq fp, ip, r4, ror #28 │ │ │ │ + subeq r3, r9, r8, lsl #9 │ │ │ │ + subeq sp, r8, r8, ror r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - ldrsbeq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ + subseq fp, ip, r8, asr #19 │ │ │ │ ldrheq sl, [r3], #-52 @ 0xffffffcc @ │ │ │ │ @ instruction: 0x0073a390 │ │ │ │ rsbseq sl, r3, r0, lsl #7 │ │ │ │ rsbeq r9, r8, r4, lsr #25 │ │ │ │ - subseq fp, ip, r4, lsr #16 │ │ │ │ - subseq fp, ip, r8, asr #12 │ │ │ │ - subseq sp, r0, r4, asr r0 │ │ │ │ - ldrsbeq fp, [ip], #-84 @ 0xffffffac │ │ │ │ + subseq fp, ip, r4, lsl r8 │ │ │ │ + subseq fp, ip, r8, lsr r6 │ │ │ │ + subseq sp, r0, r4, asr #32 │ │ │ │ + subseq fp, ip, r4, asr #11 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - @ instruction: 0x004b7090 │ │ │ │ - subseq fp, ip, r4, ror r7 │ │ │ │ - @ instruction: 0x00492d9c │ │ │ │ - @ instruction: 0x0048cc9c │ │ │ │ + subeq r7, fp, r0, lsl #1 │ │ │ │ + subseq fp, ip, r4, ror #14 │ │ │ │ + subeq r2, r9, ip, lsl #27 │ │ │ │ + subeq ip, r8, ip, lsl #25 │ │ │ │ andeq r2, r0, ip, asr r6 │ │ │ │ - subeq r7, fp, r0, ror #21 │ │ │ │ + ldrdeq r7, [fp], #-160 @ 0xffffff60 │ │ │ │ rsbseq r9, r3, r0, ror lr │ │ │ │ - subeq r6, fp, r0, ror #29 │ │ │ │ + ldrdeq r6, [fp], #-224 @ 0xffffff20 │ │ │ │ muleq r0, r4, ip │ │ │ │ - subeq r7, fp, r0, lsl sl │ │ │ │ - ldrsheq fp, [ip], #-64 @ 0xffffffc0 │ │ │ │ - subeq r2, r9, r8, lsl fp │ │ │ │ - subeq ip, r8, r8, lsl sl │ │ │ │ - subseq fp, ip, ip, lsr r4 │ │ │ │ - subeq ip, r8, r0, asr r9 │ │ │ │ - subeq r2, r9, r0, asr sl │ │ │ │ - subeq r6, fp, ip, ror fp │ │ │ │ - subeq r6, fp, r4, ror fp │ │ │ │ + subeq r7, fp, r0, lsl #20 │ │ │ │ + subseq fp, ip, r0, ror #9 │ │ │ │ + subeq r2, r9, r8, lsl #22 │ │ │ │ + subeq ip, r8, r8, lsl #20 │ │ │ │ + subseq fp, ip, ip, lsr #8 │ │ │ │ + subeq ip, r8, r0, asr #18 │ │ │ │ + subeq r2, r9, r0, asr #20 │ │ │ │ subeq r6, fp, ip, ror #22 │ │ │ │ - subeq r6, fp, r4, lsl #20 │ │ │ │ - strdeq r6, [fp], #-156 @ 0xffffff64 │ │ │ │ + subeq r6, fp, r4, ror #22 │ │ │ │ + subeq r6, fp, ip, asr fp │ │ │ │ strdeq r6, [fp], #-148 @ 0xffffff6c │ │ │ │ + subeq r6, fp, ip, ror #19 │ │ │ │ subeq r6, fp, r4, ror #19 │ │ │ │ - subseq fp, ip, r0, asr r0 │ │ │ │ - subeq r2, r9, r8, ror r6 │ │ │ │ - subeq ip, r8, r8, ror r5 │ │ │ │ - @ instruction: 0x005cad98 │ │ │ │ - strheq r2, [r9], #-60 @ 0xffffffc4 │ │ │ │ - strheq ip, [r8], #-44 @ 0xffffffd4 │ │ │ │ - subseq sl, ip, lr, asr #20 │ │ │ │ - subseq sl, ip, r8, lsr fp │ │ │ │ - subeq r2, r9, r0, ror #2 │ │ │ │ - subeq ip, r8, r0, rrx │ │ │ │ - subseq sl, ip, sl, ror r8 │ │ │ │ + ldrdeq r6, [fp], #-148 @ 0xffffff6c │ │ │ │ + subseq fp, ip, r0, asr #32 │ │ │ │ + subeq r2, r9, r8, ror #12 │ │ │ │ + subeq ip, r8, r8, ror #10 │ │ │ │ + subseq sl, ip, r8, lsl #27 │ │ │ │ + subeq r2, r9, ip, lsr #7 │ │ │ │ + subeq ip, r8, ip, lsr #5 │ │ │ │ + subseq sl, ip, lr, lsr sl │ │ │ │ + subseq sl, ip, r8, lsr #22 │ │ │ │ + subeq r2, r9, r0, asr r1 │ │ │ │ + subeq ip, r8, r0, asr r0 │ │ │ │ + subseq sl, ip, sl, ror #16 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - subeq r6, fp, ip, asr r5 │ │ │ │ - strheq r6, [fp], #-108 @ 0xffffff94 │ │ │ │ + subeq r6, fp, ip, asr #10 │ │ │ │ + subeq r6, fp, ip, lsr #13 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - subeq r6, fp, r4, lsr #11 │ │ │ │ + @ instruction: 0x004b6594 │ │ │ │ andeq r1, r0, ip, lsl ip │ │ │ │ - subeq r6, fp, ip, lsl r3 │ │ │ │ - subseq sl, ip, r6, ror #8 │ │ │ │ + subeq r6, fp, ip, lsl #6 │ │ │ │ + subseq sl, ip, r6, asr r4 │ │ │ │ andeq r1, r0, ip, asr r2 │ │ │ │ - ldrheq sl, [ip], #-38 @ 0xffffffda │ │ │ │ - subseq fp, r0, ip, asr ip │ │ │ │ - subseq fp, r0, r0, asr ip │ │ │ │ - @ instruction: 0x004b5d90 │ │ │ │ + subseq sl, ip, r6, lsr #5 │ │ │ │ + subseq fp, r0, ip, asr #24 │ │ │ │ + subseq fp, r0, r0, asr #24 │ │ │ │ + subeq r5, fp, r0, lsl #27 │ │ │ │ muleq r0, ip, lr │ │ │ │ rsbeq r7, r5, r8, lsr r2 │ │ │ │ - subeq r6, fp, r8, asr r7 │ │ │ │ - subseq fp, r0, r0, asr fp │ │ │ │ - subseq fp, r0, r4, asr #22 │ │ │ │ - subseq fp, r0, r0, lsl fp │ │ │ │ - subseq fp, r0, r4, lsl #22 │ │ │ │ - ldrsheq fp, [r0], #-168 @ 0xffffff58 │ │ │ │ + subeq r6, fp, r8, asr #14 │ │ │ │ + subseq fp, r0, r0, asr #22 │ │ │ │ + subseq fp, r0, r4, lsr fp │ │ │ │ + subseq fp, r0, r0, lsl #22 │ │ │ │ + ldrsheq fp, [r0], #-164 @ 0xffffff5c │ │ │ │ + subseq fp, r0, r8, ror #21 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - strdeq r6, [fp], #-184 @ 0xffffff48 │ │ │ │ + subeq r6, fp, r8, ror #23 │ │ │ │ andeq r3, r0, r8, ror r7 │ │ │ │ - subeq r6, fp, r8, lsl #24 │ │ │ │ + strdeq r6, [fp], #-184 @ 0xffffff48 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - subeq r5, fp, ip, ror #21 │ │ │ │ + ldrdeq r5, [fp], #-172 @ 0xffffff54 │ │ │ │ andeq r3, r0, r4, lsl #9 │ │ │ │ - subeq r6, fp, ip, ror #22 │ │ │ │ + subeq r6, fp, ip, asr fp │ │ │ │ andeq r2, r0, r4, lsr r2 │ │ │ │ - strdeq r5, [fp], #-192 @ 0xffffff40 │ │ │ │ + subeq r5, fp, r0, ror #25 │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r5, fp, r0, lsl sp │ │ │ │ - subeq r5, fp, r8, asr #25 │ │ │ │ + subeq r5, fp, r0, lsl #26 │ │ │ │ + strheq r5, [fp], #-200 @ 0xffffff38 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ strb r1, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #2352] @ 0x930 │ │ │ │ bne 383dbc │ │ │ │ @@ -428258,41 +428258,41 @@ │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [fp, #2496] @ 0x9c0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ ldr r5, [fp, #2492] @ 0x9bc │ │ │ │ mov r6, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #108] @ 0x6c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldrb r3, [fp, #2542] @ 0x9ee │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, r3 │ │ │ │ and r3, r3, #120 @ 0x78 │ │ │ │ mvn r3, r3 │ │ │ │ strb r3, [fp, #2542] @ 0x9ee │ │ │ │ ldrb r3, [fp, #2535] @ 0x9e7 │ │ │ │ @@ -428408,44 +428408,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [fp, #2492] @ 0x9bc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r0, [r2] │ │ │ │ stm r8, {r0, r1} │ │ │ │ add r8, fp, #2352 @ 0x930 │ │ │ │ add r8, r8, #12 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [fp, #2360] @ 0x938 │ │ │ │ add r3, fp, r4 │ │ │ │ sub r2, r2, r4 │ │ │ │ ldrb r3, [r3, #2363] @ 0x93b │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [fp, #2546] @ 0x9f2 │ │ │ │ str r2, [fp, #2360] @ 0x938 │ │ │ │ @@ -428542,21 +428542,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1388] @ 3823fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382620 │ │ │ │ ldr r3, [pc, #-1280] @ 382478 │ │ │ │ ldr r7, [sl, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 383944 │ │ │ │ mov r0, fp │ │ │ │ @@ -428570,15 +428570,15 @@ │ │ │ │ ldr r3, [pc, #-1332] @ 382478 │ │ │ │ ldr r7, [sl, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 382984 │ │ │ │ ldr r0, [pc, #-1472] @ 382400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382984 │ │ │ │ mov r0, fp │ │ │ │ bl 3808b8 │ │ │ │ ldr r2, [fp, #2464] @ 0x9a0 │ │ │ │ orr r3, r0, #65536 @ 0x10000 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r2, [r6] │ │ │ │ @@ -428604,22 +428604,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1628] @ 382408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 38264c │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 383954 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -428661,21 +428661,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1844] @ 382410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382aa0 │ │ │ │ mov r0, fp │ │ │ │ bl 3808b8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, fp │ │ │ │ bl 3808b8 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -428848,15 +428848,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 382134 │ │ │ │ ldr r0, [pc, #-2532] @ 382428 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp, #2520] @ 0x9d8 │ │ │ │ b 381568 │ │ │ │ ldr r2, [pc, #-2560] @ 38242c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -428886,15 +428886,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ @@ -428902,15 +428902,15 @@ │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #-2748] @ 382434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381a0c │ │ │ │ ldr sl, [pc, #-2760] @ 382438 │ │ │ │ add sl, pc, sl │ │ │ │ b 382168 │ │ │ │ ldr r3, [pc, #-2768] @ 38243c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -428953,26 +428953,26 @@ │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r7, [r9, #4] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r5, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2968] @ 382450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3818a8 │ │ │ │ ldr r3, [pc, #-2980] @ 382454 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381634 │ │ │ │ @@ -428989,25 +428989,25 @@ │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r7, [r9, #4] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3100] @ 382458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381634 │ │ │ │ ldr r3, [pc, #-3112] @ 38245c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381c38 │ │ │ │ @@ -429024,21 +429024,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3216] @ 382460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381c38 │ │ │ │ ands r7, r3, #255 @ 0xff │ │ │ │ beq 3822dc │ │ │ │ mov r4, r3 │ │ │ │ b 382710 │ │ │ │ lsr r3, r3, #24 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ @@ -429067,21 +429067,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3380] @ 382468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381c54 │ │ │ │ ldrb r3, [fp, #2536] @ 0x9e8 │ │ │ │ tst r3, #96 @ 0x60 │ │ │ │ beq 3820b4 │ │ │ │ b 3816d8 │ │ │ │ ldr r3, [pc, #-3408] @ 38246c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -429101,24 +429101,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3520] @ 382470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ cmp r4, #3 │ │ │ │ beq 3835a0 │ │ │ │ cmp r4, #4 │ │ │ │ beq 3834f8 │ │ │ │ cmp r4, #1 │ │ │ │ bne 384804 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -429142,24 +429142,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #-3644] @ 382480 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3664] @ 382484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp, #2492] @ 0x9bc │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [fp, #2492] @ 0x9bc │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ sub r3, r3, #2 │ │ │ │ str r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 38264c │ │ │ │ @@ -429268,15 +429268,15 @@ │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ and r7, r3, #255 @ 0xff │ │ │ │ b 3822dc │ │ │ │ ldr r0, [pc, #4064] @ 384484 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382ba4 │ │ │ │ ldr r3, [fp, #2564] @ 0xa04 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ b 3815dc │ │ │ │ ldr r3, [fp, #2560] @ 0xa00 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ b 3815dc │ │ │ │ @@ -429313,24 +429313,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #3884] @ 384494 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3864] @ 384498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp, #2492] @ 0x9bc │ │ │ │ add r3, r3, #5 │ │ │ │ str r3, [fp, #2492] @ 0x9bc │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ sub r3, r3, #5 │ │ │ │ str r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 38264c │ │ │ │ @@ -429355,24 +429355,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #3724] @ 38449c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3704] @ 3844a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp, #2492] @ 0x9bc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [fp, #2492] @ 0x9bc │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 38264c │ │ │ │ @@ -429403,22 +429403,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 3844ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381d3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 38267c │ │ │ │ ldr r3, [pc, #3512] @ 3844b0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -429436,22 +429436,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3408] @ 3844b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38267c │ │ │ │ cmp r3, #0 │ │ │ │ beq 38267c │ │ │ │ ldr r3, [pc, #3388] @ 3844b8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -429469,22 +429469,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3284] @ 3844bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38267c │ │ │ │ ldr r5, [fp, #2472] @ 0x9a8 │ │ │ │ ldr r3, [fp, #2464] @ 0x9a0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 383818 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r3, r8 │ │ │ │ @@ -429517,22 +429517,22 @@ │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r9, #4] │ │ │ │ str r3, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3100] @ 3844c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [fp, #2348] @ 0x92c │ │ │ │ ldr r2, [r2] │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ beq 381908 │ │ │ │ @@ -429558,22 +429558,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2956] @ 3844cc │ │ │ │ add r0, pc, r0 │ │ │ │ b 381c08 │ │ │ │ ldr r0, [pc, #2948] @ 3844d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382984 │ │ │ │ ldr r3, [pc, #2908] @ 3844b8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382a7c │ │ │ │ ldr r3, [pc, #2844] @ 38448c │ │ │ │ @@ -429589,22 +429589,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2828] @ 3844d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382a7c │ │ │ │ ldr r3, [pc, #2816] @ 3844d8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382620 │ │ │ │ ldr r3, [pc, #2720] @ 38448c │ │ │ │ @@ -429620,22 +429620,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2712] @ 3844dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382620 │ │ │ │ ldr r3, [pc, #2700] @ 3844e0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382048 │ │ │ │ @@ -429652,21 +429652,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2596] @ 3844e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382048 │ │ │ │ ldr r3, [pc, #2584] @ 3844e8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382178 │ │ │ │ @@ -429684,27 +429684,27 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2452] @ 3844ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382178 │ │ │ │ subs r3, r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ bne 3838d0 │ │ │ │ tst r6, #131072 @ 0x20000 │ │ │ │ beq 381948 │ │ │ │ @@ -429741,24 +429741,24 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2248] @ 3844f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrb r3, [fp, #2535] @ 0x9e7 │ │ │ │ eor r3, r3, r2 │ │ │ │ tst r3, #7 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ @@ -429793,26 +429793,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2040] @ 384500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrb r3, [fp, #2541] @ 0x9ed │ │ │ │ ldr r2, [r2] │ │ │ │ and r3, r3, r4 │ │ │ │ sub r3, r3, r7 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -429839,22 +429839,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1880] @ 384508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [fp, #2360] @ 0x938 │ │ │ │ b 3826e8 │ │ │ │ ldr r2, [pc, #1864] @ 38450c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r4, [fp, #2496] @ 0x9c0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -429873,22 +429873,22 @@ │ │ │ │ beq 384810 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1752] @ 384510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3842bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3842bc │ │ │ │ @@ -429912,21 +429912,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1608] @ 384518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp, #2352] @ 0x930 │ │ │ │ b 3824a4 │ │ │ │ ldr r3, [pc, #1592] @ 38451c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -429944,31 +429944,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1484] @ 384520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [fp, #2496] @ 0x9c0 │ │ │ │ b 3825b0 │ │ │ │ ldr r2, [pc, #1468] @ 384524 │ │ │ │ ldr r0, [pc, #1468] @ 384528 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r1, [r3, #748] @ 0x2ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38280c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ eor r3, r3, r1 │ │ │ │ tst r3, #7 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ @@ -429979,37 +429979,37 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381a0c │ │ │ │ cmp r4, #1 │ │ │ │ beq 3824a4 │ │ │ │ b 383e58 │ │ │ │ ldr r0, [pc, #1360] @ 384530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3821e4 │ │ │ │ ldr r3, [pc, #1348] @ 384534 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 384350 │ │ │ │ cmp r4, #0 │ │ │ │ bne 381ffc │ │ │ │ cmp r5, #0 │ │ │ │ bne 382cdc │ │ │ │ b 3816d8 │ │ │ │ ldr r0, [pc, #1308] @ 384538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ b 3816e0 │ │ │ │ and r3, r8, r4 │ │ │ │ sub r3, r3, r7 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -430017,32 +430017,32 @@ │ │ │ │ beq 381994 │ │ │ │ b 3838d0 │ │ │ │ ldr r0, [pc, #1260] @ 38453c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381634 │ │ │ │ cmp r8, r3 │ │ │ │ movls r2, #0 │ │ │ │ movhi r2, #1 │ │ │ │ str r2, [fp, #2348] @ 0x92c │ │ │ │ b 383384 │ │ │ │ ldr r0, [pc, #1216] @ 384540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381c38 │ │ │ │ ldr r0, [pc, #1204] @ 384544 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3818a8 │ │ │ │ ldr r3, [pc, #1176] @ 384548 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382870 │ │ │ │ @@ -430059,22 +430059,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 38454c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [fp, #2488] @ 0x9b8 │ │ │ │ b 382870 │ │ │ │ ldr r3, [pc, #1052] @ 384550 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -430093,22 +430093,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 384554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3828a8 │ │ │ │ ldr r3, [pc, #928] @ 384558 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3828d8 │ │ │ │ @@ -430125,22 +430125,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 38455c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3828d8 │ │ │ │ ldr r3, [pc, #808] @ 384560 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382888 │ │ │ │ @@ -430157,31 +430157,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 384564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382888 │ │ │ │ ldr r0, [pc, #688] @ 384568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp, #2352] @ 0x930 │ │ │ │ b 3824a4 │ │ │ │ ldr r0, [pc, #672] @ 38456c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381c54 │ │ │ │ ldr r3, [pc, #660] @ 384570 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3820c4 │ │ │ │ @@ -430198,21 +430198,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ 384574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3820c4 │ │ │ │ ldr sl, [pc, #544] @ 384578 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #300] @ 38448c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [r1, r3] │ │ │ │ ldr r3, [ip] │ │ │ │ @@ -430227,186 +430227,186 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 38457c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 381ffc │ │ │ │ b 382014 │ │ │ │ ldr r0, [pc, #412] @ 384580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ b 3816e0 │ │ │ │ ldr r0, [pc, #392] @ 384584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381c38 │ │ │ │ ldr r0, [pc, #380] @ 384588 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381d3c │ │ │ │ ldr sl, [pc, #360] @ 38458c │ │ │ │ add sl, pc, sl │ │ │ │ b 384358 │ │ │ │ ldr r0, [pc, #352] @ 384590 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [fp, #2348] @ 0x92c │ │ │ │ ldr r2, [r2] │ │ │ │ b 3838b8 │ │ │ │ ldr r0, [pc, #324] @ 384594 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382a7c │ │ │ │ ldr r0, [pc, #308] @ 384598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382620 │ │ │ │ ldr r0, [pc, #296] @ 38459c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 383234 │ │ │ │ - strdeq r5, [fp], #-208 @ 0xffffff30 │ │ │ │ + subeq r5, fp, r0, ror #27 │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004b5a98 │ │ │ │ - subeq r5, fp, ip, lsl sl │ │ │ │ - subeq r5, fp, r8, ror #19 │ │ │ │ - subeq r5, fp, r4, ror r9 │ │ │ │ + subeq r5, fp, r8, lsl #21 │ │ │ │ + subeq r5, fp, ip, lsl #20 │ │ │ │ + ldrdeq r5, [fp], #-152 @ 0xffffff68 │ │ │ │ + subeq r5, fp, r4, ror #18 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ rsbeq r6, r5, r8, lsl sl │ │ │ │ - ldrdeq r5, [fp], #-88 @ 0xffffffa8 │ │ │ │ + subeq r5, fp, r8, asr #11 │ │ │ │ andeq r4, r0, r0, ror #4 │ │ │ │ - ldrdeq r5, [fp], #-152 @ 0xffffff68 │ │ │ │ + subeq r5, fp, r8, asr #19 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - subeq r5, fp, r8, ror #17 │ │ │ │ + ldrdeq r5, [fp], #-136 @ 0xffffff78 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - subeq r5, fp, r4, lsr #30 │ │ │ │ + subeq r5, fp, r4, lsl pc │ │ │ │ andeq r4, r0, r4, lsr r0 │ │ │ │ - subeq r6, fp, ip, lsl r2 │ │ │ │ - subeq r5, fp, r8, asr r7 │ │ │ │ - subeq r5, fp, r8, lsl #14 │ │ │ │ + subeq r6, fp, ip, lsl #4 │ │ │ │ + subeq r5, fp, r8, asr #14 │ │ │ │ + strdeq r5, [fp], #-104 @ 0xffffff98 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ - strdeq r5, [fp], #-124 @ 0xffffff84 │ │ │ │ + subeq r5, fp, ip, ror #15 │ │ │ │ andeq r3, r0, r0, ror #24 │ │ │ │ - ldrdeq r5, [fp], #-152 @ 0xffffff68 │ │ │ │ + subeq r5, fp, r8, asr #19 │ │ │ │ andeq r4, r0, r4, asr #11 │ │ │ │ - subeq r5, fp, r8, lsl #20 │ │ │ │ + strdeq r5, [fp], #-152 @ 0xffffff68 │ │ │ │ andeq r3, r0, r0, asr #21 │ │ │ │ ldrdeq r6, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - subeq r5, fp, r8, lsl #24 │ │ │ │ + strdeq r5, [fp], #-184 @ 0xffffff48 │ │ │ │ andeq r3, r0, ip, asr fp │ │ │ │ - subeq r5, fp, ip, lsr #23 │ │ │ │ + @ instruction: 0x004b5b9c │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ - subeq r5, fp, r8, lsl #10 │ │ │ │ + strdeq r5, [fp], #-72 @ 0xffffffb8 │ │ │ │ andeq r3, r0, r4, lsr #1 │ │ │ │ - subeq r4, fp, ip, lsl pc │ │ │ │ + subeq r4, fp, ip, lsl #30 │ │ │ │ andeq r4, r0, r0, lsr r1 │ │ │ │ - subeq r4, fp, r8, ror #29 │ │ │ │ + ldrdeq r4, [fp], #-232 @ 0xffffff18 │ │ │ │ andeq r2, r0, r0, asr r1 │ │ │ │ - subeq r4, fp, r0, asr #29 │ │ │ │ + strheq r4, [fp], #-224 @ 0xffffff20 │ │ │ │ rsbeq r6, r5, r0, asr #2 │ │ │ │ - strheq r5, [fp], #-56 @ 0xffffffc8 │ │ │ │ - subeq r5, fp, r8, ror #13 │ │ │ │ - ldrdeq r5, [fp], #-92 @ 0xffffffa4 │ │ │ │ + subeq r5, fp, r8, lsr #7 │ │ │ │ + ldrdeq r5, [fp], #-104 @ 0xffffff98 │ │ │ │ + subeq r5, fp, ip, asr #11 │ │ │ │ andeq r1, r0, ip, asr r2 │ │ │ │ - strdeq r5, [fp], #-104 @ 0xffffff98 │ │ │ │ - subeq r5, fp, r4, ror ip │ │ │ │ - subeq r4, fp, r8, lsr #23 │ │ │ │ - @ instruction: 0x004b5b9c │ │ │ │ + subeq r5, fp, r8, ror #13 │ │ │ │ + subeq r5, fp, r4, ror #24 │ │ │ │ + @ instruction: 0x004b4b98 │ │ │ │ + subeq r5, fp, ip, lsl #23 │ │ │ │ andeq r2, r0, ip, lsl r9 │ │ │ │ - subeq r5, fp, r0, ror #17 │ │ │ │ + ldrdeq r5, [fp], #-128 @ 0xffffff80 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - subeq r5, fp, r4, asr #17 │ │ │ │ + strheq r5, [fp], #-132 @ 0xffffff7c │ │ │ │ andeq r3, r0, r4, lsl #13 │ │ │ │ - subeq r5, fp, r8, lsl r7 │ │ │ │ + subeq r5, fp, r8, lsl #14 │ │ │ │ muleq r0, r8, r9 │ │ │ │ - strdeq r5, [fp], #-108 @ 0xffffff94 │ │ │ │ - subeq r4, fp, r4, lsr fp │ │ │ │ - subeq r5, fp, ip, ror sl │ │ │ │ + subeq r5, fp, ip, ror #13 │ │ │ │ + subeq r4, fp, r4, lsr #22 │ │ │ │ + subeq r5, fp, ip, ror #20 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ - subeq r5, fp, r4, asr #3 │ │ │ │ - ldrsheq sl, [r0], #-104 @ 0xffffff98 │ │ │ │ - subeq r5, fp, r8, lsl r2 │ │ │ │ - subeq r5, fp, r0, asr #15 │ │ │ │ - subeq r5, fp, ip, lsl #7 │ │ │ │ - strdeq r4, [fp], #-136 @ 0xffffff78 │ │ │ │ - subeq r4, fp, r8, lsr #14 │ │ │ │ - ldrdeq r5, [fp], #-52 @ 0xffffffcc │ │ │ │ - strheq r4, [fp], #-200 @ 0xffffff38 │ │ │ │ - @ instruction: 0x004b4a94 │ │ │ │ - subeq r4, fp, ip, ror #21 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - subeq r4, fp, ip, ror #21 │ │ │ │ - subeq r4, fp, r0, asr #15 │ │ │ │ - subeq r4, fp, ip, asr r9 │ │ │ │ - subeq r5, fp, r8, lsr #7 │ │ │ │ - subeq r5, fp, r4, lsr #6 │ │ │ │ - subeq r5, fp, r8, asr #4 │ │ │ │ - @ instruction: 0x004b4d98 │ │ │ │ - @ instruction: 0x004b4b90 │ │ │ │ - subeq r4, fp, r4, lsr #29 │ │ │ │ - strheq r4, [fp], #-96 @ 0xffffffa0 │ │ │ │ - subeq r4, fp, ip, asr #21 │ │ │ │ - strheq r5, [fp], #-12 │ │ │ │ - subeq r5, fp, r4, lsr #2 │ │ │ │ - subeq r4, fp, r0, asr #26 │ │ │ │ - subeq r4, fp, ip, ror #10 │ │ │ │ - subeq r4, fp, ip, asr sp │ │ │ │ - subeq r5, fp, r8, lsl #3 │ │ │ │ - subeq r4, fp, r8, ror #14 │ │ │ │ - subeq r4, fp, ip, ror #14 │ │ │ │ - subeq r4, fp, r4, lsl #15 │ │ │ │ - subeq r4, fp, r4, asr r7 │ │ │ │ + strheq r5, [fp], #-20 @ 0xffffffec │ │ │ │ + subseq sl, r0, r8, ror #13 │ │ │ │ + subeq r5, fp, r8, lsl #4 │ │ │ │ + strheq r5, [fp], #-112 @ 0xffffff90 │ │ │ │ + subeq r5, fp, ip, ror r3 │ │ │ │ subeq r4, fp, r8, ror #17 │ │ │ │ - subeq r4, fp, r0, asr r7 │ │ │ │ - subeq r4, fp, r8, lsr #14 │ │ │ │ - subeq r4, fp, ip, lsr r9 │ │ │ │ - subeq r4, fp, r4, lsr r8 │ │ │ │ + subeq r4, fp, r8, lsl r7 │ │ │ │ + subeq r5, fp, r4, asr #7 │ │ │ │ + subeq r4, fp, r8, lsr #25 │ │ │ │ + subeq r4, fp, r4, lsl #21 │ │ │ │ + ldrdeq r4, [fp], #-172 @ 0xffffff54 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + ldrdeq r4, [fp], #-172 @ 0xffffff54 │ │ │ │ + strheq r4, [fp], #-112 @ 0xffffff90 │ │ │ │ + subeq r4, fp, ip, asr #18 │ │ │ │ + @ instruction: 0x004b5398 │ │ │ │ + subeq r5, fp, r4, lsl r3 │ │ │ │ + subeq r5, fp, r8, lsr r2 │ │ │ │ + subeq r4, fp, r8, lsl #27 │ │ │ │ + subeq r4, fp, r0, lsl #23 │ │ │ │ + @ instruction: 0x004b4e94 │ │ │ │ + subeq r4, fp, r0, lsr #13 │ │ │ │ + strheq r4, [fp], #-172 @ 0xffffff54 │ │ │ │ + subeq r5, fp, ip, lsr #1 │ │ │ │ + subeq r5, fp, r4, lsl r1 │ │ │ │ + subeq r4, fp, r0, lsr sp │ │ │ │ + subeq r4, fp, ip, asr r5 │ │ │ │ + subeq r4, fp, ip, asr #26 │ │ │ │ + subeq r5, fp, r8, ror r1 │ │ │ │ + subeq r4, fp, r8, asr r7 │ │ │ │ + subeq r4, fp, ip, asr r7 │ │ │ │ + subeq r4, fp, r4, ror r7 │ │ │ │ + subeq r4, fp, r4, asr #14 │ │ │ │ + ldrdeq r4, [fp], #-136 @ 0xffffff78 │ │ │ │ + subeq r4, fp, r0, asr #14 │ │ │ │ + subeq r4, fp, r8, lsl r7 │ │ │ │ + subeq r4, fp, ip, lsr #18 │ │ │ │ + subeq r4, fp, r4, lsr #16 │ │ │ │ andeq r1, r0, r8, lsr #19 │ │ │ │ - ldrdeq r4, [fp], #-144 @ 0xffffff70 │ │ │ │ - strheq r4, [fp], #-36 @ 0xffffffdc │ │ │ │ - subseq r8, ip, ip, lsl #17 │ │ │ │ - subeq r3, fp, ip, asr #20 │ │ │ │ - subeq r4, fp, r4, lsr r9 │ │ │ │ + subeq r4, fp, r0, asr #19 │ │ │ │ + subeq r4, fp, r4, lsr #5 │ │ │ │ + subseq r8, ip, ip, ror r8 │ │ │ │ + subeq r3, fp, ip, lsr sl │ │ │ │ + subeq r4, fp, r4, lsr #18 │ │ │ │ muleq r0, pc, r3 @ │ │ │ │ - subseq sl, r0, r4 │ │ │ │ - subeq r4, fp, ip, ror #18 │ │ │ │ + ldrsheq r9, [r0], #-244 @ 0xffffff0c │ │ │ │ + subeq r4, fp, ip, asr r9 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ - subeq r4, fp, r8, asr #32 │ │ │ │ + subeq r4, fp, r8, lsr r0 │ │ │ │ andeq r2, r0, r4, lsl lr │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, fp, ip, asr pc │ │ │ │ - subeq r4, fp, r8, asr #17 │ │ │ │ - subeq r4, fp, r8, lsl r8 │ │ │ │ - subeq r4, fp, r8, ror #30 │ │ │ │ + subeq r4, fp, ip, asr #30 │ │ │ │ + strheq r4, [fp], #-136 @ 0xffffff78 │ │ │ │ + subeq r4, fp, r8, lsl #16 │ │ │ │ + subeq r4, fp, r8, asr pc │ │ │ │ ldr r3, [pc, #-188] @ 3845a0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38267c │ │ │ │ ldr r3, [pc, #-52] @ 38463c │ │ │ │ ldr r7, [sl, r3] │ │ │ │ @@ -430421,154 +430421,154 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-292] @ 3845a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38267c │ │ │ │ ldr r0, [pc, #-304] @ 3845a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382aa0 │ │ │ │ ldr r0, [pc, #-316] @ 3845ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 38264c │ │ │ │ ldr r0, [pc, #-336] @ 3845b0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3828a8 │ │ │ │ ldr r0, [pc, #-352] @ 3845b4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [fp, #2488] @ 0x9b8 │ │ │ │ b 382870 │ │ │ │ ldr r0, [pc, #-372] @ 3845b8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3828d8 │ │ │ │ ldr r0, [pc, #-388] @ 3845bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382048 │ │ │ │ ldr r0, [pc, #-400] @ 3845c0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [fp, #2360] @ 0x938 │ │ │ │ b 3826e8 │ │ │ │ ldr r0, [pc, #-424] @ 3845c4 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3843d0 │ │ │ │ ldr r0, [pc, #-452] @ 3845c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r4, [fp, #2496] @ 0x9c0 │ │ │ │ b 3825b0 │ │ │ │ ldr r0, [pc, #-472] @ 3845cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382620 │ │ │ │ ldr r0, [pc, #-488] @ 3845d0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 383c34 │ │ │ │ ldr r0, [pc, #-508] @ 3845d4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrb r3, [fp, #2541] @ 0x9ed │ │ │ │ ldr r2, [r2] │ │ │ │ b 383d18 │ │ │ │ ldr r0, [pc, #-548] @ 3845d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3820c4 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ mov ip, r7 │ │ │ │ b 382b98 │ │ │ │ ldr r0, [pc, #-572] @ 3845dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 383e3c │ │ │ │ ldr r0, [pc, #-592] @ 3845e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382178 │ │ │ │ ldr r0, [pc, #-616] @ 3845e4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 382888 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #-636] @ 3845e8 │ │ │ │ ldr r0, [pc, #-636] @ 3845ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3832d8 │ │ │ │ ldr r1, [pc, #-652] @ 3845f0 │ │ │ │ ldr r0, [pc, #-652] @ 3845f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 383584 │ │ │ │ ldr r0, [pc, #-668] @ 3845f8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38267c │ │ │ │ ldr r1, [pc, #-684] @ 3845fc │ │ │ │ ldr r0, [pc, #-684] @ 384600 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38362c │ │ │ │ ldr r0, [pc, #-700] @ 384604 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38267c │ │ │ │ ldr r0, [pc, #-716] @ 384608 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38267c │ │ │ │ cmp r2, #0 │ │ │ │ bne 384b0c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 380738 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ @@ -430597,33 +430597,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-884] @ 384610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr sl, [fp, #2492] @ 0x9bc │ │ │ │ b 3828dc │ │ │ │ bl 1e3220 │ │ │ │ ldr r3, [pc, #-864] @ 38463c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [r2, r3] │ │ │ │ ldr r3, [ip] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 381f60 │ │ │ │ ldr r0, [pc, #-928] @ 384614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 381f60 │ │ │ │ ldr r3, [pc, #-940] @ 384618 │ │ │ │ ldr r1, [pc, #-940] @ 38461c │ │ │ │ ldr r0, [pc, #-940] @ 384620 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-944] @ 384624 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -430671,22 +430671,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1156] @ 38462c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrb r3, [fp, #2531] @ 0x9e3 │ │ │ │ cmp r6, #0 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r5, [fp, #2464] @ 0x9a0 │ │ │ │ strb r3, [fp, #2531] @ 0x9e3 │ │ │ │ beq 382d60 │ │ │ │ b 384a14 │ │ │ │ @@ -430724,36 +430724,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1340] @ 384644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3848e8 │ │ │ │ ldr r0, [pc, #-1352] @ 384648 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 384ab4 │ │ │ │ ldr r0, [pc, #-1372] @ 38464c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr sl, [fp, #2492] @ 0x9bc │ │ │ │ b 3828dc │ │ │ │ ldr r0, [pc, #-1388] @ 384650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3848e8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2580] @ 3855f4 │ │ │ │ @@ -430832,23 +430832,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2280] @ 385620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 384c34 │ │ │ │ sub r3, r4, #92 @ 0x5c │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ bls 3854cc │ │ │ │ ldr r3, [pc, #2232] @ 38560c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -430866,15 +430866,15 @@ │ │ │ │ ldr r0, [pc, #2204] @ 385628 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ strb r5, [r6, #2607] @ 0xa2f │ │ │ │ b 384c74 │ │ │ │ strb r5, [r6, #2606] @ 0xa2e │ │ │ │ b 384c74 │ │ │ │ strb r5, [r6, #2605] @ 0xa2d │ │ │ │ b 384c74 │ │ │ │ strb r5, [r6, #2604] @ 0xa2c │ │ │ │ @@ -431183,27 +431183,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #940] @ 38564c │ │ │ │ ldr r3, [pc, #852] @ 3855f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 385094 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 5820b4 │ │ │ │ + b 5820ac │ │ │ │ strb r5, [r6, #2487] @ 0x9b7 │ │ │ │ b 384c74 │ │ │ │ strb r5, [r6, #2485] @ 0x9b5 │ │ │ │ b 384c74 │ │ │ │ strb r5, [r6, #2484] @ 0x9b4 │ │ │ │ b 384c74 │ │ │ │ strb r5, [r6, #2541] @ 0x9ed │ │ │ │ @@ -431244,16 +431244,16 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #736] @ 385658 │ │ │ │ add r0, r6, #2368 @ 0x940 │ │ │ │ ldr r3, [pc, #732] @ 38565c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 588e34 │ │ │ │ - bl 57e904 │ │ │ │ + bl 588e2c │ │ │ │ + bl 57e8fc │ │ │ │ ldrb r3, [r6, #2534] @ 0x9e6 │ │ │ │ ldr r2, [pc, #708] @ 385660 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r6, #2534] @ 0x9e6 │ │ │ │ ldr r3, [pc, #592] @ 3855f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -431282,38 +431282,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 385094 │ │ │ │ ldr r0, [pc, #592] @ 385668 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ strb r5, [r6, #2536] @ 0x9e8 │ │ │ │ b 384c74 │ │ │ │ ldr r0, [pc, #568] @ 38566c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 384c34 │ │ │ │ bic r3, r3, #2 │ │ │ │ strb r3, [r6, #2534] @ 0x9e6 │ │ │ │ b 384c74 │ │ │ │ eor r3, r3, r5 │ │ │ │ tst r3, #15 │ │ │ │ beq 3852f4 │ │ │ │ ldr r3, [pc, #420] @ 38560c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3852f4 │ │ │ │ ldr r0, [pc, #500] @ 385670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3852f4 │ │ │ │ tst r5, #32 │ │ │ │ beq 385264 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 38556c │ │ │ │ ldr r3, [r6, #2492] @ 0x9bc │ │ │ │ @@ -431342,36 +431342,36 @@ │ │ │ │ b 384c74 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 380738 │ │ │ │ b 385250 │ │ │ │ ldr r0, [pc, #356] @ 385674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 384f90 │ │ │ │ ldr r0, [pc, #344] @ 385678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3851e4 │ │ │ │ ldr r0, [pc, #332] @ 38567c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 384c70 │ │ │ │ ldr r0, [pc, #316] @ 385680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 385348 │ │ │ │ ldr r0, [pc, #304] @ 385684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 384fb4 │ │ │ │ ldr r0, [pc, #292] @ 385688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 384ff0 │ │ │ │ ldr r3, [pc, #280] @ 38568c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 385498 │ │ │ │ ldr r3, [pc, #132] @ 38560c │ │ │ │ @@ -431387,67 +431387,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 385690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 385498 │ │ │ │ ldr r0, [pc, #168] @ 385694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 385498 │ │ │ │ rsbeq r6, r8, ip, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, r8, r8, lsl #16 │ │ │ │ @ instruction: 0x00655494 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r8, ip, sl, asr r4 │ │ │ │ + subseq r8, ip, sl, asr #8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbeq r6, r8, r0, lsl #15 │ │ │ │ - subeq r9, r8, r8, lsr #27 │ │ │ │ + @ instruction: 0x00489d98 │ │ │ │ andeq r1, r0, r0, asr #9 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r5, fp, r4, asr #32 │ │ │ │ + subeq r5, fp, r4, lsr r0 │ │ │ │ @ instruction: 0x00686694 │ │ │ │ - subeq r5, fp, r0, lsl r2 │ │ │ │ + subeq r5, fp, r0, lsl #4 │ │ │ │ rsbeq r6, r8, r4, lsl #8 │ │ │ │ rsbeq r6, r8, r0, asr #7 │ │ │ │ rsbeq r6, r8, r8, lsl #7 │ │ │ │ rsbeq r6, r8, r0, asr #6 │ │ │ │ rsbeq r6, r8, r4, lsl #6 │ │ │ │ - ldrsbeq r7, [ip], #-252 @ 0xffffff04 │ │ │ │ - strheq r3, [r8], #-136 @ 0xffffff78 │ │ │ │ - subeq pc, pc, r4, lsl r3 @ │ │ │ │ + subseq r7, ip, ip, asr #31 │ │ │ │ + subeq r3, r8, r8, lsr #17 │ │ │ │ + subeq pc, pc, r4, lsl #6 │ │ │ │ rsbeq r6, r8, ip, asr r1 │ │ │ │ - ldrsheq r7, [ip], #-224 @ 0xffffff20 │ │ │ │ - strheq r3, [r8], #-124 @ 0xffffff84 │ │ │ │ - subeq lr, fp, r0, ror #13 │ │ │ │ + subseq r7, ip, r0, ror #29 │ │ │ │ + subeq r3, r8, ip, lsr #15 │ │ │ │ + ldrdeq lr, [fp], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ rsbeq r6, r8, r8, asr r0 │ │ │ │ rsbeq r6, r8, r8 │ │ │ │ - subeq r4, fp, r8, asr #19 │ │ │ │ - subeq r4, fp, ip, ror r9 │ │ │ │ - subeq r4, fp, r4, asr #19 │ │ │ │ - subeq r4, fp, r0, ror #20 │ │ │ │ - subeq r4, fp, r0, asr #19 │ │ │ │ - subeq r4, fp, r0, lsl #19 │ │ │ │ - subeq r4, fp, r8, asr #17 │ │ │ │ - strdeq r4, [fp], #-144 @ 0xffffff70 │ │ │ │ - subeq r4, fp, ip, lsr #19 │ │ │ │ + strheq r4, [fp], #-152 @ 0xffffff68 │ │ │ │ + subeq r4, fp, ip, ror #18 │ │ │ │ + strheq r4, [fp], #-148 @ 0xffffff6c │ │ │ │ + subeq r4, fp, r0, asr sl │ │ │ │ + strheq r4, [fp], #-144 @ 0xffffff70 │ │ │ │ + subeq r4, fp, r0, ror r9 │ │ │ │ + strheq r4, [fp], #-136 @ 0xffffff78 │ │ │ │ + subeq r4, fp, r0, ror #19 │ │ │ │ + @ instruction: 0x004b499c │ │ │ │ andeq r4, r0, r8, ror #8 │ │ │ │ - @ instruction: 0x004b4894 │ │ │ │ - subeq r4, fp, ip, lsr #17 │ │ │ │ + subeq r4, fp, r4, lsl #17 │ │ │ │ + @ instruction: 0x004b489c │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ ldrb r2, [sp] │ │ │ │ b 384bc4 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ ldrb r2, [sp] │ │ │ │ b 384bc4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -431524,15 +431524,15 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ - bl 54eba0 │ │ │ │ + bl 54eb98 │ │ │ │ ldr r2, [r4, #2480] @ 0x9b0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r2, #8] │ │ │ │ ldr r3, [r4, #2480] @ 0x9b0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -431589,41 +431589,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ add fp, sp, #56 @ 0x38 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ b 3857ec │ │ │ │ ldr r2, [r4, #2568] @ 0xa08 │ │ │ │ cmp r2, #0 │ │ │ │ movne r8, r2 │ │ │ │ b 385758 │ │ │ │ mov r1, #1 │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -431633,39 +431633,39 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r1, [sp, #68] @ 0x44 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ - bl 54ecc8 │ │ │ │ + bl 54ecc0 │ │ │ │ b 3857ec │ │ │ │ ldr r3, [pc, #640] @ 385c2c │ │ │ │ ldr r2, [pc, #640] @ 385c30 │ │ │ │ ldr r1, [pc, #640] @ 385c34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ add fp, sp, #56 @ 0x38 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ @@ -431710,24 +431710,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 385c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r9, [r4, #2492] @ 0x9bc │ │ │ │ ldr r3, [r4, #2496] @ 0x9c0 │ │ │ │ ldr fp, [r4, #2480] @ 0x9b0 │ │ │ │ b 385770 │ │ │ │ ldr r3, [pc, #316] @ 385c4c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -431746,28 +431746,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 385c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38587c │ │ │ │ ldr r0, [pc, #204] @ 385c54 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r9, [r4, #2492] @ 0x9bc │ │ │ │ ldr r3, [r4, #2496] @ 0x9c0 │ │ │ │ ldr fp, [r4, #2480] @ 0x9b0 │ │ │ │ b 38576c │ │ │ │ ldr r2, [pc, #168] @ 385c58 │ │ │ │ ldr r3, [pc, #88] @ 385c0c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -431777,15 +431777,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 385be0 │ │ │ │ ldr r0, [pc, #136] @ 385c5c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 385c60 │ │ │ │ ldr r1, [pc, #116] @ 385c64 │ │ │ │ ldr r0, [pc, #116] @ 385c68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 385c6c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -431794,33 +431794,33 @@ │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r5, r8, r0, lsr sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, r8, r8, lsl sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, r8, r8, asr #23 │ │ │ │ rsbeq r5, r8, r8, ror fp │ │ │ │ - subseq r7, ip, r4, lsl #19 │ │ │ │ - subeq lr, r8, ip, lsr #31 │ │ │ │ - subeq r8, r8, ip, lsr #29 │ │ │ │ - subseq r7, ip, r4, lsr #17 │ │ │ │ - subeq lr, r8, ip, asr #29 │ │ │ │ - subeq r8, r8, ip, asr #27 │ │ │ │ + subseq r7, ip, r4, ror r9 │ │ │ │ + @ instruction: 0x0048ef9c │ │ │ │ + @ instruction: 0x00488e9c │ │ │ │ + @ instruction: 0x005c7894 │ │ │ │ + strheq lr, [r8], #-236 @ 0xffffff14 │ │ │ │ + strheq r8, [r8], #-220 @ 0xffffff24 │ │ │ │ ldrdeq r5, [r8], #-144 @ 0xffffff70 @ │ │ │ │ andeq r3, r0, ip, ror #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, fp, r8, asr #10 │ │ │ │ + subeq r4, fp, r8, lsr r5 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - subeq r4, fp, r8, asr r4 │ │ │ │ - ldrdeq r4, [fp], #-76 @ 0xffffffb4 │ │ │ │ + subeq r4, fp, r8, asr #8 │ │ │ │ + subeq r4, fp, ip, asr #9 │ │ │ │ rsbeq r5, r8, ip, asr #16 │ │ │ │ - subeq r4, fp, r8, lsr r4 │ │ │ │ - subseq r7, ip, r4, ror #12 │ │ │ │ - subeq r2, fp, r4, lsr #16 │ │ │ │ - ldrsbeq r9, [r2], #-156 @ 0xffffff64 │ │ │ │ + subeq r4, fp, r8, lsr #8 │ │ │ │ + subseq r7, ip, r4, asr r6 │ │ │ │ + subeq r2, fp, r4, lsl r8 │ │ │ │ + subseq r9, r2, ip, asr #19 │ │ │ │ andeq r0, r0, sp, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #256] @ 385d88 │ │ │ │ ldr r1, [pc, #256] @ 385d8c │ │ │ │ @@ -431871,37 +431871,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 385da8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 385cc0 │ │ │ │ ldr r0, [pc, #48] @ 385dac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 385cc0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, r8, r4, ror r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, r8, r4, asr r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, r8, ip, lsr #14 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, fp, r4, lsr #6 │ │ │ │ - subeq r4, fp, r8, asr r3 │ │ │ │ + subeq r4, fp, r4, lsl r3 │ │ │ │ + subeq r4, fp, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #1112] @ 386220 │ │ │ │ ldr r3, [r0] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -431918,15 +431918,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #1064] @ 386230 │ │ │ │ ldr r3, [pc, #1064] @ 386234 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r6, [pc, #1052] @ 386238 │ │ │ │ ldr r3, [pc, #1052] @ 38623c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432046,22 +432046,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 386254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ b 385e3c │ │ │ │ cmp r2, #0 │ │ │ │ bne 386180 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ @@ -432104,15 +432104,15 @@ │ │ │ │ b 36a610 │ │ │ │ tst r9, #7 │ │ │ │ moveq r7, r3 │ │ │ │ b 385f4c │ │ │ │ ldr r0, [pc, #360] @ 38625c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ b 385e3c │ │ │ │ ldr r3, [pc, #340] @ 386260 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 385f58 │ │ │ │ @@ -432129,22 +432129,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 386264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 385f58 │ │ │ │ ldr r3, [pc, #224] @ 386268 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386040 │ │ │ │ ldr r3, [pc, #176] @ 38624c │ │ │ │ @@ -432160,54 +432160,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 38626c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386040 │ │ │ │ ldr r0, [pc, #112] @ 386270 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 385f58 │ │ │ │ ldr r0, [pc, #96] @ 386274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386040 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ - subseq r7, ip, ip, lsl #9 │ │ │ │ + subseq r7, ip, ip, ror r4 │ │ │ │ rsbeq r5, r8, r4, lsl r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r2, fp, r4, lsl r6 │ │ │ │ - subeq r2, fp, r0, lsr #15 │ │ │ │ + subeq r2, fp, r4, lsl #12 │ │ │ │ + @ instruction: 0x004b2790 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ rsbeq r5, r8, r0, ror #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, r8, ip, asr #10 │ │ │ │ rsbeq r5, r8, r8, lsl #10 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, fp, r0, ror #1 │ │ │ │ + ldrdeq r4, [fp], #-0 │ │ │ │ rsbeq r5, r8, r8, asr #6 │ │ │ │ - subeq r4, fp, r4, asr r0 │ │ │ │ + subeq r4, fp, r4, asr #32 │ │ │ │ andeq r2, r0, r0, ror #30 │ │ │ │ - subeq r4, fp, r8 │ │ │ │ + strdeq r3, [fp], #-248 @ 0xffffff08 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - subeq r4, fp, ip │ │ │ │ - subeq r3, fp, r0, asr #31 │ │ │ │ - subeq r4, fp, r8, lsr #32 │ │ │ │ + strdeq r3, [fp], #-252 @ 0xffffff04 │ │ │ │ + strheq r3, [fp], #-240 @ 0xffffff10 │ │ │ │ + subeq r4, fp, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [pc, #1048] @ 3866ac │ │ │ │ mov r7, r0 │ │ │ │ @@ -432226,15 +432226,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, sl, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #992] @ 3866c0 │ │ │ │ mov r2, r9 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r5, [r7, #32] │ │ │ │ ldr r8, [pc, #980] @ 3866c4 │ │ │ │ cmp r5, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 386694 │ │ │ │ ldr r3, [r0, #2372] @ 0x944 │ │ │ │ mov r4, r0 │ │ │ │ @@ -432310,22 +432310,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3866dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386328 │ │ │ │ ldrb r3, [r0, #2507] @ 0x9cb │ │ │ │ tst r3, #16 │ │ │ │ bne 3864f0 │ │ │ │ ldr r3, [pc, #608] @ 3866c8 │ │ │ │ ldr r9, [r8, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -432404,23 +432404,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3866ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386478 │ │ │ │ ldr r3, [pc, #280] @ 3866f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386350 │ │ │ │ ldr r3, [pc, #232] @ 3866d4 │ │ │ │ @@ -432437,69 +432437,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3866f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386350 │ │ │ │ ldr r0, [pc, #160] @ 3866f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386478 │ │ │ │ ldr r0, [pc, #140] @ 3866fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386350 │ │ │ │ ldr r0, [pc, #124] @ 386700 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386328 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #104] @ 386704 │ │ │ │ ldr r2, [pc, #104] @ 386708 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ mov r1, r9 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ rsbeq r5, r8, r0, ror #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, ip, r4, lsr #31 │ │ │ │ - subeq r2, fp, r4, asr r1 │ │ │ │ - ldrdeq r2, [fp], #-40 @ 0xffffffd8 │ │ │ │ + @ instruction: 0x005c6f94 │ │ │ │ + subeq r2, fp, r4, asr #2 │ │ │ │ + subeq r2, fp, r8, asr #5 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ rsbeq r5, r8, ip, lsl #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, r8, r0, lsr #1 │ │ │ │ andeq r1, r0, r4, asr r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, fp, r8, lsr lr │ │ │ │ + subeq r3, fp, r8, lsr #28 │ │ │ │ rsbeq r4, r8, r8, lsr pc │ │ │ │ rsbeq r4, r8, r8, ror #29 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - @ instruction: 0x004b3d94 │ │ │ │ + subeq r3, fp, r4, lsl #27 │ │ │ │ andeq r4, r0, r0, asr r2 │ │ │ │ - strheq r3, [fp], #-204 @ 0xffffff34 │ │ │ │ - subeq r3, fp, r8, lsr sp │ │ │ │ - subeq r3, fp, r4, asr #25 │ │ │ │ - subeq r3, fp, r4, asr #24 │ │ │ │ - ldrdeq r3, [fp], #-176 @ 0xffffff50 │ │ │ │ + subeq r3, fp, ip, lsr #25 │ │ │ │ + subeq r3, fp, r8, lsr #26 │ │ │ │ + strheq r3, [fp], #-196 @ 0xffffff3c │ │ │ │ + subeq r3, fp, r4, lsr ip │ │ │ │ + subeq r3, fp, r0, asr #23 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 0038670c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -432509,23 +432509,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #44] @ 386768 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r0, r0, #2368 @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 368f80 │ │ │ │ - subseq r6, ip, ip, lsr #22 │ │ │ │ - subeq r1, fp, r4, ror #25 │ │ │ │ - subeq r1, fp, r0, ror lr │ │ │ │ + subseq r6, ip, ip, lsl fp │ │ │ │ + ldrdeq r1, [fp], #-196 @ 0xffffff3c │ │ │ │ + subeq r1, fp, r0, ror #28 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov r3, #-1342177280 @ 0xb0000000 │ │ │ │ str r3, [r0, #2252] @ 0x8cc │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -432553,44 +432553,44 @@ │ │ │ │ add r8, sp, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [pc, #204] @ 3868c4 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ ldr r5, [pc, #200] @ 3868c8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2e30 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, sp │ │ │ │ stm sp, {r3, r6} │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2e30 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3, #48]! @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ - bl 58878c │ │ │ │ + bl 588784 │ │ │ │ ldr r2, [pc, #88] @ 3868cc │ │ │ │ ldr r3, [pc, #64] @ 3868b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -432605,15 +432605,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r8, r8, lsr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r5, r4, lsl #24 │ │ │ │ rsbeq r5, r9, r0, lsr r5 │ │ │ │ - subeq r4, fp, ip, lsl r1 │ │ │ │ + subeq r4, fp, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ rsbeq r4, r8, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #920] @ 386c80 │ │ │ │ @@ -432696,24 +432696,24 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 386ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcs 386954 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3869c0 │ │ │ │ ldr r3, [pc, #556] @ 386ca4 │ │ │ │ @@ -432735,23 +432735,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 386ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3869c0 │ │ │ │ ldr r3, [pc, #432] @ 386cac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386954 │ │ │ │ ldr r3, [pc, #392] @ 386c98 │ │ │ │ @@ -432767,24 +432767,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 386cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcc 3869b4 │ │ │ │ b 386954 │ │ │ │ ldr r3, [pc, #296] @ 386cb4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -432804,73 +432804,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 386cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 386adc │ │ │ │ ldr r0, [pc, #192] @ 386cbc │ │ │ │ mov r3, r8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcc 3869b4 │ │ │ │ b 386954 │ │ │ │ ldr r0, [pc, #156] @ 386cc0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3869c0 │ │ │ │ ldr r0, [pc, #132] @ 386cc4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcc 386a64 │ │ │ │ b 386954 │ │ │ │ ldr r0, [pc, #96] @ 386cc8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3869c0 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r8, r4, lsl fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, r8, r8, ror #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00684a98 │ │ │ │ andeq r3, r0, r0, lsl #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, fp, r4, ror #30 │ │ │ │ + subeq r3, fp, r4, asr pc │ │ │ │ andeq r2, r0, r8, ror #29 │ │ │ │ - subeq r3, fp, r0, asr #31 │ │ │ │ + strheq r3, [fp], #-240 @ 0xffffff10 │ │ │ │ andeq r3, r0, r0, lsl ip │ │ │ │ - ldrdeq r3, [fp], #-212 @ 0xffffff2c │ │ │ │ + subeq r3, fp, r4, asr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq r3, fp, r8, lsr lr │ │ │ │ - subeq r3, fp, r0, lsl #27 │ │ │ │ - subeq r3, fp, ip, lsr #29 │ │ │ │ - strheq r3, [fp], #-208 @ 0xffffff30 │ │ │ │ - strdeq r3, [fp], #-212 @ 0xffffff2c │ │ │ │ + subeq r3, fp, r8, lsr #28 │ │ │ │ + subeq r3, fp, r0, ror sp │ │ │ │ + @ instruction: 0x004b3e9c │ │ │ │ + subeq r3, fp, r0, lsr #27 │ │ │ │ + subeq r3, fp, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #540] @ 386f00 │ │ │ │ ldr r2, [pc, #540] @ 386f04 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -432979,53 +432979,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 386f30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386d24 │ │ │ │ add r3, r0, #100 @ 0x64 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2e30 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ bl 1e1e1c │ │ │ │ b 386dc8 │ │ │ │ ldr r0, [pc, #68] @ 386f34 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386d24 │ │ │ │ rsbeq r4, r8, r8, lsl r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r4, [r8], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r2, #0 │ │ │ │ tsteq r2, #0 │ │ │ │ @ instruction: 0x0068469c │ │ │ │ rsbeq r4, r8, ip, lsr #12 │ │ │ │ ldrdeq r4, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r3, r0, r8, lsl #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, fp, r4, asr ip │ │ │ │ - subeq r3, fp, r0, asr ip │ │ │ │ + subeq r3, fp, r4, asr #24 │ │ │ │ + subeq r3, fp, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #376] @ 3870c8 │ │ │ │ ldr r2, [pc, #376] @ 3870cc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -433057,15 +433057,15 @@ │ │ │ │ ldr r3, [r5, #2424] @ 0x978 │ │ │ │ cmp r3, #0 │ │ │ │ beq 386fa8 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r6 │ │ │ │ bne 386fa8 │ │ │ │ - bl 5820b4 │ │ │ │ + bl 5820ac │ │ │ │ ldr r2, [r7, #2260] @ 0x8d4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r2, r4 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ bhi 386fb8 │ │ │ │ ldr r2, [pc, #228] @ 3870d8 │ │ │ │ ldr r3, [pc, #212] @ 3870cc │ │ │ │ @@ -433102,45 +433102,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3870e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386f90 │ │ │ │ ldr r0, [pc, #56] @ 3870ec │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 386f90 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r8, ip, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, r8, ip, lsl #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r4, r8, r8, lsl #8 │ │ │ │ andeq r1, r0, ip, asr #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, fp, r8, asr #21 │ │ │ │ - subeq r3, fp, r8, ror #21 │ │ │ │ + strheq r3, [fp], #-168 @ 0xffffff58 │ │ │ │ + ldrdeq r3, [fp], #-168 @ 0xffffff58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 646130 │ │ │ │ + bl 646128 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -433261,41 +433261,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 387368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38725c │ │ │ │ ldr r0, [pc, #56] @ 38736c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38725c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r8, ip, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r4, [r8], #-20 @ 0xffffffec @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00684194 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, fp, r4, lsr #17 │ │ │ │ - ldrdeq r3, [fp], #-132 @ 0xffffff7c │ │ │ │ + @ instruction: 0x004b3894 │ │ │ │ + subeq r3, fp, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #208] @ 387458 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #204] @ 38745c │ │ │ │ @@ -433364,35 +433364,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #276] @ 3875c0 │ │ │ │ ldr r1, [pc, #276] @ 3875c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r2, [pc, #244] @ 3875c8 │ │ │ │ ldr r1, [pc, #244] @ 3875cc │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r3, [pc, #212] @ 3875d0 │ │ │ │ ldr r1, [pc, #212] @ 3875d4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #96] @ 0x60 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ @@ -433413,19 +433413,19 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [r0, #128] @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ - bl 5809e0 │ │ │ │ + bl 5809d8 │ │ │ │ ldr r1, [pc, #104] @ 3875d8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 582784 │ │ │ │ + bl 58277c │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r6, #84] @ 0x54 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ @@ -433433,21 +433433,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r5, ip, r4, lsr #30 │ │ │ │ - subeq r1, r8, r4, lsr #13 │ │ │ │ - subeq sp, pc, r4, lsl #2 │ │ │ │ - ldrdeq sp, [r8], #-60 @ 0xffffffc4 │ │ │ │ - ldrdeq r7, [r8], #-44 @ 0xffffffd4 │ │ │ │ - subeq r3, fp, r8, ror #14 │ │ │ │ - subeq r3, fp, r4, asr r4 │ │ │ │ + subseq r5, ip, r4, lsl pc │ │ │ │ + @ instruction: 0x00481694 │ │ │ │ + strdeq sp, [pc], #-4 @ │ │ │ │ + subeq sp, r8, ip, asr #7 │ │ │ │ + subeq r7, r8, ip, asr #5 │ │ │ │ + subeq r3, fp, r8, asr r7 │ │ │ │ + subeq r3, fp, r4, asr #8 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -433581,41 +433581,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 387868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 387738 │ │ │ │ ldr r0, [pc, #56] @ 38786c │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 387738 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r8, r0, lsl #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r8, r0, ror #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00683c9c │ │ │ │ andeq r3, r0, ip, asr #30 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, fp, r4, lsr r4 │ │ │ │ - subeq r3, fp, r4, ror #8 │ │ │ │ + subeq r3, fp, r4, lsr #8 │ │ │ │ + subeq r3, fp, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3878dc │ │ │ │ ldr r2, [pc, #84] @ 3878e0 │ │ │ │ ldr r1, [pc, #84] @ 3878e4 │ │ │ │ @@ -433623,29 +433623,29 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r0, #2296] @ 0x8f8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3878cc │ │ │ │ add r2, r0, #1744 @ 0x6d0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 34e63c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 34d14c │ │ │ │ - subseq r5, ip, r0, lsr #22 │ │ │ │ - subeq r3, fp, r4, lsr #7 │ │ │ │ - @ instruction: 0x004b3090 │ │ │ │ + subseq r5, ip, r0, lsl fp │ │ │ │ + @ instruction: 0x004b3394 │ │ │ │ + subeq r3, fp, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1500] @ 387edc │ │ │ │ ldr r3, [pc, #1500] @ 387ee0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -433663,25 +433663,25 @@ │ │ │ │ add r3, sl, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr fp, [pc, #1432] @ 387ef0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add r2, sl, #60 @ 0x3c │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ strb r2, [r1, #13] │ │ │ │ strb r3, [r1, #61] @ 0x3d │ │ │ │ ldr r1, [r4, #2292] @ 0x8f4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -433702,55 +433702,55 @@ │ │ │ │ beq 3879ec │ │ │ │ ldr r3, [r4, #2292] @ 0x8f4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 387da8 │ │ │ │ mov r3, #2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #2292] @ 0x8f4 │ │ │ │ - bl 7cb7c0 │ │ │ │ + bl 7cb7b8 │ │ │ │ ldr r6, [pc, #1280] @ 387ef4 │ │ │ │ ldr r3, [pc, #1280] @ 387ef8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ add sl, r4, #1744 @ 0x6d0 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #1232] @ 387efc │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r6, #100 @ 0x64 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [pc, #1180] @ 387f00 │ │ │ │ add r2, r6, #148 @ 0x94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r4, #2080 @ 0x820 │ │ │ │ mov r8, #262144 @ 0x40000 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c604 │ │ │ │ + bl 53c5fc │ │ │ │ ldr r3, [r4, #2296] @ 0x8f8 │ │ │ │ cmp r3, #2 │ │ │ │ bne 387c78 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ bne 387ccc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -433830,15 +433830,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [pc, #800] @ 387f14 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -433904,24 +433904,24 @@ │ │ │ │ ldr r1, [pc, #556] @ 387f28 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588e34 │ │ │ │ - bl 5822a8 │ │ │ │ + bl 588e2c │ │ │ │ + bl 5822a0 │ │ │ │ ldr r2, [pc, #524] @ 387f2c │ │ │ │ ldr r1, [pc, #524] @ 387f30 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ bl 3524f4 │ │ │ │ ldr r3, [r4, #2328] @ 0x918 │ │ │ │ ldr r2, [r4, #2332] @ 0x91c │ │ │ │ lsl r1, r0, #16 │ │ │ │ orr r2, r2, r1, asr #31 │ │ │ │ orr r0, r3, r0, lsl #16 │ │ │ │ str r0, [r4, #2328] @ 0x918 │ │ │ │ @@ -433945,18 +433945,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1e1c │ │ │ │ str r0, [r4, #2336] @ 0x920 │ │ │ │ b 387b14 │ │ │ │ ldr r1, [pc, #392] @ 387f38 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cad9c │ │ │ │ + bl 7cad94 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cb8ac │ │ │ │ + bl 7cb8a4 │ │ │ │ b 387c14 │ │ │ │ ldr r3, [pc, #364] @ 387f3c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 387c60 │ │ │ │ ldr r3, [pc, #348] @ 387f40 │ │ │ │ @@ -433974,23 +433974,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 387f4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #2264] @ 0x8d8 │ │ │ │ ldr ip, [r4, #2260] @ 0x8d4 │ │ │ │ and r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 387b6c │ │ │ │ b 387c60 │ │ │ │ ldr r3, [pc, #208] @ 387f3c │ │ │ │ @@ -434007,58 +434007,58 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 387df8 │ │ │ │ ldr r0, [pc, #180] @ 387f54 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r3, [r4, #2264] @ 0x8d8 │ │ │ │ ldr ip, [r4, #2260] @ 0x8d4 │ │ │ │ and r3, r3, #1 │ │ │ │ b 387e58 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 387f58 │ │ │ │ ldr r2, [pc, #140] @ 387f5c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sl, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ bl 1e1594 <__assert_fail@plt> │ │ │ │ strdeq r3, [r8], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x005c5a94 │ │ │ │ - subeq r3, fp, r8, lsl r3 │ │ │ │ - subeq r3, fp, r4 │ │ │ │ + subseq r5, ip, r4, lsl #21 │ │ │ │ + subeq r3, fp, r8, lsl #6 │ │ │ │ + strdeq r2, [fp], #-244 @ 0xffffff0c │ │ │ │ rsbeq r3, r8, r8, lsr #21 │ │ │ │ rsbeq r2, r5, ip, ror #19 │ │ │ │ - ldrdeq r3, [fp], #-40 @ 0xffffffd8 │ │ │ │ - strheq r3, [fp], #-36 @ 0xffffffdc │ │ │ │ - subeq r3, fp, r8, lsl #5 │ │ │ │ - ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r5, ip, r0, ror #15 │ │ │ │ - subeq r0, r8, r4, ror #30 │ │ │ │ - subeq ip, pc, r4, asr #19 │ │ │ │ + subeq r3, fp, r8, asr #5 │ │ │ │ + subeq r3, fp, r4, lsr #5 │ │ │ │ + subeq r3, fp, r8, ror r2 │ │ │ │ + ldrdeq r2, [r0], -r4 │ │ │ │ + ldrsbeq r5, [ip], #-112 @ 0xffffff90 │ │ │ │ + subeq r0, r8, r4, asr pc │ │ │ │ + strheq ip, [pc], #-148 @ │ │ │ │ rsbeq r2, r5, ip, ror #15 │ │ │ │ rsbeq r3, r8, r0, ror #15 │ │ │ │ strcc r4, [r5, #-0]! │ │ │ │ - subseq r5, ip, r0, asr #13 │ │ │ │ - subeq r0, r8, ip, lsr lr │ │ │ │ - @ instruction: 0x004fc89c │ │ │ │ - subeq r6, r8, r4, asr #20 │ │ │ │ - subeq r0, sl, r8, rrx │ │ │ │ - subeq r2, fp, r4, ror #30 │ │ │ │ - subeq sp, r8, r8, ror #3 │ │ │ │ + ldrheq r5, [ip], #-96 @ 0xffffffa0 │ │ │ │ + subeq r0, r8, ip, lsr #28 │ │ │ │ + subeq ip, pc, ip, lsl #17 │ │ │ │ + subeq r6, r8, r4, lsr sl │ │ │ │ + subeq r0, sl, r8, asr r0 │ │ │ │ + subeq r2, fp, r4, asr pc │ │ │ │ + ldrdeq sp, [r8], #-24 @ 0xffffffe8 │ │ │ │ andeq r2, r0, ip, lsl pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subeq r5, fp, r8, ror r0 │ │ │ │ + subeq r5, fp, r8, rrx │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, fp, r4, asr #29 │ │ │ │ - subeq sl, sl, r4, asr #19 │ │ │ │ - @ instruction: 0x004b2e9c │ │ │ │ - strheq sp, [r8], #-4 │ │ │ │ + strheq r2, [fp], #-228 @ 0xffffff1c │ │ │ │ + strheq sl, [sl], #-148 @ 0xffffff6c │ │ │ │ + subeq r2, fp, ip, lsl #29 │ │ │ │ + subeq sp, r8, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-104] @ 0xffffff98 │ │ │ │ mov r5, r0 │ │ │ │ @@ -434132,28 +434132,28 @@ │ │ │ │ ldr r1, [pc, #496] @ 38827c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrb r4, [r0, #484] @ 0x1e4 │ │ │ │ mov r8, r0 │ │ │ │ orr r4, r4, r3, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r9] │ │ │ │ sub r2, r5, #248 @ 0xf8 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r2, [sp, #16] │ │ │ │ lsl r4, r4, #16 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsr r4, r4, #16 │ │ │ │ mov ip, #24 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr fp, [r9, #4] │ │ │ │ mov lr, #1 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -434249,17 +434249,17 @@ │ │ │ │ add fp, sp, #60 @ 0x3c │ │ │ │ strh r2, [r4, #10] │ │ │ │ str r3, [r4, #-4] │ │ │ │ b 3881a8 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r8, r0, ror r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r5, ip, ip, asr #6 │ │ │ │ - subeq ip, sl, r4, lsr #2 │ │ │ │ + subseq r5, ip, ip, lsr r3 │ │ │ │ subeq ip, sl, r4, lsl r1 │ │ │ │ + subeq ip, sl, r4, lsl #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r3, [r8], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ @@ -434284,30 +434284,30 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ add ip, sp, #52 @ 0x34 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #76 @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r4, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ add r1, sp, #35 @ 0x23 │ │ │ │ mov r5, #0 │ │ │ │ add r2, r7, #2 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r2, [pc, #72] @ 388390 │ │ │ │ ldr r3, [pc, #64] @ 38838c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -434337,15 +434337,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ bne 388448 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [r4, #16] │ │ │ │ @@ -434373,19 +434373,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 550450 │ │ │ │ + bl 550448 │ │ │ │ b 3883e4 │ │ │ │ - ldrsheq r4, [ip], #-248 @ 0xffffff08 │ │ │ │ - subeq ip, r8, r8, asr #9 │ │ │ │ - subeq r6, r8, r8, asr #7 │ │ │ │ + subseq r4, ip, r8, ror #31 │ │ │ │ + strheq ip, [r8], #-72 @ 0xffffffb8 │ │ │ │ + strheq r6, [r8], #-56 @ 0xffffffc8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #240] @ 388580 │ │ │ │ mov r6, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -434396,15 +434396,15 @@ │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r0, r3, #132 @ 0x84 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldrb r4, [r3, #1] │ │ │ │ cmp r4, r6 │ │ │ │ movcs r4, r6 │ │ │ │ cmp r4, #0 │ │ │ │ beq 388560 │ │ │ │ ldrh r6, [r5, #4] │ │ │ │ @@ -434420,41 +434420,41 @@ │ │ │ │ strb fp, [sp, #52] @ 0x34 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ strb fp, [sp, #60] @ 0x3c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ strb r4, [r3, #1] │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subseq r4, ip, ip, lsl pc │ │ │ │ - ldrdeq ip, [r8], #-48 @ 0xffffffd0 │ │ │ │ - ldrdeq r6, [r8], #-32 @ 0xffffffe0 │ │ │ │ + subseq r4, ip, ip, lsl #30 │ │ │ │ + subeq ip, r8, r0, asr #7 │ │ │ │ + subeq r6, r8, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr r2, [pc, #196] @ 388668 │ │ │ │ mov r3, r1 │ │ │ │ lsr r8, r3, #8 │ │ │ │ @@ -434632,15 +434632,15 @@ │ │ │ │ add r7, r7, #120 @ 0x78 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r2, #3 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ bl 1e1e1c │ │ │ │ mov r0, r4 │ │ │ │ bl 368ba4 │ │ │ │ @@ -434674,64 +434674,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 388984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3886c4 │ │ │ │ ldr r0, [pc, #68] @ 388988 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 3886c4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, r8, r0, ror sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, r8, r0, asr sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, r8, r0, lsl ip │ │ │ │ andeq r1, r0, r4, ror #6 │ │ │ │ - subeq fp, sl, ip, lsr r9 │ │ │ │ - subseq r4, ip, r0, ror #22 │ │ │ │ - subeq fp, sl, r0, asr r9 │ │ │ │ + subeq fp, sl, ip, lsr #18 │ │ │ │ + subseq r4, ip, r0, asr fp │ │ │ │ + subeq fp, sl, r0, asr #18 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, fp, r4, asr #8 │ │ │ │ - subeq r2, fp, r0, ror #8 │ │ │ │ + subeq r2, fp, r4, lsr r4 │ │ │ │ + subeq r2, fp, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 3889d4 │ │ │ │ ldr r2, [pc, #48] @ 3889d8 │ │ │ │ ldr r1, [pc, #48] @ 3889dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388674 │ │ │ │ - subseq r4, ip, r4, lsl #20 │ │ │ │ - subeq r2, fp, ip, lsl #5 │ │ │ │ - subeq r1, fp, r8, ror pc │ │ │ │ + ldrsheq r4, [ip], #-148 @ 0xffffff6c │ │ │ │ + subeq r2, fp, ip, ror r2 │ │ │ │ + subeq r1, fp, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 388b10 │ │ │ │ ldr r0, [pc, #280] @ 388b14 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -434783,41 +434783,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 388b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 388a2c │ │ │ │ ldr r0, [pc, #56] @ 388b34 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 388a2c │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, r8, r4, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, r8, r4, ror #19 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, r8, r8, asr #19 │ │ │ │ andeq r2, r0, r0, lsl #24 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, fp, r0, ror #5 │ │ │ │ - subeq r2, fp, r4, lsl #6 │ │ │ │ + ldrdeq r2, [fp], #-32 @ 0xffffffe0 │ │ │ │ + strdeq r2, [fp], #-36 @ 0xffffffdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #1904] @ 0x770 │ │ │ │ ldr r2, [pc, #1312] @ 389070 │ │ │ │ ldr r3, [pc, #1312] @ 389074 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -434839,37 +434839,37 @@ │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ mov r4, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ mov r5, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589338 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #1176] @ 389088 │ │ │ │ ldr r1, [pc, #1176] @ 38908c │ │ │ │ add ip, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ str ip, [sp] │ │ │ │ - bl 589090 │ │ │ │ + bl 589088 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #24] │ │ │ │ sub r0, r6, #4 │ │ │ │ @@ -434898,15 +434898,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ cmp r5, #7 │ │ │ │ bgt 388cd0 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r0, #484] @ 0x1e4 │ │ │ │ add r1, r6, r5, lsl #3 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -434930,15 +434930,15 @@ │ │ │ │ bl 1e1e1c │ │ │ │ ldr r2, [pc, #912] @ 389098 │ │ │ │ ldr r3, [r8, #2336] @ 0x920 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #32 │ │ │ │ add r0, r5, #1424 @ 0x590 │ │ │ │ bl 1e2b24 │ │ │ │ - bl 7bb304 │ │ │ │ + bl 7bb2fc │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, r5, #1600 @ 0x640 │ │ │ │ ldr r5, [pc, #868] @ 38909c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -435073,15 +435073,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r5, sp, #2112 @ 0x840 │ │ │ │ add r0, r3, #1488 @ 0x5d0 │ │ │ │ - bl 542b18 │ │ │ │ + bl 542b10 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r2, #31 │ │ │ │ add r1, r0, #65 @ 0x41 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1e1c │ │ │ │ ldr r3, [pc, #348] @ 3890d0 │ │ │ │ str r3, [sp, #324] @ 0x144 │ │ │ │ @@ -435124,65 +435124,65 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3890e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 388fbc │ │ │ │ ldr r0, [pc, #144] @ 3890e8 │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 388fbc │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, r8, ip, lsr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, ip, r0, asr #16 │ │ │ │ - subeq fp, r8, r8, lsl #26 │ │ │ │ - subeq r5, r8, r8, lsl #24 │ │ │ │ + subseq r4, ip, r0, lsr r8 │ │ │ │ + strdeq fp, [r8], #-200 @ 0xffffff38 │ │ │ │ + strdeq r5, [r8], #-184 @ 0xffffff48 │ │ │ │ rsbeq r2, r8, r0, ror r8 │ │ │ │ - subeq r2, fp, ip, asr #32 │ │ │ │ - subeq r1, fp, r8, lsr sp │ │ │ │ - subeq fp, sl, r4, lsl r5 │ │ │ │ - subeq fp, sl, ip, lsr #10 │ │ │ │ - ldrsbeq sp, [r1], #-172 @ 0xffffff54 │ │ │ │ - subeq r2, fp, r4, lsl #3 │ │ │ │ - subeq r2, fp, r8, ror r1 │ │ │ │ - subeq r2, fp, r0, asr #2 │ │ │ │ - subeq r2, fp, r8, lsr r1 │ │ │ │ + subeq r2, fp, ip, lsr r0 │ │ │ │ + subeq r1, fp, r8, lsr #26 │ │ │ │ + subeq fp, sl, r4, lsl #10 │ │ │ │ + subeq fp, sl, ip, lsl r5 │ │ │ │ + subseq sp, r1, ip, asr #21 │ │ │ │ + subeq r2, fp, r4, ror r1 │ │ │ │ + subeq r2, fp, r8, ror #2 │ │ │ │ + subeq r2, fp, r0, lsr r1 │ │ │ │ + subeq r2, fp, r8, lsr #2 │ │ │ │ addmi r0, r0, r0, lsr #16 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ eorseq r0, r2, r0, lsl r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ @ instruction: 0x0602041e │ │ │ │ andseq r0, r0, r0, lsl #4 │ │ │ │ andeq r3, r0, r1 │ │ │ │ andeq r1, r0, r3 │ │ │ │ strdeq r2, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ cmppl pc, #1081344 @ 0x108000 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, fp, r8, ror #27 │ │ │ │ - subeq r1, fp, r0, lsr #28 │ │ │ │ + ldrdeq r1, [fp], #-216 @ 0xffffff28 │ │ │ │ + subeq r1, fp, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #36] @ 0x24 │ │ │ │ mov r6, r1 │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ @@ -435208,26 +435208,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #1536] @ 389760 │ │ │ │ add r3, r5, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r2, [pc, #1512] @ 389764 │ │ │ │ ldr r1, [pc, #1512] @ 389768 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ add sl, r6, #48 @ 0x30 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ add r3, r7, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 441070 │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ @@ -435380,26 +435380,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 389780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389394 │ │ │ │ ldr r3, [pc, #788] @ 389770 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389298 │ │ │ │ @@ -435422,24 +435422,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #668] @ 389788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389298 │ │ │ │ ldr r3, [pc, #656] @ 38978c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389394 │ │ │ │ ldr r3, [pc, #616] @ 389778 │ │ │ │ @@ -435456,22 +435456,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 389790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389394 │ │ │ │ ldr r3, [pc, #500] @ 389770 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38939c │ │ │ │ @@ -435494,40 +435494,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ 389798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38939c │ │ │ │ ldr r0, [pc, #380] @ 38979c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389394 │ │ │ │ ldr r0, [pc, #360] @ 3897a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389394 │ │ │ │ ldr r3, [pc, #276] @ 389770 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389394 │ │ │ │ @@ -435550,74 +435550,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3897a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389394 │ │ │ │ ldr r0, [pc, #176] @ 3897ac │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389298 │ │ │ │ ldr r0, [pc, #152] @ 3897b0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389394 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #124] @ 3897b4 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38939c │ │ │ │ rsbeq r2, r8, r0, ror #5 │ │ │ │ ldrdeq r2, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, ip, r8, asr r2 │ │ │ │ - subeq fp, r8, r8, lsr #14 │ │ │ │ - subeq r5, r8, r8, lsr #12 │ │ │ │ - strheq pc, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - subeq fp, pc, r8, lsl r4 @ │ │ │ │ + subseq r4, ip, r8, asr #4 │ │ │ │ + subeq fp, r8, r8, lsl r7 │ │ │ │ + subeq r5, r8, r8, lsl r6 │ │ │ │ + subeq pc, r7, r8, lsr #19 │ │ │ │ + subeq fp, pc, r8, lsl #8 │ │ │ │ rsbeq r2, r8, r0, asr r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004b1b9c │ │ │ │ + subeq r1, fp, ip, lsl #23 │ │ │ │ andeq r2, r0, ip, asr sl │ │ │ │ - subeq r1, fp, r0, lsl #24 │ │ │ │ + strdeq r1, [fp], #-176 @ 0xffffff50 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - subeq r1, fp, r0, lsl #20 │ │ │ │ + strdeq r1, [fp], #-144 @ 0xffffff70 │ │ │ │ andeq r2, r0, r4, lsr #29 │ │ │ │ - ldrdeq r1, [fp], #-128 @ 0xffffff80 │ │ │ │ - subeq r1, fp, ip, lsl #19 │ │ │ │ - strdeq r1, [fp], #-152 @ 0xffffff68 │ │ │ │ + subeq r1, fp, r0, asr #17 │ │ │ │ + subeq r1, fp, ip, ror r9 │ │ │ │ + subeq r1, fp, r8, ror #19 │ │ │ │ andeq r1, r0, r8, asr #4 │ │ │ │ + subeq r1, fp, ip, ror r9 │ │ │ │ + subeq r1, fp, ip, lsl sl │ │ │ │ subeq r1, fp, ip, lsl #19 │ │ │ │ - subeq r1, fp, ip, lsr #20 │ │ │ │ - @ instruction: 0x004b199c │ │ │ │ - strdeq r1, [fp], #-112 @ 0xffffff90 │ │ │ │ + subeq r1, fp, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [pc, #2264] @ 38a0b0 │ │ │ │ @@ -435642,15 +435642,15 @@ │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 588e34 │ │ │ │ + bl 588e2c │ │ │ │ ldr r3, [r4, #2280] @ 0x8e8 │ │ │ │ ldr r5, [r4, #2344] @ 0x928 │ │ │ │ ldr fp, [r4, #2348] @ 0x92c │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #2280] @ 0x8e8 │ │ │ │ orrs r3, r5, fp │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ @@ -435696,15 +435696,15 @@ │ │ │ │ add r7, sp, #104 @ 0x68 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ add r1, r4, #2352 @ 0x930 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, #0 │ │ │ │ strb r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @@ -435712,15 +435712,15 @@ │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ mov sl, #4 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr fp, [r4, #2360] @ 0x938 │ │ │ │ ldr r3, [r4, #2260] @ 0x8d4 │ │ │ │ add fp, fp, #1 │ │ │ │ cmp r3, fp │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ moveq fp, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -435734,30 +435734,30 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, r4, #2384 @ 0x950 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldrd r8, [r3, #-8] │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #116] @ 0x74 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 34e7d0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 389ca0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -435790,15 +435790,15 @@ │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r7, sp, #104 @ 0x68 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov ip, r1 │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -435811,27 +435811,27 @@ │ │ │ │ add r5, sp, #120 @ 0x78 │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ add r3, r4, #2368 @ 0x940 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov fp, #1 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #84] @ 0x54 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ strb fp, [sp, #116] @ 0x74 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #2352 @ 0x930 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -435839,15 +435839,15 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ ldr r3, [pc, #1392] @ 38a0c8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 389868 │ │ │ │ @@ -435872,28 +435872,28 @@ │ │ │ │ str r6, [sp, #120] @ 0x78 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1244] @ 38a0e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389868 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ @@ -435901,15 +435901,15 @@ │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r7, sp, #104 @ 0x68 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808830 │ │ │ │ + bl 808828 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov ip, r1 │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -435922,15 +435922,15 @@ │ │ │ │ add r5, sp, #120 @ 0x78 │ │ │ │ mov sl, #8 │ │ │ │ mov fp, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ - bl 54edf0 │ │ │ │ + bl 54ede8 │ │ │ │ b 389ae0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 34cd3c │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 389d0c │ │ │ │ ldr r3, [r4, #2276] @ 0x8e4 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -435992,25 +435992,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 38a0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389884 │ │ │ │ ldr r3, [pc, #780] @ 38a0f4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38997c │ │ │ │ @@ -436032,26 +436032,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 38a0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr fp, [r4, #2360] @ 0x938 │ │ │ │ b 38997c │ │ │ │ ldr r3, [pc, #620] @ 38a0fc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -436070,22 +436070,22 @@ │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 38a100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389a08 │ │ │ │ ldr r3, [pc, #496] @ 38a104 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389d1c │ │ │ │ @@ -436102,22 +436102,22 @@ │ │ │ │ str r6, [sp, #120] @ 0x78 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #388] @ 38a108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389d1c │ │ │ │ ldr r2, [pc, #376] @ 38a10c │ │ │ │ ldr r3, [pc, #288] @ 38a0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -436126,27 +436126,27 @@ │ │ │ │ bne 38a0ac │ │ │ │ ldr r0, [pc, #344] @ 38a110 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add sp, sp, #148 @ 0x94 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3bbc │ │ │ │ + b 7d3bb4 │ │ │ │ ldr r0, [pc, #320] @ 38a114 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389868 │ │ │ │ ldr r0, [pc, #292] @ 38a118 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr fp, [r4, #2360] @ 0x938 │ │ │ │ b 38997c │ │ │ │ ldr r3, [pc, #272] @ 38a11c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -436163,67 +436163,67 @@ │ │ │ │ beq 38a09c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 38a120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389cd4 │ │ │ │ ldr r0, [pc, #160] @ 38a124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389a08 │ │ │ │ ldr r0, [pc, #148] @ 38a128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389d1c │ │ │ │ ldr r0, [pc, #136] @ 38a12c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 389cd4 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, r8, r8, lsl ip │ │ │ │ rsbeq r1, r8, ip, lsl ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r4, r8, r0, ror #30 │ │ │ │ - subseq r3, ip, r4, lsr #23 │ │ │ │ - subeq fp, r8, r4, rrx │ │ │ │ + subeq r4, r8, r0, asr pc │ │ │ │ + @ instruction: 0x005c3b94 │ │ │ │ + subeq fp, r8, r4, asr r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, r8, r0, ror fp │ │ │ │ rsbeq r1, r8, ip, ror #19 │ │ │ │ andeq r2, r0, r8, lsl #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, fp, ip, asr r5 │ │ │ │ + subeq r1, fp, ip, asr #10 │ │ │ │ rsbeq r1, r8, r0, lsr #14 │ │ │ │ ldrdeq r1, [r8], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq r1, fp, r8, lsl r4 │ │ │ │ + subeq r1, fp, r8, lsl #8 │ │ │ │ andeq r1, r0, r8, asr #14 │ │ │ │ - ldrdeq r1, [fp], #-56 @ 0xffffffc8 │ │ │ │ + subeq r1, fp, r8, asr #7 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - strheq r1, [fp], #-60 @ 0xffffffc4 │ │ │ │ + subeq r1, fp, ip, lsr #7 │ │ │ │ andeq r2, r0, r4, lsl #4 │ │ │ │ - subeq r1, fp, r8, lsl #7 │ │ │ │ + subeq r1, fp, r8, ror r3 │ │ │ │ rsbeq r1, r8, r8, ror #8 │ │ │ │ - subeq r1, fp, ip, ror #4 │ │ │ │ - ldrdeq r1, [fp], #-20 @ 0xffffffec │ │ │ │ - @ instruction: 0x004b1298 │ │ │ │ + subeq r1, fp, ip, asr r2 │ │ │ │ + subeq r1, fp, r4, asr #3 │ │ │ │ + subeq r1, fp, r8, lsl #5 │ │ │ │ andeq r1, r0, ip, lsl r1 │ │ │ │ - subeq r1, fp, r4, ror #5 │ │ │ │ - subeq r1, fp, r8, ror #4 │ │ │ │ - subeq r1, fp, r4, lsr #5 │ │ │ │ - ldrdeq r1, [fp], #-44 @ 0xffffffd4 │ │ │ │ + ldrdeq r1, [fp], #-36 @ 0xffffffdc │ │ │ │ + subeq r1, fp, r8, asr r2 │ │ │ │ + @ instruction: 0x004b1294 │ │ │ │ + subeq r1, fp, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -436284,15 +436284,15 @@ │ │ │ │ strb r1, [r4] │ │ │ │ strb r3, [r4, #38] @ 0x26 │ │ │ │ strb r3, [r4, #35] @ 0x23 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ strb fp, [r4, #36] @ 0x24 │ │ │ │ strb fp, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ lsr r3, r8, #8 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ lsr sl, r1, #8 │ │ │ │ lsr r9, r1, #16 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -436445,25 +436445,25 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r7, #4] │ │ │ │ str r4, [r7, #8] │ │ │ │ str r4, [r7, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #280] @ 38a5e8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 38a5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38a428 │ │ │ │ ldr r3, [pc, #240] @ 38a5f0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a454 │ │ │ │ @@ -436480,61 +436480,61 @@ │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r7, #4] │ │ │ │ str r0, [r7, #8] │ │ │ │ str r0, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #152] @ 38a5f4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 38a5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38a454 │ │ │ │ ldr r2, [pc, #116] @ 38a5fc │ │ │ │ ldr r0, [pc, #116] @ 38a600 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38a428 │ │ │ │ ldr r2, [pc, #88] @ 38a604 │ │ │ │ ldr r0, [pc, #88] @ 38a608 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38a454 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, r8, r4, lsr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, r8, r0, lsl #4 │ │ │ │ @ instruction: 0x00681090 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #18 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r0, [fp], #-236 @ 0xffffff14 │ │ │ │ - subeq r0, fp, r8, lsr #30 │ │ │ │ + subeq r0, fp, ip, ror #29 │ │ │ │ + subeq r0, fp, r8, lsl pc │ │ │ │ andeq r3, r0, r4, lsl #29 │ │ │ │ - subeq r0, fp, r0, ror lr │ │ │ │ - subeq r0, fp, r0, lsr #28 │ │ │ │ - subeq r0, fp, r4, asr #28 │ │ │ │ - subeq r0, fp, r8, asr #29 │ │ │ │ - subeq r0, fp, r0, lsr #28 │ │ │ │ + subeq r0, fp, r0, ror #28 │ │ │ │ + subeq r0, fp, r0, lsl lr │ │ │ │ subeq r0, fp, r4, lsr lr │ │ │ │ + strheq r0, [fp], #-232 @ 0xffffff18 │ │ │ │ + subeq r0, fp, r0, lsl lr │ │ │ │ + subeq r0, fp, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r1, #84] @ 0x54 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #412] @ 38a7c8 │ │ │ │ @@ -436621,42 +436621,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38a7ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38a678 │ │ │ │ ldr r0, [pc, #60] @ 38a7f0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38a678 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [r8], #-208 @ 0xffffff30 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r0, [r8], #-220 @ 0xffffff24 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, r8, r4, ror #26 │ │ │ │ rsbeq r0, r8, ip, lsl #26 │ │ │ │ @ instruction: 0x00002eb8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r0, fp, r8, ror #25 │ │ │ │ - subeq r0, fp, ip, lsl #26 │ │ │ │ + ldrdeq r0, [fp], #-200 @ 0xffffff38 │ │ │ │ + strdeq r0, [fp], #-204 @ 0xffffff34 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [r2, #80] @ 0x50 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1628] @ 38ae70 │ │ │ │ @@ -436707,15 +436707,15 @@ │ │ │ │ lsr r5, r5, #24 │ │ │ │ mov r3, #32 │ │ │ │ strb r3, [r4, #189] @ 0xbd │ │ │ │ add r1, sp, #16 │ │ │ │ strb r9, [r4] │ │ │ │ strb r5, [r4, #1] │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 645718 │ │ │ │ + bl 645710 │ │ │ │ mvn r3, #0 │ │ │ │ strb r3, [r4, #256] @ 0x100 │ │ │ │ strb r3, [r4, #257] @ 0x101 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r8, #0 │ │ │ │ lsr r0, r2, #8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ @@ -436902,25 +436902,25 @@ │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [r8, #4] │ │ │ │ str r4, [r8, #8] │ │ │ │ str r4, [r8, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #672] @ 38ae94 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 38ae98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38aaf4 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ bl 36ac3c │ │ │ │ b 38ab00 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -436949,25 +436949,25 @@ │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r8, #4] │ │ │ │ str r0, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #496] @ 38aea0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 38aea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38ac34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ac44 │ │ │ │ ldr r3, [pc, #440] @ 38ae9c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -436984,25 +436984,25 @@ │ │ │ │ beq 38ae54 │ │ │ │ str r1, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r2, [pc, #364] @ 38aea8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 38aeac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38ac44 │ │ │ │ ldr r3, [pc, #288] @ 38ae88 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38aaf0 │ │ │ │ ldr r3, [pc, #272] @ 38ae8c │ │ │ │ @@ -437018,86 +437018,86 @@ │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [r4, #4] │ │ │ │ str r8, [r4, #8] │ │ │ │ str r8, [r4, #12] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [pc, #236] @ 38aeb0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 38aeb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r1, [r6, #40] @ 0x28 │ │ │ │ b 38aaf0 │ │ │ │ ldr r2, [pc, #196] @ 38aeb8 │ │ │ │ ldr r0, [pc, #196] @ 38aebc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38aaf4 │ │ │ │ ldr r2, [pc, #168] @ 38aec0 │ │ │ │ ldr r0, [pc, #168] @ 38aec4 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r1, [r6, #40] @ 0x28 │ │ │ │ b 38aaf0 │ │ │ │ ldr r2, [pc, #140] @ 38aec8 │ │ │ │ ldr r0, [pc, #140] @ 38aecc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38ac34 │ │ │ │ bl 1e15c4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #116] @ 38aed0 │ │ │ │ ldr r0, [pc, #116] @ 38aed4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38ac44 │ │ │ │ rsbeq r0, r8, r8, ror #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r0, [r8], #-188 @ 0xffffff44 @ │ │ │ │ rsbeq r0, r8, r4, asr #19 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #18 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r0, [fp], #-136 @ 0xffffff78 │ │ │ │ - subeq r0, fp, r4, lsl #16 │ │ │ │ + subeq r0, fp, r8, ror #17 │ │ │ │ + strdeq r0, [fp], #-116 @ 0xffffff8c │ │ │ │ andeq r3, r0, r4, lsl #29 │ │ │ │ - subeq r0, fp, ip, lsr r8 │ │ │ │ - subeq r0, fp, ip, asr #13 │ │ │ │ - subeq r0, fp, r8, asr #15 │ │ │ │ - subeq r0, fp, r0, asr #12 │ │ │ │ - subeq r0, fp, r0, asr #14 │ │ │ │ - subeq r0, fp, r4, lsr r6 │ │ │ │ - strdeq r0, [fp], #-104 @ 0xffffff98 │ │ │ │ - subeq r0, fp, ip, asr r6 │ │ │ │ + subeq r0, fp, ip, lsr #16 │ │ │ │ + strheq r0, [fp], #-108 @ 0xffffff94 │ │ │ │ + strheq r0, [fp], #-120 @ 0xffffff88 │ │ │ │ + subeq r0, fp, r0, lsr r6 │ │ │ │ + subeq r0, fp, r0, lsr r7 │ │ │ │ + subeq r0, fp, r4, lsr #12 │ │ │ │ subeq r0, fp, r8, ror #13 │ │ │ │ - subeq r0, fp, r4, lsr r6 │ │ │ │ - strheq r0, [fp], #-96 @ 0xffffffa0 │ │ │ │ - subeq r0, fp, r4, lsr #11 │ │ │ │ - subeq r0, fp, r8, lsr #13 │ │ │ │ - subeq r0, fp, r4, lsl #11 │ │ │ │ + subeq r0, fp, ip, asr #12 │ │ │ │ + ldrdeq r0, [fp], #-104 @ 0xffffff98 │ │ │ │ + subeq r0, fp, r4, lsr #12 │ │ │ │ + subeq r0, fp, r0, lsr #13 │ │ │ │ + @ instruction: 0x004b0594 │ │ │ │ + @ instruction: 0x004b0698 │ │ │ │ + subeq r0, fp, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3760] @ 0xeb0 │ │ │ │ ldr ip, [pc, #1216] @ 38b3b0 │ │ │ │ ldr r2, [pc, #1216] @ 38b3b4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -437248,23 +437248,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 38b3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ b 38af30 │ │ │ │ ldr r3, [pc, #604] @ 38b3dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38af5c │ │ │ │ ldr r3, [pc, #572] @ 38b3d0 │ │ │ │ @@ -437281,25 +437281,25 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 38b3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ b 38af5c │ │ │ │ ldr r3, [pc, #468] @ 38b3e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38afb8 │ │ │ │ @@ -437318,25 +437318,25 @@ │ │ │ │ add r9, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 38b3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ b 38afb8 │ │ │ │ ldr r3, [pc, #328] @ 38b3ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38b084 │ │ │ │ @@ -437355,80 +437355,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2530 <__gettimeofday64@plt> │ │ │ │ - bl 7c0fa4 │ │ │ │ + bl 7c0f9c │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r6, #2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 38b3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3bbc │ │ │ │ + bl 7d3bb4 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ b 38afa0 │ │ │ │ ldr r0, [pc, #192] @ 38b3f4 TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes